JP4376191B2 - 3次元メモリアレイ - Google Patents
3次元メモリアレイ Download PDFInfo
- Publication number
- JP4376191B2 JP4376191B2 JP2004571614A JP2004571614A JP4376191B2 JP 4376191 B2 JP4376191 B2 JP 4376191B2 JP 2004571614 A JP2004571614 A JP 2004571614A JP 2004571614 A JP2004571614 A JP 2004571614A JP 4376191 B2 JP4376191 B2 JP 4376191B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- forming
- array
- lines
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
- H10B63/22—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the metal-insulator-metal type
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
- H10B63/845—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
- H10D88/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/823—Device geometry adapted for essentially horizontal current flow, e.g. bridge type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8825—Selenides, e.g. GeSe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8828—Tellurides, e.g. GeSbTe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/884—Switching materials based on at least one element of group IIIA, IVA or VA, e.g. elemental or compound semiconductors
Landscapes
- Semiconductor Memories (AREA)
Description
3次元(3D)メモリアレイは、平坦な表面を有する基板上に製作される。3次元メモリアレイは、平坦な表面に対して平行な2つ以上の平面内に構成される複数の第1の選択線を含む。複数の第2の選択線は、基板の平坦な表面に対して直交して配置されるピラー内に形成される。複数のメモリセルは、複数の第1の選択線及び複数の第2の選択線にそれぞれ結合される。
本明細書で説明される、3Dメモリアーキテクチャの実施形態は、メモリセルのアレイ内の特定のメモリセルを選択するために用いられる行線又は列線のいずれかを形成するために垂直ピラーを利用する。このアーキテクチャは、積重することにより従来のクロスポイントメモリアレイに簡単に拡張する従来の3Dアーキテクチャに比べてはるかに容積空間効率が高く、高速で、しかも製作するのが容易である複数のメモリセルから、「立方形の」アレイ構造を作成する。本明細書で説明される一実施形態は、ワンタイムプログラマブル(OTP)メモリ又は追記型(WORM)メモリとしても知られている、ライトワンスアレイを含む。「3次元」(即ち、3つの次元を有するが、それぞれは同じ長さである必要はない)メモリアレイにおいて垂直ピラーをビット線(又は代案として、ワード線)として用いてライトワンスアレイを実現するとき、水平なワード線と垂直なビット線の交差部分において、垂直ピラー上にトンネル接合が形成される。3次元メモリアレイを形成する際に、水平なワード線と垂直なビット線との間に、記憶素子に物理的に隣接し、且つ記憶素子に直列に接続される各記憶素子に制御素子が含まれることが好ましい。本発明の範囲及び思想から逸脱することなく、ワード線が垂直になされ、列線が水平になされてもよいことは当業者には理解されたい。本明細書において本発明を説明する際にわかりやすくするために、垂直な選択線は、列線又はビット線と呼ばれ、水平な選択線は、ワード線又は行線と呼ばれる。代わりに、水平な選択線は一般的にドライブ線と呼ばれる場合もあり、垂直な選択線はセンス線と呼ばれる場合もある。ドライブ線及びセンス線の向きは互いに交換できるので、実際には、互いに対して直交する別個の面内に配置され、3次元メモリアレイを形成する1組の第1の選択線及び1組の第2の選択線が存在する。第1又は第2の選択線のうちの一方は、メモリアレイが形成される基板の平面に対して垂直なピラーを形成する。
Claims (15)
- 3次元メモリアレイであって、
平坦な表面(12)を有する基板(10)と、
前記平坦な表面(12)に対して平行な2つ以上の平面(14、16)内に構成される複数の第1の選択線(20)と、
前記基板(10)の前記平坦な表面(12)に対して直交して配置されるピラー内に形成される複数の第2の選択線(18)と、及び
前記複数の第1の選択線(20)及び前記複数の第2の選択線(18)にそれぞれ結合される複数のメモリセル(22)とを含み、前記メモリセル(22)のうちの少なくとも1つが、メモリ記憶素子(24)と直列に接続される制御素子(26)を含み、前記制御素子(26)が前記第1の選択線(20)のうちの1つの選択線のエッジに沿って形成され、前記制御素子(26)が、前記第1の選択線(20)の少なくとも2つの隣接するエッジに沿って形成され、前記メモリ記憶素子(25)が前記少なくとも2つの隣接するエッジを少なくとも部分的に包囲するように角度をなして形成され、それによりプログラミング中の電界が強化される、3次元メモリアレイ。 - 前記メモリ記憶素子(24)が、前記ピラー(18)のうちの1つのピラーのエッジに沿って形成される、請求項1に記載の3次元メモリアレイ。
- 前記メモリ記憶素子(24)がアンチヒューズデバイスである、請求項1に記載の3次元メモリアレイ。
- 前記メモリ記憶素子(24)が、書込み/消去/書込み、又は書換え可能な相変化材料からなる、請求項1に記載の3次元メモリアレイ。
- 前記第1の選択線(20)が蛇行した形状である、請求項1に記載の3次元メモリアレイ。
- 前記制御素子(26)がトンネル接合デバイスである、請求項1に記載の3次元メモリアレイ。
- 少なくとも1つのピラー(18)に電気接続され、且つ個々のピラーの概ね真下に配置される切替え素子(60、61)を前記基板内にさらに含む、請求項1に記載の3次元メモリアレイ。
- メモリ回路を形成する方法であって、
基板(10)に対して概ね平行な平面(14、16)内に第1の選択線(20)のアレイを形成するステップ(62)と、
前記第1の選択線の平面に対して垂直な第2の選択線(18)のアレイを形成するステップ(64)と、及び
個々の第1及び第2の選択線にそれぞれ結合されるメモリセル(22)のアレイを形成するステップ(66)とを含み、前記メモリセルのアレイを形成するステップが、ドーピングされた半導体材料から制御素子(26)を形成することをさらに含み、前記制御素子(26)が前記第1の選択線(20)のうちの1つの選択線の少なくとも2つの隣接するエッジに沿って形成され、前記第1の選択線(20)の平面に対して垂直な第2の選択線(18)を形成するステップが、前記少なくとも2つの隣接するエッジに前記メモリセル(22)を接触させることを更に含む、メモリ回路を形成する方法。 - 前記メモリセルのアレイを形成するステップが、メモリ記憶デバイス(22)を前記第2の選択線(18)のうちの1つに接触させるステップをさらに含む、請求項8に記載の方法。
- 前記メモリセルのアレイを形成するステップが、トンネル接合デバイスを形成するステップをさらに含む、請求項8に記載の方法。
- 請求項9に記載のステップが繰り返される、請求項8に記載の方法。
- 前記第2の選択線(18)の前記形成されたアレイのうちの少なくとも1つに対して概ね隣接して配置されて結合されるトランジスタ(60)を前記基板内に形成するステップをさらに含む、請求項8に記載の方法。
- メモリ回路を製作する方法であって、
基板(10)上に絶縁体(40)を被着するステップ(82)と、
前記基板(10)に対して平行な1つ又は複数の平面(14、16)内に1組の第1の導体(20)を被着するステップ(83)と、
個々の第1の導体(20)のエッジに沿って1組の制御素子(26)を形成するステップ(84)であって、前記1組の第1の導体(20)を酸化させるステップと、前記酸化した1組の第1の導体(20)上に1組のパターニングされた第3の導体(42)を被着するステップとをさらに含む、形成するステップ(84)と、
前記第1の導体(20)の前記平面に対して直交する第2の導体(18)を被着するステップ(85)と、及び
前記第2の導体(18)と個々の前記制御素子(26)との間に1組のメモリ記憶素子(24)を形成するステップ(86)とを含む、メモリ回路を製作する方法。 - 請求項13に記載のステップをN回繰り返すことを含む、N段のメモリ回路を製作する方法。
- 前記1組のメモリ記憶素子(24)を形成するステップが、前記1組のパターニングされた第3の導体(42)を酸化させるステップをさらに含む、請求項13に記載の方法。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/US2003/010351 WO2004100267A1 (en) | 2003-04-03 | 2003-04-03 | Cubic memory array |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2006514781A JP2006514781A (ja) | 2006-05-11 |
| JP4376191B2 true JP4376191B2 (ja) | 2009-12-02 |
Family
ID=33434298
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2004571614A Expired - Lifetime JP4376191B2 (ja) | 2003-04-03 | 2003-04-03 | 3次元メモリアレイ |
Country Status (7)
| Country | Link |
|---|---|
| EP (1) | EP1609186B1 (ja) |
| JP (1) | JP4376191B2 (ja) |
| KR (1) | KR101018598B1 (ja) |
| CN (1) | CN100539154C (ja) |
| AU (1) | AU2003221799A1 (ja) |
| DE (1) | DE60334153D1 (ja) |
| WO (1) | WO2004100267A1 (ja) |
Families Citing this family (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100695168B1 (ko) * | 2006-01-10 | 2007-03-14 | 삼성전자주식회사 | 상변화 물질 박막의 형성방법, 이를 이용한 상변화 메모리소자의 제조방법 |
| KR100827697B1 (ko) * | 2006-11-10 | 2008-05-07 | 삼성전자주식회사 | 3차원 구조를 가지는 반도체 메모리 장치 및 셀 어레이구조 |
| US7817454B2 (en) * | 2007-04-03 | 2010-10-19 | Micron Technology, Inc. | Variable resistance memory with lattice array using enclosing transistors |
| US8679977B2 (en) * | 2007-07-25 | 2014-03-25 | Micron Technology, Inc. | Method and apparatus providing multi-planed array memory device |
| US9129845B2 (en) * | 2007-09-19 | 2015-09-08 | Micron Technology, Inc. | Buried low-resistance metal word lines for cross-point variable-resistance material memories |
| KR101418434B1 (ko) * | 2008-03-13 | 2014-08-14 | 삼성전자주식회사 | 비휘발성 메모리 장치, 이의 제조 방법, 및 이를 포함하는프로세싱 시스템 |
| KR101539697B1 (ko) * | 2008-06-11 | 2015-07-27 | 삼성전자주식회사 | 수직형 필라를 활성영역으로 사용하는 3차원 메모리 장치,그 제조 방법 및 그 동작 방법 |
| KR20100001260A (ko) * | 2008-06-26 | 2010-01-06 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 제조 방법 |
| JP5284044B2 (ja) * | 2008-11-10 | 2013-09-11 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| KR101489458B1 (ko) * | 2009-02-02 | 2015-02-06 | 삼성전자주식회사 | 3차원 반도체 소자 |
| KR20100130419A (ko) | 2009-06-03 | 2010-12-13 | 삼성전자주식회사 | 이종접합 다이오드와 그 제조방법 및 이종접합 다이오드를 포함하는 전자소자 |
| US8158967B2 (en) | 2009-11-23 | 2012-04-17 | Micron Technology, Inc. | Integrated memory arrays |
| JP5641779B2 (ja) * | 2010-05-18 | 2014-12-17 | 株式会社日立製作所 | 不揮発性記憶装置およびその製造方法 |
| CN103247696A (zh) * | 2012-02-07 | 2013-08-14 | 中国科学院微电子研究所 | 隧穿二极管整流器件及其制造方法 |
| US20150028280A1 (en) | 2013-07-26 | 2015-01-29 | Micron Technology, Inc. | Memory cell with independently-sized elements |
| CN104978990B (zh) * | 2014-04-14 | 2017-11-10 | 成都海存艾匹科技有限公司 | 紧凑型三维存储器 |
| WO2017053329A1 (en) * | 2015-09-21 | 2017-03-30 | Monolithic 3D Inc | 3d semiconductor device and structure |
| CN119479721A (zh) * | 2023-08-10 | 2025-02-18 | 北京超弦存储器研究院 | 一种存储器及其读写方法、电子设备 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE1248725B (de) * | 1962-05-09 | 1967-08-31 | International Business Machines Corporation, Armonk, NY (V St A) | Magnetschichtspeicher |
| US4287571A (en) * | 1979-09-11 | 1981-09-01 | International Business Machines Corporation | High density transistor arrays |
| JPS5837948A (ja) * | 1981-08-31 | 1983-03-05 | Toshiba Corp | 積層半導体記憶装置 |
| US5969380A (en) * | 1996-06-07 | 1999-10-19 | Micron Technology, Inc. | Three dimensional ferroelectric memory |
| US5835396A (en) * | 1996-10-17 | 1998-11-10 | Zhang; Guobiao | Three-dimensional read-only memory |
| US6185121B1 (en) * | 1998-02-26 | 2001-02-06 | Lucent Technologies Inc. | Access structure for high density read only memory |
| CN1278645A (zh) * | 1999-06-22 | 2001-01-03 | 张世熹 | 高密度集成电路之存储器 |
| US6462977B2 (en) * | 2000-08-17 | 2002-10-08 | David Earl Butz | Data storage device having virtual columns and addressing layers |
| US6646912B2 (en) * | 2001-06-05 | 2003-11-11 | Hewlett-Packard Development Company, Lp. | Non-volatile memory |
| US6504742B1 (en) * | 2001-10-31 | 2003-01-07 | Hewlett-Packard Company | 3-D memory device for large storage capacity |
| US20030183868A1 (en) * | 2002-04-02 | 2003-10-02 | Peter Fricke | Memory structures |
| US6687147B2 (en) * | 2002-04-02 | 2004-02-03 | Hewlett-Packard Development Company, L.P. | Cubic memory array with diagonal select lines |
-
2003
- 2003-04-03 JP JP2004571614A patent/JP4376191B2/ja not_active Expired - Lifetime
- 2003-04-03 CN CNB038262819A patent/CN100539154C/zh not_active Expired - Fee Related
- 2003-04-03 EP EP03718198A patent/EP1609186B1/en not_active Expired - Lifetime
- 2003-04-03 WO PCT/US2003/010351 patent/WO2004100267A1/en not_active Ceased
- 2003-04-03 KR KR1020057018617A patent/KR101018598B1/ko not_active Expired - Fee Related
- 2003-04-03 AU AU2003221799A patent/AU2003221799A1/en not_active Abandoned
- 2003-04-03 DE DE60334153T patent/DE60334153D1/de not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| WO2004100267A1 (en) | 2004-11-18 |
| EP1609186B1 (en) | 2010-09-08 |
| CN100539154C (zh) | 2009-09-09 |
| EP1609186A1 (en) | 2005-12-28 |
| KR101018598B1 (ko) | 2011-03-04 |
| KR20060002905A (ko) | 2006-01-09 |
| JP2006514781A (ja) | 2006-05-11 |
| AU2003221799A1 (en) | 2004-11-26 |
| CN1774807A (zh) | 2006-05-17 |
| DE60334153D1 (de) | 2010-10-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6643159B2 (en) | Cubic memory array | |
| US6839263B2 (en) | Memory array with continuous current path through multiple lines | |
| US6917532B2 (en) | Memory storage device with segmented column line array | |
| JP4376191B2 (ja) | 3次元メモリアレイ | |
| EP1308961B1 (en) | Memory cell structure | |
| EP2342768B1 (en) | Miim diodes having stacked structure | |
| EP2342752B1 (en) | Damascene process for carbon memory element with miim diode | |
| JP4047657B2 (ja) | ヒューズ/アンチヒューズを用いたワンタイムプログラマブルメモリ | |
| CN101645453A (zh) | 非易失性存储装置及其制造方法 | |
| US10084129B2 (en) | Method and apparatus providing multi-planed array memory device | |
| KR102609243B1 (ko) | 전자 장치 및 그 제조 방법 | |
| US6873541B2 (en) | Nonvolatile memory programmble by a heat induced chemical reaction | |
| US20030122156A1 (en) | Programmable resistance memory element and method for making same | |
| CN100595930C (zh) | 电可重写非易失存储元件 | |
| CN115707257A (zh) | 存储器装置 | |
| HK1051600B (en) | Memory cell structure |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080602 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080617 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20080917 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20080925 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081209 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090901 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090908 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120918 Year of fee payment: 3 |