[go: up one dir, main page]

JP2018186484A - 分散型ビデオ表示用のシステム、制御装置及び制御方法 - Google Patents

分散型ビデオ表示用のシステム、制御装置及び制御方法 Download PDF

Info

Publication number
JP2018186484A
JP2018186484A JP2017208834A JP2017208834A JP2018186484A JP 2018186484 A JP2018186484 A JP 2018186484A JP 2017208834 A JP2017208834 A JP 2017208834A JP 2017208834 A JP2017208834 A JP 2017208834A JP 2018186484 A JP2018186484 A JP 2018186484A
Authority
JP
Japan
Prior art keywords
display
control device
chips
message
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017208834A
Other languages
English (en)
Other versions
JP6465946B2 (ja
Inventor
恕 劉
Shu Liu Steven
恕 劉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Publication of JP2018186484A publication Critical patent/JP2018186484A/ja
Application granted granted Critical
Publication of JP6465946B2 publication Critical patent/JP6465946B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4307Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/80Generation or processing of content or additional data by content creator independently of the distribution process; Content per se
    • H04N21/85Assembly of content; Generation of multimedia applications
    • H04N21/854Content authoring
    • H04N21/8547Content authoring involving timestamps for synchronizing content
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/02Networking aspects
    • G09G2370/022Centralised management of display operation, e.g. in a server instead of locally

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

【課題】分散型ビデオ表示用のシステム、制御装置、及び制御方法を提供する。【解決手段】このシステムは、画像データを供給するよう構成された画像ソース装置と、複数のディスプレイと、ディスプレイにそれぞれ接続され、ネットワークを介して画像ソース装置に接続された複数の表示チップと、画像ソース装置と表示チップとにネットワークを介して接続され、表示チップのそれぞれに再生信号を送信して画像ソース装置から画像データを受信するよう表示チップを制御し、受信した画像データをディスプレイ上で再生可能な表示フレームに変換する制御装置と、を備える。制御装置は、さらに、表示チップのそれぞれに同期信号を送信し、同期信号に従ってクロックを互いに同期するように表示チップを制御し、表示チップのそれぞれに、画像データを受信した後の一定の遅延時間を設定し、ディスプレイ上で表示フレームを同期再生する。【選択図】 図1

Description

本発明は、表示システム、表示装置及び表示方法に関し、より具体的には、分散型ビデオ表示用のシステム、制御装置及び制御方法に関する。
分散型ビデオ表示用の既存の解決法は、フィールドプログラマブルゲートアレイ(FPGA)によって具体化されている。しかし、FPGAのプログラマブル相互接続メカニズムは、回路の物理的な分散に高く依拠する複数の物理ノードおよび複数の物理スイッチによって実現されなければならない。その結果、高解像度の分散型ビデオ表示の用途において、中央領域における表示と周辺領域における表示とに差異が生じる。
分散型ビデオ表示用の別の解決法は、システムオンチップ(SOC)によって具体化され、標準的なネットワークプロトコルに基づいて、各クライアントは内部ネットワーク(イントラネット)および/または外部ネットワーク(インターネット)に接続可能である。分散型ビデオ表示システムでは、各SOCは、分散型ビデオ表示のための複数のディスプレイのうちの1つに対応する。
しかしながら、各SOCはそのクロックに従って動作し、時間の経過と共にSOC間のクロックの差は増加し、各SOCの垂直同期(vSync)信号パルス間の位相差もまた時間とともに増加する。分散型ビデオ表示の過程で、任意の2つ以上のSOCのvSync信号間に位相差その他が発生すると、フレームの表示差が生じる。ユーザの視点から見ると、ユーザは画面破断を観察し得る。
また、各SOCのOS、アプリケーション、アプリケーションプログラマブルインターフェイス(API)などのハードウェアおよびソフトウェア構成にはばらつきがあり、この違いがデータ処理の違いとなる。例えば、ビデオ信号の復号の場合、異なるSOCは異なる処理時間を要する。前述の違いのすべては、分散型ビデオ表示システムがビデオを再生するときの画面の非同期化となる可能性があり、これは画面破断のおそれを増大させる。
そこで、本発明は分散型ビデオ表示用のシステム、制御装置および制御方法を提供し、これらは複数のシステムオンチップ(SOC)間の差異による表示フレームの非同期を効率的に向上し、画面破断のおそれを最小限にすることが可能である。
本発明に係る分散型ビデオ表示用のシステムは、画像ソース装置と、複数のディスプレイと、複数の表示チップと、制御装置と、を備える。画像ソース装置は、画像データを提供するよう構成される。複数の表示チップは、それぞれ、前記ディスプレイに接続され、ネットワークを介して前記画像ソース装置に接続される。制御装置は、前記画像ソース装置及び前記表示チップに前記ネットワークを介して接続され、各表示チップに再生信号を送信して前記画像ソース装置から前記画像データを受信するように前記表示チップを制御し、前記画像データを前記ディスプレイで再生可能な表示フレームに変換するよう構成される。前記制御装置は、さらに、前記表示チップのそれぞれに同期信号を送信して同期信号に従ってクロックを互いに同期するように前記表示チップを制御し、前記表示チップのそれぞれに前記画像データを受信した後の一定の遅延時間を設定し、前記ディスプレイ上で前記表示フレームを同期再生する。
本発明に係る分散型ビデオ表示用の制御装置は、クロックと、通信モジュールと、プロセッサと、を備える。通信モジュールは、画像ソース装置と複数の表示チップとにネットワークを介して接続され、前記表示チップのそれぞれに再生信号を送信する。プロセッサは、前記クロックと前記通信モジュールとに接続され、前記画像ソース装置から前記画像データを受信して前記ディスプレイ上で再生可能な表示フレームに変換するように前記表示チップを制御するよう構成される。前記プロセッサは、さらに、同期信号を前記表示チップのそれぞれに送信して前記同期信号に従って前記クロックを互いに同期するよう制御し、前記表示チップのそれぞれに前記画像データを受信した後の一定の遅延時間を設定して前記ディスプレイ上で前記表示フレームを同期再生する。
本発明は、分散型ビデオ表示用の制御方法であって、対応する複数のディスプレイ上で表示フレームを同期再生するよう複数の表示チップを制御する制御装置に適用可能な制御方法を提供する。この制御方法は、前記制御装置によって前記表示チップのそれぞれに同期信号を送信して前記同期信号に従って前記表示チップのクロックを互いに同期するように制御し、前記制御装置によって前記表示チップのそれぞれに対し、画像ソース装置から前記画像データを受信した後の一定の遅延時間を設定し、対応する前記ディスプレイ上で前記画像データから変換された前記表示フレームを同期再生するように制御する、ことを含む。
以上より、本発明の分散型ビデオ表示用のシステム、制御装置及び制御方法によれば、制御装置と表示チップとの間でクロック同期を行って制御装置のクロックと各表示チップのクロックとを同期させ、前記表示チップのそれぞれは一定の遅延時間後に表示フレームを同期して再生するように設定が行われる。また、制御装置は、一定の遅延時間後に、各表示チップをさらに制御してvSync信号をリセットする。これにより、複数のディスプレイによる同期再生が可能となり、画面破断の問題を防止することができる。
本発明の上述した及び他の特徴や利点をより具体的なものとするため、以下に添付の図面とともに複数の実施形態について詳細に説明する。
添付の図面は本発明の更なる理解のために供され、本明細書に組み込まれるとともにその一部を構成する。図面は本発明の実施形態を図示し、その詳細な説明とともに本発明の原理を説明するものである。
本発明の実施形態に係る、分散型ビデオ表示用のシステムを示す概略図である。
本発明の実施形態に係る、分散型ビデオ表示用の制御装置を示すブロック図である。
本発明の実施形態に係る、クロック同期を示す概略図である。
本発明の実施形態に係る、画像データ処理遅延を示す概略図である。
本発明の実施形態に係る、各表示チップの垂直同期(vSync)信号の同期を示す概略図である。
本発明の実施形態に係る、分散型ビデオ表示用の制御方法を示すフローチャートである。
図1を参照すると、図1は、本発明の一の実施形態に係る分散型ビデオ表示用のシステムを示す概略図である。図1に示す実施形態では、分散型ビデオ表示システム1は、画像ソース装置12と、制御装置14と、複数の表示チップ16と、複数のディスプレイ18とを備え、その機能をそれぞれ以下に説明する。
画像ソース装置12は、例えば、ネットワーク20を介して画像データを供給可能な装置、例えば、ネットワークビデオカメラ、エンコーダ、ストリーミングサーバ、ネットワークビデオレコーダ(NVR)、あるいはこれらの組み合わせ等の電子機器である。
表示チップ16は、表示チップ161乃至169を備え、各表示チップ161乃至169は、例えば、プロセッサ(例えば、マイクロコントローラ、マイクロプロセッサあるいはデジタル信号プロセッサ)と、メモリ(例えば、リードオンリメモリ(ROM)、ランダムアクセスメモリ(RAM)、電気的消去可能プログラマブルリードオンリメモリ(EEPROM)あるいはフラッシュメモリ)とを備えるシステムオンチップ(SOC)であり、オペレーティングシステム(例えば、ウィンドウズ(登録商標)あるいはリナックス(登録商標))もしくは他のアプリケーションを実行する。各表示チップ161乃至169は、さらに、接続インターフェイス(例えば、ユニバーサルシリアルバス(USB)インターフェイス、ファイヤーワイヤーインターフェイス、イーサネットインターフェイス、ユニバーサル非同期受信/送信(UART)インターフェイス、シリアル周辺インターフェイスバス (SPI)インターフェイス)に接続され、外部の装置と接続されてもよい。
ディスプレイ18は、例えば、ディスプレイ181乃至189を備え、これらを組み合わせて図1に示すような配置のTVウォールを形成し、画像の異なる部分または異なる画像を再生可能である。各ディスプレイ181乃至189は、液晶ディスプレイ(LCD)、発光ダイオード(LED)または電界放出ディスプレイ(FED)もしくは他の表示パネルとして用いられるパネルを使用するTVまたはスクリーンであり、冷陰極蛍光ランプ(CCFL)または発光ダイオード(LED)をバックライトモジュールとして用いる。ディスプレイ181乃至189は、それぞれ、ビデオグラフィックスアレイ(VGA)インターフェイス、デジタルビジュアルインターフェイス(DVI)、ハイデフィニションマルチメディアインターフェイス(HDMI)、ディスプレイ・ポート(DP)等の表示インターフェイスを介して対応する表示チップ161乃至169に接続され、表示チップ161乃至169から表示フレームを受信し、表示パネル上に表示フレームを表示する。本実施形態に係る分散型ビデオ表示システム1は、多数の表示チップ16及びディスプレイ18備えているが、ディスプレイ18の配置は、図1に示すTVウォールに限定されるものではなく、分散して配置されていてもよい。なお、本実施の形態では、表示チップ16およびディスプレイ18の数や配置については特に限定されない。
制御装置14は、例えば、演算装置(例えば、パーソナルコンピュータ、サーバあるいはワークステーション)、演算機能を有する携帯型電子機器(例えば、携帯電話あるいはタブレットコンピュータ)であり、ネットワーク20を介して画像ソース装置12および表示チップ16に接続され、画像ソース装置12からの画像データを受信して表示フレームに変換し、ディスプレイ18上で表示フレームを再生するように表示チップ16を制御する。制御装置14は、次のタスクにおいて表示チップ16を制御する。(a)再生するコンテンツ、(b)コンテンツを再生するとき、(c)どの画像ソース装置12から画像データを受信するか、および(d)同期再生コンテンツ(すなわち、同じ時間に再生される同じビデオ画像)である。
具体的には、図1および図2を同時に参照すると、図2は、本発明の一の実施形態に係る分散型ビデオ表示用の制御装置を示すブロック図である。図2に示すように、制御装置14は、クロック141と、通信モジュール142と、プロセッサ143とを備える。クロック141は、プロセッサ143の動作に必要なクロック信号を供給する。通信モジュール142は、例えば、イーサネットや802.11g、802.11n、802.11acあるいは802.1as等の無線ネットワーク基準をサポートするネットワークカードやネットワーク装置であり、制御装置14を有線あるいは無線でネットワーク20に接続し、これによってネットワーク20上の他の装置(例えば、画像ソースデバイス12および表示チップ16)を接続する。プロセッサ143は、例えば、中央処理装置(CPU)、または他のプログラマブル汎用あるいは専用マイクロプロセッサ、デジタル信号プロセッサ(DSP)、プログラマブルコントローラ、特定用途向け集積回路(ASIC)、プログラマブルロジックデバイス(PLD)または他の類似の装置もしくはこれらの組み合わせであり、表示チップ16の制御を実行するためのプログラムをローディングおよび実行することが可能である。
制御装置14のプロセッサ143は、例えば、通信モジュール142を介してネットワーク20に接続され、ネットワーク20を介して各表示チップ161乃至169に再生信号を送信し、画像ソース装置12から画像データを受信するように表示チップ161乃至169を制御する。表示チップ161乃至169は、それぞれ、例えば、画像データの符号化フォーマット(例えば、MPEG−4、H.264等)を識別可能であり、対応するデコーダを実行して、画像データをディスプレイ181乃至189によって再生可能な表示フレームに変換する。ディスプレイ181乃至189は、それぞれに接続された表示チップ161乃至169から変換された表示フレームを受信し、表示フレームを再生可能である。
なお、制御装置14のプロセッサ143は、ビデオ再生制御に加え、通信モジュール142を用いてネットワーク20を介して各表示チップ161乃至169に同期信号を送信し、同期信号に従ってクロックを互いに同期させるように表示チップ161乃至169を制御してもよい。
具体的には、図3は、本発明の一実施形態に係るクロック同期を示す概略図である。図2及び図3を同時に参照すると、制御装置14のプロセッサ143は、例えば、クロック141によって送信されたクロック信号に従って、通信モジュール142を使用してネットワーク20を介して各表示チップ161乃至169(説明のための一例として表示チップ161として説明する)に同期メッセージSyncを送信する。同期メッセージSyncは、プロセッサ143が同期メッセージSyncを送信した時刻を記録するタイムスタンプT1を含む。表示チップ161は、制御装置14から同期メッセージSyncを受信した後、同期メッセージSyncを受信したタイムスタンプT1’を記録する。
次に、表示チップ161は、同期メッセージSyncを受信した後、第1の遅延時間後に遅延要求メッセージDelay_Reqを制御装置14に送信し、遅延要求メッセージDelay_reqを送信したタイムスタンプT2を記録する。そして、制御装置14のプロセッサ143は、通信モジュール142を介して遅延要求メッセージDelay_Reqを受信した後、第2の遅延時間後に通信モジュール142を用いてネットワーク20を介して表示チップ161に遅延応答メッセージDelay_Respを送信する。遅延応答メッセージDelay_Respは、プロセッサ143が遅延応答メッセージDelay_Respを受信した時刻を記録するタイムスタンプT2’を含む。
最後に、表示チップ161は、同期メッセージSyncの送信時間と遅延要求メッセージDelay_Respの送信時間とが一致しているという条件に基づき、記録または取得されたタイムスタンプT1、T1’、T2およびT2’に従って制御装置14のクロック141に対する表示チップ161のクロックの時間オフセットを算出し得る。
具体的には、表示チップ161は、制御装置14からネットワーク20を介して同期メッセージSyncを受信した後、タイムスタンプT1、T1’を取得することができ、その関係は次のとおりである。
Figure 2018186484
Figure 2018186484
一方、表示チップ161は、制御装置14からネットワーク20を介して遅延応答メッセージDelay_Respを受信した後、タイムスタンプT2、T2’を取得することができ、その関係は次のとおりである。
Figure 2018186484
Figure 2018186484
Figure 2018186484
Figure 2018186484
上記の方法によって、本実施形態は、マイクロ秒単位のクロック同期を達成することができる。すなわち、制御装置14のクロックと各表示チップ161乃至169のクロックとの間の差は数十あるいは数百マイクロ秒であり、正確なクロック同期によって、その後のフレームの正確な再生時間を調整され、画面破断の発生を防止することが容易になる。
また、他の実施形態では、制御装置14のプロセッサ143は、同期メッセージSyncを送信したタイムスタンプを取得し、同期メッセージSyncを送信しながら同期メッセージにタイムスタンプを記録することが不可能な場合、そのネットワークハードウェアから正しいタイムスタンプを得るために送信の完了を待たなければならない。この状況では、制御装置14のプロセッサ143は、さらに、タイムスタンプを送信するための別のメッセージを要求する。詳細には、制御装置14のプロセッサ143は、例えば、表示チップ161乃至169のそれぞれに通信モジュール142を用いてネットワーク20を介して同期メッセージSyncを送信した後、表示チップ161乃至169のそれぞれに同期メッセージを送信したタイムスタンプT1を記録する別の継続メッセージを送信する。このようにして、各表示チップ161乃至169は、継続メッセージを受信することでクロック時間オフセットを計算する次のステップを実行するためのタイムスタンプT1を取得し得る。
上記の方法で表示チップ間のクロック同期をとることができるが、各クロック自体のタイミングが互いに異なるので、時間の経過と共にクロックの非同期が繰り返し発生することがある。従って、一の実施形態においては、制御装置は、同期信号を各表示チップに、例えば、所定時間ごとに送信して同期信号に従って表示チップのクロックを同期させ、これによって表示チップ間の非同期によって表示フレームの破断が発生する前にクロック同期が確実に再度実行されるようにする。別の実施形態では、制御装置は、例えば、現在の画像データの表示フレームの再生が終了した後、次の画像データの表示フレームが再生される前に、同期信号を各表示チップに送信し、表示チップは、同期信号に従ってそのクロックを互いに同期させる。このようにして、クロック同期によって表示フレームに黒いフレームが発生するのを防止し、ひいては、視聴者に視覚的な影響を与えることを防止することができる。
各表示チップが画像データを受信した後、例えば、画像データがオペレーティングシステムによって直ちに処理されない等の要因のため、アプリケーションプログラミングインターフェイス(API)を呼び出す時間が必要であったり、画像データを表示フレームに変換する際のデータ処理(例えば、画像デコーディング)を実行することで、処理時間が異なることがあり、最終的に表示フレームを出力する時間にばらつきが生じ、結果、画面破断が生じる。
このように、本発明の実施形態では、制御装置は、各表示チップに対して一定の再生時間を設定する。すなわち、制御装置は、表示チップが画像データを受信した後の一定の遅延の後に、表示フレームをディスプレイ上で同期して再生するように制御する。一定の遅延時間の長さは、各表示チップの処理性能を評価する制御装置によって決定され、これによって各表示チップが一定の遅延時間後に表示フレームの変換を完了することを確実なものとし、ひいては、ディスプレイ上で表示フレームを同期して再生するようにする。
具体的には、図4は、本発明の一実施形態に係る画像データ処理遅延を示す概略図である。図4に示すように、表示チップ43は、ネットワーク42を介した制御装置41の制御下で、ハードウェア層432のネットワークカード431を介して画像データを受信する。このデータは、ハードウェア層432、ハードウェアアブストラクション層(HAL)、オペレーティングシステム(OS)434を介してアプリケーション435に渡され、アプリケーション435によって処理され、最後に、OS434及びHAL433を介してハードウェア層432内に配置されるグラフィックス処理部(GPU)436の表示インターフェイス部(DIU)437によって出力される。出力された表示フレームは、ディスプレイインターフェイス44(例えば、デジタルビジュアルインターフェイス(DVI)、ハイデフィニションマルチメディアインターフェイス(HDMI)、またはディスプレイポート(DP))を介してディスプレイ45のA/Dボード451に送られ、最終的にディスプレイ45上に表示される。
上述したデータ処理の過程では、異なる表示チップのハードウェア層、HAL、OS及びアプリケーションの処理時間が互いに一致しないため、表示チップに画像データが入力されて表示チップから表示フレームが出力されるまでの経過時間が異なっている。すなわち、異なる表示チップは、異なる処理遅延時間を有する。この点に関し、本発明の実施形態では、表示チップに画像データが入力されてから表示フレームが出力されるまでの一定の遅延時間を設定し、この一定の遅延時間で、各表示チップのアプリケーション、OS、HAL及びハードウェア層には、現在のフレームだけでなく後続のフレームを処理するのに十分な時間が与えられる。また、上記の正確なクロック同期を一定の遅延時間の設定に組み合わせることで、全ての表示チップが表示フレームを同期して出力して表示フレームをディスプレイ上で再生することができるので、画面破断が防止される。
なお、各表示チップは、一定の遅延時間で表示フレームを同期して再生するだけでなく、表示インターフェイス部(DIU)のレジスタを用いて一定の遅延時間内あるいは一定の遅延時間の前に表示フレームの再生のための垂直同期信号(vSync)をリセットし、表示同期ブランク(vBlank)期間内にすべての表示フレームについての出力またはフリップ動作を確実に完了させる。
具体的には、表示チップのクロック間に差があるので、表示チップのvSync信号は、異なる時間から始まる(位相差と呼ばれる)。例えば、現在の一般的なディスプレイのフレームレートである50/60/120fps(フレーム/秒)を例にすると、表示チップのvSync信号の周期は、20/16.7/8.3ミリ秒(ms)である。したがって、vSync信号を待っている状態では、上記で設定した一定の遅延時間は十分に正確ではなく、最悪の場合には16.7msの遅延を引き起こす可能性がある。これに関して、本発明の実施形態では、表示フレームが出力される前にDIU内のレジスタを用いて表示フレームを再生するように表示チップを制御するためのvSync信号をリセットすることで、表示フレームの同期再生が確実なものとなる。
図5を参照すると、図5は、本発明の一実施形態に係る各表示チップのvSync信号の同期を示す概略図である。図5に示すように、vSync信号が同期する前は、異なる表示チップのvSync信号vSyncAとvSyncBとの間にオフセットが存在し、同期再生のための所定の時点において画像フレームの非同期再生を生じさせる。これに関し、同期再生のための時点よりも前に、vSync信号vSyncA及びvSyncBをリセットすることで、フレームの同期再生時点において、異なる表示チップのvSync信号vSyncA及びvSyncBの同期が確実な物となる(水平同期(hSyncA)信号もまた同期される)。
図1及び図6を参照すると、図6は、本発明の一実施形態に係る分散型ビデオ表示用の制御方法を示すフローチャートである。本実施形態の方法は、上記実施形態の分散型ビデオ表示システム1に適用可能である。まず、ステップS610において、制御装置14は、複数の表示チップ16に同期信号を送信し、同期信号に従って各表示チップ161乃至169がクロックを互いと同期させるように制御する。これにより、制御装置14のクロックは、各表示チップ161乃至169のクロックと同期する。ステップS620において、制御装置14は、各表示チップ161乃至169上の画像ソース装置から画像データを受信した後、一定の遅延時間を設定して、複数のディスプレイ18上で表示フレームを同期再生し、チップ161乃至169は、画面破断の発生を防止するために表示フレームを同期再生することが可能となる。
本実施形態の制御方法の詳細な具体化については、図1乃至図5に示される実施形態において説明されているので、繰り返さず省略する。
要約すると、本発明の分散型ビデオ表示用のシステム、制御装置および制御方法では、制御装置と表示チップとの間でクロック同期が行われ、表示フレームは、一定の遅延時間後に同期再生されるように設定される。従って、画像ソース装置からディスプレイへの再生時間の精度をマイクロ秒単位で維持することができ、分散型ビデオ表示システムのフレーム遅延をゼロにすることができる。
上記の実施形態を参照して本発明を説明したが、上述した実施形態には本発明の技術的範囲から逸脱しない範囲で応用が可能である点、当業者にとって明らかである。従って、本発明の技術的範囲は上記の詳細な説明ではなく添付の特許請求の範囲に基づいて画定されるべきである。
本発明は、主に、表示システム、表示装置及び表示方法に関し、より具体的には、分散型ビデオ表示用のシステム、制御装置及び制御方法に関する。
Figure 2018186484

Claims (20)

  1. 分散型ビデオ表示用のシステムであって、
    画像データを提供する画像ソース装置と、
    複数のディスプレイと、
    それぞれ、前記ディスプレイに接続され、ネットワークを介して前記画像ソース装置に接続された複数の表示チップと、
    前記画像ソース装置及び前記表示チップに前記ネットワークを介して接続され、各表示チップに再生信号を送信して前記画像ソース装置から前記画像データを受信するように前記表示チップを制御し、前記画像データを前記ディスプレイで再生可能な表示フレームに変換する制御装置と、
    を備え、
    前記制御装置は、さらに、前記表示チップのそれぞれに同期信号を送信して同期信号に従ってクロックを互いに同期するように前記表示チップを制御し、前記表示チップのそれぞれに前記画像データを受信した後の一定の遅延時間を設定し、前記ディスプレイ上で前記表示フレームを同期再生する、ことを特徴とするシステム。
  2. 前記表示チップのそれぞれは、さらに、前記一定の遅延時間内あるいは前記一定の遅延時間前に前記表示フレームを再生するための垂直同期信号(vSync)を表示インターフェイス部(DIU)のレジスタを用いてリセットする、ことを特徴とする請求項1に記載のシステム。
  3. 前記制御装置は、前記表示チップのそれぞれに同期メッセージを送信し、前記同期メッセージは、前記制御装置が前記同期メッセージを送信した時の第1のタイムスタンプを含み、
    前記表示チップのそれぞれは、前記同期メッセージを受信し、前記同期メッセージを受信した第2のタイムスタンプを記録し、第1の遅延時間の後、前記制御装置に遅延要求メッセージを送信し、前記遅延要求メッセージを送信した第3のタイムスタンプを記録し、
    前記制御装置は、前記遅延要求メッセージを受信し、前記表示チップのそれぞれに遅延応答メッセージを送信し、前記遅延応答メッセージは、前記制御装置が前記遅延要求メッセージを受信した時の第4のタイムスタンプを含み、
    前記表示チップのそれぞれは、前記第1のタイムスタンプ、前記第2のタイムスタンプ、前記第3のタイムスタンプ、及び前記第4のタイムスタンプに従って、そのクロックの前記制御装置のクロックに対する時間オフセットを計算する、ことを特徴とする請求項1に記載のシステム。
  4. 前記制御装置は、前記表示チップのそれぞれに同期メッセージを送信し、前記同期メッセージを送信した後、前記制御装置が前記表示チップのそれぞれに前記同期メッセージを送信した時の第1のタイムスタンプを記録する継続メッセージを送信し、
    前記表示チップのそれぞれは、前記同期メッセージを受信し、前記同期メッセージを受信した時の第2のタイムスタンプを記録し、第1の遅延時間の後、前記制御装置に遅延要求メッセージを送信し、前記遅延要求メッセージを送信した第3のタイムスタンプを記録し、
    前記制御装置は、前記遅延要求メッセージを受信し、前記表示チップのそれぞれに遅延応答メッセージを送信し、前記遅延応答メッセージは、前記制御装置が前記遅延要求メッセージを受信した時の第4のタイムスタンプを含み、
    前記表示チップのそれぞれは、前記第1のタイムスタンプ、前記第2のタイムスタンプ、前記第3のタイムスタンプ、及び前記第4のタイムスタンプに従って、そのクロックの前記制御装置のクロックに対する時間オフセットを計算する、ことを特徴とする請求項1に記載のシステム。
  5. 前記制御装置は、前記表示チップのそれぞれに、前記同期信号を所定の時間毎に送信して前記表示チップが前記同期信号に従ってクロックを互いに同期するように制御する、ことを特徴とする請求項1に記載のシステム。
  6. 前記制御装置は、前記表示チップのそれぞれに、前記画像データの前記表示ファイルの再生の後かつ次の画像データの前記表示ファイルの再生の前に前記同期信号を送信して前記表示チップが前記同期信号に従ってクロックを互いに同期するように制御する、ことを特徴とする請求項1に記載のシステム。
  7. 前記制御装置は、さらに、前記表示チップのそれぞれが前記画像データを受信した時から前記画像データが前記表示フレームに変換される時までに要する時間に従って前記一定の遅延時間を判別する、ことを特徴とする請求項1に記載のシステム。
  8. 前記制御装置は、IEEE802.1ASプロトコルによって構築された無線ローカルネットワークを介してまたはイーサネットを介して前記表示チップのそれぞれに接続される、ことを特徴とする請求項1に記載のシステム。
  9. 分散型ビデオ表示用の制御装置であって、
    クロックと、
    画像ソース装置と複数の表示チップとにネットワークを介して接続され、複数のディスプレイのそれぞれに接続された前記複数の表示チップに再生信号を送信する通信モジュールと、
    前記クロックと前記通信モジュールとに接続され、前記画像ソース装置から前記画像データを受信して前記ディスプレイ上で表示可能な表示フレームに変換するように前記表示チップを制御するプロセッサと、
    を備え、
    前記プロセッサは、さらに、前記クロックの同期信号を前記通信モジュールを介して前記表示チップのそれぞれに送信して前記同期信号に従って前記クロックを互いに同期するよう制御し、前記表示チップに前記画像データを受信した後の一定の遅延時間を設定して前記ディスプレイ上で前記表示フレームを同期再生する、ことを特徴とする制御装置。
  10. 前記プロセッサは、前記表示チップのそれぞれに前記通信モジュールを介して同期メッセージを送信し、前記同期メッセージは、前記プロセッサが前記同期メッセージを送信した時の第1のタイムスタンプを含み、前記表示チップのそれぞれは、前記同期メッセージを受信し、前記同期メッセージを受信した第2のタイムスタンプを記録し、第1の遅延時間の後、前記制御装置に遅延要求メッセージを送信し、前記遅延要求メッセージを送信した第3のタイムスタンプを記録し、
    前記プロセッサは、前記通信モジュールを介して前記遅延要求メッセージを受信し、前記表示チップのそれぞれに遅延応答メッセージを送信し、前記遅延応答メッセージは、前記制御装置が前記遅延要求メッセージを受信した時の第4のタイムスタンプを含む、ことを特徴とする請求項9に記載の制御装置。
  11. 前記プロセッサは、前記通信モジュールを介して前記表示チップのそれぞれに同期メッセージを送信し、前記同期メッセージを前記通信モジュールを介して送信した後、前記プロセッサが前記表示チップのそれぞれに前記同期メッセージを送信した時の第1のタイムスタンプを記録する継続メッセージを送信し、前記表示チップのそれぞれは、前記同期メッセージを受信し、前記同期メッセージを受信した時の第2のタイムスタンプを記録し、第1の遅延時間の後、前記制御装置に遅延要求メッセージを送信し、前記遅延要求メッセージを送信した第3のタイムスタンプを記録し、
    前記プロセッサは、前記通信モジュールを介して前記遅延要求メッセージを受信し、前記表示チップのそれぞれに遅延応答メッセージを送信し、前記遅延応答メッセージは、前記制御装置が前記遅延要求メッセージを受信した時の第4のタイムスタンプを含む、ことを特徴とする請求項9に記載の制御装置。
  12. 前記プロセッサは、前記表示チップのそれぞれに、前記通信モジュールを介して所定の時間毎、もしくは前記画像データの前記表示フレームの再生の後かつ次の画像データの前記表示フレームの再生の前に前記同期信号を送信して前記表示チップが前記同期信号に従ってクロックを互いに同期するように制御する、ことを特徴とする請求項9に記載の制御装置。
  13. 前記プロセッサは、さらに、前記表示チップのそれぞれが前記画像データを受信した時から前記画像データが前記表示フレームに変換される時までに要する時間に従って前記一定の遅延時間を判別する、ことを特徴とする請求項9に記載の制御装置。
  14. 前記通信モジュールは、IEEE802.1ASプロトコルによって構築された無線ローカルネットワークを介してまたはイーサネットを介して前記表示チップのそれぞれに接続される、ことを特徴とする請求項9に記載の制御装置。
  15. 分散型ビデオ表示用の制御方法であって、複数の表示チップに対応する複数のディスプレイ上で表示フレームを同期再生するよう複数の表示チップを制御する制御装置に適用可能であり、
    前記制御装置によって前記表示チップのそれぞれに同期信号を送信して、前記同期信号に従って前記表示チップのクロックを互いに同期するように制御し、
    前記制御装置によって前記表示チップのそれぞれに対し、画像ソース装置から前記画像データを受信した後の一定の遅延時間を設定し、対応する前記ディスプレイ上で前記画像データから変換された前記表示フレームを同期再生するように制御する、
    ことを特徴とする制御方法。
  16. 前記制御装置によって前記表示チップのそれぞれに対し、前記画像データを受信した後に一定の遅延時間を設定し、対応する前記ディスプレイ上で前記画像データから変換された前記表示フレームを同期再生するように制御するステップは、
    前記表示フレームを再生するための垂直同期信号(vSync)を、前記一定の遅延時間内あるいは前記一定の遅延時間前に表示インターフェイス部(DIU)のレジスタを用いてリセットするように前記表示チップのそれぞれを設定する、
    ことを特徴とする請求項15に記載の制御方法。
  17. 前記制御装置によって前記表示チップのそれぞれに前記同期信号を送信して、前記同期信号に従って前記クロックを同期するように前記表示チップを制御するステップは、
    前記制御装置によって、前記表示チップのそれぞれに同期メッセージを送信し、前記同期メッセージは、前記制御装置が前記同期メッセージを送信した時の第1のタイムスタンプを含み、
    前記表示チップのそれぞれによって、前記同期メッセージを受信し、前記同期メッセージを受信した第2のタイムスタンプを記録し、第1の遅延時間の後、前記制御装置に遅延要求メッセージを送信し、前記遅延要求メッセージを送信した第3のタイムスタンプを記録し、
    前記制御装置によって、前記遅延要求メッセージを受信し、前記表示チップのそれぞれに遅延応答メッセージを送信し、前記遅延応答メッセージは、前記制御装置が前記遅延要求メッセージを受信した時の第4のタイムスタンプを含み、
    前記表示チップのそれぞれによって、前記第1のタイムスタンプ、前記第2のタイムスタンプ、前記第3のタイムスタンプ、及び前記第4のタイムスタンプに従って、そのクロックの前記制御装置のクロックに対する時間オフセットを計算する、
    ことを特徴とする請求項15に記載の制御方法。
  18. 前記制御装置によって前記表示チップのそれぞれに前記同期信号を送信して前記同期信号に従って前記クロックを同期するように前記表示チップを制御するステップは、
    前記制御装置によって、前記表示チップのそれぞれに同期メッセージを送信し、前記同期メッセージを送信した後、前記制御装置が前記表示チップのそれぞれに前記同期メッセージを送信した時の第1のタイムスタンプを記録する継続メッセージを送信し、
    前記表示チップのそれぞれによって、前記同期メッセージを受信し、前記同期メッセージを受信した時の第2のタイムスタンプを記録し、第1の遅延時間の後、前記制御装置に遅延要求メッセージを送信し、前記遅延要求メッセージを送信した第3のタイムスタンプを記録し、
    前記制御装置によって、前記遅延要求メッセージを受信し、前記表示チップのそれぞれに遅延応答メッセージを送信し、前記遅延応答メッセージは、前記制御装置が前記遅延要求メッセージを受信した時の第4のタイムスタンプを含み、
    前記表示チップのそれぞれによって、前記第1のタイムスタンプ、前記第2のタイムスタンプ、前記第3のタイムスタンプ、及び前記第4のタイムスタンプに従って、そのクロックの前記制御装置のクロックに対する時間オフセットを計算する、
    ことを特徴とする請求項15に記載の制御方法。
  19. 前記制御装置によって前記表示チップのそれぞれに対し、前記画像データを受信した後の一定の遅延時間を設定し、対応する前記ディスプレイ上で前記画像データから変換された前記表示フレームを同期再生するように制御するステップは、
    前記制御装置によって、前記表示チップのそれぞれに、前記同期信号を所定の時間毎、もしくは前記画像データの前記表示フレームの再生の後かつ次の画像データの前記表示フレームの再生の前に送信して前記表示チップが前記同期信号に従ってクロックを互いに同期するように制御する、
    ことを特徴とする請求項15に記載の制御方法。
  20. 前記制御装置によって前記表示チップのそれぞれに対し、画像ソース装置から前記画像データを受信した後の一定の遅延時間を設定し、対応する前記ディスプレイ上で前記画像データから変換された前記表示フレームを同期再生するように制御するステップは、
    前記制御装置によって、前記表示チップのそれぞれが前記画像データを受信した時から前記画像データが前記表示フレームに変換される時までに要する時間に従って前記一定の遅延時間を判別する、
    ことを特徴とする請求項15に記載の制御方法。
JP2017208834A 2017-04-26 2017-10-30 分散型ビデオ表示用のシステム、制御装置及び制御方法 Active JP6465946B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201710281994.2 2017-04-26
CN201710281994.2A CN106982383A (zh) 2017-04-26 2017-04-26 分布式视频显示系统、控制装置及控制方法

Publications (2)

Publication Number Publication Date
JP2018186484A true JP2018186484A (ja) 2018-11-22
JP6465946B2 JP6465946B2 (ja) 2019-02-06

Family

ID=59344464

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017208834A Active JP6465946B2 (ja) 2017-04-26 2017-10-30 分散型ビデオ表示用のシステム、制御装置及び制御方法

Country Status (4)

Country Link
US (1) US10613812B2 (ja)
JP (1) JP6465946B2 (ja)
CN (2) CN106982383A (ja)
TW (1) TWI649745B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021186506A1 (ja) * 2020-03-16 2021-09-23 パーソルAvcテクノロジー株式会社 表示システムおよび表示装置
KR20240054774A (ko) * 2022-10-19 2024-04-26 엘아이지넥스원 주식회사 디스플레이 처리 시스템 및 방법

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10078485B2 (en) * 2015-03-13 2018-09-18 Kabushiki Kaisha Toshiba Display apparatus and display system
AU2017438989B2 (en) * 2017-11-10 2023-11-02 Vusiongroup Gmbh System for synchronized video playback on a number of playback devices
KR101961841B1 (ko) * 2017-11-13 2019-07-17 주식회사 카이 영상 장치 및 영상 장치의 동작 방법
TWI679895B (zh) * 2017-12-15 2019-12-11 宏正自動科技股份有限公司 電子裝置及影像同步方法
CN108737689A (zh) * 2018-04-27 2018-11-02 浙江大华技术股份有限公司 一种视频的拼接显示方法及显示控制设备
US10931909B2 (en) * 2018-09-18 2021-02-23 Roku, Inc. Wireless audio synchronization using a spread code
US10958301B2 (en) 2018-09-18 2021-03-23 Roku, Inc. Audio synchronization of a dumb speaker and a smart speaker using a spread code
US10992336B2 (en) 2018-09-18 2021-04-27 Roku, Inc. Identifying audio characteristics of a room using a spread code
US10777169B2 (en) * 2018-12-10 2020-09-15 Qualcomm Incorporated Systems and methods to synchronize display panels
WO2020179618A1 (ja) * 2019-03-04 2020-09-10 パナソニックIpマネジメント株式会社 映像表示システム、映像変換装置及び映像表示方法
KR102697989B1 (ko) 2019-04-15 2024-08-22 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
CN111372126B (zh) * 2019-06-27 2022-08-05 杭州海康威视系统技术有限公司 视频播放方法、装置及存储介质
KR102774736B1 (ko) * 2019-09-26 2025-03-04 삼성전자주식회사 전자 장치 및 그 제어 방법
CN112702634B (zh) * 2019-10-23 2023-10-20 西安诺瓦星云科技股份有限公司 图像显示方法、装置和系统以及显示屏控制器
KR102738526B1 (ko) * 2019-12-20 2024-12-06 주식회사 엘엑스세미콘 멀티비전의 터치 구현을 위한 중계 장치, 터치 구동 장치 및 방법
CN111479033A (zh) * 2020-03-13 2020-07-31 深圳市峰泳科技有限公司 多显示器同步显示装置及方法、老化测试装置
CN112040284B (zh) * 2020-06-24 2022-05-27 苏州科达科技股份有限公司 多显示屏的同步显示控制方法、装置及存储介质
CN113840047B (zh) * 2020-06-24 2024-04-12 瑞昱半导体股份有限公司 影像播放系统、影像数据传输装置及方法
CN111836037A (zh) * 2020-07-13 2020-10-27 紫旸升光电科技(苏州)有限公司 一种微型显示器3d自动调适影像显示系统及方法
CN111818380B (zh) * 2020-08-06 2022-02-11 紫旸升光电科技(苏州)有限公司 一种微型显示单元交互式同步影像显示方法及显示系统
CN114173166B (zh) * 2020-09-10 2024-07-02 杭州海康威视数字技术股份有限公司 一种图像同步显示系统、方法及显示控制器
CN113205785B (zh) * 2021-04-29 2023-06-09 北京集创北方科技股份有限公司 帧显示信号同步方法、显示装置、电子设备及存储介质
CN113453053B (zh) * 2021-06-25 2022-05-06 杭州海康威视数字技术股份有限公司 分布式视频同步显示系统及视频同步显示方法、存储介质
TWI845882B (zh) * 2021-09-06 2024-06-21 緯創資通股份有限公司 顯示系統、顯示器裝置及其顯示器連接裝置
TWI783708B (zh) * 2021-10-04 2022-11-11 瑞昱半導體股份有限公司 可應用於在顯示裝置中進行視頻輸出產生器重設控制之顯示控制積體電路
CN115988157B (zh) * 2021-10-15 2025-04-01 瑞昱半导体股份有限公司 可应用于在显示设备中进行视频输出产生器重设控制之显示控制集成电路
CN114822347B (zh) * 2022-03-29 2023-03-21 北京奕斯伟计算技术股份有限公司 源极驱动系统、其信号同步方法及显示装置
CN115631716A (zh) * 2022-10-10 2023-01-20 华兴源创(成都)科技有限公司 一种显示模组的显示补偿系统及显示补偿方法
CN119313699B (zh) * 2023-07-13 2025-11-11 浙江宇视科技有限公司 一种图像同步方法、装置、系统及存储介质
CN120412439A (zh) * 2023-08-01 2025-08-01 海的电子科技(苏州)有限公司 显示面板老化测试方法和计算机可读存储介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003235027A (ja) * 2002-02-12 2003-08-22 Matsushita Electric Ind Co Ltd 配信映像の同時再生方法、映像配信システムおよび端末装置
JP2008252422A (ja) * 2007-03-30 2008-10-16 Sony Corp 多画面同期再生システム、表示制御端末、多画面同期再生方法、及びプログラム
US20110229106A1 (en) * 2010-03-22 2011-09-22 Han-Yeol Cho System for playback of ultra high resolution video using multiple displays
JP2012019456A (ja) * 2010-07-09 2012-01-26 Mitsubishi Electric Corp メディア同期再生システム
WO2012077392A1 (ja) * 2010-12-10 2012-06-14 三菱電機株式会社 マルチ画面表示システム
JP2012186746A (ja) * 2011-03-08 2012-09-27 Sony Corp 映像送信装置、映像送信装置の制御方法、映像受信装置および映像受信装置の制御方法
US20130321701A1 (en) * 2012-05-31 2013-12-05 Canon Kabushiki Kaisha Method, device, computer program and information storage means for transmitting a source frame into a video display system
JP2017049544A (ja) * 2015-09-04 2017-03-09 キヤノン株式会社 表示システム、表示装置、及び表示システムの制御方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8730230B2 (en) * 2002-10-19 2014-05-20 Via Technologies, Inc. Continuous graphics display method for multiple display devices during the processor non-responding period
CN100397471C (zh) * 2003-07-10 2008-06-25 威盛电子股份有限公司 具有多路显示输出的显示器驱动模块、主板及多路显示输出的方法
US7664057B1 (en) * 2004-07-13 2010-02-16 Cisco Technology, Inc. Audio-to-video synchronization system and method for packet-based network video conferencing
CN1303520C (zh) * 2005-04-12 2007-03-07 威盛电子股份有限公司 计算机多重显示的视频信号切换控制方法及系统
US20070236486A1 (en) * 2006-04-11 2007-10-11 Toppoly Optoelectronics Corp. Method for transmitting a video signal and operation clock signal for a display panel
US8289301B2 (en) * 2007-11-07 2012-10-16 Young Electric Sign Company Apparatus and method for control of multiple displays
JP2011029969A (ja) * 2009-07-27 2011-02-10 Mitsubishi Electric Corp 映像監視表示装置および映像監視システム
CN102043433B (zh) * 2009-10-13 2012-09-05 纬创资通股份有限公司 具可切换显示芯片功能的电子装置及其外围元件控制方法
CN201698400U (zh) * 2010-06-28 2011-01-05 微盟电子(昆山)有限公司 显示控制装置
CN102262523B (zh) * 2011-08-23 2014-04-23 威盛电子股份有限公司 显示卡、多屏幕显示系统、以及多屏幕同步显示方法
JP5903924B2 (ja) * 2012-02-17 2016-04-13 ソニー株式会社 受信装置および字幕処理方法
US9733882B2 (en) * 2012-04-19 2017-08-15 Videro Llc Apparatus and method for coordinating visual experiences through visual devices, a master device, slave devices and wide area network control
CN102902502B (zh) * 2012-09-28 2015-06-17 威盛电子股份有限公司 适用于显示墙的显示系统与显示方法
CN105739934B (zh) * 2014-12-11 2018-09-21 华为终端(东莞)有限公司 多屏拼接显示处理方法和设备
CN106412633A (zh) * 2016-10-12 2017-02-15 北京蓝拓扑电子技术有限公司 分布式多画面拼控器屏幕映射方法及显示时钟同步控制方法及系统

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003235027A (ja) * 2002-02-12 2003-08-22 Matsushita Electric Ind Co Ltd 配信映像の同時再生方法、映像配信システムおよび端末装置
JP2008252422A (ja) * 2007-03-30 2008-10-16 Sony Corp 多画面同期再生システム、表示制御端末、多画面同期再生方法、及びプログラム
US20110229106A1 (en) * 2010-03-22 2011-09-22 Han-Yeol Cho System for playback of ultra high resolution video using multiple displays
JP2012019456A (ja) * 2010-07-09 2012-01-26 Mitsubishi Electric Corp メディア同期再生システム
WO2012077392A1 (ja) * 2010-12-10 2012-06-14 三菱電機株式会社 マルチ画面表示システム
JP2012186746A (ja) * 2011-03-08 2012-09-27 Sony Corp 映像送信装置、映像送信装置の制御方法、映像受信装置および映像受信装置の制御方法
US20130321701A1 (en) * 2012-05-31 2013-12-05 Canon Kabushiki Kaisha Method, device, computer program and information storage means for transmitting a source frame into a video display system
JP2017049544A (ja) * 2015-09-04 2017-03-09 キヤノン株式会社 表示システム、表示装置、及び表示システムの制御方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
那須督(外3名): "「マルチ画面同期表示システムの性能評価」", 映像情報メディア学会2012年年次大会講演予稿集, [CD-ROM], JPN6018048889, 8 August 2012 (2012-08-08), JP, pages 15 - 7, ISSN: 0003936259 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021186506A1 (ja) * 2020-03-16 2021-09-23 パーソルAvcテクノロジー株式会社 表示システムおよび表示装置
KR20240054774A (ko) * 2022-10-19 2024-04-26 엘아이지넥스원 주식회사 디스플레이 처리 시스템 및 방법
KR102843677B1 (ko) 2022-10-19 2025-08-07 엘아이지넥스원 주식회사 디스플레이 처리 시스템 및 방법

Also Published As

Publication number Publication date
JP6465946B2 (ja) 2019-02-06
TW201839752A (zh) 2018-11-01
CN112995735A (zh) 2021-06-18
TWI649745B (zh) 2019-02-01
US20180314483A1 (en) 2018-11-01
US10613812B2 (en) 2020-04-07
CN112995735B (zh) 2023-09-22
CN106982383A (zh) 2017-07-25

Similar Documents

Publication Publication Date Title
JP6465946B2 (ja) 分散型ビデオ表示用のシステム、制御装置及び制御方法
US6831648B2 (en) Synchronized image display and buffer swapping in a multiple display environment
US10079963B1 (en) Display method and display system for video wall
JP6422946B2 (ja) ビデオデータを表示するための装置および方法
US6809733B2 (en) Swap buffer synchronization in a distributed rendering system
CN103795979B (zh) 一种分布式图像拼接同步的方法和装置
KR100902013B1 (ko) 타일드 디스플레이 시스템 및 상기 시스템에서의 동기화방법
KR102362054B1 (ko) 다중 디스플레이 시스템을 구성하는 디스플레이 장치 및 그 제어 방법
CN112217960A (zh) 一种多屏播放画面同步显示的方法
CN113219668B (zh) 用于刷新头戴式显示设备的屏幕的方法、装置及电子设备
US20130187832A1 (en) Display apparatus and method for controlling the same
CN108848333A (zh) 信号转换模块和移动终端
WO2019233314A1 (zh) 一种电视墙图像回显方法、服务器件及电视墙系统
JP2000322039A (ja) 表示装置、制御装置および多画面表示システム
US6791551B2 (en) Synchronization of vertical retrace for multiple participating graphics computers
TWI615772B (zh) 同步控制多個顯示器的方法
US20200089461A1 (en) Multi-screen display system, image display device, image display method, and image display program
CN115032797B (zh) 用于无线智能眼镜的显示方法和无线智能眼镜
CN101383913A (zh) 显示叠加控制系统及其控制方法
CN115167669B (zh) 一种智能眼镜、同步显示方法及介质
US20070085846A1 (en) Projector and method for issuing display authority token to computers from the same
JP6027739B2 (ja) 映像処理装置、映像処理方法、映像処理システムおよびプログラム
CN108769785B (zh) 视频播放方法、装置及存储介质
TW201408042A (zh) 立體影像輸出裝置與相關的立體影像輸出方法
KR100596707B1 (ko) 티브와 인터넷 화면을 분할하여 디스플레이하는 장치

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181009

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181211

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190108

R150 Certificate of patent or registration of utility model

Ref document number: 6465946

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250