JP2018019118A - コンパレーター、回路装置、物理量センサー、電子機器及び移動体 - Google Patents
コンパレーター、回路装置、物理量センサー、電子機器及び移動体 Download PDFInfo
- Publication number
- JP2018019118A JP2018019118A JP2016145092A JP2016145092A JP2018019118A JP 2018019118 A JP2018019118 A JP 2018019118A JP 2016145092 A JP2016145092 A JP 2016145092A JP 2016145092 A JP2016145092 A JP 2016145092A JP 2018019118 A JP2018019118 A JP 2018019118A
- Authority
- JP
- Japan
- Prior art keywords
- delay
- circuit
- input signal
- signal
- conductivity type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/249—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors using clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K9/00—Demodulating pulses which have been modulated with a continuously-variable signal
- H03K9/08—Demodulating pulses which have been modulated with a continuously-variable signal of duration- or width-mudulated pulses or of duty-cycle modulated pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/56—Input signal compared with linear ramp
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Manipulation Of Pulses (AREA)
- Pulse Circuits (AREA)
- Logic Circuits (AREA)
Abstract
Description
従来のコンパレーターは、電圧を直接に(時間等の他の量に変換せずに)比較するコンパレーター(例えばラッチコンパレーター等)が一般的である。このようなコンパレーターで微小信号を判定しようとする場合、コンパレーターの前段にプリアンプを設けて入力信号を増幅し、その増幅した信号をコンパレーターで比較する。プリアンプやコンパレーターにはバイアス電流を流す必要があるため、消費電力が大きくなる。
図5は、本実施形態のコンパレーター50の第1の詳細な構成例である。図5では、第1の電圧時間変換回路10が、第1の遅延回路12、第1の入力信号生成回路14、第1のラッチ回路16を含み、第2の電圧時間変換回路20が、第2の遅延回路22、第2の入力信号生成回路24、第2のラッチ回路26を含む。
図8は、遅延ユニットの第2の構成例である。この遅延ユニットは、図1、図5、図12の第1の遅延回路12に適用できる。遅延ユニットUC1は、P型トランジスターTPC1、N型トランジスターTNC1、遅延バッファーDECを含む。遅延ユニットUC2は、遅延バッファーDEDを含む。
図9は、判定回路30の詳細な構成例である。なお、判定回路30の構成は図9に限定されず、信号NOUT、POUTのいずれの信号に先にエッジが出力されたかを判定できる回路であればよい。
以下、遅延ユニットの詳細な動作と、信号LATCHによる遅延バッファーの電源電圧リセット動作について説明する。
図15は、本実施形態のコンパレーター50の第2の詳細な構成例である。図15では、第1の電圧時間変換回路10が、第1の遅延回路12、第3の入力信号生成回路11、インバーター13(広義にはバッファー)、第1の計測回路15を含み、第2の電圧時間変換回路20が、第2の遅延回路22、第4の入力信号生成回路21、インバーター23(広義にはバッファー)、第2の計測回路25を含む。
図17は、コンパレーターの不感帯を説明する図である。コンパレーターの正極端子に入力される電圧をVPとし、負極端子に入力される電圧をVNとする。図17において、横軸は電圧Vin=VP−VNであり、縦軸はコンパレーターの出力がハイレベルとなる確率である。
図18は、本実施形態のコンパレーター50を含む回路装置100の構成例である。ここでは、回路装置100の一例として逐次比較型A/D変換回路の構成例を示す。なお、回路装置100はこの構成に限定されず、コンパレーター50を含むものであればよい。
図19は、本実施形態の回路装置100を含む物理量センサー400の構成例である。ここでは、物理量センサー400の一例として振動ジャイロセンサー(角速度センサー)の構成例を示す。なお、物理量センサー400はこの構成に限定されず、本実施形態の回路装置100は静電容量型(シリコンMEMS型)ジャイロセンサーや、加速度センサーや圧力センサー、温度センサー等の種々の物理量センサーに適用できる。
図20、図21は、本実施形態の回路装置100を含む電子機器、移動体の例である。本実施形態の回路装置100は、例えば、車、飛行機、バイク、自転車、或いは船舶等の種々の移動体に組み込むことができる。移動体は、例えばエンジンやモーター等の駆動機構、ハンドルや舵等の操舵機構、各種の電子機器を備えて、地上や空や海上を移動する機器・装置である。
12…第1の遅延回路、13…インバーター、14…第1の入力信号生成回路、
15…第1の計測回路、16…第1のラッチ回路、20…第2の電圧時間変換回路、
21…第4の入力信号生成回路、22…第2の遅延回路、23…インバーター、
24…第2の入力信号生成回路、25…第2の計測回路、26…第2のラッチ回路、
30…判定回路、50…コンパレーター、100…回路装置、120…制御部、
121…比較レジスター、130…サンプルホールド回路、140…D/A変換回路、
204…ジャイロセンサー、206…自動車(移動体)、207…車体、
208…車体姿勢制御装置、209…車輪、300…電子機器、310…処理部、
320…記憶部、330…操作部、340…インターフェース部、350…表示部、
400…物理量センサー、410…振動子、420…駆動回路、430…検出回路、
432…アナログフロントエンド回路、434…A/D変換回路、436…処理回路、
DEA…第1の遅延バッファー、DEB…第2の遅延バッファー、
NDLIN…第1の遅延回路の入力信号、NDLQ…第1の遅延回路の出力信号、
NIN…第2の入力信号、NOUT…第1の電圧時間変換回路の出力信号、
PDLIN…第2の遅延回路の入力信号、PDLQ…第2の遅延回路の出力信号、
PIN…第1の入力信号、POUT…第2の電圧時間変換回路の出力信号、
TDN…遅延時間、TDP…遅延時間、TNA…第1の第2導電型トランジスター、
TNB…第2の第2導電型トランジスター、TPA…第1の第1導電型トランジスター、
TPB…第2の第1導電型トランジスター、UA1…第1の遅延ユニット、
UB1…第2の遅延ユニット
Claims (14)
- 第1の遅延回路を有し、第1の入力信号と第2の入力信号とが入力される第1の電圧時間変換回路と、
第2の遅延回路を有し、前記第1の入力信号と前記第2の入力信号とが入力される第2の電圧時間変換回路と、
前記第1の電圧時間変換回路の出力信号と前記第2の電圧時間変換回路の出力信号とに基づいて、前記第1の入力信号と前記第2の入力信号との大小を判定する判定回路と、
を含み、
前記第1の遅延回路が有する第1の遅延ユニットは、
前記第1の入力信号に基づき電流が制御される第1の第1導電型トランジスターと、
前記第2の入力信号に基づき電流が制御される第1の第2導電型トランジスターと、
前記第1の第1導電型トランジスターと前記第1の第2導電型トランジスターとの間に設けられ、前記第1の遅延ユニットの入力信号を遅延させて出力する第1の遅延バッファーと、
を有し、
前記第2の遅延回路が有する第2の遅延ユニットは、
前記第2の入力信号に基づき電流が制御される第2の第1導電型トランジスターと、
前記第1の入力信号に基づき電流が制御される第2の第2導電型トランジスターと、
前記第2の第1導電型トランジスターと前記第2の第2導電型トランジスターとの間に設けられ、前記第2の遅延ユニットの入力信号を遅延させて出力する第2の遅延バッファーと、
を有することを特徴とするコンパレーター。 - 請求項1に記載されたコンパレーターにおいて、
前記第1の遅延回路及び前記第2の遅延回路の各遅延回路は、直列に接続される複数の遅延ユニットを有することを特徴とするコンパレーター。 - 請求項2に記載されたコンパレーターにおいて、
前記第1の遅延回路では、前記複数の遅延ユニットの少なくとも2つの遅延ユニットで前記第1の第1導電型トランジスター及び前記第1の第2導電型トランジスターが共用され、
前記第2の遅延回路では、前記複数の遅延ユニットの少なくとも2つの遅延ユニットで前記第2の第1導電型トランジスター及び前記第2の第2導電型トランジスターが共用されることを特徴とするコンパレーター。 - 請求項1乃至3のいずれか一項に記載されたコンパレーターにおいて、
前記第1の遅延バッファー及び前記第2の遅延バッファーは、
前記判定回路の判定結果が確定した場合に、供給される電源電圧が所定の電圧に設定されることを特徴とするコンパレーター。 - 請求項1乃至4のいずれか一項に記載されたコンパレーターにおいて、
前記第1の遅延バッファーは、
前記第1の第1導電型トランジスター及び前記第1の第2導電型トランジスターのいずれか1つに流れる電流に基づき遅延時間が制御され、
前記第2の遅延バッファーは、
前記第2の第1導電型トランジスター及び前記第2の第2導電型トランジスターのいずれか1つに流れる電流に基づき遅延時間が制御されることを特徴とするコンパレーター。 - 請求項1乃至5のいずれか一項に記載されたコンパレーターにおいて、
前記第1の電圧時間変換回路は、
前記第1の遅延回路の入力信号を生成する第1の入力信号生成回路と、
前記第1の遅延回路の出力信号に基づいて動作する第1のラッチ回路と、
をさらに含み、
前記第2の電圧時間変換回路は、
前記第2の遅延回路の入力信号を生成する第2の入力信号生成回路と、
前記第2の遅延回路の出力信号に基づいて動作する第2のラッチ回路と、
をさらに含むことを特徴とするコンパレーター。 - 請求項6に記載されたコンパレーターにおいて、
前記第1の入力信号生成回路は、
前記第1の遅延回路の入力信号を第1論理レベルから第2論理レベルに変化させ、
前記第1の遅延回路の出力信号が前記第1論理レベルから前記第2論理レベルに変化した場合に、前記第1の遅延回路の入力信号を前記第2論理レベルから前記第1論理レベルに変化させ、
前記第1のラッチ回路は、
前記第1の遅延回路の出力信号が前記第2論理レベルから前記第1論理レベルに変化した場合に、前記第2論理レベルから前記第1論理レベルに出力信号が変化し、
前記第2の入力信号生成回路は、
前記第2の遅延回路の入力信号を前記第1論理レベルから前記第2論理レベルに変化させ、
前記第2の遅延回路の出力信号が前記第1論理レベルから前記第2論理レベルに変化した場合に、前記第2の遅延回路の入力信号を前記第2論理レベルから前記第1論理レベルに変化させ、
前記第2のラッチ回路は、
前記第2の遅延回路の出力信号が前記第2論理レベルから前記第1論理レベルに変化した場合に、前記第2論理レベルから前記第1論理レベルに出力信号が変化することを特徴とするコンパレーター。 - 請求項1に記載されたコンパレーターにおいて、
前記第1の電圧時間変換回路は、
前記第1の遅延回路からの出力信号のパルス数を計測する第1の計測回路を有し、
前記第1の電圧時間変換回路の出力信号は、前記第1の計測回路の計測結果に基づいて生成され、
前記第2の電圧時間変換回路は、
前記第2の遅延回路からの出力信号のパルス数を計測する第2の計測回路を有し、
前記第2の電圧時間変換回路の出力信号は、前記第2の計測回路の計測結果に基づいて生成されることを特徴とするコンパレーター。 - 請求項8に記載されたコンパレーターにおいて、
前記第1の電圧時間変換回路は、
前記第1の遅延回路を有し、前記第1の遅延回路の出力信号が入力信号に帰還される第1のリングオシレーターを含み、
前記第2の電圧時間変換回路は、
前記第2の遅延回路を有し、前記第2の遅延回路の出力信号が入力信号に帰還される第2のリングオシレーターを含むことを特徴とするコンパレーター。 - 請求項9に記載されたコンパレーターにおいて、
前記第1の電圧時間変換回路は、
イネーブル信号と前記第1の遅延回路の出力信号に基づく信号とが入力され、前記第1の遅延回路の入力信号を生成する第3の入力信号生成回路を有し、
前記第2の電圧時間変換回路は、
前記イネーブル信号と前記第2の遅延回路の出力信号に基づく信号とが入力され、前記第2の遅延回路の入力信号を生成する第4の入力信号生成回路を含むことを特徴とするコンパレーター。 - 請求項1乃至10のいずれか一項に記載されたコンパレーターを含むことを特徴とする回路装置。
- 請求項11に記載された回路装置を含むことを特徴とする物理量センサー。
- 請求項11に記載された回路装置を含むことを特徴とする電子機器。
- 請求項11に記載された回路装置を含むことを特徴とする移動体。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016145092A JP6819114B2 (ja) | 2016-07-25 | 2016-07-25 | コンパレーター、回路装置、物理量センサー、電子機器及び移動体 |
| CN201710570158.6A CN107658292B (zh) | 2016-07-25 | 2017-07-13 | 比较器、电路装置、物理量传感器、电子设备以及移动体 |
| US15/650,037 US9882578B1 (en) | 2016-07-25 | 2017-07-14 | Comparator, circuit device, physical quantity sensor, electronic device, and vehicle |
| US15/848,269 US10122377B2 (en) | 2016-07-25 | 2017-12-20 | Comparator, circuit device, physical quantity sensor, electronic device, and vehicle |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016145092A JP6819114B2 (ja) | 2016-07-25 | 2016-07-25 | コンパレーター、回路装置、物理量センサー、電子機器及び移動体 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018019118A true JP2018019118A (ja) | 2018-02-01 |
| JP6819114B2 JP6819114B2 (ja) | 2021-01-27 |
Family
ID=60988937
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016145092A Active JP6819114B2 (ja) | 2016-07-25 | 2016-07-25 | コンパレーター、回路装置、物理量センサー、電子機器及び移動体 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US9882578B1 (ja) |
| JP (1) | JP6819114B2 (ja) |
| CN (1) | CN107658292B (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10013521B2 (en) | 2015-11-13 | 2018-07-03 | International Business Machines Corporation | Layouting of interconnect lines in integrated circuits |
| CN115672792B (zh) * | 2022-09-30 | 2025-03-14 | 中山火炬职业技术学院 | 一种视频解码芯片slt方法及测试装置 |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6139722A (ja) * | 1984-07-31 | 1986-02-25 | Nippon Gakki Seizo Kk | 遅延時間安定化回路 |
| JPH11273253A (ja) * | 1998-03-26 | 1999-10-08 | Sanyo Electric Co Ltd | パルス幅制御回路及びディスク記録制御回路 |
| JP2000068797A (ja) * | 1998-08-24 | 2000-03-03 | Mitsubishi Electric Corp | デューティ比補正回路及びクロック生成回路 |
| US6255878B1 (en) * | 1998-09-18 | 2001-07-03 | Lsi Logic Corporation | Dual path asynchronous delay circuit |
| US20120133540A1 (en) * | 2010-11-26 | 2012-05-31 | Kumoh National Institute Of Technology Industry-Academic Cooperation Foundation | Voltage-time converters and time-domain voltage comparators including the same |
| US20120176158A1 (en) * | 2009-09-23 | 2012-07-12 | Postech Academy - Industryf Oundation | Time-domain voltage comparator for analog-to-digital converter |
| JP2012147255A (ja) * | 2011-01-12 | 2012-08-02 | Sharp Corp | センサ装置及び電子機器 |
| JP2014017804A (ja) * | 2012-06-13 | 2014-01-30 | Toshiba Corp | 発振周波数調整回路 |
| JP2016010004A (ja) * | 2014-06-24 | 2016-01-18 | マイクロン テクノロジー, インク. | リングオシレータ及びこれを備える半導体装置 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3064644B2 (ja) * | 1992-03-16 | 2000-07-12 | 株式会社デンソー | A/d変換回路 |
| JP4396063B2 (ja) * | 2001-07-13 | 2010-01-13 | 株式会社デンソー | A/d変換方法及び装置 |
| JP4236519B2 (ja) * | 2003-06-16 | 2009-03-11 | 株式会社ルネサステクノロジ | A/d変換器 |
| US7106239B1 (en) * | 2005-08-03 | 2006-09-12 | Qualcomm Incorporated | Rail-to-rail delay line for time analog-to-digital converters |
| US7274221B2 (en) * | 2005-11-29 | 2007-09-25 | Micron Technology, Inc. | Comparator circuit |
| TWI371926B (en) * | 2009-01-22 | 2012-09-01 | Univ Nat Taiwan | Voltage-to-digital converting device and voltage-to-time converter |
| JP5210289B2 (ja) * | 2009-11-26 | 2013-06-12 | 旭化成エレクトロニクス株式会社 | 逐次比較型a/d変換器 |
| US9258009B2 (en) * | 2012-10-17 | 2016-02-09 | Renesas Electronics Corporation | AD converter |
| US8896476B2 (en) * | 2013-01-25 | 2014-11-25 | Technische Universiteit Eindhoven | Data-driven noise reduction technique for analog to digital converters |
| US8957712B2 (en) * | 2013-03-15 | 2015-02-17 | Qualcomm Incorporated | Mixed signal TDC with embedded T2V ADC |
-
2016
- 2016-07-25 JP JP2016145092A patent/JP6819114B2/ja active Active
-
2017
- 2017-07-13 CN CN201710570158.6A patent/CN107658292B/zh active Active
- 2017-07-14 US US15/650,037 patent/US9882578B1/en active Active
- 2017-12-20 US US15/848,269 patent/US10122377B2/en active Active
Patent Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6139722A (ja) * | 1984-07-31 | 1986-02-25 | Nippon Gakki Seizo Kk | 遅延時間安定化回路 |
| JPH11273253A (ja) * | 1998-03-26 | 1999-10-08 | Sanyo Electric Co Ltd | パルス幅制御回路及びディスク記録制御回路 |
| JP2000068797A (ja) * | 1998-08-24 | 2000-03-03 | Mitsubishi Electric Corp | デューティ比補正回路及びクロック生成回路 |
| US6255878B1 (en) * | 1998-09-18 | 2001-07-03 | Lsi Logic Corporation | Dual path asynchronous delay circuit |
| US20120176158A1 (en) * | 2009-09-23 | 2012-07-12 | Postech Academy - Industryf Oundation | Time-domain voltage comparator for analog-to-digital converter |
| US20120133540A1 (en) * | 2010-11-26 | 2012-05-31 | Kumoh National Institute Of Technology Industry-Academic Cooperation Foundation | Voltage-time converters and time-domain voltage comparators including the same |
| JP2012147255A (ja) * | 2011-01-12 | 2012-08-02 | Sharp Corp | センサ装置及び電子機器 |
| JP2014017804A (ja) * | 2012-06-13 | 2014-01-30 | Toshiba Corp | 発振周波数調整回路 |
| JP2016010004A (ja) * | 2014-06-24 | 2016-01-18 | マイクロン テクノロジー, インク. | リングオシレータ及びこれを備える半導体装置 |
Non-Patent Citations (1)
| Title |
|---|
| K. YOSHIOKA, H. ISHIKURO: ""A 13b SAR ADC with eye-opening VCO based comparator"", ESSCIRC 2014 - 40TH EUROPEAN SOLID STATE CIRCUITS CONFERENCE, JPN6020021502, 3 November 2014 (2014-11-03), pages 411 - 414, ISSN: 0004291438 * |
Also Published As
| Publication number | Publication date |
|---|---|
| US10122377B2 (en) | 2018-11-06 |
| CN107658292B (zh) | 2023-08-08 |
| US20180115319A1 (en) | 2018-04-26 |
| JP6819114B2 (ja) | 2021-01-27 |
| US20180026647A1 (en) | 2018-01-25 |
| CN107658292A (zh) | 2018-02-02 |
| US9882578B1 (en) | 2018-01-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5948195B2 (ja) | クロック生成装置およびクロックデータ復元装置 | |
| JP6776691B2 (ja) | 回路装置、電子機器、物理量センサー及び移動体 | |
| JP2015184209A (ja) | 物理量センサー、センサーユニット、電子機器及び移動体並びに物理量検出方法 | |
| CN107017838A (zh) | 电路装置、振荡器、电子设备和移动体 | |
| CN110011668B (zh) | 电路装置、振动器件、电子设备和移动体 | |
| JP6299322B2 (ja) | 物理量検出センサー、電子機器、移動体および電子回路 | |
| US20150276891A1 (en) | Sensor device | |
| US9537448B2 (en) | Oscillator, electronic apparatus, and moving object | |
| JP6819114B2 (ja) | コンパレーター、回路装置、物理量センサー、電子機器及び移動体 | |
| JP6819115B2 (ja) | コンパレーター、回路装置、物理量センサー、電子機器及び移動体 | |
| JP5891811B2 (ja) | 全差動増幅回路、コンパレーター回路、a/d変換回路、及び電子機器 | |
| JP6036330B2 (ja) | ジッタモニタ回路 | |
| JP6809115B2 (ja) | 回路装置、発振器、電子機器及び移動体 | |
| JP2018007128A (ja) | 回路装置、物理量検出装置、電子機器及び移動体 | |
| JP2009272858A (ja) | A/d変換回路 | |
| JP2019174368A (ja) | 回路装置、物理量測定装置、電子機器、移動体及び位相調整方法 | |
| JP2019020204A (ja) | 回路装置、発振器、物理量測定装置、電子機器及び移動体 | |
| JP5482161B2 (ja) | 回路装置及び電子機器 | |
| JPWO2017168485A1 (ja) | 逐次比較型a/d変換回路 | |
| CN108667461A (zh) | 电路装置、物理量测定装置、电子设备以及移动体 | |
| US12199629B2 (en) | Clocking scheme for reduced noise in continuous-time sigma-delta adcs preliminary class | |
| US20080150589A1 (en) | Systems and methods for multiple equation graphing | |
| CN114878906A (zh) | 一种大动态测量范围电流传感方法及电路 | |
| JPH1185403A (ja) | データ入力回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190521 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200225 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200226 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200408 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200623 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200807 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201201 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201214 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6819114 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |