JP2018010988A - 半導体装置とその製造方法 - Google Patents
半導体装置とその製造方法 Download PDFInfo
- Publication number
- JP2018010988A JP2018010988A JP2016139552A JP2016139552A JP2018010988A JP 2018010988 A JP2018010988 A JP 2018010988A JP 2016139552 A JP2016139552 A JP 2016139552A JP 2016139552 A JP2016139552 A JP 2016139552A JP 2018010988 A JP2018010988 A JP 2018010988A
- Authority
- JP
- Japan
- Prior art keywords
- region
- outer peripheral
- guard ring
- type
- concentration region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/665—Vertical DMOS [VDMOS] FETs having edge termination structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/125—Shapes of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/051—Manufacture or treatment of Schottky diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
-
- H10P30/204—
-
- H10P30/21—
-
- H10P30/22—
-
- H10P30/222—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
- H10D12/032—Manufacture or treatment of IGBTs of vertical IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/045—Manufacture or treatment of PN junction diodes
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- High Energy & Nuclear Physics (AREA)
- Electrodes Of Semiconductors (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
Abstract
Description
12 :半導体基板
14 :上部電極
15 :コンタクト面
16 :下部電極
18 :絶縁膜
20 :素子領域
22 :外周耐圧領域
30 :カソード領域
32 :ドリフト領域
32a:メインドリフト領域
32b:外周ドリフト領域
34 :メインp型領域
34a:環状領域
34b:ストライプ領域
36 :ガードリング
40 :高濃度領域
42 :低濃度領域
Claims (3)
- 半導体装置であって、
半導体基板と、
前記半導体基板の表面に接している表面電極と、
前記半導体基板の裏面に接している裏面電極、
を有しており、
前記半導体基板が、前記半導体基板の厚み方向に沿って平面視したときに前記表面電極と前記半導体基板との接触面と重複する素子領域と、前記素子領域の周囲の外周耐圧領域を有しており、
前記素子領域が、前記表面電極と前記裏面電極の間に通電することが可能な半導体素子を有しており、
前記外周耐圧領域が、
前記表面に露出しており、前記素子領域を多重に囲むp型の複数のガードリングと、
前記複数のガードリングを互いから分離しているn型の外周ドリフト領域、
を有しており、
前記複数のガードリングが、複数の内周側ガードリングと、前記内周側ガードリングよりも外周側に配置されているとともに前記内周側ガードリングよりも幅が狭い複数の外周側ガードリングを有しており、
前記複数の内周側ガードリング同士の間の間隔が、前記複数の外周側ガードリング同士の間の間隔よりも狭く、
前記内周側ガードリングのそれぞれが、自身のp型不純物濃度のピーク値の10%よりも高いp型不純物濃度を有する第1高濃度領域と、そのピーク値の10%以下のp型不純物濃度を有するとともに前記第1高濃度領域と前記外周ドリフト領域の間に配置されている第1低濃度領域を有しており、
前記外周側ガードリングのそれぞれが、自身のp型不純物濃度のピーク値の10%よりも高いp型不純物濃度を有する第2高濃度領域と、そのピーク値の10%以下のp型不純物濃度を有するとともに前記第2高濃度領域と前記外周ドリフト領域の間に配置されている第2低濃度領域を有しており、
前記第1高濃度領域に対して外周側で隣接する部分の前記第1低濃度領域の前記表面における幅が、前記第2高濃度領域に対して外周側で隣接する部分の前記第2低濃度領域の前記表面における幅よりも広い、
半導体装置。 - 前記素子領域が、
前記表面電極に接しており、互いに間隔を開けてストライプ状に伸びるp型の複数のコンタクトp型領域と、
前記複数のコンタクトp型領域の間の位置で前記表面電極にショットキー接触しており、前記外周ドリフト領域に接しているn型のメインドリフト領域と、
前記裏面電極にオーミック接触しており、前記メインドリフト領域に接しているn型のカソード領域、
を有しており、
前記コンタクトp型領域のそれぞれが、自身のp型不純物濃度のピーク値の10%よりも高いp型不純物濃度を有する第3高濃度領域と、そのピーク値の10%以下のp型不純物濃度を有するとともに前記第3高濃度領域と前記メインドリフト領域の間に配置されている第3低濃度領域を有しており、
前記第3低濃度領域の前記表面における幅が、前記第2高濃度領域に対して外周側で隣接する部分の前記第2低濃度領域の前記表面における幅よりも狭い、
請求項1の半導体装置。 - 請求項1または2の半導体装置の製造方法であって、
半導体ウエハの表面に、内周側開口部と外周側開口部を有するマスクを形成する工程と、
前記内周側開口部内の前記半導体ウエハの前記表面にp型不純物を注入することによって前記内周側ガードリングを形成するとともに、前記外周側開口部内の前記半導体ウエハの前記表面にp型不純物を注入することによって前記外周側ガードリングを形成する工程、
を有しており、
前記内周側開口部の側面の傾斜角度が、前記外周側開口部の側面の傾斜角度よりも大きい製造方法。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016139552A JP6649198B2 (ja) | 2016-07-14 | 2016-07-14 | 半導体装置とその製造方法 |
| US15/602,741 US10204980B2 (en) | 2016-07-14 | 2017-05-23 | Semiconductor device and manufacturing method of the same |
| DE102017114184.7A DE102017114184B4 (de) | 2016-07-14 | 2017-06-27 | Halbleitervorrichtung und Verfahren zur Herstellung derselben |
| CN201710551971.9A CN107623026B (zh) | 2016-07-14 | 2017-07-07 | 半导体装置与其制造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016139552A JP6649198B2 (ja) | 2016-07-14 | 2016-07-14 | 半導体装置とその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018010988A true JP2018010988A (ja) | 2018-01-18 |
| JP6649198B2 JP6649198B2 (ja) | 2020-02-19 |
Family
ID=60783056
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016139552A Active JP6649198B2 (ja) | 2016-07-14 | 2016-07-14 | 半導体装置とその製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US10204980B2 (ja) |
| JP (1) | JP6649198B2 (ja) |
| CN (1) | CN107623026B (ja) |
| DE (1) | DE102017114184B4 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112531010A (zh) * | 2019-09-18 | 2021-03-19 | 株式会社东芝 | 半导体装置 |
| JP2023048630A (ja) * | 2021-09-28 | 2023-04-07 | 株式会社デンソー | 半導体装置およびその製造方法 |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN109559989A (zh) * | 2018-10-29 | 2019-04-02 | 厦门市三安集成电路有限公司 | 碳化硅结势垒肖特基二极管及其制作方法 |
| EP3742476B1 (en) * | 2019-05-20 | 2024-11-06 | Infineon Technologies AG | Method of implanting an implant species into a substrate at different depths |
| CN110707147A (zh) * | 2019-08-30 | 2020-01-17 | 西安电子科技大学 | 一种具有可变角度的场限环终端结构及其制备方法 |
| JP7415537B2 (ja) * | 2019-12-18 | 2024-01-17 | Tdk株式会社 | ショットキーバリアダイオード |
| JP7697255B2 (ja) * | 2021-04-27 | 2025-06-24 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH098050A (ja) * | 1995-06-09 | 1997-01-10 | Samsung Electron Co Ltd | Pn接合の製造方法 |
| JPH1012861A (ja) * | 1996-06-26 | 1998-01-16 | Meidensha Corp | 高耐電圧半導体素子 |
| JP2010062513A (ja) * | 2008-08-05 | 2010-03-18 | Toyota Motor Corp | 半導体装置及びその製造方法 |
| WO2012096010A1 (ja) * | 2011-01-14 | 2012-07-19 | 三菱電機株式会社 | 半導体装置の製造方法 |
| WO2014057700A1 (ja) * | 2012-10-11 | 2014-04-17 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
| JP2015211179A (ja) * | 2014-04-30 | 2015-11-24 | 三菱電機株式会社 | 炭化珪素半導体装置 |
| WO2016071969A1 (ja) * | 2014-11-05 | 2016-05-12 | 新電元工業株式会社 | 半導体素子 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0168771A1 (de) | 1984-07-17 | 1986-01-22 | Siemens Aktiengesellschaft | Verfahren zur gezielten Erzeugung von lateralen Dotierungs-gradienten in scheibenförmigen Siliziumkristallen für Halbleiterbauelemente |
| JP2003347547A (ja) * | 2002-05-27 | 2003-12-05 | Mitsubishi Electric Corp | 電力用半導体装置及びその製造方法 |
| JP2008010506A (ja) | 2006-06-27 | 2008-01-17 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| US9640609B2 (en) * | 2008-02-26 | 2017-05-02 | Cree, Inc. | Double guard ring edge termination for silicon carbide devices |
| JP5669712B2 (ja) | 2011-11-11 | 2015-02-12 | 三菱電機株式会社 | 半導体装置の製造方法 |
| JP2013168549A (ja) | 2012-02-16 | 2013-08-29 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JP6024751B2 (ja) * | 2012-07-18 | 2016-11-16 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
| JP2015126193A (ja) * | 2013-12-27 | 2015-07-06 | 株式会社豊田中央研究所 | 縦型半導体装置 |
-
2016
- 2016-07-14 JP JP2016139552A patent/JP6649198B2/ja active Active
-
2017
- 2017-05-23 US US15/602,741 patent/US10204980B2/en active Active
- 2017-06-27 DE DE102017114184.7A patent/DE102017114184B4/de active Active
- 2017-07-07 CN CN201710551971.9A patent/CN107623026B/zh active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH098050A (ja) * | 1995-06-09 | 1997-01-10 | Samsung Electron Co Ltd | Pn接合の製造方法 |
| JPH1012861A (ja) * | 1996-06-26 | 1998-01-16 | Meidensha Corp | 高耐電圧半導体素子 |
| JP2010062513A (ja) * | 2008-08-05 | 2010-03-18 | Toyota Motor Corp | 半導体装置及びその製造方法 |
| WO2012096010A1 (ja) * | 2011-01-14 | 2012-07-19 | 三菱電機株式会社 | 半導体装置の製造方法 |
| WO2014057700A1 (ja) * | 2012-10-11 | 2014-04-17 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
| JP2015211179A (ja) * | 2014-04-30 | 2015-11-24 | 三菱電機株式会社 | 炭化珪素半導体装置 |
| WO2016071969A1 (ja) * | 2014-11-05 | 2016-05-12 | 新電元工業株式会社 | 半導体素子 |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112531010A (zh) * | 2019-09-18 | 2021-03-19 | 株式会社东芝 | 半导体装置 |
| JP2021048232A (ja) * | 2019-09-18 | 2021-03-25 | 株式会社東芝 | 半導体装置 |
| JP7227110B2 (ja) | 2019-09-18 | 2023-02-21 | 株式会社東芝 | 半導体装置 |
| CN112531010B (zh) * | 2019-09-18 | 2024-04-26 | 株式会社东芝 | 半导体装置 |
| JP2023048630A (ja) * | 2021-09-28 | 2023-04-07 | 株式会社デンソー | 半導体装置およびその製造方法 |
| JP7687171B2 (ja) | 2021-09-28 | 2025-06-03 | 株式会社デンソー | 半導体装置およびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20180019301A1 (en) | 2018-01-18 |
| DE102017114184A1 (de) | 2018-01-18 |
| CN107623026A (zh) | 2018-01-23 |
| JP6649198B2 (ja) | 2020-02-19 |
| CN107623026B (zh) | 2020-10-20 |
| DE102017114184B4 (de) | 2022-08-04 |
| US10204980B2 (en) | 2019-02-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7673846B2 (ja) | 半導体装置 | |
| JP6649198B2 (ja) | 半導体装置とその製造方法 | |
| JP4621708B2 (ja) | 半導体装置及びその製造方法 | |
| JP5449094B2 (ja) | 半導体装置 | |
| JP6833848B2 (ja) | 面積効率の良いフローティングフィールドリング終端 | |
| US20100224907A1 (en) | Semiconductor device | |
| JP6146097B2 (ja) | 半導体装置 | |
| JPWO2019116696A1 (ja) | 半導体装置 | |
| JP3632344B2 (ja) | 半導体装置 | |
| CN109844954B (zh) | 半导体器件及其制造方法 | |
| US11133406B2 (en) | Semiconductor device | |
| JP2015162610A (ja) | 半導体装置 | |
| JP6224100B2 (ja) | 半導体装置 | |
| JP2017022185A (ja) | 半導体装置及びその製造方法 | |
| JP5216183B2 (ja) | 半導体装置 | |
| CN119302050A (zh) | 半导体装置 | |
| JP2010135526A (ja) | 半導体装置 | |
| JP6217700B2 (ja) | ダイオード | |
| JP2019096732A (ja) | 半導体装置 | |
| JP6179468B2 (ja) | 半導体装置 | |
| JP2014192433A (ja) | 半導体装置 | |
| CN118057621A (zh) | 半导体装置 | |
| KR20160116294A (ko) | 쇼트키 다이오드 | |
| JP2016162783A (ja) | 半導体装置 | |
| JP5655370B2 (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181107 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190820 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190827 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191015 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20191224 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200116 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 6649198 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |