JP2018010970A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2018010970A JP2018010970A JP2016138837A JP2016138837A JP2018010970A JP 2018010970 A JP2018010970 A JP 2018010970A JP 2016138837 A JP2016138837 A JP 2016138837A JP 2016138837 A JP2016138837 A JP 2016138837A JP 2018010970 A JP2018010970 A JP 2018010970A
- Authority
- JP
- Japan
- Prior art keywords
- protective film
- nitride semiconductor
- semiconductor layer
- manufacturing
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/025—Manufacture or treatment of FETs having insulated gates [IGFET] of vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H10P14/3416—
-
- H10P14/69391—
-
- H10P30/206—
-
- H10P30/21—
-
- H10P14/6339—
-
- H10P14/69433—
-
- H10P32/14—
-
- H10P32/174—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Vapour Deposition (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Recrystallisation Techniques (AREA)
Abstract
Description
[先行技術文献]
[特許文献]
[特許文献1] 特開平08−186332号公報
[特許文献2] 特許第2540791号公報
[特許文献3] 特開2013−149979号公報
[非特許文献]
[非特許文献1] J.C.Zolper et al.,"Sputtered AlN encapsulant for high‐temperature annealing of GaN",Applied Physics Letters,Volume 69,Issue 4,538,22 July 1996
[非特許文献2] X.A.Cao et al.,"Ultrahigh Si+ implant activation efficiency in GaN using a high‐temperature rapid thermal process system",Applied Physics Letters,Volume 73,Issue 2,229,13 July 1998
[非特許文献3] C.E.Hager IV et al.,"Activation of ion implanted Si in GaN using a dual AlN annealing cap",Journal of Applied Physics,Volume 105,Issue 3,033713,February 2009
Claims (11)
- 窒化物半導体層を有する半導体装置の製造方法であって、
前記窒化物半導体層に対するn型またはp型不純物を前記窒化物半導体層の予め定められた領域に注入する段階と、
少なくとも前記予め定められた領域上に直接接する窒化物の第1の保護膜を原子層堆積法により形成する段階と、
前記窒化物半導体層と前記第1の保護膜とを1300℃以上の温度でアニールする段階と
を備える
半導体装置の製造方法。 - 前記第1の保護膜を前記原子層堆積法により形成する段階においては、
アルミニウム原子含有ガスまたはシリコン原子含有ガスと窒素原子含有ガスとを交互に前記窒化物半導体層上に供給することにより、窒化アルミニウムまたは窒化シリコンを有する前記第1の保護膜を形成する
請求項1に記載の半導体装置の製造方法。 - 前記第1の保護膜を前記原子層堆積法により形成する段階において、前記窒化物半導体層の温度は600℃以下である
請求項1または2に記載の半導体装置の製造方法。 - 前記第1の保護膜を前記原子層堆積法により形成する段階において、前記窒化物半導体層の温度は300℃以上である
請求項1から3のいずれか一項に記載の半導体装置の製造方法。 - 前記第1の保護膜は、2nm以上100nm以下の厚みを有する
請求項1から4のいずれか一項に記載の半導体装置の製造方法。 - 前記第1の保護膜を前記原子層堆積法により形成する段階は、
(a)前記窒化物半導体層上にトリメチルアルミニウムを供給する段階と、
(b)前記窒化物半導体層が載置された反応チャンバを排気する段階と、
(c)前記窒化物半導体層上に、窒素を有するガスのプラズマを照射する段階と、
(d)前記反応チャンバを排気する段階と
を有し、
(a)から(d)の1サイクルを複数回繰り返すことにより、前記第1の保護膜を形成する
請求項1から5のいずれか一項に記載の半導体装置の製造方法。 - 前記第1の保護膜を前記原子層堆積法により形成する段階の後、かつ、前記アニールする段階の前において、
前記原子層堆積法とは異なる方法により、前記第1の保護膜上に直接接し、前記第1の保護膜よりも厚い第2の保護膜を形成する段階をさらに備える請求項1から6のいずれか一項に記載の半導体装置の製造方法。 - 前記窒化物半導体層は、ゲート絶縁膜およびゲート電極が設けられるトレンチを有し、
前記第1の保護膜は、前記トレンチの底部および側部を被覆して設けられる
請求項1から7のいずれか一項に記載の半導体装置の製造方法。 - 前記注入する段階は、前記第1の保護膜を前記原子層堆積法により形成する段階の後に、前記p型不純物を前記予め定められた領域に注入することを含む
請求項1から8のいずれか一項に記載の半導体装置の製造方法。 - 前記注入する段階は、前記p型不純物を前記予め定められた領域に注入する前に、前記窒化物半導体層に対するn型不純物を前記窒化物半導体層の予め定められた他の領域に注入することを含み、
前記n型不純物を注入する段階の前に、前記予め定められた他の領域上に直接接して、シリコンおよび酸素の一種類以上を含む第3の保護膜を形成する段階をさらに備え、
前記第3の保護膜を除去した後に、前記第1の保護膜を前記原子層堆積法により形成する
請求項9に記載の半導体装置の製造方法。 - 窒化物半導体層を有する半導体装置の製造方法であって、
前記窒化物半導体層に対するn型またはp型不純物を前記窒化物半導体層の予め定められた領域に注入する段階と、
少なくとも前記予め定められた領域上に直接接する窒化物の第1の保護膜を第1の方法により形成する段階と、
前記第1の方法とは異なる第2の方法により、前記第1の保護膜上に直接接する第2の保護膜を形成する段階と、
前記窒化物半導体層、前記第1の保護膜および前記第2の保護膜を1300℃以上の温度でアニールする段階と
を備える
半導体装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016138837A JP6834207B2 (ja) | 2016-07-13 | 2016-07-13 | 半導体装置の製造方法 |
| US15/607,698 US10121876B2 (en) | 2016-07-13 | 2017-05-30 | Method for high temperature annealing of a nitride semiconductor layer |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016138837A JP6834207B2 (ja) | 2016-07-13 | 2016-07-13 | 半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018010970A true JP2018010970A (ja) | 2018-01-18 |
| JP6834207B2 JP6834207B2 (ja) | 2021-02-24 |
Family
ID=60941327
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016138837A Active JP6834207B2 (ja) | 2016-07-13 | 2016-07-13 | 半導体装置の製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US10121876B2 (ja) |
| JP (1) | JP6834207B2 (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2020035928A (ja) * | 2018-08-30 | 2020-03-05 | 富士電機株式会社 | 窒化ガリウム系半導体装置および窒化ガリウム系半導体装置の製造方法 |
| JP2021046341A (ja) * | 2019-09-19 | 2021-03-25 | 大陽日酸株式会社 | 保護層、保護層付単結晶自立基板及びその製造方法 |
| JP2021129057A (ja) * | 2020-02-14 | 2021-09-02 | 豊田合成株式会社 | 半導体素子の製造方法 |
| JP2023103681A (ja) * | 2022-01-14 | 2023-07-27 | 富士電機株式会社 | 窒化物半導体装置の製造方法 |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6783992B2 (ja) * | 2017-09-29 | 2020-11-11 | 豊田合成株式会社 | 半導体装置 |
| JP6828697B2 (ja) * | 2018-02-06 | 2021-02-10 | 株式会社豊田中央研究所 | Iii族窒化物半導体装置およびiii族窒化物半導体基板の製造方法 |
| CN108962995A (zh) * | 2018-07-17 | 2018-12-07 | 深圳大学 | 复合GaN基膜和MOSFET器件 |
| US20200411647A1 (en) * | 2019-06-28 | 2020-12-31 | Fuji Electric Co., Ltd. | Nitride semiconductor device |
| US11151150B2 (en) | 2019-09-13 | 2021-10-19 | Salesforce.Com, Inc. | Adjustable connection pool mechanism |
| US11636067B2 (en) | 2019-10-04 | 2023-04-25 | Salesforce.Com, Inc. | Performance measurement mechanism |
| US11165857B2 (en) | 2019-10-23 | 2021-11-02 | Salesforce.Com, Inc. | Connection pool anomaly detection mechanism |
| CN111613527A (zh) * | 2020-05-20 | 2020-09-01 | 南京大学 | 一种基于Mg离子注入与高温退火工艺实现氮化镓p型掺杂的方法 |
| CN113782587A (zh) * | 2021-08-30 | 2021-12-10 | 山东大学 | 一种具有屏蔽环结构的垂直型ⅲ族氮化物功率半导体器件及其制备方法 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011165777A (ja) * | 2010-02-08 | 2011-08-25 | Advanced Power Device Research Association | 窒化ガリウム半導体装置及びその製造方法 |
| JP2013149979A (ja) * | 2012-01-18 | 2013-08-01 | Crystalwise Technology Inc | 複合基材及びその製造方法並びに発光素子 |
| WO2015029578A1 (ja) * | 2013-08-27 | 2015-03-05 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
| JP2015046441A (ja) * | 2013-08-27 | 2015-03-12 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2540791B2 (ja) | 1991-11-08 | 1996-10-09 | 日亜化学工業株式会社 | p型窒化ガリウム系化合物半導体の製造方法。 |
| JP3244980B2 (ja) | 1995-01-06 | 2002-01-07 | 株式会社東芝 | 半導体素子の製造方法 |
| DE10351005B4 (de) * | 2003-10-31 | 2008-07-03 | Advanced Micro Devices, Inc., Sunnyvale | Barrierenschicht mit einer Titannitridbeschichtung für eine Kupfermetallisierungsschicht, die ein Dielektrikum mit kleinem ε aufweist |
| JP2009514209A (ja) * | 2005-10-29 | 2009-04-02 | サムスン エレクトロニクス カンパニー リミテッド | 半導体装置及びその製造方法 |
| US7977224B2 (en) * | 2008-12-03 | 2011-07-12 | The United States Of America As Represented By The Secretary Of The Army | Method using multiple layer annealing cap for fabricating group III-nitride semiconductor device structures and devices formed thereby |
| US20110244663A1 (en) * | 2010-04-01 | 2011-10-06 | Applied Materials, Inc. | Forming a compound-nitride structure that includes a nucleation layer |
| US8518808B2 (en) * | 2010-09-17 | 2013-08-27 | The United States Of America, As Represented By The Secretary Of The Navy | Defects annealing and impurities activation in III-nitride compound |
| US20130056793A1 (en) * | 2011-09-07 | 2013-03-07 | Applied Materials, Inc. | Providing group v and group vi over pressure for thermal treatment of compound semiconductor thin films |
| US9842923B2 (en) * | 2013-03-15 | 2017-12-12 | Semiconductor Components Industries, Llc | Ohmic contact structure for semiconductor device and method |
| GB2531453A (en) * | 2013-07-02 | 2016-04-20 | Ultratech Inc | Formation of heteroepitaxial layers with rapid thermal processing to remove lattice dislocations |
| JP6070846B2 (ja) * | 2013-07-31 | 2017-02-01 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
-
2016
- 2016-07-13 JP JP2016138837A patent/JP6834207B2/ja active Active
-
2017
- 2017-05-30 US US15/607,698 patent/US10121876B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011165777A (ja) * | 2010-02-08 | 2011-08-25 | Advanced Power Device Research Association | 窒化ガリウム半導体装置及びその製造方法 |
| JP2013149979A (ja) * | 2012-01-18 | 2013-08-01 | Crystalwise Technology Inc | 複合基材及びその製造方法並びに発光素子 |
| WO2015029578A1 (ja) * | 2013-08-27 | 2015-03-05 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
| JP2015046441A (ja) * | 2013-08-27 | 2015-03-12 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2020035928A (ja) * | 2018-08-30 | 2020-03-05 | 富士電機株式会社 | 窒化ガリウム系半導体装置および窒化ガリウム系半導体装置の製造方法 |
| JP7107106B2 (ja) | 2018-08-30 | 2022-07-27 | 富士電機株式会社 | 窒化ガリウム系半導体装置および窒化ガリウム系半導体装置の製造方法 |
| JP2021046341A (ja) * | 2019-09-19 | 2021-03-25 | 大陽日酸株式会社 | 保護層、保護層付単結晶自立基板及びその製造方法 |
| JP7369396B2 (ja) | 2019-09-19 | 2023-10-26 | 大陽日酸株式会社 | 保護層の製造方法、保護層付単結晶自立基板の製造方法 |
| JP2021129057A (ja) * | 2020-02-14 | 2021-09-02 | 豊田合成株式会社 | 半導体素子の製造方法 |
| JP7238828B2 (ja) | 2020-02-14 | 2023-03-14 | 豊田合成株式会社 | 半導体素子の製造方法 |
| JP2023103681A (ja) * | 2022-01-14 | 2023-07-27 | 富士電機株式会社 | 窒化物半導体装置の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US10121876B2 (en) | 2018-11-06 |
| US20180019322A1 (en) | 2018-01-18 |
| JP6834207B2 (ja) | 2021-02-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6834207B2 (ja) | 半導体装置の製造方法 | |
| TWI645452B (zh) | 具有氮化鎵基元件與矽基元件於其上之矽基板 | |
| JP4979399B2 (ja) | 半導体層構造及び半導体層構造の製造方法 | |
| JP6804185B2 (ja) | GaNベースの半導体層内のドーパントの活性化を実施するための方法 | |
| US20130140667A1 (en) | Localized carrier lifetime reduction | |
| JP2010040864A (ja) | エピタキシャルシリコンウェーハ及びその製造方法 | |
| US9905432B2 (en) | Semiconductor device, method for manufacturing the same and power converter | |
| CN108231539B (zh) | Iii族氮化物层选择性外延生长的方法 | |
| JP7294098B2 (ja) | p型III族窒化物半導体の製造方法 | |
| CN108428619A (zh) | 氮化物外延层及其制备方法 | |
| JP2006059956A (ja) | 半導体装置の製造方法 | |
| WO2021161509A1 (ja) | 窒化物半導体装置の製造方法 | |
| JP6028970B2 (ja) | 半導体装置の製造方法およびエッチング方法 | |
| CN118610165A (zh) | SiC JFET晶片上外延GaN HEMT高压器件的制备方法 | |
| US9852925B2 (en) | Method of manufacturing semiconductor device | |
| JP2016219590A (ja) | 半導体基板の製造方法、及び半導体装置の製造方法 | |
| JP5744784B2 (ja) | 窒化物半導体エピタキシャルウェハの製造方法 | |
| JP2011108724A (ja) | ヘテロ接合電界効果型トランジスタ用基板、ヘテロ接合電界効果型トランジスタの製造方法およびヘテロ接合電界効果型トランジスタ | |
| JP7628911B2 (ja) | 半導体装置の製造方法 | |
| JP2007258578A (ja) | III族窒化物系化合物半導体のp型化方法、絶縁分離方法、III族窒化物系化合物半導体、及びそれを用いたトランジスタ | |
| JP6780331B2 (ja) | 半導体装置の製造方法および半導体装置 | |
| JP6714841B2 (ja) | 窒化物半導体装置の製造方法 | |
| JP5729893B2 (ja) | 中性粒子ビームを用いた発光素子の製造方法及び装置 | |
| JP2023103681A (ja) | 窒化物半導体装置の製造方法 | |
| TW202307931A (zh) | 製造氮化物半導體裝置的方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190613 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200330 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200602 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200730 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210105 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210118 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6834207 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |