TW202307931A - 製造氮化物半導體裝置的方法 - Google Patents
製造氮化物半導體裝置的方法 Download PDFInfo
- Publication number
- TW202307931A TW202307931A TW111121938A TW111121938A TW202307931A TW 202307931 A TW202307931 A TW 202307931A TW 111121938 A TW111121938 A TW 111121938A TW 111121938 A TW111121938 A TW 111121938A TW 202307931 A TW202307931 A TW 202307931A
- Authority
- TW
- Taiwan
- Prior art keywords
- nitride semiconductor
- semiconductor layer
- type impurity
- manufacturing
- region
- Prior art date
Links
Images
Classifications
-
- H10P30/206—
-
- H10P14/3444—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/473—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT
- H10D30/4732—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/40—AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
- C30B29/403—AIII-nitrides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/40—AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
- C30B29/403—AIII-nitrides
- C30B29/406—Gallium nitride
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/60—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape characterised by shape
- C30B29/68—Crystals with laminate structure, e.g. "superlattices"
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
- C30B33/02—Heat treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H10P14/24—
-
- H10P14/3416—
-
- H10P30/21—
-
- H10P95/90—
-
- H10P95/904—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/411—PN diodes having planar bodies
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Thermal Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Junction Field-Effect Transistors (AREA)
- Recrystallisation Techniques (AREA)
Abstract
一種製造氮化物半導體裝置的方法,該製造方法包括:將p型雜質導入至第一氮化物半導體層(14)之上層部分的至少一部分中,以形成p型雜質導入區域(16);為了包括該p型雜質導入區域(16)從該第一氮化物半導體層(14)之上表面形成第二氮化物半導體層(18);以及在其中該第二氮化物半導體層(18)係形成在該第一氮化物半導體層(14)上的狀態下執行退火處理。
Description
本文所揭露的技術係有關於製造包括氮化物半導體層之氮化物半導體裝置的方法。
為了製造氮化物半導體裝置,需要將p型雜質導入至氮化物半導體層中並激活所導入的p型雜質以形成p型擴散區域的技術。專利文獻1揭露一種用於在氮化物半導體層中形成p型擴散區域之技術的實例。
[先前技術文獻]
[專利文獻]
[專利文獻1]:JP-2019-79930-A
本說明書提供一種用於激活被導入至氮化物半導體層中之p型雜質的新技術。
在本說明書中所揭露之用於製造氮化物半導體裝置的方法包括:p型雜質導入步驟,將p型雜質導入至第一氮化物半導體層之上層部分的至少一部分中,以形成p型雜質導入區域;膜形成步驟,為了包括該p型雜質導入區域從該第一氮化物半導體層之上表面形成第二氮化物半導體層,其中該第二氮化物半導體層係藉由在該膜形成步驟中相干地成長而形成;以及退火處理步驟,在該第二氮化物半導體層係形成在該第一氮化物半導體層上的條件下執行退火處理。
所需用以激活該p型雜質的能量取決於在其中導入p型雜質之區域中費米能階的位置,以及費米能階的位置越靠近價帶(即當其中導入p型雜質之區域為n型時),則能量越低。根據上述的製造方法,藉由在該第一氮化物半導體層上相干性成長形成的該第二氮化物半導體層,在第一氮化物半導體層之上層部分中藉由壓電極化產生的二維電子氣層(2DEG),以及第一氮化物半導體層之上層部分變成n型區域。因此,形成在該第一氮化物半導體層之該上層中之p型雜質導入區域的至少一部分可位在該n型區域中。根據上述的製造方法,因為該退火處理係在其中該第一氮化物半導體層之該上層部分為n型區域的狀態中執行,則在該p型雜質導入區域中該p型雜質係以低能量激活。其結果,上述製造方法可以形成高激活p型區域。
在下文中,將參考附圖敘述製造包括氮化物半導體層的氮化物半導體裝置的方法。在下文中,將在製造氮化物半導體裝置之製程中敘述從離子植入製程至用於激活植入的p型雜質的退火製程。對於製造氮化物半導體裝置之步驟中這些以外的步驟,可以使用已知製造方法。
如本文中所使用,「氮化物半導體」係由In
XAl
YGa
1-X-YN (其中0≦X≦1、0≦Y≦1)界定的化合物。此外,氮化鋁鎵(AlGaN)在上述定義中係對應於X=0、和0<Y<1的氮化物半導體。氮化銦鋁(InAlN)係如上述定義之對應於X+Y=1、0<X<1、和0<Y<1的氮化物半導體。
圖1係用於製造氮化物半導體裝置之方法的一部分的流程圖。圖2至6示意性地顯示對應於圖1之流程圖的製造製程中氮化物半導體層之主要部分的橫截面視圖。
首先,如圖2中所示,準備半導體基材12,並且藉由使用磊晶成長技術在半導體基材12上形成氮化物半導體之第一氮化物半導體層14(在圖1中步驟S1)。半導體基材12可以是只要能夠進行氮化物半導體之磊晶成長的任何材料。在此實例中,半導體基材12之材料係包括高濃度n型雜質的氮化鎵(GaN)。第一氮化物半導體層14可以不特別限制,但可藉由使用(例如)M℃VD(金屬氧化物化學氣相沉積)技術形成在半導體基材12上。在此實例中,第一氮化物半導體層14之材料係包括低濃度n型雜質的氮化鎵(GaN)。
第一氮化物半導體層14形成有提供發揮電功能之功能結構的各種擴散區域。此種功能結構包括(例如)可被實例為發揮切換功能之稱為MISFET(金屬絕緣體場效電晶體)及MOSFET(金屬氧化物場效電晶體)之功能結構的類型、或發揮整流動作之稱為二極體之功能性結構的類型。第一氮化物半導體層14可對應於構成MISFET和MOSFET之漂移區域,或可對應於構成二極體的高電阻區域或陰極區域。以下,對在第一氮化物半導體層14中形成p型擴散區域的方法進行敘述。此種p型擴散區域可為MISFET和MOSFET中p型體區域或p型體接觸區域,或可為二極體中的p型陽極區域。
接著,如圖3所示,使用離子植入技術將p型雜質植入第一氮化物半導體層14之上表面的一部分,然後將p型雜質導入第一氮化物半導體層14之上層部分的一部分,使得形成p型雜質導入區域16(在圖1中的步驟S2)。p型雜質導入區域16形成在第一氮化物半導體層14之上表面露出的位置。p型雜質可以不特別限制,但可為(例如)鎂(Mg)。p型雜質可為鈹(Be)而不是鎂。此外,為了促進激活,可根據需要將氮(N)注入p型雜質導入區域16中。
接著,如圖4中所示,藉由使用磊晶成長技術在第一氮化物半導體層14上形成氮化物半導體之第二氮化物半導體層18(在圖1中的步驟S3)。第二氮化物半導體層18可以不特別限制,但可為藉由使用(例如)M℃VD技術相干地成長和形成在第一氮化物半導體層14上。此處,相干地成長是指具有儘管在第一氮化物半導體層14和第二氮化物半導體層18之間存在晶格不匹配,當第二氮化物半導體層18成長為晶體時,藉由使第二氮化物半導體層18之晶格變形而在第一氮化物半導體層14和第二氮化物半導體層18之間的介面處維持晶格之連續性的成長。第二氮化物半導體層18係具有不同於第一氮化物半導體層14之能隙的氮化物半導體。一般而言,第二氮化物半導體層18係具有大於第一氮化物半導體層14之能隙的氮化物半導體。在此實例中,第二氮化物半導體層18係由未摻雜或n型氮化鋁鎵(AlGaN)製成。
因為第二氮化物半導體層18係從第一氮化物半導體層14之上表面相干地成長以形成膜,如圖4中所示,二維電子氣層(2DEG)係由壓電極化形成在介於第一氮化物半導體層14和第二氮化物半導體層18之間的異質接面表面之第一氮化物半導體層14側上。圖中的EF表示費米能階。如上所述,第一氮化物半導體層14之上層部分係n型區域,p型雜質導入區域16之至少一部分係n型區域,即位於二維電子氣層(2DEG)中。
接著,在其中第二氮化物半導體層18形成在第一氮化物半導體層14上的狀態下執行退火處理(在圖1中的步驟S4)。退火溫度可以不特別限制,但可為(例如)1300℃至1500℃。用鎵(Ga)取代鎂(Mg)(其係p型雜質)之形成能量(即激活鎂所需的能量)取決於p型雜質導入區域16之費米能階的位置。p型雜質導入區域16之費米能階的位置越接近價帶(即當p型雜質導入區域16為n型),則激活鎂所需的能量越低。由於退火處理係在第一氮化物半導體層14之上層部分上形成二維電子氣層(2DEG)的狀態下進行,因此退火處理係在p型雜質導入區域16的至少一部分設置在n型區域的條件下進行。因此,在p型雜質導入區域16之p型雜質可以用低能量激活。此外,將導入p型雜質導入區域16中的p型雜質的濃度調整至小於二維電子氣層(2DEG)的最大電荷密度。因此,第一氮化物半導體層14之上層部分在退火處理期間維持n型區域。結果,可以高效率地激活導入至p型雜質導入區域16中的p型雜質。
接著,如圖5所示,移除第二氮化物半導體層18(在圖1中的步驟S5)。當移除第二氮化物半導體層18時,則壓電極化消失,並且p型雜質導入區域16變成p型區域。這樣,可以在第一氮化物半導體層14之上層部分中形成高活性p型區域。
在上述實例中,第二氮化物半導體層18係由一氮化物半導體層構成。替代此實例,如圖6中所示,第二氮化物半導體層18可由複數個層構成。圖6顯示其中堆疊下方氮化物半導體層18a及上方氮化物半導體層18b的實例。下方氮化物半導體層18a和上方氮化物半導體層18b可以不特別限制,但可為藉由使用(例如)M℃VD技術在第一氮化物半導體層14上相干地成長並依次形成。
例如,下方氮化物半導體層18a和上方氮化物半導體層18b可由AlGaN構成,並且亦可被組態為彼此不同之鋁的組成比例。作為實例,下方氮化物半導體層18a可為Al
0.2Ga
0.8N以及上方氮化物半導體層18b可為Al
0.4Ga
0.6N。當與第一氮化物半導體層14接觸的下方氮化物半導體層18a中鋁的組成比例小時,抑制了第一氮化物半導體層14和下方氮化物半導體層18a之間的晶格不匹配,並抑制在退火處理時裂縫的產生。當在最外表面上之上方氮化物半導體層18b中鋁的組成比例為大時,抑制了氮從上方氮化物半導體層18b的表面逸出,從而提高耐熱性。為了確保實際耐熱性,上方氮化物半導體層18b中鋁的組成比例可以為40%以上。替代下方氮化物半導體層18a和上方氮化物半導體層18b之兩種不同的堆疊結構,第二氮化物半導體層18可具有三或更多層的構造,從而從第一氮化物半導體層14側向最外表面以多階段增加鋁的組成比例。替代地,鋁的組成比例可以從第一氮化物半導體層14側向最外表面連續增加。替代地,第二氮化物半導體層18可具有上述構造之組合的結構。在任何情況下,第二氮化物半導體層18中的鋁的組成比例可經組態為使得與第一氮化物半導體層14接觸的部分為最小值,而最外表面為最大值。其結果,可以極好地達成裂縫的抑制和氮洩漏的抑制兩者。
例如,下方氮化物半導體層18a可為氮化銦鋁(InAlN),而上方氮化物半導體層18b可為氮化鋁鎵(AlGaN)。形成在InAlN/GaN之異質接面表面上的二維電子氣層(2DEG)的電荷密度高於形成在AlGaN/GaN之異質接面表面上的二維電子氣層(2DEG)的電荷密度。因此,當下方氮化物半導體層18a係由氮化銦(InAlN)製成時,在第一氮化物半導體層14之上層部分上形成高密度二維電子氣層(2DEG)。因此,即使提高p型雜質導入區域16之p型雜質濃度,也能夠在退火處理期間維持n型區域,從而在第一氮化物半導體層14之上層部分中形成p型高濃度區域。
本揭露中所揭露的技術特徵總結如下。應注意到的是下文敘述的技術元件係獨立的技術元件,單獨或以各種組合方式發揮技術上的有用性,並不限制於申請時的本敘述中敘述的組合。
在本說明書中所揭露之用於製造氮化物半導體裝置的方法包括:p型雜質導入步驟,將p型雜質導入至第一氮化物半導體層之上層部分的至少一部分中,以形成p型雜質導入區域;膜形成步驟,為了包括該p型雜質導入區域從該第一氮化物半導體層之上表面形成第二氮化物半導體層,其中該第二氮化物半導體層係藉由在該膜形成步驟中相干地成長而形成;以及退火處理步驟,在該第二氮化物半導體層係形成在該第一氮化物半導體層上的條件下執行退火處理。第二氮化物半導體層可為具有不同於第一氮化物半導體層之能隙的氮化物半導體。一般而言,第二氮化物半導體層可為具有大於第一氮化物半導體層之能隙的氮化物半導體。
在膜形成步驟中,第二氮化物半導體層可為藉由堆疊具有不同組成比例之氮化物半導體而形成。例如,第一氮化物半導體層可為由GaN製成,以及第二氮化物半導體層可為由AlGaN製成。在這種情況下,在第二步驟中,可形成該第二氮化物半導體層使得鋁的組成比例從第一氮化物半導體層側向最外表面增加。這可能抑制了裂縫的產生及氮的釋放。替代地,第一氮化物半導體層可為由GaN製成,以及第二氮化物半導體層可為由InAlN和AlGaN之堆疊層製成。可以在第一氮化物半導體層之上層部分中形成高濃度p型區域。
當第一氮化物半導體層係由GaN製成時,退火處理步驟中的退火溫度可為1300℃至1500℃。可以添加激活p型雜質所需的能量。
在膜形成步驟中,第二氮化物半導體層可藉由使用M℃VD技術形成。
儘管上面已經詳細敘述本揭露的具體實例,但是這些僅僅是實例並且不限制本敘述的範圍。本敘述中敘述的技術包括各種修改及對上述具體實例的各種修改。此外,本敘述或附圖中敘述的技術元件單獨或以各種組合方式發揮技術上的有用性,並不限制於申請時的本敘述中敘述的組合。此外,本說明書或附圖中繪示的技術可以同時實現多個目的,並實現其中一個目的本身就具有技術實用性。
12:半導體基材
14:第一氮化物半導體層
16:p型雜質導入區域
18:第二氮化物半導體層
18a:下方氮化物半導體層
18b:上方氮化物半導體層
S1,S2,S3,S4,S5:步驟
本揭露之上述和其他目的、特徵、及優點將從以下參照附圖所做的詳細敘述變得顯而易見。在圖式中:
[圖1]係用於製造氮化物半導體裝置之方法的一部分的流程圖;
[圖2]係在用於製造氮化物半導體裝置之方法的一個製造製程中氮化物半導體層之主要部分的示意橫截面視圖;
[圖3]係在用於製造氮化物半導體裝置之方法的一個製造製程中氮化物半導體層之主要部分的示意橫截面視圖;
[圖4]係在用於製造氮化物半導體裝置之方法的一個製造製程中氮化物半導體層之主要部分的示意橫截面視圖;
[圖5]係在用於製造氮化物半導體裝置之方法的一個製造製程中氮化物半導體層之主要部分的示意橫截面視圖;以及
[圖6]係在用於製造氮化物半導體裝置之方法的一個製造製程中氮化物半導體層之主要部分的示意橫截面視圖。
Claims (6)
- 一種製造氮化物半導體裝置的方法,該製造方法包含: p型雜質導入步驟,將p型雜質導入至第一氮化物半導體層(14)之上層部分的至少一部分中,以形成p型雜質導入區域(16); 膜形成步驟,為了包括該p型雜質導入區域從該第一氮化物半導體層之上表面形成第二氮化物半導體層(18),該第二氮化物半導體層經相干地成長並形成;以及 退火處理步驟,在其中該第二氮化物半導體層係形成在該第一氮化物半導體層上的狀態下執行退火處理。
- 如請求項1之製造氮化物半導體裝置的方法,其中: 在該膜形成步驟中,該第二氮化物半導體層係藉由堆疊具有不同組成比例之氮化物半導體層而形成。
- 如請求項2之製造氮化物半導體裝置的方法,其中: 該第一氮化物半導體層係由GaN製成; 該第二氮化物半導體層係由AlGaN製成;以及 在該膜形成步驟中,為了增加從第一氮化物半導體層側至最外表面之鋁的組成比例而形成該第二氮化物半導體層。
- 如請求項2之製造氮化物半導體裝置的方法,其中: 該第一氮化物半導體層係由GaN製成; 該第二氮化物半導體層係由InAlN和AlGaN之堆疊層製成。
- 如請求項3之製造氮化物半導體裝置的方法,其中: 在該退火處理步驟中的退火溫度係設置在介於1300℃和1500℃之間。
- 如請求項1至5中任一項之製造氮化物半導體裝置的方法,其中: 在該膜形成步驟中,該第二氮化物半導體層係藉由M℃VD技術形成。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2021-100863 | 2021-06-17 | ||
| JP2021100863A JP7572309B2 (ja) | 2021-06-17 | 2021-06-17 | 窒化物半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202307931A true TW202307931A (zh) | 2023-02-16 |
| TWI856329B TWI856329B (zh) | 2024-09-21 |
Family
ID=84464983
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111121938A TWI856329B (zh) | 2021-06-17 | 2022-06-14 | 製造氮化物半導體裝置的方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US20220406597A1 (zh) |
| JP (1) | JP7572309B2 (zh) |
| CN (1) | CN115497826B (zh) |
| TW (1) | TWI856329B (zh) |
Family Cites Families (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5306662A (en) * | 1991-11-08 | 1994-04-26 | Nichia Chemical Industries, Ltd. | Method of manufacturing P-type compound semiconductor |
| JP3656456B2 (ja) * | 1999-04-21 | 2005-06-08 | 日亜化学工業株式会社 | 窒化物半導体素子 |
| JP4556300B2 (ja) * | 2000-07-18 | 2010-10-06 | ソニー株式会社 | 結晶成長方法 |
| JP2003124515A (ja) | 2001-10-19 | 2003-04-25 | Sumitomo Chem Co Ltd | 窒化物系化合物半導体の製造方法及び半導体素子 |
| WO2007052840A1 (en) * | 2005-11-07 | 2007-05-10 | Showa Denko K.K. | Semiconductor light-emitting diode |
| JP4296195B2 (ja) | 2006-11-15 | 2009-07-15 | シャープ株式会社 | 電界効果トランジスタ |
| CN102612750B (zh) * | 2009-11-19 | 2015-07-29 | 飞思卡尔半导体公司 | 垂直功率晶体管器件、半导体管芯及制造垂直功率晶体管器件的方法 |
| JP5596495B2 (ja) * | 2010-10-29 | 2014-09-24 | パナソニック株式会社 | 半導体装置 |
| JP5950643B2 (ja) | 2012-03-19 | 2016-07-13 | トランスフォーム・ジャパン株式会社 | 化合物半導体装置及びその製造方法 |
| JP2014072397A (ja) * | 2012-09-28 | 2014-04-21 | Fujitsu Ltd | 化合物半導体装置及びその製造方法 |
| JP6392498B2 (ja) * | 2013-03-29 | 2018-09-19 | 富士通株式会社 | 化合物半導体装置及びその製造方法 |
| US20150243494A1 (en) * | 2014-02-25 | 2015-08-27 | Texas Instruments Incorporated | Mechanically robust silicon substrate having group iiia-n epitaxial layer thereon |
| FR3026558B1 (fr) * | 2014-09-26 | 2018-03-09 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Procede d'activation de dopants dans une couche semi-conductrice a base de gan |
| JP6597046B2 (ja) * | 2015-08-20 | 2019-10-30 | 住友電気工業株式会社 | 高電子移動度トランジスタ |
| JP6560117B2 (ja) * | 2015-12-25 | 2019-08-14 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| US10932684B2 (en) * | 2016-03-10 | 2021-03-02 | Epitronic Holdings Pte Ltd. | Microelectronic sensor for air quality monitoring |
| JP6669029B2 (ja) | 2016-09-28 | 2020-03-18 | 豊田合成株式会社 | 半導体装置の製造方法 |
| JP6809330B2 (ja) | 2017-03-28 | 2021-01-06 | 豊田合成株式会社 | 半導体装置の製造方法 |
| JP6812333B2 (ja) | 2017-12-08 | 2021-01-13 | エア・ウォーター株式会社 | 化合物半導体基板 |
| JP7404703B2 (ja) * | 2019-08-09 | 2023-12-26 | 富士電機株式会社 | 窒化物半導体装置の製造方法及び窒化物半導体装置 |
| JP7294098B2 (ja) * | 2019-12-05 | 2023-06-20 | 豊田合成株式会社 | p型III族窒化物半導体の製造方法 |
| CN111613527A (zh) * | 2020-05-20 | 2020-09-01 | 南京大学 | 一种基于Mg离子注入与高温退火工艺实现氮化镓p型掺杂的方法 |
-
2021
- 2021-06-17 JP JP2021100863A patent/JP7572309B2/ja active Active
-
2022
- 2022-06-06 US US17/832,809 patent/US20220406597A1/en active Pending
- 2022-06-14 TW TW111121938A patent/TWI856329B/zh active
- 2022-06-15 CN CN202210677495.6A patent/CN115497826B/zh active Active
Also Published As
| Publication number | Publication date |
|---|---|
| JP7572309B2 (ja) | 2024-10-23 |
| JP2023000188A (ja) | 2023-01-04 |
| TWI856329B (zh) | 2024-09-21 |
| CN115497826B (zh) | 2025-10-21 |
| US20220406597A1 (en) | 2022-12-22 |
| CN115497826A (zh) | 2022-12-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11699748B2 (en) | Normally-off HEMT transistor with selective generation of 2DEG channel, and manufacturing method thereof | |
| JP4530171B2 (ja) | 半導体装置 | |
| JP3733420B2 (ja) | 窒化物半導体材料を用いたヘテロ接合電界効果型トランジスタ | |
| JP5495257B2 (ja) | Iii族窒化物系電界効果トランジスタおよびその製造方法 | |
| WO2010109566A1 (ja) | 半導体装置及びその製造方法 | |
| JP6993562B2 (ja) | 化合物半導体装置及びその製造方法 | |
| US20090026556A1 (en) | Nitride semiconductor device and method for producing nitride semiconductor device | |
| CN111446296B (zh) | p型栅增强型氮化镓基高迁移率晶体管结构及制作方法 | |
| JP7544455B2 (ja) | ベリリウムをドープしたショットキーコンタクト層を有する空乏モード高電子移動度電界効果トランジスタ半導体デバイス | |
| JP2013149732A (ja) | へテロ接合電界効果型トランジスタおよびその製造方法 | |
| JP2016100450A (ja) | ヘテロ接合電界効果型トランジスタおよびその製造方法 | |
| CN212182338U (zh) | 半导体结构 | |
| JP2011210785A (ja) | 電界効果トランジスタ、およびその製造方法 | |
| JP4517077B2 (ja) | 窒化物半導体材料を用いたヘテロ接合電界効果型トランジスタ | |
| CN111326577B (zh) | 功率器件外延结构的制备方法及功率器件外延结构 | |
| JP2006059956A (ja) | 半導体装置の製造方法 | |
| JP2010080493A (ja) | 窒化物半導体装置およびその製造方法 | |
| TWI856329B (zh) | 製造氮化物半導體裝置的方法 | |
| US12396200B2 (en) | Enhancement-type semiconductor structure and manufacturing method thereof | |
| WO2021229702A1 (ja) | 半導体装置 | |
| KR102708337B1 (ko) | E-모드와 d-모드를 갖는 이종접합 전계효과 트랜지스터 및 그 제조 방법 | |
| US20240162283A1 (en) | Semiconductor Structure and Method for Manufacturing the Same | |
| WO2024204536A1 (ja) | 半導体装置および半導体装置の製造方法 | |
| CN120547932A (zh) | 一种半导体器件结构、制作方法及电子器件 | |
| JP2009070935A (ja) | 窒化物半導体装置 |