JP2018082429A - アンチヒューズ物理的複製不可能関数ユニットおよび関連する制御方法 - Google Patents
アンチヒューズ物理的複製不可能関数ユニットおよび関連する制御方法 Download PDFInfo
- Publication number
- JP2018082429A JP2018082429A JP2017198062A JP2017198062A JP2018082429A JP 2018082429 A JP2018082429 A JP 2018082429A JP 2017198062 A JP2017198062 A JP 2017198062A JP 2017198062 A JP2017198062 A JP 2017198062A JP 2018082429 A JP2018082429 A JP 2018082429A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- antifuse
- source
- drain terminals
- fuse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/611—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using diodes as protective elements
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
- G06F21/72—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07749—Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
- G11C16/28—Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3454—Arrangements for verifying correct programming or for detecting overprogrammed cells
- G11C16/3459—Circuits or methods to verify correct programming of nonvolatile memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/021—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/028—Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/14—Dummy cell management; Sense reference voltage generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/50—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/661—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of silicon contacting the insulator, e.g. polysilicon having vertical doping variation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
- H10D64/668—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers the layer being a silicide, e.g. TiSi2
-
- H10W20/43—
-
- H10W74/137—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Read Only Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Geometry (AREA)
- Non-Volatile Memory (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
Description
Claims (14)
- 第1のセレクトトランジスタ、第1のスイッチングトランジスタおよび第1のアンチヒューズトランジスタを有する第1のサブアンチヒューズセルであって、前記第1のセレクトトランジスタのゲート端子はワード線に接続され、前記第1のセレクトトランジスタの第1のソースおよびドレイン端子は第1のセルビット線に接続され、前記第1のセレクトトランジスタの第2のソースおよびドレイン端子は第1のノードに接続され、前記第1のスイッチングトランジスタのゲート端子はスイッチ制御線に接続され、前記第1のスイッチングトランジスタの第1のソースおよびドレイン端子は前記第1のノードに接続され、前記第1のアンチヒューズトランジスタのゲート端子は第1のアンチヒューズ制御線に接続され、前記第1のアンチヒューズトランジスタの第1のソースおよびドレイン端子は前記第1のスイッチングトランジスタの第2のソースおよびドレイン端子に接続される、第1のサブアンチヒューズセルと、
第2のセレクトトランジスタ、第2のスイッチングトランジスタおよび第2のアンチヒューズトランジスタを有する第2のサブアンチヒューズセルであって、前記第2のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第2のセレクトトランジスタの第1のソースおよびドレイン端子は第2のセルビット線に接続され、前記第2のセレクトトランジスタの第2のソースおよびドレイン端子は第2のノードに接続され、前記第2のスイッチングトランジスタのゲート端子は前記スイッチ制御線に接続され、前記第2のスイッチングトランジスタの第1のソースおよびドレイン端子は前記第2のノードに接続され、前記第2のアンチヒューズトランジスタのゲート端子は第2のアンチヒューズ制御線に接続され、前記第2のアンチヒューズトランジスタの第1のソースおよびドレイン端子は前記第2のスイッチングトランジスタの第2のソースおよびドレイン端子に接続される、第2のサブアンチヒューズセルと、
前記第1のアンチヒューズトランジスタの第2のソースおよびドレイン端子ならびに前記第2のアンチヒューズトランジスタの第2のソースおよびドレイン端子に接続される接続回路と、
前記第1のサブアンチヒューズセルに接続され、第3のアンチヒューズトランジスタを含む第1のコピー回路と、
前記第1のコピー回路に接続され、前記第3のアンチヒューズトランジスタの状態に従ってランダムコードを生成する、第1の読み出し回路と、
を備える、アンチヒューズ物理的複製不可能関数(PUF)ユニット(アンチヒューズPUFユニット)。 - 前記接続回路は導線を含み、前記導線が前記第1のアンチヒューズトランジスタの前記第2のソースおよびドレイン端子ならびに前記第2のアンチヒューズトランジスタの前記第2のソースおよびドレイン端子に接続される、請求項1に記載のアンチヒューズPUFユニット。
- 前記第1のコピー回路は第3のセレクトトランジスタ、第3のスイッチングトランジスタおよび第3のアンチヒューズトランジスタを含み、前記第3のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第3のセレクトトランジスタの第1のソースおよびドレイン端子は第1のコピービット線に接続され、前記第3のセレクトトランジスタの第2のソースおよびドレイン端子は前記第3のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第3のスイッチングトランジスタのゲート端子は前記第1のノードに接続され、前記第3のスイッチングトランジスタの第2のソースおよびドレイン端子は第3のノードに接続され、前記第3のアンチヒューズトランジスタのゲート端子は第3のアンチヒューズ制御線に接続され、前記第3のアンチヒューズトランジスタの第1のソースおよびドレイン端子は前記第3のノードに接続される、請求項1または2に記載のアンチヒューズPUFユニット。
- 前記第1の読み出し回路は第4のセレクトトランジスタおよび第4のスイッチングトランジスタを含み、前記第4のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第4のセレクトトランジスタの第1のソースおよびドレイン端子は第1の読み出しビット線に接続され、前記第4のセレクトトランジスタの第2のソースおよびドレイン端子は前記第4のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第4のスイッチングトランジスタのゲート端子は前記スイッチ制御線に接続され、前記第4のスイッチングトランジスタの第2のソースおよびドレイン端子は前記第3のノードに接続される、請求項3に記載のアンチヒューズPUFユニット。
- 第5のセレクトトランジスタ、第5のスイッチングトランジスタおよび第4のアンチヒューズトランジスタを含み、前記第5のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第5のセレクトトランジスタの第1のソースおよびドレイン端子は第2のコピービット線に接続され、前記第5のセレクトトランジスタの第2のソースおよびドレイン端子は前記第5のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第5のスイッチングトランジスタのゲート端子は前記第2のノードに接続され、前記第5のスイッチングトランジスタの第2のソースおよびドレイン端子は第4のノードに接続され、前記第4のアンチヒューズトランジスタのゲート端子は第4のアンチヒューズ制御線に接続され、前記第4のアンチヒューズトランジスタの第1のソースおよびドレイン端子は前記第4のノードに接続される、第2のコピー回路と、
第6のセレクトトランジスタおよび第6のスイッチングトランジスタを含み、前記第6のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第6のセレクトトランジスタの第1のソースおよびドレイン端子は第2の読み出しビット線に接続され、前記第6のセレクトトランジスタの第2のソースおよびドレイン端子は前記第6のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第6のスイッチングトランジスタのゲート端子は前記スイッチ制御線に接続され、前記第6のスイッチングトランジスタの第2のソースおよびドレイン端子は前記第4のノードに接続される、第2の読み出し回路と、
をさらに含む、請求項1から4のいずれか一項に記載のアンチヒューズPUFユニット。 - 前記接続回路は絶縁トランジスタを含み、前記絶縁トランジスタのゲート端子は絶縁制御線に接続され、前記絶縁トランジスタの第1のソースおよびドレイン端子は前記第1のアンチヒューズトランジスタの前記第2のソースおよびドレイン端子に接続され、前記絶縁トランジスタの第2のソースおよびドレイン端子は前記第2のアンチヒューズトランジスタの前記第2のソースおよびドレイン端子に接続される、請求項1から5のいずれか一項に記載のアンチヒューズPUFユニット。
- 前記第1のコピー回路は第3のセレクトトランジスタ、第3のスイッチングトランジスタおよび第3のアンチヒューズトランジスタを含み、前記第3のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第3のセレクトトランジスタの第1のソースおよびドレイン端子は第1のコピービット線に接続され、前記第3のセレクトトランジスタの第2のソースおよびドレイン端子は前記第3のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第3のスイッチングトランジスタのゲート端子は前記第1のノードに接続され、前記第3のスイッチングトランジスタの第2のソースおよびドレイン端子は第3のノードに接続され、前記第3のアンチヒューズトランジスタのゲート端子は第3のアンチヒューズ制御線に接続され、前記第3のアンチヒューズトランジスタの第1のソースおよびドレイン端子は前記第3のノードに接続される、請求項1から6のいずれか一項に記載のアンチヒューズPUFユニット。
- 前記第1の読み出し回路は第4のセレクトトランジスタおよび第4のスイッチングトランジスタを含み、前記第4のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第4のセレクトトランジスタの第1のソースおよびドレイン端子は第1の読み出しビット線に接続され、前記第4のセレクトトランジスタの第2のソースおよびドレイン端子は前記第4のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第4のスイッチングトランジスタのゲート端子は前記スイッチ制御線に接続され、前記第4のスイッチングトランジスタの第2のソースおよびドレイン端子は前記第3のノードに接続される、請求項7に記載のアンチヒューズPUFユニット。
- 第5のセレクトトランジスタ、第5のスイッチングトランジスタおよび第4のアンチヒューズトランジスタを含み、前記第5のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第5のセレクトトランジスタの第1のソースおよびドレイン端子は第2のコピービット線に接続され、前記第5のセレクトトランジスタの第2のソースおよびドレイン端子は前記第5のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第5のスイッチングトランジスタのゲート端子は前記第2のノードに接続され、前記第5のスイッチングトランジスタの第2のソースおよびドレイン端子は第4のノードに接続され、前記第4のアンチヒューズトランジスタのゲート端子は第4のアンチヒューズ制御線に接続され、前記第4のアンチヒューズトランジスタの第1のソースおよびドレイン端子は前記第4のノードに接続される、第2のコピー回路と、
第6のセレクトトランジスタおよび第6のスイッチングトランジスタを含み、第6のセレクトトランジスタのゲート端子は前記ワード線に接続され、前記第6のセレクトトランジスタの第1のソースおよびドレイン端子が第2の読み出しビット線に接続され、前記第6のセレクトトランジスタの第2のソースおよびドレイン端子は前記第6のスイッチングトランジスタの第1のソースおよびドレイン端子に接続され、前記第6のスイッチングトランジスタのゲート端子は前記スイッチ制御線に接続され、前記第6のスイッチングトランジスタの第2のソースおよびドレイン端子は前記第4のノードに接続される、第2の読み出し回路と、
をさらに含む、請求項1から8のいずれか一項に記載のアンチヒューズPUFユニット。 - アンチヒューズ物理的複製不可能関数(PUF)ユニットの制御方法であって、アンチヒューズPUFユニットが第1のサブアンチヒューズセル、第2のサブアンチヒューズセル、接続回路、第1のコピー回路および第1の読み出し回路を含み、前記第1のサブアンチヒューズセルは第1のアンチヒューズトランジスタを含み、前記第2のサブアンチヒューズセルは第2のアンチヒューズトランジスタを含み、前記接続回路は前記第1のサブアンチヒューズセルと前記第2のサブアンチヒューズセルとの間で接続され、前記第1のコピー回路は前記第1のサブアンチヒューズセルに接続され、第3のアンチヒューズトランジスタを含み、前記第1の読み出し回路は前記第1のコピー回路に接続され、前記制御方法は、
前記第1のアンチヒューズトランジスタおよび前記第2のアンチヒューズトランジスタが異なる状態をとるように登録動作を実行する段階と、
前記第1のアンチヒューズトランジスタおよび前記第3のアンチヒューズトランジスタが同じ状態をとるようにコピー動作を実行する段階と、
前記第3のアンチヒューズトランジスタの前記状態に従ってランダムコードを生成するように読み出し動作を実行する段階と、を含む、
制御方法。 - 第1の読み出し電流に従って前記第3のアンチヒューズトランジスタの前記状態を知る段階をさらに含む、請求項10に記載の制御方法。
- 前記アンチヒューズPUFユニットは、第2のコピー回路および第2の読み出し回路をさらに含み、前記第2のコピー回路は第4のアンチヒューズトランジスタを含み、前記第2の読み出し回路は前記第2のコピー回路に接続され、前記コピー動作が実行される間、前記第2のアンチヒューズトランジスタおよび前記第4のアンチヒューズトランジスタは同じ状態をとる、請求項10または11に記載の制御方法。
- 前記読み出し動作が実行される一方、前記第4のアンチヒューズトランジスタの前記状態に従って、第2の読み出し電流がさらに生成される、請求項12に記載の制御方法。
- 前記第3のアンチヒューズトランジスタから読み出された第1の読み出し電流および前記第2の読み出し電流にさらに従って、前記ランダムコードが生成される、請求項13に記載の制御方法。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201662406968P | 2016-10-12 | 2016-10-12 | |
| US62/406,968 | 2016-10-12 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018082429A true JP2018082429A (ja) | 2018-05-24 |
| JP6550664B2 JP6550664B2 (ja) | 2019-07-31 |
Family
ID=61728639
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017055336A Active JP6503395B2 (ja) | 2016-10-12 | 2017-03-22 | 静電放電回路 |
| JP2017198062A Active JP6550664B2 (ja) | 2016-10-12 | 2017-10-11 | アンチヒューズ物理的複製不可能関数ユニットおよび関連する制御方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017055336A Active JP6503395B2 (ja) | 2016-10-12 | 2017-03-22 | 静電放電回路 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US10283511B2 (ja) |
| JP (2) | JP6503395B2 (ja) |
| CN (4) | CN107946294B (ja) |
| TW (4) | TWI611645B (ja) |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN107768373B (zh) * | 2016-08-15 | 2022-05-10 | 华邦电子股份有限公司 | 存储元件及其制造方法 |
| JP7114985B2 (ja) | 2018-03-29 | 2022-08-09 | スミダコーポレーション株式会社 | コイル部品、電子機器、金属磁性粉末および支援装置 |
| TWI669714B (zh) * | 2018-05-29 | 2019-08-21 | 力旺電子股份有限公司 | 電壓控制裝置及記憶體系統 |
| TWI782882B (zh) * | 2018-06-01 | 2022-11-01 | 聯華電子股份有限公司 | 半導體裝置 |
| US11282844B2 (en) * | 2018-06-27 | 2022-03-22 | Ememory Technology Inc. | Erasable programmable non-volatile memory including two floating gate transistors with the same floating gate |
| US10839872B2 (en) * | 2018-07-03 | 2020-11-17 | Ememory Technology Inc. | Random bit cell using an initial state of a latch to generate a random bit |
| US10797064B2 (en) * | 2018-09-19 | 2020-10-06 | Ememory Technology Inc. | Single-poly non-volatile memory cell and operating method thereof |
| US11416416B2 (en) * | 2019-01-13 | 2022-08-16 | Ememory Technology Inc. | Random code generator with non-volatile memory |
| US10770158B1 (en) * | 2019-05-15 | 2020-09-08 | Western Digital Technologies, Inc. | Detecting a faulty memory block |
| US11031779B2 (en) * | 2019-06-14 | 2021-06-08 | Ememory Technology Inc. | Memory system with a random bit block |
| TWI711240B (zh) * | 2019-07-30 | 2020-11-21 | 長庚大學 | 寬能隙半導體元件於靜電放電與電磁脈衝之防護方法以及靜電放電與電磁脈衝之防護裝置 |
| CN114512489B (zh) * | 2020-11-16 | 2025-09-05 | 力旺电子股份有限公司 | 非挥发性存储器的存储单元 |
| CN113129985B (zh) * | 2021-03-29 | 2024-05-03 | 深圳市国微电子有限公司 | 一种物理不可克隆单元及读取电路 |
| CN113793815B (zh) * | 2021-09-26 | 2024-04-26 | 杭州广立测试设备有限公司 | 一种宽电压范围高速多级放电电路、测试系统和放电方法 |
| CN117393555A (zh) * | 2022-07-12 | 2024-01-12 | 力旺电子股份有限公司 | 静电放电电路 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008016085A (ja) * | 2006-07-03 | 2008-01-24 | Toshiba Corp | 半導体記憶装置 |
| US8868923B1 (en) * | 2010-07-28 | 2014-10-21 | Sandia Corporation | Multi-factor authentication |
| JP2016081554A (ja) * | 2014-10-14 | 2016-05-16 | 力旺電子股▲ふん▼有限公司eMemory Technology Inc. | 低電圧状態下で動作可能なメモリセル |
| JP2016105585A (ja) * | 2014-11-21 | 2016-06-09 | パナソニックIpマネジメント株式会社 | 耐タンパ性を有する不揮発性メモリ装置、集積回路カード、不揮発性メモリ装置の認証方法、不揮発性メモリ装置を用いた暗号化方法および復号化方法 |
Family Cites Families (53)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3861426B2 (ja) * | 1996-12-27 | 2006-12-20 | セイコーエプソン株式会社 | 半導体装置の保護回路 |
| TW328231U (en) * | 1997-09-05 | 1998-03-11 | Song-Zhao He | Thigh sporting exerciser |
| TW399206B (en) * | 1998-05-15 | 2000-07-21 | Vanguard Int Semiconduct Corp | Anti-fuse programming and detection circuit |
| TW511268B (en) * | 2000-04-21 | 2002-11-21 | Winbond Electronics Corp | Output buffer with excellent electrostatic discharge protection effect |
| JP2001358297A (ja) * | 2000-06-14 | 2001-12-26 | Nec Corp | 静電保護回路 |
| JP3678156B2 (ja) * | 2001-03-01 | 2005-08-03 | 株式会社デンソー | 静電気保護回路 |
| EP2393177B1 (en) * | 2001-03-16 | 2015-12-30 | Sofics BVBA | Electrostatic discharge protection structures for high speed technologies with mixed and ultra-low voltage supplies |
| KR100369361B1 (ko) * | 2001-03-30 | 2003-01-30 | 주식회사 하이닉스반도체 | 실리사이드 정전방전보호 트랜지스터를 갖는 집적회로 |
| JP2002313949A (ja) * | 2001-04-13 | 2002-10-25 | Fuji Electric Co Ltd | 過電圧保護回路 |
| US6744105B1 (en) | 2003-03-05 | 2004-06-01 | Advanced Micro Devices, Inc. | Memory array having shallow bit line with silicide contact portion and method of formation |
| TW586221B (en) * | 2003-03-20 | 2004-05-01 | Powerchip Semiconductor Corp | Flash memory with selective gate within a substrate and method of fabricating the same |
| JP2005302850A (ja) | 2004-04-08 | 2005-10-27 | Renesas Technology Corp | 半導体記憶装置 |
| US7177190B2 (en) * | 2004-11-26 | 2007-02-13 | Aplus Flash Technology, Inc. | Combination nonvolatile integrated memory system using a universal technology most suitable for high-density, high-flexibility and high-security sim-card, smart-card and e-passport applications |
| US20060250581A1 (en) * | 2005-05-03 | 2006-11-09 | Eastman Kodak Company | Display apparatus using LCD panel |
| ITRM20050310A1 (it) * | 2005-06-15 | 2006-12-16 | Micron Technology Inc | Convergenza a programmazione selettiva lenta in un dispositivo di memoria flash. |
| US7277348B2 (en) * | 2005-12-12 | 2007-10-02 | Klp International, Ltd. | Memory cell comprising an OTP nonvolatile memory unit and a SRAM unit |
| CN1983306A (zh) * | 2005-12-14 | 2007-06-20 | 晨星半导体股份有限公司 | 非挥发性内存的操作方法及其相关电路 |
| KR100742284B1 (ko) * | 2006-02-09 | 2007-07-24 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 형성방법 |
| CN100568393C (zh) * | 2006-06-14 | 2009-12-09 | 国际商业机器公司 | 数据存储装置、数据存储方法以及数据读取方法 |
| WO2008157606A1 (en) * | 2007-06-21 | 2008-12-24 | Sandisk Corporation | Intelligent control of program pulse duration |
| US7599225B2 (en) * | 2007-07-13 | 2009-10-06 | Macronix International Co., Ltd. | Method of programming and erasing a non-volatile memory array |
| KR101039856B1 (ko) * | 2007-11-29 | 2011-06-09 | 주식회사 하이닉스반도체 | 정전기 방전 회로 |
| KR20110008297A (ko) * | 2008-05-07 | 2011-01-26 | 에이플러스 플래시 테크놀러지, 인크. | 낸드에 기초한 엔모스 놀 플래쉬 메모리 셀/어레이 및 이를 형성하는 방법 |
| CN102067233B (zh) * | 2008-06-12 | 2014-03-12 | 桑迪士克科技股份有限公司 | 使用索引编程和减少的验证的非易失性存储器和方法 |
| KR101532584B1 (ko) | 2009-01-30 | 2015-06-30 | 삼성전자주식회사 | 비휘발성 메모리 장치, 및 그의 프로그램 방법 |
| JP2010225930A (ja) * | 2009-03-24 | 2010-10-07 | Toshiba Corp | Esd保護回路 |
| KR101012982B1 (ko) * | 2009-06-30 | 2011-02-10 | 주식회사 하이닉스반도체 | 불휘발성 메모리 소자의 동작 방법 |
| JP2012533140A (ja) * | 2009-07-10 | 2012-12-20 | アプルス フラッシュ テクノロジー アイエヌシー | 新たな高速高密度nandベース2t−norフラッシュメモリ設計 |
| US8223556B2 (en) * | 2009-11-25 | 2012-07-17 | Sandisk Technologies Inc. | Programming non-volatile memory with a reduced number of verify operations |
| FR2956246B1 (fr) * | 2010-02-08 | 2013-11-01 | St Microelectronics Rousset | Circuit integre muni d'une protection contre des decharges electrostatiques |
| US8369154B2 (en) * | 2010-03-24 | 2013-02-05 | Ememory Technology Inc. | Channel hot electron injection programming method and related device |
| US8130551B2 (en) * | 2010-03-31 | 2012-03-06 | Sandisk Technologies Inc. | Extra dummy erase pulses after shallow erase-verify to avoid sensing deep erased threshold voltage |
| US8383475B2 (en) * | 2010-09-23 | 2013-02-26 | Globalfoundries Singapore Pte. Ltd. | EEPROM cell |
| US8902627B1 (en) * | 2011-02-24 | 2014-12-02 | Impinj, Inc. | RFID IC with tunneling-voltage profile calibration |
| JP2012195432A (ja) * | 2011-03-16 | 2012-10-11 | Toshiba Corp | 半導体集積回路 |
| US8389358B2 (en) * | 2011-07-22 | 2013-03-05 | United Microelectronics Corp. | Manufacturing method and structure of non-volatile memory |
| KR101785448B1 (ko) * | 2011-10-18 | 2017-10-17 | 삼성전자 주식회사 | 비휘발성 메모리 장치 및 이의 프로그램 방법 |
| CN103151346B (zh) * | 2011-12-07 | 2016-11-23 | 阿尔特拉公司 | 静电放电保护电路 |
| EP2639816B1 (en) * | 2012-03-12 | 2019-09-18 | eMemory Technology Inc. | Method of fabricating a single-poly floating-gate memory device |
| CN103368158B (zh) * | 2012-03-26 | 2016-12-28 | 英特尔德国有限责任公司 | 用于使用高压设备来增强低压esd箝位的选择性电流泵浦 |
| US9356443B2 (en) * | 2012-07-31 | 2016-05-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | ESD clamp for multiple power rails |
| US8741713B2 (en) * | 2012-08-10 | 2014-06-03 | International Business Machines Corporation | Reliable physical unclonable function for device authentication |
| CN103700403B (zh) * | 2012-09-27 | 2017-07-18 | 扬州稻源微电子有限公司 | 射频识别标签芯片的存储器读取电路 |
| CN103700404A (zh) * | 2012-09-27 | 2014-04-02 | 扬州稻源微电子有限公司 | Eeprom的擦写操作方法、擦写控制电路以及rifd标签芯片 |
| KR102088319B1 (ko) * | 2013-09-06 | 2020-03-13 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 |
| US9440086B2 (en) * | 2013-09-11 | 2016-09-13 | Medtronic, Inc. | Optimized flash memory device for miniaturized devices |
| KR102118979B1 (ko) * | 2013-09-13 | 2020-06-05 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 프로그램 방법 |
| US9236453B2 (en) * | 2013-09-27 | 2016-01-12 | Ememory Technology Inc. | Nonvolatile memory structure and fabrication method thereof |
| US9171628B2 (en) * | 2014-03-13 | 2015-10-27 | Macronix International Co., Ltd. | Incremental step pulse programming (ISPP) scheme capable of determining a next starting pulse based on a current program-verify pulse for improving programming speed |
| CN104167223A (zh) * | 2014-07-31 | 2014-11-26 | 中山大学 | 一种对eeprom实现稳压的方法及eeprom器件 |
| US9564216B2 (en) * | 2015-01-30 | 2017-02-07 | Macronix International Co., Ltd. | Stress trim and modified ISPP procedures for PCM |
| KR20160108770A (ko) * | 2015-03-06 | 2016-09-20 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그것의 동작 방법 |
| CN105138870B (zh) * | 2015-10-08 | 2018-09-07 | 浪潮(北京)电子信息产业有限公司 | 一种芯片合法性鉴别方法及装置 |
-
2017
- 2017-03-22 US US15/465,616 patent/US10283511B2/en active Active
- 2017-03-22 JP JP2017055336A patent/JP6503395B2/ja active Active
- 2017-04-05 TW TW106111349A patent/TWI611645B/zh active
- 2017-04-12 TW TW106112112A patent/TWI637491B/zh active
- 2017-04-12 CN CN201710235651.2A patent/CN107946294B/zh active Active
- 2017-05-25 CN CN201710377579.7A patent/CN107946305B/zh active Active
- 2017-06-23 US US15/631,444 patent/US10083975B2/en active Active
- 2017-09-25 TW TW106132852A patent/TWI621124B/zh active
- 2017-09-30 CN CN201710917848.4A patent/CN107945832B/zh active Active
- 2017-10-06 TW TW106134524A patent/TWI643090B/zh active
- 2017-10-11 JP JP2017198062A patent/JP6550664B2/ja active Active
- 2017-10-12 CN CN201710946826.0A patent/CN107944301B/zh active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008016085A (ja) * | 2006-07-03 | 2008-01-24 | Toshiba Corp | 半導体記憶装置 |
| US8868923B1 (en) * | 2010-07-28 | 2014-10-21 | Sandia Corporation | Multi-factor authentication |
| JP2016081554A (ja) * | 2014-10-14 | 2016-05-16 | 力旺電子股▲ふん▼有限公司eMemory Technology Inc. | 低電圧状態下で動作可能なメモリセル |
| JP2016105585A (ja) * | 2014-11-21 | 2016-06-09 | パナソニックIpマネジメント株式会社 | 耐タンパ性を有する不揮発性メモリ装置、集積回路カード、不揮発性メモリ装置の認証方法、不揮発性メモリ装置を用いた暗号化方法および復号化方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN107946294B (zh) | 2020-10-27 |
| US10083975B2 (en) | 2018-09-25 |
| JP6550664B2 (ja) | 2019-07-31 |
| CN107946305B (zh) | 2021-02-26 |
| US20180102174A1 (en) | 2018-04-12 |
| JP2018064082A (ja) | 2018-04-19 |
| TWI611645B (zh) | 2018-01-11 |
| CN107946305A (zh) | 2018-04-20 |
| TW201814716A (zh) | 2018-04-16 |
| CN107945832B (zh) | 2020-06-02 |
| TW201824522A (zh) | 2018-07-01 |
| TW201814581A (zh) | 2018-04-16 |
| TW201814996A (zh) | 2018-04-16 |
| TWI637491B (zh) | 2018-10-01 |
| TWI643090B (zh) | 2018-12-01 |
| CN107946294A (zh) | 2018-04-20 |
| CN107945832A (zh) | 2018-04-20 |
| CN107944301A (zh) | 2018-04-20 |
| TWI621124B (zh) | 2018-04-11 |
| US10283511B2 (en) | 2019-05-07 |
| US20180102376A1 (en) | 2018-04-12 |
| CN107944301B (zh) | 2020-02-07 |
| JP6503395B2 (ja) | 2019-04-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6550664B2 (ja) | アンチヒューズ物理的複製不可能関数ユニットおよび関連する制御方法 | |
| EP3309790B1 (en) | Antifuse physically unclonable function unit and associated control method | |
| US9613714B1 (en) | One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method | |
| US10020268B2 (en) | Random number generator device and control method thereof | |
| TWI692764B (zh) | 用於快閃記憶體裝置的防駭侵機制 | |
| EP3576341B1 (en) | Random code generator and associated random code generating method | |
| US9431111B2 (en) | One time programming memory cell, array structure and operating method thereof | |
| CN108733350B (zh) | 随机数生成装置及其控制方法 | |
| US11980026B2 (en) | Magnetoresistive random access memory for physically unclonable function technology and associated random code generating method | |
| CN113284537B (zh) | 用于rram单元的混合式自跟踪参考电路 | |
| US12412850B2 (en) | One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method | |
| US20240395863A1 (en) | One time programming memory including forksheet transistors and using physically unclonable function technology | |
| CN112086115A (zh) | 存储器系统 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180831 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181002 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181225 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190604 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190613 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6550664 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |