JP2014099654A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2014099654A JP2014099654A JP2014030243A JP2014030243A JP2014099654A JP 2014099654 A JP2014099654 A JP 2014099654A JP 2014030243 A JP2014030243 A JP 2014030243A JP 2014030243 A JP2014030243 A JP 2014030243A JP 2014099654 A JP2014099654 A JP 2014099654A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- potential
- oxide semiconductor
- layer
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/011—Manufacture or treatment of image sensors covered by group H10F39/12
- H10F39/026—Wafer-level processing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/778—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/18—Peripheral circuit regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
- H10D30/6756—Amorphous oxide semiconductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/201—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F30/00—Individual radiation-sensitive semiconductor devices in which radiation controls the flow of current through the devices, e.g. photodetectors
- H10F30/10—Individual radiation-sensitive semiconductor devices in which radiation controls the flow of current through the devices, e.g. photodetectors the devices being sensitive to infrared radiation, visible or ultraviolet radiation, and having no potential barriers, e.g. photoresistors
- H10F30/15—Individual radiation-sensitive semiconductor devices in which radiation controls the flow of current through the devices, e.g. photodetectors the devices being sensitive to infrared radiation, visible or ultraviolet radiation, and having no potential barriers, e.g. photoresistors comprising amorphous semiconductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
- H10F39/18—Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/803—Pixels having integrated switching, control, storage or amplification elements
- H10F39/8037—Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/803—Pixels having integrated switching, control, storage or amplification elements
- H10F39/8037—Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
- H10F39/80377—Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor characterised by the channel of the transistor, e.g. channel having a doping gradient
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/806—Optical elements or arrangements associated with the image sensors
- H10F39/8063—Microlenses
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Thin Film Transistor (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
像素子を提供する。
【解決手段】酸化物半導体層を用いて薄膜トランジスタのオフ電流を1×10−13A以
下とし、該薄膜トランジスタを固体撮像素子のリセットトランジスタ及び転送トランジス
タの両方に用いることで信号電荷蓄積部の電位が一定に保たれ、ダイナミックレンジを向
上させることができる。また、周辺回路に相補型金属酸化物半導体素子が作製可能なシリ
コン半導体を用いることで高速かつ低消費電力の半導体装置を作製することができる。
【選択図】図1
Description
関する。
全般を指し、電気光学装置、半導体回路及び電子機器は全て半導体装置である。
術が注目されている。薄膜トランジスタに適用可能な半導体薄膜としては、シリコン系半
導体材料が公知であるが、その他の材料として酸化物半導体が注目されている。
て、電子キャリア濃度が1018/cm3未満である非晶質酸化物(酸化物半導体)で形
成された薄膜トランジスタが開示されている(特許文献1乃至3)。
などでは、SOI基板やバルクの単結晶シリコン基板を用いた電界効果型トランジスタが
一般的に用いられている。
特性を有しているとは言えず、例えばオフ電流(リーク電流などとも呼ぶ)は、実質的に
ゼロと言えるほど小さいものではない。また、シリコンは温度特性の変化が比較的大きい
材料でもあり、特にオフ電流は変化しやすい。従って、固体撮像素子など電荷保持型の半
導体装置を構成する場合には、周囲の環境に左右されず、十分な電位保持期間の確保が可
能であり、よりオフ電流が低減されたデバイスの開発が望まれている。
されている)を有する薄膜トランジスタを含む固体撮像素子を提供することを目的とする
。
タを少なくとも有し、リセットトランジスタ及び転送トランジスタが酸化物半導体で形成
された画素を有する固体撮像素子に関する。
去することで、真性または実質的に真性な半導体であって、シリコン半導体よりもエネル
ギーギャップが大きい。
析法(SIMS:Secondary Ion Mass Spectroscopy)
における最低値で5×1019/cm3以下、好ましくは5×1018/cm3以下、よ
り好ましくは5×1017/cm3以下、または1×1016/cm3未満として、酸化
物半導体に含まれる水素若しくはOH基を除去し、キャリア濃度を1×1014/cm3
未満、好ましくは1×1012/cm3以下とした酸化物半導体膜でチャネル領域が形成
される薄膜トランジスタを有する固体撮像素子である。
しくは3eV以上として、ドナーを形成する水素等の不純物を極力低減し、キャリア濃度
を1×1014/cm3以下、好ましくは1×1012/cm3以下となるようにする。
ことで、電気特性がノーマリーオフを呈し、1Vから10Vのドレイン電圧において、そ
のオフ電流は、1×10−13A以下、または100aA/μm(μmは、薄膜トランジ
スタのチャネル幅)以下、好ましくは10aA/μm以下、更に好ましくは1aA/μm
以下となる。
と、光電変換素子部と転送トランジスタを介して電気的に接続される信号電荷蓄積部と、
信号電荷蓄積部と電気的に接続されるリセットトランジスタと、信号電荷蓄積部にゲート
電極が電気的に接続される増幅トランジスタと、を有し、転送トランジスタ及びリセット
トランジスタのチャネル形成領域は酸化物半導体で形成されており、増幅トランジスタの
チャネル形成領域はシリコン半導体で形成された画素部を有することを特徴とする半導体
装置である。
。更に上記画素部には、選択トランジスタが設けられていても良い。また、画素部と接続
される周辺回路部は、シリコン半導体を用いたバルクトランジスタで相補型トランジスタ
の構成とすることが好ましい。
するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、「
配線」は「電極」の一部として用いられることがある。更に、「電極」や「配線」という
用語は、複数の「電極」や「配線」が一体となって形成されている場合などをも含む。
英基板、サファイア基板、金属基板などの非半導体基板も含まれる。つまり、絶縁体基板
上に半導体材料からなる層を有するものも、広く「SOI基板」に含まれる。さらに、本
明細書等において、「半導体基板」は、半導体材料のみからなる基板を指すに留まらず、
半導体材料を含む基板全般を指すものとする。つまり、本明細書等においては「SOI基
板」も「半導体基板」に含まれる。
タをリセットトランジスタ及び転送トランジスタの両方に用いることで信号電荷蓄積部の
電位が一定に保たれ、ダイナミックレンジを向上させることができる。また、周辺回路に
相補型トランジスタが作製可能なシリコン半導体を用いることで動作が高速で、低消費電
力の半導体装置を作製することができる。
に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々
に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施
の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構
成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通
して用い、その繰り返しの説明は省略する。
、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定され
ない。
に付したものであり、順序などを限定するものではない。そのため、例えば、「第1の」
を「第2の」または「第3の」などと適宜置き換えて説明することができる。
本発明の一態様は、金属絶縁物半導体素子、所謂MIS(Metal Insulato
r Semiconductor)トランジスタを用いた半導体装置である。本明細書で
は、チャネル形成領域に薄膜の半導体を用いた素子を薄膜トランジスタと称し、チャネル
形成領域にバルクの半導体を用いた素子をバルクトランジスタと称する。ただし、SOI
(Silicon on Insulator)基板に形成されている半導体層は薄膜と
も言えるが、本明細書では該半導体層で形成したトランジスタはバルクトランジスタの一
種とする。
に説明する。本実施の形態では、一例として、固体撮像素子における画素が有する薄膜ト
ランジスタと、当該薄膜トランジスタに接続された光電変換素子及びシリコン半導体で形
成されたバルクトランジスタについて説明する。なお画素とは、固体撮像素子に設けられ
た各素子、例えば光電変換素子、トランジスタ、及び配線等からなり、電気的な信号の入
出力で画像を出力させるための素子で構成される素子群のことをいう。
ラーフィルタ602、及び層間絶縁膜606等を通して入射光を光電変換素子608に受
光させる構造とすることができる。ただし、点線枠で囲んだ領域に示すように、矢印で示
す光路の一部が配線層604の一部によって遮光されてしまうことがあり、図28(B)
に示すように基板裏面側にレンズ610及びカラーフィルタ612を形成して入射光を光
電変換素子618に効率良く受光させる構造としても良い。
る場合と、AとBとが直接接続されている場合とを含むものとする。ここで、A、Bは、
対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとす
る。
トランジスタ101及びリセットトランジスタ121に酸化物半導体を有する薄膜トラン
ジスタを用いた例で、増幅トランジスタ131は、単結晶シリコン基板100に形成され
たnチャネル型のバルクトランジスタで形成している。光電変換素子110はn型領域1
12と薄いp型領域114を含むフォトダイオードであり、転送トランジスタ101のソ
ース電極104に接続される。また、転送トランジスタ101のドレイン電極下方及びリ
セットトランジスタのソース電極下方には信号電荷蓄積部116(フローティングディフ
ュージョンとも呼ぶ)が形成される。転送トランジスタ101及びリセットトランジスタ
121は、酸化物半導体層がチャネル領域となるトップゲート構造をしており、転送トラ
ンジスタ101のドレイン電極106がリセットトランジスタのソース電極124と電気
的に接続される。増幅トランジスタ131は、n型領域132a、132bとゲート電極
138を含むnチャネル型のバルクトランジスタであり、図示はしていないが、増幅トラ
ンジスタのゲート電極138は、信号電荷蓄積部116と電気的に接続されている。
スタである転送トランジスタ101及びリセットトランジスタ121の下地絶縁層を兼ね
ており、信号電荷蓄積部116は、ゲート絶縁層136を誘電体として容量を形成してい
る。また、薄膜トランジスタのゲート絶縁層118は、バルクトランジスタの層間絶縁層
の一部として機能する。
て示したが、逆スタガ構造などのボトムゲート型を用いても良い。また、光電変換素子1
10に光を照射する必要があるため、転送トランジスタ101のソース電極の一部を光電
変換素子110の受光部に接続させる例を挙げたが、ソース電極を透光性導電材料で形成
し、光電変換素子110との接続の状態を変えても良い。例えば、図2(A)に示すよう
に、透光性導電材料で形成したソース電極204を有するトランジスタ201を転送トラ
ンジスタとして用いれば、光電変換素子210の受光面の一部または全面に接続すること
ができる。また、図2(B)に示す様に光電変換素子310への光路を確保できるように
、抵抗の低い金属層をソース電極304及びドレイン電極306とし、透光性導電材料層
をバッファ層305、307として積層したトランジスタ301を転送トランジスタとし
て用いても良い。
層)にn型領域を形成し、その上部に薄いp型領域を形成した所謂埋め込み型フォトダイ
オードを形成する。フォトダイオードの表面にp型領域を形成することで表面で発生する
暗電流、すなわちノイズを低減することができる。
い。また、バルクトランジスタの構造はこれに限らず、ゲート電極端にサイドウォールを
設けたLDD(Lightly Doped Drain)構造やソースドレイン領域の
一部に低抵抗のシリサイド等を形成した構造であっても良い。
設けても良い。増幅トランジスタ及び選択トランジスタは共にシリコン半導体、酸化物半
導体のどちらを用いても形成することができる。ただし、増幅トランジスタは、より増幅
率の高いシリコン半導体層を用いたバルクトランジスタで形成することが好ましい。
ともできる。例えば、薄膜トランジスタで形成する転送トランジスタ、またはリセットト
ランジスタのどちらか一方をバルクトランジスタで形成する増幅トランジスタの上部に設
ければ、一画素につき必要なトランジスタの面積が2/3程度となり、集積度の向上やフ
ォトダイオードの受光面積を増加させることができ、ノイズを低減させることもできる。
図3(A)はその一例である。薄膜トランジスタで形成された転送トランジスタ401と
バルクトランジスタで形成された増幅トランジスタ431が並設されており、その上部に
絶縁層441を介して薄膜トランジスタで形成されたリセットトランジスタ421が設け
られた構造をしている。また、図3(B)は、下層に光電変換素子510とバルクトラン
ジスタで形成された増幅トランジスタ531を形成し、絶縁膜541を介して上層に薄膜
トランジスタで形成された転送トランジスタ501とリセットトランジスタ521を設け
た例であり、光電変換素子及びバルクトランジスタと薄膜トランジスタの作製工程が分離
できるため、工程の制御が容易となる。ただし、信号電荷蓄積部516を形成するための
容量電極540を設けておくことが好ましい。
部の電位の保持機能を高め、ダイナミックレンジの広い固体撮像素子の画素部を形成する
ことができる。ただし、この本発明の一態様を実現するには極めてオフ電流の低い薄膜ト
ランジスタを用いることが好ましい。次にその作製方法を説明する。
の良好な酸化物半導体を用いた薄膜トランジスタを組み合わせることにより固体撮像素子
の画素部を形成するものである。従って、酸化物半導体を用いた薄膜トランジスタの作製
方法を中心に詳細な説明を行う。
型の単結晶シリコン基板100に絶縁膜140(フィールド酸化膜とも言う)で分離した
素子形成領域を形成する。素子分離領域の形成は、LOCOS法(Local Oxid
ation of Silicon)法)やSTI法(Shallow Trench
Isolation)等を用いることができる。
ator)基板等を用いることもできる。
ンジスタを用いる構成であるため、p型単結晶シリコン基板を用いるが、pウェルを形成
すればn型単結晶シリコン基板を用いることもできる。
単結晶シリコン基板100に設けられた素子形成領域の表面を酸化させることにより酸化
シリコン膜を形成することができる。また、熱酸化法により酸化シリコン膜を形成した後
に、窒化処理を行うことによって酸化シリコン膜の表面を窒化させることにより、酸化シ
リコン膜と酸窒化シリコン膜との積層構造で形成してもよい。
に高密度プラズマ処理により酸化処理または窒化処理を行うことにより、ゲート絶縁層1
36として酸化シリコン膜または窒化シリコン膜で形成することができる。また、高密度
プラズマ処理により素子形成領域の表面に酸化処理を行った後に、再度高密度プラズマ処
理を行うことによって窒化処理を行ってもよい。この場合、素子形成領域の表面に接して
酸化シリコン膜が形成され、当該酸化シリコン膜上に酸窒化シリコン膜が形成され、ゲー
ト絶縁層136は酸化シリコン膜と酸窒化シリコン膜が積層された層となる。
導電層138bを順に積層して形成する。もちろん、導電層は、単層または2層以上の積
層構造で形成してもよい。
Ti)、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、クロム(Cr)、ニ
オブ(Nb)等から選択された元素、またはこれらの元素を主成分とする合金材料や化合
物材料で形成することができる。また、これらの元素を窒化した金属窒化膜で形成するこ
ともできる。他にも、リン等の不純物元素をドーピングした多結晶シリコンに代表される
半導体材料により形成することもできる。
としてタングステンを用いて積層構造で設ける。また、他にも、導電層138aとして、
窒化タングステン、窒化モリブデンまたは窒化チタンから選ばれた単層または積層膜を用
い、導電層138bとして、タンタル、モリブデン、チタンから選ばれた単層または積層
膜を用いることができる。
ことによって、ゲート絶縁層136の上方の一部に導電層138a、138bを残存させ
、ゲート電極138を形成する。
スク及びゲート電極138をマスクとして不純物元素を導入することによってn型領域1
32a及び132bの不純物領域を形成する。ここでは、nチャネル型のバルクトランジ
スタを形成するため、不純物元素としては、n型を付与する不純物元素であるリン(P)
やヒ素(As)等を用いることができる。
形成する。まず、n型を付与する不純物元素であるリン(P)やヒ素(As)をp型単結
晶シリコン基板に導入しpn接合を形成した後、p型を付与する不純物元素であるホウ素
(B)をn型領域の表層に導入することで埋め込み型のフォトダイオードを形成すること
ができる。
の構造が完成する。
。
のゲート絶縁層136上に薄膜トランジスタを形成する。つまり、薄膜トランジスタの下
地膜とバルクトランジスタのゲート絶縁層とを兼ねることができる。ただし、次の方法を
用いて絶縁層を成膜し、下地膜を積層としても良い。
ウム層、または酸化窒化アルミニウム層などの酸化物絶縁層を用いると好ましい。絶縁層
の形成方法としては、プラズマCVD法またはスパッタ法等を用いることができるが、絶
縁層中に水素が多量に含まれないようにするためには、スパッタ法で絶縁層を成膜するこ
とが好ましい。
ン基板100を処理室へ搬送し、水素及び水分が除去された高純度酸素を含むスパッタガ
スを導入しシリコンターゲットを用いて、単結晶シリコン基板100に絶縁層として、酸
化シリコン層を成膜する。また単結晶シリコン基板100は室温でもよいし、加熱されて
いてもよい。
とターゲットの間との距離(T−S間距離)を60mm、圧力0.4Pa、高周波電源1
.5kW、酸素及びアルゴン(酸素流量25sccm:アルゴン流量25sccm=1:
1)雰囲気下でRFスパッタ法により酸化シリコン層を成膜する。膜厚は100nmとす
る。なお、石英に代えてシリコンを酸化シリコン層を成膜するためのターゲットとして用
いることができる。このとき、スパッタガスとしては、酸素または、酸素及びアルゴンの
混合ガスを用いて行う。
絶縁層に水素、水酸基又は水分が含まれないようにするためである。
例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが
好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであ
ってもよい。クライオポンプを用いて排気した処理室は、例えば、水素原子や、水(H2
O)など水素原子を含む化合物等が排気されるため、当該処理室で成膜し絶縁層に含まれ
る不純物の濃度を低減することができる。
物がppm程度の濃度またはppb程度の濃度まで除去された高純度ガスを用いることが
好ましい。
さらにパルス的にバイアスを与えるパルスDCスパッタ法がある。RFスパッタ法は主に
絶縁膜を成膜する場合に用いられ、DCスパッタ法は主に導電膜を成膜する場合に用いら
れる。
装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種
類の材料を同時に放電させて成膜することもできる。
や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRスパッタ
を用いるスパッタ装置がある。
とを化学反応させてそれらの化合物薄膜を形成するリアクティブスパッタ法や、成膜中に
基板にも電圧をかけるバイアススパッタ法もある。
ン層、窒化アルミニウム層、または窒化酸化アルミニウム層などの窒化物絶縁層と、上記
酸化物絶縁層との積層構造としてもよい。
ッタガスを導入しシリコンターゲットを用いて窒化シリコン層を成膜する。この場合にお
いても、酸化シリコン層と同様に、処理室内の残留水分を除去しつつ窒化シリコン層を成
膜することが好ましい。
シリコン層を同じ処理室において、共通のシリコンターゲットを用いて成膜することがで
きる。先に窒素を含むスパッタガスを導入して、処理室内に装着されたシリコンターゲッ
トを用いて窒化シリコン層を形成し、次にスパッタガスを酸素を含むスパッタガスに切り
替えて同じシリコンターゲットを用いて酸化シリコン層を成膜する。窒化シリコン層と酸
化シリコン層とを大気に曝露せずに連続して形成することができるため、窒化シリコン層
表面に水素や水分などの不純物が吸着することを防止することができる。
nm以下の酸化物半導体膜をスパッタ法で形成する。
成膜の前処理として、スパッタ装置の予備加熱室で単結晶シリコン基板100を予備加熱
し、該基板に吸着した水素、水分などの不純物を脱離し排気することが好ましい。なお、
予備加熱室に設ける排気手段はクライオポンプが好ましい。なお、この予備加熱の処理は
省略することもできる。また、この予備加熱は、後に形成する薄膜トランジスタのゲート
絶縁層118の成膜前に行ってもよいし、後に形成するソース電極及びドレイン電極とな
る導電層の成膜前に行っても良い。
マを発生させる逆スパッタを行い、絶縁層の表面に付着しているゴミを除去することが好
ましい。逆スパッタとは、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加し、
イオン化したアルゴンを基板に衝突させて表面を改質する方法である。なお、アルゴンに
代えて窒素、ヘリウム、酸素などを用いてもよい。
物であるIn−Sn−Ga−Zn−O膜や、三元系金属酸化物であるIn−Ga−Zn−
O膜、In−Sn−Zn−O膜、In−Al−Zn−O膜、Sn−Ga−Zn−O膜、A
l−Ga−Zn−O膜、Sn−Al−Zn−O膜や、二元系金属酸化物であるIn−Zn
−O膜、Sn−Zn−O膜、Al−Zn−O膜、Zn−Mg−O膜、Sn−Mg−O膜、
In−Mg−O膜や、In−O膜、Sn−O膜、Zn−O膜などの酸化物半導体膜を用い
ることができる。また、上記酸化物半導体膜にSiO2を含んでもよい。
ことができる。ここで、Mは、Ga、Al、MnおよびCoから選ばれた一または複数の
金属元素を示す。例えばMとして、Ga、Ga及びAl、Ga及びMn、またはGa及び
Coなどがある。InMO3(ZnO)m(m>0)で表記される構造の酸化物半導体膜
のうち、MとしてGaを含む構造の酸化物半導体を、In−Ga−Zn−O酸化物半導体
とよび、その薄膜をIn−Ga−Zn−O膜ともよぶこととする。
いてスパッタ法により成膜する。また、酸化物半導体膜は、希ガス(代表的にはアルゴン
)雰囲気下、酸素雰囲気下、またはそれらの混合雰囲気下においてスパッタ法により形成
することができる。
どの不純物がppm程度の濃度またはppb程度の濃度まで除去された高純度ガスを用い
ることが好ましい。
する金属酸化物のターゲットを用いることができる。例えば、組成比として、In2O3
:Ga2O3:ZnO=1:1:1[mol数比]の金属酸化物ターゲットを用いれば良
い。また、In2O3:Ga2O3:ZnO=1:1:2[mol数比]の金属酸化物タ
ーゲットを用いてもよい。金属酸化物ターゲットの充填率は90%以上100%以下、好
ましくは95%以上99.9%である。充填率の高い金属酸化物ターゲットを用いること
により、成膜した酸化物半導体膜は緻密な膜となる。
を除去しつつ水素及び水分が除去されたスパッタガスを導入し、金属酸化物をターゲット
として絶縁層上に酸化物半導体膜を成膜する。処理室内の残留水分を除去するためには、
吸着型の真空ポンプを用いることが好ましい。例えば、クライオポンプ、イオンポンプ、
チタンサブリメーションポンプを用いることが好ましい。また、排気手段としては、ター
ボポンプにコールドトラップを加えたものであってもよい。クライオポンプを用いて排気
した処理室は、例えば、水素原子、水(H2O)など水素原子を含む化合物(より好まし
くは炭素原子を含む化合物も)等が排気されるため、当該処理室で成膜した酸化物半導体
膜に含まれる不純物の濃度を低減できる。また、酸化物半導体膜成膜時に基板を加熱して
もよい。
圧力0.4Pa、直流(DC)電源0.5kW、酸素及びアルゴン(酸素流量15scc
m:アルゴン流量30sccm)雰囲気下の条件が適用される。なお、パルス直流(DC
)電源を用いると、成膜時に発生する粉状物質(パーティクル、ゴミともいう)が軽減で
き、膜厚分布も均一となるために好ましい。酸化物半導体膜は好ましくは5nm以上30
nm以下とする。なお、適用する酸化物半導体材料により適切な厚みは異なり、材料に応
じて適宜厚みを選択すればよい。
の酸化物半導体層102及び122に加工する(図4(B)参照)。ここで、酸化物半導
体層102は第1の薄膜トランジスタのチャネル領域を形成する半導体層であり、酸化物
半導体層122は第2の薄膜トランジスタのチャネル領域を形成する半導体層である。
してもよい。インクジェット法ではフォトマスクを使用しないため、製造コストを低減で
きる。また、ここでの酸化物半導体膜のエッチングは、ドライエッチングでもウェットエ
ッチングでもよく、両方を用いてもよい。
ば塩素(Cl2)、塩化硼素(BCl3)、塩化珪素(SiCl4)、四塩化炭素(CC
l4)など)が好ましい。
F6)、三弗化窒素(NF3)、トリフルオロメタン(CHF3)など)、臭化水素(H
Br)、酸素(O2)、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガ
スを添加したガス、などを用いることができる。
ing)法や、ICP(Inductively Coupled Plasma:誘導
結合型プラズマ)エッチング法を用いることができる。所望の加工形状にエッチングでき
るように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加さ
れる電力量、基板側の電極温度等)を適宜調節する。
ンモニア過水(31重量%過酸化水素水:28重量%アンモニア水:水=5:2:2)な
どを用いることができる。また、ITO−07N(関東化学社製)を用いてもよい。
て除去される。その除去された材料を含むエッチング液の廃液を精製し、含まれる材料を
再利用してもよい。当該エッチング後の廃液から酸化物半導体層に含まれるインジウム等
の材料を回収して再利用することにより、資源を有効活用しコストを低減できる。
エッチング時間、温度等)を適宜調節する。
エッチング法により、酸化物半導体膜を島状の酸化物半導体層102及び122に加工す
る。
オン、アルゴン等の希ガス雰囲気下で第1の加熱処理を行う。第1の加熱処理の温度は、
400℃以上750℃以下、好ましくは400℃以上基板の歪み点未満とする。ここでは
、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体層に対して窒素雰囲気
下450℃において1時間の加熱処理を行う。加熱処理温度からの降温時には、雰囲気を
酸素に切り替えても良い。この第1の加熱処理によって酸化物半導体層102及び122
の脱水化または脱水素化を行うことができる。
輻射によって、被処理物を加熱する装置を備えていてもよい。例えば、GRTA(Gas
Rapid Thermal Annealing)装置、LRTA(Lamp Ra
pid Thermal Annealing)装置等のRTA(Rapid Ther
mal Annealing)装置を用いることができる。LRTA装置は、ハロゲンラ
ンプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナト
リウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処
理物を加熱する装置である。GRTA装置は、高温のガスを用いて加熱処理を行う装置で
ある。気体には、アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理
物と反応しない不活性気体が用いられる。
中に基板を入れ、数分間加熱した後に基板不活性ガス中から出すGRTAを行ってもよい
。GRTAを用いると短時間での高温加熱処理が可能となる。
ガスに、水、水素などが含まれないことが好ましい。または、該雰囲気ガスの純度を、6
N(99.9999%)以上、好ましくは7N(99.99999%)以上、(即ち不純
物濃度を1ppm以下、好ましくは0.1ppm以下)とする。雰囲気ガスとして酸素を
用いる場合も同様の純度であることが好ましい。
が結晶化し、微結晶層または多結晶層となる場合もある。例えば、結晶化率が90%以上
、または80%以上の微結晶の酸化物半導体層となる場合もある。また、第1の加熱処理
の条件、または酸化物半導体層の材料によっては、結晶成分を含まない非晶質の酸化物半
導体層となる場合もある。また、非晶質の酸化物半導体層の中に微結晶部(粒径1nm以
上20nm以下(代表的には2nm以上4nm以下))が混在する酸化物半導体層となる
場合もある。
半導体膜に行うこともできる。
膜後、酸化物半導体層上にソース電極及びドレイン電極を積層させた後、ソース電極及び
ドレイン電極上にゲート絶縁層を形成した後、のいずれで行っても良い。
のP+層に達する開口部を絶縁層に形成し、絶縁層及び酸化物半導体層102及び122
上に、導電層を形成する。導電層をスパッタ法や真空蒸着法で形成すればよい。導電層の
材料としては、アルミニウム、クロム、銅、タンタル、チタン、モリブデン、タングステ
ンから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わ
せた合金膜等が挙げられる。また、マンガン、マグネシウム、ジルコニウム、ベリリウム
、イットリウムのいずれか一または複数から選択された材料を用いてもよい。また、金属
導電層は、単層構造でも、2層以上の積層構造としてもよい。例えば、シリコンを含むア
ルミニウム膜の単層構造、アルミニウム膜上にチタン膜を積層する2層構造、チタン膜と
、そのチタン膜上に重ねてアルミニウム膜を積層し、さらにその上にチタン膜を成膜する
3層構造などが挙げられる。また、アルミニウムに、チタン、タンタル、タングステン、
モリブデン、クロム、ネオジム、スカンジウムから選ばれた元素を単数、または複数組み
合わせた膜、合金膜、もしくは窒化膜を用いてもよい。
エッチングを行って、第1の薄膜トランジスタのソース電極104及びドレイン電極10
6、第2の薄膜トランジスタのソース電極124及びドレイン電極126を形成した後、
レジストマスクを除去する(図4(C)参照)。ここで、第1の薄膜トランジスタのドレ
イン電極106と第2の薄膜トランジスタのソース電極124は電気的に接続された状態
で形成されるが、絶縁された状態でも良く、後に配線を用いて電気的に接続しても良い。
なお、形成されたソース電極、ドレイン電極の端部がテーパであると、上に積層するゲー
ト絶縁層の被覆性が向上するため好ましい。
、スパッタ法により膜厚150nmのチタン膜を形成する。
一部が除去されて、その下の絶縁層が露出しないようにそれぞれの材料及びエッチング条
件を適宜調節する。
はIn−Ga−Zn−O系酸化物半導体を用いて、エッチャントとしてアンモニア過水(
アンモニア、水、過酸化水素水の混合液)を用いる。
び122は一部のみがエッチングされ、溝部(凹部)を有する酸化物半導体層となること
もある。また、ソース電極104及び124、ドレイン電極106及び126を形成する
ためのレジストマスクをインクジェット法で形成してもよい。インクジェット法はフォト
マスクを使用しないため、製造コストを低減することができる。
ーザ光やArFレーザ光を用いる。酸化物半導体層102及び122上で隣り合うソース
電極の下端部とドレイン電極の下端部との間隔幅によって後に形成される薄膜トランジス
タのチャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場合に
は、数nm〜数10nmと極めて波長が短い超紫外線(Extreme Ultravi
olet)を用いて第2のフォトリソグラフィ工程でのレジストマスク形成時の露光を行
う。超紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成される薄
膜トランジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり
、回路の動作速度を高速化でき、さらにオフ電流値が極めて小さいため、低消費電力化も
図ることができる。
イン電極106及び126上にゲート絶縁層118を形成する(図5(A)参照)。この
とき、バルクトランジスタ上にもゲート絶縁層118は成膜され、層間絶縁膜の一部とな
る。
高純度化された酸化物半導体)は界面準位、界面電荷に対して極めて敏感であるため、ゲ
ート絶縁層との界面は重要である。そのため高純度化された酸化物半導体に接するゲート
絶縁層(GI)は、高品質化が要求される。
圧の高い高品質な絶縁層を形成できるので好ましい。高純度化された酸化物半導体と高品
質ゲート絶縁層とが密接することにより、界面準位を低減して界面特性を良好なものとす
ることができるからである。もちろん、ゲート絶縁層として良質な絶縁層を形成できるも
のであれば、スパッタ法やプラズマCVD法など他の成膜方法を適用することができる。
また、成膜後の熱処理によってゲート絶縁層の膜質、酸化物半導体との界面特性が改質さ
れる絶縁層であっても良い。いずれにしても、ゲート絶縁層としての膜質が良好であるこ
とは勿論のこと、酸化物半導体との界面準位密度を低減し、良好な界面を形成できるもの
であれば良い。
T試験)においては、不純物が酸化物半導体に添加されていると、不純物と酸化物半導体
の主成分との結合が、強電界(B:バイアス)と高温(T:温度)により切断され、生成
された未結合手がしきい値電圧(Vth)のシフトを誘発することとなる。これに対して
、本発明の一態様は、酸化物半導体の不純物、特に水素や水等を極力除去し、上記のよう
にゲート絶縁層との界面特性を良好にすることにより、BT試験を行っても安定な薄膜ト
ランジスタを得ることを可能としている。
用いた高密度プラズマCVD装置により行う。ここでは、高密度プラズマCVD装置は、
1×1011/cm3以上のプラズマ密度を達成できる装置を指している。例えば、3k
W以上6kW以下のマイクロ波電力を印加してプラズマを発生させて、絶縁層の成膜を行
う。
スを導入し、10Pa〜30Paの圧力下で高密度プラズマを発生させて基板上に絶縁層
を形成する。その後、モノシランガスの供給を停止し、大気に曝すことなく亜酸化窒素(
N2O)と希ガスとを導入して絶縁層表面にプラズマ処理を行ってもよい。少なくとも亜
酸化窒素(N2O)と希ガスとを導入して絶縁層表面に行われるプラズマ処理は、絶縁層
の成膜より後に行う。上記プロセスを経た絶縁層は、膜厚が薄く、例えば100nm未満
であっても信頼性を確保することができる。
酸化窒素(N2O)との流量比は、1:10から1:200の範囲とする。また、チャン
バーに導入する希ガスとしては、ヘリウム、アルゴン、クリプトン、キセノンなどを用い
ることができるが、中でも安価であるアルゴンを用いることが好ましい。
厚を正確に制御することができる。
膜質が大きく異なっており、同じエッチャントを用いたエッチング速度の比較では、平行
平板型のPECVD装置で得られる絶縁層の10%以上または20%以上エッチング速度
が遅く、高密度プラズマCVD装置で得られる絶縁層は緻密な層と言える。
0nmの酸化窒化珪素層(SiOxNyとも呼ぶ、ただし、x>y>0)を用いる。
窒化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、または酸化アルミニウム層
を単層でまたは積層して形成することもできる。なお、ゲート絶縁層118中に水素が多
量に含まれないようにするためには、スパッタ法でゲート絶縁層118を成膜することも
好ましい。スパッタ法により酸化シリコン層を成膜する場合には、ターゲットとしてシリ
コンまたは石英を用い、スパッタガスとして酸素または、酸素及びアルゴンの混合ガスを
用いて行う。
から酸化シリコン層と窒化シリコン層を積層した構造とすることもできる。例えば、第1
のゲート絶縁層として膜厚5nm以上300nm以下の酸化シリコン層(SiOx(x>
0))を形成し、第1のゲート絶縁層上に第2のゲート絶縁層としてスパッタ法により膜
厚50nm以上200nm以下の窒化シリコン層(SiNy(y>0))を積層して、膜
厚100nmのゲート絶縁層としてもよい。
ングを行ってゲート絶縁層118の一部を除去して、薄膜トランジスタのドレイン電極1
26、及びバルクトランジスタのソース領域またはドレイン領域となるn型領域132a
、132bに達する開口部を形成する(図5(B)参照)。
ソグラフィ工程及びエッチング工程によりゲート電極108、128及び配線層151、
152、153を形成する。なお、レジストマスクをインクジェット法で形成してもよい
。インクジェット法はフォトマスクを使用しないため、製造コストを低減することができ
る。
タン、クロム、タンタル、タングステン、アルミニウム、銅、ネオジム、スカンジウム等
の金属材料又はこれらを主成分とする合金材料を用いて、単層、または積層して形成する
ことができる。
構造としては、アルミニウム層上にモリブデン層が積層された2層の積層構造、または銅
層上にモリブデン層を積層した2層構造、または銅層上に窒化チタン層若しくは窒化タン
タルを積層した2層構造、窒化チタン層とモリブデン層とを積層した2層構造とすること
が好ましい。3層の積層構造としては、タングステン層または窒化タングステン層と、ア
ルミニウムとシリコンの合金またはアルミニウムとチタンの合金と、窒化チタン層または
チタン層とを積層した積層とすることが好ましい。なお、透光性を有する導電層を用いて
ゲート電極を形成することもできる。透光性を有する導電層としては、透光性導電性酸化
物等をその例に挙げることができる。
膜厚150nmのチタン膜をスパッタ法により形成する。
00℃以上400℃以下、例えば250℃以上350℃以下)を行う。本実施の形態では
、窒素雰囲気下で250℃、1時間の第2の加熱処理を行う。また、第2の加熱処理は、
第1の薄膜トランジスタ、第2の薄膜トランジスタ及びバルクトランジスタ上に保護絶縁
層や平坦化絶縁層を形成してから行ってもよい。
もよい。この加熱処理は一定の加熱温度を保持して加熱してもよいし、室温から、100
℃以上200℃の加熱温度への昇温と、加熱温度から室温までの降温を複数回くりかえし
て行ってもよい。また、この加熱処理を、酸化物絶縁層の形成前に、減圧下で行ってもよ
い。減圧下で加熱処理を行うと、加熱時間を短縮することができる。
する第1の薄膜トランジスタ及び第2の薄膜トランジスタを形成することができる(図5
(C)参照)。ここで、第1の薄膜トランジスタは転送トランジスタ101として適用す
ることができ、第2の薄膜トランジスタはリセットトランジスタ121として適用するこ
とができ、バルクトランジスタは増幅トランジスタ131として適用することができる。
の平坦化絶縁層を設けてもよい。例えば、保護絶縁層142として酸化シリコン層、窒化
シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、または酸化アルミニウム層を単
層、または積層して形成することができる。
、エポキシ等の、耐熱性を有する有機材料を用いることができる。また上記有機材料の他
に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BP
SG(リンボロンガラス)等を用いることができる。なお、これらの材料で形成される絶
縁膜を複数積層させることで、平坦化絶縁層を形成してもよい。
Si結合を含む樹脂に相当する。シロキサン系樹脂は置換基としては有機基(例えばアル
キル基やアリール基)を用いても良い。また、有機基はフルオロ基を有していても良い。
スピンコート法、ディップ法、スプレー塗布法、液滴吐出法(インクジェット法、スクリ
ーン印刷法、オフセット印刷法等)などの方法や、ドクターナイフ、ロールコーター、カ
ーテンコーター、ナイフコーター等の器具を用いることができる。
該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。それにより酸化
物半導体膜の安定化を図ることができる。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本発明の一形態は、酸化物半導体中でキャリアの供与体(ドナーまたはアクセプタ)とな
り得る不純物を極めて少ないレベルにまで除去することで、真性または実質的に真性な半
導体であって、当該酸化物半導体を薄膜トランジスタに適用するものである。本実施の形
態では、評価用素子(TEGとも呼ぶ)でのオフ電流の測定値について以下に説明する。
3μm/10000μmの薄膜トランジスタの初期特性を示す。また、薄膜トランジスタ
の上面図を図7(A)に示し、その一部を拡大した図を図7(B)に示す。図7(B)の
点線で囲んだ領域がL/W=3μm/50μm、Lov=1.5μmの1段分の薄膜トラ
ンジスタである。薄膜トランジスタの初期特性を測定するため、基板温度を室温とし、ソ
ース−ドレイン間電圧(以下、ドレイン電圧またはVdという)を10Vとし、ソース−
ゲート間電圧(以下、ゲート電圧またはVgという)を−20V〜+20Vまで変化させ
たときのソース−ドレイン電流(以下、ドレイン電流またはIdという)の変化特性、す
なわちVg−Id特性を測定した。なお、図7では、Vgを−20V〜+5Vまでの範囲
で示している。
10Vにおいてオフ電流は1×10−13[A]以下となっており、測定機(半導体パラ
メータ・アナライザ、Agilent 4156C;Agilent社製)の分解能(1
00fA)以下となっている。
Vのドレイン電圧において、チャネル幅1μmあたりのオフ電流は、100aA/μm以
下、好ましくは10aA/μm以下、更に好ましくは1aA/μm以下となるように作用
させることができる。
に酸化窒化珪素層を形成した。酸化窒化珪素層上にゲート電極としてスパッタ法によりタ
ングステン層を形成した。ここで、タングステン層を選択的にエッチングしてゲート電極
を形成した。
層を形成した。
ット(mol数比で、In2O3:Ga2O3:ZnO=1:1:2)を用いて、厚さ5
0nmの酸化物半導体層を形成した。ここで、酸化物半導体層を選択的にエッチングし、
島状の酸化物半導体層を形成した。
熱処理を行った。
)をスパッタ法により形成した。ここで、チタン層を選択的にエッチングすることでソー
ス電極及びドレイン電極を形成し、1つの薄膜トランジスタのチャネル長Lが3μm、チ
ャネル幅Wが50μmとし、200個を並列とすることで、L/W=3μm/10000
μmとなるようにした。
化珪素層を膜厚300nmで形成した。ここで、保護層である酸化珪素層を選択的にエッ
チングし、ゲート電極、ソース電極及びドレイン電極上に開口部を形成した。その後、窒
素雰囲気下、250℃で1時間、第2の熱処理を行った。
、上記作製工程において酸化物半導体層中における水素濃度を十分に低減できたためであ
る。酸化物半導体層中の水素濃度は、5×1019atoms/cm3以下、好ましくは
5×1018atoms/cm3以下、さらに好ましくは5×1017atoms/cm
3以下、または1×1016/cm3未満とする。なお、酸化物半導体層中の水素濃度測
定は、二次イオン質量分析法(SIMS:Secondary Ion Mass Sp
ectroscopy)で行う。
の酸化物半導体材料、例えば、In−Sn−Zn−O系、Sn−Ga−Zn−O系、Al
−Ga−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系、In−Sn−O系、
Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−O系、Zn−O系などを用い
ることができる。また、酸化物半導体材料として、Alを2.5〜10wt%混入したI
n−Al−Zn−O系や、Siを2.5〜10wt%混入したIn−Zn−O系を用いる
こともできる。
3未満、好ましくは5×1012/cm3以下、さらに好ましくはシリコンのキャリア濃
度1.45×1010/cm3と同等、もしくはそれ以下である。即ち、酸化物半導体層
のキャリア濃度は、限りなくゼロに近くすることができる。
能であり、回路の動作速度を高速化でき、オフ電流値が極めて小さいため、さらに低消費
電力化も図ることができる。
計を行うことができる。
た。温度特性は、薄膜トランジスタが使われる最終製品の耐環境性や、性能の維持などを
考慮する上で重要である。当然ながら、変化量が小さいほど好ましく、製品設計の自由度
が増す。
℃、及び120℃のそれぞれの温度で薄膜トランジスタを形成した基板を一定温度とし、
ドレイン電圧を6V、ゲート電圧を−20V〜+20Vまで変化させてVg−Id特性を
取得した。
のであり、点線で囲むオフ電流の領域を拡大したものを図8(B)に示す。図中の矢印で
示す右端の曲線が−30℃、左端が120℃で取得した曲線で、その他の温度で取得した
曲線は、その間に位置する。オン電流の温度依存性はほとんど見られない。一方、オフ電
流は拡大図の図8(B)においても明らかであるように、ゲート電圧が20V近傍を除い
て、全ての温度で測定機の分解能近傍の1×10−12[A]以下となっており、温度依
存性もない。すなわち、120℃の高温においても、オフ電流が1×10−12[A]以
下を維持しており、チャネル幅Wが10000μmであることを考慮すると、オフ電流が
非常に小さいことがわかる。
or)を用いた薄膜トランジスタは、オフ電流の温度依存性がほとんど現れない。これは
、図10(A)のバンド図で示すように、酸化物半導体が高純度化されることによって、
導電型が限りなく真性型に近づき、フェルミ準位が禁制帯の中央に位置するため、温度依
存性を示さなくなると言える。また、これは、酸化物半導体のエネルギーが3eV以上で
あり、熱励起キャリアが極めて少ないことにも起因する。また、ソース領域及びドレイン
領域は縮退した状態にあるので温度依存性が現れない要因となっている。薄膜トランジス
タの動作は、縮退したソース領域から酸化物半導体に注入されたキャリアによるものがほ
とんどであり、キャリア密度の温度依存性がないことから上記特性(オフ電流の温度依存
性無し)を説明することができる。また、この極めて低いオフ電流について、以下にバン
ド図を用いて説明する。
電極(GE1)上にゲート絶縁膜(GI)を介して酸化物半導体層(OS)が設けられ、
その上にソース電極(S)及びドレイン電極(D)が設けられている。
0(A)はソースとドレインの間の電圧を等電位(VD=0V)とした場合を示し、図1
0(B)はドレインに正の電位(VD>0)を加えた場合を示す。
図11(A)はゲート(G1)に正の電位(+VG)が印加された状態であり、ソースと
ドレイン間にキャリア(電子)が流れるオン状態を示している。また、図11(B)は、
ゲート(G1)に負の電位(−VG)が印加された状態であり、オフ状態(少数キャリア
は流れない)である場合を示す。
を示す。
ャップ中央に位置する真性フェルミ準位(Ei)から離れて、伝導帯寄りに位置している
。なお、酸化物半導体において水素の一部はドナーとなり、n型化する一つの要因である
ことが知られている。
体から除去し、酸化物半導体の主成分以外に不純物が極力含まれないように高純度化する
ことにより真性(i型)とし、又は真性型とせんとしたものである。すなわち、不純物を
添加してi型化するのでなく、水素や水等の不純物を極力除去したことにより、高純度化
されたi型(真性)半導体又はそれに近づけることを特徴としている。そうすることによ
り、フェルミ準位(EF)は真性フェルミ準位(Ei)と同じレベルにまですることがで
きる。
4.3eVと言われている。ソース電極及びドレイン電極を構成するチタン(Ti)の仕
事関数は、酸化物半導体の電子親和力(χ)とほぼ等しい。この場合、金属−酸化物半導
体界面において、電子に対してショットキー型の障壁は形成されない。
者が接触すると図10(A)で示すようなエネルギーバンド図(模式図)が示される。
子はバリア(h)をこえて酸化物半導体に注入され、ドレインに向かって流れる。この場
合、バリア(h)の高さは、ゲート電圧とドレイン電圧に依存して変化するが、正のドレ
イン電圧が印加された場合には、電圧印加のない図10(A)のバリアの高さすなわちバ
ンドギャップ(Eg)の1/2よりもバリアの高さ(h)は小さい値となる。
流れる。また、図11(B)において、ゲート電極(G1)に負の電位が印加されると、
少数キャリアであるホールは実質的にゼロであるため、電流は限りなく流れなくなる。
子であっても、オフ電流が10−13A以下であり、サブスレッショルドスイング値(S
値)が0.1V/dec.(ゲート絶縁膜厚100nm)の電気特性が得られる。
室温においてもキャリアが存在している。これは、室温においても、熱励起キャリアが存
在していることを意味している。さらに、シリコン半導体のバンドギャップは1.12e
Vであるので、シリコン半導体を用いたトランジスタは温度に依存してオフ電流が大きく
変動することとなる。
酸化物半導体の主成分以外に不純物が極力含まれないように高純度化することにより、キ
ャリア濃度を1×1014/cm3以下、好ましくは1×1012/cm3以下となるよ
うにすることで、実用的な動作温度で熱的に励起されるキャリアがほとんど無く、ソース
側から注入される電子のみによってトランジスタを動作させることができる。それにより
、オフ電流を1×10−13A以下にまで下げると共に、温度変化によってオフ電流がほ
とんど変化しない極めて安定に動作するトランジスタを得ることができる。
に不本意に存在する水、水素という不純物を除去することにより、酸化物半導体自体を高
純度化することにある。すなわち、ドナー準位を作る水または水素を除去し、これと同時
に酸素欠乏状態となった酸化物半導体に酸素を補填することにより、酸化物半導体自体を
高純度化することを特徴としている。
質量分析)で観察される。ドナー準位を作る水または水素を意図的に除去し、更に水また
は水素の除去に伴い同時に減少してしまう酸素を補填することにより、酸化物半導体を高
純度化し、電気的にi型(真性)半導体とすることを技術思想の一つとしている。
れば少ないほど良い。酸化物半導体は、薄膜トランジスタに用いる場合に電流の担い手と
してのキャリアを意図的に有するというよりも、逆に酸化物半導体中のキャリアは無くし
てしまい、ソースから供給されるキャリア(電子)を通過させる通路として機能する、い
わゆる高純度化したi型(真性)半導体である。
り、トランジスタのオフ電流が少なくなるというのが本発明の一態様における技術思想で
ある。すなわち、その指標として水素濃度は5×1019/cm3以下、好ましくは5×
1018/cm3以下、さらに好ましくは5×1017/cm3以下、または1×101
6/cm3未満、またキャリア密度は1×1014/cm3未満、好ましくは1×101
2/cm3以下が求められる。
アを供給しない、またはほとんど供給しないように高純度化したi型(真性)とし、キャ
リアはソース、ドレインにより供給される。供給の程度は、酸化物半導体の電子親和力χ
およびフェルミレベル、理想的には真性フェルミレベルと一致したフェルミレベルとソー
ス、ドレインの仕事関数というより、バリアハイト(障壁高さ)で決められる。
電圧を印加した場合のトランジスタ特性において、100aA/μm(チャネル幅W=1
μm当たりの電流)以下、好ましくは10aA/μm以下、さらに好ましくは1aA/μ
m以下であることを特徴としている。
どを作製した場合、オフ電流が小さくほとんどリークがないため、電位保持時間が長く、
記憶データを長時間保持することが可能となる。
である。
本発明の一態様における薄膜トランジスタを含む固体撮像素子の動作について説明する。
ctor)イメージセンサは、信号電荷蓄積部に電位を保持し、その電位を増幅トランジ
スタを介して垂直出力線に出力する固体撮像素子である。CMOSイメージセンサに含ま
れるリセットトランジスタ及び/または転送トランジスタにリーク電流があると、そのリ
ーク電流によって充電または放電が起こり、信号電荷蓄積部の電位が変化する。信号電荷
蓄積部の電位が変わると増幅トランジスタの電位も変わってしまい、本来の電位からずれ
た値となり、撮像された映像が劣化してしまう。
ンサのリセットトランジスタ及び転送トランジスタに適用した場合の動作の効果を説明す
る。なお、増幅トランジスタは薄膜トランジスタまたはバルクトランジスタのどちらを適
用しても良い。
子であるフォトダイオード1002、転送トランジスタ1004、リセットトランジスタ
1006、増幅トランジスタ1008及び各種配線で構成されており、マトリクス状に複
数が配置されてセンサを構成している。また、増幅トランジスタ1008と電気的に接続
される選択トランジスタを設けても良い。なお、トランジスタ記号に記してある「OS」
は酸化物半導体(Oxide Semiconductor)を示し、「Si」はシリコ
ンを示しており、それぞれのトランジスタに適用すると好ましい材料を表している。以降
の図面についても同様である。
ており、転送トランジスタ1004のドレイン側には信号電荷蓄積部1010(FD:フ
ローティングディフュージョンとも呼ぶ)が形成される。信号電荷蓄積部1010にはリ
セットトランジスタ1006のソース及び増幅トランジスタ1008のゲートが接続され
ている。別の構成として、リセット電源線1110を削除することもできる。例えば、リ
セットトランジスタ1006のドレインをリセット電源線1110ではなく、電源線11
00または垂直出力線1120につなぐ方法がある。
供給される。続いて、リセットトランジスタ1006のゲートにリセットパルスが入力さ
れ、リセットトランジスタ1006がオンする。信号電荷蓄積部1010はリセット電源
の電位に充電される。その後、リセットトランジスタ1006はオフになり信号電荷蓄積
部1010はリセット電源の電位に保持される(期間T1)。ここで、リセットトランジ
スタ1006及び転送トランジスタ1004にリーク電流がほとんど流れなければ、次の
トランジスタの動作まで電位は保持される。次に、転送トランジスタ1004がオンする
と信号電荷蓄積部1010から電流がフォトダイオードに流れて、信号電荷蓄積部101
0の電位は低下する(期間T2)。転送トランジスタ1004がオフすると、オフした時
点での電位が信号電荷蓄積部1010に保持される(期間T3)。リセットトランジスタ
1006及び転送トランジスタ1004にリーク電流がほとんど流れなければ、次のトラ
ンジスタの動作まで電位は保持される。そして、増幅トランジスタ1008を介して垂直
出力線1120に出力される。その後、電源端子への電源電圧の供給が遮断される。この
ような順序で信号が出力される。
び2に示した極めてオフ電流の低い酸化物半導体の薄膜トランジスタを適用することによ
って、信号電荷蓄積部1010から薄膜トランジスタを介したリーク電流をほとんど無く
すことができ、上記期間T1及びT3の保持期間中に極めて高い電位保持機能を作用させ
ることができる。
ドは光が照射されないときは通常のダイオードと同じ電圧電流特性を示す(図15に示す
Aの曲線)。光が照射されると、特に逆バイアス印加時において、光照射なしに比較して
大きな電流が流れる(図15に示すBの曲線)。フォトダイオード動作点を図13の画素
の動作に合わせて説明する。転送トランジスタ1004がオフの状態では、フォトダイオ
ード1002に電流経路がないため、光が照射されるとフォトダイオードのカソードは図
15のc点に位置する。リセットトランジスタ1006がオンし信号電荷蓄積部1010
がリセット電源電位に保持されたあと、転送トランジスタ1004がオンするとフォトダ
イオード1002のカソード電位はリセット電源電位となり、図15ではd点に移動する
。そして、信号電荷蓄積部1010から転送トランジスタ1004を介して、放電電流が
フォトダイオード1002に流れ、信号電荷蓄積部1010の電位は低下する。転送トラ
ンジスタ1004がオフしたところで、放電は止まり、そのときの図15での動作点をe
とすると動作点dと動作点e間の電位差がフォトダイオード1002の放電によって得ら
れる信号の電位差となる。
の動作について説明する。図16は、リセットトランジスタ、転送トランジスタ、増幅ト
ランジスタ、フォトダイオードが各画素に一つずつあり、かつリセット線、転送スイッチ
線、垂直出力線が画素に接続された基本形である。
ては、まず第1のリセット線1240の電位(RST1)が高電位になると、第1のリセ
ットトランジスタ1216をオンさせる。これで第1の信号電荷蓄積部1210の電位(
FD1)が電源電位(以下、VDD)まで持ち上がる。第1のリセット線1240の電位
(RST1)が低電位になり、第1のリセットトランジスタ1216がオフしても、電流
パスがなければ第1の信号電荷蓄積部1210の電位はVDDに保持される。次に、第1
の転送スイッチ線1250の電位(TRF1)が高電位になると、第1の転送トランジス
タ1214がオンし、第1のフォトダイオード1212に照射されている光に応じた電流
が第1のフォトダイオード1212と第1の転送トランジスタ1214に流れ、第1の信
号電荷蓄積部1210の電位(FD1)が放電により低下する。第1の転送スイッチ線1
250の電位(TRF1)が低電位になると、第1の転送トランジスタ1214がオフし
、再び電流パスがなくなるため第1の信号電荷蓄積部1210の電位(FD1)は保持さ
れる。この電位を第1の増幅トランジスタ1218を介して垂直出力線1220に出力す
る。次に第2のリセット線1340及び第2の転送スイッチ線1350を有する2ライン
目の駆動が行われる。この様にして順次駆動される。なお、図17のRST2、TRF2
及びFD2は、2ライン目の駆動におけるタイミングチャートを示している。
トランジスタ、リセット線を兼用する垂直4画素共有型の構成を示している。トランジス
タ及び配線の数を削減することで画素面積の縮小による微細化や、フォトダイオードの受
光面積拡大によってノイズを低減することができる。縦4個の各画素の転送トランジスタ
のドレイン側が電気的に接続され、信号電荷蓄積部1410が形成されており、信号電荷
蓄積部1410にはリセットトランジスタ1406のソース及び増幅トランジスタ140
8のゲートが接続されている。
駆動は、まず第1のリセット線1461の電位(RST1)が高電位になり、第1のリセ
ットトランジスタ1406がオンする。これで、信号電荷蓄積部1410の電位(FD)
がVDDまで持ち上がる。第1のリセット線1461の電位(RST1)が低電位になり
、第1のリセットトランジスタ1406がオフしても電流パスがなければ信号電荷蓄積部
1410の電位(FD)はVDDに保持される。次に、第1の転送スイッチ線1451の
電位(TRF1)が高電位になり、第1の転送トランジスタ1414がオンし、第1のフ
ォトダイオード1412に照射されている光に応じた電流が第1のフォトダイオード14
12と第1の転送トランジスタ1414に流れ、信号電荷蓄積部1410の電位(FD)
が放電により低下する。第1の転送スイッチ線1451電位(TRF1)が低電位になる
と第1の転送トランジスタ1414がオフし、再び電流パスがなくなるため信号電荷蓄積
部1410の電位(FD)は保持される。この電位を第1の増幅トランジスタ1408を
介して垂直出力線1470に出力する。
、第1のリセットトランジスタ1406がオンする。これで、信号電荷蓄積部1410の
電位(FD)がVDDまで持ち上がる。第1のリセット線1461の電位(RST1)が
低電位になり、第1のリセットトランジスタ1406がオフしても電流パスがなければ信
号電荷蓄積部1410の電位(FD)はVDDに保持される。次に、第2の転送スイッチ
線1452の電位(TRF2)が高電位になり、第2の転送トランジスタ1424がオン
し、第2のフォトダイオード1422に照射されている光に応じた電流が第2のフォトダ
イオード1422と第2の転送トランジスタ1424に流れ、信号電荷蓄積部1410の
電位(FD)が放電により低下する。第2の転送スイッチ線1452の電位(TRF2)
が低電位になると第2の転送トランジスタ1424がオフし、再び電流パスがなくなるた
め信号電荷蓄積部1410の電位(FD)は保持される。この電位を第1の増幅トランジ
スタ1408を介して垂直出力線1470に出力する。
、第1のリセットトランジスタ1406がオンする。これで、信号電荷蓄積部1410の
電位(FD)がVDDまで持ち上がる。第1のリセット線1461の電位(RST1)が
低電位になり、第1のリセットトランジスタ1406がオフしても電流パスがなければ信
号電荷蓄積部1410の電位(FD)はVDDに保持される。次に、第3の転送スイッチ
線1453の電位(TRF3)が高電位になり、第3の転送トランジスタ1434がオン
し、第3のフォトダイオード1432に照射されている光に応じた電流が第3のフォトダ
イオード1432と第3の転送トランジスタ1434に流れ、信号電荷蓄積部1410の
電位(FD)が放電により低下する。第3の転送スイッチ線1453の電位(TRF3)
が低電位になると第3の転送トランジスタ1434がオフし、再び電流パスがなくなるた
め信号電荷蓄積部1410の電位は保持される。この電位を第1の増幅トランジスタ14
08を介して垂直出力線1470に出力する。
、第1のリセットトランジスタ1406がオンする。これで、信号電荷蓄積部1410の
電位(FD)がVDDまで持ち上がる。第1のリセット線1461の電位(RST1)が
低電位になり、第1のリセットトランジスタ1406がオフしても電流パスがなければ信
号電荷蓄積部1410の電位(FD)はVDDに保持される。次に、第4の転送スイッチ
線の1454の電位(TRF4)が高電位になり、第4の転送トランジスタ1444がオ
ンし、第4のフォトダイオード1442に照射されている光に応じた電流が第4のフォト
ダイオード1442と第4の転送トランジスタ1444に流れ、信号電荷蓄積部1410
の電位(FD)が放電により低下する。第4の転送スイッチ線1454の電位(TRF4
)が低電位になると第4の転送トランジスタ1444がオフし、再び電流パスがなくなる
ため信号電荷蓄積部1410の電位(FD)は保持される。この電位を第1の増幅トラン
ジスタ1408を介して垂直出力線1470に出力する。5ライン目から8ライン目まで
の駆動については、第2のリセット線の電位(RST2)を制御することで、1ライン目
から4ライン目までと同様に順次駆動される。
、リセット線、リセットトランジスタ、増幅トランジスタを兼用する垂直水平4画素共有
型である。垂直4画素共有型と同じく、トランジスタ及び配線の数を削減することで画素
面積の縮小による微細化や、フォトダイオードの受光面積拡大によってノイズを低減する
ことができる。縦横に隣り合う4個の画素について、各画素の転送トランジスタのドレイ
ン側が電気的に接続され、信号電荷蓄積部1510が形成されており、信号電荷蓄積部1
510にはリセットトランジスタ1506のソース及び増幅トランジスタ1508のゲー
トが接続されている。
目の駆動は、まず第1のリセット線1561の電位(RST1)が高電位になり、第1の
リセットトランジスタ1506がオンする。これで信号電荷蓄積部1510の電位(FD
)がVDDまで持ち上がる。第1のリセット線1561の電位(RST1)が低電位にな
り、第1のリセットトランジスタ1506がオフする。第1のリセットトランジスタ15
06がオフしても電流パスが無ければ信号電荷蓄積部1510の電位(FD)はVDDに
保持される。次に、第1の転送スイッチ線1551の電位(TRF1)が高電位になり、
第1の転送トランジスタ1514がオンし、第1のフォトダイオード1512に照射され
ている光に応じた電流が、第1のフォトダイオード1512と第1の転送トランジスタ1
514に流れ、信号電荷蓄積部1510の電位(FD)が放電により低下する。第1の転
送スイッチ線1551の電位(TRF1)が低電位になると、第1の転送トランジスタ1
514がオフし、再び電流パスがなくなるため信号電荷蓄積部1510の電位(FD)は
保持される。この電位を第1の増幅トランジスタ1508を介して垂直出力線1570に
出力する。
トトランジスタ1506がオンする。これで信号電荷蓄積部1510の電位(FD)がV
DDまで持ち上がる。第1のリセット線1561の電位(RST1)が低電位になり、第
1のリセットトランジスタ1506がオフする。第1のリセットトランジスタ1506が
オフしても電流パスが無ければ信号電荷蓄積部1510の電位(FD)はVDDに保持さ
れる。次に、第2の転送スイッチ線1552の電位(TRF2)が高電位になり、第2の
転送トランジスタ1524がオンし、第2のフォトダイオード1522に照射されている
光に応じた電流が、第2のフォトダイオード1522と第2の転送トランジスタ1524
に流れ、信号電荷蓄積部1510の電位(FD)が放電により低下する。第2の転送スイ
ッチ線1552の電位(TRF2)が低電位になると、第2の転送トランジスタ1524
がオフし、再び電流パスがなくなるため信号電荷蓄積部1510の電位(FD)は保持さ
れる。この電位を第1の増幅トランジスタ1508を介して垂直出力線1570に出力す
る。この2つの動作で1ライン目の画素の出力が順に垂直出力線1570に出力される。
、第1のリセットトランジスタ1506がオンする。これで信号電荷蓄積部1510の電
位(FD)がVDDまで持ち上がる。第1のリセット線1561の電位(RST1)が低
電位になり、第1のリセットトランジスタ1506がオフする。第1のリセットトランジ
スタ1506がオフしても電流パスが無ければ信号電荷蓄積部1510の電位(FD)は
VDDに保持される。次に、第3の転送スイッチ線1553の電位(TRF3)が高電位
になり、第3の転送トランジスタ1534がオンし、第3のフォトダイオード1532に
照射されている光に応じた電流が、第3のフォトダイオード1532と第3の転送トラン
ジスタ1534に流れ、信号電荷蓄積部1510の電位(FD)が放電により低下する。
第3の転送スイッチ線1553の電位(TRF3)が低電位になると、第3の転送トラン
ジスタ1534がオフし、再び電流パスがなくなるため信号電荷蓄積部1510の電位は
保持される。この電位を第1の増幅トランジスタ1508を介して垂直出力線1570に
出力する。
トトランジスタ1506がオンする。これで信号電荷蓄積部1510の電位(FD)がV
DDまで持ち上がる。第1のリセット線1561の電位(RST1)が低電位になり、第
1のリセットトランジスタ1506がオフする。第1のリセットトランジスタ1506が
オフしても電流パスが無ければ信号電荷蓄積部1510の電位(FD)はVDDに保持さ
れる。次に、第4の転送スイッチ線1554の電位(TRF4)が高電位になり、第4の
転送トランジスタ1544がオンし、第4のフォトダイオード1542に照射されている
光に応じた電流が、第4のフォトダイオード1542と第4の転送トランジスタ1544
に流れ、信号電荷蓄積部1510の電位(FD)が放電により低下する。第4の転送スイ
ッチ線1554の電位(TRF4)が低電位になると、第4の転送トランジスタ1544
がオフし、再び電流パスがなくなるため信号電荷蓄積部1510の電位(FD)は保持さ
れる。この電位を第1の増幅トランジスタ1508を介して垂直出力線1570に出力す
る。次に、第2のリセット線1562の電位(RST2)を制御することで、1ライン目
及び2ライン目と同様に3ライン目及び4ライン目の駆動を順次行う。
リセットトランジスタ、増幅トランジスタを兼用する転送スイッチ線共有型である。前述
した画素共有型に更に転送スイッチ線を共有させたもので、トランジスタ及び配線の数を
削減することで画素面積の縮小による微細化や、フォトダイオードの受光面積拡大によっ
てノイズを低減することができる。縦横に隣り合う4個の画素について、各画素の転送ト
ランジスタのドレイン側が電気的に接続され、信号電荷蓄積部が形成されており、信号電
荷蓄積部にはリセットトランジスタのソース及び増幅トランジスタのゲートが接続されて
いる。また、この構成は、垂直方向の位置する2つの転送トランジスタが転送スイッチ線
を共有していることで、水平方向だけでなく、垂直方向にも同時に動くトランジスタがあ
ることを特徴としている。
目、2ライン目の駆動は、まず第1のリセット線1665の電位(RST1)及び第2の
リセット線1666の電位(RST2)が高電位になり、第1のリセットトランジスタ1
616及び第2のリセットトランジスタ1626がオンする。これで第1の信号電荷蓄積
部1610の電位(FD1)及び第2の信号電荷蓄積部1620の電位(FD2)がVD
Dまで持ち上がる。第1のリセット線1665の電位(RST1)及び第2のリセット線
1666の電位(RST2)が低電位となり、第1のリセットトランジスタ1616及び
第2のリセットトランジスタ1626がオフする。第1のリセットトランジスタ1616
及び第2のリセットトランジスタ1626がオフしても電流パスがなければ第1の信号電
荷蓄積部1610の電位(FD1)及び第2の信号電荷蓄積部1620の電位(FD2)
はVDDに保持される。
ンジスタ1614及び第3の転送トランジスタ1634がオンし、第1のフォトダイオー
ド1612及び第3のフォトダイオード1632に照射されている光に応じた電流が第1
のフォトダイオード1612及び第3のフォトダイオード1632と第1の転送トランジ
スタ1614及び第3の転送トランジスタ1634に流れ、第1の信号電荷蓄積部161
0の電位(FD1)及び第2の信号電荷蓄積部1620の電位(FD2)が放電により低
下する。第1の転送スイッチ線1751の電位(RST1)が低電位になると第1の転送
トランジスタ1614及び第3の転送トランジスタ1634がオフし、再び電流パスがな
くなるため第1の信号電荷蓄積部1610の電位(FD1)及び第2の信号電荷蓄積部1
620の電位(FD2)は保持される。これらの電位を第1の増幅トランジスタ1618
を介して第1の垂直出力線1675に出力し、第2の増幅トランジスタ1628を介して
第2の垂直出力線1676に出力する。
の電位(RST2)が高電位になり、第1のリセットトランジスタ1616及び第2のリ
セットトランジスタ1626がオンする。これで第1の信号電荷蓄積部1610の電位(
FD1)及び第2の信号電荷蓄積部1620の電位(FD2)がVDDまで持ち上がる。
第1のリセット線1665の電位(RST1)及び第2のリセット線1666の電位(R
ST2)が低電位になり、第1のリセットトランジスタ1616及び第2のリセットトラ
ンジスタ1626がオフする。第1のリセットトランジスタ1616及び第2のリセット
トランジスタ1626がオフしても電流パスがなければ第1の信号電荷蓄積部1610の
電位(FD1)及び第2の信号電荷蓄積部1620の電位(FD2)はVDDに保持され
る。
転送トランジスタ1624及び第4の転送トランジスタ1644がオンし、第2のフォト
ダイオード1622及び第4のフォトダイオード1642に照射されている光に応じた電
流が第2のフォトダイオード1622及び第4のフォトダイオード1642と第2の転送
トランジスタ1624及び第4の転送トランジスタ1644に流れ、第1の信号電荷蓄積
部1610の電位(FD1)及び第2の信号電荷蓄積部1620の電位(FD2)が放電
により低下する。第2の転送スイッチ線1752の電位(TRF2)が低電位になると第
2の転送トランジスタ1624及び第4の転送トランジスタ1644がオフし、再び電流
パスがなくなるため第1の信号電荷蓄積部1610の電位(FD1)及び第2の信号電荷
蓄積部1620の電位(FD2)は保持される。これらの電位を第1の増幅トランジスタ
1618を介して第1の垂直出力線1675に出力し、第2の増幅トランジスタ1628
を介して第2の垂直出力線1676に出力する。これらの動作で1ライン目及び2ライン
目の画素の出力が順に第1の垂直出力線1675及び第2の垂直出力線1676に出力さ
れる。
電位(RST2)及び第3のリセット線1667の電位(RST3)が高電位となり、第
2のリセットトランジスタ1626及び第3のリセットトランジスタ1636がオンする
。これで第2の信号電荷蓄積部1620の電位(FD2)及び第3の信号電荷蓄積部16
30の電位(FD3)がVDDまで持ち上がる。第2のリセット線1666の電位(RS
T2)及び第3のリセット線1667の電位(RST3)が低電位になり、第2のリセッ
トトランジスタ1626及び第3のリセットトランジスタ1636がオフする。第2のリ
セットトランジスタ1626及び第3のリセットトランジスタ1636がオフしても電流
パスがなければ第2の信号電荷蓄積部1620の電位(FD1)及び第3の信号電荷蓄積
部1630の電位(FD2)はVDDに保持される。
転送トランジスタ1654及び第7の転送トランジスタ1674がオンし、第5のフォト
ダイオード1652及び第7のフォトダイオード1672に照射されている光に応じた電
流が第5のフォトダイオード1652及び第7のフォトダイオード1672と第5の転送
トランジスタ1654及び第7の転送トランジスタ1674に流れ、第2の信号電荷蓄積
部1620の電位(FD2)及び第3の信号電荷蓄積部1630の電位(FD3)が放電
により低下する。第3の転送スイッチ線1753の電位(TRF3)が低電位になると第
5の転送トランジスタ1654及び第7の転送トランジスタ1674がオフし、再び電流
パスがなくなるため第2の信号電荷蓄積部1620の電位(FD2)及び第3の信号電荷
蓄積部1630の電位(FD3)は保持される。これらの電位を第2の増幅トランジスタ
1628を介して第2の垂直出力線1676に出力し、第3の増幅トランジスタ1638
を介して第1の垂直出力線1675に出力する。
位(RST3)が高電位となり、第2のリセットトランジスタ1626及び第3のリセッ
トトランジスタ1636がオンする。これで第2の信号電荷蓄積部1620の電位(FD
2)及び第3の信号電荷蓄積部1630の電位(FD3)がVDDまで持ち上がる。第2
のリセット線1666の電位(RST2)及び第3のリセット線1667の電位(RST
3)が低電位となり、第2の第2のリセットトランジスタ1626及び第3のリセットト
ランジスタ1636がオフする。第2のリセットトランジスタ1626及び第3のリセッ
トトランジスタ1636がオフしても電流パスがなければ第2の信号電荷蓄積部1620
の電位(FD2)及び第3の信号電荷蓄積部1630の電位(FD3)はVDDに保持さ
れる。
転送トランジスタ1664及び第8の転送トランジスタ1684がオンし、第6のフォト
ダイオード1662及び第8のフォトダイオード1682に照射されている光に応じた電
流が第6のフォトダイオード1662及び第8のフォトダイオード1682と第6の転送
トランジスタ1664及び第8の転送トランジスタ1684に流れ、第2の信号電荷蓄積
部1620の電位(FD2)及び第3の信号電荷蓄積部1630電位(FD3)が放電に
より低下する。第4の転送スイッチ線1754の電位(TRF4)が低電位になると第6
の転送トランジスタ1664及び第8の転送トランジスタ1684がオフし、再び電流パ
スがなくなるため第2の信号電荷蓄積部1620の電位(FD2)及び第3の信号電荷蓄
積部1630の電位(FD3)は保持される。これらの電位を第2の増幅トランジスタ1
628を介して第2の垂直出力線1676に出力し、第3の増幅トランジスタ1638を
介して第1の垂直出力線1675に出力する。これらの動作で3ライン目、4ライン目の
画素の出力が順に第2の垂直出力線1676及び第1の垂直出力線1675に出力される
。次に第3のリセット線1667の電位(RST3)及び第4のリセット線の電位(RS
T4)を制御することで、3ライン目及び4ライン目と同様に5ライン目及び6ライン目
の駆動を順次行う。
ス2100の両側にリセット端子駆動回路2020、転送端子駆動回路2040が配置さ
れる。図24では画素マトリクス2100の両側に該駆動回路を配置しているが、片側に
該駆動回路を配置しても良い。また、該駆動回路からの信号を出力する配線に対して、垂
直方向に垂直出力線駆動回路2060が配置される。リセット端子駆動回路2020及び
転送端子駆動回路2040は、ロウ(低電位)及びハイ(高電位)の2値出力の駆動回路
であるので、図25で示す様にシフトレジスタ2200とバッファ回路2300の組み合
わせで駆動することができる。これらの駆動回路はバルクトランジスタ、または薄膜トラ
ンジスタで構成することができるが、相補型(CMOS)トランジスタの形成が可能なシ
リコン半導体を用いたバルクトランジスタを用いることが好ましい。
回路2310とアナログスイッチ2400によって構成することができる。各垂直出力線
2120をアナログスイッチ2400によって選択し、映像出力線2500に映像信号を
出力する。アナログスイッチ2400はシフトレジスタ2210とバッファ回路2310
で順次選択していくものとする。垂直出力線駆動回路2060はバルクトランジスタ、ま
たは薄膜トランジスタで構成することができるが、相補型トランジスタの形成が可能なシ
リコン半導体を用いたバルクトランジスタを用いることが好ましい。
ーターによって構成されたシフトレジスタ2220とインバータによって構成されたバッ
ファ回路2320の例である。シフトレジスタ、バッファ回路はこの回路に限定されるも
のではなく、リセット端子駆動回路2020、転送端子駆動回路2040、垂直出力線駆
動回路2060も上記構成に限定されるものではない。
ことができる。例えば、デジタルカメラ、デジタルビデオカメラ、携帯電話、携帯型ゲー
ム機、携帯情報端末など、画像情報を取得する手段を有する電子機器に用いることができ
る。
101 転送トランジスタ
102 酸化物半導体層
104 ソース電極
106 ドレイン電極
108 ゲート電極
110 光電変換素子
114 p型領域
116 信号電荷蓄積部
118 ゲート絶縁層
121 リセットトランジスタ
122 酸化物半導体層
124 ソース電極
126 ドレイン電極
128 ゲート電極
131 増幅トランジスタ
136 ゲート絶縁層
138 ゲート電極
140 絶縁膜
142 保護絶縁層
151 配線層
132a n型領域
132b n型領域
138a 導電層
138b 導電層
201 トランジスタ
204 ソース電極
210 光電変換素子
301 トランジスタ
304 ソース電極
305 バッファ層
306 ドレイン電極
310 光電変換素子
112 n型領域
401 転送トランジスタ
421 リセットトランジスタ
431 増幅トランジスタ
441 絶縁層
450 窒素雰囲気下
501 転送トランジスタ
510 光電変換素子
516 信号電荷蓄積部
521 リセットトランジスタ
531 増幅トランジスタ
540 容量電極
541 絶縁膜
600 レンズ
602 カラーフィルタ
604 配線層
606 層間絶縁膜
608 光電変換素子
610 レンズ
612 カラーフィルタ
618 光電変換素子
1002 フォトダイオード
1004 転送トランジスタ
1006 リセットトランジスタ
1008 増幅トランジスタ
1010 信号電荷蓄積部
1100 電源線
1110 リセット電源線
1120 垂直出力線
1210 信号電荷蓄積部
1212 フォトダイオード
1214 転送トランジスタ
1216 リセットトランジスタ
1218 増幅トランジスタ
1220 垂直出力線
1240 リセット線
1250 転送スイッチ線
1340 リセット線
1350 転送スイッチ線
1406 リセットトランジスタ
1408 増幅トランジスタ
1410 信号電荷蓄積部
1412 フォトダイオード
1414 転送トランジスタ
1422 フォトダイオード
1424 転送トランジスタ
1432 フォトダイオード
1434 転送トランジスタ
1442 フォトダイオード
1444 転送トランジスタ
1451 転送スイッチ線
1452 転送スイッチ線
1453 転送スイッチ線
1454 転送スイッチ線
1461 リセット線
1470 垂直出力線
1506 リセットトランジスタ
1508 増幅トランジスタ
1510 信号電荷蓄積部
1512 フォトダイオード
1514 転送トランジスタ
1522 フォトダイオード
1524 転送トランジスタ
1532 フォトダイオード
1534 転送トランジスタ
1542 フォトダイオード
1544 転送トランジスタ
1551 転送スイッチ線
1552 転送スイッチ線
1553 転送スイッチ線
1554 転送スイッチ線
1561 リセット線
1562 リセット線
1570 垂直出力線
1610 信号電荷蓄積部
1612 フォトダイオード
1614 転送トランジスタ
1616 リセットトランジスタ
1618 増幅トランジスタ
1620 信号電荷蓄積部
1622 フォトダイオード
1624 転送トランジスタ
1626 リセットトランジスタ
1628 増幅トランジスタ
1630 信号電荷蓄積部
1632 フォトダイオード
1634 転送トランジスタ
1636 リセットトランジスタ
1638 増幅トランジスタ
1642 フォトダイオード
1644 転送トランジスタ
1652 フォトダイオード
1654 転送トランジスタ
1662 フォトダイオード
1664 転送トランジスタ
1665 リセット線
1666 リセット線
1667 リセット線
1672 フォトダイオード
1674 転送トランジスタ
1675 垂直出力線
1676 垂直出力線
1682 フォトダイオード
1684 転送トランジスタ
1751 転送スイッチ線
1752 転送スイッチ線
1753 転送スイッチ線
1754 転送スイッチ線
2000 画素部
2020 リセット端子駆動回路
2040 転送端子駆動回路
2060 垂直出力線駆動回路
2100 画素マトリクス
2120 各垂直出力線
2200 シフトレジスタ
2210 シフトレジスタ
2220 シフトレジスタ
2300 バッファ回路
2310 バッファ回路
2320 バッファ回路
2400 アナログスイッチ
2500 映像出力線
Claims (2)
- ダイオードと、
第1のトランジスタと、
第2のトランジスタと、
前記第2のトランジスタ上方の絶縁層と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記ダイオードと電気的に接続され、
前記第1のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第1のトランジスタは、前記絶縁層上方に設けられていることを特徴とする半導体装置。 - ダイオードと、
第1のトランジスタと、
第2のトランジスタと、
第3のトランジスタと、
前記第1のトランジスタ上方又は前記第2のトランジスタ上方の絶縁層と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記ダイオードと電気的に接続され、
前記第1のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第3のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第3のトランジスタは、前記絶縁層上方に設けられていることを特徴とする半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014030243A JP5701416B2 (ja) | 2009-11-06 | 2014-02-20 | 半導体装置 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009255271 | 2009-11-06 | ||
| JP2009255271 | 2009-11-06 | ||
| JP2014030243A JP5701416B2 (ja) | 2009-11-06 | 2014-02-20 | 半導体装置 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010246202A Division JP5485858B2 (ja) | 2009-11-06 | 2010-11-02 | 半導体装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2015028314A Division JP6339508B2 (ja) | 2009-11-06 | 2015-02-17 | イメージセンサの作製方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014099654A true JP2014099654A (ja) | 2014-05-29 |
| JP5701416B2 JP5701416B2 (ja) | 2015-04-15 |
Family
ID=43969866
Family Applications (5)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010246202A Expired - Fee Related JP5485858B2 (ja) | 2009-11-06 | 2010-11-02 | 半導体装置 |
| JP2012274255A Withdrawn JP2013093594A (ja) | 2009-11-06 | 2012-12-17 | 半導体装置 |
| JP2014030243A Active JP5701416B2 (ja) | 2009-11-06 | 2014-02-20 | 半導体装置 |
| JP2015028314A Expired - Fee Related JP6339508B2 (ja) | 2009-11-06 | 2015-02-17 | イメージセンサの作製方法 |
| JP2017080196A Withdrawn JP2017135410A (ja) | 2009-11-06 | 2017-04-14 | イメージセンサ |
Family Applications Before (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010246202A Expired - Fee Related JP5485858B2 (ja) | 2009-11-06 | 2010-11-02 | 半導体装置 |
| JP2012274255A Withdrawn JP2013093594A (ja) | 2009-11-06 | 2012-12-17 | 半導体装置 |
Family Applications After (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2015028314A Expired - Fee Related JP6339508B2 (ja) | 2009-11-06 | 2015-02-17 | イメージセンサの作製方法 |
| JP2017080196A Withdrawn JP2017135410A (ja) | 2009-11-06 | 2017-04-14 | イメージセンサ |
Country Status (7)
| Country | Link |
|---|---|
| US (4) | US8378391B2 (ja) |
| EP (2) | EP3051588A1 (ja) |
| JP (5) | JP5485858B2 (ja) |
| KR (4) | KR101707159B1 (ja) |
| CN (3) | CN102598269B (ja) |
| TW (5) | TWI594408B (ja) |
| WO (1) | WO2011055626A1 (ja) |
Families Citing this family (165)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR101707159B1 (ko) * | 2009-11-06 | 2017-02-15 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| WO2011055625A1 (en) * | 2009-11-06 | 2011-05-12 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and operating method thereof |
| WO2011058913A1 (en) | 2009-11-13 | 2011-05-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| KR101434948B1 (ko) | 2009-12-25 | 2014-08-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| WO2011077925A1 (en) | 2009-12-25 | 2011-06-30 | Semiconductor Energy Laboratory Co., Ltd. | Method for driving liquid crystal display device |
| KR101866734B1 (ko) | 2009-12-25 | 2018-06-15 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| CN102696109B (zh) | 2010-01-15 | 2015-08-19 | 株式会社半导体能源研究所 | 半导体装置及半导体装置的驱动方法 |
| CN104617105B (zh) | 2010-02-19 | 2018-01-26 | 株式会社半导体能源研究所 | 半导体装置 |
| WO2011102183A1 (en) | 2010-02-19 | 2011-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| KR101823853B1 (ko) * | 2010-03-12 | 2018-02-01 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
| US8664658B2 (en) | 2010-05-14 | 2014-03-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| JP5763474B2 (ja) * | 2010-08-27 | 2015-08-12 | 株式会社半導体エネルギー研究所 | 光センサ |
| JP2012256821A (ja) | 2010-09-13 | 2012-12-27 | Semiconductor Energy Lab Co Ltd | 記憶装置 |
| KR101843559B1 (ko) * | 2010-11-05 | 2018-03-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 기능을 구비한 표시 장치 및 그 구동 방법 |
| US9103724B2 (en) | 2010-11-30 | 2015-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising photosensor comprising oxide semiconductor, method for driving the semiconductor device, method for driving the photosensor, and electronic device |
| DE102011101835A1 (de) * | 2011-05-16 | 2012-11-22 | Arnold & Richter Cine Technik Gmbh & Co. Betriebs Kg | Bildsensor |
| US8610482B2 (en) * | 2011-05-27 | 2013-12-17 | Semiconductor Energy Laboratory Co., Ltd. | Trimming circuit and method for driving trimming circuit |
| CN103290371B (zh) | 2011-06-08 | 2015-02-25 | 株式会社半导体能源研究所 | 溅射靶材、溅射靶材的制造方法及薄膜形成方法 |
| JP6024103B2 (ja) * | 2011-06-30 | 2016-11-09 | ソニー株式会社 | 撮像素子、撮像素子の駆動方法、撮像素子の製造方法、および電子機器 |
| US9200952B2 (en) * | 2011-07-15 | 2015-12-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising a photodetector and an analog arithmetic circuit |
| US8836626B2 (en) * | 2011-07-15 | 2014-09-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving the same |
| KR101962261B1 (ko) * | 2011-07-15 | 2019-03-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 구동 방법 |
| JP6076038B2 (ja) | 2011-11-11 | 2017-02-08 | 株式会社半導体エネルギー研究所 | 表示装置の作製方法 |
| US9076505B2 (en) | 2011-12-09 | 2015-07-07 | Semiconductor Energy Laboratory Co., Ltd. | Memory device |
| JP5954983B2 (ja) * | 2011-12-21 | 2016-07-20 | キヤノン株式会社 | 撮像装置及び放射線撮像システム、並びに撮像装置の製造方法 |
| US8836555B2 (en) * | 2012-01-18 | 2014-09-16 | Semiconductor Energy Laboratory Co., Ltd. | Circuit, sensor circuit, and semiconductor device using the sensor circuit |
| JP6151530B2 (ja) * | 2012-02-29 | 2017-06-21 | 株式会社半導体エネルギー研究所 | イメージセンサ、カメラ、及び監視システム |
| US9208849B2 (en) | 2012-04-12 | 2015-12-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving semiconductor device, and electronic device |
| US9236408B2 (en) * | 2012-04-25 | 2016-01-12 | Semiconductor Energy Laboratory Co., Ltd. | Oxide semiconductor device including photodiode |
| WO2014002330A1 (ja) * | 2012-06-27 | 2014-01-03 | パナソニック株式会社 | 固体撮像装置 |
| JP5965338B2 (ja) * | 2012-07-17 | 2016-08-03 | 出光興産株式会社 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
| TWI821777B (zh) | 2012-09-24 | 2023-11-11 | 日商半導體能源研究所股份有限公司 | 半導體裝置 |
| KR102148549B1 (ko) | 2012-11-28 | 2020-08-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 |
| CN107170767B (zh) | 2013-01-16 | 2021-05-14 | 索尼半导体解决方案公司 | 摄像装置 |
| TWI614813B (zh) * | 2013-01-21 | 2018-02-11 | 半導體能源研究所股份有限公司 | 半導體裝置的製造方法 |
| TWI612321B (zh) | 2013-02-27 | 2018-01-21 | 半導體能源研究所股份有限公司 | 成像裝置 |
| TWI617014B (zh) * | 2013-03-12 | 2018-03-01 | Sony Semiconductor Solutions Corp | Solid-state imaging device, manufacturing method, and electronic device |
| WO2014196107A1 (ja) * | 2013-06-04 | 2014-12-11 | パナソニック株式会社 | 薄膜トランジスタ素子とその製造方法及び表示装置 |
| US9379138B2 (en) | 2013-07-19 | 2016-06-28 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device with drive voltage dependent on external light intensity |
| CN111129039B (zh) * | 2013-12-27 | 2024-04-16 | 株式会社半导体能源研究所 | 发光装置 |
| KR102450562B1 (ko) * | 2014-03-13 | 2022-10-07 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 |
| JP6595750B2 (ja) * | 2014-03-14 | 2019-10-23 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
| TWI657488B (zh) * | 2014-03-20 | 2019-04-21 | 日商半導體能源研究所股份有限公司 | 半導體裝置、具有該半導體裝置的顯示裝置、具有該顯示裝置的顯示模組以及具有該半導體裝置、該顯示裝置和該顯示模組的電子裝置 |
| TWI656631B (zh) * | 2014-03-28 | 2019-04-11 | 日商半導體能源研究所股份有限公司 | 攝像裝置 |
| JP6635670B2 (ja) * | 2014-04-11 | 2020-01-29 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| US9674470B2 (en) * | 2014-04-11 | 2017-06-06 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, method for driving semiconductor device, and method for driving electronic device |
| CN105097793B (zh) * | 2014-04-22 | 2018-03-16 | 中芯国际集成电路制造(北京)有限公司 | 一种集成电路的设计方法和集成电路 |
| KR102380829B1 (ko) * | 2014-04-23 | 2022-03-31 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 |
| JP6443667B2 (ja) * | 2014-05-23 | 2018-12-26 | パナソニックIpマネジメント株式会社 | 撮像装置 |
| US10157952B2 (en) | 2014-05-23 | 2018-12-18 | Panasonic Intellectual Property Management Co., Ltd. | Imaging device including semiconductor substrate and unit pixel cell |
| JP6260787B2 (ja) | 2014-05-23 | 2018-01-17 | パナソニックIpマネジメント株式会社 | 撮像装置 |
| KR102418666B1 (ko) * | 2014-05-29 | 2022-07-11 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 소자, 전자 기기, 촬상 소자의 구동 방법, 및 전자 기기의 구동 방법 |
| KR20240118897A (ko) | 2014-06-09 | 2024-08-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 |
| US9881954B2 (en) | 2014-06-11 | 2018-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device |
| TW202243228A (zh) | 2014-06-27 | 2022-11-01 | 日商半導體能源研究所股份有限公司 | 攝像裝置及電子裝置 |
| US9729809B2 (en) | 2014-07-11 | 2017-08-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method of semiconductor device or electronic device |
| KR102223678B1 (ko) * | 2014-07-25 | 2021-03-08 | 삼성디스플레이 주식회사 | 표시장치용 백플레인 및 그 제조 방법 |
| WO2016030801A1 (en) * | 2014-08-29 | 2016-03-03 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| KR102393272B1 (ko) * | 2014-09-02 | 2022-05-03 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 및 전자 기기 |
| WO2016046685A1 (en) * | 2014-09-26 | 2016-03-31 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device |
| JP6570417B2 (ja) * | 2014-10-24 | 2019-09-04 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| US9761730B2 (en) | 2014-10-29 | 2017-09-12 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US9584707B2 (en) | 2014-11-10 | 2017-02-28 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US9548327B2 (en) | 2014-11-10 | 2017-01-17 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device having a selenium containing photoelectric conversion layer |
| US9773832B2 (en) | 2014-12-10 | 2017-09-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic device |
| US10522693B2 (en) | 2015-01-16 | 2019-12-31 | Semiconductor Energy Laboratory Co., Ltd. | Memory device and electronic device |
| WO2016120742A1 (ja) * | 2015-01-27 | 2016-08-04 | 株式会社半導体エネルギー研究所 | 乗員保護装置 |
| TWI792065B (zh) | 2015-01-30 | 2023-02-11 | 日商半導體能源研究所股份有限公司 | 成像裝置及電子裝置 |
| JP6688116B2 (ja) * | 2015-03-24 | 2020-04-28 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| US9685476B2 (en) | 2015-04-03 | 2017-06-20 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US9716852B2 (en) | 2015-04-03 | 2017-07-25 | Semiconductor Energy Laboratory Co., Ltd. | Broadcast system |
| US10389961B2 (en) * | 2015-04-09 | 2019-08-20 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US10170565B2 (en) | 2015-04-22 | 2019-01-01 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device, method for driving imaging device, and electronic device |
| US9848146B2 (en) | 2015-04-23 | 2017-12-19 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| JP6499006B2 (ja) * | 2015-05-07 | 2019-04-10 | 株式会社半導体エネルギー研究所 | 撮像装置 |
| US9912897B2 (en) | 2015-05-11 | 2018-03-06 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US11728356B2 (en) | 2015-05-14 | 2023-08-15 | Semiconductor Energy Laboratory Co., Ltd. | Photoelectric conversion element and imaging device |
| KR102553553B1 (ko) | 2015-06-12 | 2023-07-10 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치, 및 그 동작 방법 및 전자 기기 |
| KR102556718B1 (ko) * | 2015-06-19 | 2023-07-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치, 그 제작 방법, 및 전자 기기 |
| US9860465B2 (en) | 2015-06-23 | 2018-01-02 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US9754980B2 (en) | 2015-06-30 | 2017-09-05 | Semiconductor Energy Laboratory Co., Ltd. | Photoelectric conversion element and imaging device |
| TWI713367B (zh) | 2015-07-07 | 2020-12-11 | 日商半導體能源研究所股份有限公司 | 成像裝置及其運作方法 |
| JP6791667B2 (ja) | 2015-07-16 | 2020-11-25 | 株式会社半導体エネルギー研究所 | 撮像装置 |
| JP6986831B2 (ja) * | 2015-07-17 | 2021-12-22 | 株式会社半導体エネルギー研究所 | 半導体装置及び電子機器 |
| US10163948B2 (en) | 2015-07-23 | 2018-12-25 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US9876946B2 (en) | 2015-08-03 | 2018-01-23 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| US10373991B2 (en) | 2015-08-19 | 2019-08-06 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device, operating method thereof, and electronic device |
| US10090344B2 (en) | 2015-09-07 | 2018-10-02 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device, method for operating the same, module, and electronic device |
| KR102618850B1 (ko) * | 2015-09-10 | 2023-12-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치, 모듈, 전자 기기, 및 촬상 장치의 동작 방법 |
| US10896923B2 (en) | 2015-09-18 | 2021-01-19 | Semiconductor Energy Laboratory Co., Ltd. | Method of operating an imaging device with global shutter system |
| US9768109B2 (en) * | 2015-09-22 | 2017-09-19 | Qualcomm Incorporated | Integrated circuits (ICS) on a glass substrate |
| US10109667B2 (en) * | 2015-10-09 | 2018-10-23 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device, module, and electronic device |
| KR20170061602A (ko) | 2015-11-26 | 2017-06-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 전자 기기 |
| US11887537B2 (en) * | 2015-12-03 | 2024-01-30 | Innolux Corporation | Driving circuit of active-matrix organic light-emitting diode with hybrid transistors |
| US10020336B2 (en) | 2015-12-28 | 2018-07-10 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device using three dimentional (3D) integration |
| US10027896B2 (en) | 2016-01-15 | 2018-07-17 | Semiconductor Energy Laboratory Co., Ltd. | Image display system, operation method of the same, and electronic device |
| US9947700B2 (en) | 2016-02-03 | 2018-04-17 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| WO2017137869A1 (en) * | 2016-02-12 | 2017-08-17 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and display device including the semiconductor device |
| US10347681B2 (en) | 2016-02-19 | 2019-07-09 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device |
| US10573621B2 (en) | 2016-02-25 | 2020-02-25 | Semiconductor Energy Laboratory Co., Ltd. | Imaging system and manufacturing apparatus |
| JP7007257B2 (ja) | 2016-03-18 | 2022-01-24 | 株式会社半導体エネルギー研究所 | 撮像装置、モジュール、および電子機器 |
| KR102564851B1 (ko) * | 2016-05-16 | 2023-08-09 | 에스케이하이닉스 주식회사 | 이미지 센서 |
| KR102467872B1 (ko) | 2016-05-17 | 2022-11-16 | 에스케이하이닉스 주식회사 | 수직 채널을 갖는 전달 트랜지스터 및 박막 채널을 갖는 픽셀 트랜지스터들을 포함하는 이미지 센서 |
| KR102458660B1 (ko) | 2016-08-03 | 2022-10-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 전자 기기 |
| WO2018025116A1 (en) | 2016-08-03 | 2018-02-08 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device, imaging module, electronic device, and imaging system |
| KR102583770B1 (ko) * | 2016-09-12 | 2023-10-06 | 삼성디스플레이 주식회사 | 메모리 트랜지스터 및 이를 갖는 표시장치 |
| CN109997229B (zh) * | 2016-12-01 | 2023-06-20 | 索尼半导体解决方案公司 | 固态成像元件及其制造方法以及成像设备 |
| CN108307131B (zh) | 2016-12-27 | 2021-08-03 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| WO2018181716A1 (ja) * | 2017-03-30 | 2018-10-04 | 出光興産株式会社 | ガーネット化合物、酸化物焼結体、酸化物半導体薄膜、薄膜トランジスタ、電子機器、およびイメージセンサー |
| WO2018185587A1 (ja) * | 2017-04-03 | 2018-10-11 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| US11217635B2 (en) | 2017-04-28 | 2022-01-04 | Semiconductor Energy Laboratory Co., Ltd. | Imaging display device and electronic device |
| JP7217227B2 (ja) | 2017-05-02 | 2023-02-02 | 株式会社半導体エネルギー研究所 | 撮像装置、及び電子機器 |
| CN114628425A (zh) | 2017-05-26 | 2022-06-14 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| US11195866B2 (en) | 2017-06-08 | 2021-12-07 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device including photoelectic conversion element and transistor |
| US11302726B2 (en) | 2017-07-14 | 2022-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| JP6598830B2 (ja) * | 2017-08-31 | 2019-10-30 | キヤノン株式会社 | 光電変換装置の製造方法 |
| JP7076971B2 (ja) * | 2017-09-28 | 2022-05-30 | キヤノン株式会社 | 撮像装置およびその製造方法ならびに機器 |
| US10204950B1 (en) * | 2017-09-29 | 2019-02-12 | Taiwan Semiconductor Manufacturing Company Ltd. | SPAD image sensor and associated fabricating method |
| US11600645B2 (en) | 2018-06-21 | 2023-03-07 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device, operation method thereof, and electronic device |
| CN119946458A (zh) * | 2018-07-27 | 2025-05-06 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| CN112534802B (zh) * | 2018-08-03 | 2024-04-30 | 株式会社半导体能源研究所 | 摄像装置的工作方法 |
| JP7350753B2 (ja) * | 2018-09-07 | 2023-09-26 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| CN112703598A (zh) | 2018-09-21 | 2021-04-23 | 株式会社半导体能源研究所 | 摄像装置、其制造方法及电子设备 |
| JP7395490B2 (ja) | 2018-09-28 | 2023-12-11 | 株式会社半導体エネルギー研究所 | 画像処理方法、プログラム、及び撮像装置 |
| JP7383629B2 (ja) | 2018-10-10 | 2023-11-20 | 株式会社半導体エネルギー研究所 | 検査装置 |
| JP7396995B2 (ja) * | 2018-10-11 | 2023-12-12 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| DE112019005101T5 (de) | 2018-10-11 | 2021-07-15 | Semiconductor Energy Laboratory Co., Ltd. | Abbildungsvorrichtung und Authentifizierungsvorrichtung |
| US11997910B2 (en) | 2018-10-11 | 2024-05-28 | Semiconductor Energy Laboratory Co., Ltd. | Sensor device and semiconductor device |
| DE112020000575T5 (de) | 2019-01-29 | 2021-10-28 | Semiconductor Energy Laboratory Co., Ltd. | Abbildungsvorrichtung und elektronisches Gerät |
| KR20220003568A (ko) | 2019-04-29 | 2022-01-10 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치, 그 동작 방법, 및 전자 기기 |
| KR20220017936A (ko) * | 2019-06-07 | 2022-02-14 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| CN113924649A (zh) | 2019-06-14 | 2022-01-11 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| TW202513513A (zh) | 2019-06-14 | 2025-04-01 | 日商半導體能源研究所股份有限公司 | 發光器件、發光裝置、電子裝置及照明設備 |
| JP7634925B2 (ja) | 2019-07-04 | 2025-02-25 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| CN114026692A (zh) | 2019-07-19 | 2022-02-08 | 株式会社半导体能源研究所 | 摄像装置以及电子设备 |
| TWI905105B (zh) | 2019-07-26 | 2025-11-21 | 日商半導體能源研究所股份有限公司 | 攝像裝置及其工作方法及電子裝置 |
| KR102879659B1 (ko) | 2019-08-09 | 2025-10-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 또는 촬상 시스템 |
| KR20220044503A (ko) | 2019-08-09 | 2022-04-08 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 시스템 |
| CN114207828A (zh) | 2019-08-22 | 2022-03-18 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| KR20220063195A (ko) | 2019-09-13 | 2022-05-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치, 촬상 모듈, 전자 기기, 및 촬상 방법 |
| WO2021053449A1 (ja) | 2019-09-20 | 2021-03-25 | 株式会社半導体エネルギー研究所 | 撮像システムおよび電子機器 |
| JPWO2021070000A1 (ja) | 2019-10-11 | 2021-04-15 | ||
| CN110892528A (zh) * | 2019-10-12 | 2020-03-17 | 长江存储科技有限责任公司 | 半导体器件及其制作方法 |
| WO2021090110A1 (ja) | 2019-11-07 | 2021-05-14 | 株式会社半導体エネルギー研究所 | 撮像装置、その動作方法および電子機器 |
| WO2021099889A1 (ja) | 2019-11-22 | 2021-05-27 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| JP2021100025A (ja) * | 2019-12-20 | 2021-07-01 | 株式会社半導体エネルギー研究所 | 撮像装置、撮像装置の駆動方法 |
| WO2021130590A1 (ja) | 2019-12-27 | 2021-07-01 | 株式会社半導体エネルギー研究所 | 撮像装置、および電子機器 |
| WO2021130593A1 (ja) | 2019-12-27 | 2021-07-01 | 株式会社半導体エネルギー研究所 | 撮像システム |
| US12315107B2 (en) | 2020-01-17 | 2025-05-27 | Semiconductor Energy Laboratory Co., Ltd. | Imaging system, driving assistance system, and program |
| WO2021161134A1 (ja) | 2020-02-14 | 2021-08-19 | 株式会社半導体エネルギー研究所 | 撮像装置 |
| WO2021165781A1 (ja) * | 2020-02-20 | 2021-08-26 | 株式会社半導体エネルギー研究所 | 撮像装置、電子機器および移動体 |
| JP7601855B2 (ja) | 2020-03-06 | 2024-12-17 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| KR20220160007A (ko) | 2020-03-27 | 2022-12-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 및 전자 기기 |
| JP7607644B2 (ja) * | 2020-04-17 | 2024-12-27 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| US20230133706A1 (en) * | 2020-04-24 | 2023-05-04 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device |
| CN111277774B (zh) * | 2020-05-06 | 2020-10-16 | 深圳市汇顶科技股份有限公司 | 像素、图像传感器及电子装置 |
| DE112021003951T5 (de) | 2020-07-24 | 2023-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Abbildungsvorrichtung und elektronische Vorrichtung |
| KR20230044228A (ko) | 2020-07-31 | 2023-04-03 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치, 전자 기기, 및 이동체 |
| WO2022043826A1 (ja) | 2020-08-27 | 2022-03-03 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、及び電子機器 |
| TW202215654A (zh) | 2020-09-22 | 2022-04-16 | 日商半導體能源研究所股份有限公司 | 攝像裝置及電子裝置 |
| CN116075943A (zh) | 2020-09-25 | 2023-05-05 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
| US12356786B2 (en) | 2021-04-23 | 2025-07-08 | Samsung Electronics Co., Ltd. | Imaging sensor and display device including the same |
| WO2022263967A1 (ja) | 2021-06-17 | 2022-12-22 | 株式会社半導体エネルギー研究所 | 撮像装置および電子機器 |
| JP2023016007A (ja) | 2021-07-20 | 2023-02-01 | 株式会社半導体エネルギー研究所 | 表示装置および電子装置 |
| EP4446858B1 (en) * | 2023-04-13 | 2025-10-08 | Imec VZW | Charge sensor circuit, a detector array and a method for charge-based sensing |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08330602A (ja) * | 1995-03-27 | 1996-12-13 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
| JP2001160624A (ja) * | 1999-12-02 | 2001-06-12 | Fujitsu Ltd | 薄膜半導体装置 |
| JP2003179220A (ja) * | 2001-10-03 | 2003-06-27 | Toshiba Corp | X線平面検出器 |
| JP2007250862A (ja) * | 2006-03-16 | 2007-09-27 | Seiko Epson Corp | 半導体装置、集積回路、及び電子機器 |
| JP2008198791A (ja) * | 2007-02-13 | 2008-08-28 | Nippon Hoso Kyokai <Nhk> | 有機トランジスタ |
| JP2008536330A (ja) * | 2005-04-13 | 2008-09-04 | シリコンファイル・テクノロジーズ・インコーポレイテッド | 3次元構造を有するイメージセンサの分離型単位画素及びその製造方法 |
| JP2009158528A (ja) * | 2007-12-25 | 2009-07-16 | Sharp Corp | 半導体装置 |
| JP2009535819A (ja) * | 2006-08-31 | 2009-10-01 | マイクロン テクノロジー, インク. | 高性能画像センサのための透明チャネル薄膜トランジスタベースのピクセル |
Family Cites Families (145)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
| JPS63174356A (ja) * | 1987-01-14 | 1988-07-18 | Agency Of Ind Science & Technol | 画像処理用半導体装置 |
| JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
| JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0714079B2 (ja) | 1990-09-10 | 1995-02-15 | 株式会社日立製作所 | 酸化物超電導三端子素子 |
| JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
| KR100265179B1 (ko) | 1995-03-27 | 2000-09-15 | 야마자끼 순페이 | 반도체장치와 그의 제작방법 |
| JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
| DE69631356T2 (de) | 1995-08-02 | 2004-07-15 | Canon K.K. | Halbleiter-Bildaufnehmer mit gemeinsamer Ausgangsleistung |
| DE69635107D1 (de) | 1995-08-03 | 2005-09-29 | Koninkl Philips Electronics Nv | Halbleiteranordnung mit einem transparenten schaltungselement |
| JP3625598B2 (ja) * | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
| FI980551A7 (fi) * | 1998-03-11 | 1999-09-12 | Valtion Teknillinen | Transformoidut mikro-organismit, joilla on parannettuja ominaisuuksia |
| JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
| JP2000150861A (ja) * | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
| JP3276930B2 (ja) * | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
| JP3410976B2 (ja) * | 1998-12-08 | 2003-05-26 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 薄膜及びバルク・シリコン・トランジスタを組み合わせる併合化論理及びメモリ集積回路チップとその形成方法 |
| US6204524B1 (en) | 1999-07-14 | 2001-03-20 | Micron Technology, Inc. | CMOS imager with storage capacitor |
| TW460731B (en) * | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
| US6960817B2 (en) * | 2000-04-21 | 2005-11-01 | Canon Kabushiki Kaisha | Solid-state imaging device |
| JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
| KR20020038482A (ko) * | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
| JP3899236B2 (ja) * | 2001-02-16 | 2007-03-28 | シャープ株式会社 | イメージセンサの製造方法 |
| JP3997731B2 (ja) * | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
| JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
| JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
| JP4090716B2 (ja) * | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
| CN1316634C (zh) | 2001-10-03 | 2007-05-16 | 株式会社东芝 | X光平面检测器 |
| JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
| WO2003040441A1 (fr) | 2001-11-05 | 2003-05-15 | Japan Science And Technology Agency | Film mince monocristallin homologue a super-reseau naturel, procede de preparation et dispositif dans lequel est utilise ledit film mince monocristallin |
| JP4115128B2 (ja) * | 2001-12-26 | 2008-07-09 | キヤノン株式会社 | 光電変換装置及び画像形成システム |
| JP4083486B2 (ja) * | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
| CN1445821A (zh) * | 2002-03-15 | 2003-10-01 | 三洋电机株式会社 | ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法 |
| JP3933591B2 (ja) * | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
| US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
| JP2004022625A (ja) * | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
| US7105868B2 (en) * | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
| US7067843B2 (en) * | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
| KR100677106B1 (ko) | 2002-12-10 | 2007-02-01 | 삼성전자주식회사 | 정보저장매체 및 그 기록/재생방법 |
| JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
| JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
| JP4108633B2 (ja) * | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
| US7262463B2 (en) * | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
| US7115923B2 (en) | 2003-08-22 | 2006-10-03 | Micron Technology, Inc. | Imaging with gate controlled charge storage |
| KR100561003B1 (ko) * | 2003-09-30 | 2006-03-16 | 동부아남반도체 주식회사 | 이미지 센서 및 그 제조방법 |
| JP2005228997A (ja) | 2004-02-13 | 2005-08-25 | Matsushita Electric Ind Co Ltd | 固体撮像装置およびその製造方法 |
| CN102867855B (zh) | 2004-03-12 | 2015-07-15 | 独立行政法人科学技术振兴机构 | 薄膜晶体管及其制造方法 |
| US7282782B2 (en) * | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
| US7297977B2 (en) * | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
| US7145174B2 (en) * | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
| US7211825B2 (en) * | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
| JP2006100760A (ja) * | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
| US7285501B2 (en) * | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
| US7427776B2 (en) * | 2004-10-07 | 2008-09-23 | Hewlett-Packard Development Company, L.P. | Thin-film transistor and methods |
| US7298084B2 (en) * | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
| JP2006165530A (ja) * | 2004-11-10 | 2006-06-22 | Canon Inc | センサ及び非平面撮像装置 |
| JP5118810B2 (ja) | 2004-11-10 | 2013-01-16 | キヤノン株式会社 | 電界効果型トランジスタ |
| CA2585190A1 (en) * | 2004-11-10 | 2006-05-18 | Canon Kabushiki Kaisha | Amorphous oxide and field effect transistor |
| JP5126729B2 (ja) | 2004-11-10 | 2013-01-23 | キヤノン株式会社 | 画像表示装置 |
| US7791072B2 (en) * | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
| US7453065B2 (en) * | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
| JP5138163B2 (ja) | 2004-11-10 | 2013-02-06 | キヤノン株式会社 | 電界効果型トランジスタ |
| RU2358355C2 (ru) * | 2004-11-10 | 2009-06-10 | Кэнон Кабусики Кайся | Полевой транзистор |
| CN101057333B (zh) * | 2004-11-10 | 2011-11-16 | 佳能株式会社 | 发光器件 |
| US7829444B2 (en) * | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
| US7863611B2 (en) * | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
| US7579224B2 (en) * | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
| TWI569441B (zh) * | 2005-01-28 | 2017-02-01 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| TWI505473B (zh) * | 2005-01-28 | 2015-10-21 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| US7858451B2 (en) * | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
| US7948171B2 (en) * | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
| US20060197092A1 (en) * | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
| US8681077B2 (en) * | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
| US7739390B2 (en) * | 2005-03-23 | 2010-06-15 | Cisco Technology, Inc. | Method and apparatus for achieving optimal transfer times in a peer-to-peer network |
| WO2006105077A2 (en) * | 2005-03-28 | 2006-10-05 | Massachusetts Institute Of Technology | Low voltage thin film transistor with high-k dielectric material |
| US7645478B2 (en) * | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
| US8300031B2 (en) * | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
| JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
| JP2006345330A (ja) * | 2005-06-10 | 2006-12-21 | Hitachi Medical Corp | 撮像装置 |
| US7402506B2 (en) * | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
| US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
| US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
| FR2888989B1 (fr) * | 2005-07-21 | 2008-06-06 | St Microelectronics Sa | Capteur d'images |
| KR100711890B1 (ko) * | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
| JP2007059128A (ja) * | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
| JP4850457B2 (ja) * | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
| JP5116225B2 (ja) * | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
| JP4560502B2 (ja) | 2005-09-06 | 2010-10-13 | キヤノン株式会社 | 電界効果型トランジスタ |
| JP2007073705A (ja) * | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
| JP4280736B2 (ja) * | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
| CN101258607B (zh) * | 2005-09-06 | 2011-01-05 | 佳能株式会社 | 使用非晶氧化物膜作为沟道层的场效应晶体管、使用非晶氧化物膜作为沟道层的场效应晶体管的制造方法、以及非晶氧化物膜的制造方法 |
| EP1998373A3 (en) * | 2005-09-29 | 2012-10-31 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method thereof |
| JP5037808B2 (ja) * | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
| KR20090130089A (ko) * | 2005-11-15 | 2009-12-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 다이오드 및 액티브 매트릭스 표시장치 |
| TWI292281B (en) * | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
| US7867636B2 (en) * | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
| JP4977478B2 (ja) * | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
| US7576394B2 (en) * | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
| TWI349042B (en) * | 2006-02-09 | 2011-09-21 | Sputtering system providing large area sputtering and plasma-assisted reactive gas dissociation | |
| US7977169B2 (en) * | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
| US7419844B2 (en) * | 2006-03-17 | 2008-09-02 | Sharp Laboratories Of America, Inc. | Real-time CMOS imager having stacked photodiodes fabricated on SOI wafer |
| JP5110803B2 (ja) * | 2006-03-17 | 2012-12-26 | キヤノン株式会社 | 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法 |
| US20070215945A1 (en) | 2006-03-20 | 2007-09-20 | Canon Kabushiki Kaisha | Light control device and display |
| KR20070101595A (ko) * | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
| US20070252928A1 (en) * | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
| JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
| FR2904143A1 (fr) * | 2006-07-24 | 2008-01-25 | St Microelectronics Sa | Capteur d'images eclaire par la face arriere a temperature de substrat uniforme |
| JP4609797B2 (ja) * | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
| JP4999400B2 (ja) * | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
| JP4332545B2 (ja) * | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
| JP4274219B2 (ja) * | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
| JP5164357B2 (ja) * | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
| US7622371B2 (en) * | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
| US7916195B2 (en) | 2006-10-13 | 2011-03-29 | Sony Corporation | Solid-state imaging device, imaging apparatus and camera |
| JP4479736B2 (ja) * | 2007-03-02 | 2010-06-09 | ソニー株式会社 | 撮像装置およびカメラ |
| US7772021B2 (en) * | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
| JP2008140684A (ja) * | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
| JP5105842B2 (ja) * | 2006-12-05 | 2012-12-26 | キヤノン株式会社 | 酸化物半導体を用いた表示装置及びその製造方法 |
| KR101303578B1 (ko) * | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
| US8207063B2 (en) * | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
| TWI478347B (zh) | 2007-02-09 | 2015-03-21 | 出光興產股份有限公司 | A thin film transistor, a thin film transistor substrate, and an image display device, and an image display device, and a semiconductor device |
| KR100851215B1 (ko) * | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
| CN101680081B (zh) * | 2007-03-20 | 2012-10-31 | 出光兴产株式会社 | 溅射靶、氧化物半导体膜及半导体器件 |
| US8158974B2 (en) * | 2007-03-23 | 2012-04-17 | Idemitsu Kosan Co., Ltd. | Semiconductor device, polycrystalline semiconductor thin film, process for producing polycrystalline semiconductor thin film, field effect transistor, and process for producing field effect transistor |
| US7795613B2 (en) * | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
| KR101325053B1 (ko) * | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
| KR20080094300A (ko) * | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
| KR101334181B1 (ko) * | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
| WO2008133345A1 (en) * | 2007-04-25 | 2008-11-06 | Canon Kabushiki Kaisha | Oxynitride semiconductor |
| KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
| JP5361249B2 (ja) * | 2007-05-31 | 2013-12-04 | キヤノン株式会社 | 酸化物半導体を用いた薄膜トランジスタの製造方法 |
| WO2009031377A1 (ja) | 2007-09-03 | 2009-03-12 | National University Corporation University Of Toyama | 二重自己整合プロセスによる多重チャネル自己整合トランジスタ及びその製造方法 |
| KR20090040158A (ko) * | 2007-10-19 | 2009-04-23 | 삼성전자주식회사 | 투명한 트랜지스터를 구비한 시모스 이미지 센서 |
| JP5215158B2 (ja) * | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
| JP5213458B2 (ja) | 2008-01-08 | 2013-06-19 | キヤノン株式会社 | アモルファス酸化物及び電界効果型トランジスタ |
| JP2009206508A (ja) * | 2008-01-31 | 2009-09-10 | Canon Inc | 薄膜トランジスタ及び表示装置 |
| JP4623179B2 (ja) * | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
| JP5451280B2 (ja) * | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
| KR101776955B1 (ko) * | 2009-02-10 | 2017-09-08 | 소니 주식회사 | 고체 촬상 장치와 그 제조 방법, 및 전자 기기 |
| JP4835710B2 (ja) | 2009-03-17 | 2011-12-14 | ソニー株式会社 | 固体撮像装置、固体撮像装置の製造方法、固体撮像装置の駆動方法、及び電子機器 |
| WO2011055625A1 (en) | 2009-11-06 | 2011-05-12 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and operating method thereof |
| KR101707159B1 (ko) * | 2009-11-06 | 2017-02-15 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
-
2010
- 2010-10-12 KR KR1020127014506A patent/KR101707159B1/ko not_active Expired - Fee Related
- 2010-10-12 KR KR1020137017757A patent/KR101488521B1/ko active Active
- 2010-10-12 WO PCT/JP2010/068234 patent/WO2011055626A1/en not_active Ceased
- 2010-10-12 EP EP16160377.4A patent/EP3051588A1/en not_active Ceased
- 2010-10-12 EP EP10828186.6A patent/EP2497111B1/en not_active Not-in-force
- 2010-10-12 CN CN201080050573.5A patent/CN102598269B/zh active Active
- 2010-10-12 CN CN201410531317.8A patent/CN104393007A/zh active Pending
- 2010-10-12 KR KR1020177003692A patent/KR101824123B1/ko active Active
- 2010-10-12 KR KR1020147028425A patent/KR101645680B1/ko active Active
- 2010-10-12 CN CN201410669328.2A patent/CN104485341A/zh active Pending
- 2010-10-27 TW TW105115170A patent/TWI594408B/zh not_active IP Right Cessation
- 2010-10-27 TW TW102124730A patent/TWI509773B/zh active
- 2010-10-27 TW TW106115506A patent/TWI627737B/zh not_active IP Right Cessation
- 2010-10-27 TW TW103134877A patent/TWI544613B/zh not_active IP Right Cessation
- 2010-10-27 TW TW099136691A patent/TWI562330B/zh active
- 2010-11-02 JP JP2010246202A patent/JP5485858B2/ja not_active Expired - Fee Related
- 2010-11-03 US US12/938,400 patent/US8378391B2/en active Active
-
2012
- 2012-12-17 JP JP2012274255A patent/JP2013093594A/ja not_active Withdrawn
-
2013
- 2013-01-03 US US13/733,518 patent/US8916869B2/en active Active
-
2014
- 2014-02-20 JP JP2014030243A patent/JP5701416B2/ja active Active
- 2014-09-29 US US14/500,385 patent/US9331112B2/en active Active
-
2015
- 2015-02-17 JP JP2015028314A patent/JP6339508B2/ja not_active Expired - Fee Related
-
2016
- 2016-04-14 US US15/098,787 patent/US9773814B2/en not_active Expired - Fee Related
-
2017
- 2017-04-14 JP JP2017080196A patent/JP2017135410A/ja not_active Withdrawn
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08330602A (ja) * | 1995-03-27 | 1996-12-13 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
| JP2001160624A (ja) * | 1999-12-02 | 2001-06-12 | Fujitsu Ltd | 薄膜半導体装置 |
| JP2003179220A (ja) * | 2001-10-03 | 2003-06-27 | Toshiba Corp | X線平面検出器 |
| JP2008536330A (ja) * | 2005-04-13 | 2008-09-04 | シリコンファイル・テクノロジーズ・インコーポレイテッド | 3次元構造を有するイメージセンサの分離型単位画素及びその製造方法 |
| JP2007250862A (ja) * | 2006-03-16 | 2007-09-27 | Seiko Epson Corp | 半導体装置、集積回路、及び電子機器 |
| JP2009535819A (ja) * | 2006-08-31 | 2009-10-01 | マイクロン テクノロジー, インク. | 高性能画像センサのための透明チャネル薄膜トランジスタベースのピクセル |
| JP2008198791A (ja) * | 2007-02-13 | 2008-08-28 | Nippon Hoso Kyokai <Nhk> | 有機トランジスタ |
| JP2009158528A (ja) * | 2007-12-25 | 2009-07-16 | Sharp Corp | 半導体装置 |
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7664983B2 (ja) | イメージセンサ | |
| JP6339508B2 (ja) | イメージセンサの作製方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140220 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140701 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140716 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150203 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150217 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5701416 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |