JP2008016747A - トレンチmos型炭化珪素半導体装置およびその製造方法 - Google Patents
トレンチmos型炭化珪素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP2008016747A JP2008016747A JP2006188804A JP2006188804A JP2008016747A JP 2008016747 A JP2008016747 A JP 2008016747A JP 2006188804 A JP2006188804 A JP 2006188804A JP 2006188804 A JP2006188804 A JP 2006188804A JP 2008016747 A JP2008016747 A JP 2008016747A
- Authority
- JP
- Japan
- Prior art keywords
- trench
- layer
- conductivity type
- semiconductor device
- silicon carbide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H10P30/2042—
-
- H10P30/222—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0295—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/252—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
- H10D64/2527—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices for vertical devices wherein the source or drain electrodes are recessed in semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
Landscapes
- Electrodes Of Semiconductors (AREA)
- Junction Field-Effect Transistors (AREA)
Abstract
【構成】第一導電型半導体基板上にこの順に積層される第一導電型ドリフト層、第二導電型ベース層、第一導電型ソース層と、該第一導電型ソース層の表面から前記ドリフト層に達するストライプ状トレンチと、該トレンチ底部には第二導電型層を備えるトレンチMOS型炭化珪素半導体装置において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とがストライプ状トレンチ両端のトレンチ幅方向の側壁面に設けられる第二導電型領域により導電接続されているトレンチMOS型炭化珪素半導体装置とする。
【選択図】 図4−1
Description
特許請求の範囲の請求項4記載の発明によれば、特許請求の範囲の請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、選択マスクとして用いるTaC膜を形成後、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、選択的にエピタキシャルSiC領域を成長させることにより形成するトレンチMOS型炭化珪素半導体装置の製造方法とすることが望ましい。
図1、図2は本発明にかかるトレンチMOS型炭化珪素半導体装置の製造方法を示す半導体基板の要部断面図である。図3は本発明の実施例1にかかるn+型ソース層6へのトレンチパターンを示す平面図である。図4−1は本発明の実施例1にかかる斜めイオン注入の照射方向を示す半導体基板の断面図である。図4−2は本発明の実施例1にかかる半導体基板のn+ソース層の切り欠き領域の拡大斜視図、図5は本発明の実施例2にかかる炭化珪素UMOSFETの半導体基板の要部断面図、図6は本発明の実施例2にかかるイオン注入の照射方向を示す半導体基板の断面図である。図7は本発明の実施例2にかかるTaC膜マスクパターンを示す平面図である。図8は本発明の実施例2にかかる炭化珪素UMOSFETの半導体基板の要部断面図である。
厚み約400μm、不純物濃度1×1018cm−3であって低抵抗のn型4H−SiC基板1と、この基板上に順次、それぞれエピタキシャルSiC成長により形成される、膜厚0.5μm、不純物濃度1×1018cm−3のn+型バッファー層2と、膜厚10μm、不純物濃度1×1016cm−3のn型ドリフト層3と、膜厚0.4μm、不純物濃度1×1017cm−3のn型電流拡散層4と、膜厚1μm、不純物濃度1×1017cm−3のp型ベース層5と、膜厚0.5μm、不純物濃度1×1019cm−3のn+型ソース層6とを主要層とする積層エピタキシャルウエハ(図1−1)を準備する。その後、マスクであるTEOS酸化膜を全面堆積し、フォトリソグラフィ技術によりBHFエッチング液(ふっ酸緩衝液)を用いて図1−2に示すTEOSパターンにする。その後、TEOS酸化膜をマスクとして、n+型ソース層6をRIE法により異方性エッチングして除去してp型ベース層5を選択的に露出させる。マスクとしたTEOS酸化膜をすべて除去すると、図1−2のパターン状にn+ソース層6が残り、その周辺にp型ベース層5が露出することになる。この状態を図1-3に示す。図1−3は図1−2のC−C線における断面図である。この状態で全面にSiC基板に対してp導電型の元素であるAlのイオン注入を行う。イオン注入と活性化後のp+領域5−1の不純物濃度は1×1018cm−3であって、このp+領域の深さは0.3μmである。この状態を、前記同様のC−C線における断面図として図1−4に示す。
2 n+型バッファー層
3 n型ドリフト層3
4 n型電流拡散層
5 p型ベース層
6 n+型ソース層
7 トレンチ
8 ゲート酸化膜
9 ソース電極
10 ドレイン電極
11 ゲート電極
12 p+SiC領域(p+領域)
13 トレンチ底部p+層
14 TaC層
15 p+エピタキシャルSiC領域。
Claims (4)
- 第一導電型半導体基板上にこの順に積層される第一導電型ドリフト層、第二導電型ベース層、第一導電型ソース層と、該第一導電型ソース層の表面から前記ドリフト層に達するストライプ状トレンチと、このストライプ状トレンチ側壁にはゲート酸化膜を介してゲート電極を有し、該トレンチ底部には第二導電型層を備えるトレンチMOS型炭化珪素半導体装置において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とがストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面に設けられる第二導電型領域により導電接続されていることを特徴とするトレンチMOS型炭化珪素半導体装置。
- 請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、第二導電型領域を形成するイオン種をイオン注入して形成することを特徴とするトレンチMOS型炭化珪素半導体装置の製造方法。
- 前記イオン注入が半導体基板の主面に垂直および傾斜方向から注入するイオン注入法であることを特徴とする請求項2記載のトレンチMOS型炭化珪素半導体装置の製造方法。
- 請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、選択マスクとして用いるTaC膜を形成後、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、選択的にエピタキシャルSiC領域を成長させることにより形成することを特徴とする炭化珪素半導体装置の製造方法。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006188804A JP2008016747A (ja) | 2006-07-10 | 2006-07-10 | トレンチmos型炭化珪素半導体装置およびその製造方法 |
| DE102007023885.3A DE102007023885B4 (de) | 2006-07-10 | 2007-05-23 | Siliziumcarbid-Halbleitervorrichtung vom Graben-MOS-Typ und Verfahren zur Herstellung derselben |
| US11/775,123 US7595238B2 (en) | 2006-07-10 | 2007-07-09 | Trench MOS type silicon carbide semiconductor device and method for manufacturing the same |
| US12/461,713 US7732861B2 (en) | 2006-07-10 | 2009-08-21 | Trench MOS type silicon carbide semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006188804A JP2008016747A (ja) | 2006-07-10 | 2006-07-10 | トレンチmos型炭化珪素半導体装置およびその製造方法 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012173521A Division JP5556862B2 (ja) | 2012-08-06 | 2012-08-06 | トレンチmos型炭化珪素半導体装置の製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008016747A true JP2008016747A (ja) | 2008-01-24 |
Family
ID=38825421
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006188804A Withdrawn JP2008016747A (ja) | 2006-07-10 | 2006-07-10 | トレンチmos型炭化珪素半導体装置およびその製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US7595238B2 (ja) |
| JP (1) | JP2008016747A (ja) |
| DE (1) | DE102007023885B4 (ja) |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013214661A (ja) * | 2012-04-03 | 2013-10-17 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
| EP3002777A2 (en) | 2014-10-03 | 2016-04-06 | Renesas Electronics Corporation | Semiconductor device and manufacturing method thereof |
| JPWO2015049815A1 (ja) * | 2013-10-04 | 2017-03-09 | 三菱電機株式会社 | 炭化珪素半導体装置 |
| JP2017050516A (ja) * | 2015-09-04 | 2017-03-09 | 株式会社豊田中央研究所 | 炭化珪素半導体装置 |
| JP2017063082A (ja) * | 2015-09-24 | 2017-03-30 | トヨタ自動車株式会社 | 絶縁ゲート型スイッチング素子とその製造方法 |
| US9728599B1 (en) | 2016-05-10 | 2017-08-08 | Fuji Electric Co., Ltd. | Semiconductor device |
| US10008592B1 (en) | 2016-12-28 | 2018-06-26 | Fuji Electric Co., Ltd. | Semiconductor device |
| WO2024042814A1 (ja) * | 2022-08-26 | 2024-02-29 | 株式会社デンソー | 電界効果トランジスタ |
Families Citing this family (32)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5017865B2 (ja) * | 2006-01-17 | 2012-09-05 | 富士電機株式会社 | 半導体装置 |
| JP5132123B2 (ja) * | 2006-11-01 | 2013-01-30 | 株式会社東芝 | 電力用半導体素子 |
| US8384152B2 (en) * | 2007-09-20 | 2013-02-26 | Rohm Co., Ltd. | Semiconductor device having trench gate VDMOSFET and method of manufacturing the same |
| IT1401754B1 (it) * | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato e relativo metodo di fabbricazione. |
| IT1401756B1 (it) * | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato con struttura di terminazione di bordo e relativo metodo di fabbricazione. |
| IT1401755B1 (it) | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato a conduzione verticale e relativo metodo di fabbricazione. |
| CN102184960B (zh) * | 2011-04-22 | 2016-07-27 | 上海华虹宏力半导体制造有限公司 | 功率金属氧化物半导体场效应管及其形成方法 |
| JP5582112B2 (ja) * | 2011-08-24 | 2014-09-03 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
| JP5878331B2 (ja) * | 2011-10-18 | 2016-03-08 | トヨタ自動車株式会社 | 半導体装置及びその製造方法 |
| JP6077380B2 (ja) * | 2013-04-24 | 2017-02-08 | トヨタ自動車株式会社 | 半導体装置 |
| DE102013209256A1 (de) * | 2013-05-17 | 2014-11-20 | Robert Bosch Gmbh | Metall-Oxid-Halbleiter-Feldeffekttransistor und Verfahren zur Herstellung eines Metall-Oxid-Halbleiter-Feldeffekttransistors |
| US9024328B2 (en) | 2013-07-02 | 2015-05-05 | General Electric Company | Metal-oxide-semiconductor (MOS) devices with increased channel periphery and methods of manufacture |
| US9748341B2 (en) | 2013-07-02 | 2017-08-29 | General Electric Company | Metal-oxide-semiconductor (MOS) devices with increased channel periphery |
| US9331197B2 (en) | 2013-08-08 | 2016-05-03 | Cree, Inc. | Vertical power transistor device |
| US20150084063A1 (en) * | 2013-09-20 | 2015-03-26 | Cree, Inc. | Semiconductor device with a current spreading layer |
| US10868169B2 (en) | 2013-09-20 | 2020-12-15 | Cree, Inc. | Monolithically integrated vertical power transistor and bypass diode |
| US10600903B2 (en) | 2013-09-20 | 2020-03-24 | Cree, Inc. | Semiconductor device including a power transistor device and bypass diode |
| US9318597B2 (en) | 2013-09-20 | 2016-04-19 | Cree, Inc. | Layout configurations for integrating schottky contacts into a power transistor device |
| US9425327B2 (en) | 2013-11-18 | 2016-08-23 | Infineon Technologies Ag | Junction field effect transistor cell with lateral channel region |
| US9548399B2 (en) * | 2013-11-18 | 2017-01-17 | Infineon Technologies Ag | Junction field effect transistor cell with lateral channel region |
| JP6237408B2 (ja) * | 2014-03-28 | 2017-11-29 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
| JP6479615B2 (ja) * | 2015-09-14 | 2019-03-06 | 株式会社東芝 | 半導体装置の製造方法 |
| JP6560141B2 (ja) * | 2016-02-26 | 2019-08-14 | トヨタ自動車株式会社 | スイッチング素子 |
| JP6658406B2 (ja) * | 2016-08-31 | 2020-03-04 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
| JP6822088B2 (ja) * | 2016-11-15 | 2021-01-27 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
| JP6806925B2 (ja) | 2017-04-04 | 2021-01-06 | シグニファイ ホールディング ビー ヴィSignify Holding B.V. | 固体光エミッタパッケージ、ランプ、照明器具、及び固体光エミッタパッケージの製造方法 |
| US20190386124A1 (en) * | 2018-06-13 | 2019-12-19 | Purdue Research Foundation | Mos devices with increased short circuit robustness |
| DE102019207758A1 (de) | 2019-05-27 | 2020-12-03 | Robert Bosch Gmbh | Transistorzelle mit implantiertem Aufweitungsgebiet |
| US11158703B2 (en) * | 2019-06-05 | 2021-10-26 | Microchip Technology Inc. | Space efficient high-voltage termination and process for fabricating same |
| US11171643B1 (en) | 2020-05-29 | 2021-11-09 | Analog Devices International Unlimited Company | SiC gate drive control with trench FETs from high dV\dT at drain source |
| US20220416067A1 (en) * | 2021-06-29 | 2022-12-29 | Solaredge Technologies Ltd. | Barrier Modulating Transistor |
| CN113838910A (zh) * | 2021-08-24 | 2021-12-24 | 深圳深爱半导体股份有限公司 | 功率器件及制备方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001511315A (ja) * | 1997-02-07 | 2001-08-07 | クーパー,ジェームズ・アルバート,ジュニアー | シリコン・カーバイド・パワー・トランジスタの最大電圧を増大させるための構造 |
| US6570185B1 (en) * | 1997-02-07 | 2003-05-27 | Purdue Research Foundation | Structure to reduce the on-resistance of power transistors |
| JP2005093479A (ja) * | 2003-09-12 | 2005-04-07 | Shindengen Electric Mfg Co Ltd | 半導体装置、半導体装置の製造方法 |
| JP2005236267A (ja) * | 2004-01-23 | 2005-09-02 | Toshiba Corp | 半導体装置 |
| JP2006313787A (ja) * | 2005-05-06 | 2006-11-16 | Sumitomo Electric Ind Ltd | 終端構造を有する半導体装置およびその製造方法 |
| JP2007242852A (ja) * | 2006-03-08 | 2007-09-20 | Toyota Motor Corp | 絶縁ゲート型半導体装置およびその製造方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1098188A (ja) | 1996-08-01 | 1998-04-14 | Kansai Electric Power Co Inc:The | 絶縁ゲート半導体装置 |
| US6342709B1 (en) | 1997-12-10 | 2002-01-29 | The Kansai Electric Power Co., Inc. | Insulated gate semiconductor device |
| JP3711906B2 (ja) | 2001-08-29 | 2005-11-02 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
| US6855981B2 (en) | 2001-08-29 | 2005-02-15 | Denso Corporation | Silicon carbide power device having protective diode |
| JP4153811B2 (ja) | 2002-03-25 | 2008-09-24 | 株式会社東芝 | 高耐圧半導体装置及びその製造方法 |
| US6855970B2 (en) | 2002-03-25 | 2005-02-15 | Kabushiki Kaisha Toshiba | High-breakdown-voltage semiconductor device |
| DE10312911B4 (de) * | 2003-03-22 | 2008-09-25 | Infineon Technologies Ag | Halbleiterbauelement mit platzsparendem Randabschluss |
| JP3964819B2 (ja) * | 2003-04-07 | 2007-08-22 | 株式会社東芝 | 絶縁ゲート型半導体装置 |
| JP4777630B2 (ja) | 2004-09-21 | 2011-09-21 | 株式会社日立製作所 | 半導体装置 |
| US20060226204A1 (en) * | 2005-04-06 | 2006-10-12 | 3M Innovative Properties Company | File folder management system |
-
2006
- 2006-07-10 JP JP2006188804A patent/JP2008016747A/ja not_active Withdrawn
-
2007
- 2007-05-23 DE DE102007023885.3A patent/DE102007023885B4/de not_active Expired - Fee Related
- 2007-07-09 US US11/775,123 patent/US7595238B2/en not_active Expired - Fee Related
-
2009
- 2009-08-21 US US12/461,713 patent/US7732861B2/en not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001511315A (ja) * | 1997-02-07 | 2001-08-07 | クーパー,ジェームズ・アルバート,ジュニアー | シリコン・カーバイド・パワー・トランジスタの最大電圧を増大させるための構造 |
| US6570185B1 (en) * | 1997-02-07 | 2003-05-27 | Purdue Research Foundation | Structure to reduce the on-resistance of power transistors |
| JP2005093479A (ja) * | 2003-09-12 | 2005-04-07 | Shindengen Electric Mfg Co Ltd | 半導体装置、半導体装置の製造方法 |
| JP2005236267A (ja) * | 2004-01-23 | 2005-09-02 | Toshiba Corp | 半導体装置 |
| JP2006313787A (ja) * | 2005-05-06 | 2006-11-16 | Sumitomo Electric Ind Ltd | 終端構造を有する半導体装置およびその製造方法 |
| JP2007242852A (ja) * | 2006-03-08 | 2007-09-20 | Toyota Motor Corp | 絶縁ゲート型半導体装置およびその製造方法 |
Cited By (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013214661A (ja) * | 2012-04-03 | 2013-10-17 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
| JPWO2015049815A1 (ja) * | 2013-10-04 | 2017-03-09 | 三菱電機株式会社 | 炭化珪素半導体装置 |
| EP3002777A2 (en) | 2014-10-03 | 2016-04-06 | Renesas Electronics Corporation | Semiconductor device and manufacturing method thereof |
| US9412819B2 (en) | 2014-10-03 | 2016-08-09 | Renesas Electronics Corporation | Semiconductor device and manufacturing method thereof |
| US9922829B2 (en) | 2014-10-03 | 2018-03-20 | Renesas Electronics Corporation | Semiconductor device and manufacturing method thereof |
| JP2017050516A (ja) * | 2015-09-04 | 2017-03-09 | 株式会社豊田中央研究所 | 炭化珪素半導体装置 |
| JP2017063082A (ja) * | 2015-09-24 | 2017-03-30 | トヨタ自動車株式会社 | 絶縁ゲート型スイッチング素子とその製造方法 |
| CN106558502A (zh) * | 2015-09-24 | 2017-04-05 | 丰田自动车株式会社 | 绝缘栅型开关元件及其制造方法 |
| CN106558502B (zh) * | 2015-09-24 | 2019-11-08 | 丰田自动车株式会社 | 绝缘栅型开关元件及其制造方法 |
| US9728599B1 (en) | 2016-05-10 | 2017-08-08 | Fuji Electric Co., Ltd. | Semiconductor device |
| US10008592B1 (en) | 2016-12-28 | 2018-06-26 | Fuji Electric Co., Ltd. | Semiconductor device |
| WO2024042814A1 (ja) * | 2022-08-26 | 2024-02-29 | 株式会社デンソー | 電界効果トランジスタ |
Also Published As
| Publication number | Publication date |
|---|---|
| DE102007023885A1 (de) | 2008-01-17 |
| DE102007023885B4 (de) | 2016-11-24 |
| US20090315039A1 (en) | 2009-12-24 |
| US20080012026A1 (en) | 2008-01-17 |
| US7732861B2 (en) | 2010-06-08 |
| US7595238B2 (en) | 2009-09-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2008016747A (ja) | トレンチmos型炭化珪素半導体装置およびその製造方法 | |
| US12295156B2 (en) | Semiconductor device including trench gate structure and buried shielding region and method of manufacturing | |
| JP5613995B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| US7157785B2 (en) | Semiconductor device, the method of manufacturing the same, and two-way switching device using the semiconductor devices | |
| US9917184B2 (en) | Semiconductor component that includes a clamping structure and method of manufacturing the semiconductor component | |
| CN114122123B (zh) | 集成高速续流二极管的碳化硅分离栅mosfet及制备方法 | |
| JP4166102B2 (ja) | 高耐圧電界効果型半導体装置 | |
| TWI702722B (zh) | 半導體裝置及半導體裝置之製造方法 | |
| JP5321377B2 (ja) | 電力用半導体装置 | |
| JP2011222681A (ja) | 半導体装置 | |
| US11489047B2 (en) | Semiconductor device and method of manufacturing the same | |
| CN102804385A (zh) | 半导体器件 | |
| US20200020775A1 (en) | Semiconductor device and manufacturing method of the same | |
| WO2012131768A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP2012064741A (ja) | 半導体装置およびその製造方法 | |
| JP5463725B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| WO2023112547A1 (ja) | 半導体装置 | |
| CN115606007A (zh) | 用于功率设备中的电接触区的导电增强层 | |
| JP5556862B2 (ja) | トレンチmos型炭化珪素半導体装置の製造方法 | |
| JP5630552B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| WO2019077877A1 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
| JP2023500880A (ja) | 縦型電界効果トランジスタおよびその形成のための方法 | |
| JP2013251467A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2019096776A (ja) | 半導体装置及びその製造方法 | |
| JP2008078175A (ja) | トレンチmos型炭化珪素半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20080204 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20081216 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20090219 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090515 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20091112 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20110422 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120531 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120605 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120806 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130108 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130404 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20130412 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130507 |
|
| A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20130708 |