[go: up one dir, main page]

JP2008016747A - トレンチmos型炭化珪素半導体装置およびその製造方法 - Google Patents

トレンチmos型炭化珪素半導体装置およびその製造方法 Download PDF

Info

Publication number
JP2008016747A
JP2008016747A JP2006188804A JP2006188804A JP2008016747A JP 2008016747 A JP2008016747 A JP 2008016747A JP 2006188804 A JP2006188804 A JP 2006188804A JP 2006188804 A JP2006188804 A JP 2006188804A JP 2008016747 A JP2008016747 A JP 2008016747A
Authority
JP
Japan
Prior art keywords
trench
layer
conductivity type
semiconductor device
silicon carbide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2006188804A
Other languages
English (en)
Inventor
Takashi Tsuji
崇 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Holdings Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Holdings Ltd filed Critical Fuji Electric Holdings Ltd
Priority to JP2006188804A priority Critical patent/JP2008016747A/ja
Priority to DE102007023885.3A priority patent/DE102007023885B4/de
Priority to US11/775,123 priority patent/US7595238B2/en
Publication of JP2008016747A publication Critical patent/JP2008016747A/ja
Priority to US12/461,713 priority patent/US7732861B2/en
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • H10D30/668Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/01Manufacture or treatment
    • H10D12/031Manufacture or treatment of IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/028Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
    • H10D30/0291Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
    • H10D30/0297Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • H10D62/832Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
    • H10D62/8325Silicon carbide
    • H10P30/2042
    • H10P30/222
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/028Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
    • H10D30/0291Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
    • H10D30/0295Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • H10D62/106Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]  having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
    • H10D62/107Buried supplementary regions, e.g. buried guard rings 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/124Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
    • H10D62/126Top-view geometrical layouts of the regions or the junctions
    • H10D62/127Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • H10D62/156Drain regions of DMOS transistors
    • H10D62/157Impurity concentrations or distributions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/23Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
    • H10D64/251Source or drain electrodes for field-effect devices
    • H10D64/252Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
    • H10D64/2527Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices for vertical devices wherein the source or drain electrodes are recessed in semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/23Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
    • H10D64/251Source or drain electrodes for field-effect devices
    • H10D64/256Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

【目的】トレンチ底部に設けられるp層をアース電位にする必要のあるMOS構造の炭化珪素半導体装置の場合でも、前記トレンチ底部p層に導電接続される電極膜形成を新たに必要とせず、オン抵抗も小さくすることのできるトレンチMOS型炭化珪素半導体装置およびその製造方法を提供すること
【構成】第一導電型半導体基板上にこの順に積層される第一導電型ドリフト層、第二導電型ベース層、第一導電型ソース層と、該第一導電型ソース層の表面から前記ドリフト層に達するストライプ状トレンチと、該トレンチ底部には第二導電型層を備えるトレンチMOS型炭化珪素半導体装置において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とがストライプ状トレンチ両端のトレンチ幅方向の側壁面に設けられる第二導電型領域により導電接続されているトレンチMOS型炭化珪素半導体装置とする。
【選択図】 図4−1

Description

本発明は半導体材料として炭化珪素(以下SiCとも言う)を用い、特にトレンチゲート構造を有するMOSFET、IGBT等の電圧駆動型の(MOS型電力用)炭化珪素半導体装置およびその製造方法に関する。
炭化珪素半導体材料は、シリコン半導体材料と比較して大きなバンドギャップを持つため、高い絶縁破壊電界強度を有する。導通状態における抵抗であるオン抵抗は、その絶縁破壊電界強度の3乗に逆比例するため、例えば広く用いられている4H型と呼ばれる炭化珪素半導体においてはそのオン抵抗をシリコン半導体の数100分の1に抑制することができる。放熱が容易となる大きな熱伝導度の特性ともあいまって、次世代の低損失な電力用半導体装置としての期待が持たれている。近年、炭化珪素ウエハ(半導体基板)の品質向上と大口径化の進展ともあいまって、シリコン半導体装置の特性を大きく上回る金属酸化物半導体電界効果型トランジスタ(MOSFET)、バイポーラトランジスタ、接合型電界効果型トランジスタ(JFET)などの開発が盛んである。中でもMOSFETは、電圧駆動型素子なのでゲート駆動回路が低コストで済むだけでなく、電子あるいは正孔のみの多数キャリア素子であって導通時の素子内にキャリアの蓄積がないので、ターンオフ時にそれらのキャリアを素子外に掃き出す時間を必要とせず、たとえば、電子、正孔の両方が伝導に寄与するバイポーラ型素子と比較して高速スイッチングが可能となる特長を有する。
図9に従来の一般的なトレンチゲート構造を有するUMOSFET(主面に垂直な側壁のトレンチゲートを有するMOSFET、以下同様)の1セルピッチの断面構造を示す。n型低抵抗炭化珪素基板(ドレイン層)21上に、高抵抗n型ドリフト層22、p型ベース層23を順次エピタキシャルSiC成長により形成し、その後、p型ベース層23の表面からイオン注入によりn型ソース領域24を形成する。このような炭化珪素ウエハ30にゲートトレンチ25を形成する。ゲート酸化膜26、ゲート電極27、ソース/ベース電極28、ドレイン電極29を順次形成して完成する。
オフ状態時には、ソース/ベース電極28をアース電位にしておき、ゲート電極27に十分大きな負バイアスを印加すると、ソース領域24とドリフト層22に挟まれたpベース層23のゲート酸化膜26との界面近傍の領域には正孔が誘起された蓄積状態となり、伝導キャリアである電子の経路が遮断されるので電流は流れない。ドレイン電極29に正の高電圧を印加するとpベース層23とドリフト層22間の接合が逆バイアス状態になるので、空乏層がpベース領域23内とドリフト層領域22内に広がり、電流を低く抑えたまま高電圧が維持されている。
また、オン状態時には、ゲート電極27に十分大きい正バイアスを印加するとソース領域24とドリフト層22に挟まれたpベース層23のトレンチ25の表面近傍の領域に電子が誘起された反転状態になり、電子がソース電極28、ソース領域24、pベース層23のゲート酸化膜26に接する反転層(図示せず)、ドリフト層22、基板21、ドレイン電極29の順にキャリアが流れる。
オン状態における抵抗について、構造上、図10に示されるような一般的なDIMOSFETでは加算されるドリフト層32のゲート酸化膜36との界面近傍を電子が移動するときの蓄積層抵抗と、ドリフト層32内のゲート酸化膜36近傍から下方のドレインに向かって流れるときにn型ドリフト層32が両隣のp型ベース層33に挟まれていることによって発生し易いJFET抵抗とが、前記図9に示すトレンチゲート型のUMOSFETでは発生しないという長所がある。このため、DIMOSFETではセルピッチを小さくして行くと、あるセルピッチ距離からJFET抵抗が現れて、オン抵抗が増加するのに対し、UMOSFETではセルピッチを小さくすればするほどオン抵抗が単調に減少するという長所がある。特に約3kV以下の耐圧を持つMOSFETにおいては、MOSチャネル抵抗が無視できないために微細化によるセルピッチの縮小が必須であり、UMOSFETを使用する方が望ましい。
図11にUMOSFETの構造を示す要部断面図と、この断面図に対応するように、破線の枠で示すpn接合部およびMOS構造部について、基板の厚さ方向に縦軸を合わせ、横軸にオフ状態における電界強度を表す電界強度分布図を示す。図11から分かるように、トレンチ底部において酸化膜(SiO膜)26に印加される電界強度が非常に大きくなる。これは、炭化珪素の比誘電率(4H−SiCで9.7)とSiO膜の比誘電率(3.8)との差によるものである。さらに図には示されていないが、トレンチコーナー部の酸化膜にかかる電界強度は、電界集中のためさらに高くなる。図11に示されるpn接合部(23/22間)でのピークの電界強度が炭化珪素の絶縁破壊電界強度に至って破壊を生じるのが理想であるが、UMOSFETの場合には、pn接合(23/22間)がその絶縁破壊電界強度に達する前に、トレンチ底部の酸化膜(SiO膜)26がその絶縁破壊電界強度(約10MV/cm)に先に到達して、理論耐圧より低い電圧で絶縁破壊を起こしてしまう問題がある。シリコン半導体においては、絶縁破壊電界強度が0.2MV/cmと酸化膜の10MV/cmより2桁低いため、ほぼpn接合部で絶縁破壊が起きるが、炭化珪素(4H)の場合では、絶縁破壊電界強度が2MV/cmと大きく、酸化膜(SiO膜)の絶縁破壊電界強度と1桁しか違わないので、酸化膜(SiO膜)での絶縁破壊の問題が顕著になる。
このような問題の対策の一方法として、たとえば、タン(J.Tan)らはトレンチ形成直後に素子全面にAlやBのイオン注入を行い、トレンチ底部のみに不純物濃度1×1018cm−3程度、厚さ0.5μm程度のトレンチ底部p層を形成する工程を経てUMOSFETを作製している(非特許文献1)。そうすることにより、SiC基板表裏をトレンチ底部の位置で切断する断面における電界強度分布は、従来の構造では図11のように酸化膜(SiO膜)26に大きな電界強度がかかっていたものが、図12に示されるようにトレンチ底部のp層(電界緩和層)40により電界が吸収され、酸化膜(SiO膜)26には電界はかからず、酸化膜(SiO膜)26中における絶縁破壊を防いで耐圧の向上が実現される。
トレンチ内面に沿ってp層を形成してサージ吸収用のダイオードを形成する炭化珪素半導体装置に関する記載がある(特許文献1)。また、トレンチ内面に沿ってトレンチ底部にゲート領域のp++コンタクト層を設けて外部から電圧供給可能にすることにより、ゲート抵抗を小さくし、高速スイッチング可能な炭化珪素半導体装置が知られている(特許文献2)。さらにまた、トレンチ底面にp型ゲート層を設けることにより、スイッチオフ特性に優れた高耐圧炭化珪素半導体装置が公開されている(特許文献3)。さらに、UMOSFETのトレンチ内の絶縁層の下部のドリフト層内にドリフト層の導電型とは反対の導電型の電界緩和領域(p領域)を設けることにより、高耐圧化を可能にする発明が知られている(特許文献4)。
特許第3711906号 特開2006−93186号公報 特開2004−6723号公報 特開平10−98188号公報 J.Tan et al., IEEE Electron. Dev. Lett., Vol.19, p.487− (1998)
しかしながら、前記の特許文献4に記載の方法では、トレンチ底部のp層をアース電位にしなければならないため、このp層の表面への取り出し電極が必要になる。そのため、素子加工面(表面)側には、ゲート、ソースおよびトレンチ底部のp層用の3つの電極パッドが必要になる。通常の構造では、ゲート、ソースの2つの電極パッドでよいので、電極パッドが増える分、素子内で電流が流れる活性領域が減り、チップ全体で見た単位面積あたりの抵抗(オン抵抗)が増加すると言う問題がある。また、電極を外部回路に取り出すためのワイヤーボンディング箇所も従来の2箇所から3箇所に増え、工程が増えるという問題もある。
本発明は、以上説明した点に鑑みてなされたものであり、本発明の目的は、トレンチ底部に設けられるトレンチ底部p層をアース電位にする必要のあるMOS構造を有する炭化珪素半導体装置の場合でも、前記トレンチ底部p層に導電接続される電極形成を新たに必要とせず、オン抵抗も小さくすることのできるトレンチMOS型炭化珪素半導体装置およびその製造方法を提供することである。
特許請求の範囲の請求項1記載の発明によれば、第一導電型半導体基板上にこの順に積層される第一導電型ドリフト層、第二導電型ベース層、第一導電型ソース層と、該第一導電型ソース層の表面から前記ドリフト層に達するストライプ状トレンチと、このストライプ状トレンチ側壁にはゲート酸化膜を介してゲート電極を有し、該トレンチ底部には第二導電型層を備えるトレンチMOS型炭化珪素半導体装置において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とがストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面に設けられる第二導電型領域により導電接続されているトレンチMOS型炭化珪素半導体装置とすることにより、前記本発明の目的は達成される。
特許請求の範囲の請求項2記載の発明によれば、特許請求の範囲の請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、第二導電型領域を形成するイオン種をイオン注入して形成するトレンチMOS型炭化珪素半導体装置の製造方法とすることが好ましい。
特許請求の範囲の請求項3記載の発明によれば、前記イオン注入が半導体基板の主面に垂直および傾斜方向から注入するイオン注入法である特許請求の範囲の請求項2記載のトレンチMOS型炭化珪素半導体装置の製造方法とすることがより好ましい。
特許請求の範囲の請求項4記載の発明によれば、特許請求の範囲の請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、選択マスクとして用いるTaC膜を形成後、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、選択的にエピタキシャルSiC領域を成長させることにより形成するトレンチMOS型炭化珪素半導体装置の製造方法とすることが望ましい。
前述した課題を解決するためには、要するにトレンチ底部p層とpベース層をトレンチ内部表面に形成したp領域により導電接続する構造とするのである。その製造方法としては、ストライプ状のトレンチを有するMOSFET基板に、ストライプの少なくとも一端部の短辺側の側壁にp領域を形成するように、アクセプタ元素を斜めからイオン注入することにより導電接続p領域を形成する方法とする。または、ストライプ状のトレンチを有するMOSFET基板にTaC膜を全面に形成した後、トレンチ底部とトレンチの少なくとも一端部の短辺側の側壁部分のみTaC膜を開口した後、TaC膜をマスクとして、導電接続p領域をエピタキシャルSiC成長させて形成する方法とする。
本発明によれば、トレンチ底部に設けられるトレンチ底部p層をアース電位にする必要のあるMOS構造を有する炭化珪素半導体装置の場合でも、前記トレンチ底部p層に導電接続される電極形成を新たに必要とせず、オン抵抗も小さくすることのできるトレンチMOS型炭化珪素半導体装置およびその製造方法を提供することができる。
以下、本発明の実施例について図面を参照しながら、詳細に説明する。
図1、図2は本発明にかかるトレンチMOS型炭化珪素半導体装置の製造方法を示す半導体基板の要部断面図である。図3は本発明の実施例1にかかるn型ソース層6へのトレンチパターンを示す平面図である。図4−1は本発明の実施例1にかかる斜めイオン注入の照射方向を示す半導体基板の断面図である。図4−2は本発明の実施例1にかかる半導体基板のnソース層の切り欠き領域の拡大斜視図、図5は本発明の実施例2にかかる炭化珪素UMOSFETの半導体基板の要部断面図、図6は本発明の実施例2にかかるイオン注入の照射方向を示す半導体基板の断面図である。図7は本発明の実施例2にかかるTaC膜マスクパターンを示す平面図である。図8は本発明の実施例2にかかる炭化珪素UMOSFETの半導体基板の要部断面図である。
以下、本発明にかかるトレンチMOS型炭化珪素半導体装置の製造方法について、図面を用いて詳細に説明する。本発明はその要旨を超えない限り、以下に説明する実施例の記載に限定されるものではない。
厚み約400μm、不純物濃度1×1018cm−3であって低抵抗のn型4H−SiC基板1と、この基板上に順次、それぞれエピタキシャルSiC成長により形成される、膜厚0.5μm、不純物濃度1×1018cm−3のn型バッファー層2と、膜厚10μm、不純物濃度1×1016cm−3のn型ドリフト層3と、膜厚0.4μm、不純物濃度1×1017cm−3のn型電流拡散層4と、膜厚1μm、不純物濃度1×1017cm−3のp型ベース層5と、膜厚0.5μm、不純物濃度1×1019cm−3のn型ソース層6とを主要層とする積層エピタキシャルウエハ(図1−1)を準備する。その後、マスクであるTEOS酸化膜を全面堆積し、フォトリソグラフィ技術によりBHFエッチング液(ふっ酸緩衝液)を用いて図1−2に示すTEOSパターンにする。その後、TEOS酸化膜をマスクとして、n型ソース層6をRIE法により異方性エッチングして除去してp型ベース層5を選択的に露出させる。マスクとしたTEOS酸化膜をすべて除去すると、図1−2のパターン状にnソース層6が残り、その周辺にp型ベース層5が露出することになる。この状態を図1-3に示す。図1−3は図1−2のC−C線における断面図である。この状態で全面にSiC基板に対してp導電型の元素であるAlのイオン注入を行う。イオン注入と活性化後のp領域5−1の不純物濃度は1×1018cm−3であって、このp領域の深さは0.3μmである。この状態を、前記同様のC−C線における断面図として図1−4に示す。
さらに、図2に示すようにn型ソース層6側の主表面からシリコン酸化膜(TEOS酸化膜)をマスクとして、垂直にRIE法によりトレンチ7を形成する。前記TEOSはTetra EthylOxide Silicateの略。このときトレンチ底部の深さは少なくとも電流拡散層4の下端より深くする(図2)。このときのn型ソース層6内の表面に形成されるトレンチ7のパターン形状を図3の平面図に示す。次に、このストライプ状トレンチ7が形成されているウエハ主表面側に、p導電型となるAlを図4−1の矢印線で示す照射方向からイオン注入する。この図4−1は、図3の平面図中のA−Aで示すトレンチ中心を長手方向に沿ってウエハを切断したときの中央部を省略した部分断面図である。図3に示す表面パターンでトレンチ7が形成された積層エピタキシャルウエハに対して、図4−1の矢印線に示すように、垂直イオン注入およびウエハを±45°傾けて行う傾斜イオン注入が合わせて3回実施される。図4−1では便宜上、ウエハを傾けないで、イオン注入方向を示す矢印線を傾ける描画により、前記傾斜イオン注入を示した。この図4−1におけるトレンチ底部で、段差によって低くなっている部分は、図3において、nソース層6の切り欠き領域6−1内のトレンチ部分に相当する。図4−2はこの切り欠き領域6−1内にトレンチ7の端部が形成されていることを示す斜視図である。このときのウエハを傾ける方向はストライプトレンチの長手方向に直角方向を回転軸として傾ける方向である。そうすることによって、トレンチパターン部以外はTEOS酸化膜でマスクされてイオン注入されず、かつ、側壁の大部分を占める、長辺方向の側壁(そのうち、特にはチャネル(反転層)が形成される領域)にもイオン注入されず、前述のように、トレンチ両端の短辺の側壁とトレンチ底部p層13およびnソース層6の切り欠き領域6−1内のトレンチ端部側壁7−1(太線で示す)にのみにイオン注入が行われる。その結果、ゲートしきい値電圧の変動や移動度への影響がほとんどなくなる。図3のストライプ状トレンチの端部にイオン注入されるので、この部分により、トレンチ底部p層13と表面のp領域5−1とが電気的に接続される。すなわち、このイオン注入によりトレンチ端部に形成されるp領域12により、トレンチ底部のpSiC層13と主表面側のpベース領域5およびソース電極9との電気的な接続が可能になり、従来のようにトレンチ底部pSiC層13と電気的に接続される電極膜を新たに設ける必要がなくなる。この後、高温アニールを行って注入Alを電気的に活性化する。その後、ゲート酸化膜8、ソース電極9、ドレイン電極10、ゲート電極11を順次形成して、UMOSFETは完成する(図5)。
実施例2にかかるSiC半導体装置の製造方法は、図2のトレンチ形成工程までは、実施例1と同様である。続くAlのイオン注入はSiCウエハの主表面に対する垂直方向からの照射だけで、SiCウエハを傾けて行う傾斜イオン注入は行わない(図6)。図6は図7に示す平面図中のB−Bにおけるトレンチの中を長手方向に沿って切断した断面図である。この垂直入射イオン注入により、トレンチの底部にのみ、pSiC層13が形成される。その後、SiCウエハの表面側の全面にTa金属をスパッタした後、C中でアニールすることにより形成されるTaC層14をウエハ全面に形成する。さらに、フォトリソグラフィーとBHFウェットエッチングにより図7のように、トレンチの表面パターン7に対応する部分のTaC層14を窓開けして除去し、トレンチ底部pSiC層13を露出させる。続いてpエピタキシャルSiC成長によりpエピタキシャルSiC領域15を形成すると、TaC層14上にはSiCはエピタキシャル成長しないので、図8に示すように、トレンチ底部とトレンチ両短辺の端部において選択成長されたpエピタキシャルSiC領域15が形成され、この選択成長pエピタキシャルSiC領域15により、トレンチ底部のp層13とpベース領域5とを電気的に接続することができる。この後、実施例1と同様に高温アニールを行って注入Alを電気的に活性化する。さらに、ゲート酸化膜8、ソース電極9、ドレイン電極10、ゲート電極11を順次形成して、UMOSFETは完成する(図5)。
以上、実施例1と実施例2に説明したような構造のSiC−UMOSFETとすることにより、トレンチ底部のp層に電気的に接続される電極膜パッドを新たに作る必要がなくなるので、オン抵抗を低減できる。この効果は、電流容量が小さく、電極面積が小さくなるほど顕著になる。たとえば、電流容量が100A(アンペア)のSiC半導体装置では、オン抵抗の低減率が5%であったものが、電流容量が10A(アンペア)のSiC半導体装置では20%ものオン抵抗の低減を実現できた。また、ワイヤーボンディングを行う場所を1デバイスあたり3箇所から2箇所に減らすことができた。
本発明にかかる半導体装置の製造方法を示す半導体基板の要部断面図(その1)、 本発明にかかる半導体装置の製造方法を示す半導体基板の要部断面図(その2)、 本発明にかかる半導体装置の製造方法を示す半導体基板の要部断面図(その3)、 本発明にかかる半導体装置の製造方法を示す半導体基板の要部断面図(その4)、 本発明にかかる半導体装置の製造方法を示す半導体基板の要部断面図(その5)、 本発明の実施例1にかかるトレンチパターン平面図、 本発明の実施例1にかかる斜めイオン注入を示す半導体基板の断面図、 本発明の実施例1にかかる半導体基板のnソース層の切り欠き領域の拡大斜視図、 本発明の実施例2にかかるUMOSFETの半導体基板の要部断面図、 本発明の実施例2にかかるイオン注入の照射方向を示す半導体基板の断面図、 本発明の実施例2にかかるTaC膜パターンを示す平面図、 本発明の実施例2にかかる半導体基板の要部断面図、 従来の一般的なUMOSFETの1セルピッチの断面図、 従来の一般的なMOSFETの断面図、 UMOSFETの電界強度分布図、 従来のUMOSFETの電界強度分布図である。
符号の説明
1 n型SiC半導体基板
2 n型バッファー層
3 n型ドリフト層3
4 n型電流拡散層
5 p型ベース層
6 n型ソース層
7 トレンチ
8 ゲート酸化膜
9 ソース電極
10 ドレイン電極
11 ゲート電極
12 pSiC領域(p領域)
13 トレンチ底部p
14 TaC層
15 pエピタキシャルSiC領域。

Claims (4)

  1. 第一導電型半導体基板上にこの順に積層される第一導電型ドリフト層、第二導電型ベース層、第一導電型ソース層と、該第一導電型ソース層の表面から前記ドリフト層に達するストライプ状トレンチと、このストライプ状トレンチ側壁にはゲート酸化膜を介してゲート電極を有し、該トレンチ底部には第二導電型層を備えるトレンチMOS型炭化珪素半導体装置において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とがストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面に設けられる第二導電型領域により導電接続されていることを特徴とするトレンチMOS型炭化珪素半導体装置。
  2. 請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、第二導電型領域を形成するイオン種をイオン注入して形成することを特徴とするトレンチMOS型炭化珪素半導体装置の製造方法。
  3. 前記イオン注入が半導体基板の主面に垂直および傾斜方向から注入するイオン注入法であることを特徴とする請求項2記載のトレンチMOS型炭化珪素半導体装置の製造方法。
  4. 請求項1記載のトレンチMOS型炭化珪素半導体装置の製造方法において、前記トレンチ底部の第二導電型層と前記第二導電型ベース層とをストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面で導電接続する第二導電型領域を、選択マスクとして用いるTaC膜を形成後、前記ストライプ状トレンチの少なくとも一端のトレンチ幅方向の側壁面と前記ストライプ状トレンチ底部とに、選択的にエピタキシャルSiC領域を成長させることにより形成することを特徴とする炭化珪素半導体装置の製造方法。
JP2006188804A 2006-07-10 2006-07-10 トレンチmos型炭化珪素半導体装置およびその製造方法 Withdrawn JP2008016747A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2006188804A JP2008016747A (ja) 2006-07-10 2006-07-10 トレンチmos型炭化珪素半導体装置およびその製造方法
DE102007023885.3A DE102007023885B4 (de) 2006-07-10 2007-05-23 Siliziumcarbid-Halbleitervorrichtung vom Graben-MOS-Typ und Verfahren zur Herstellung derselben
US11/775,123 US7595238B2 (en) 2006-07-10 2007-07-09 Trench MOS type silicon carbide semiconductor device and method for manufacturing the same
US12/461,713 US7732861B2 (en) 2006-07-10 2009-08-21 Trench MOS type silicon carbide semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006188804A JP2008016747A (ja) 2006-07-10 2006-07-10 トレンチmos型炭化珪素半導体装置およびその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2012173521A Division JP5556862B2 (ja) 2012-08-06 2012-08-06 トレンチmos型炭化珪素半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JP2008016747A true JP2008016747A (ja) 2008-01-24

Family

ID=38825421

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006188804A Withdrawn JP2008016747A (ja) 2006-07-10 2006-07-10 トレンチmos型炭化珪素半導体装置およびその製造方法

Country Status (3)

Country Link
US (2) US7595238B2 (ja)
JP (1) JP2008016747A (ja)
DE (1) DE102007023885B4 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013214661A (ja) * 2012-04-03 2013-10-17 Denso Corp 炭化珪素半導体装置およびその製造方法
EP3002777A2 (en) 2014-10-03 2016-04-06 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof
JPWO2015049815A1 (ja) * 2013-10-04 2017-03-09 三菱電機株式会社 炭化珪素半導体装置
JP2017050516A (ja) * 2015-09-04 2017-03-09 株式会社豊田中央研究所 炭化珪素半導体装置
JP2017063082A (ja) * 2015-09-24 2017-03-30 トヨタ自動車株式会社 絶縁ゲート型スイッチング素子とその製造方法
US9728599B1 (en) 2016-05-10 2017-08-08 Fuji Electric Co., Ltd. Semiconductor device
US10008592B1 (en) 2016-12-28 2018-06-26 Fuji Electric Co., Ltd. Semiconductor device
WO2024042814A1 (ja) * 2022-08-26 2024-02-29 株式会社デンソー 電界効果トランジスタ

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5017865B2 (ja) * 2006-01-17 2012-09-05 富士電機株式会社 半導体装置
JP5132123B2 (ja) * 2006-11-01 2013-01-30 株式会社東芝 電力用半導体素子
US8384152B2 (en) * 2007-09-20 2013-02-26 Rohm Co., Ltd. Semiconductor device having trench gate VDMOSFET and method of manufacturing the same
IT1401754B1 (it) * 2010-08-30 2013-08-02 St Microelectronics Srl Dispositivo elettronico integrato e relativo metodo di fabbricazione.
IT1401756B1 (it) * 2010-08-30 2013-08-02 St Microelectronics Srl Dispositivo elettronico integrato con struttura di terminazione di bordo e relativo metodo di fabbricazione.
IT1401755B1 (it) 2010-08-30 2013-08-02 St Microelectronics Srl Dispositivo elettronico integrato a conduzione verticale e relativo metodo di fabbricazione.
CN102184960B (zh) * 2011-04-22 2016-07-27 上海华虹宏力半导体制造有限公司 功率金属氧化物半导体场效应管及其形成方法
JP5582112B2 (ja) * 2011-08-24 2014-09-03 株式会社デンソー 炭化珪素半導体装置およびその製造方法
JP5878331B2 (ja) * 2011-10-18 2016-03-08 トヨタ自動車株式会社 半導体装置及びその製造方法
JP6077380B2 (ja) * 2013-04-24 2017-02-08 トヨタ自動車株式会社 半導体装置
DE102013209256A1 (de) * 2013-05-17 2014-11-20 Robert Bosch Gmbh Metall-Oxid-Halbleiter-Feldeffekttransistor und Verfahren zur Herstellung eines Metall-Oxid-Halbleiter-Feldeffekttransistors
US9024328B2 (en) 2013-07-02 2015-05-05 General Electric Company Metal-oxide-semiconductor (MOS) devices with increased channel periphery and methods of manufacture
US9748341B2 (en) 2013-07-02 2017-08-29 General Electric Company Metal-oxide-semiconductor (MOS) devices with increased channel periphery
US9331197B2 (en) 2013-08-08 2016-05-03 Cree, Inc. Vertical power transistor device
US20150084063A1 (en) * 2013-09-20 2015-03-26 Cree, Inc. Semiconductor device with a current spreading layer
US10868169B2 (en) 2013-09-20 2020-12-15 Cree, Inc. Monolithically integrated vertical power transistor and bypass diode
US10600903B2 (en) 2013-09-20 2020-03-24 Cree, Inc. Semiconductor device including a power transistor device and bypass diode
US9318597B2 (en) 2013-09-20 2016-04-19 Cree, Inc. Layout configurations for integrating schottky contacts into a power transistor device
US9425327B2 (en) 2013-11-18 2016-08-23 Infineon Technologies Ag Junction field effect transistor cell with lateral channel region
US9548399B2 (en) * 2013-11-18 2017-01-17 Infineon Technologies Ag Junction field effect transistor cell with lateral channel region
JP6237408B2 (ja) * 2014-03-28 2017-11-29 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6479615B2 (ja) * 2015-09-14 2019-03-06 株式会社東芝 半導体装置の製造方法
JP6560141B2 (ja) * 2016-02-26 2019-08-14 トヨタ自動車株式会社 スイッチング素子
JP6658406B2 (ja) * 2016-08-31 2020-03-04 株式会社デンソー 炭化珪素半導体装置の製造方法
JP6822088B2 (ja) * 2016-11-15 2021-01-27 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP6806925B2 (ja) 2017-04-04 2021-01-06 シグニファイ ホールディング ビー ヴィSignify Holding B.V. 固体光エミッタパッケージ、ランプ、照明器具、及び固体光エミッタパッケージの製造方法
US20190386124A1 (en) * 2018-06-13 2019-12-19 Purdue Research Foundation Mos devices with increased short circuit robustness
DE102019207758A1 (de) 2019-05-27 2020-12-03 Robert Bosch Gmbh Transistorzelle mit implantiertem Aufweitungsgebiet
US11158703B2 (en) * 2019-06-05 2021-10-26 Microchip Technology Inc. Space efficient high-voltage termination and process for fabricating same
US11171643B1 (en) 2020-05-29 2021-11-09 Analog Devices International Unlimited Company SiC gate drive control with trench FETs from high dV\dT at drain source
US20220416067A1 (en) * 2021-06-29 2022-12-29 Solaredge Technologies Ltd. Barrier Modulating Transistor
CN113838910A (zh) * 2021-08-24 2021-12-24 深圳深爱半导体股份有限公司 功率器件及制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001511315A (ja) * 1997-02-07 2001-08-07 クーパー,ジェームズ・アルバート,ジュニアー シリコン・カーバイド・パワー・トランジスタの最大電圧を増大させるための構造
US6570185B1 (en) * 1997-02-07 2003-05-27 Purdue Research Foundation Structure to reduce the on-resistance of power transistors
JP2005093479A (ja) * 2003-09-12 2005-04-07 Shindengen Electric Mfg Co Ltd 半導体装置、半導体装置の製造方法
JP2005236267A (ja) * 2004-01-23 2005-09-02 Toshiba Corp 半導体装置
JP2006313787A (ja) * 2005-05-06 2006-11-16 Sumitomo Electric Ind Ltd 終端構造を有する半導体装置およびその製造方法
JP2007242852A (ja) * 2006-03-08 2007-09-20 Toyota Motor Corp 絶縁ゲート型半導体装置およびその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1098188A (ja) 1996-08-01 1998-04-14 Kansai Electric Power Co Inc:The 絶縁ゲート半導体装置
US6342709B1 (en) 1997-12-10 2002-01-29 The Kansai Electric Power Co., Inc. Insulated gate semiconductor device
JP3711906B2 (ja) 2001-08-29 2005-11-02 株式会社デンソー 炭化珪素半導体装置およびその製造方法
US6855981B2 (en) 2001-08-29 2005-02-15 Denso Corporation Silicon carbide power device having protective diode
JP4153811B2 (ja) 2002-03-25 2008-09-24 株式会社東芝 高耐圧半導体装置及びその製造方法
US6855970B2 (en) 2002-03-25 2005-02-15 Kabushiki Kaisha Toshiba High-breakdown-voltage semiconductor device
DE10312911B4 (de) * 2003-03-22 2008-09-25 Infineon Technologies Ag Halbleiterbauelement mit platzsparendem Randabschluss
JP3964819B2 (ja) * 2003-04-07 2007-08-22 株式会社東芝 絶縁ゲート型半導体装置
JP4777630B2 (ja) 2004-09-21 2011-09-21 株式会社日立製作所 半導体装置
US20060226204A1 (en) * 2005-04-06 2006-10-12 3M Innovative Properties Company File folder management system

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001511315A (ja) * 1997-02-07 2001-08-07 クーパー,ジェームズ・アルバート,ジュニアー シリコン・カーバイド・パワー・トランジスタの最大電圧を増大させるための構造
US6570185B1 (en) * 1997-02-07 2003-05-27 Purdue Research Foundation Structure to reduce the on-resistance of power transistors
JP2005093479A (ja) * 2003-09-12 2005-04-07 Shindengen Electric Mfg Co Ltd 半導体装置、半導体装置の製造方法
JP2005236267A (ja) * 2004-01-23 2005-09-02 Toshiba Corp 半導体装置
JP2006313787A (ja) * 2005-05-06 2006-11-16 Sumitomo Electric Ind Ltd 終端構造を有する半導体装置およびその製造方法
JP2007242852A (ja) * 2006-03-08 2007-09-20 Toyota Motor Corp 絶縁ゲート型半導体装置およびその製造方法

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013214661A (ja) * 2012-04-03 2013-10-17 Denso Corp 炭化珪素半導体装置およびその製造方法
JPWO2015049815A1 (ja) * 2013-10-04 2017-03-09 三菱電機株式会社 炭化珪素半導体装置
EP3002777A2 (en) 2014-10-03 2016-04-06 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof
US9412819B2 (en) 2014-10-03 2016-08-09 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof
US9922829B2 (en) 2014-10-03 2018-03-20 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof
JP2017050516A (ja) * 2015-09-04 2017-03-09 株式会社豊田中央研究所 炭化珪素半導体装置
JP2017063082A (ja) * 2015-09-24 2017-03-30 トヨタ自動車株式会社 絶縁ゲート型スイッチング素子とその製造方法
CN106558502A (zh) * 2015-09-24 2017-04-05 丰田自动车株式会社 绝缘栅型开关元件及其制造方法
CN106558502B (zh) * 2015-09-24 2019-11-08 丰田自动车株式会社 绝缘栅型开关元件及其制造方法
US9728599B1 (en) 2016-05-10 2017-08-08 Fuji Electric Co., Ltd. Semiconductor device
US10008592B1 (en) 2016-12-28 2018-06-26 Fuji Electric Co., Ltd. Semiconductor device
WO2024042814A1 (ja) * 2022-08-26 2024-02-29 株式会社デンソー 電界効果トランジスタ

Also Published As

Publication number Publication date
DE102007023885A1 (de) 2008-01-17
DE102007023885B4 (de) 2016-11-24
US20090315039A1 (en) 2009-12-24
US20080012026A1 (en) 2008-01-17
US7732861B2 (en) 2010-06-08
US7595238B2 (en) 2009-09-29

Similar Documents

Publication Publication Date Title
JP2008016747A (ja) トレンチmos型炭化珪素半導体装置およびその製造方法
US12295156B2 (en) Semiconductor device including trench gate structure and buried shielding region and method of manufacturing
JP5613995B2 (ja) 炭化珪素半導体装置およびその製造方法
US7157785B2 (en) Semiconductor device, the method of manufacturing the same, and two-way switching device using the semiconductor devices
US9917184B2 (en) Semiconductor component that includes a clamping structure and method of manufacturing the semiconductor component
CN114122123B (zh) 集成高速续流二极管的碳化硅分离栅mosfet及制备方法
JP4166102B2 (ja) 高耐圧電界効果型半導体装置
TWI702722B (zh) 半導體裝置及半導體裝置之製造方法
JP5321377B2 (ja) 電力用半導体装置
JP2011222681A (ja) 半導体装置
US11489047B2 (en) Semiconductor device and method of manufacturing the same
CN102804385A (zh) 半导体器件
US20200020775A1 (en) Semiconductor device and manufacturing method of the same
WO2012131768A1 (ja) 炭化珪素半導体装置およびその製造方法
JP2012064741A (ja) 半導体装置およびその製造方法
JP5463725B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2023112547A1 (ja) 半導体装置
CN115606007A (zh) 用于功率设备中的电接触区的导电增强层
JP5556862B2 (ja) トレンチmos型炭化珪素半導体装置の製造方法
JP5630552B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2019077877A1 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2023500880A (ja) 縦型電界効果トランジスタおよびその形成のための方法
JP2013251467A (ja) 半導体装置および半導体装置の製造方法
JP2019096776A (ja) 半導体装置及びその製造方法
JP2008078175A (ja) トレンチmos型炭化珪素半導体装置の製造方法

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20080204

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20081216

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20090219

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090515

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20091112

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20110422

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120531

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120605

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120806

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20130108

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130404

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20130412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130507

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20130708