DE2033647B2 - Schaltungsanordnung für einen elektronischen Koordinatenkoppler in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen - Google Patents
Schaltungsanordnung für einen elektronischen Koordinatenkoppler in Fernmelde-, insbesondere FernsprechvermittlungsanlagenInfo
- Publication number
- DE2033647B2 DE2033647B2 DE19702033647 DE2033647A DE2033647B2 DE 2033647 B2 DE2033647 B2 DE 2033647B2 DE 19702033647 DE19702033647 DE 19702033647 DE 2033647 A DE2033647 A DE 2033647A DE 2033647 B2 DE2033647 B2 DE 2033647B2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- circuit
- flip
- transistor
- coupling
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000008878 coupling Effects 0.000 claims description 36
- 238000010168 coupling process Methods 0.000 claims description 36
- 238000005859 coupling reaction Methods 0.000 claims description 36
- 239000011159 matrix material Substances 0.000 claims description 15
- 230000003111 delayed effect Effects 0.000 claims description 6
- 230000005669 field effect Effects 0.000 claims description 3
- 230000005540 biological transmission Effects 0.000 claims description 2
- 230000000295 complement effect Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 230000002457 bidirectional effect Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 210000003462 vein Anatomy 0.000 description 2
- 239000008186 active pharmaceutical agent Substances 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006266 hibernation Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000001356 surgical procedure Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17704—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form the logic functions being realised by the interconnection of rows and columns
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q3/00—Selecting arrangements
- H04Q3/42—Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
- H04Q3/52—Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
- H04Q3/521—Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements using semiconductors in the switching stages
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Electronic Switches (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Description
Die Erfindung betrifft eine Schaltungsanordnung für einen elektronischen Koordinatenkoppler, bei dem
jeder Koppelpunkt durch die Schaltstrecke eines MOS-Feldeffekt-Transistors gebildet wird, der von
einer Flipflopschaltung derart gesteuert wird, daß bei Rückstellung der Flipflopschaltung an einem ihrer
Eingänge in den Ruhestand mittels eines Durchschaltesignals der Koppeltransistor zunächst sperrbar
ist und dann bei Ansteuerung des anderen Eingangs der Flipflopschaltung über eine Verknüpfungsschaltung
der Transistor durchschaltbar ist, wobei diese Verknüpfungsschaltung das die Durchschaltung des
Transistors bewirkende Signal abhängig vom gleichzeitigen Empfang des den Freizustand der zu belegenden
Vcrbindungsleitiing kennzeichnenden Signals, des Auswahlsignals und des verzögerten Durchschaltesignals
abuibt.
Bei einem derartigen Koordinatenkoppler kann es erforderlich werden, etwa zur gleichen Zeit für mehrere
Teilnehmeranschlußleitungen die gleichen Steuerungsvorgänge ablaufen zu lassen, insbesondere an
mehrere Teilnehmeranschlußleitungen etwa gleichzeitig den Besetztton zu geben. Dazu ist es bei diesem
Koordinatenkoppler nötig, die Teilnehmennschlußleitungen
über jeweils getrennt und nacheinander einzustellende Koppelpunkte des Koordinatenkopplers
ίο mit dem Besetzttongenerator zu verbinden. Diese vielen
unabhängig voneinander ablaufenden Steuervorgänge belasten die zentrale Steuereinrichtung der
Femmeldevermittlungseinrichtung zeitlich erheblich. Die Aufgabe der Erfindung besteht daher darin,
eine Steuerschaltung für einen elektronischen Koordinatenkoppler zu schaffen, bei welchem über eine
Eingangsleitung (Horizontale) an mehrere Ausgangsleitungen (Vertikale) gleichzeitig bestimmte Signale
abgegeben werden können.
Dies wird gemäß der Erfindung dadurch erreicht, daß das zum Einstellen jeder Flipflopschaltung in den
das Durchschalten des Koppelpunktes bewirkenden Zustand erforderliche Freisignal mittels einer der jeweiligen
Horizontalen zugeordneten 'ogischen Schaltung auch dann erzeugt wird, wenn an einen allen logischen
Schaltungen gemeinsamen Eingang ein Einstellsignal für den Fall angelegt wird, daß mehrere
der betreffenden Horizontalen zugeordnete Koppelpunkte gleichzeitig durchgeschaltet werden sollen, insbesondere
wenn auf mehreren Vertikalen ein an die betreffende Horizontale angelegter Besetztton übertragen
werden soll.
Diese und weitere Merkmale der Erfindung werden nun an Hand von in den Figuren dargestellten
Ausführungsbeispielen näher erläutert. Es zeigt
Fig. 1 eine mit MOS-Transistoren des Nh-Typs aufgebaute invertierte ODER-Verknüpfungsschaltung,
Fig. 2 eine mit komplementären MOS-Transistoren aufgebaute invertierte ODER-Verknüpfungsschaltung,
Fig. 3 einen Flipflop mit MOS-Nh-Transistoren, Fig. 4 eine Koppelpunktschaltung mit ihren
Steuer- und Sprechadern in symbolischer Darstellung, Fig. 5 eine elementare Koppelmatrix,
Fig. 6 eine Schaltungsanordnung für die zwei Koppelpunkten gehörige Steuer- und Auswahleinrichtung
und
Fig. 7 die horizontale Zuordnung mehrerer elementarer Koppelmatrizen.
MOS-Feldeffekt-Transistoren sind fast völlig symmetrisch;
die Kollektorelektrode und die Emitterelektrode können vertauscht werden, ohne daß die
Arbeitsweise in logischen Schaltungen geändert wird. Trotzdem setzt der Hersteller als ein Merkmal des
Transistors fest, welche Elektrode die Kollektorelektrode und welche die Emitterelektrode ist. Aus
diesem Grund weist das Transistor-Schaltzeichen einen Pfeil am Emitter auf, wie es für die Emitter der
üblichen bipolaren Transistoren bekannt ist.
Bei der Beschreibung der Funktion eines MOS-Transistors (N = N-Typ, h = Anreicherungstyp, im
folgenden kurz MOS-Transistor genannt) werden folgende Spannlingsbezeichnungen verwendet:
Durchbruchsspannung K7-, Kollektorspannung V1,,
Steuerspannune V0. Diese Spannungen werden gegen
das Emitterpotential Vs = O gemessen und in Absolutwerten
ausgedrückt. Der MOS-Transistor wird gesperrt, wenn V0Z. F7 ist. In diesem Zustand besitzt
er einen Kollektor-Emitter-Widerstand RDS von annähernd
10 M Ohm. Der MOS-Transistor leitet, wenn Vq >
VT ist. In diesem Zustand arbeitet er als passiver
Widerstand mit dem Wert
wobei K ein Proportionalitätsfaktor ist. In diesem Fall können zwei Schaltzustände unterschieden
werden:
1. Der Schaltzustand mit niederohmigem Widerstand,
wenn V0 <l V0 — VT ist; in diesem Zustand
hat der Kollektor-Emitter-Widerstand Ros
Werte zwischen 50 und 200 Ohm;
2. Der Schaltzustand mit hochohmigem Widerstand, wenn V0 ^. V0 — V7 ist, wobei der Kollektor-Emitter-Widerstand
Rns verhältnismäßig hoch liegt.
Wenn der MOS-Ph-Transistor eine Durchbruchspannung von K7- = +4 V hat und wen- eine Spannung
V11 = 0 V an die Steuerelektrode angelegt wird,
dann wird der Transistor gesperrt. Wenn andererseits eine Spannung Vü = —24 V und eine Spannung Vn
zwischen 0 und —20 V an die entsprechenden Elektroden angelegt werden, dann gerät der Transistor in
den leitenden Zustand. Will man eine gute Linearität des Widerstandes Rns erreichen, so muß man die
kleineren Werte der Spannungen Vn wählen. Der Widerstand Rns erreicht dann seinen Geringsuvert.
und der Transistor gewährleistet dann einen doppeltgerichteten Fluß von Analog oder Digitalsignalen
zwischen dem Emitter und dem Kollektor.
MOS-Transistoren werden auch als Widerstände eingesetzt, so daß Koppelfelder als integrierte Großschaltungen
aufgebaut werden können, die nur diesen Elemententyp aufweisen. Die Ausnutzung als passives
Element ist für beide Leitfähigkeitstypen praktikabel. Wenn beispielsweise der Transistor in seinem niederohmigen
Einschaltzustand mit einer geeigneten Vorspannung (Vn
< V0 — Vj) arbeitet und in Reihe mit
einem MOS-Transistor entgegengesetzten Leitfähigkeitstyps verbunden ist, tritt entweder das Potential
Vj oder das O-Potential am gemeinsamen Verbindungspunkt
der beiden Transistoren abhängig davon auf, ob der invertierte Transistor sich im Ausschaltzustand
(Va<.Vj) oder im Einschaltzustand
(V0 > V7) befindet.
In den Figuren sind die als aktive Elemente arbeitenden
MOS-Transistoren mit 7 und die als Widerstände arbeitenden MOS-Transistoren mit R bezeichnet.
Es ist klar, daß die Verwendung von MOS-Transistoren als Widerstände nur dann angebracht ist,
wenn die integrierte Schaltungstechnik zur Anwendung kommen soll; in diesem Fall bieten sie vom
Gesichtspunkt der Herstellung her Vorteile. Es ist jedoch auch klar, daß jeder MOS-Transistor, der als
Widerstand arbeitet, durch gewöhnliche Widerstände mit demselben Wert ersetzt werden kann.
Mehrere technologische Arten sind für die mit MOS-Schichten aufgebauten integrierten Schaltungen
bekannt. So kann der Koordinatenkoppler entweder mit Transistoren vom P-Leitfähigkeitstyp oder mit
Transistoren vom N-Leitfähigkeitstyp oder schließlich mit Transistoren beider Leitfähigkeitstypen aufgebaut
werden.
Die Anwendung dieser verschiedenen Technologien ist bekannt. Der Entwurf logischer Schaltungen
mit komplementären Transistoren ist beispielsweise in dem Artikel »open the gate to nanopower IC logic«
beschrieben, der am 13, September 1967 in der Zeitschrift
»Electronic Design« veröffentlicht worden ist. Als Beispiel zeigen die Fig. 1 und 2 eine invertierte
ODER-Verknüpfungsschaltung. Bei der Anordnung gemäß Fig. 1 sind nur Nh-Transistoren verwendet,
während bei der Anordnung gemäß F i g. 2 komplementäre Transistoren verwendet werden. In
der folgenden Beschreibung wird eine positive Logik
ίο benutzt, deren zwei Spannungspegel +V und Null
ein Signal (z. B. P) und dessen Komplement (F) darstellen.
In den F i g. 1 und 2 sowie den anderen Figuren wird ein Signal P oder P an den Eingang einer Schaltung
oder an eine Ader angelegt, wobei im letzten Fall der entsprechende kleine Buchstabe zusammen
mit einer oder zwei folgenden Ziffern umrandet isi.
Die invertierte ÖDER-Verknüpfungsschaltung
(kurz NOR-Schaltung genannt) in Fig. 1 weist drei Eingänge c, e, s auf, die mit den Sieuerelektroden der
Transistoren 75, 76, 77 verbunden sin"!. Die Kollektoren dieser Transistoren sind miteinander verbunden
und bilden den Ausgang p. Es ist zu erkennen, daß das Potential des Ausganges ρ nur dann gleich
^- V ist. wenn alle Steuerelektroden Erdpotential
aufweisen, wobei die logische Bedingung lautet:
P = T-E-S== TTEV5.
Die aus komplementären Transistoren aufgebaute NOR-Schaltung gemäß Fig. 2 enthält die Ph-Transistoren
78, 79, 710 in Reihenschaltung und die Nh-Transistoren Γ8, Γ9, 7Ί0 in Parallelschaltung.
Vm das Potential - - V am Ausgang ρ zu erhalten.
müssen alle in Reihe geschalteten Transistoren im Einschaltzustand und alle parallelgeschalioten Transistoren
im Ausschaltzustand sein, wobei die logische Bedingung lautet:
P = C-E-S = O + E+S.
Die Fig. 3 zeigt als Beispiel die Schaltungsanordnung
eines Flipflops aus MOS-Nh-Transistoren. Dabei ist der Kollektor des Transistors 71 mit der
Steuerelektrode des Transistors 72 und der Kollektor des Transistors 72 mit der Steuerelektrode des Transistors
71 verbunden. Als Arbeitswiderstände für die Transistoren 71, 72 sind die Transistoren Rl, R 2
vorgesehen. Die Transistoren 71, 72 werden durch Transistoren 73, 7" 4 gesteuert. Die Ader α ist mit
ciem Kollektor des Transistors 71 verbunden: der
Flipflop wird als im 1-Zustand (Bedingung A) befindlich bezeichnet, wenn der Transisfor 7 i sich im
Ausschaltzustand befindet.
Wenn die Signale C und P gleichzeitig an die SteuerelektroJen der Transistoren 73, 74 gelangen,
schalten diese Transistoren ein, so daß sich die Flip-Ilop-Bedingung
Ά ergibt. Wenn das Signal C dann unterdrückt wird (Bedingung C)1 während das Signal
P weiterhin auftritt, so schaltet der Flipflop in
fio den I-Zustand (Bedingung A).
In F i g. 4 ist ein Koppelpunkt für eine doppeltgerichtete
Informationsübertragung in symbolischer barsteUungsweise gezeigt. Wenn der Koppelpunkt
betätigt ist, dann wird der Sprechweg durchgeschaltet, und zwar in der einen Richtung zwischen der Horizontalen
H'\ und der Vertikalen V \ und in der anderen Richtung zwischen der Horizontalen H" \ und
der Vertikalen V"\. Um die Fitnir zu vereinfachen.
trägt die aus zwei Horizontalen gebildete Gruppe im
folgenden das Bezugszeichen /7 1 und die Gruppe aus zwei entsprechenden Vertikalen das Bezugszeichen
V 1.
Der Koppelpunkt wird mit Signalen gesteuert, die /u folgenden Adern gelangen:
a) zu den horizontalen Auswahladern si,
b) zu den vertikalen Auswahladcrn rl und c' 1 und
c) zu den Besetztleitungsadern el.
Darüber hinaus wird über eine Ader σ 11 eine Information
gesendet, welche den Zustand des Koppelpunktes angiebt. nämlich ob der Koppelpunkt geöffnet
oder geschlossen ist.
In Fig. 5 ist eine vollständige Koppelmatrix gemäß der Erfindung gezeigt, wobei die Matrix aus den
Horizontalen WI, El...Hk...Hn und den Vertikalen
Vl, Vl. ..Vj. ..Vm besteht.
An jedem Kreuzpunkt der Koppelmatrix ist eine Koppelpunktanordnung vorhanden, wie sie in F i g. 4
gezeigt ist. Diejenigen Koppelpunktanordnungen, die der Horizontalen HX zugeordnet sind, sind
mit den Bezugszeichen XW, XIX ... XmX bezeichnet,
während diejenigen Koppelpunktanordnungen, die der Horizontalen Hn zugeordnet sind, die Bezugszeichen XXn, XIn ... Xmn zeigen.
Der Koppelmatrix ist je Spalte eine Steuerschaltung LX, Ll... Lj ... Lm und je Horizontale eine
logische Schaltung G1. G 2 ... G k ... G η zugeordnet.
Die Fig. 6 stellt im einzelnen eine Schaltungsanordnung
einer Koppelpunktanordnung Xjk und die der Vertikalen Vj zugeordneten Schaltung Lj sowie
die der Horizontalen Hk zugeordnete Schaltung Gk
dar.
Der Koppelpunkt Xjk weist zwei Nh-Transistoren T', T" auf, welche als Schaltstrecken arbeiten. Ferner
enthält dieser Koppelpunkt einen Flipflop Ajk und eine NOR-Schaltung Pjk. Die Steuerschaltung für die
Vertikale weist Inverterstufen La, Lb, Ld auf, während die logische Schaltung Gk der horizontalen
NOR-Schaltungen Ga, Gc und eine Inverterstufe Gb enthält.
Die folgende Tabelle I zeigt verschiedene Signale, die zu den Steueradern des Koppelpunktes Xjk und
der Koppelmatrix gelangen:
Tabelle 1
Steuersignale
Steuersignale
| Ader | Signal | Bezeichnung |
|
ιυ
C |
C C |
Durchschaltesignal |
| C | C C |
Verzögertes Durchschalte signal |
| 15 s | 5 5 |
Auswahlsignal |
| e |
Έ
E |
Sperrsignal |
| 20 w' |
W
W |
Besetztsignal |
| W |
W
W |
Besetztsignal |
| 25 r |
R
Tl |
Einstellsignal |
Im folgenden wird die Arbeitsweise der Anordnung in Fig. 6 beschrieben. In der Schaltung Lj
werden die in Reihe geschalteten Inverterstufen La und Lb dazu benutzt, die von der Ader C"j empfangenen
Signale zu regenerieren. Diese Signale können, wie weiter unten beschrieben wird, durch eine andere
Koppelmatrix auf einer Ader geliefert werden, die gegenüber der Null- oder Erdklemme eine gewisse
Kapazität aufweist. Wenn ein Signal Cj (U]) der
Ader c"j zugeführt wird, gibt die Inverterstufe Lb dasselbe Signal an die Ader c'j ab, und auf Grund der
Schaltzeit t dieser Schaltung werden die Impulse auf dieser Ader gegenüber den Impulsen auf der Ader cj
um die Zeit t verzögert.
Tabelle 2
Arbeitsweise der in F i g. 6 gezeigten logischen Schaltungen
Arbeitsweise der in F i g. 6 gezeigten logischen Schaltungen
| Zeile | Ader | Logische Bedingungen | Bedeutung |
|
w'k
wk |
|||
| 1 2 |
ek |
Wk = Alk + Alk+ ...Ank
Wk= AXk + Alk+ ...Ank |
Freisignal Besetztsignal (wenigstens ein Kop pelpunkt geschlossen) |
| 3 | pjk | Ek= R + Wk = R: Wk | Sperrsigrial (Leitung besetzt und Einstellsignal nicht vorhanden) |
| 4 | Pjk = C j+ Sk + Ek | Die Horizontale ist nicht gesperr (Bedingung Ek) Die Horizontale ist ausgewählt (Be dingung Sk) Das verzögerte Durchschaltesigna ist vorhanden (Bedingung C j) |
|
| = C j :Sk :Ek |
In der Schaltung Gk weist die NOR-Schaltung Ga Zeile 1) ab. An den Ausgang der Schaltung Ga ist dis
mehrere (m) Eingänge auf, die mit den 1-Ausgängen 65 Inverterstufe Gb angeschlossen, die ein Besetztsigna
zugeordneter Halteflipflops verbunden sind, welche Wk an die Ader wk (s. Tabelle 2, Zeile 2) abgibt
der Horizontalen k zugeordnet sind (s. Fig. 2) und wenn wenigstens eine der der Horizontalen zugeord
diese Schaltung Ga gibt ein Signal W'k (s. Tabelle 2, neten Koppelpunkte betätigt worden ist. Die Ader wi
ist an einen Ausgang der elementaren Koppelmatrix
angeschlossen, und die Potentialänderungen dieses Ausgangs können dazu benutzt werden, Koppelpunkte
zu steuern, die zu anderen Koppelmatrizen in einer Koppelstufe gehören, wie es im französischen
P^'.ent 1 586 864 (entspricht der deutschen Patentanmeldung
P 19 32 069.5) beschrieben worden ist. Der Ausgang der Schaltung Ga ist ebenfalls mittels
der Ader w'k mit der NOR-Schaltufig Gb verbunden,
deren zweiter Eingang an die Ader r angeschlossen ist. Die Schaltung Gd gibt ein Sperrsignal Ek (s. Tabelle
2, Zeile 3) an alle der Horizontalen Hk zugeordneten Koppelpunkte ab. Die NOR-Schaltung Pjk
liefert ein Signal zum Halteflipflop Ajk, wenn die in
Zeile 4 der Tabelle 2 dargestellte logische Bedingung
erfüllt ist.
Wie aus dem Vorgeschriebenen zu entnehmen ist werden die Impulse auf der Ader c'j um die Zeit
gegenüber denjenigen Impulsen auf der Ader cj ver zögert, so daß bei Übergang von der Bedingung C
zur Bedingung U] das Signal Cj während der Zeit
erhalten bleibt. Wenn die Schaltung Pjk sich dann irr 1-Zustand befindet, empfängt der Flipflop Ajk wäh-
ίο rend dieser Zeitspanne t ein Steuersignal an seiner
beiden Eingängen zur selben Zeit, wodurch er in der O-Zustand (Bedingung ~Äjk) gelangt, wie auch schor
in der Beschreibung der F i g. 3 erwähnt worder ist.
Tabelle 3 Arbeitsweise der Koppelmatrix
| Zeile | Operation | C | Ad< c' |
:rn j |
e | ρ | Flipflop |
| 1.1 | Ruhezustand | Cj | Sk | Ek oder Ελ | TJk- | ||
| 1.2 | Vertikale Teilauswahl |
C | C | S | E oder E | T | — 7f |
| 1.3 | Horizontale Teilauswahl |
C | C | 5 | E oder E | ||
| 2.1 | Horizontale Auswahl |
Cj | SE | τψ | |||
| 2.2 | Vertikale Auswahl |
Cj | Cj | ττ | Pjk | -,AIR | |
| 2.3 | Durchschalte- zustand |
Γ/ | el | 5£ | Ek~ | Pjk | — Ζ/Ε |
| 2.3 b | Haltezustand | Π | Cj | EJ | Ρ/Ε |
Im folgenden wird nun die Arbeitsweise der in F i g. 5 bezeichneten elementaren Koppelmatrix beschrieben.
Die Beschreibung ist in zwei Teile gegliedert: Der erste Teil betrifft die Wirkung der Steuersignale
auf einen nichtausgewählten Koppelpunkt, während der zweite Teil einen typischen Prozeß für
das Durchschalten des Koppelpunktes Xjk erläutert, welche am Kreuzpunkt der Vertikalen Vj und der
Horizontalen Hk angeordnet ist.
1. Nichtausgewählte Koppelpunktanordnung
Die Zeilen 1.1, 1.2, 1.3 in Tabelle 3 geben die Signale und Spannungen auf den Adern c, c , s, e und ρ
(Ausgang der Schaltung Pjk, F i g. 6) für folgende Fälle an:
1.1 Ruhezustand (Tabelle 3, Zeile 1.1)
Im Ruhezustand, d. h. wenn weder das Öffnen noch das Schließen der Schaltung Xjk bewirkt wird, werden
die Signale Cl und Sk den Auswahleingängen zugeführt,
die auch ein Signal ETc oder Ek erhalten. Das
Signal Uj sperrt den Steuertransistor Γ3 des Flipflops
Ajk, und die Signale Sk und C'j sperren die Schaltung Pjk, so daß der Flipflop in seiner Stellung unabhängig
vom Spannungspegel auf der Ader ek bleibt.
Es sei darauf hingewiesen, daß mit dem Anlegen des Signals STc, wobei der Transistor Ti das Signa
Uj mindestens eine Zeitspanne t lang empfangen hat das Signal Cj immer noch die Schaltung Pjk sperrt.
1.2 Anlegen eines Durchschaltesignals (Tabelle 3
Zeile 1.2)
Das Anlegen des Signals Cj an die vertikale Auswahlader cj bewirkt das Öffnen aller mit der Vertikalen
Vj verbundenen Koppelpunkte. Dieses Signa macht nämlich alle Transistoren Γ3 leitend und bewirkt,
daß die Flipflops A in den O-Zustand gelangen Die Zeile 1.2 der Tabelle 3 weist verschiedene Signals
auf, welche im Fall der nichtausgewählten Horizontalen (Signal S) an den Adern auftreten.
1.3 Anlegen eines Auswahlsignals (Tabelle 3, Zeile 1.3)
Wenn die Horizontale Hk durch Anlegen des Si
gnals Sk ausgewählt worden ist, erhalten die nichtausgewählten
Vertikalen ein Signal U; daher bleibi jede Schaltung P gesperrt, vorausgesetzt, daß das Signal
ü mindestens eine Zeitspanne t lang vor dem Signal 3E angelegt worden ist.
D 2. Durchschalten einer Koppelpunktanordnung
Bei der Durchschaltung der Schaltung Xjk wird annungen
sich auf den Ruhezustand beziehen (Tabelle 3
409 539177
genommen, daß die ursprünglich angelegten Span-Zeile 1.1) und daß die Horizontale Hk nicht gesperrt
ist, d. h., daß ein Signal ES an die Ader ek angelegt
ist. Bei dem Durchschaltprozeß werden folgende Operationen ..eitlich nacheinander ausgeführt:
2.1 Horizontale Auswahl (Tabelle 3, Zeile 2.1)
Das SignalSiE wird an die Aderig angelegt. Wenn
ein Signal Cj vorhanden ist, wird die Schaltung Pjk gesperrt, und der Flipflop Ajk schaltet nicht um.
2.2 Vertikale Auswahl
Ein Signal Cj wird an die Ader cj angelegt, so daß der Flipflop Ajk in den 0-Zustand (Bedingung Ά~ψ)
zurückgestellt wird. Nach der Verzögerungszeit t gibt die Schaltung Lj ein Signal Ü7 ab, und es tritt ein Signal
Pjk auf. sofern die Horizontale nicht gesperrt ist (dies ist durch ein Signal ES gekennzeichnet), so daß
die Emitter der Transistoren 71 und Tl beide Erdpotential
aufweisen (Tabelle 3, Zeile 2.2). Die Transistoren T und T" (F i g. 6) werden gesperrt, und der
Koppelpunkt ist immer noch offen (Bedingung Ajk).
2.3 Durchschalten der Koppelpunktanordnung
Das Signal Cj wird unterdrückt (Bedingung CJ);
jedoch bleibt das Signal C/ für eine Zeitspanne t bestehen.
Der Transistor Tl wird deshalb gesperrt, wogegen der Transistor Tl unter der Kontrolle des Signals
Pjk (Tabelle 3, Zeile 2.3 a) leitend bleibt.
Daher gerät der Flipflop Ajk in den 1-Zustand (Bedingung
Ajk), der die Transistoren T und T" in den leitenden Zustand bringt: Der Koppelpunkt ist durchgeschaltet,
und ein Signal Wie erscheint, welches die Schaltung Pjk (Signal FfE) sperrt. Nach einer Zeitspanne
t wird auch ein Signal Cj erzeugt (Tabelle 3, Zeile 2.3 b): Dadurch wird der Koppelpunkt im
durchgeschalteten Zustand verriegelt.
2.4 Ende der Operation
Das Signal M wird unterdrückt (Bedingung Sä),
und die Koppelmatrix befindet sich wieder im Ruhezustand (Tabelle 3, Zeile 1.1).
Aus der Beschreibung der Arbeitsweise ist zu erkennen, daß alle der Vertikalen / zugeordneten Koppelpunkte
einen Auslösebefehl vor der Durchschaltung der Schaltung Xjk empfangen. Wenn daher eine
bestehende Verbindung zwischen einer Teilnehmeranschlußleitung und einem Verbindungssatz ausgelöst
werden soll, so genügt es, diese zwei Einrichtungen vom Koppelnetz zu trennen. Die verschiedenen Koppelpunkte,
über welche der Verbindungsweg hergestellt worden ist, bleiben durchgeschaltet, bis die
ihnen zugeordneten Vertikalen für die Herstellung von neuen Verbindungen benötigt werden.
Aus der Tabelle 2, Zeilen 3 und 4 ist zu ersehen,
Aus der Tabelle 2, Zeilen 3 und 4 ist zu ersehen,
ίο daß das Durchschalten eines der der Horizontalen
Hk zugeordneten Koppelpunktes gewährt werden kann, wenn die logische Bedingung ~Ek~ = R + Wk
vorliegt. Diese Bedingung wird erfüllt, wenn entweder keine mit dieser Leitung verbundene Koppelpunktanordnung
durchgeschaltet ist oder wenn ein Einstellsignal R an den Eingang/· der Koppelmatrix gelangt:
Dieser Eingang r erlaubt es, beim Anlegen eines Signals R des Durchschalten mehrerer Koppelpunkte
derselben Horizontalen zu steuern.
Die Fig. 7 stellt die horizontale Zuordnung mehrerer
elementarer Koppel matrizen Ml, Ml, M3 dar,
in denen jedoch nur die den Horizontalen Hk zugeordneten Inverterstufen Gb (s. Fig. 6) gezeigt sind.
Diese Inverterstufen sind aus einer Reihenschaltung
eines aktiven Nh-Transistors (T 21, Γ22, T 23) und
eines passiven Nh-Transistors gebildet, welcher als Widerstand (RU, RIl, R23) mit einer an seine
Steuerelektrode angelegten Spannung + V arbeitet.
Die Ausgangsadern wk dieser Inverterstufen sind
mit der gemeinsamen Besetztader wok verbunden. Nur eine dieser Inverterstufen, beispielsweise jene, die
sich in der Koppelmatrix Ml befindet, erhält die Spannung +V, so daß nur der Widerstand RIl
einen normalen Wert hat, während die anderen Widerstände (R 22, R 23) einen unbestimmten Wert besitzen.
Daher können so viele Koppelmatrizen, wie erforderlich sind, ohne Nachteile einander horizontal
zugeordnet werden, wobei die Kombination der Transistoren Γ 21, Γ 22, usw. und des Widerstandes R 21
einer NOR-Schaltung äquivalent ist.
Es sei darauf hingewiesen, daß die verschiedenen, in den F i g. 3 und 5 dargestellten logischen Schaltungen
entweder mit MOS-Nh-Transistoren (in positive! Logik) oder mit MOS-Nh-Transistoren (in negative]
Logik) oder auch mit beiden Arten von Transistorei (in positiver oder negativer Logik) aufgebaut werdei
können.
Hierzu 4 Blatt Zeichnungen
Claims (3)
1. Schaltungsanordnung für einen elektronischen Koordinatenkoppler, bei dem jeder Koppelpunkt
durch die Schaltstrecke eines MOS-Feldeffekt-Transistors gebildet wird, der von
einer Flipflopschaltung derart gesteuert wird, daß bei Rückstellung der Flipflopschaltung an einem
ihrer Eingänge in den Ruhestand mittels eines Durchschaltesignals der Koppeltransistor zunächst
sperrbar ist und dann bei Ansteuerung des anderen Eingangs der Flipflopschaltung über eine Verknüpfungsschaltung
der Transistor durchschaltbar ist, wobei diese Verknüpfungsschaltung das die
Durchschaltung des Transistors bewirkende Signal abhängig vom gleichzeitigen Empfang des
den Freizustnnd der zu belegenden Verbindungsleitung kennzeichnenden Signals, des Auswahlsignals
und des verzögerten Durchschaltesignals abgibt, in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen,
dadurch gekennzeichnet, daß das zum Einstellen jeder Flipflopschaltung
(A jk) in den das Durchschalten des Koppelpunktes bewirkenden Zustand erforderliche
Freisignal (Ek) mittels einer der jeweiligen Horizontalen zugeordneten logischen Schaltung
(Gk) auch dann erzeugt wird, wenn an einen allen logischen Schaltungen (Gl ... Gn) gemeinsamen
Eingang (r) ein Einstellsignal (R) für den Fall angelegt wird, daß mehrere der beireffenden Horizontalen
zugeordnete Koppelf ,inkte gleichzeitig durchgeschaltet werden sollen, insbesondere wenn
auf mehreren Vertikalen ein an die betreffende Horizontale angelegter Besetztton übertragen werden
soll.
2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Flipflopschaltung
(Ajk) und sämtliche anderen, der KoppelmatrK zugeordneten Steuerschaltungen mit MOS-Transistoren
aufgebaut sind und daß die Koppelmatrix als integrierte MOS-Großschaltung ausgebildet
ist.
3. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Koppelpunkte
einer bestimmten Horizontalen (Hl) der Übertragung des Besetzttons vorbehalten bleiben.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR6923253A FR2052043A6 (de) | 1969-07-09 | 1969-07-09 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| DE2033647A1 DE2033647A1 (de) | 1971-02-18 |
| DE2033647B2 true DE2033647B2 (de) | 1974-09-26 |
| DE2033647C3 DE2033647C3 (de) | 1978-11-30 |
Family
ID=9037177
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19702033647 Expired DE2033647C3 (de) | 1969-07-09 | 1970-07-07 | Schaltungsanordnung für einen elektronischen Koordinatenkoppler in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen |
Country Status (6)
| Country | Link |
|---|---|
| BE (1) | BE753188R (de) |
| DE (1) | DE2033647C3 (de) |
| ES (1) | ES381574A2 (de) |
| FR (1) | FR2052043A6 (de) |
| GB (1) | GB1262227A (de) |
| IT (1) | IT965537B (de) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2163721C3 (de) * | 1971-12-22 | 1982-03-04 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Ansteuerschaltung für ein Koppelvielfach mit matrixförmig in Zeilen und Spalten angeordneten MOS-Transistoren als Halbleiter-Koppelpunkte |
-
1969
- 1969-07-09 FR FR6923253A patent/FR2052043A6/fr not_active Expired
-
1970
- 1970-07-02 GB GB3221470A patent/GB1262227A/en not_active Expired
- 1970-07-07 DE DE19702033647 patent/DE2033647C3/de not_active Expired
- 1970-07-08 IT IT2711970A patent/IT965537B/it active
- 1970-07-08 ES ES381574A patent/ES381574A2/es not_active Expired
- 1970-07-09 BE BE753188D patent/BE753188R/xx active
Also Published As
| Publication number | Publication date |
|---|---|
| DE2033647C3 (de) | 1978-11-30 |
| ES381574A2 (es) | 1972-11-01 |
| GB1262227A (en) | 1972-02-02 |
| IT965537B (it) | 1974-02-11 |
| DE2033647A1 (de) | 1971-02-18 |
| BE753188R (fr) | 1971-01-11 |
| FR2052043A6 (de) | 1971-04-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE1813580C3 (de) | Schaltungsanordnung für einen elektronischen Koordinatenkoppler in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen | |
| DE1199028B (de) | Logische Schaltung mit Transistoren und Dioden | |
| DE1029874B (de) | Bistabile Schaltung mit in der Aufeinanderfolge ihrer Zonen verschiedener Stoerstellendichte zueinander komplementaerer Flaechentransistoren | |
| DE2122292A1 (de) | Leitungstreiberschaltung und diese verwendendes Übertragungsleitungssystem | |
| DE1814213C3 (de) | J-K-Master-Slave-Flipflop | |
| DE3501274C2 (de) | ||
| DE1054118B (de) | Regenerative wahlweise ODER-Schaltung | |
| DE1807219B2 (de) | J-k-master- slave flip-flop | |
| DE1080605B (de) | Bistabiler Schaltkreis mit Transistoren und einer Stromzwangsschaltsteuerung | |
| DE2450891C3 (de) | Sprechwegschalter | |
| DE2055487C3 (de) | Statisches mehrstufiges Schieberegister | |
| DE1032317B (de) | Torsteuerung fuer eine bistabile Schaltung | |
| DE1096087B (de) | Binaerer Reihenaddierer | |
| DE2033647B2 (de) | Schaltungsanordnung für einen elektronischen Koordinatenkoppler in Fernmelde-, insbesondere Fernsprechvermittlungsanlagen | |
| DE1284521B (de) | Schaltungsanordnung mit einem mehremitter-transistor | |
| DE2855342A1 (de) | Speicherschaltung | |
| DE2431164C3 (de) | Halbleiter-Wegschalter | |
| DE2221331A1 (de) | Elektronischer folgeschalter mit halteschaltung | |
| DE3335133C2 (de) | ||
| DE1131269B (de) | Bistabile Kippschaltung | |
| DE2928452C2 (de) | ||
| DE1133159B (de) | Zweipoliger Schaltring | |
| DE2626928A1 (de) | Logisch gesteuerte verriegelungsschaltung | |
| DE1053566B (de) | Schaltungsanordnung zur Erzeugung steilflankiger Impulse mit einem Zwei-Transistor-Multivibrator | |
| DE1945809C3 (de) | Logische Speicherschaltung |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C3 | Grant after two publication steps (3rd publication) | ||
| 8339 | Ceased/non-payment of the annual fee |