[go: up one dir, main page]

CN1156002C - 半导体芯片载体元件制作方法 - Google Patents

半导体芯片载体元件制作方法 Download PDF

Info

Publication number
CN1156002C
CN1156002C CNB971955042A CN97195504A CN1156002C CN 1156002 C CN1156002 C CN 1156002C CN B971955042 A CNB971955042 A CN B971955042A CN 97195504 A CN97195504 A CN 97195504A CN 1156002 C CN1156002 C CN 1156002C
Authority
CN
China
Prior art keywords
carrier
film
carrier element
chip
strengthening membrane
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB971955042A
Other languages
English (en)
Other versions
CN1222253A (zh
Inventor
M
M·胡伯
�������������
P·斯塔姆卡
°
D·豪德奥
J·菲舍
J·海策尔
H·格拉夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens Corp
Original Assignee
Siemens Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE19623826A external-priority patent/DE19623826C2/de
Priority claimed from DE29621837U external-priority patent/DE29621837U1/de
Application filed by Siemens Corp filed Critical Siemens Corp
Publication of CN1222253A publication Critical patent/CN1222253A/zh
Application granted granted Critical
Publication of CN1156002C publication Critical patent/CN1156002C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07745Mounting details of integrated circuit chips
    • H10W70/688
    • H10W70/699
    • H10W76/40
    • H10W76/47
    • H10W72/0198
    • H10W72/07352
    • H10W72/075
    • H10W72/321
    • H10W72/50
    • H10W72/884
    • H10W72/952
    • H10W74/00
    • H10W90/734
    • H10W90/754

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Credit Cards Or The Like (AREA)
  • Wire Bonding (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Turning (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Die Bonding (AREA)
  • Light Receiving Elements (AREA)

Abstract

一个半导体芯片(23)的载体元件,特别是要装在芯片卡上的载体元件,有一种安放芯片(23)的基体(15)和在安放芯片的基体(15)这一面上有一层加强膜(10),有一个安放芯片(23)和它的连接导线(24)的冲孔(14),其边缘有一个和膜(10)形成一体的框架(12)。

Description

半导体芯片载体元件制作方法
技术领域
本发明涉及半导体器件,具体地说,本发明涉及半导体芯片载体元件的制作方法。
背景技术
当今的芯片卡上,半导体芯片常用一种非导电的,柔性载体基体制成的载体元件安装在一般由塑料制成的卡上。在载体元件上不仅有半导体芯片还有接触面,通过它半导体芯片可以被阅读机接触。为此,一般是在非导电物体上加上一层表面精化的铜箔,以及例如用腐蚀方法构成。在非导电物体上在加层前被冲出孔,芯片借助导线穿过孔可以用线-体-技术与接触面连接成为可导电的。然后将半导体芯片和导线用一种保护的填充剂盖住。
芯片卡必须能承受由用户规定的弯曲负荷。然而这里出现的弯曲力必须被芯片避开,因为芯片比卡片材料脆得多。特别对于那些大约大于10mm2的芯片而言。按照EP 0 484 353 B1的规定,在柔性物体上要加上一个比柔性载体载体基体弯曲强度高很多的加强框架。
附图4表示了根据EP 0 484 353 B1规定的结构形式。不导电的,柔性的载体载体基体1上有冲孔2。一种金属膜3是用一层胶4粘在载体基体1上。金属膜3在接触面上通过沟槽5构成相互绝缘的。一个半导体芯片6粘在载体基体1上并且用导线7与接触面3电连接。为了加强柔性载体基体1,在载体基体1上粘上一个加强环8。加强环8的内部用填充物9填上,以保护芯片6和导线7。
因为考虑了相对较大的位置公差,安装加强环是没有问题的,并且此外为此还必须有专用的复杂的工具。总之这是一个非常困难和复杂的过程。此外由于上述的加强环使载体元件粘在卡上的面积受到了限制。
US5,147,982表示了一种载体元件,在一个冲出的形成接触面的金属网格上被铺上一层塑料膜,它是一个整体成形的加强-和保护框架。
发明内容
此发明的任务是给出一种制造载体元件的简易方法。
此任务是通过本发明的一种制造载体元件的方法解决的。根据本发明的制造一种半导体芯片载体元件的方法,其工序为:
-用深拉法在一个加强膜上成形一个槽,
-槽的底部被冲空,这样就形成了一个安放芯片和它的连接导线的冲孔,因此由加强膜形成的框架是一个整体的,
加强膜安放在载体基体的支撑芯片的那一面上。
具有优越性的进一步发展列举在后文中。
此发明的优点是,它具有和制造载体载体基体或上述载体元件一样或相似的方法步骤。就是冲压-和加层的方法步骤。因为加强膜具有载体元件一样的外部尺寸,制作加层时可以使用制作形成接触面铜膜的加层同样的机床。
一般情况下载体元件是在一条很长的带子上制作的,这时很多载体元件甚至可以并排摆放在一起。带子在它的边缘上有孔,因此带子可以在加工机床上被向前传送。如果加强膜上也有这种孔,则它们也可以用和柔性载体载体基体或接触面薄膜相同的方法被传送和被加工。
由于深拉产生相对大的应力,当带子在带圈上卷起,放开和重卷时产生的机械负荷使这种应力至少部分地被释放因而可以导致在框架上部露出部分的材料损坏。此发明的进一步发展是在带上靠近以后通过冲压产生载体元件的地方安排卸荷孔,它可以被作成细缝。为了避免可能导致卸荷孔边缘微细裂缝的凹痕效应,边缘的过渡最好作成圆角。载体元件上的卸荷孔在载体元件从带上冲下来以后就看不见了,这样一来接触面的外观不会受到损害。没有尖角的框架经过深拉可以使整个带子的弹性进一步提高。
因为经过深拉和冲压产生的框架沿加强膜冲出孔的边缘只有和铜膜一样的厚度,在框架以外的部分留下足够的粘接位置,可以将载体元件固定在一个卡上。固定膜的厚度可以取决于所期望的总弯曲强度以及所应用的薄膜材料特性来选用。
特别是它的优点还在于,如果槽的整个底部没有被冲透,而在框架的边缘留下一个台阶时,它进一步提高了弯曲强度。
附图说明
下面将用一个例子借助于附图对此发明进一步地加以说明。其中见
附图1a-1d  制造此发明的加强膜的方法步骤和制造薄膜的上视图,
附图2a-2c  柔性的载体载体基体、加强膜以及这两个零件的连接,
附图3    此发明的载体元件的截面图,
附图4    具有当代技术水平的一种载体元件和
附图5    带卸荷孔的加强膜。
具体实施方式
附图1a表示了轧制成相应厚度的金属加强膜的截面图。附图1b表示了经过深拉过程产生的槽11。经过一次冲压过程槽11的底部被脱离,这样一来只有槽11的壁留下来成为框架12,它和加强膜10连成一个整体并且沿以前的槽11决定的冲孔薄膜上。好在槽11的整个底部没有被冲去,这样还保留了用虚线表示的台阶17,它使弯曲强度进一步提高。
附图1d表示了此发明的加强膜10的上视图,加强膜是由长的带子制成的。沿着带的两个边缘打上孔13,它可以借助齿轮将带子向前传送。薄膜10上有冲出孔14,沿它的边缘是框架12。虚线是截面线,截面图表示在附图1c上。
附图2b再一次表示了此发明的加强膜。附图2a表示了可以用塑料制成的柔性载体载体基体15,但是现在常用玻璃纤维加强的环氧树脂制成。同样,载体载体基体15也是由长的带子制成,并且在它的边缘打上孔13用于继续加工时的传送和准确定位。载体载体基体15上有冲孔16,其上可以被安放没有表示出来的半导体芯片,并且通过它可以将半导体芯片与载体载体基体15背面看不见的接触面电连接上。在附图2c上仅仅表示了与载体载体基体15连上的加强膜10。载体载体基体15上的冲孔16位于与加强膜10连成一个整体的框架12之内,这样一来一个没有表示出来的半导体芯片毫无问题的可以被放在中心的冲孔上并且通过载体载体基体15周边的冲孔可以被连接在载体载体基体背面的,看不见的接触面上。
附图3表示了由带子上冲出来的载体元件的截面图。在这种情况下非导电的,柔性的载体载体基体15只表示了周边的通过冲压形成的冲孔16。在它的背面是用一层胶21粘上的在接触面上由槽22构成的金属膜20。在载体载体基体15上安放半导体芯片23,芯片借助于导线24穿过载体载体基体15上的冲孔16与接触面20连接。在载体载体基体15安放半导体芯片23的这个面上用胶再粘上一层所发明的加强膜10。为了保护半导体芯片23和导线24在与加强膜10连成一个整体的框架12内用一种填充物25填满。
与附图4相比较可以看出,此发明的载体元件在载体元件的周边留了一个较大的面积,使它可以比较好地粘在塑料卡上。
附图5表示了此发明的加强膜上的卸荷孔18,它位于虚线表示的以后通过冲压生成的载体元件范围19之外。
附图3和4表示了一个不导电的载体载体基体15以及1,它显示了形成接触面的一个金属涂层20以及3。原则上也可以采用一种导电的,例如金属的载体载体基体。此外同样可以考虑选择塑料作为加强膜10的材料。也可以考虑用深拉和冲压以外的制造方法。

Claims (9)

1.制造一种半导体芯片(23)载体元件的方法,其工序为:
-用深拉法在一个加强膜(10)上成形一个槽(11),
-槽的底部被冲空,这样就形成了一个安放芯片(23)和它的连接导线(24)的冲孔,因此由加强膜(10)形成的框架(12)是一个整体的,
-加强膜(10)安放在载体基体(15)的支撑芯片(23)的那一面上。
2.按照权利要求1的方法,其特征为,载体元件用于安装芯片卡。
3.按照权利要求1的方法,其特征为,载体基体(15)是一个非导电膜,在芯片(23)这一面的背面被加上一层导电的、在接触面上构成的薄膜(20)。
4.按照权利要求1的方法,其特征为,载体基体(15)是一个金属膜。
5.按照权利要求1至4之一的方法,其特征为,加强膜(10)是金属的。
6.按照权利要求1至4之一的方法,其特征为,加强膜(10)是塑料的。
7.按照权利要求1至4之一的方法,其特征为,载体基体(15)是一个非导电的薄膜,在加强膜(10)的背面被加上一层导电的、在接触面上构成的薄膜(20)。
8.按照权利要求1至4之一的方法,其特征为,不是槽的整个底部被冲去,如此不与薄膜(10)连接的框架(12)的边缘安排了一个几乎和框架(12)垂直的并与框架(12)是一个整体的台阶(17)。
9.按照权利要求1至4之一的方法,其特征为,在加强膜(10)上,在以后成为载体元件范围(19)以外的地方装设卸荷孔(18)。
CNB971955042A 1996-06-14 1997-06-10 半导体芯片载体元件制作方法 Expired - Fee Related CN1156002C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE19623826A DE19623826C2 (de) 1996-06-14 1996-06-14 Verfahren zur Herstellung eines Trägerelements für Halbleiterchips
DE19623826.9 1996-06-14
DE29621837U DE29621837U1 (de) 1996-12-16 1996-12-16 Trägerelement für Halbleiterchips
DE29621837.5 1996-12-16

Publications (2)

Publication Number Publication Date
CN1222253A CN1222253A (zh) 1999-07-07
CN1156002C true CN1156002C (zh) 2004-06-30

Family

ID=26026591

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB971955042A Expired - Fee Related CN1156002C (zh) 1996-06-14 1997-06-10 半导体芯片载体元件制作方法

Country Status (11)

Country Link
EP (1) EP0904602B1 (zh)
JP (1) JP3498800B2 (zh)
CN (1) CN1156002C (zh)
AT (1) ATE212752T1 (zh)
BR (1) BR9709717A (zh)
DE (1) DE59706247D1 (zh)
ES (1) ES2171948T3 (zh)
IN (1) IN192422B (zh)
RU (1) RU2191446C2 (zh)
UA (1) UA42106C2 (zh)
WO (1) WO1997048133A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2790850B1 (fr) * 1999-03-12 2004-02-27 Gemplus Card Int Procede de fabrication de dispositif electronique portable de type carte a puce
JP3314304B2 (ja) 1999-06-07 2002-08-12 アムコー テクノロジー コリア インコーポレーティド 半導体パッケージ用の回路基板
US7196409B2 (en) * 2003-03-07 2007-03-27 Nxp B.V. Semiconductor device, semiconductor body and method of manufacturing thereof
TWI578465B (zh) * 2008-11-17 2017-04-11 先進封裝技術私人有限公司 半導體導線元件、半導體封裝元件與半導體裝置之製造方法
CN102171815B (zh) * 2008-11-21 2014-11-05 先进封装技术私人有限公司 半导体封装件及其制造方法
FR2974969B1 (fr) * 2011-05-03 2014-03-14 Alstom Transport Sa Dispositif d'interconnexion electrique d'au moins un composant electronique avec une alimentation electrique comprenant des moyens de diminution d'une inductance de boucle entre des premiere et deuxieme bornes
US20140239428A1 (en) * 2013-02-28 2014-08-28 Infineon Technologies Ag Chip arrangement and a method for manufacturing a chip arrangement

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61204788A (ja) * 1985-03-08 1986-09-10 Dainippon Printing Co Ltd 携持用電子装置
FR2645680B1 (fr) * 1989-04-07 1994-04-29 Thomson Microelectronics Sa Sg Encapsulation de modules electroniques et procede de fabrication
DE3924439A1 (de) * 1989-07-24 1991-04-18 Edgar Schneider Traegerelement mit wenigstens einem integrierten schaltkreis, insbesondere zum einbau in chip-karten, sowie verfahren zur herstellung dieser traegerelemente

Also Published As

Publication number Publication date
RU2191446C2 (ru) 2002-10-20
WO1997048133A1 (de) 1997-12-18
BR9709717A (pt) 1999-08-10
EP0904602B1 (de) 2002-01-30
DE59706247D1 (de) 2002-03-14
ES2171948T3 (es) 2002-09-16
UA42106C2 (uk) 2001-10-15
CN1222253A (zh) 1999-07-07
ATE212752T1 (de) 2002-02-15
JP2000512045A (ja) 2000-09-12
IN192422B (zh) 2004-04-24
EP0904602A1 (de) 1999-03-31
JP3498800B2 (ja) 2004-02-16

Similar Documents

Publication Publication Date Title
CN1146983C (zh) 芯片卡和用在芯片卡中的半导体芯片
US6126885A (en) Method for manufacturing resin-molded semiconductor device
CN1232931C (zh) 识别标签和生产识别标签的方法
JP2002373969A (ja) 半導体装置及び半導体装置の製造方法
US20090174054A1 (en) Module with Flat Construction and Method for Placing Components
CN1214346C (zh) 无触点芯片卡,无触点支撑体及其制造方法
CN1156002C (zh) 半导体芯片载体元件制作方法
US5877544A (en) Electronic micropackage for an electronic memory card
CN114181641B (zh) 复合胶带及显示装置
JP2007508630A (ja) デュアルインタフェースを有するカードの生産方法と同方法から得られたマイクロ回路カード
KR20000016639A (ko) 반도체 칩용 캐리어 엘리먼트 제조 방법
JP5042627B2 (ja) 基板への電子部品の実装方法
CN1305618A (zh) 制造集成电路卡的方法和按照这种方法制造的卡
JP4552503B2 (ja) 補強板付きフレキシブル配線板の製造方法
CN1207782C (zh) 集成电路器件、用于智能卡的电子部件及制造该器件的方法
CN1264480A (zh) 制造无接触灵巧卡的方法
CN100380638C (zh) 芯片模块
WO1998013858A2 (en) Lead finger immobilization apparatus
CN1171177C (zh) 芯片支座复合体
US7663214B2 (en) High-capacity memory card and method of making the same
CN1165874C (zh) 加强的集成电路
JP2000174442A (ja) 電子部品の実装方法、及び半導体装置
CN121054487A (zh) 制造半导体器件的方法以及对应的半导体器件
CN114765925A (zh) 印刷电路板和制造印刷电路板的方法
JP2526592Y2 (ja) Icモジュール

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee