[go: up one dir, main page]

WO2016194301A1 - 太陽電池 - Google Patents

太陽電池 Download PDF

Info

Publication number
WO2016194301A1
WO2016194301A1 PCT/JP2016/002267 JP2016002267W WO2016194301A1 WO 2016194301 A1 WO2016194301 A1 WO 2016194301A1 JP 2016002267 W JP2016002267 W JP 2016002267W WO 2016194301 A1 WO2016194301 A1 WO 2016194301A1
Authority
WO
WIPO (PCT)
Prior art keywords
type
layer
silicon substrate
crystalline silicon
solar cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2016/002267
Other languages
English (en)
French (fr)
Inventor
馬場 俊明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Priority to JP2017521667A priority Critical patent/JP6452011B2/ja
Priority to CN201680031268.9A priority patent/CN107735866B/zh
Publication of WO2016194301A1 publication Critical patent/WO2016194301A1/ja
Priority to US15/817,551 priority patent/US20180076340A1/en
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/30Coatings
    • H10F77/306Coatings for devices having potential barriers
    • H10F77/311Coatings for devices having potential barriers for photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F10/00Individual photovoltaic cells, e.g. solar cells
    • H10F10/10Individual photovoltaic cells, e.g. solar cells having potential barriers
    • H10F10/14Photovoltaic cells having only PN homojunction potential barriers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F10/00Individual photovoltaic cells, e.g. solar cells
    • H10F10/10Individual photovoltaic cells, e.g. solar cells having potential barriers
    • H10F10/16Photovoltaic cells having only PN heterojunction potential barriers
    • H10F10/164Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells
    • H10F10/165Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells
    • H10F10/166Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells the Group IV-IV heterojunctions being heterojunctions of crystalline and amorphous materials, e.g. silicon heterojunction [SHJ] photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F71/00Manufacture or treatment of devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F71/00Manufacture or treatment of devices covered by this subclass
    • H10F71/129Passivating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/10Semiconductor bodies
    • H10F77/12Active materials
    • H10F77/122Active materials comprising only Group IV materials
    • H10F77/1223Active materials comprising only Group IV materials characterised by the dopants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/206Electrodes for devices having potential barriers
    • H10F77/211Electrodes for devices having potential barriers for photovoltaic cells
    • H10F77/219Arrangements for electrodes of back-contact photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/30Coatings
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Definitions

  • This disclosure relates to solar cells.
  • Patent Document 1 discloses a solar cell in which a p-side electrode and an n-side electrode are formed on the back side of an n-type single crystal silicon substrate, and is amorphous as a passivation layer formed on the light-receiving surface of the silicon substrate.
  • a solar cell with a quality silicon layer is disclosed.
  • a solar cell which is one embodiment of the present disclosure includes a crystalline silicon substrate and a passivation layer formed on a light-receiving surface of the crystalline silicon substrate and having a carrier generation function, and the crystalline silicon substrate includes a passivation layer, In the vicinity of the interface, a doped layer having the same conductivity type as that of the substrate and having a dopant concentration of 1 ⁇ 10 17 cm ⁇ 3 or more is obtained, and the average value of the dopant concentration in the doped layer is 1 ⁇ 10 17 cm ⁇ 3. ⁇ 1 ⁇ 10 20 cm ⁇ 3 and the thickness of the doped layer is 200 nm or less.
  • the solar cell which is one embodiment of the present disclosure, recombination of photogenerated carriers on the light receiving surface of the crystalline silicon substrate can be suppressed, and the output can be improved.
  • the solar cell which is one embodiment of the present disclosure has a specific doped layer in which a crystalline silicon substrate is doped with the same conductivity type as the substrate in the vicinity of the interface with the passivation layer.
  • a passivation layer is provided, defects that become recombination levels are generated at the interface with the crystalline silicon substrate for various reasons, and the generated photocarriers are recombined at the interface.
  • the inventors focused on the point that the passivation layer has a carrier generation function. Then, by providing the doped layer in the vicinity of the interface with the passivation layer of the crystalline silicon substrate, it was found that recombination of photogenerated carriers generated in the passivation layer can be suppressed, and the output of the solar cell is improved. .
  • an n-type crystalline silicon substrate is exemplified as the crystalline silicon substrate.
  • an n + -doped n + layer is applied as the doped layer.
  • the crystalline silicon substrate may be a p-type crystalline silicon substrate. In this case, a p + layer doped p-type is applied as the doped layer.
  • FIG. 1 is a cross-sectional view showing a solar cell 10 which is an example of an embodiment.
  • the solar cell 10 includes an n-type crystalline silicon substrate 11 and a passivation layer 20 formed on the light receiving surface of the substrate.
  • the passivation layer 20 is a photovoltaic layer having a carrier generation function in addition to a passivation function that suppresses recombination of photogenerated carriers on the light receiving surface of the n-type crystalline silicon substrate 11.
  • the solar cell 10 includes a p-type semiconductor layer 12 and an n-type semiconductor layer 13 formed on the back surface of the n-type crystalline silicon substrate 11. As will be described in detail later, the p-type semiconductor layer 12 and the n-type semiconductor layer 13 partially overlap each other, and an insulating layer 14 is provided between the layers.
  • the “light-receiving surface” of the n-type crystalline silicon substrate 11 means the surface on which light is mainly incident (over 50% to 100%), and the “back surface” is the surface opposite to the light-receiving surface. Means. In the present embodiment, substantially all of the light incident on the n-type crystalline silicon substrate 11 enters from the light receiving surface.
  • the solar cell 10 includes a transparent conductive layer 15 and a collector electrode 16 (hereinafter sometimes referred to as “p-side electrode”) formed on the p-type semiconductor layer 12 and a transparent conductive layer formed on the n-type semiconductor layer 13.
  • a layer 17 and a collector electrode 18 (hereinafter also referred to as “n-side electrode”).
  • the p-side electrode and the n-side electrode are not in contact with each other and are electrically separated. That is, the solar cell 10 includes a pair of electrodes formed only on the back side of the n-type crystalline silicon substrate 11. Holes generated in the n-type crystalline silicon substrate 11 and the passivation layer 20 are collected by the p-side electrode, and electrons are collected by the n-side electrode.
  • the solar cell 10 may have a protective layer (not shown) on the passivation layer 20.
  • the protective layer suppresses, for example, damage to the passivation layer 20 and suppresses reflection of light.
  • the protective layer is preferably made of a material having high light transmittance, and is preferably made of silicon oxide (SiO 2 ), silicon nitride (SiN), silicon oxynitride (SiON), or the like.
  • the n-type crystalline silicon substrate 11 may be an n-type polycrystalline silicon substrate, but is preferably an n-type single crystal silicon substrate.
  • the n-type crystalline silicon substrate 11 has an n + layer 21 doped n-type in the vicinity of the interface with the passivation layer 20 and having a dopant concentration of 1 ⁇ 10 17 cm ⁇ 3 or more.
  • the average value of the dopant concentration in the n + layer 21 is 1 ⁇ 10 17 cm ⁇ 3 to 1 ⁇ 10 20 cm ⁇ 3
  • the thickness of the n + layer 21 is 200 nm or less.
  • the average value of the dopant concentration in the region other than the n + layer 21 of the n-type crystalline silicon substrate 11 is, for example, 1 ⁇ 10 14 cm ⁇ 3 to 5 ⁇ 10 16 cm ⁇ 3 .
  • the thickness of the n-type crystalline silicon substrate 11 is, for example, 50 ⁇ m to 300 ⁇ m.
  • a texture structure (not shown) is formed on the surface of the n-type crystalline silicon substrate 11.
  • the texture structure is a surface uneven structure for suppressing the surface reflection and increasing the light absorption amount of the n-type crystalline silicon substrate 11, and is formed only on the light receiving surface or on both the light receiving surface and the back surface, for example.
  • the texture structure can be formed by anisotropic etching of the (100) plane of the single crystal silicon substrate using an alkaline solution, and the surface of the single crystal silicon substrate has a pyramidal uneven structure with the (111) plane as an inclined surface. It is formed.
  • the height of the unevenness of the texture structure is, for example, 1 ⁇ m to 15 ⁇ m.
  • the p-type semiconductor layer 12 and the n-type semiconductor layer 13 are both laminated on the back surface of the n-type crystalline silicon substrate 11, and a p-type region and an n-type region are formed on the back surface, respectively.
  • the area of the p-type region is preferably formed larger than the area of the n-type region.
  • the p-type region and the n-type region are alternately arranged in one direction and are formed in a comb-like pattern in plan view that meshes with each other.
  • a part of the p-type semiconductor layer 12 overlaps a part of the n-type semiconductor layer 13, and each semiconductor layer (p-type region, n Mold region) is formed without gaps.
  • An insulating layer 14 is provided in a portion where the p-type semiconductor layer 12 and the n-type semiconductor layer 13 overlap.
  • the insulating layer 14 is made of, for example, silicon oxide, silicon nitride, or silicon oxynitride.
  • the p-type semiconductor layer 12 preferably includes at least a p-type hydrogenated amorphous silicon layer (p-type a-Si: H), and an i-type hydrogenated amorphous silicon layer (i-type a-Si: H). And a p-type hydrogenated amorphous silicon layer.
  • a preferred example of the p-type semiconductor layer 12 is that an i-type hydrogenated amorphous silicon layer is stacked on the back surface of the n-type crystalline silicon substrate 11, and the p-type hydrogenated non-hydrogenated silicon layer is formed on the i-type hydrogenated amorphous silicon layer.
  • a crystalline silicon layer is laminated.
  • the n-type semiconductor layer 13 preferably includes at least an n-type hydrogenated amorphous silicon layer (n-type a-Si: H), and an i-type hydrogenated amorphous silicon layer (i-type a-Si: H) It is particularly preferable to have a laminated structure of n-type hydrogenated amorphous silicon layer.
  • a preferred example of the n-type semiconductor layer 13 is that an i-type hydrogenated amorphous silicon layer is stacked on the back surface of the n-type crystalline silicon substrate 11 and the n-type hydrogenated amorphous silicon layer is not n-type hydrogenated.
  • a crystalline silicon layer is laminated.
  • the i-type a-Si: H layer can be formed by chemical vapor deposition (CVD) using a source gas obtained by diluting silane gas (SiH 4 ) with hydrogen (H 2 ).
  • a source gas diluted with hydrogen by adding diborane (B 2 H 6 ) to silane is used.
  • a source gas containing phosphine (PH 3 ) is used instead of diborane. Note that the method for forming each semiconductor layer is not particularly limited.
  • the transparent conductive layers 15 and 17 are separated from each other at a position corresponding to the insulating layer 14.
  • the transparent conductive layers 15 and 17 are made of a transparent conductive oxide in which a metal oxide such as indium oxide (In 2 O 3 ) or zinc oxide (ZnO) is doped with tin (Sn), antimony (Sb), or the like. Composed.
  • the thickness of the transparent conductive layers 15 and 17 is preferably 30 nm to 500 nm, and particularly preferably 50 nm to 200 nm.
  • the collecting electrodes 16 and 18 are formed on the transparent conductive layers 15 and 17, respectively.
  • the collector electrodes 16 and 18 may be formed using a conductive paste, but are preferably formed by electrolytic plating.
  • the collector electrodes 16 and 18 are made of, for example, a metal such as nickel (Ni), copper (Cu), silver (Ag), etc., and may have a laminated structure of a Ni layer and a Cu layer in order to improve corrosion resistance. You may have a tin (Sn) layer in the outermost surface.
  • the thickness of the collector electrodes 16 and 18 is preferably 0.1 ⁇ m to 5 ⁇ m, particularly preferably 0.5 ⁇ m to 2 ⁇ m.
  • the passivation layer 20 is formed over substantially the entire light receiving surface of the n-type crystalline silicon substrate 11, for example.
  • the passivation layer 20 has a passivation function and a carrier generation function as described above.
  • photogenerated carriers (holes and electrons) generated in the passivation layer 20 move to the back side of the n-type crystalline silicon substrate 11 and are collected by the p-side electrode and the n-side electrode formed on the back side. Is done.
  • the thickness of the passivation layer 20 is preferably 5 nm to 100 nm, particularly preferably 10 nm to 80 nm.
  • the passivation layer 20 is preferably composed of amorphous or microcrystalline silicon or silicon carbide as a main component, and specifically, a layer made of a material selected from the following (1) to (8). Is preferred.
  • the passivation layer 20 may contain an element imparting the same conductivity type as the substrate. It is preferable that the passivation layer 20 has the following structure (1).
  • the n + layer 21 is formed by doping the vicinity of the interface between the n-type crystalline silicon substrate 11 and the passivation layer 20 to n-type.
  • the n + layer 21 is a region having a dopant concentration of 1 ⁇ 10 17 cm ⁇ 3 or more and is formed with a thickness of 200 nm or less from the interface with the passivation layer 20, that is, the light receiving surface of the n-type crystalline silicon substrate 11. .
  • the n-type crystalline silicon substrate 11 has a region where the dopant concentration is 1 ⁇ 10 17 cm ⁇ 3 or more only in the thickness range of 200 nm or less from the light receiving surface.
  • the average value of the dopant concentration in the n + layer 21 is 1 ⁇ 10 17 cm ⁇ 3 to 1 ⁇ 10 20 cm ⁇ 3 .
  • dopant concentration on a part of the n + layer 21 may be present region exceeding 1 ⁇ 10 20 cm -3, but preferably the dopant in the n + layer 21
  • the maximum value of the concentration is 1 ⁇ 10 20 cm ⁇ 3 or less.
  • the n + layer 21 may have a concentration gradient in which the dopant concentration decreases with increasing distance from the light receiving surface of the n-type crystalline silicon substrate 11, or may have a substantially uniform dopant concentration throughout the layer. .
  • the dopant concentration of the n + layer 21 can be measured by SIMS (Secondary Ion Mass Spectrometry) on the surface of the n-type crystalline silicon substrate 11 on which the concavo-convex structure is formed, but can be easily measured by the following method. Specifically, a high-concentration n-type layer formed on a flat surface of a single crystal silicon substrate without forming an uneven structure is formed, and the dopant concentration of the high-concentration n-type layer is measured by SIMS.
  • the dopant concentration of the n + layer 21 is set to a flat surface. It can be estimated that it is equal to the dopant concentration of the high-concentration n-type layer formed. While the surface of the single crystal silicon substrate is scraped little by little, the dopant concentration at a plurality of points having different depths from the surface of the crystal silicon substrate is measured, and the dopant concentration at a plurality of points included in the n + layer 21 is obtained.
  • the depth from the surface of the single crystal silicon substrate when the dopant concentration by the above method changes to less than 1 ⁇ 10 17 cm ⁇ 3 is defined as the thickness of the n + layer 21.
  • the n + layer 21 is formed using, for example, a thermal diffusion method, a plasma doping method, an epitaxial growth method, or the like.
  • a concentration gradient is formed in which the dopant concentration is highest on the light receiving surface of the n-type crystalline silicon substrate 11 and gradually decreases as the distance from the light receiving surface increases.
  • phosphorus (P) is doped from the light-receiving surface of the n-type crystalline silicon substrate 11 so that the dopant concentration in the thickness range of 200 nm from the light-receiving surface of the n-type crystalline silicon substrate 11 is 1 ⁇ 10 17 cm ⁇ 3 or less.
  • An n + layer 21 is formed by doping.
  • the dopant concentration can be sharply increased at the boundary position of the n + layer 21 as compared with the case where the thermal diffusion method is used, and the dopant concentration of the entire n + layer 21 is increased. Easy to homogenize.
  • FIG. 2 is a diagram showing the relationship between the dopant concentration of the n + layer 21 and the output relative value of the solar cell 10.
  • the relationship shown in FIG. 2 is the result of an experiment in which the thickness of the n + layer 21 is 10 nm and the dopant concentration of the entire n + layer 21 is uniform.
  • the output relative value is a value when the output of the solar cell not having the n + layer 21 is 1 (the same applies to the case of FIG. 3).
  • FIG. 3 is a diagram showing the relationship between the thickness of the n + layer 21 and the output relative value of the solar cell 10.
  • the relationship shown in FIG. 3 is the result of an experiment in which the n + layer 21 has a dopant concentration of 1 ⁇ 10 19 cm ⁇ 3 (uniform throughout the layer).
  • the output of the solar cell 10 is greatly improved.
  • the average value of the dopant concentration in the n + layer 21 is less than 1 ⁇ 10 17 cm ⁇ 3 , recombination due to the interface defect cannot be sufficiently suppressed, and the effect due to the formation of the n + layer 21 hardly appears.
  • the average value of the dopant concentration exceeds 1 ⁇ 10 20 cm ⁇ 3 , for example, recombination of holes generated in the passivation layer 20 in the n + layer 21 is likely to occur, and the output decreases.
  • the relationship between the dopant concentration of the n + layer 21 and the output relative value is similar to the relationship shown in FIG. 2 when the thickness of the n + layer 21 is about 5 nm to 100 nm, and the optimum dopant when the thickness exceeds 100 nm. There is a tendency for the concentration to decrease.
  • the average value of the dopant concentration in the n + layer 21 is preferably 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ 10 19 cm ⁇ 3 .
  • the output of the solar cell 10 is greatly improved.
  • the thickness of the n + layer 21 exceeds 200 nm, for example, recombination of holes generated in the passivation layer 20 in the n + layer 21 is likely to occur, and the output is reduced.
  • the relationship between the thickness of the n + layer 21 and the output relative value is shown in FIG. 3 when the average value of the dopant concentration in the n + layer 21 is about 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ 10 19 cm ⁇ 3 . Similar to the relationship, when the concentration exceeds 2 ⁇ 10 19 cm ⁇ 3 , the optimum thickness tends to decrease.
  • the thickness of the n + layer 21 is preferably 2 nm to 200 nm, and particularly preferably 5 nm to 100 nm. If the thickness of the n + layer 21 is less than 2 nm, recombination due to the interface defect cannot be sufficiently suppressed, and the effect of forming the n + layer 21 may be difficult to appear.
  • the n + layer 21 has an average dopant concentration of 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ 10 19 cm ⁇ 3 , and the dopant concentration of the n + layer 21 is 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ .
  • the thickness of the region of 10 19 cm ⁇ 3 is particularly preferably 5 nm to 100 nm.
  • a suitable specific example of the n + layer 21 is 5 nm to 200 nm or 5 nm to 100 nm in total thickness, and the thickness of the region where the dopant concentration is 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ 10 19 cm ⁇ 3 is 5 nm. ⁇ 100 nm.
  • the solar cell 10 having the above configuration, recombination of photogenerated carriers at the interface between the n-type crystalline silicon substrate 11 and the passivation layer 20 can be suppressed, and the output can be further improved. That is, recombination of photogenerated carriers due to defects generated at the interface is suppressed by the n + layer 21, and output loss due to recombination is reduced.
  • the passivation layer 20 includes an element imparting the same conductivity type as that of the n-type crystalline silicon substrate 11. Is preferred. As a result, electrons are supplied from the passivation layer 20 to the n-type crystalline silicon substrate 11, the electron concentration at the interface increases, and the recombination rate at the defect can be lowered. However, it should be noted that the carrier generation function is reduced if the doping amount is excessively increased because defects increase in the hydrogenated amorphous silicon layer due to doping.
  • the main component of the passivation layer 20 is preferably microcrystalline silicon.
  • the activation rate of the dopant in the passivation layer 20 can be increased. More specifically, since n-type hydrogenated microcrystalline silicon has a higher dopant activation rate than n-type hydrogenated amorphous silicon, n-type hydrogenated microcrystalline silicon is more preferable when the doping amount is equal.
  • Many electrons can be supplied to the n-type crystalline silicon substrate 11. Thereby, the electron concentration at the interface between the n-type crystalline silicon substrate 11 and the passivation layer 20 can be increased, and recombination due to defects can be reduced.
  • FIG. 4 is a cross-sectional view showing a solar cell 30 which is another example of the embodiment.
  • the solar cell 30 is common to the solar cell 10 in that it includes an n-type crystalline silicon substrate 31 and a passivation layer 40 having a carrier generation function formed on the light receiving surface of the substrate.
  • the n-type crystalline silicon substrate 31 is preferably an n-type single crystal silicon substrate, as in the case of the solar cell 10, and has an n + layer 41 doped n-type in the vicinity of the interface with the passivation layer 40. .
  • the solar cell 30 is provided with a light receiving surface electrode formed on the light receiving surface side of the n-type crystalline silicon substrate 11 and a back electrode formed on the back surface side of the n-type crystalline silicon substrate 11. Is different from the solar cell 10 formed only on the back surface side.
  • the light-receiving surface electrode and the back surface electrode have transparent conductive layers 33 and 35 and collecting electrodes 34 and 36 formed on the transparent conductive layer, respectively.
  • the transparent conductive layers 33 and 35 are made of a transparent conductive oxide, similarly to the transparent conductive layers 15 and 17 of the solar cell 10.
  • the collector electrodes 34 and 36 are formed, for example, by screen printing a conductive paste in a pattern including a large number of finger portions and two or three bus bar portions.
  • the collector electrode 36 is preferably formed in a larger area than the collector electrode 34, and the finger portions of the collector electrode 36 are formed more than the finger portions of the collector electrode 34. Further, the collector electrode 34 is formed thicker than the collector electrode 36.
  • the structure of the electrode is not particularly limited. For example, a metal layer may be formed over substantially the entire area of the transparent conductive layer 35 as a collecting electrode for the back electrode.
  • the solar cell 30 includes a p-type semiconductor layer 32 formed on the back surface of the n-type crystalline silicon substrate 31.
  • the p-type semiconductor layer 32 is formed over substantially the entire back surface of the n-type crystalline silicon substrate 31, and the transparent conductive layer 35 is formed over substantially the entire region on the p-type semiconductor layer 32.
  • a material similar to that of the p-type semiconductor layer 12 of the solar cell 10 can be applied to the p-type semiconductor layer 32.
  • a passivation layer 40 is formed on the light receiving surface of the n-type crystalline silicon substrate 31.
  • the passivation layer 40 is formed, for example, in substantially the entire light receiving surface of the n-type crystalline silicon substrate 31, and the transparent conductive layer 35 is formed in substantially the entire region on the passivation layer 40.
  • the passivation layer 40 is preferably a layer made of a material selected from the above (1) to (8).
  • the passivation layer 40 preferably has a laminated structure selected from the above (5) to (8) from the viewpoint of reducing contact resistance with the transparent conductive layer 33, and the contact surface with the transparent conductive layer 33 has a contact surface. It is particularly preferable to be composed of n-type ⁇ c-Si: H.
  • the n + layer 41 is a region having a dopant concentration of 1 ⁇ 10 17 / cc or more and is formed with a thickness of 200 nm or less from the light receiving surface of the n-type crystalline silicon substrate 31.
  • the average value of the dopant concentration in the n + layer 41 is 1 ⁇ 10 17 / cc to 1 ⁇ 10 20 / cc, preferably 1 ⁇ 10 18 / cc to 2 ⁇ 10 19 / cc.
  • the thickness of the n + layer 41 is preferably 2 nm to 200 nm, and particularly preferably 5 nm to 100 nm.
  • the n + layer 41 has an average dopant concentration of 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ 10 19 cm ⁇ 3 , and the n + layer 41 has a dopant concentration of 1 ⁇ 10 18 cm ⁇ 3 to 2 ⁇ .
  • the thickness of the region of 10 19 cm ⁇ 3 is particularly preferably 5 nm to 100 nm.
  • the solar cell 30 as in the case of the solar cell 10, recombination of photogenerated carriers at the interface between the n-type crystalline silicon substrate 31 and the passivation layer 40 can be suppressed, and the output can be further improved.
  • the n + layer 41 is disposed on the light receiving surface of the n-type crystalline silicon substrate 31, but the n + layer 41 may be disposed on the back surface of the n-type crystalline silicon substrate 31.
  • a configuration in which the n + layer 41 is disposed on the back surface of the n-type crystalline silicon substrate 31 when light is incident on the surface opposite to the surface on which light is mainly incident and contributes to power generation can be employed.
  • a p-type semiconductor layer 32 is disposed on the light receiving surface of the n-type crystalline silicon substrate 31 to form a pn junction.
  • the n + layer 41 is formed on the surface of the opposite n-type crystalline silicon substrate 31 and forming the surface of the pn junction, the n-type crystallinity n + layer 41 is formed. The contribution of light incident on the surface of the silicon substrate 31 to power generation can be increased.

Landscapes

  • Photovoltaic Devices (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Sustainable Development (AREA)
  • Engineering & Computer Science (AREA)
  • Sustainable Energy (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)

Abstract

実施形態の一例である太陽電池10は、n型結晶性シリコン基板11と、当該基板の受光面上に形成された、キャリア生成機能を有するパッシベーション層20とを備える。n型結晶性シリコン基板11は、パッシベーション層20との界面近傍に当該基板と同一導電型にドーピングされた、ドーパント濃度が1×1017cm-3以上であるドープ層を有する。ドープ層におけるドーパント濃度の平均値は1×1017cm-3~1×1020cm-3であり、ドープ層の厚みは200nm以下である。

Description

太陽電池
 本開示は、太陽電池に関する。
 結晶性シリコン基板を備えた太陽電池では、当該基板の受光面側表面(受光面)における光生成キャリアの再結合が出力に大きく影響する。このため、結晶性シリコン基板の受光面上には、パッシベーション層が形成される。例えば、特許文献1には、n型単結晶シリコン基板の裏面側にp側電極とn側電極が形成された太陽電池であって、シリコン基板の受光面上に形成されたパッシベーション層として非晶質シリコン層を備えた太陽電池が開示されている。
国際公開第2012/132615号
 パッシベーション層を設けた場合であっても、結晶性シリコン基板との界面での光生成キャリアの再結合を完全に抑制することは実現できておらず、さらなる再結合の抑制が求められている。
 本開示の一態様である太陽電池は、結晶性シリコン基板と、結晶性シリコン基板の受光面上に形成された、キャリア生成機能を有するパッシベーション層とを備え、結晶性シリコン基板は、パッシベーション層との界面近傍に当該基板と同一導電型にドーピングされた、ドーパント濃度が1×1017cm-3以上であるドープ層を有し、ドープ層におけるドーパント濃度の平均値は1×1017cm-3~1×1020cm-3であり、ドープ層の厚みは200nm以下である。
 本開示の一態様である太陽電池によれば、結晶性シリコン基板の受光面における光生成キャリアの再結合を抑制し、出力の向上を図ることができる。
実施形態の一例である太陽電池の断面図である。 実施形態の一例である太陽電池において、n+層のドーパント濃度と出力相対値との関係を示す図である。 実施形態の一例である太陽電池において、n+層の厚みと出力相対値との関係を示す図である。 実施形態の他の一例である太陽電池の断面図である。
 本開示の一態様である太陽電池は、結晶性シリコン基板がパッシベーション層との界面近傍に当該基板と同一導電型にドーピングされた特定のドープ層を有する。上述の通り、パッシベーション層を設けた場合においても、結晶性シリコン基板との界面には様々な原因で再結合準位となる欠陥が発生し、発生した光生成キャリアが当該界面で再結合する。本発明者らは、パッシベーション層がキャリア生成機能を有する点に注目した。そして、結晶性シリコン基板のパッシベーション層との界面近傍に上記ドープ層を設けることで、パッシベーション層で生成した光生成キャリアの再結合を抑制でき、太陽電池の出力が向上することを見出したのである。
 以下、図面を参照しながら、実施形態の一例について詳細に説明する。
 実施形態の説明で参照する図面は、模式的に記載されたものであり、図面に描画された構成要素の寸法比率などは現物と異なる場合がある。具体的な寸法比率等は、以下の説明を参酌して判断されるべきである。本明細書において「略**」との記載は、略全域を例に挙げて説明すると、全域はもとより実質的に全域と認められる場合を含む意図である。
 実施形態の説明では、結晶性シリコン基板としてn型結晶性シリコン基板を例示する。n型結晶性シリコン基板を用いた場合、ドープ層はn型にドーピングされたn+層が適用される。なお、結晶性シリコン基板はp型結晶性シリコン基板であってもよい。この場合、ドープ層はp型にドーピングされたp+層が適用される。
 図1は、実施形態の一例である太陽電池10を示す断面図である。
 図1に示すように、太陽電池10は、n型結晶性シリコン基板11と、当該基板の受光面上に形成されたパッシベーション層20とを備える。パッシベーション層20は、n型結晶性シリコン基板11の受光面における光生成キャリアの再結合を抑制するパッシベーション機能に加えてキャリア生成機能を有する光発電層である。太陽電池10は、n型結晶性シリコン基板11の裏面上に形成されたp型半導体層12及びn型半導体層13を備える。詳しくは後述するが、p型半導体層12とn型半導体層13は一部が互いに重なっており、各層の間には絶縁層14が設けられている。
 n型結晶性シリコン基板11(太陽電池10)の「受光面」とは光が主に入射(50%超過~100%)する面を意味し、「裏面」とは受光面と反対側の面を意味する。本実施形態では、n型結晶性シリコン基板11に入射する光の略全てが受光面から入射する。
 太陽電池10は、p型半導体層12上に形成された透明導電層15及び集電極16(以下、「p側電極」という場合がある)と、n型半導体層13上に形成された透明導電層17及び集電極18(以下、「n側電極」という場合がある)とを備える。p側電極とn側電極は、互いに接触しておらず電気的に分離されている。即ち、太陽電池10はn型結晶性シリコン基板11の裏面側のみに形成された一対の電極を備える。n型結晶性シリコン基板11、パッシベーション層20で発生した正孔はp側電極により収集され、電子はn側電極により収集される。
 太陽電池10は、パッシベーション層20上に保護層(図示せず)を有していてもよい。保護層は、例えばパッシベーション層20の損傷を抑制し、且つ光の反射を抑制する。保護層は、光透過性が高い材料から構成されることが好ましく、酸化ケイ素(SiO2)、窒化ケイ素(SiN)、又は酸窒化ケイ素(SiON)等から構成されることが好適である。
 n型結晶性シリコン基板11は、n型多結晶シリコン基板であってもよいが、好ましくはn型単結晶シリコン基板である。n型結晶性シリコン基板11は、パッシベーション層20との界面近傍にn型にドーピングされた、ドーパント濃度が1×1017cm-3以上であるn+層21を有する。詳しくは後述するが、n+層21におけるドーパント濃度の平均値は1×1017cm-3~1×1020cm-3であり、n+層21の厚みは200nm以下である。n型結晶性シリコン基板11のn+層21以外の領域におけるドーパント濃度の平均値は、例えば1×1014cm-3~5×1016cm-3である。n型結晶性シリコン基板11の厚みは、例えば50μm~300μmである。
 n型結晶性シリコン基板11の表面には、テクスチャ構造(図示せず)が形成されていることが好ましい。テクスチャ構造とは、表面反射を抑制してn型結晶性シリコン基板11の光吸収量を増大させるための表面凹凸構造であって、例えば受光面のみ、又は受光面と裏面の両方に形成される。テクスチャ構造は、アルカリ性溶液を用いて単結晶シリコン基板の(100)面を異方性エッチングすることで形成でき、単結晶シリコン基板の表面に(111)面を斜面としたピラミッド形状の凹凸構造が形成される。テクスチャ構造の凹凸の高さは、例えば1μm~15μmである。
 p型半導体層12とn型半導体層13は、いずれもn型結晶性シリコン基板11の裏面上に積層され、当該裏面上にp型領域とn型領域をそれぞれ形成する。p型領域の面積は、n型領域の面積よりも大きく形成されることが好適である。p型領域とn型領域は、例えば一の方向に交互に配置され、互いに噛み合う平面視櫛歯状パターンで形成される。図1に示す例では、p型半導体層12の一部がn型半導体層13の一部の上に重なって、n型結晶性シリコン基板11の裏面上に各半導体層(p型領域、n型領域)が隙間なく形成されている。p型半導体層12とn型半導体層13が重なる部分には絶縁層14が設けられている。絶縁層14は、例えば酸化ケイ素、窒化ケイ素、又は酸窒化ケイ素等から構成される。
 p型半導体層12は、少なくともp型水素化非晶質シリコン層(p型a-Si:H)を含むことが好ましく、i型水素化非晶質シリコン層(i型a-Si:H)とp型水素化非晶質シリコン層との積層構造を有することが特に好ましい。p型半導体層12の好適な一例は、n型結晶性シリコン基板11の裏面にi型水素化非晶質シリコン層が積層され、i型水素化非晶質シリコン層上にp型水素化非晶質シリコン層が積層されてなる。
 n型半導体層13は、少なくともn型水素化非晶質シリコン層(n型a-Si:H)を含むことが好ましく、i型水素化非晶質シリコン層(i型a-Si:H)とn型水素化非晶質シリコン層との積層構造を有することが特に好ましい。n型半導体層13の好適な一例は、n型結晶性シリコン基板11の裏面にi型水素化非晶質シリコン層が積層され、i型水素化非晶質シリコン層上にn型水素化非晶質シリコン層が積層されてなる。
 i型a-Si:H層は、シランガス(SiH4)を水素(H2)で希釈した原料ガスを用いて化学気相成長法(CVD)により成膜できる。p型a-Si:H層の成膜には、シランにジボラン(B26)を添加して水素希釈した原料ガスが使用される。n型a-Si:H層の成膜には、ジボランの代わりにホスフィン(PH3)を含む原料ガスが使用される。なお、各半導体層の成膜法は特に限定されるものではない。
 透明導電層15,17は、絶縁層14に対応する位置で互いに分離されている。透明導電層15,17は、例えば酸化インジウム(In23)、酸化亜鉛(ZnO)等の金属酸化物に、錫(Sn)、アンチモン(Sb)等がドーピングされた透明導電性酸化物から構成される。透明導電層15,17の厚みは、30nm~500nmが好ましく、50nm~200nmが特に好ましい。
 集電極16,18は、透明導電層15,17上にそれぞれ形成される。集電極16,18は、導電性ペーストを用いて形成されてもよいが、好ましくは電解めっきにより形成される。集電極16,18は、例えばニッケル(Ni)、銅(Cu)、銀(Ag)等の金属から構成され、Ni層とCu層との積層構造であってもよく、耐食性を向上させるために最表面に錫(Sn)層を有していてもよい。集電極16,18の厚みは、0.1μm~5μmが好ましく、0.5μm~2μmが特に好ましい。
 パッシベーション層20は、例えばn型結晶性シリコン基板11の受光面の略全域に形成される。パッシベーション層20は、上述の通りパッシベーション機能とキャリア生成機能を有する。本実施形態では、パッシベーション層20で発生した光生成キャリア(正孔及び電子)はn型結晶性シリコン基板11の裏面側に移動し、裏面上に形成されたp側電極とn側電極により収集される。パッシベーション層20の厚みは、5nm~100nmが好ましく、10nm~80nmが特に好ましい。
 パッシベーション層20は、主成分が非晶質若しくは微結晶のシリコン、又は炭化シリコンであることが好ましく、具体的には、下記(1)~(8)より選択される材料からなる層であることが好ましい。パッシベーション層20は、基板と同じ導電型を付与する元素を含んでいてもよい。パッシベーション層20は、下記(1)の構造を有することが好適である。
(1)i型a-Si:H
(2)n型a-Si:H
(3)i型水素化非晶質炭化シリコン(i型a-SiC:H)
(4)n型a-SiC:H
(5)i型若しくはn型a-Si:Hと高濃度のn型a-Si:Hとの積層体(i型若しくはn型a-Si:H/高濃度のn型a-Si:Hの積層体)
(6)i型若しくはn型a-Si:H/高濃度のn型水素化微結晶シリコン(n型μc-Si:H)の積層体
(7)i型若しくはn型a-SiC:H/高濃度のn型a-Si:Hの積層体
(8)i型若しくはn型a-SiC:H/高濃度のn型μc-Si:Hの積層体
 ここで、「高濃度」とは「n型a-Si:H/高濃度のn型a-Si:Hの積層体」を例に挙げて説明すると、前者に比べて後の後者のドーパント濃度が高いことを意味する。即ち、当該記載はドーパント量が異なる2つの層を積層した構造であることを意味する。
 n+層21は、n型結晶性シリコン基板11のパッシベーション層20との界面近傍をn型にドーピングして形成される。n+層21は、ドーパント濃度が1×1017cm-3以上の領域であって、パッシベーション層20との界面、即ちn型結晶性シリコン基板11の受光面から200nm以下の厚みで形成される。換言すると、n型結晶性シリコン基板11には、受光面から200nm以下の厚み範囲のみに、ドーパント濃度が1×1017cm-3以上となる領域が存在する。
 n+層21におけるドーパント濃度の平均値は、1×1017cm-3~1×1020cm-3である。ドーパント濃度の平均値が当該範囲内であれば、n+層21の一部にドーパント濃度が1×1020cm-3を超える領域が存在してもよいが、好ましくはn+層21におけるドーパント濃度の最大値は1×1020cm-3以下である。n+層21は、例えばn型結晶性シリコン基板11の受光面から離れるほどドーパント濃度が低下する濃度勾配を有していてもよく、層全体で略均一なドーパント濃度を有していてもよい。
 n+層21のドーパント濃度は、凹凸構造が形成されたn型結晶性シリコン基板11の表面をSIMS(Secondary Ion Mass Spectrometry)により測定することもできるが、次の方法により容易に測定できる。具体的には、凹凸構造を形成しない、単結晶シリコン基板の平坦な表面に形成した高濃度のn型層を形成し、SIMSによって高濃度のn型層のドーパント濃度を測定する。凹凸構造が形成されたn型結晶性シリコン基板11へのドーピングと単結晶シリコン基板の平坦な表面へのドーピングとが同じ条件で行われた場合、n+層21のドーパント濃度は、平坦な表面に形成した高濃度のn型層のドーパント濃度と等しいと推定できる。単結晶シリコン基板の表面を少しずつ削りながら、結晶シリコン基板の表面から深さの異なる複数の地点でのドーパント濃度を測定し、n+層21に含まれる複数の地点でのドーパント濃度を得る。
 上記の方法によるドーパント濃度が1×1017cm-3未満に変化するときの単結晶シリコン基板の表面からの深さをn+層21の厚みとする。結晶シリコン基板の表面からn+層21の厚みまでの複数の地点でのドーパント濃度を平均化することで、n+層21におけるドーパント濃度の平均値が求められる。
 n+層21は、例えば熱拡散法、プラズマドープ法、又はエピタキシャル成長法等を用いて形成される。熱拡散法又はプラズマドープ法を用いた場合は、n型結晶性シリコン基板11の受光面で最もドーパント濃度が高くなり、受光面から離れるほど濃度が次第に低くなった濃度勾配が形成される。例えば、n型結晶性シリコン基板11の受光面から200nmの厚み範囲のドーパント濃度が1×1017cm-3以下となるように、n型結晶性シリコン基板11の受光面からリン(P)をドープしてn+層21が形成される。エピタキシャル成長法を用いた場合は、例えば熱拡散法を用いた場合と比べて、n+層21の境界位置でドーパント濃度を急峻に上昇させることができ、またn+層21の全体でドーパント濃度を均一化し易い。
 図2は、n+層21のドーパント濃度と太陽電池10の出力相対値との関係を示す図である。図2に示す関係は、n+層21の厚みが10nmであり、n+層21全体のドーパント濃度が均一なものとして実験した結果である。出力相対値とは、n+層21を有さない太陽電池の出力を1としたときの値である(図3の場合についても同様)。図3は、n+層21の厚みと太陽電池10の出力相対値との関係を示す図である。図3に示す関係は、n+層21のドーパント濃度が1×1019cm-3(層全体で均一)なものとして実験した結果である。
 図2に示すように、n+層21のドーパント濃度(平均値)が1×1017cm-3~1×1020cm-3である場合に、太陽電池10の出力が大きく向上する。n+層21におけるドーパント濃度の平均値が1×1017cm-3未満であると上記界面欠陥による再結合を十分に抑制できず、n+層21の形成による効果が現れ難い。一方、ドーパント濃度の平均値が1×1020cm-3を超えると、例えばn+層21内でパッシベーション層20で発生した正孔の再結合が起こり易くなり却って出力が低下する。n+層21のドーパント濃度と出力相対値との関係は、n+層21の厚みが5nm~100nm程度である場合に図2に示す関係と同様であり、厚みが100nmを超えると最適なドーパント濃度が低くなる傾向が見られる。n+層21におけるドーパント濃度の平均値は、好ましくは1×1018cm-3~2×1019cm-3である。
 図3に示すように、n+層21の厚みが200nm以下である場合に、太陽電池10の出力が大きく向上する。n+層21の厚みが200nmを超えると、例えばn+層21内でパッシベーション層20で発生した正孔の再結合が起こり易くなり却って出力が低下する。n+層21の厚みと出力相対値との関係は、n+層21におけるドーパント濃度の平均値が1×1018cm-3~2×1019cm-3程度である場合に図3に示す関係と同様であり、濃度が2×1019cm-3を超えると最適な厚みが小さくなる傾向が見られる。n+層21の厚みは、好ましくは2nm~200nmであり、特に好ましくは5nm~100nmである。n+層21の厚みが2nm未満であると、上記界面欠陥による再結合を十分に抑制できず、n+層21の形成による効果が現れ難い場合がある。
 n+層21は、ドーパント濃度の平均値が1×1018cm-3~2×1019cm-3であり、且つn+層21のうちドーパント濃度が1×1018cm-3~2×1019cm-3である領域の厚みが5nm~100nmであることが特に好適である。n+層21の好適な具体例は、全体の厚みが5nm~200nm、又は5nm~100nmで、ドーパント濃度が1×1018cm-3~2×1019cm-3となる領域の厚みが5nm~100nmである。
 上記構成を備えた太陽電池10によれば、n型結晶性シリコン基板11とパッシベーション層20との界面における光生成キャリアの再結合を抑制して、出力をさらに向上させることができる。即ち、n+層21によって当該界面に発生する欠陥に起因した光生成キャリアの再結合が抑制され、再結合による出力損失が軽減される。
 n型結晶性シリコン基板11とパッシベーション層20との界面における光生成キャリアの再結合を抑制する観点では、パッシベーション層20は、n型結晶性シリコン基板11と同じ導電型を付与する元素を含むことが好ましい。これによって、パッシベーション層20からn型結晶性シリコン基板11へ電子が供給され、界面の電子濃度が増えて欠陥での再結合レートを下げることができる。ただし、ドーピングによって水素化非晶質シリコン層の膜中に欠陥が増加するため、ドーピング量を過度に多くするとキャリア生成機能は減ってしまう点に注意すべきである。
 パッシベーション層20がn型結晶性シリコン基板11と同じ導電型を付与する元素を含む場合、パッシベーション層20の主成分は微結晶シリコンであることが好適である。これによって、パッシベーション層20でのドーパントの活性化率を高くすることができる。詳述すると、n型水素化非晶質シリコンよりn型水素化微結晶シリコンの方が、ドーパント活性化率が高いため、ドーピング量が等しい場合にはn型水素化微結晶シリコンの方がより多くの電子をn型結晶性シリコン基板11に供給できる。これによって、n型結晶性シリコン基板11とパッシベーション層20との界面の電子濃度を増やすことができ、欠陥での再結合を減らすことができる。
 図4は、実施形態の他の一例である太陽電池30を示す断面図である。
 図4に示すように、太陽電池30は、n型結晶性シリコン基板31と、当該基板の受光面上に形成されたキャリア生成機能を有するパッシベーション層40とを備える点で、太陽電池10と共通する。n型結晶性シリコン基板31は、太陽電池10の場合と同様に、n型単結晶シリコン基板であることが好ましく、パッシベーション層40との界面近傍にn型にドーピングされたn+層41を有する。一方、太陽電池30は、n型結晶性シリコン基板11の受光面側に形成された受光面電極と、n型結晶性シリコン基板11の裏面側に形成された裏面電極とを備える点で、電極が裏面側のみに形成された太陽電池10と異なる。
 受光面電極及び裏面電極は、透明導電層33,35と、当該透明導電層上に形成された集電極34,36とをそれぞれ有する。透明導電層33,35は、太陽電池10の透明導電層15,17の場合と同様に、透明導電性酸化物から構成される。集電極34,36は、例えば多数のフィンガー部と、2本又は3本のバスバー部とを含むパターンで導電性ペーストをスクリーン印刷して形成される。集電極36は、集電極34よりも大面積に形成されることが好ましく、集電極36のフィンガー部は集電極34のフィンガー部よりも多く形成される。また、集電極34は集電極36よりも厚く形成される。なお、電極の構造は特に限定されず、例えば裏面電極の集電極として透明導電層35上の略全域に金属層を形成してもよい。
 太陽電池30は、n型結晶性シリコン基板31の裏面上に形成されたp型半導体層32を備える。p型半導体層32は、例えばn型結晶性シリコン基板31の裏面の略全域に形成され、p型半導体層32上の略全域に透明導電層35が形成される。p型半導体層32には、太陽電池10のp型半導体層12と同様の材料が適用できる。n型結晶性シリコン基板31の受光面上には、パッシベーション層40が形成される。パッシベーション層40は、例えばn型結晶性シリコン基板31の受光面の略全域に形成され、パッシベーション層40上の略全域に透明導電層35が形成される。
 パッシベーション層40は、パッシベーション層20の場合と同様に、上記(1)~(8)より選択される材料からなる層であることが好ましい。パッシベーション層40は、透明導電層33とのコンタクト抵抗低減等の観点から、上記(5)~(8)より選択される積層構造を有することが好適であり、透明導電層33との接触面がn型μc-Si:Hから構成されることが特に好適である。
 n+層41は、n+層21と同様にドーパント濃度が1×1017/cc以上の領域であって、n型結晶性シリコン基板31の受光面から200nm以下の厚みで形成される。n+層41におけるドーパント濃度の平均値は、1×1017/cc~1×1020/ccであり、好ましくは1×1018/cc~2×1019/ccである。n+層41の厚みは、好ましくは2nm~200nmであり、特に好ましくは5nm~100nmである。n+層41は、ドーパント濃度の平均値が1×1018cm-3~2×1019cm-3であり、且つn+層41のうちドーパント濃度が1×1018cm-3~2×1019cm-3である領域の厚みが5nm~100nmであることが特に好適である。
 太陽電池30においても、太陽電池10の場合と同様に、n型結晶性シリコン基板31とパッシベーション層40との界面における光生成キャリアの再結合を抑制して、出力をさらに向上させることができる。
 なお、本実施形態の他の一例において、n+層41はn型結晶性シリコン基板31の受光面に配置したが、n+層41をn型結晶性シリコン基板31の裏面に配置してもよい。光が主に入射する面とは反対の面にも光が入射して発電に寄与する場合に、n+層41をn型結晶性シリコン基板31の裏面に配置する構成を採用することができる。この場合、n型結晶性シリコン基板31の受光面にp型半導体層32を配置してpn接合を形成する。本実施形態の他の一例においては、pn接合の形成した面とは反対のn型結晶性シリコン基板31の表面にn+層41を形成し、n+層41が形成されたn型結晶性シリコン基板31の表面に入射する光の発電への寄与を高めることができる。
 10,30 太陽電池、11,31 n型結晶性シリコン基板、12,32 p型半導体層、13 n型半導体層、14 絶縁層、15,17,33,35 透明導電層、16,18,34,36 集電極、20,40 パッシベーション層、21,41 n+

Claims (12)

  1.  結晶性シリコン基板と、
     前記結晶性シリコン基板の受光面上に形成された、キャリア生成機能を有するパッシベーション層と、
     を備え、
     前記結晶性シリコン基板は、前記パッシベーション層との界面近傍に当該基板と同一導電型にドーピングされた、ドーパント濃度が1×1017cm-3以上であるドープ層を有し、
     前記ドープ層におけるドーパント濃度の平均値は1×1017cm-3~1×1020cm-3であり、前記ドープ層の厚みは200nm以下である、太陽電池。
  2.  前記ドープ層におけるドーパント濃度の平均値は、1×1018cm-3~2×1019cm-3である、請求項1に記載の太陽電池。
  3.  前記ドープ層の厚みは、5nm~100nmである、請求項1に記載の太陽電池。
  4.  前記ドープ層におけるドーパント濃度の平均値が1×1018cm-3~2×1019cm-3であり、ドーパント濃度が1×1018cm-3~2×1019cm-3である領域の厚みが5nm~100nmである、請求項1に記載の太陽電池。
  5.  前記結晶性シリコン基板は、n型結晶性シリコン基板であり、
     前記ドープ層は、前記n型結晶性シリコン基板の表面がn型にドーピングされたn+層である、請求項1~4のいずれか1項に記載の太陽電池。
  6.  前記結晶性シリコン基板の裏面側に形成された一対の電極を備える、請求項1~5のいずれか1項に記載の太陽電池。
  7.  前記結晶性シリコン基板の受光面側に形成された受光面電極と、
     前記結晶性シリコン基板の裏面側に形成された裏面電極と、
     を備える、請求項1~5のいずれか1項に記載の太陽電池。
  8.  前記パッシベーション層の主成分が、非晶質若しくは微結晶のシリコン、又は炭化シリコンである、請求項1~7のいずれか1項に記載の太陽電池。
  9.  前記パッシベーション層は、前記前記結晶性シリコン基板と同じ導電型を付与する元素を含む、請求項8に記載の太陽電池。
  10.  前記パッシベーション層は、i型a-Si:H、n型a-Si:H、i型a-SiC:H、n型a-SiC:H、i型若しくはn型a-Si:H/高濃度のn型a-Si:Hの積層体、i型若しくはn型a-Si:H/高濃度のn型μc-Si:Hの積層体、i型若しくはn型a-SiC:H/高濃度のn型a-Si:Hの積層体、又はi型若しくはn型a-SiC:H/高濃度のn型μc-Si:Hの積層体のうちのいずれかの層を含む、請求項8に記載の太陽電池。
  11.  前記パッシベーション層は、i型若しくはn型a-Si:H/高濃度のn型a-Si:Hの積層体、i型若しくはn型a-Si:H/高濃度のn型μc-Si:Hの積層体、i型若しくはn型a-SiC:H/高濃度のn型a-Si:Hの積層体、又はi型若しくはn型a-SiC:H/高濃度のn型μc-Si:Hの積層体からなる層である、請求項7に記載の太陽電池。
  12.  前記受光面電極は、透明導電層を有し、
     前記パッシベーション層は、前記透明導電層との接触面が前記n型μc-Si:Hから構成される、請求項11に記載の太陽電池。
PCT/JP2016/002267 2015-05-29 2016-05-09 太陽電池 Ceased WO2016194301A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017521667A JP6452011B2 (ja) 2015-05-29 2016-05-09 太陽電池
CN201680031268.9A CN107735866B (zh) 2015-05-29 2016-05-09 太阳能电池
US15/817,551 US20180076340A1 (en) 2015-05-29 2017-11-20 Solar cell

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015109839 2015-05-29
JP2015-109839 2015-05-29

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/817,551 Continuation US20180076340A1 (en) 2015-05-29 2017-11-20 Solar cell

Publications (1)

Publication Number Publication Date
WO2016194301A1 true WO2016194301A1 (ja) 2016-12-08

Family

ID=57440807

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/002267 Ceased WO2016194301A1 (ja) 2015-05-29 2016-05-09 太陽電池

Country Status (4)

Country Link
US (1) US20180076340A1 (ja)
JP (2) JP6452011B2 (ja)
CN (1) CN107735866B (ja)
WO (1) WO2016194301A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018180227A1 (ja) * 2017-03-31 2018-10-04 パナソニック株式会社 太陽電池セル
WO2018179634A1 (ja) * 2017-03-29 2018-10-04 株式会社カネカ 光起電装置及び光起電装置の製造方法
EP3716341A1 (en) 2019-03-26 2020-09-30 Panasonic Corporation Solar cell and solar cell module

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021044384A (ja) * 2019-09-11 2021-03-18 パナソニック株式会社 太陽電池セル
EP4287267B1 (en) 2022-06-01 2024-12-25 Jinko Solar (Haining) Co., Ltd. Photovoltaic cell and photovoltaic module

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11312814A (ja) * 1998-04-28 1999-11-09 Toyota Motor Corp 太陽電池素子
JP2010129872A (ja) * 2008-11-28 2010-06-10 Kyocera Corp 太陽電池素子
JP2011176058A (ja) * 2010-02-23 2011-09-08 Sanyo Electric Co Ltd 太陽電池
JP2012506629A (ja) * 2008-10-23 2012-03-15 アプライド マテリアルズ インコーポレイテッド 半導体デバイス製造方法、半導体デバイス、及び半導体デバイス製造設備
JP2015026666A (ja) * 2013-07-25 2015-02-05 日立化成株式会社 両面受光型太陽電池素子、その製造方法及び両面受光型太陽電池モジュール

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5467778A (en) * 1977-11-10 1979-05-31 Toshiba Corp Production of semiconductor device
JP2004214442A (ja) * 2003-01-06 2004-07-29 Sanyo Electric Co Ltd 光起電力装置およびその製造方法
US20080173347A1 (en) * 2007-01-23 2008-07-24 General Electric Company Method And Apparatus For A Semiconductor Structure
JP2010123859A (ja) * 2008-11-21 2010-06-03 Kyocera Corp 太陽電池素子および太陽電池素子の製造方法
US9318644B2 (en) * 2009-05-05 2016-04-19 Solexel, Inc. Ion implantation and annealing for thin film crystalline solar cells
CN102473750B (zh) * 2009-07-03 2014-08-20 株式会社钟化 晶体硅系太阳能电池及其制造方法
EP2510550A4 (en) * 2009-12-09 2014-12-24 Solexel Inc HIGH-EFFECT PHOTOVOLTAIC SOLAR CELL STRUCTURES WITH REAR-SIDE CONTACTS AND METHODS OF MAKING USING THREE-DIMENSIONAL SEMICONDUCTOR ABSORBERS
US9076909B2 (en) * 2010-06-18 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion device and method for manufacturing the same
US20120312361A1 (en) * 2011-06-08 2012-12-13 International Business Machines Corporation Emitter structure and fabrication method for silicon heterojunction solar cell
KR20130050721A (ko) * 2011-11-08 2013-05-16 삼성에스디아이 주식회사 태양 전지
JP5868290B2 (ja) * 2012-08-23 2016-02-24 三菱電機株式会社 光起電力装置およびその製造方法
JP5889163B2 (ja) * 2012-11-02 2016-03-22 三菱電機株式会社 光起電力装置およびその製造方法、光起電力モジュール
KR101925928B1 (ko) * 2013-01-21 2018-12-06 엘지전자 주식회사 태양 전지 및 그의 제조 방법
US9640699B2 (en) * 2013-02-08 2017-05-02 International Business Machines Corporation Interdigitated back contact heterojunction photovoltaic device
US9105769B2 (en) * 2013-09-12 2015-08-11 International Business Machines Corporation Shallow junction photovoltaic devices
US11031516B2 (en) * 2013-10-25 2021-06-08 Sharp Kabushiki Kaisha Photoelectric conversion element, photoelectric conversion module, and solar photovoltaic power generation system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11312814A (ja) * 1998-04-28 1999-11-09 Toyota Motor Corp 太陽電池素子
JP2012506629A (ja) * 2008-10-23 2012-03-15 アプライド マテリアルズ インコーポレイテッド 半導体デバイス製造方法、半導体デバイス、及び半導体デバイス製造設備
JP2010129872A (ja) * 2008-11-28 2010-06-10 Kyocera Corp 太陽電池素子
JP2011176058A (ja) * 2010-02-23 2011-09-08 Sanyo Electric Co Ltd 太陽電池
JP2015026666A (ja) * 2013-07-25 2015-02-05 日立化成株式会社 両面受光型太陽電池素子、その製造方法及び両面受光型太陽電池モジュール

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018179634A1 (ja) * 2017-03-29 2018-10-04 株式会社カネカ 光起電装置及び光起電装置の製造方法
JPWO2018179634A1 (ja) * 2017-03-29 2020-02-06 株式会社カネカ 光起電装置及び光起電装置の製造方法
US11302829B2 (en) 2017-03-29 2022-04-12 Kaneka Corporation Photovoltaic device and method for manufacturing photovoltaic device
JP7073341B2 (ja) 2017-03-29 2022-05-23 株式会社カネカ 光起電装置及び光起電装置の製造方法
WO2018180227A1 (ja) * 2017-03-31 2018-10-04 パナソニック株式会社 太陽電池セル
JPWO2018180227A1 (ja) * 2017-03-31 2019-11-07 パナソニック株式会社 太陽電池セル
EP3716341A1 (en) 2019-03-26 2020-09-30 Panasonic Corporation Solar cell and solar cell module
US11398574B2 (en) 2019-03-26 2022-07-26 Panasonic Holdings Corporation Solar cell and solar cell module

Also Published As

Publication number Publication date
JPWO2016194301A1 (ja) 2018-03-01
JP2019033298A (ja) 2019-02-28
US20180076340A1 (en) 2018-03-15
JP6452011B2 (ja) 2019-01-16
CN107735866B (zh) 2021-05-14
CN107735866A (zh) 2018-02-23
JP6893331B2 (ja) 2021-06-23

Similar Documents

Publication Publication Date Title
JP5820988B2 (ja) 光電変換装置及びその製造方法
JP5461028B2 (ja) 太陽電池
US9214576B2 (en) Transparent conducting oxide for photovoltaic devices
JP5538360B2 (ja) 太陽電池の製造方法及び太陽電池
US20130298973A1 (en) Tunneling-junction solar cell with shallow counter doping layer in the substrate
JP6893331B2 (ja) 太陽電池
JP2013239694A (ja) トンネル酸化物を有する後面接合太陽電池
JPWO2012132854A1 (ja) 光電変換装置及びその製造方法
JP5927027B2 (ja) 光電変換装置
JP6414767B2 (ja) 太陽電池セル
JPWO2013179529A1 (ja) 太陽電池
JPWO2017163506A1 (ja) 太陽電池セル
JPWO2012132766A1 (ja) 光電変換装置及び光電変換装置の製造方法
JP6706779B2 (ja) 太陽電池および太陽電池モジュール
JP6312060B2 (ja) 太陽電池
JP5645734B2 (ja) 太陽電池素子
US20180287003A1 (en) Solar cell and method of manufacturing solar cell
JP5971499B2 (ja) 太陽電池及びその製造方法
WO2012132614A1 (ja) 光電変換装置
JP5816800B2 (ja) 太陽電池の製造方法
TW201818559A (zh) 異質接面太陽能電池結構及其製作方法
WO2014016932A1 (ja) 太陽電池の製造方法及び太陽電池

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16802746

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017521667

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16802746

Country of ref document: EP

Kind code of ref document: A1