[go: up one dir, main page]

WO2015025625A1 - 炭化珪素半導体装置およびその製造方法 - Google Patents

炭化珪素半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2015025625A1
WO2015025625A1 PCT/JP2014/067868 JP2014067868W WO2015025625A1 WO 2015025625 A1 WO2015025625 A1 WO 2015025625A1 JP 2014067868 W JP2014067868 W JP 2014067868W WO 2015025625 A1 WO2015025625 A1 WO 2015025625A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
carbide semiconductor
main surface
semiconductor substrate
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2014/067868
Other languages
English (en)
French (fr)
Inventor
光彦 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to US14/913,200 priority Critical patent/US20160197149A1/en
Publication of WO2015025625A1 publication Critical patent/WO2015025625A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0475Changing the shape of the semiconductor body, e.g. forming recesses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/0485Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30625With simultaneous mechanical treatment, e.g. mechanico-chemical polishing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/01Manufacture or treatment
    • H10D12/031Manufacture or treatment of IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/411Insulated-gate bipolar transistors [IGBT]
    • H10D12/441Vertical IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • H10D30/665Vertical DMOS [VDMOS] FETs having edge termination structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/40Crystalline structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • H10D62/832Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
    • H10D62/8325Silicon carbide
    • H10D64/0115
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • H10D8/01Manufacture or treatment
    • H10D8/051Manufacture or treatment of Schottky diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • H10D8/60Schottky-barrier diodes 
    • H10P54/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • H10D30/668Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • H10D62/106Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]  having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/62Electrodes ohmically coupled to a semiconductor

Definitions

  • the present invention relates to a silicon carbide semiconductor device and a method for manufacturing the same, and more particularly to a silicon carbide semiconductor device capable of reducing on-resistance and a method for manufacturing the same.
  • silicon carbide has been increasingly adopted as a material for semiconductor devices in order to enable the use of high-voltage, low-loss and high-temperature environments in semiconductor devices such as MOSFETs (Metal Oxide Semiconductor Field Effect Transistors). It is being Silicon carbide is a wide band gap semiconductor having a larger band gap than silicon that has been widely used as a material for forming semiconductor devices. Therefore, by adopting silicon carbide as a material constituting the semiconductor device, it is possible to achieve a high breakdown voltage and a low on-resistance of the semiconductor device. In addition, a semiconductor device that employs silicon carbide as a material has an advantage that a decrease in characteristics when used in a high temperature environment is small as compared with a semiconductor device that employs silicon as a material.
  • a semiconductor device such as a MOSFET may have a semiconductor substrate, an ohmic electrode formed on the back surface of the semiconductor substrate, and a back electrode in contact with the ohmic electrode.
  • Patent Document 1 Japanese Unexamined Patent Application Publication No. 2011-35322 (Patent Document 1) describes a semiconductor device in which a recess is formed on a part of the back surface of a silicon carbide substrate and a back electrode is formed so as to fill the inside of the recess. ing.
  • the present invention has been made in view of the above problems, and an object thereof is to provide a silicon carbide semiconductor device capable of reducing on-resistance and a manufacturing method thereof.
  • the method for manufacturing a silicon carbide semiconductor device includes the following steps.
  • a silicon carbide semiconductor substrate having a first main surface and a second main surface opposite to the first main surface is prepared.
  • the silicon carbide semiconductor substrate includes a silicon carbide single crystal substrate forming a second main surface, and a silicon carbide epitaxial layer provided in contact with the silicon carbide single crystal substrate and forming the first main surface.
  • a first electrode is formed in contact with the first main surface of the silicon carbide semiconductor substrate and in ohmic contact with the silicon carbide semiconductor substrate. At least a part of the second main surface side of the silicon carbide semiconductor substrate is removed.
  • a metal layer that is in electrical contact with the fourth major surface of the second electrode is formed. The thickness of the metal layer is larger than the thickness of the silicon carbide semiconductor substrate after at least a part of the second main surface side of the silicon carbide semiconductor substrate is removed.
  • a silicon carbide semiconductor device includes a silicon carbide semiconductor substrate, a first electrode, a second electrode, and a metal layer.
  • the silicon carbide semiconductor substrate has a first main surface and a second main surface opposite to the first main surface.
  • the silicon carbide semiconductor substrate includes a silicon carbide epitaxial layer forming a first main surface.
  • the first electrode is in contact with the first main surface of the silicon carbide semiconductor substrate and is in ohmic contact with the silicon carbide semiconductor substrate.
  • the second electrode has a third main surface in contact with the second main surface of the silicon carbide semiconductor substrate, and a fourth main surface opposite to the third main surface, and the silicon carbide semiconductor substrate; Make ohmic contact.
  • the metal layer is in electrical contact with the fourth major surface of the second electrode.
  • the thickness of the metal layer is larger than the thickness of the silicon carbide semiconductor substrate.
  • the present invention it is possible to provide a silicon carbide semiconductor device capable of reducing on-resistance and a method for manufacturing the same.
  • FIG. 5 is a schematic cross sectional view schematically showing a first step of the silicon carbide semiconductor device according to the first embodiment of the present invention.
  • FIG. 7 is a schematic cross sectional view schematically showing a second step of the silicon carbide semiconductor device according to the first embodiment of the present invention.
  • FIG. 6 is a schematic cross sectional view schematically showing a third step of the silicon carbide semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 10 is a schematic cross sectional view schematically showing a fifth step of the silicon carbide semiconductor device according to the first embodiment of the present invention.
  • FIG. 10 is a schematic plan view schematically showing a fifth step of the silicon carbide semiconductor device according to the first embodiment of the present invention.
  • It is a cross-sectional schematic diagram which shows schematically the 6th process of the silicon carbide semiconductor device which concerns on Embodiment 1 of this invention.
  • It is a cross-sectional schematic diagram which shows schematically the 7th process of the silicon carbide semiconductor device which concerns on Embodiment 1 of this invention.
  • FIG. 10 is a schematic cross sectional view schematically showing a fifth step of the silicon carbide semiconductor device according to the second embodiment of the present invention. It is a cross-sectional schematic diagram which shows schematically the structure of the silicon carbide semiconductor device which concerns on Embodiment 3 of this invention.
  • FIG. 10 is a schematic cross sectional view schematically showing a fifth step of the silicon carbide semiconductor device according to the fourth embodiment of the present invention.
  • the method for manufacturing silicon carbide semiconductor device 1 includes the following steps.
  • a silicon carbide semiconductor substrate 10 having a first main surface 10a and a second main surface 10b opposite to the first main surface 10a is prepared.
  • Silicon carbide semiconductor substrate 10 includes a silicon carbide single crystal substrate 11 forming second main surface 10b, and a silicon carbide epitaxial layer 32 provided in contact with silicon carbide single crystal substrate 11 and forming first main surface 10a.
  • First electrode 16 in contact with first main surface 10a of silicon carbide semiconductor substrate 10 and in ohmic contact with silicon carbide semiconductor substrate 10 is formed. At least a portion of silicon carbide semiconductor substrate 10 on the second main surface 10b side is removed.
  • a second electrode 20 having a fourth main surface 20b opposite to surface 20a and in ohmic contact with silicon carbide semiconductor substrate 10 is formed.
  • a metal layer 22 that is in electrical contact with the fourth major surface 20b of the second electrode 20 is formed.
  • the thickness of metal layer 22 is larger than the thickness of silicon carbide semiconductor substrate 10 after the step of removing at least a part of second main surface 10b side of silicon carbide semiconductor substrate 10.
  • metal layer 22 that is in electrical contact with fourth main surface 20b of second electrode 20 is formed.
  • the thickness of metal layer 22 is larger than the thickness of silicon carbide semiconductor substrate 10 after the step of removing at least a part of second main surface 10b side of silicon carbide semiconductor substrate 10.
  • the on-resistance of silicon carbide semiconductor device 1 can be reduced.
  • the rigidity of silicon carbide semiconductor device 1 can be maintained high enough that silicon carbide semiconductor device 1 can stand on its own.
  • the step of forming metal layer 22 is performed so that the entire surface of fourth main surface 20b of second electrode 20 is covered. 22 is formed. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the step of removing at least part of the second main surface 10b side of silicon carbide semiconductor substrate 10 is performed by silicon carbide.
  • the step includes removing all of silicon carbide single crystal substrate 11 so that epitaxial layer 32 is exposed. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be further effectively reduced.
  • the step of removing at least part of the second main surface 10b side of silicon carbide semiconductor substrate 10 is performed by silicon carbide.
  • the step of forming the metal layer 22 includes a step of forming the metal layer 22 that enters the recess and covers the second main surface 10b.
  • the method further includes a step of removing a part of metal layer 22 by chemical mechanical polishing so that second main surface 10b of silicon carbide semiconductor substrate 10 is exposed. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the step of forming the recess in second main surface 10b of silicon carbide semiconductor substrate 10 includes the step of forming a silicon carbide single crystal along the dicing line. Forming a recess so that the substrate 11 remains. Thereby, dicing of silicon carbide semiconductor substrate 10 becomes easier than in the case where metal layer 22 is formed along the dicing line.
  • the step of forming recess TQ in second main surface 10b of silicon carbide semiconductor substrate 10 is performed at the bottom of recess TQ. Forming a recess TQ such that B is located in silicon carbide epitaxial layer 32; Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the step of removing at least a part on the second main surface 10b side of silicon carbide semiconductor substrate 10 is performed.
  • the thickness of the removed portion is 250 ⁇ m or more and 500 ⁇ m or less.
  • the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the rigidity of silicon carbide semiconductor device 1 can be maintained high enough to allow silicon carbide semiconductor device 1 to stand on its own.
  • the thickness of metal layer 22 is not less than 50 ⁇ m and not more than 300 ⁇ m.
  • the thickness of metal layer 22 is set to 50 ⁇ m or more, rigidity can be maintained to such an extent that silicon carbide semiconductor device 1 can stand on its own.
  • the thickness of metal layer 22 is set to 300 ⁇ m or less, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • Silicon carbide semiconductor device 1 includes silicon carbide semiconductor substrate 10, first electrode 16, second electrode 20, and metal layer 22.
  • Silicon carbide semiconductor substrate 10 has a first main surface 10a and a second main surface 10b opposite to the first main surface 10a.
  • Silicon carbide semiconductor substrate 10 includes a silicon carbide epitaxial layer 32 forming first main surface 10a.
  • First electrode 16 is in contact with first main surface 10a of silicon carbide semiconductor substrate 10 and is in ohmic contact with silicon carbide semiconductor substrate 10.
  • Second electrode 20 has a third main surface 20a in contact with second main surface 10b of silicon carbide semiconductor substrate 10, and a fourth main surface 20b opposite to third main surface 20a.
  • the silicon carbide semiconductor substrate 10 is in ohmic contact.
  • the metal layer 22 is in electrical contact with the fourth major surface 20 b of the second electrode 20.
  • Metal layer 22 has a thickness greater than that of silicon carbide semiconductor substrate 10.
  • metal layer 22 is in electrical contact with fourth main surface 20b of second electrode 20.
  • Metal layer 22 has a thickness greater than that of silicon carbide semiconductor substrate 10. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be reduced. In addition, the rigidity of silicon carbide semiconductor device 1 can be maintained high enough that silicon carbide semiconductor device 1 can stand on its own.
  • metal layer 22 is provided so as to cover the entire surface of fourth main surface 20b of second electrode 20. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • silicon carbide semiconductor substrate 10 is in contact with silicon carbide epitaxial layer 32, and silicon carbide single crystal substrate 11 forming second main surface 10b. including. Thereby, silicon carbide semiconductor device 1 having high rigidity can be obtained.
  • second main surface 10b of silicon carbide semiconductor substrate 10 is provided with a recess in which silicon carbide single crystal substrate 11 forms a side wall.
  • Second electrode 20 and metal layer 22 are provided so as to enter the recess. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • a recess is formed so as to leave silicon carbide single crystal substrate 11 at the outer peripheral end of silicon carbide semiconductor substrate 10 in plan view.
  • the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced while maintaining the rigidity of silicon carbide semiconductor device 1 high.
  • the bottom of the recess is located in silicon carbide epitaxial layer 32. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the thickness of metal layer 22 is not less than 50 ⁇ m and not more than 300 ⁇ m.
  • the rigidity of silicon carbide semiconductor device 1 can be maintained high enough to allow silicon carbide semiconductor device 1 to stand on its own.
  • the thickness of metal layer 22 is set to 300 ⁇ m or less, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • metal layer 22 contains copper.
  • MOSFET 1 includes a silicon carbide semiconductor substrate 10, a gate insulating film 15a, a gate electrode 27, a source electrode 16, an interlayer insulating film 21, a source wiring 19, The drain electrode 20, the metal layer 22, the back surface protection electrode 23, and the breakdown voltage holding portion 15 c are mainly included.
  • Silicon carbide semiconductor substrate 10 has a first main surface 10a and a second main surface 10b opposite to the first main surface 10a.
  • First main surface 10a of silicon carbide semiconductor substrate 10 is a surface that is off, for example, about 8 ° or less from the (0001) plane.
  • Silicon carbide semiconductor substrate 10 includes a silicon carbide single crystal substrate 11 and a silicon carbide epitaxial layer 32.
  • Silicon carbide single crystal substrate 11 forms second main surface 10 b of silicon carbide semiconductor substrate 10, and silicon carbide epitaxial layer 32 forms first main surface 10 a of silicon carbide semiconductor substrate 10.
  • Silicon carbide single crystal substrate 11 is made of, for example, polytype 4H hexagonal silicon carbide, includes impurities such as nitrogen, and has an n-type (first conductivity type) conductivity type.
  • the impurity concentration of silicon carbide single crystal substrate 11 is, for example, about 1 ⁇ 10 18 cm ⁇ 3 to 1 ⁇ 10 19 cm ⁇ 3 .
  • Silicon carbide epitaxial layer 32 includes drift region 12, body region 13, source region 14, contact region 18, JTE (Junction Termination Extension) region 4, guard ring region 5, field stop region 6, buffer Layer 31 mainly.
  • Buffer layer 31 is an epitaxial layer made of silicon carbide provided in contact with silicon carbide single crystal substrate 11.
  • the drift region 12 is provided on the buffer layer 31.
  • Drift region 12 contains an impurity such as nitrogen and has n-type conductivity.
  • the concentration of impurities such as nitrogen contained in drift region 12 is, for example, about 1 ⁇ 10 15 cm ⁇ 3 to 1 ⁇ 10 16 cm ⁇ 3 .
  • the impurity concentration of the drift region 12 is lower than the impurity concentration of the buffer layer 31.
  • Body region 13 is provided in contact with drift region 12 and is exposed at first main surface 10a.
  • Body region 13 contains an impurity such as Al (aluminum) or B (boron), and has p-type (second conductivity type).
  • the impurity concentration of body region 13 is, for example, about 1 ⁇ 10 17 cm ⁇ 3 .
  • the source region 14 is provided so as to be surrounded by the body region 13 and is exposed to the first main surface 10a. Source region 14 is separated from drift region 12 by body region 13.
  • Source region 14 includes an impurity such as P (phosphorus) and has n type conductivity.
  • the impurity concentration of the source region 14 is, for example, about 1 ⁇ 10 20 cm ⁇ 3 .
  • the impurity concentration of the source region 14 is higher than the impurity concentration of the drift region 12.
  • a channel CH can be formed in the region of the body region 13 sandwiched between the source region 14 and the drift region 12.
  • Contact region 18 is provided so as to be surrounded by source region 14 and exposed to first main surface 10a. Contact region 18 is formed in contact with source region 14 and body region 13. Contact region 18 contains an impurity such as Al (aluminum) or B (boron), and has p-type. The impurity concentration of contact region 18 is, for example, about 1 ⁇ 10 20 cm ⁇ 3 . The impurity concentration of contact region 18 is higher than the impurity concentration of body region 13.
  • JTE region 4 and guard ring region 5 are provided near the outer periphery of silicon carbide semiconductor substrate 10 and are exposed at first main surface 10a.
  • JTE region 4 is provided in contact with body region 13.
  • the guard ring region 5 is separated from the JTE region 4, and a plurality of guard ring regions 5 are provided outside the JTE region 4.
  • JTE region 4 and guard ring region 5 contain impurities such as Al (aluminum) or B (boron), and have p-type.
  • the dose amount of JTE region 4 and guard ring region 5 is, for example, about 1.3 ⁇ 10 13 cm ⁇ 2 .
  • Field stop region 6 is provided so as to surround guard ring region 5 in a plan view (a visual field viewed from a direction perpendicular to first main surface 10a of silicon carbide semiconductor substrate 10). 10a is exposed.
  • Field stop region 6 contains an impurity such as P (phosphorus) and has n type conductivity.
  • the impurity concentration of the field stop region 6 is, for example, about 1 ⁇ 10 18 cm ⁇ 3 .
  • the impurity concentration of the field stop region 6 is higher than the impurity concentration of the drift region 12.
  • Gate insulating film 15 a is in contact with first main surface 10 a of silicon carbide semiconductor substrate 10, and extends from the upper surface of one source region 14 to the upper surface of the other source region 14. Formed on the first main surface 10a. Gate insulating film 15 a is provided in contact with source region 14, body region 13, and drift region 12. Breakdown voltage holding portion 15 c is provided in contact with JTE region 4, guard ring region 5, and field stop region 6 on first main surface 10 a of silicon carbide semiconductor substrate 10. Pressure-resistant holding portion 15 c is exposed on the surface along outer peripheral end portion 10 c of silicon carbide semiconductor substrate 10. Each of gate insulating film 15a and breakdown voltage holding portion 15c is made of, for example, silicon dioxide.
  • the gate electrode 27 is disposed in contact with the gate insulating film 15a.
  • the gate electrode 27 is provided at a position facing the source region 14, the body region 13 and the drift region 12.
  • the gate electrode 27 is made of a conductor such as doped polysilicon or Al.
  • Source electrode 16 (first electrode 16) is in contact with first main surface 10 a of silicon carbide semiconductor substrate 10 and is in ohmic contact with silicon carbide semiconductor substrate 10.
  • Source electrode 16 includes, for example, titanium (Ti), aluminum (Al), and silicon (Si), and is in contact with each of source region 14 and contact region 18.
  • source electrode 16 is in ohmic contact with each of source region 14 and contact region 18.
  • the interlayer insulating film 21 is provided in contact with the gate electrode 27 and the gate insulating film 15a.
  • the interlayer insulating film 21 electrically insulates the gate electrode 27 and the source electrode 16 from each other.
  • the interlayer insulating film 21 is provided on the breakdown voltage holding portion 15c.
  • the source wiring 19 is formed so as to contact the source electrode 16 and cover the interlayer insulating film 21.
  • the source wiring 19 is made of a conductor such as Al, for example.
  • the source wiring 19 is electrically connected to the source region 14 through the source electrode 16.
  • Drain electrode 20 is in contact with second main surface 10b of silicon carbide semiconductor substrate 10 and is in ohmic contact with silicon carbide semiconductor substrate 10.
  • the drain electrode 20 may be NiSi (nickel silicon), for example, or may be the same material as the source electrode 16.
  • Drain electrode 20 is electrically connected to silicon carbide single crystal substrate 11.
  • Drain electrode 20 has a third main surface 20a in contact with second main surface 10b of silicon carbide semiconductor substrate 10, and a fourth main surface 20b opposite to third main surface 20a.
  • second main surface 10 b of silicon carbide single crystal substrate 11 is provided with a recess TQ in which silicon carbide single crystal substrate 11 forms side wall surface A.
  • Bottom portion B of recess TQ forms second main surface 10b of silicon carbide single crystal substrate 11.
  • Silicon carbide single crystal substrate 11 includes base portion 11b and side wall portion 11a.
  • Side wall portion 11 a of silicon carbide single crystal substrate 11 is formed so as to be exposed on a surface along outer peripheral end portion 10 c of silicon carbide semiconductor substrate 10.
  • recess TQ is formed such that side wall portion 11a of silicon carbide single crystal substrate 11 is left at outer peripheral end portion 10c of silicon carbide semiconductor substrate 10.
  • Drain electrode 20 is provided so as to be in contact with each of side wall surface A and bottom B of recess TQ and to enter recess TQ.
  • the metal layer 22 is provided so as to be in contact with the fourth main surface 20b of the second electrode 20, and is provided so as to enter the recess.
  • the metal layer 22 preferably contains Cu (copper) and is made of, for example, Cu or CuW (copper tungsten).
  • Thickness T2 of metal layer 22 is greater than thickness T1 of silicon carbide semiconductor substrate 10.
  • thickness T1 of silicon carbide semiconductor substrate 10 is the normal direction of first main surface 10a of silicon carbide semiconductor substrate 10. The distance from the first major surface 10a along the bottom to the bottom B of the recess TQ.
  • Silicon carbide semiconductor substrate 10 has a thickness T1 of, for example, about 100 ⁇ m.
  • the thickness T2 of the metal layer 22 is, for example, about 50 ⁇ m to 300 ⁇ m, and preferably about 100 ⁇ m to 200 ⁇ m.
  • the back surface protective electrode 23 is provided in contact with the silicon carbide single crystal substrate 11, the drain electrode 20, and the metal layer 22.
  • the back surface protective electrode 23 has a laminated structure including, for example, a Ti layer, a Pt layer, and an Au layer.
  • MOSFET 1 as silicon carbide semiconductor device 1 Next, a method for manufacturing MOSFET 1 as silicon carbide semiconductor device 1 according to the first embodiment of the present invention will be described.
  • a silicon carbide substrate forming step (S10: FIG. 2) is performed. For example, by slicing an ingot (not shown) made of polytype 4H silicon carbide single crystal, silicon carbide single crystal made of polytype 4H hexagonal silicon carbide and having an n-type conductivity (first conductivity type).
  • a substrate 11 is prepared.
  • a silicon carbide epitaxial layer 32 made of, for example, silicon carbide and having an n conductivity type is formed on silicon carbide single crystal substrate 11 by epitaxial growth.
  • Silicon carbide epitaxial layer 32 may include a buffer layer 31 provided on silicon carbide single crystal substrate 11 and drift region 12 provided on buffer layer 31.
  • Silicon carbide semiconductor substrate 10 having first main surface 10a and second main surface 10b opposite to first main surface 10a is prepared.
  • Silicon carbide semiconductor substrate 10 includes a silicon carbide single crystal substrate 11 forming second main surface 10b, and a silicon carbide epitaxial layer 32 provided in contact with silicon carbide single crystal substrate 11 and forming first main surface 10a. including.
  • an ion implantation process is performed.
  • Al (aluminum) ions are implanted into first main surface 10 a of silicon carbide semiconductor substrate 10, so that conductivity type is p-type in silicon carbide epitaxial layer 32.
  • Body region 13 is formed.
  • P (phosphorus) ions are implanted into the body region 13 at a depth shallower than the implantation depth of the Al ions, thereby forming the source region 14 having the n-type conductivity.
  • Al ions are implanted into the source region 14, thereby forming a contact region 18 that is adjacent to the source region 14 and has the same depth as the source region 14 and has a conductivity type of p-type.
  • Al ions are introduced in the vicinity of the outer periphery of silicon carbide semiconductor substrate 10 to form JTE region 4 and guard ring region 5 having a p-type conductivity.
  • P (phosphorus) ions are implanted into first main surface 10a of silicon carbide semiconductor substrate 10 to form field stop region 6 having an n conductivity type.
  • an activation annealing step is performed. Specifically, the impurity introduced in the ion implantation step is activated by heating silicon carbide semiconductor substrate 10 at a temperature of 1700 ° C. for about 30 minutes, for example. As a result, desired carriers are generated in the region where the impurity is introduced.
  • a gate insulating film forming step (S20: FIG. 2) is performed. Specifically, referring to FIG. 5, for example, by heating silicon carbide semiconductor substrate 10 in an atmosphere containing oxygen, insulating film 15 made of silicon dioxide is formed so as to cover first main surface 10a. The Insulating film 15 is formed in contact with body region 13, source region 14, contact region 18, JTE region 4, guard ring region 5, and field stop region 6 on first main surface 10 a.
  • a gate electrode formation step (S30: FIG. 2) is performed.
  • the gate electrode 27 made of polysilicon containing impurities is formed on the gate insulating film 15a by LP-CVD (Low Pressure Chemical Vapor Deposition).
  • an interlayer insulating film 21 made of silicon dioxide is formed so as to cover the gate insulating film 15a and the gate electrode 27 by, for example, P (Plasma) -CVD.
  • a source electrode forming step (S40: FIG. 2) is performed. Specifically, the interlayer insulating film 21 and the insulating film 15 in the region where the source electrode 16 is to be formed are removed, and the source region 14 and the contact region 18 are exposed from the insulating film 15. Next, a metal layer 22 containing, for example, NiSi (nickel silicon) or TiAlSi (titanium aluminum silicon) is formed in a region where the source region 14 and the contact region 18 are exposed from the insulating film 15 by, for example, sputtering. Next, by heating the metal layer 22, at least a part of the metal layer 22 is silicided, and the source electrode 16 (first electrode 16) that is in ohmic contact with the silicon carbide semiconductor substrate 10 is formed.
  • a metal layer 22 containing, for example, NiSi (nickel silicon) or TiAlSi (titanium aluminum silicon
  • a source wiring forming process is performed. Specifically, a first electrode layer (not shown) made of Ta, TaN, Ti, TiN, or TiW is formed on the source electrode 16 by sputtering, for example. Next, a second electrode layer (not shown) made of Al, AlSi, or AlSiCu is formed on the first electrode layer. In this way, the source wiring 19 having a structure in which the electrode layers are stacked is formed (see FIG. 6). Further, the first electrode layer may have a structure in which electrode layers made of Ta and TaN are stacked.
  • a silicon carbide layer removing step (S50: FIG. 2) is performed. Specifically, at least a part on the second main surface 10b side of silicon carbide semiconductor substrate 10 is removed. Referring to FIG. 7, silicon carbide single crystal substrate 11 is partially removed by etching or the like, for example, and a recess TQ is formed in second main surface 10 b of silicon carbide semiconductor substrate 10. Silicon carbide single crystal substrate 11 from which part of silicon carbide single crystal substrate 11 has been removed extends in a direction perpendicular to first main surface 10a from base portion 11b in contact with buffer layer 31 and from base portion 11b. You may consist of the side wall part 11a. The base 11b forms the bottom B of the recess TQ, and the side wall 11a forms the side wall A of the recess TQ. In other words, the recess TQ is formed by the side wall surface A and the bottom B.
  • recess TQ is formed such that side wall portion 11a of silicon carbide single crystal substrate 11 remains along dicing line DL.
  • the dicing line is a position where silicon carbide semiconductor substrate 10 is cut in a dicing line forming process described later.
  • the dicing lines are provided in a lattice shape so as to extend in the vertical direction and the horizontal direction so as to cross the first main surface 10 a of silicon carbide semiconductor substrate 10 in plan view.
  • the broken line shows outer peripheral end portion 10c of silicon carbide semiconductor device 1 after silicon carbide semiconductor substrate 10 is cut by the dicing process.
  • recess TQ is formed so as to leave side wall portion 11a of silicon carbide single crystal substrate 11 at outer peripheral end portion 10c of silicon carbide semiconductor substrate 10 in plan view.
  • the thickness T3 of the portion removed in the silicon carbide layer removing step is, for example, not less than 250 ⁇ m and not more than 500 ⁇ m.
  • the thickness of sidewall portion 11a of silicon carbide single crystal substrate 11 may be the same as the thickness of the removed portion.
  • metal layer 22 is formed in contact with second main surface 10 b of silicon carbide single crystal substrate 11.
  • second main surface 10b of base portion 11b of silicon carbide single crystal substrate 11 that is, the bottom portion of the recess
  • the side wall surface of the recess and the second portion of side wall portion 11a of silicon carbide single crystal substrate 11
  • a metal layer 22 made of, for example, NiSi is formed in contact with main surface 10b.
  • the metal layer 22 may be TiAlSi, for example.
  • the formation of the metal layer 22 is preferably performed by a sputtering method.
  • the formation of the metal layer 22 may be performed by vapor deposition.
  • the metal layer 22 is alloyed to form the drain electrode 20.
  • the metal layer 22 is alloyed to form the drain electrode 20.
  • the metal layer 22 is heated to, for example, about 1000 ° C. using laser irradiation, at least a part of the metal layer 22 is silicided to become the drain electrode 20.
  • Drain electrode 20 is in ohmic contact with silicon carbide single crystal substrate 11.
  • third main surface 20a that is in contact with second main surface 10b of silicon carbide semiconductor substrate 10 exposed by the silicon carbide layer removing step, and the fourth main surface opposite to third main surface 20a.
  • a drain electrode 20 (second electrode 20) having 20b is formed.
  • metal layer 22 is formed in contact with fourth main surface 20 b of drain electrode 20 so as to be in electrical contact with fourth main surface 20 b of drain electrode 20.
  • the metal layer 22 is formed so as to cover the entire surface of the fourth main surface 20b of the drain electrode 20.
  • Metal layer 22 is formed to enter recess TQ provided in second main surface 10b of silicon carbide single crystal substrate 11 and to cover second main surface 10b of side wall portion 11a of silicon carbide single crystal substrate 11. Is done.
  • the metal layer 22 includes the second main surface 10b of the base portion 11b of the silicon carbide single crystal substrate 11 (that is, the bottom B of the recess TQ), the side wall surface A of the recess TQ, and the carbonized carbon via the drain electrode 20.
  • the silicon single crystal substrate 11 is in contact with the second main surface 10b of the side wall portion 11a.
  • a chemical mechanical polishing step (S80: FIG. 2) is performed.
  • metal layer 22 formation step part of metal layer 22 and one of drain electrodes 20 are exposed so that second main surface 10 b of sidewall portion 11 a of silicon carbide semiconductor substrate 10 is exposed. Parts are removed by chemical mechanical polishing. Thereby, metal layer 22, drain electrode 20, and second main surface 10b of side wall portion 11a of silicon carbide semiconductor substrate 10 are exposed.
  • the total area of metal layer 22 after the chemical mechanical polishing step is the second area of silicon carbide semiconductor substrate 10 before the recess is formed in second main surface 10b of silicon carbide semiconductor substrate 10. It is preferably 95% or more.
  • the thickness of silicon carbide single crystal substrate 11 after the chemical mechanical polishing step (that is, the total thickness of base portion 11b and side wall portion 11a) is preferably 200 ⁇ m or less. Thickness of metal layer 22 is adjusted such that thickness T2 of metal layer 22 is greater than thickness T1 of the silicon carbide semiconductor substrate after the silicon carbide layer removing step.
  • back surface protective electrode 23 is in contact with metal layer 22, drain electrode 20, and second main surface 10 b of side wall portion 11 a of silicon carbide single crystal substrate 11. It is formed.
  • the back surface protective electrode 23 includes, for example, a Ti layer, a Pt layer, and an Au layer.
  • the Ti layer is formed on the drain electrode 20 by sputtering, for example.
  • a Pt layer is formed in contact with the Ti layer, for example, by sputtering.
  • an Au layer is formed in contact with the Pt layer by sputtering. In this way, the back surface protective electrode 23 including the Ti layer, the Pt layer, and the Au layer is formed.
  • silicon carbide semiconductor substrate 10 and the back surface protective electrode are cut along dicing lines DL to obtain a plurality of semiconductor chips.
  • Dicing may be performed by laser dicing or scribing, for example.
  • the width of dicing portion DP from which the silicon carbide portion of silicon carbide semiconductor substrate 10 is removed may be smaller than the width of dicing line DL of silicon carbide semiconductor substrate 10. It is formed so that side wall portion 11a of silicon carbide single crystal substrate 11 is exposed at outer peripheral end portion 10c of silicon carbide semiconductor substrate 10 after the dicing process.
  • the distance from outer peripheral end portion 10c of silicon carbide semiconductor substrate 10 to metal layer 22 is preferably less than 100 ⁇ m.
  • metal layer 22 that is in electrical contact with fourth main surface 20b of second electrode 20 is formed.
  • the thickness of metal layer 22 is larger than the thickness of silicon carbide semiconductor substrate 10 after the step of removing at least a part of second main surface 10b side of silicon carbide semiconductor substrate 10.
  • the on-resistance of silicon carbide semiconductor device 1 can be reduced.
  • metal layer 22 in contact with fourth main surface 20b of second electrode 20 the rigidity can be maintained high enough to allow silicon carbide semiconductor device 1 to stand on its own.
  • the step of removing at least a part of second main surface 10b side of silicon carbide semiconductor substrate 10 is the second step of silicon carbide semiconductor substrate 10.
  • the step of forming the metal layer 22 includes a step of forming the metal layer 22 that enters the recess and covers the second main surface 10b.
  • the method further includes a step of removing a part of metal layer 22 by chemical mechanical polishing so that second main surface 10b of silicon carbide semiconductor substrate 10 is exposed. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the step of forming the recess in second main surface 10b of silicon carbide semiconductor substrate 10 includes silicon carbide single crystal substrate 11 along the dicing line. Forming a recess so as to remain. Thereby, dicing of silicon carbide semiconductor substrate 10 becomes easier than in the case where metal layer 22 is formed along the dicing line.
  • the thickness of the portion removed by the step of removing at least part of second main surface 10b side of silicon carbide semiconductor substrate 10 is 250 ⁇ m. It is 500 ⁇ m or less.
  • the thickness of the removed portion is 250 ⁇ m or more.
  • the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • the rigidity can be maintained high enough that silicon carbide semiconductor device 1 can stand on its own.
  • the thickness of metal layer 22 is not less than 50 ⁇ m and not more than 300 ⁇ m.
  • the thickness of metal layer 22 is set to 50 ⁇ m or more, rigidity can be maintained to such an extent that silicon carbide semiconductor device 1 can stand on its own.
  • the thickness of metal layer 22 is set to 300 ⁇ m or less, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • metal layer 22 is in electrical contact with fourth main surface 20b of drain electrode 20.
  • Metal layer 22 has a thickness greater than that of silicon carbide semiconductor substrate 10. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be reduced. Further, by forming metal layer 22 in contact with fourth main surface 20b of drain electrode 20, the rigidity can be maintained high enough to allow silicon carbide semiconductor device 1 to stand on its own.
  • silicon carbide semiconductor substrate 10 includes silicon carbide single crystal substrate 11 in contact with silicon carbide epitaxial layer 32 and forming second main surface 10b. Thereby, silicon carbide semiconductor device 1 having high rigidity can be obtained.
  • second main surface 10b of silicon carbide semiconductor substrate 10 is provided with a recess in which silicon carbide single crystal substrate 11 forms a side wall.
  • Second electrode 20 and metal layer 22 are provided so as to enter the recess.
  • recess TQ is formed so as to leave silicon carbide single crystal substrate 11 at the outer peripheral end of silicon carbide semiconductor substrate 10 in plan view. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced while maintaining the rigidity of silicon carbide semiconductor device 1 high.
  • the thickness is 50 ⁇ m or more and 300 ⁇ m or less.
  • the thickness of metal layer 22 By setting the thickness of metal layer 22 to 50 ⁇ m or more, rigidity can be maintained to such an extent that silicon carbide semiconductor device 1 can stand on its own.
  • the thickness of metal layer 22 By setting the thickness of metal layer 22 to 300 ⁇ m or less, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • metal layer 22 includes copper. Therefore, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced while maintaining the rigidity of silicon carbide semiconductor device 1 high.
  • silicon carbide single crystal substrate 11 of MOSFET 1 includes a base portion 11b and a side wall portion 11a.
  • Side wall portion 11 a of silicon carbide single crystal substrate 11 is provided inside outer peripheral end portion 10 c of silicon carbide semiconductor substrate 10.
  • a plurality of recesses TQ are provided in second main surface 10b of silicon carbide single crystal substrate 11. Two adjacent recesses TQ are separated by side wall portion 11 a of silicon carbide single crystal substrate 11.
  • sidewall portion 11 a of silicon carbide single crystal substrate 11 is sandwiched between drain electrodes 20 in a cross-sectional view (a visual field in a direction parallel to first main surface 10 a of silicon carbide semiconductor substrate 10). Is provided. Each of drain electrode 20 and metal layer 22 is provided so as to enter the recess. Metal layer 22 is provided so as to be exposed on a surface along outer peripheral end portion 10 c of silicon carbide semiconductor substrate 10.
  • MOSFET 1 according to the second embodiment a method for manufacturing MOSFET 1 according to the second embodiment will be described.
  • the manufacturing method of MOSFET 1 according to the second embodiment is different from the manufacturing method of MOSFET 1 according to the first embodiment in the silicon carbide removing step (S50), and the other methods are the manufacturing method of MOSFET 1 according to the first embodiment. Is almost the same. The following description will focus on differences from the configuration of MOSFET 1 according to the first embodiment.
  • silicon carbide single crystal substrate 11 is partially removed by etching or the like, for example, on second main surface 10 b of silicon carbide semiconductor substrate 10.
  • a recess TQ is formed.
  • Silicon carbide single crystal substrate 11 from which part of silicon carbide single crystal substrate 11 has been removed extends in a direction perpendicular to first main surface 10a from base portion 11b in contact with buffer layer 31 and from base portion 11b. It consists of the side wall part 11a.
  • the base 11b forms the bottom B of the recess TQ
  • the side wall 11a forms the side wall A of the recess TQ.
  • Concave portion TQ is formed in second main surface 10b of silicon carbide single crystal substrate 11 such that side wall portion 11a of silicon carbide single crystal substrate 11 is formed inside outer peripheral end portion 10c of silicon carbide semiconductor substrate 10.
  • the shape of side wall portion 11a of silicon carbide single crystal substrate 11 may be a lattice shape, a linear shape, or a honeycomb shape.
  • MOSFET 1 according to the third embodiment of the present invention is different from the structure of MOSFET 1 according to the first embodiment in that the drain electrode 20 is provided in contact with the buffer layer 31.
  • Other structures are the same as those in the first embodiment. It is the same as that of MOSFET1 concerning. The following description will focus on differences from the configuration of MOSFET 1 according to the first embodiment.
  • silicon carbide single crystal substrate 11 of MOSFET 1 includes first main surface 10 a of silicon carbide semiconductor substrate 10 along outer peripheral end portion 10 c of silicon carbide semiconductor substrate 10. It is provided to extend in the vertical direction. Concave portion TQ is formed in second main surface 10b of silicon carbide semiconductor substrate 10. Buffer layer 31 of silicon carbide epitaxial layer 32 forms bottom B of recess TQ, and silicon carbide semiconductor substrate 10 forms side wall surface A of recess TQ. In other words, bottom B of recess TQ is located in buffer layer 31 of silicon carbide epitaxial layer 32. Drain electrode 20 is provided in recess TQ so as to be in contact with buffer layer 31 of silicon carbide epitaxial layer 32 and silicon carbide single crystal substrate 11. The metal layer 22 is provided in the recess TQ and is in contact with the drain electrode 20. Back surface protective electrode 23 is provided in contact with metal layer 22, drain electrode 20, and silicon carbide single crystal substrate 11.
  • MOSFET 1 according to the third embodiment a method for manufacturing MOSFET 1 according to the third embodiment will be described.
  • the manufacturing method of MOSFET 1 according to the third embodiment is different from the manufacturing method of MOSFET 1 according to the first embodiment in the silicon carbide removing step (S50), and the manufacturing method of MOSFET 1 according to the first embodiment is the other steps. Is almost the same.
  • the following description will focus on differences from the configuration of MOSFET 1 according to the first embodiment.
  • silicon carbide single crystal substrate 11 is partially removed by etching or the like, for example, on second main surface 10 b of silicon carbide semiconductor substrate 10.
  • a recess TQ is formed.
  • recess TQ is formed such that bottom B of recess TQ is located in silicon carbide epitaxial layer 32. Is done.
  • silicon carbide single crystal substrate 11 extending from buffer layer 31 in a direction perpendicular to first main surface 10a is left along outer peripheral end portion 10c of silicon carbide semiconductor substrate 10.
  • Buffer layer 31 of silicon carbide epitaxial layer 32 forms bottom B of recess TQ, and silicon carbide single crystal substrate 11 forms side wall surface A of recess TQ.
  • part of the buffer layer 31 may be removed, or the buffer layer 31 may be removed until the drift layer is exposed.
  • bottom B of recess TQ is silicon carbide epitaxial layer 32. Forming a recess TQ so as to be located at Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • bottom portion B of recess TQ is located in silicon carbide epitaxial layer 32. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • MOSFET 1 according to the fourth embodiment of the present invention is implemented in that it does not have silicon carbide single crystal substrate 11 and metal layer 22 covers the entire surface of second main surface 10b of silicon carbide semiconductor substrate 10. This is different from the structure of MOSFET 1 according to the third embodiment, and the other configuration is the same as MOSFET 1 according to the third embodiment.
  • a description will be given focusing on differences from the configuration of MOSFET 1 according to the third embodiment.
  • MOSFET 1 does not have silicon carbide single crystal substrate 11, and drain electrode 20 is provided in contact with the entire surface of buffer layer 31 of silicon carbide epitaxial layer 32. Yes. In other words, drain electrode 20 is provided in direct contact with the entire surface of second main surface 10 b of silicon carbide epitaxial layer 32.
  • a back surface protective electrode 24 is provided in contact with the entire surface of the fourth main surface 20 b of the drain electrode 20.
  • a solder layer 25 is provided in contact with the entire surface of the back surface protective electrode 24.
  • the metal layer 22 is electrically connected to the drain electrode 20 via the back surface protective electrode 24 and the solder layer 25. The metal layer 22 is provided so as to cover the entire fourth main surface 20 b of the drain electrode 20.
  • a back surface protective electrode 23 is provided so as to cover the entire surface of the metal layer 22.
  • Each of the back surface protective electrode 23 and the back surface protective electrode 24 may have a laminated structure including a Ti layer, a Pt layer, and an Au layer.
  • the method for manufacturing MOSFET 1 according to the fourth embodiment is different from the method for manufacturing MOSFET 1 according to the third embodiment in the silicon carbide removing step (S50), and the other steps are the method for manufacturing MOSFET 1 according to the third embodiment. Is almost the same.
  • a description will be given focusing on differences from the configuration of MOSFET 1 according to the third embodiment.
  • silicon carbide layer removing step silicon carbide single crystal substrate 11 is entirely removed by, for example, grinding or polishing, and buffer layer 31 of silicon carbide epitaxial layer 32 is exposed. .
  • part of the buffer layer 31 may be removed, or the buffer layer 31 may be removed until the drift region 12 is exposed.
  • all of silicon carbide single crystal substrate 11 and part of silicon carbide epitaxial layer 32 are removed.
  • the total thickness of silicon carbide single crystal substrate 11 to be removed and silicon carbide epitaxial layer 32 is not less than 250 ⁇ m and not more than 500 ⁇ m, for example.
  • drain electrode 20 is formed on the entire surface of second main surface 10b of silicon carbide semiconductor substrate 10 where silicon carbide epitaxial layer 32 is exposed.
  • a back surface protection electrode 24 is formed on the entire surface of the fourth main surface 20b of the drain electrode 20.
  • a metal layer 22 having a solder layer 25 provided on one main surface and a back surface protective electrode 23 provided on the other main surface is prepared.
  • the thickness of the metal layer 22 is, for example, about 50 ⁇ m to 300 ⁇ m, and preferably about 100 ⁇ m to 200 ⁇ m.
  • the metal layer 22 is a copper plate, for example.
  • the metal layer 22 is disposed so that the solder layer 25 faces the back surface protection electrode 24 provided in contact with the drain electrode 20. By heating the solder layer 25, the metal layer 22 is fixed to the back surface protective electrode 24 via the solder layer 25.
  • the metal layer 22 is formed so as to cover the entire fourth main surface 20 b of the drain electrode 20.
  • the thickness of metal layer 22 is larger than the thickness of silicon carbide semiconductor substrate 10 after the step of removing at least a part of second main surface 10b side of silicon carbide semiconductor substrate 10.
  • the step of forming metal layer 22 includes the step of forming metal layer 22 so as to cover the entire surface of fourth main surface 20b of drain electrode 20. including. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • silicon carbide epitaxial layer 32 is exposed in the step of removing at least part of second main surface 10b side of silicon carbide semiconductor substrate 10.
  • a step of removing all of silicon carbide single crystal substrate 11 is included.
  • the on-resistance of silicon carbide semiconductor device 1 can be further effectively reduced.
  • metal layer 22 is provided so as to cover the entire surface of fourth main surface 20b of drain electrode 20. Thereby, the on-resistance of silicon carbide semiconductor device 1 can be effectively reduced.
  • MOSFET 1 having a configuration in which n-type and p-type are interchanged may be used.
  • planar type MOSFET 1 has been described as an example of the silicon carbide semiconductor device 1 according to the present invention.
  • Transistor or a Schottky barrier diode.
  • 1 silicon carbide semiconductor device 4 JTE region, 5 guard ring region, 6 field stop region, 10 silicon carbide semiconductor substrate, 10a first main surface, 10b second main surface, 10c outer peripheral edge, 11 carbonization Silicon single crystal substrate, 11a side wall, 11b base, 12 drift region, 13 body region, 14 source region, 15 insulating film, 15a gate insulating film, 15c withstand voltage holding portion, 16 first electrode (source electrode), 18 Contact region, 19 source wiring, 20 second electrode (drain electrode), 20a third main surface, 20b fourth main surface, 21 interlayer insulating film, 22 metal layer, 23, 24 back surface protection electrode, 25 solder layer 27 gate electrode, 31 buffer layer, 32 silicon carbide epitaxial layer, A side wall surface, B Parts, DL dicing lines, DP dicing section, T1, T2, T3 thickness, TQ recess.
  • MOSFET silicon carbide semiconductor device

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 第1の主面(10a)と、第2の主面(10b)とを有する炭化珪素半導体基板(10)が準備される。炭化珪素半導体基板(10)の第1の主面(10a)に接し、かつ炭化珪素半導体基板(10)とオーミック接合する第1の電極(16)が形成される。炭化珪素半導体基板(10)の第2の主面(10b)側の少なくとも一部が除去される。炭化珪素半導体基板(10)の少なくとも一部が除去されることにより露出した炭化珪素半導体基板(10)の第2の主面(10b)に接し、かつ炭化珪素半導体基板(10)とオーミック接合する第2の電極(20)が形成される。第2の電極(20)の第4の主面(20b)と電気的に接触する金属層(22)が形成される。金属層(22)の厚みは、炭化珪素半導体基板(10)の少なくとも一部が除去された後の炭化珪素半導体基板(10)の厚みよりも大きい。これにより、オン抵抗を低減可能な炭化珪素半導体装置およびその製造方法を提供する。

Description

炭化珪素半導体装置およびその製造方法
 本発明は、炭化珪素半導体装置およびその製造方法に関するものであり、特定的には、オン抵抗を低減可能な炭化珪素半導体装置およびその製造方法に関するものである。
 近年、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)などの半導体装置の高耐圧化、低損失化、高温環境下での使用などを可能とするため、半導体装置を構成する材料として炭化珪素の採用が進められつつある。炭化珪素は、従来から半導体装置を構成する材料として広く使用されている珪素に比べてバンドギャップが大きいワイドバンドギャップ半導体である。そのため、半導体装置を構成する材料として炭化珪素を採用することにより、半導体装置の高耐圧化、オン抵抗の低減などを達成することができる。また、炭化珪素を材料として採用した半導体装置は、珪素を材料として採用した半導体装置に比べて、高温環境下で使用された場合の特性の低下が小さいという利点も有している。
 MOSFETなどの半導体装置は、半導体基板と、半導体基板の裏面上に形成されたオーミック電極と、オーミック電極と接する裏面電極を有している場合がある。たとえば、特開2011-35322号公報(特許文献1)には、炭化珪素基板の裏面の一部に凹部が形成され、当該凹部の内部を埋めるように裏面電極が形成された半導体装置が記載されている。
特開2011-35322号公報
 しかしながら、上記半導体装置によれば、炭化珪素半導体装置のオン抵抗を十分低減することが困難であった。
 本発明は、上記課題に鑑みてなされたものであり、その目的は、オン抵抗を低減可能な炭化珪素半導体装置およびその製造方法を提供することである。
 本発明に係る炭化珪素半導体装置の製造方法は以下の工程を備えている。第1の主面と、第1の主面と反対側の第2の主面とを有する炭化珪素半導体基板が準備される。炭化珪素半導体基板は、第2の主面をなす炭化珪素単結晶基板と、炭化珪素単結晶基板に接して設けられ、かつ第1の主面をなす炭化珪素エピタキシャル層とを含む。炭化珪素半導体基板の第1の主面に接し、かつ炭化珪素半導体基板とオーミック接合する第1の電極が形成される。炭化珪素半導体基板の第2の主面側の少なくとも一部が除去される。炭化珪素半導体基板の第2の主面側の少なくとも一部が除去されることにより露出した炭化珪素半導体基板の第2の主面に接する第3の主面と、第3の主面と反対側の第4の主面とを有し、かつ炭化珪素半導体基板とオーミック接合する第2の電極が形成される。第2の電極の第4の主面と電気的に接触する金属層が形成される。金属層の厚みは、炭化珪素半導体基板の第2の主面側の少なくとも一部が除去された後の炭化珪素半導体基板の厚みよりも大きい。
 本発明に係る炭化珪素半導体装置は、炭化珪素半導体基板と、第1の電極と、第2の電極と、金属層とを備える。炭化珪素半導体基板は、第1の主面と、第1の主面と反対側の第2の主面とを有する。炭化珪素半導体基板は、第1の主面をなす炭化珪素エピタキシャル層を含む。第1の電極は、炭化珪素半導体基板の第1の主面に接し、かつ炭化珪素半導体基板とオーミック接合。第2の電極は、炭化珪素半導体基板の第2の主面に接する第3の主面と、第3の主面と反対側の第4の主面とを有し、かつ炭化珪素半導体基板とオーミック接合する。金属層は、第2の電極の第4の主面と電気的に接触する。金属層の厚みは、炭化珪素半導体基板の厚みよりも大きい。
 本発明によれば、オン抵抗を低減可能な炭化珪素半導体装置およびその製造方法を提供することができる。
本発明の実施の形態1に係る炭化珪素半導体装置の構成を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の製造方法を概略的に示すフロー図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第1の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第2の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第3の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第4の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第5の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第5の工程を概略的に示す平面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第6の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第7の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第8の工程を概略的に示す断面模式図である。 本発明の実施の形態1に係る炭化珪素半導体装置の第9の工程を概略的に示す断面模式図である。 本発明の実施の形態2に係る炭化珪素半導体装置の構成を概略的に示す断面模式図である。 本発明の実施の形態2に係る炭化珪素半導体装置の第5の工程を概略的に示す断面模式図である。 本発明の実施の形態3に係る炭化珪素半導体装置の構成を概略的に示す断面模式図である。 本発明の実施の形態3に係る炭化珪素半導体装置の第5の工程を概略的に示す断面模式図である。 本発明の実施の形態4に係る炭化珪素半導体装置の構成を概略的に示す断面模式図である。 本発明の実施の形態4に係る炭化珪素半導体装置の第5の工程を概略的に示す断面模式図である。
 以下、図面に基づいて本発明の実施の形態を説明する。なお、以下の図面において同一または相当する部分には同一の参照番号を付し、その説明は繰返さない。また、本明細書中の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。また、負の指数については、結晶学上、”-”(バー)を数字の上に付けることになっているが、本明細書中では、数字の前に負の符号を付けている。また角度の記載には、全方位角を360度とする系を用いている。
 [本願発明の実施形態の説明]
 (1)実施の形態に係る炭化珪素半導体装置1の製造方法は以下の工程を備えている。第1の主面10aと、第1の主面10aと反対側の第2の主面10bとを有する炭化珪素半導体基板10が準備される。炭化珪素半導体基板10は、第2の主面10bをなす炭化珪素単結晶基板11と、炭化珪素単結晶基板11に接して設けられ、かつ第1の主面10aをなす炭化珪素エピタキシャル層32とを含む。炭化珪素半導体基板10の第1の主面10aに接し、かつ炭化珪素半導体基板10とオーミック接合する第1の電極16が形成される。炭化珪素半導体基板10の第2の主面10b側の少なくとも一部が除去される。炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程により露出した炭化珪素半導体基板10の第2の主面10bに接する第3の主面20aと、第3の主面20aと反対側の第4の主面20bとを有し、かつ炭化珪素半導体基板10とオーミック接合する第2の電極20が形成される。第2の電極20の第4の主面20bと電気的に接触する金属層22が形成される。金属層22の厚みは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程後の炭化珪素半導体基板10の厚みよりも大きい。
 実施の形態に係る炭化珪素半導体装置1の製造方法によれば、第2の電極20の第4の主面20bと電気的に接触する金属層22が形成される。金属層22の厚みは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程後の炭化珪素半導体基板10の厚みよりも大きい。これにより、炭化珪素半導体装置1のオン抵抗を低減することができる。また炭化珪素半導体装置1が自立可能な程度に炭化珪素半導体装置1の剛性を高く維持することができる。
 (2)上記(1)に係る炭化珪素半導体装置1の製造方法において好ましくは、金属層22を形成する工程は、第2の電極20の第4の主面20bの全面を覆うように金属層22を形成する工程を含む。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (3)上記(1)または(2)に係る炭化珪素半導体装置1の製造方法において好ましくは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程は、炭化珪素エピタキシャル層32が露出するように炭化珪素単結晶基板11を全て除去する工程を含む。これにより、炭化珪素半導体装置1のオン抵抗をさらに効果的に低減することができる。
 (4)上記(1)または(2)に係る炭化珪素半導体装置1の製造方法において好ましくは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程は、炭化珪素半導体基板10の第2の主面10bに凹部を形成する工程を含む。金属層22を形成する工程は、凹部に入り込み、かつ第2の主面10bを覆う金属層22を形成する工程を含む。金属層22を形成する工程の後、炭化珪素半導体基板10の第2の主面10bが露出するように、金属層22の一部を化学的機械研磨により除去する工程をさらに備える。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (5)上記(4)に係る炭化珪素半導体装置1の製造方法において好ましくは、炭化珪素半導体基板10の第2の主面10bに凹部を形成する工程は、ダイシングラインに沿って炭化珪素単結晶基板11が残るように凹部を形成する工程を有する。これにより、ダイシングラインに沿って金属層22が形成されている場合よりも、炭化珪素半導体基板10のダイシングが容易となる。
 (6)上記(4)または(5)に係る炭化珪素半導体装置1の製造方法において好ましくは、炭化珪素半導体基板10の第2の主面10bに凹部TQを形成する工程は、凹部TQの底部Bが炭化珪素エピタキシャル層32に位置するように凹部TQを形成する工程を有する。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (7)上記(1)~(6)のいずれかに係る炭化珪素半導体装置1の製造方法において好ましくは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程により除去される部分の厚みは、250μm以上500μm以下である。除去される部分の厚みを250μm以上とすることにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。除去される部分の厚みを500μm以下とすることにより、炭化珪素半導体装置1が自立可能な程度に炭化珪素半導体装置1の剛性を高く維持することができる。
 (8)上記(1)~(7)のいずれかに係る炭化珪素半導体装置1の製造方法において好ましくは、金属層22の厚みは、50μm以上300μm以下である。金属層22の厚みを50μm以上とすることにより、炭化珪素半導体装置1が自立可能な程度に剛性を保持することができる。金属層22の厚みを300μm以下とすることにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (9)実施の形態に係る炭化珪素半導体装置1は、炭化珪素半導体基板10と、第1の電極16と、第2の電極20と、金属層22とを備える。炭化珪素半導体基板10は、第1の主面10aと、第1の主面10aと反対側の第2の主面10bとを有する。炭化珪素半導体基板10は、第1の主面10aをなす炭化珪素エピタキシャル層32を含む。第1の電極16は、炭化珪素半導体基板10の第1の主面10aに接し、かつ炭化珪素半導体基板10とオーミック接合する。第2の電極20は、炭化珪素半導体基板10の第2の主面10bに接する第3の主面20aと、第3の主面20aと反対側の第4の主面20bとを有し、かつ炭化珪素半導体基板10とオーミック接合する。金属層22は、第2の電極20の第4の主面20bと電気的に接触する。金属層22の厚みは、炭化珪素半導体基板10の厚みよりも大きい。
 実施の形態に係る炭化珪素半導体装置1によれば、金属層22は、第2の電極20の第4の主面20bと電気的に接触する。金属層22の厚みは、炭化珪素半導体基板10の厚みよりも大きい。これにより、炭化珪素半導体装置1のオン抵抗を低減することができる。また炭化珪素半導体装置1が自立可能な程度に炭化珪素半導体装置1の剛性を高く維持することができる。
 (10)上記(9)に係る炭化珪素半導体装置1は、金属層22は、第2の電極20の第4の主面20bの全面を覆うように設けられている。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (11)上記(9)または(10)に係る炭化珪素半導体装置1は、炭化珪素半導体基板10は、炭化珪素エピタキシャル層32と接し、かつ第2の主面10bをなす炭化珪素単結晶基板11を含む。これにより、剛性の高い炭化珪素半導体装置1を得ることができる。
 (12)上記(11)に係る炭化珪素半導体装置1において好ましくは、炭化珪素半導体基板10の第2の主面10bには炭化珪素単結晶基板11が側壁部をなす凹部が設けられている。凹部に入り込むように第2の電極20および金属層22が設けられている。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (13)上記(12)に係る炭化珪素半導体装置1において好ましくは、平面視において、炭化珪素半導体基板10の外周端部に炭化珪素単結晶基板11を残すようにして凹部が形成されている。これにより、炭化珪素半導体装置1の剛性を高く維持しながら、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (14)上記(12)または(13)に係る炭化珪素半導体装置1において好ましくは、凹部の底部は、炭化珪素エピタキシャル層32に位置する。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (15)上記(9)~(14)のいずれかに係る炭化珪素半導体装置1において好ましくは、金属層22の厚みは、50μm以上300μm以下である。金属層22の厚みを50μm以上とすることにより、炭化珪素半導体装置1が自立可能な程度に炭化珪素半導体装置1の剛性を高く維持することができる。金属層22の厚みを300μm以下とすることにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (16)上記(9)~(15)のいずれかに係る炭化珪素半導体装置1において好ましくは、金属層22は、銅を含む。これにより、炭化珪素半導体装置1の剛性を高く維持しながら、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 [本願発明の実施形態の詳細]
 (実施の形態1)
 まず、本発明の実施の形態1に係る炭化珪素半導体装置1の一例としてのMOSFET1の構成について説明する。
 図1を参照して、実施の形態1に係るMOSFET1は、炭化珪素半導体基板10と、ゲート絶縁膜15aと、ゲート電極27と、ソース電極16と、層間絶縁膜21と、ソース配線19と、ドレイン電極20と、金属層22と、裏面保護電極23と、耐圧保持部15cとを主に有している。
 炭化珪素半導体基板10は、第1の主面10aと、第1の主面10aと反対側の第2の主面10bとを有する。炭化珪素半導体基板10の第1の主面10aは、たとえば(0001)面から8°以下程度オフした面である。炭化珪素半導体基板10は、炭化珪素単結晶基板11と、炭化珪素エピタキシャル層32とを含む。炭化珪素単結晶基板11は、炭化珪素半導体基板10の第2の主面10bをなし、炭化珪素エピタキシャル層32は、炭化珪素半導体基板10の第1の主面10aをなす。炭化珪素単結晶基板11は、たとえばポリタイプ4Hの六方晶炭化珪素からなり、たとえば窒素などの不純物を含んでおり、n型(第1導電型)の導電型を有している。炭化珪素単結晶基板11の不純物濃度は、たとえば1×1018cm-3以上1×1019cm-3以下程度である。
 炭化珪素エピタキシャル層32は、ドリフト領域12と、ボディ領域13と、ソース領域14と、コンタクト領域18と、JTE(Junction Termination Extension)領域4と、ガードリング領域5と、フィールドストップ領域6と、バッファ層31とを主に有している。バッファ層31は、炭化珪素単結晶基板11と接して設けられた炭化珪素からなるエピタキシャル層である。ドリフト領域12は、バッファ層31上に設けられている。ドリフト領域12は、窒素などの不純物を含んでおり、n型の導電型を有する。ドリフト領域12に含まれる窒素などの不純物の濃度は、たとえば1×1015cm-3以上1×1016cm-3以下程度である。ドリフト領域12の不純物濃度は、バッファ層31の不純物濃度よりも低い。
 ボディ領域13は、ドリフト領域12と接して設けられており、第1の主面10aに露出している。ボディ領域13は、たとえばAl(アルミニウム)またはB(ホウ素)などの不純物を含んでおり、p型(第2導電型)を有する。ボディ領域13の不純物濃度は、たとえば1×1017cm-3程度である。
 ソース領域14は、ボディ領域13に取り囲まれるように設けられており、第1の主面10aに露出している。ソース領域14は、ボディ領域13によってドリフト領域12と隔てられている。ソース領域14は、たとえばP(リン)などの不純物を含んでおり、n型の導電型を有する。ソース領域14の不純物濃度は、たとえば1×1020cm-3程度である。ソース領域14の不純物濃度は、ドリフト領域12の不純物濃度よりも高い。ソース領域14とドリフト領域12とに挟まれたボディ領域13の領域にチャネルCHが形成可能に構成されている。
 コンタクト領域18は、ソース領域14に取り囲まれるように設けられており、第1の主面10aに露出している。コンタクト領域18は、ソース領域14およびボディ領域13に接して形成されている。コンタクト領域18は、たとえばAl(アルミニウム)またはB(ホウ素)などの不純物を含んでおり、p型を有する。コンタクト領域18の不純物濃度は、たとえば1×1020cm-3程度である。コンタクト領域18の不純物濃度は、ボディ領域13の不純物濃度よりも高い。
 JTE領域4およびガードリング領域5は、炭化珪素半導体基板10の外周付近に設けられており、第1の主面10aに露出している。JTE領域4は、ボディ領域13と接して設けられている。ガードリング領域5は、JTE領域4と離間しており、JTE領域4の外側に複数設けられている。JTE領域4およびガードリング領域5は、たとえばAl(アルミニウム)またはB(ホウ素)などの不純物を含んでおり、p型を有する。JTE領域4およびガードリング領域5のドーズ量は、たとえば1.3×1013cm-2程度である。
 フィールドストップ領域6は、平面視(炭化珪素半導体基板10の第1の主面10aに垂直な方向から見た視野)において、ガードリング領域5を取り囲むように設けられており、第1の主面10aに露出している。フィールドストップ領域6は、たとえばP(リン)などの不純物を含んでおり、n型の導電型を有する。フィールドストップ領域6の不純物濃度は、たとえば1×1018cm-3程度である。フィールドストップ領域6の不純物濃度は、ドリフト領域12の不純物濃度よりも高い。
 ゲート絶縁膜15aは、炭化珪素半導体基板10の第1の主面10aに接し、一方のソース領域14の上部表面から他方のソース領域14の上部表面にまで延在するように炭化珪素半導体基板10の第1の主面10a上に形成されている。ゲート絶縁膜15aは、ソース領域14、ボディ領域13およびドリフト領域12に接して設けられている。耐圧保持部15cは、炭化珪素半導体基板10の第1の主面10aにおいて、JTE領域4と、ガードリング領域5と、フィールドストップ領域6とに接して設けられている。耐圧保持部15cは、炭化珪素半導体基板10の外周端部10cに沿った面に露出している。ゲート絶縁膜15aおよび耐圧保持部15cの各々は、たとえば二酸化珪素からなる。
 ゲート電極27は、ゲート絶縁膜15aに接して配置されている。ゲート電極27は、ソース領域14、ボディ領域13およびドリフト領域12と対向する位置に設けられている。ゲート電極27は、ドープされたポリシリコンまたはAlなどの導電体からなっている。
 ソース電極16(第1の電極16)は、炭化珪素半導体基板10の第1の主面10aに接し、炭化珪素半導体基板10とオーミック接合している。ソース電極16は、たとえばチタン(Ti)、アルミニウム(Al)およびシリコン(Si)を含んでおり、ソース領域14およびコンタクト領域18の各々と接している。好ましくは、ソース電極16は、ソース領域14およびコンタクト領域18の各々とオーミック接合している。
 層間絶縁膜21は、ゲート電極27およびゲート絶縁膜15aと接して設けられている。層間絶縁膜21は、ゲート電極27とソース電極16とを電気的に絶縁している。層間絶縁膜21は、耐圧保持部15c上に設けられている。ソース配線19は、ソース電極16に接し、かつ層間絶縁膜21を覆うように形成されており、ソース配線19は、たとえばAlなどの導電体からなっている。ソース配線19は、ソース電極16を介してソース領域14と電気的に接続している。
 ドレイン電極20は、炭化珪素半導体基板10の第2の主面10bに接し、炭化珪素半導体基板10とオーミック接合している。ドレイン電極20は、たとえばNiSi(ニッケルシリコン)などであってもよいし、ソース電極16と同じ材料であってもよい。ドレイン電極20は炭化珪素単結晶基板11と電気的に接続されている。ドレイン電極20は、炭化珪素半導体基板10の第2の主面10bに接する第3の主面20aと、第3の主面20aと反対側の第4の主面20bとを有している。
 図1を参照して、炭化珪素単結晶基板11の第2の主面10bには、炭化珪素単結晶基板11が側壁面Aをなす凹部TQが設けられている。凹部TQの底部Bは、炭化珪素単結晶基板11の第2の主面10bをなす。炭化珪素単結晶基板11は、ベース部11bと、側壁部11aとにより構成されている。炭化珪素単結晶基板11の側壁部11aは、炭化珪素半導体基板10の外周端部10cに沿った面に露出するように形成されている。言い換えれば、平面視において、炭化珪素半導体基板10の外周端部10cに炭化珪素単結晶基板11の側壁部11aを残すようにして凹部TQが形成されている。炭化珪素単結晶基板11の側壁部11aは凹部TQの側壁面Aをなし、炭化珪素単結晶基板11のベース部11bは、凹部TQの底部Bをなす。ドレイン電極20は、凹部TQの側壁面Aおよび底部Bの各々に接し、かつ凹部TQに入り込むように設けられている。
 金属層22は、第2の電極20の第4の主面20bに接するように設けられ、上記凹部に入り込むように設けられている。金属層22は、好ましくはCu(銅)を含み、たとえばCuまたはCuW(銅タングステン)からなる。金属層22の厚みT2は、炭化珪素半導体基板10の厚みT1よりも大きい。なお、炭化珪素半導体基板10の第2の主面10bに凹部TQが設けられている場合、炭化珪素半導体基板10の厚みT1は、炭化珪素半導体基板10の第1の主面10aの法線方向に沿った第1の主面10aから凹部TQの底部Bまでの距離である。炭化珪素半導体基板10の厚みT1はたとえば100μm程度である。金属層22の厚みT2は、たとえば50μm以上300μm以下程度であり、好ましくは100μm以上200μm以下程度である。
 裏面保護電極23は、炭化珪素単結晶基板11と、ドレイン電極20と、金属層22とに接して設けられている。裏面保護電極23は、たとえばTi層と、Pt層と、Au層とからなる積層構造を有している。
 次に、本発明の実施の形態1に係る炭化珪素半導体装置1としてのMOSFET1の製造方法について説明する。
 まず、炭化珪素基板形成工程(S10:図2)が実施される。たとえばポリタイプ4Hの炭化珪素単結晶からなるインゴット(図示しない)をスライスすることにより、ポリタイプ4Hの六方晶炭化珪素からなり、かつ導電型がn型(第1導電型)の炭化珪素単結晶基板11が準備される。図3を参照して、炭化珪素単結晶基板11上に、たとえば炭化珪素からなり導電型がn型の炭化珪素エピタキシャル層32がエピタキシャル成長により形成される。炭化珪素エピタキシャル層32は、炭化珪素単結晶基板11上に設けられたバッファ層31と、バッファ層31上に設けられたドリフト領域12とを含んでいてもよい。以上により、第1の主面10aと、第1の主面10aと反対側の第2の主面10bとを有する炭化珪素半導体基板10が準備される。炭化珪素半導体基板10は、第2の主面10bをなす炭化珪素単結晶基板11と、炭化珪素単結晶基板11に接して設けられ、かつ第1の主面10aをなす炭化珪素エピタキシャル層32とを含む。
 次に、イオン注入工程が実施される。図4を参照して、たとえばAl(アルミニウム)イオンが、炭化珪素半導体基板10の第1の主面10aに対して注入されることにより、炭化珪素エピタキシャル層32内に、導電型がp型のボディ領域13が形成される。次に、たとえばP(リン)イオンが、上記Alイオンの注入深さよりも浅い深さでボディ領域13内に注入されることにより、導電型がn型のソース領域14が形成される。次に、たとえばAlイオンが、ソース領域14内に注入されることにより、ソース領域14と隣接しつつソース領域14と同等の深さを有し、導電型がp型のコンタクト領域18が形成される。同様に、たとえばAlイオンが、炭化珪素半導体基板10の外周付近に導入されることにより、導電型がp型のJTE領域4およびガードリング領域5が形成される。また、たとえばP(リン)イオンが、炭化珪素半導体基板10の第1の主面10aに注入されることにより、導電型がn型のフィールドストップ領域6が形成される。
 次に、活性化アニール工程が実施される。具体的には、炭化珪素半導体基板10をたとえば1700℃の温度下で30分間程度加熱することにより、イオン注入工程において導入された不純物が活性化される。これにより、不純物が導入された領域において所望のキャリアが生成する。
 次に、ゲート絶縁膜形成工程(S20:図2)が実施される。具体的には、図5を参照して、たとえば酸素を含む雰囲気中において炭化珪素半導体基板10を加熱することにより、第1の主面10aを覆うように二酸化珪素からなる絶縁膜15が形成される。絶縁膜15は、第1の主面10aにおいて、ボディ領域13、ソース領域14、コンタクト領域18、JTE領域4、ガードリング領域5およびフィールドストップ領域6と接するように形成される。
 次に、ゲート電極形成工程(S30:図2)が実施される。たとえばLP-CVD(Low Pressure Chemical Vapor Deposition)法により、ゲート絶縁膜15a上に接触し、不純物を含むポリシリコンからなるゲート電極27が形成される。次に、たとえばP(Plasma)-CVD法により、二酸化珪素からなる層間絶縁膜21が、ゲート絶縁膜15aおよびゲート電極27を覆うように形成される。
 次に、ソース電極形成工程(S40:図2)が実施される。具体的には、ソース電極16を形成すべき領域の層間絶縁膜21および絶縁膜15が除去され、ソース領域14およびコンタクト領域18を絶縁膜15から露出させる。次に、たとえばスパッタリングにより、ソース領域14およびコンタクト領域18が絶縁膜15から露出した領域において、たとえばNiSi(ニッケルシリコン)またはTiAlSi(チタンアルミニウムシリコン)を含む金属層22が形成される。次に、上記金属層22が加熱されることにより、上記金属層22の少なくとも一部がシリサイド化し、炭化珪素半導体基板10とオーミック接合するソース電極16(第1の電極16)が形成される。
 次に、ソース配線形成工程が実施される。具体的には、たとえばスパッタリングにより、Ta、TaN、Ti、TiNまたはTiWからなる第1電極層(図示しない)がソース電極16上に接するように形成される。次に、Al、AlSiまたはAlSiCuからなる第2電極層(図示しない)が第1電極層上に形成される。このようにして、上記電極層が積層された構造を有するソース配線19が形成される(図6参照)。また、第1電極層としては、TaおよびTaNからなる電極層が積層された構造を有するものが形成されてもよい。
 次に、炭化珪素層除去工程(S50:図2)が実施される。具体的には、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部が除去される。図7を参照して、たとえばエッチングなどにより炭化珪素単結晶基板11の一部が除去され、炭化珪素半導体基板10の第2の主面10bに凹部TQが形成される。炭化珪素単結晶基板11の一部が除去された炭化珪素単結晶基板11は、バッファ層31に接するベース部11bと、ベース部11bから第1の主面10aに対して垂直な方向に伸長する側壁部11aとからなっていてもよい。ベース部11bは凹部TQの底部Bをなし、側壁部11aは凹部TQの側壁面Aをなす。言い換えれば、凹部TQは、側壁面Aおよび底部Bにより形成される。
 図7および図8を参照して、凹部TQは、ダイシングラインDLに沿って炭化珪素単結晶基板11の側壁部11aが残るように形成される。ダイシングラインは、後述するダイシングライン形成工程において炭化珪素半導体基板10が切断される位置である。図8に示すように、平面視において、ダイシングラインは、炭化珪素半導体基板10の第1の主面10aを横断するように縦方向および横方向に伸長するように格子状に設けられている。図8において破線は、ダイシング工程によって炭化珪素半導体基板10が切断された後の、炭化珪素半導体装置1の外周端部10cを示している。つまり、凹部TQは、平面視において、炭化珪素半導体基板10の外周端部10cに炭化珪素単結晶基板11の側壁部11aを残すように形成されている。炭化珪素層除去工程において除去される部分の厚みT3は、たとえば250μm以上500μm以下である。炭化珪素単結晶基板11の側壁部11aの厚みは、除去された部分の厚みと同じであってもよい。
 次に、ドレイン電極形成工程(S60:図2)が実施される。図9を参照して、炭化珪素単結晶基板11の第2の主面10bに接して金属層22が形成される。具体的には、炭化珪素単結晶基板11のベース部11bの第2の主面10b(つまり凹部の底部)と、凹部の側壁面と、炭化珪素単結晶基板11の側壁部11aの第2の主面10bとに接して、たとえばNiSiからなる金属層22が形成される。当該金属層22は、たとえばTiAlSiなどであっても構わない。金属層22の形成は、好ましくはスパッタリング法により実施される。金属層22の形成は蒸着により実施されても構わない。次に、当該金属層22を加熱することにより、金属層22が合金化してドレイン電極20となる。たとえばレーザー照射を用いて上記金属層22をたとえば1000℃程度に加熱することにより、上記金属層22の少なくとも一部がシリサイド化してドレイン電極20となる。ドレイン電極20は、炭化珪素単結晶基板11とオーミック接合している。以上のように、炭化珪素層除去工程により露出した炭化珪素半導体基板10の第2の主面10bに接する第3の主面20aと、第3の主面20aと反対側の第4の主面20bとを有するドレイン電極20(第2の電極20)が形成される。
 次に、金属層形成工程(S70:図2)が実施される。図9を参照して、ドレイン電極20の第4の主面20bと電気的に接触するように、金属層22がドレイン電極20の第4の主面20bと接して形成される。好ましくは、金属層22は、ドレイン電極20の第4の主面20bの全面を覆うように形成される。金属層22は、炭化珪素単結晶基板11の第2の主面10bに設けられた凹部TQに入り込み、かつ炭化珪素単結晶基板11の側壁部11aの第2の主面10bを覆うように形成される。言い換えれば、金属層22は、ドレイン電極20を介して炭化珪素単結晶基板11のベース部11bの第2の主面10b(つまり凹部TQの底部B)と、凹部TQの側壁面Aと、炭化珪素単結晶基板11の側壁部11aの第2の主面10bとに接している。
 次に、化学的機械研磨工程(S80:図2)が実施される。図10を参照して、金属層22形成工程の後、炭化珪素半導体基板10の側壁部11aの第2の主面10bが露出するように、金属層22の一部と、ドレイン電極20の一部とが化学的機械研磨により除去される。これにより、金属層22と、ドレイン電極20と、炭化珪素半導体基板10の側壁部11aの第2の主面10bが露出する。平面視において、化学的機械研磨工程後の金属層22の全面積は、炭化珪素半導体基板10の第2の主面10bに凹部が形成される前の炭化珪素半導体基板10の第2の面積の95%以上であることが好ましい。化学的機械研磨工程後の、炭化珪素単結晶基板11の厚み(つまり、ベース部11bの厚みと側壁部11aの厚みの合計)は、200μm以下であることが好ましい。金属層22の厚みT2は、炭化珪素層除去工程後の炭化珪素半導体基板の厚みT1よりも大きくなるように、金属層22の厚みが調整される。
 次に、裏面保護電極形成工程(S90:図2)が実施される。具体的には、図11を参照して、金属層22と、ドレイン電極20と、炭化珪素単結晶基板11の側壁部11aの第2の主面10bとに接するように、裏面保護電極23が形成される。裏面保護電極23は、たとえばTi層と、Pt層と、Au層とを含む。具体的には、たとえばスパッタリングにより、Ti層がドレイン電極20上に接触するように形成される。次に、たとえばスパッタリングにより、Pt層がTi層に接して形成される。次に、スパッタリングにより、Au層がPt層に接して形成される。このようにして、Ti層と、Pt層と、Au層とを含む裏面保護電極23が形成される。
 次に、ダイシング工程が実施される。具体的には、図11および図12を参照して、炭化珪素半導体基板10および裏面保護電極がダイシングラインDLに沿って切断され、複数の半導体チップが得られる。ダイシングは、たとえばレーザーダイシングやスクライブにより実施されてもよい。炭化珪素半導体基板10の炭化珪素部が除去されるダイシング部DPの幅は、炭化珪素半導体基板10のダイシングラインDLの幅よりも小さくてもよい。ダイシング工程後の炭化珪素半導体基板10の外周端部10cに炭化珪素単結晶基板11の側壁部11aが露出するように形成される。炭化珪素半導体基板10の外周端部10cから金属層22までの距離(言い換えれば、ダイシング工程後の炭化珪素単結晶基板11の側壁部11aの幅W1)は、100μm未満であることが好ましい。以上の工程が実施されることにより、炭化珪素半導体装置1としてのMOSFET1が製造される。
 次に、実施の形態1に係るMOSFET1の作用効果について説明する。
 実施の形態1に係る炭化珪素半導体装置1の製造方法によれば、第2の電極20の第4の主面20bと電気的に接触する金属層22が形成される。金属層22の厚みは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程後の炭化珪素半導体基板10の厚みよりも大きい。これにより、炭化珪素半導体装置1のオン抵抗を低減することができる。また金属層22を第2の電極20の第4の主面20bに接して形成することにより、炭化珪素半導体装置1が自立可能な程度に剛性を高く維持することができる。
 また実施の形態1に係る炭化珪素半導体装置1の製造方法によれば、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程は、炭化珪素半導体基板10の第2の主面10bに凹部を形成する工程を含む。金属層22を形成する工程は、凹部に入り込み、かつ第2の主面10bを覆う金属層22を形成する工程を含む。金属層22を形成する工程の後、炭化珪素半導体基板10の第2の主面10bが露出するように、金属層22の一部を化学的機械研磨により除去する工程をさらに備える。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 さらに実施の形態1に係る炭化珪素半導体装置1の製造方法によれば、炭化珪素半導体基板10の第2の主面10bに凹部を形成する工程は、ダイシングラインに沿って炭化珪素単結晶基板11が残るように凹部を形成する工程を有する。これにより、ダイシングラインに沿って金属層22が形成されている場合よりも、炭化珪素半導体基板10のダイシングが容易となる。
 さらに実施の形態1に係る炭化珪素半導体装置1の製造方法によれば、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程により除去される部分の厚みは、250μm以上500μm以下である。除去される部分の厚みを250μm以上とすることにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。除去される部分の厚みを500μm以下とすることにより、炭化珪素半導体装置1が自立可能な程度に剛性を高く維持することができる。
 さらに実施の形態1に係る炭化珪素半導体装置1の製造方法によれば、金属層22の厚みは、50μm以上300μm以下である。金属層22の厚みを50μm以上とすることにより、炭化珪素半導体装置1が自立可能な程度に剛性を保持することができる。金属層22の厚みを300μm以下とすることにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 実施の形態1に係る炭化珪素半導体装置1によれば、金属層22は、ドレイン電極20の第4の主面20bと電気的に接触する。金属層22の厚みは、炭化珪素半導体基板10の厚みよりも大きい。これにより、炭化珪素半導体装置1のオン抵抗を低減することができる。また金属層22をドレイン電極20の第4の主面20bに接して形成することにより、炭化珪素半導体装置1が自立可能な程度に剛性を高く維持することができる。
 また実施の形態1に係る炭化珪素半導体装置1によれば、炭化珪素半導体基板10は、炭化珪素エピタキシャル層32と接し、かつ第2の主面10bをなす炭化珪素単結晶基板11を含む。これにより、剛性の高い炭化珪素半導体装置1を得ることができる。
 さらに実施の形態1に係る炭化珪素半導体装置1によれば、炭化珪素半導体基板10の第2の主面10bには炭化珪素単結晶基板11が側壁部をなす凹部が設けられている。凹部に入り込むように第2の電極20および金属層22が設けられている。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 さらに実施の形態1に係る炭化珪素半導体装置1によれば、平面視において、炭化珪素半導体基板10の外周端部に炭化珪素単結晶基板11を残すようにして凹部TQが形成されている。これにより、炭化珪素半導体装置1の剛性を高く維持しながら、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 さらに実施の形態1に係る炭化珪素半導体装置1によれば、50μm以上300μm以下である。金属層22の厚みを50μm以上とすることにより、炭化珪素半導体装置1が自立可能な程度に剛性を保持することができる。金属層22の厚みを300μm以下とすることにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 さらに実施の形態1に係る炭化珪素半導体装置1によれば、金属層22は、銅を含む。これにより、炭化珪素半導体装置1の剛性を高く維持しながら、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (実施の形態2)
 次に、本発明の実施の形態2に係るMOSFET1の構成について説明する。実施の形態2に係るMOSFET1の構造は、炭化珪素単結晶基板11の側壁部11aが、外周端部10cより内側に設けられている点において実施の形態1に係るMOSFET1の構造と異なっており、他の構成については実施の形態1に係るMOSFET1と同様である。以下、実施の形態1に係るMOSFET1の構成と異なる点を中心に説明する。
 図13を参照して、実施の形態2に係るMOSFET1の炭化珪素単結晶基板11は、ベース部11bと、側壁部11aとにより構成されている。炭化珪素単結晶基板11の側壁部11aが、炭化珪素半導体基板10の外周端部10cより内側に設けられている。炭化珪素単結晶基板11の第2の主面10bには複数の凹部TQが設けられている。隣り合う2つの凹部TQは、炭化珪素単結晶基板11の側壁部11aにより隔てられている。
 図13に示すように、断面視(炭化珪素半導体基板10の第1の主面10aと平行な方向の視野)において、炭化珪素単結晶基板11の側壁部11aは、ドレイン電極20に挟まれるように設けられている。ドレイン電極20および金属層22の各々は、凹部に入り込むように設けられている。金属層22は、炭化珪素半導体基板10の外周端部10cに沿った面に露出するように設けられている。
 次に、実施の形態2に係るMOSFET1の製造方法について説明する。実施の形態2に係るMOSFET1の製造方法は、炭化珪素除去工程(S50)において実施の形態1に係るMOSFET1の製造方法と異なっており、他の工程については実施の形態1に係るMOSFET1の製造方法とほぼ同様である。以下、実施の形態1に係るMOSFET1の構成と異なる点を中心に説明する。
 図14を参照して、炭化珪素層除去工程(S50:図2)において、たとえばエッチングなどにより炭化珪素単結晶基板11の一部が除去され、炭化珪素半導体基板10の第2の主面10bに凹部TQが形成される。炭化珪素単結晶基板11の一部が除去された炭化珪素単結晶基板11は、バッファ層31に接するベース部11bと、ベース部11bから第1の主面10aに対して垂直な方向に伸長する側壁部11aとからなっている。ベース部11bは凹部TQの底部Bをなし、側壁部11aは凹部TQの側壁面Aをなす。
 炭化珪素単結晶基板11の側壁部11aが、炭化珪素半導体基板10の外周端部10cより内側に形成されるように、炭化珪素単結晶基板11の第2の主面10bに凹部TQが形成される。平面視において、炭化珪素単結晶基板11の側壁部11aの形状は、格子状、直線状またはハニカム形状であってもよい。
 (実施の形態3)
 次に、本発明の実施の形態3に係るMOSFET1の構成について説明する。実施の形態3に係るMOSFET1の構造は、ドレイン電極20がバッファ層31に接して設けられている点において実施の形態1に係るMOSFET1の構造と異なっており、他の構成については実施の形態1に係るMOSFET1と同様である。以下、実施の形態1に係るMOSFET1の構成と異なる点を中心に説明する。
 図15を参照して、実施の形態3に係るMOSFET1の炭化珪素単結晶基板11は、炭化珪素半導体基板10の外周端部10cに沿って、炭化珪素半導体基板10の第1の主面10aと垂直な方向に伸長するように設けられている。炭化珪素半導体基板10の第2の主面10bには凹部TQが形成されている。炭化珪素エピタキシャル層32のバッファ層31が凹部TQの底部Bをなし、炭化珪素半導体基板10が凹部TQの側壁面Aをなす。言い換えれば、凹部TQの底部Bは、炭化珪素エピタキシャル層32のバッファ層31に位置している。ドレイン電極20は、炭化珪素エピタキシャル層32のバッファ層31と、炭化珪素単結晶基板11とに接するように、凹部TQ内に設けられている。金属層22は、凹部TQ内に設けられ、ドレイン電極20と接している。裏面保護電極23は、金属層22と、ドレイン電極20と、炭化珪素単結晶基板11とに接して設けられている。
 次に、実施の形態3に係るMOSFET1の製造方法について説明する。実施の形態3に係るMOSFET1の製造方法は、炭化珪素除去工程(S50)において実施の形態1に係るMOSFET1の製造方法と異なっており、他の工程については実施の形態1に係るMOSFET1の製造方法とほぼ同様である。以下、実施の形態1に係るMOSFET1の構成と異なる点を中心に説明する。
 図16を参照して、炭化珪素層除去工程(S50:図2)において、たとえばエッチングなどにより炭化珪素単結晶基板11の一部が除去され、炭化珪素半導体基板10の第2の主面10bに凹部TQが形成される。炭化珪素エピタキシャル層32のバッファ層31の一部が露出するように炭化珪素単結晶基板11が除去されることにより、凹部TQの底部Bが炭化珪素エピタキシャル層32に位置するように凹部TQが形成される。言い換えれば、炭化珪素半導体基板10の外周端部10cに沿って、バッファ層31から第1の主面10aに対して垂直な方向に伸長する炭化珪素単結晶基板11が残される。炭化珪素エピタキシャル層32のバッファ層31は凹部TQの底部Bをなし、炭化珪素単結晶基板11は凹部TQの側壁面Aをなす。なお、炭化珪素除去工程において、バッファ層31の一部が除去されてもよいし、ドリフト層が露出するまでバッファ層31が除去されてもよい。
 実施の形態3に係る炭化珪素半導体装置1の製造方法によれば、炭化珪素半導体基板10の第2の主面10bに凹部TQを形成する工程は、凹部TQの底部Bが炭化珪素エピタキシャル層32に位置するように凹部TQを形成する工程を有する。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 実施の形態3に係る炭化珪素半導体装置1の製造方法によれば、凹部TQの底部Bは、炭化珪素エピタキシャル層32に位置する。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 (実施の形態4)
 次に、本発明の実施の形態4に係るMOSFET1の構成について説明する。実施の形態4に係るMOSFET1の構造は、炭化珪素単結晶基板11を有しておらず、かつ金属層22が炭化珪素半導体基板10の第2の主面10bの全面を覆っている点において実施の形態3に係るMOSFET1の構造と異なっており、他の構成については実施の形態3に係るMOSFET1と同様である。以下、実施の形態3に係るMOSFET1の構成と異なる点を中心に説明する。
 図17を参照して、実施の形態4に係るMOSFET1は、炭化珪素単結晶基板11を有しておらず、ドレイン電極20が炭化珪素エピタキシャル層32のバッファ層31の全面に接して設けられている。言い換えれば、ドレイン電極20は、炭化珪素エピタキシャル層32の第2の主面10bの全面に直接接して設けられている。ドレイン電極20の第4の主面20bの全面に接して裏面保護電極24が設けられている。裏面保護電極24の全面に接して半田層25が設けられている。金属層22は、裏面保護電極24および半田層25を介してドレイン電極20に電気的に接続されている。金属層22は、ドレイン電極20の第4の主面20bの全面を覆うように設けられている。金属層22の全面を覆うように、裏面保護電極23が設けられている。なお、裏面保護電極23および裏面保護電極24の各々が、Ti層と、Pt層と、Au層とからなる積層構造を有していてもよい。
 次に、実施の形態4に係るMOSFET1の製造方法について説明する。実施の形態4に係るMOSFET1の製造方法は、炭化珪素除去工程(S50)において実施の形態3に係るMOSFET1の製造方法と異なっており、他の工程については実施の形態3に係るMOSFET1の製造方法とほぼ同様である。以下、実施の形態3に係るMOSFET1の構成と異なる点を中心に説明する。
 図18を参照して、炭化珪素層除去工程(S50:図2)において、たとえば研削または研磨などにより炭化珪素単結晶基板11の全部が除去され、炭化珪素エピタキシャル層32のバッファ層31を露出させる。炭化珪素除去工程において、バッファ層31の一部が除去されてもよいし、ドリフト領域12が露出するまでバッファ層31が除去されてもよい。言い換えれば、炭化珪素層除去工程において、炭化珪素単結晶基板11の全部と、炭化珪素エピタキシャル層32の一部とが除去される。除去される炭化珪素単結晶基板11の厚みと炭化珪素エピタキシャル層32の厚みの合計は、たとえば250μm以上500μm以下である。
 次に、炭化珪素エピタキシャル層32が露出した炭化珪素半導体基板10の第2の主面10bの全面にドレイン電極20が形成される。ドレイン電極20の第4の主面20bの全面に対して裏面保護電極24が形成される。
 次に、一方の主面に半田層25が設けられ、かつ他方の主面に裏面保護電極23が設けられた金属層22が準備される。金属層22の厚みは、たとえば50μm以上300μm以下程度であり、好ましくは100μm以上200μm以下程度である。金属層22は、たとえば銅板である。たとえば、ドレイン電極20に接して設けられた裏面保護電極24に対して半田層25が対向するように金属層22を配置する。半田層25を加熱することにより、半田層25を介して裏面保護電極24に対して金属層22が固定される。金属層22は、ドレイン電極20の第4の主面20bの全面を覆うように形成される。金属層22の厚みは、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程後の炭化珪素半導体基板10の厚みよりも大きい。
 実施の形態4に係る炭化珪素半導体装置1の製造方法によれば、金属層22を形成する工程は、ドレイン電極20の第4の主面20bの全面を覆うように金属層22を形成する工程を含む。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 また実施の形態4に係る炭化珪素半導体装置1の製造方法によれば、炭化珪素半導体基板10の第2の主面10b側の少なくとも一部を除去する工程は、炭化珪素エピタキシャル層32が露出するように炭化珪素単結晶基板11を全て除去する工程を含む。これにより、炭化珪素半導体装置1のオン抵抗をさらに効果的に低減することができる。
 実施の形態4に係る炭化珪素半導体装置1によれば、金属層22は、ドレイン電極20の第4の主面20bの全面を覆うように設けられている。これにより、炭化珪素半導体装置1のオン抵抗を効果的に低減することができる。
 なお上記各実施の形態において、n型とp型とが入れ替えられた構成のMOSFET1が用いられてもよい。また上記においては、本発明の炭化珪素半導体装置1の一例として、プレーナ型のMOSFET1について説明したが、炭化珪素半導体装置1は、たとえばトレンチ型のMOSFET1、IGBT(Insulated Gate Bipolar Transistor、絶縁ゲートバイポ-ラトランジスタ)またはショットキーバリアダイオードなどであっても構わない。
 今回開示された実施の形態はすべての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなく請求の範囲によって示され、請求の範囲と均等の意味、および範囲内でのすべての変更が含まれることが意図される。
 1 炭化珪素半導体装置(MOSFET)、4 JTE領域、5 ガードリング領域、6 フィールドストップ領域、10 炭化珪素半導体基板、10a 第1の主面、10b 第2の主面、10c 外周端部、11 炭化珪素単結晶基板、11a 側壁部、11b ベース部、12 ドリフト領域、13 ボディ領域、14 ソース領域、15 絶縁膜、15a ゲート絶縁膜、15c 耐圧保持部、16 第1の電極(ソース電極)、18 コンタクト領域、19 ソース配線、20 第2の電極(ドレイン電極)、20a 第3の主面、20b 第4の主面、21 層間絶縁膜、22 金属層、23,24 裏面保護電極、25 半田層、27 ゲート電極、31 バッファ層、32 炭化珪素エピタキシャル層、A 側壁面、B 底部、DL ダイシングライン、DP ダイシング部、T1,T2,T3 厚み、TQ 凹部。

Claims (16)

  1.  第1の主面と、前記第1の主面と反対側の第2の主面とを有する炭化珪素半導体基板を準備する工程を備え、
     前記炭化珪素半導体基板は、前記第2の主面をなす炭化珪素単結晶基板と、前記炭化珪素単結晶基板に接して設けられ、かつ前記第1の主面をなす炭化珪素エピタキシャル層とを含み、さらに、
     前記炭化珪素半導体基板の前記第1の主面に接し、かつ前記炭化珪素半導体基板とオーミック接合する第1の電極を形成する工程と、
     前記炭化珪素半導体基板の前記第2の主面側の少なくとも一部を除去する工程と、
     前記炭化珪素半導体基板の前記第2の主面側の少なくとも一部を除去する工程により露出した前記炭化珪素半導体基板の前記第2の主面に接する第3の主面と、前記第3の主面と反対側の第4の主面とを有し、かつ前記炭化珪素半導体基板とオーミック接合する第2の電極を形成する工程と、
     前記第2の電極の前記第4の主面と電気的に接触する金属層を形成する工程とを備え、
     前記金属層の厚みは、前記炭化珪素半導体基板の前記第2の主面側の少なくとも一部を除去する工程後の前記炭化珪素半導体基板の厚みよりも大きい、炭化珪素半導体装置の製造方法。
  2.  前記金属層を形成する工程は、前記第2の電極の前記第4の主面の全面を覆うように前記金属層を形成する工程を含む、請求項1に記載の炭化珪素半導体装置の製造方法。
  3.  前記炭化珪素半導体基板の前記第2の主面側の少なくとも一部を除去する工程は、前記炭化珪素エピタキシャル層が露出するように前記炭化珪素単結晶基板を全て除去する工程を含む、請求項1または請求項2に記載の炭化珪素半導体装置の製造方法。
  4.  前記炭化珪素半導体基板の前記第2の主面側の少なくとも一部を除去する工程は、前記炭化珪素半導体基板の前記第2の主面に凹部を形成する工程を含み、
     前記金属層を形成する工程は、前記凹部に入り込み、かつ前記第2の主面を覆う前記金属層を形成する工程を含み、
     前記金属層を形成する工程の後、前記炭化珪素半導体基板の前記第2の主面が露出するように、前記金属層の一部を化学的機械研磨により除去する工程をさらに備えた、請求項1または請求項2に記載の炭化珪素半導体装置の製造方法。
  5.  前記炭化珪素半導体基板の前記第2の主面に前記凹部を形成する工程は、ダイシングラインに沿って前記炭化珪素単結晶基板が残るように前記凹部を形成する工程を有する、請求項4に記載の炭化珪素半導体装置の製造方法。
  6.  前記炭化珪素半導体基板の前記第2の主面に前記凹部を形成する工程は、前記凹部の底部が前記炭化珪素エピタキシャル層に位置するように前記凹部を形成する工程を有する、請求項4または請求項5のいずれかに記載の炭化珪素半導体装置の製造方法。
  7.  前記炭化珪素半導体基板の前記第2の主面側の少なくとも一部を除去する工程により除去される部分の厚みは、250μm以上500μm以下である、請求項1~請求項6のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  8.  前記金属層の厚みは、50μm以上300μm以下である、請求項1~請求項7のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  9.  第1の主面と、前記第1の主面と反対側の第2の主面とを有する炭化珪素半導体基板を備え、
     前記炭化珪素半導体基板は、前記第1の主面をなす炭化珪素エピタキシャル層を含み、さらに、
     前記炭化珪素半導体基板の前記第1の主面に接し、かつ前記炭化珪素半導体基板とオーミック接合する第1の電極と、
     前記炭化珪素半導体基板の前記第2の主面に接する第3の主面と、前記第3の主面と反対側の第4の主面とを有し、かつ前記炭化珪素半導体基板とオーミック接合する第2の電極と、
     前記第2の電極の前記第4の主面と電気的に接触する金属層とを備え、
     前記金属層の厚みは、前記炭化珪素半導体基板の厚みよりも大きい、炭化珪素半導体装置。
  10.  前記金属層は、前記第2の電極の前記第4の主面の全面を覆うように設けられた、請求項9に記載の炭化珪素半導体装置。
  11.  前記炭化珪素半導体基板は、前記炭化珪素エピタキシャル層と接し、かつ前記第2の主面をなす炭化珪素単結晶基板を含む、請求項9または請求項10に記載の炭化珪素半導体装置。
  12.  前記炭化珪素半導体基板の前記第2の主面には前記炭化珪素単結晶基板が側壁部をなす凹部が設けられており、
     前記凹部に入り込むように前記第2の電極および前記金属層が設けられている、請求項11に記載の炭化珪素半導体装置。
  13.  平面視において、前記炭化珪素半導体基板の外周端部に前記炭化珪素単結晶基板を残すようにして前記凹部が形成されている、請求項12に記載の炭化珪素半導体装置。
  14.  前記凹部の底部は、前記炭化珪素エピタキシャル層に位置する、請求項12または請求項13に記載の炭化珪素半導体装置。
  15.  前記金属層の厚みは、50μm以上300μm以下である、請求項9~請求項14のいずれか1項に記載の炭化珪素半導体装置。
  16.  前記金属層は、銅を含む、請求項9~請求項15のいずれか1項に記載の炭化珪素半導体装置。
PCT/JP2014/067868 2013-08-20 2014-07-04 炭化珪素半導体装置およびその製造方法 Ceased WO2015025625A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/913,200 US20160197149A1 (en) 2013-08-20 2014-07-04 Silicon carbide semiconductor device and method for manufacturing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013170561A JP2015041638A (ja) 2013-08-20 2013-08-20 炭化珪素半導体装置およびその製造方法
JP2013-170561 2013-08-20

Publications (1)

Publication Number Publication Date
WO2015025625A1 true WO2015025625A1 (ja) 2015-02-26

Family

ID=52483408

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/067868 Ceased WO2015025625A1 (ja) 2013-08-20 2014-07-04 炭化珪素半導体装置およびその製造方法

Country Status (3)

Country Link
US (1) US20160197149A1 (ja)
JP (1) JP2015041638A (ja)
WO (1) WO2015025625A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016169818A1 (en) 2015-04-24 2016-10-27 Abb Technology Ag Power semiconductor device with thick top-metal-design and method for manufacturing such power semiconductor device

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9893058B2 (en) * 2015-09-17 2018-02-13 Semiconductor Components Industries, Llc Method of manufacturing a semiconductor device having reduced on-state resistance and structure
US11342189B2 (en) 2015-09-17 2022-05-24 Semiconductor Components Industries, Llc Semiconductor packages with die including cavities and related methods
JP6658171B2 (ja) 2016-03-22 2020-03-04 富士電機株式会社 半導体装置の製造方法
JP6949018B2 (ja) * 2016-07-15 2021-10-13 ローム株式会社 半導体装置および半導体装置の製造方法
GB2553849A (en) * 2016-09-19 2018-03-21 Anvil Semiconductors Ltd Method of reducing device contact resistance
CN112640048A (zh) 2018-08-10 2021-04-09 罗姆股份有限公司 SiC半导体装置
US10998418B2 (en) * 2019-05-16 2021-05-04 Cree, Inc. Power semiconductor devices having reflowed inter-metal dielectric layers
JP7168544B2 (ja) * 2019-12-06 2022-11-09 ローム株式会社 SiC半導体装置
JP7129397B2 (ja) * 2019-12-06 2022-09-01 ローム株式会社 SiC半導体装置
IT202000001942A1 (it) * 2020-01-31 2021-07-31 St Microelectronics Srl Dispositivo elettronico di potenza a conduzione verticale avente ridotta resistenza di accensione e relativo processo di fabbricazione
WO2021161436A1 (ja) * 2020-02-13 2021-08-19 三菱電機株式会社 炭化珪素半導体装置および電力変換装置の製造方法
JP7129437B2 (ja) * 2020-02-17 2022-09-01 ローム株式会社 SiC半導体装置
JP7129436B2 (ja) * 2020-02-17 2022-09-01 ローム株式会社 SiC半導体装置
CN115668510B (zh) * 2020-05-29 2025-06-24 三菱电机株式会社 碳化硅半导体装置以及电力变换装置
JP7556798B2 (ja) * 2021-01-22 2024-09-26 ルネサスエレクトロニクス株式会社 半導体装置及び半導体パッケージ

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001267589A (ja) * 2000-03-17 2001-09-28 Toshiba Corp SiC半導体素子
JP2006156658A (ja) * 2004-11-29 2006-06-15 Toshiba Corp 半導体装置
JP2011035322A (ja) * 2009-08-05 2011-02-17 Panasonic Corp 半導体装置およびその製造方法
JP2011060912A (ja) * 2009-09-08 2011-03-24 Toshiba Corp 半導体装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3559971B2 (ja) * 2001-12-11 2004-09-02 日産自動車株式会社 炭化珪素半導体装置およびその製造方法
US7132321B2 (en) * 2002-10-24 2006-11-07 The United States Of America As Represented By The Secretary Of The Navy Vertical conducting power semiconductor devices implemented by deep etch
WO2004066391A1 (ja) * 2003-01-20 2004-08-05 Mitsubishi Denki Kabushiki Kaisha 半導体装置
US20050280088A1 (en) * 2004-06-18 2005-12-22 Min Byoung W Backside body contact
US8866150B2 (en) * 2007-05-31 2014-10-21 Cree, Inc. Silicon carbide power devices including P-type epitaxial layers and direct ohmic contacts
JP2010103208A (ja) * 2008-10-22 2010-05-06 Denso Corp 半導体装置
US9219144B2 (en) * 2012-08-10 2015-12-22 Infineon Technologies Austria Ag Semiconductor device including a trench in a semiconductor substrate and method of manufacturing a semiconductor device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001267589A (ja) * 2000-03-17 2001-09-28 Toshiba Corp SiC半導体素子
JP2006156658A (ja) * 2004-11-29 2006-06-15 Toshiba Corp 半導体装置
JP2011035322A (ja) * 2009-08-05 2011-02-17 Panasonic Corp 半導体装置およびその製造方法
JP2011060912A (ja) * 2009-09-08 2011-03-24 Toshiba Corp 半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016169818A1 (en) 2015-04-24 2016-10-27 Abb Technology Ag Power semiconductor device with thick top-metal-design and method for manufacturing such power semiconductor device
US10141196B2 (en) 2015-04-24 2018-11-27 Abb Schweiz Ag Power semiconductor device with thick top-metal-design and method for manufacturing such power semiconductor device

Also Published As

Publication number Publication date
JP2015041638A (ja) 2015-03-02
US20160197149A1 (en) 2016-07-07

Similar Documents

Publication Publication Date Title
WO2015025625A1 (ja) 炭化珪素半導体装置およびその製造方法
US9449823B2 (en) Method for manufacturing silicon carbide semiconductor device
JP5994604B2 (ja) 炭化珪素半導体装置およびその製造方法
JP6183200B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2015012009A1 (ja) 炭化珪素半導体装置およびその製造方法
JP2015076592A (ja) 炭化珪素半導体装置およびその製造方法
JP5751146B2 (ja) 半導体装置およびその製造方法
US10381445B2 (en) Silicon carbide semiconductor device and method of manufacturing the same
JP6011066B2 (ja) 半導体装置の製造方法
JP2023055953A (ja) SiC半導体装置およびその製造方法
JP2014127660A (ja) 炭化珪素ダイオード、炭化珪素トランジスタおよび炭化珪素半導体装置の製造方法
WO2015029607A1 (ja) 炭化珪素半導体装置およびその製造方法
JP2015204409A (ja) 炭化珪素半導体装置およびその製造方法
US20160071949A1 (en) Method for manufacturing silicon carbide semiconductor device
US9647081B2 (en) Method for manufacturing silicon carbide semiconductor device
JP6064366B2 (ja) 半導体装置
JP6028676B2 (ja) 炭化珪素半導体装置
JPWO2019142406A1 (ja) 炭化珪素半導体装置
JP2024148334A (ja) 炭化珪素半導体装置及びその製造方法
JP2016122697A (ja) 炭化珪素半導体装置およびその製造方法
JP2015073051A (ja) 炭化珪素半導体装置およびその製造方法
WO2015045652A1 (ja) 炭化珪素半導体基板および炭化珪素半導体基板を備えた炭化珪素半導体装置
US10319820B2 (en) Semiconductor device having silicon carbide layer provided on silicon carbide substrate
JP6866809B2 (ja) 炭化珪素半導体ウエハおよび炭化珪素半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14838356

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14913200

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14838356

Country of ref document: EP

Kind code of ref document: A1