[go: up one dir, main page]

WO2015045628A1 - 炭化珪素半導体装置の製造方法 - Google Patents

炭化珪素半導体装置の製造方法 Download PDF

Info

Publication number
WO2015045628A1
WO2015045628A1 PCT/JP2014/070559 JP2014070559W WO2015045628A1 WO 2015045628 A1 WO2015045628 A1 WO 2015045628A1 JP 2014070559 W JP2014070559 W JP 2014070559W WO 2015045628 A1 WO2015045628 A1 WO 2015045628A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
protective film
semiconductor device
main surface
carbide semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2014/070559
Other languages
English (en)
French (fr)
Inventor
拓 堀井
智章 石田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to US15/024,260 priority Critical patent/US9653297B2/en
Priority to CN201480053019.0A priority patent/CN105580112A/zh
Priority to DE112014004395.8T priority patent/DE112014004395T5/de
Publication of WO2015045628A1 publication Critical patent/WO2015045628A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • H10D64/01366
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/045Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide passivating silicon carbide surfaces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/01Manufacture or treatment
    • H10D12/031Manufacture or treatment of IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/028Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
    • H10D30/0291Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • H10D62/832Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
    • H10D62/8325Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • H01L21/0465Making n or p doped regions or layers, e.g. using diffusion using ion implantation using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/411Insulated-gate bipolar transistors [IGBT]
    • H10D12/441Vertical IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • H10D8/01Manufacture or treatment
    • H10D8/051Manufacture or treatment of Schottky diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • H10D8/60Schottky-barrier diodes 
    • H10P14/24
    • H10P14/3408
    • H10P30/22
    • H10P32/00

Definitions

  • the present invention relates to a silicon carbide semiconductor device. More specifically, the present invention relates to a method for manufacturing a silicon carbide semiconductor device.
  • silicon carbide semiconductor devices have been put into practical use as power semiconductor devices. This is because by using a silicon carbide material for a semiconductor device, a higher breakdown voltage and a lower on-resistance can be expected as compared with a semiconductor device using a silicon material which is currently mainstream. In particular, silicon carbide semiconductor devices are expected to operate at high temperatures taking advantage of wide band gap semiconductors. In the manufacturing process of such a silicon carbide semiconductor device, impurities are doped into the semiconductor substrate by, for example, an ion implantation method (see, for example, Japanese Patent Application Laid-Open No. 2001-68428 (Patent Document 1)).
  • the doping region formed by ion implantation or the like is activated by performing annealing thereafter. Since the annealing temperature at this time reaches a high temperature of 1500 ° C. or higher, sublimation or the like occurs on the surface of the substrate, and surface roughness may occur. When such surface roughness occurs, the characteristics of the semiconductor device are significantly deteriorated.
  • Patent Document 1 discloses a method in which a protective film is formed on the surface of a silicon carbide substrate and then annealed. When this method is used, sublimation is suppressed by the protective film, and surface roughness of the substrate can be prevented.
  • the threshold voltage of the silicon carbide semiconductor device manufactured using the method for forming a protective film as described above is not stable, and the threshold voltage varies with long-term use. It turns out that there is a case.
  • an object is to provide a silicon carbide semiconductor device having a stable threshold voltage.
  • a method for manufacturing a silicon carbide semiconductor device includes a step of preparing a silicon carbide substrate having a first main surface and a second main surface located on the opposite side of the first main surface; A step of forming a doping region in the silicon carbide substrate by doping an impurity into the first main surface; a step of forming a first protective film on the doping region in the first main surface; And activating the impurities contained in the doping region by annealing in a state in which the protective film is formed, and the step of forming the first protective film includes a metal element concentration of 5 ⁇ g / kg or less.
  • a silicon carbide semiconductor device having a stable threshold voltage can be provided.
  • 3 is a flowchart schematically showing a method for manufacturing the silicon carbide semiconductor device according to the first embodiment.
  • 5 is a flowchart schematically showing a method for manufacturing a silicon carbide semiconductor device according to a second embodiment.
  • the present inventor conducted intensive research to solve the above problems, and as a result, a specific component that can be contained in the protective film formed to prevent sublimation from the substrate surface is a threshold value of the silicon carbide semiconductor device. It has been found that this is a factor causing the voltage to fluctuate, and the present embodiment has been completed. That is, the method for manufacturing a silicon carbide semiconductor device according to the present embodiment has the following configuration.
  • Step S2 for forming a doped region in silicon carbide substrate 100 step S3 for forming first protective film 10 on the doped region in first main surface P1, and first protective film
  • the step S3 of forming the first protective film 10 includes a step of disposing a material to be the first protective film 10 having a metal element concentration of 5 ⁇ g / kg or less on the first main surface P1. .
  • Patent Document 1 in the conventional method for manufacturing a silicon carbide semiconductor device, since the concentration of the metal element in the material to be the protective film is not defined, the metal element is contained in the first protective film 10. May have been included. This metal element diffuses from first protective film 10 to silicon carbide substrate 100 during annealing. However, since the diffusion coefficient of impurities in silicon carbide substrate 100 is very small, the metal element does not diffuse into silicon carbide substrate 100 and remains in the vicinity of the surface of silicon carbide substrate 100. Then, the metal element remaining in the vicinity of the surface is trapped in the gate insulating film 91 formed in the subsequent process.
  • the threshold voltage varies due to the movement of the metal element in the gate insulating film 91.
  • the existence of such a defect has not been known in the past, it is considered that the mobility of metal ions (movable ions) has increased with the pursuit of high-temperature operation of silicon carbide semiconductor devices.
  • the gate insulating film 91 can be prevented from containing a metal element by defining the concentration of the metal element contained in the material to be the first protective film 10 to 5 ⁇ g / kg or less. it can. That is, fluctuations in the threshold voltage in the silicon carbide semiconductor device can be suppressed.
  • the density of the metal element per unit area on the surface of the first protective film 10 is preferably 1E10 atoms / cm 2 or less.
  • the concentration of the metal element contained in the material to be the first protective film 10 is 5 ⁇ g / kg or less.
  • the first protective film 10 is baked by baking the material. After the formation, the density of the metal element per unit area on the surface of the first protective film 10 is 1E10 atoms / cm 2 or less, so that fluctuations in the threshold voltage can be more reliably suppressed.
  • the first protective film 10 is preferably an organic film.
  • the material to be the organic film can be easily applied onto the first main surface P1, and the process burden can be reduced.
  • the organic film can be carbonized into a carbon film in the temperature rising process of annealing for activating impurities (hereinafter referred to as “activation annealing”).
  • activation annealing The carbon film can have heat resistance that can withstand activation annealing.
  • the metal element is preferably sodium (Na).
  • Na sodium
  • the method further includes a step S4 of forming the second protective film 20 on the second main surface P2, and in the activation step S5, the first protective film 10 is formed. At the same time, it is preferable that annealing is performed in a state where the second protective film 20 is formed.
  • the second protective film 20 By forming the second protective film 20, it is possible to suppress sublimation on the second main surface P2 and prevent surface roughness.
  • the second protective film 20 is preferably an organic film, a diamond-like carbon film, or a carbon layer.
  • the manufacturing process can be simplified and the cost can be reduced.
  • a diamond-like carbon film hereinafter referred to as “DLC (Diamond-Like Carbon) film” or a carbon layer may be used. Even if these are used, similarly to the organic film, sublimation in the second main surface P2 can be suppressed.
  • DLC Diamond-Like Carbon
  • the DLC film can be formed by ECR (Electron Cyclotron Resonance) sputtering.
  • the carbon layer can also be formed by partially removing silicon from silicon carbide substrate 100.
  • the diameter of the silicon carbide substrate 100 is preferably 100 mm or more (for example, 4 inches or more), and the thickness of the silicon carbide substrate 100 is preferably 600 ⁇ m or less.
  • a plurality of silicon carbide substrates 100 are prepared, and in the activation step S5, the plurality of silicon carbide substrates 100 are spaced one by one along the direction intersecting the first main surface P1. It is preferable that the annealing is performed in a state where the opening is held.
  • FIG. 14 is a flowchart schematically showing a method for manufacturing the silicon carbide semiconductor device according to the first embodiment.
  • the method for manufacturing the silicon carbide semiconductor device of the first embodiment includes steps S1, S2, S3, S5, S6, S7 and S8.
  • the material to be the first protective film 10 formed in step S3 has a metal element concentration of 5 ⁇ g / kg or less.
  • the gate insulating film 91 can be prevented from containing a metal element derived from the material, and the threshold voltage of the silicon carbide semiconductor device can be stabilized.
  • each step will be described.
  • FIG. 1 is a schematic cross-sectional view illustrating step S1 in the method for manufacturing the silicon carbide semiconductor device of the present embodiment.
  • silicon carbide substrate 100 having a first main surface P1 and a second main surface P2 located on the opposite side of first main surface P1 is prepared.
  • Silicon carbide substrate 100 includes a silicon carbide single crystal substrate 80 and a silicon carbide epitaxial layer 81 epitaxially grown thereon.
  • Silicon carbide single crystal substrate 80 is made of, for example, polytype 4H hexagonal silicon carbide. Silicon carbide single crystal substrate 80 is prepared, for example, by slicing an ingot (not shown) made of silicon carbide single crystal. Silicon carbide single crystal substrate 80 contains an impurity such as nitrogen (N), for example, and has n-type conductivity.
  • N nitrogen
  • the lower surface of silicon carbide single crystal substrate 80 constitutes second main surface P ⁇ b> 2 in silicon carbide substrate 100.
  • the upper surface of silicon carbide single crystal substrate 80 is a surface on which epitaxial growth is performed.
  • Silicon carbide epitaxial layer 81 has, for example, a polytype 4H hexagonal crystal structure.
  • the upper surface of silicon carbide epitaxial layer 81 constitutes first main surface P1.
  • Silicon carbide epitaxial layer 81 has n-type conductivity, for example.
  • the epitaxial growth of the silicon carbide epitaxial layer 81 is performed by, for example, CVD using a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) as a source gas and using hydrogen (H 2 ) as a carrier gas, for example. (Chemical Vapor Deposition) method. At this time, it is preferable to introduce, for example, nitrogen (N) or phosphorus (P) as impurities. At this time, it is preferable to adjust the impurity concentration of silicon carbide epitaxial layer 81 to be lower than the impurity concentration of silicon carbide single crystal substrate 80.
  • each doping region (p body layer shown in FIG. 7) is formed by forming a mask layer having a predetermined opening on first main surface P1 and selectively performing ion implantation. 82, n + layer 83 and p contact region 84). Note that although a method for forming a doping region by an ion implantation method is illustrated in this embodiment, the formation of the doping region may be epitaxial growth accompanied by addition of impurities. Further, the arrangement of each doping region shown in FIG. 7 is merely an example, and these arrangements can be changed as appropriate.
  • a first mask layer 41 is formed on the first main surface P1.
  • the first mask layer 41 is made of, for example, silicon dioxide, silicon nitride, silicon nitride oxide, or the like, and can be formed by, for example, a thermal CVD method or a photo CVD method.
  • a thermal CVD method a low pressure thermal CVD method is suitable.
  • TEOS Tetraethyl orthosilicate
  • the pressure is 0.8 Torr or more.
  • the first mask layer 41 includes a silicon dioxide layer (not shown) formed by thermally oxidizing the first main surface P1, an etching stop layer (not shown) made of polysilicon, and the like. You may go out. Since the first mask layer 41 includes the etching stop layer, damage to the substrate when the first mask layer 41 is etched later is reduced.
  • the etching stop layer made of polysilicon is, for example, in a chamber in which the silicon carbide substrate 100 is disposed at a flow rate of 800 sccm or more and 1200 sccm or less of silane (SH 4 ) gas at a temperature of about 500 ° C. or more and 700 ° C. or less. It can be formed by supplying and adjusting the pressure to about 0.4 Torr or more and 0.8 Torr or less.
  • a first opening 51 is formed in the first mask layer 41.
  • the first opening 51 is formed by removing a part of the first mask layer 41 by etching using, for example, CF 4 or CHF 3 .
  • the p body layer 82 is formed by performing ion implantation through the first mask layer 41.
  • the impurity implanted here is, for example, a p-type impurity such as aluminum (Al) or boron (B).
  • a second mask layer 42 is formed on the first mask layer 41.
  • the second mask layer 42 is a silicon dioxide layer, for example, and can be formed by a low pressure CVD method.
  • anisotropic etching is performed on the second mask layer 42 to remove a part of the second mask layer 42, and as shown in FIG. A narrow second opening 52 is formed.
  • an n + layer 83 is formed.
  • the implanted impurity is, for example, an n-type impurity such as phosphorus (P) or nitrogen (N).
  • the third mask layer 43 having the third opening 53 narrower than the second opening 52 is formed by using the layer formation and the anisotropic etching together. Is done.
  • the third mask layer 43 is a silicon dioxide layer, for example, and can be formed by a low pressure CVD method. Then, by performing ion implantation through the first mask layer 41, the second mask layer 42, and the third mask layer 43, the p contact region 84 is formed.
  • the implanted impurities are p-type impurities such as aluminum (Al) and boron (B).
  • the first mask layer 41, the second mask layer 42, and the third mask layer 43 are removed.
  • the mask layer is a silicon dioxide layer
  • the mask layer can be removed, for example, by wet etching using hydrofluoric acid.
  • the layer made of polysilicon can be removed by dry etching, for example.
  • FIG. 8 is a schematic cross-sectional view illustrating step S3.
  • step S3 for forming first protective film 10 on the doping region in first main surface P1 is performed.
  • the first protective film 10 preferably covers each doping region. That is, it is preferable to cover all the parts used as devices in the first main surface P1. This is because sublimation is particularly likely to occur in the doping region. More preferably, the first protective film 10 substantially covers the entire first main surface P1.
  • the first protective film 10 is formed by first placing a material to be the first protective film 10 on the first main surface P1 by any method such as coating and fixing the material by baking or the like. Can be done.
  • the first protective film 10 is preferably an organic film.
  • the organic film containing carbon atoms (C) can be carbonized into a carbon film in the temperature raising process of activation annealing.
  • This carbon film can be a protective film that can withstand activation annealing performed at a temperature exceeding 1500 ° C.
  • carbon atoms in the vicinity of the surface of silicon carbide epitaxial layer 81 can be bonded to carbon atoms in first protective film 10, adhesion between silicon carbide epitaxial layer 81 and first protective film 10 is improved. And the sublimation of atoms from the silicon carbide epitaxial layer 81 can be efficiently prevented.
  • an organic film for example, various resins such as an acrylic resin, a phenol resin, a urea resin, and an epoxy resin can be used.
  • action of light can also be used.
  • the photosensitive resin a positive type or negative type photoresist generally used for manufacturing a semiconductor device can be used.
  • a photoresist is suitable because a coating technique by spin coating has been established and the thickness can be easily controlled.
  • it is preferable that the material is disposed on the first main surface P1, and then baked at a temperature of, for example, about 100 ° C. to 200 ° C. to evaporate the solvent and fix the material.
  • the present embodiment is different from the conventional manufacturing method in that the concentration of the metal element in the material (for example, photoresist) to be the first protective film 10 is limited to 5 ⁇ g / kg or less.
  • the concentration of the metal element in the material to be the first protective film 10 is limited to 5 ⁇ g / kg or less.
  • the density of the metal element per unit area on the surface of the first protective film is 1E10 atoms / cm 2 or less. Thereby, it is possible to more reliably prevent the threshold voltage from changing.
  • “After the first protective film 10 is formed” means, for example, in the case of a photoresist, a state after baking at about 100 ° C. to 200 ° C. is performed.
  • the thickness of the first protective film 10 is preferably 0.5 ⁇ m or more from the viewpoint of preventing the surface roughness of the first main surface P1, and the viewpoint of reducing the amount of mixed metal elements. Therefore, it is preferably 10 ⁇ m or less. From the same viewpoint, the thickness of the first protective film 10 is more preferably 1 ⁇ m or more and 5 ⁇ m or less. The thickness of the first protective film 10 can be set to about 3 ⁇ m, for example.
  • the diffusion coefficient of impurities is small, and metal elements tend to remain at the interface between the substrate and the gate insulating film.
  • a silicon carbide semiconductor device is required to operate at a high temperature. The present inventor has found that the threshold voltage fluctuates during the detailed investigation of the durability of the silicon carbide semiconductor device at a high temperature (about 200 ° C.).
  • the concentration of the metal element in the material to be the first protective film 10 is, for example, an inductively coupled plasma emission spectrometer (ICP-AES), an inductively coupled plasma mass spectrometer (ICP).
  • ICP-AES inductively coupled plasma emission spectrometer
  • ICP inductively coupled plasma mass spectrometer
  • -MS Can be measured using ICP-Mass Spectrometry
  • TXRF total reflection X-ray fluorescence spectrometer
  • Examples of metal elements that can cause fluctuations in threshold voltage include sodium (Na), potassium (K), calcium (Ca), iron (Fe), nickel (Ni), copper (Cu), and zinc (Zn). ) And the like. Among these, especially Na has a great influence on the threshold voltage. Therefore, the concentration of Na in the material to be the first protective film 10 is preferably 5 ⁇ g / kg or less. Thereby, the fluctuation
  • Step S5> After step S3, annealing is performed with the first protective film 10 formed, and the impurities contained in each doping region are activated. Thereby, a desired carrier is generated in each doping region.
  • the temperature of activation annealing is preferably 1500 ° C. or higher and 2000 ° C. or lower, for example, about 1800 ° C.
  • the activation annealing time can be, for example, about 30 minutes.
  • the activation annealing is preferably performed in an inert gas atmosphere, and can be performed, for example, in an argon (Ar) atmosphere.
  • Step S6> After step S5, the first protective film 10 is removed.
  • the removal of the first protective film 10 is not particularly limited and can be performed by any method.
  • the first protective film 10 is a photoresist, it can be removed by, for example, photoexcitation ashing or plasma ashing. Further, wet cleaning using a predetermined cleaning solution can be used in combination.
  • Gate insulating film 91 is, for example, a silicon dioxide film, and is preferably formed by thermal oxidation.
  • gate insulating film 91 which is a silicon dioxide film can be formed by heating silicon carbide substrate 100 to about 1300 ° C. in an atmosphere containing oxygen.
  • NO annealing using nitrogen monoxide (NO) gas as an atmospheric gas may be performed. The NO annealing is performed, for example, by holding for about 1 hour at a temperature of 1100 ° C. or higher and 1300 ° C. or lower.
  • NO nitrogen monoxide
  • gate electrode 92 is formed.
  • the gate electrode 92 is formed on the gate insulating film 91.
  • the gate electrode 92 is made of polysilicon containing an impurity such as phosphorus, and can be formed by a low pressure CVD method.
  • Gate electrode 92 is formed on gate insulating film 91 so as to oppose p body layer 82 and n + layer 83.
  • an interlayer insulating film 93 is formed in contact with the gate electrode 92 and the gate insulating film 91 so as to surround the gate electrode 92 by, for example, a plasma CVD method.
  • Interlayer insulating film 93 is made of, for example, silicon dioxide.
  • Gate insulating film 91 and interlayer insulating film 93 formed opposite to n + layer 83 and p contact region 84 are removed by, for example, dry etching. Further, a metal film containing, for example, titanium (Ti), aluminum (Al), and silicon (Si) is formed in contact with n + layer 83, p contact region 84, and gate insulating film 91 by sputtering. Subsequently, by heating silicon carbide substrate 100 on which the metal film is formed, for example, to about 1000 ° C., the metal film is alloyed, and source electrode 94 that is in ohmic contact with silicon carbide substrate 100 is formed.
  • a metal film containing, for example, titanium (Ti), aluminum (Al), and silicon (Si) is formed in contact with n + layer 83, p contact region 84, and gate insulating film 91 by sputtering.
  • Source wiring layer 95 is formed so as to be electrically connected to the source electrode 94.
  • Source wiring layer 95 may include aluminum, for example, and may be formed to cover interlayer insulating film 93.
  • drain electrode 96 is formed so as to be in contact with second main surface P2 of silicon carbide substrate 100.
  • a silicon carbide semiconductor device having a stable threshold voltage can be manufactured.
  • a planar type MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • the silicon carbide semiconductor device may be a trench type MOSFET.
  • the silicon carbide semiconductor device may be, for example, an IGBT (Insulated Gate Bipolar Transistor) or an SBD (Schottky Barrier Diode).
  • the method for manufacturing the silicon carbide semiconductor device according to the second embodiment includes the step S ⁇ b> 4 for forming the second protective film 20, and the manufacture of the silicon carbide semiconductor device according to the first embodiment. Different from the method. Since the other steps S1, S2, S3, S5, S6, S7 and S8 are the same as those described in the first embodiment, the same description will not be repeated.
  • step S4 will be described.
  • FIG. 9 is a schematic cross-sectional view illustrating step S4.
  • the second embodiment further includes a step S4 of forming the second protective film 20 on the second main surface P2 before the activation step S5, and the activation step S5 as shown in FIG. Then, activation annealing is performed in a state where the first protective film 10 is formed and the second protective film 20 is formed.
  • FIG. 15 illustrates a flowchart in which step S4 is executed after step S3. However, step S4 may be executed before step S5, and may be executed at any timing before step S5. May be.
  • second protective film 20 is formed. Is particularly preferred.
  • the present inventor performs sublimation from the substrate, which is conventionally considered to occur exclusively on the first main surface P1 side, in the second main surface P2 (that is, I found out what happened on the back side. This tendency is conspicuous in large-diameter substrates, and it has been clarified that when the thickness of the substrate is further reduced, problems such as warping of the substrate occur due to surface roughness due to sublimation.
  • Silicon carbide substrate 100 has a diameter of more preferably 125 mm or more (for example, 5 inches or more), particularly preferably 150 mm or more (for example, 6 inches or more). Further, the thickness of silicon carbide substrate 100 is more preferably 400 ⁇ m or less, and particularly preferably 300 ⁇ m or less. Thereby, further cost reduction of the silicon carbide semiconductor device is possible.
  • the thickness of the second protective film 20 is preferably 0.5 ⁇ m or more from the viewpoint of preventing the surface roughness of the second main surface P ⁇ b> 2, for example, approximately the same as the first protective film 10. be able to.
  • the second protective film 20 is preferably an organic film. This is because the organic film is carbonized in the temperature raising process of the activation annealing to become a carbon film and can have heat resistance that can withstand the activation annealing. In particular, it is preferable to use the same organic film as the first protective film 10. Thereby, since the 2nd protective film 20 can be formed, without increasing a number of parts, it is suitable from a viewpoint of manufacturing cost.
  • the second protective film 20 may be a DLC film.
  • the DLC film can be formed by, for example, ECR sputtering.
  • Second protective film 20 may be a carbon layer formed by partially removing silicon from silicon carbide substrate 100.
  • the second main surface P2 is partially etched from the second main surface P2 by performing thermal etching at a temperature of 700 ° C. or higher and 1000 ° C. or lower in a reaction gas atmosphere containing chlorine (Cl 2 ).
  • the carbon layer can be formed by selective removal.
  • the second protective film 20 is a DLC film and a carbon layer, it is possible to suppress the surface roughness of the second main surface P2 and prevent problems such as warping of the substrate.
  • the second protective film 20 can be removed by a conventionally known method such as ashing, etching, or wet cleaning after the activation annealing (step S5).
  • the activation annealing (step S5) is usually performed with the second main surface P2 in close contact with a susceptor or the like in order to prevent the surface of the second main surface P2 from being roughened.
  • annealing can be performed in a state where the second main surface P2 is opened.
  • a plurality of silicon carbide substrates 100 can be stacked and held on a predetermined jig 70 or the like for annealing. That is, a plurality of silicon carbide substrates 100 are prepared in the preparing step S1, and in the step S5 of activating, the plurality of silicon carbide substrates 100 are spaced one by one along the direction intersecting the first main surface P1. It can be annealed in an open and held state. Thereby, the processing efficiency of activation annealing is greatly improved, and the manufacturing cost of the silicon carbide semiconductor device can be reduced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

 炭化珪素半導体装置の製造方法は、第1の主面(P1)と第1の主面(P1)の反対側に位置する第2の主面(P2)とを有する炭化珪素基板(100)を準備する工程(S1)と、第1の主面(P1)へ不純物をドーピングすることにより、炭化珪素基板(100)内にドーピング領域を形成する工程(S2)と、第1の主面(P1)におけるドーピング領域上に第1の保護膜(10)を形成する工程(S3)と、第1の保護膜(10)が形成された状態でアニールを行なうことにより、ドーピング領域に含まれる不純物を活性化する工程(S5)と、を備え、第1の保護膜(10)を形成する工程(S3)は、金属元素の濃度が5μg/kg以下である第1の保護膜(10)となるべき材料を第1の主面(P1)上に配置する工程を含む。

Description

炭化珪素半導体装置の製造方法
 本発明は、炭化珪素半導体装置に関する。より詳しくは、炭化珪素半導体装置の製造方法に関する。
 近年、電力用半導体装置として、炭化珪素半導体装置の実用化が進められている。半導体装置に炭化珪素材料を用いることにより、現在主流である珪素材料を用いた半導体装置に比べて、高耐圧化および低オン抵抗化が期待できるからである。特に、炭化珪素半導体装置には、ワイドバンドギャップ半導体であることを活かした高温動作が期待されている。このような炭化珪素半導体装置の製造過程では、たとえばイオン注入法によって半導体基板内に不純物がドーピングされる(たとえば、特開2001-68428号公報(特許文献1)参照。)。
特開2001-68428号公報
 イオン注入法などによって形成されたドーピング領域は、その後アニールを行なうことにより活性化される。このときのアニール温度は、1500℃以上の高温に達するため、基板の表面で昇華等が起こり、表面荒れが発生する場合がある。そして、このように表面荒れが発生すると、半導体装置の特性が著しく悪化する。
 この問題に対応するため、特許文献1では、炭化珪素基板の表面に保護膜を形成し、その後にアニールする方法が開示されている。この方法を用いると保護膜によって、昇華が抑制され、基板の表面荒れを防止することができる。
 しかしながら、本発明者が検討を行なったところ、上記のように保護膜を形成する方法を用いて製造された炭化珪素半導体装置は、閾値電圧が安定せず、長期使用に伴って閾値電圧が変動する場合があることが判明した。
 そこで上記のような問題点に鑑み、安定した閾値電圧を有する炭化珪素半導体装置を提供することを目的とする。
 本発明の一態様に係る炭化珪素半導体装置の製造方法は、第1の主面と第1の主面の反対側に位置する第2の主面とを有する炭化珪素基板を準備する工程と、第1の主面へ不純物をドーピングすることにより、炭化珪素基板内にドーピング領域を形成する工程と、第1の主面におけるドーピング領域上に第1の保護膜を形成する工程と、第1の保護膜が形成された状態でアニールを行なうことにより、ドーピング領域に含まれる不純物を活性化する工程と、を備え、第1の保護膜を形成する工程は、金属元素の濃度が5μg/kg以下である第1の保護膜となるべき材料を第1の主面上に配置する工程を含む。
 上記によれば、閾値電圧が安定した炭化珪素半導体装置を提供することができる。
本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法の一部を図解する模式的な断面図である。 本実施の形態の炭化珪素半導体装置の製造方法に係わる治具を図解する模式的な斜視図である。 実施の形態1に係る炭化珪素半導体装置の製造方法の概略を示すフローチャートである。 実施の形態2に係る炭化珪素半導体装置の製造方法の概略を示すフローチャートである。
 以下、本発明に係わる一実施の形態についてさらに詳細に説明する。なお、本願の図面において同一または相当する部分には同一の参照符号を付すものとし、同じ説明は繰り返さない。
 [本願発明の実施形態の説明]
 まず、本願発明の実施の形態(以下、「本実施の形態」とも記す)の概要を以下の(1)~(8)に列記して説明する。
 本発明者は、上記課題を解決するために鋭意研究を行なったところ、基板表面からの昇華を防止するために形成された保護膜中に含まれ得る特定の成分が、炭化珪素半導体装置の閾値電圧を変動させる要因となっていることを見出し、本実施の形態を完成させるに至った。すなわち、本実施の形態に係る炭化珪素半導体装置の製造方法は、以下の構成を備える。
 (1)第1の主面P1と第1の主面P1の反対側に位置する第2の主面P2とを有する炭化珪素基板100を準備する工程S1と、第1の主面P1へ不純物をドーピングすることにより、炭化珪素基板100内にドーピング領域を形成する工程S2と、第1の主面P1におけるドーピング領域上に第1の保護膜10を形成する工程S3と、第1の保護膜10が形成された状態でアニールを行なうことにより、ドーピング領域に含まれる不純物を活性化する工程S5と、を備える。
 そして、第1の保護膜10を形成する工程S3は、金属元素の濃度が5μg/kg以下である第1の保護膜10となるべき材料を第1の主面P1上に配置する工程を含む。
 たとえば、特許文献1に示されるように、従来の炭化珪素半導体装置の製造方法では、保護膜となるべき材料における金属元素の濃度が規定されていないため、第1の保護膜10中に金属元素が含まれる場合があった。この金属元素はアニール時に第1の保護膜10から炭化珪素基板100へと拡散する。しかし、炭化珪素基板100における不純物の拡散係数は非常に小さいため、金属元素は炭化珪素基板100の内部へと拡散せず、炭化珪素基板100の表面近傍に残留することとなる。そして、表面近傍に残留した金属元素は、その後の工程で形成されるゲート絶縁膜91にトラップされてしまう。金属元素がゲート絶縁膜91に含まれた場合、この金属元素がゲート絶縁膜91内を移動することにより閾値電圧が変動するという不具合が生じる。このような不具合の存在は、従来知られていなかったが、炭化珪素半導体装置の高温動作の追求に伴って、金属イオン(可動イオン)の移動度が大きくなり、顕在化したものと考えられる。
 本実施の形態では、第1の保護膜10となるべき材料に含まれる金属元素の濃度を5μg/kg以下に規定することにより、ゲート絶縁膜91に金属元素が含まれることを防止することができる。すなわち、炭化珪素半導体装置における閾値電圧の変動を抑制することができる。
 (2)第1の保護膜10の表面における単位面積あたりの金属元素の密度が、1E10atoms/cm2以下であることが好ましい。本実施の形態では、上記のように、第1の保護膜10となるべき材料に含まれる金属元素の濃度を5μg/kg以下としているが、当該材料をベーキングして第1の保護膜10が形成された後、第1の保護膜10の表面における単位面積あたりの同金属元素の密度が1E10atoms/cm2以下であることにより、さらに確実に閾値電圧の変動を抑制することができる。
 (3)第1の保護膜10は、有機膜であることが好ましい。有機膜となるべき材料は第1の主面P1上への塗布が容易であり、工程負担を低減することができる。また、有機膜は、不純物を活性化するためのアニール(以下「活性化アニール」と記す)の昇温過程で炭化してカーボン膜となることができる。そして、このカーボン膜は、活性化アニールに耐え得る耐熱性を有することができる。
 (4)金属元素は、ナトリウム(Na)であることが好ましい。可動イオンとなり得るNaの濃度を低く制限することにより、さらに確実に閾値電圧の変動を抑制することができる。
 (5)活性化する工程S5の前に、第2の主面P2上に第2の保護膜20を形成する工程S4をさらに備え、活性化する工程S5では、第1の保護膜10が形成されるとともに、第2の保護膜20が形成された状態で、アニールが行なわれることが好ましい。
 第2の保護膜20を形成することにより、第2の主面P2における昇華を抑制し、表面荒れを防止することができる。
 (6)第2の保護膜20は、有機膜、ダイヤモンドライクカーボン膜およびカーボン層のいずれかであることが好ましい。第2の保護膜20として、第1の保護膜10と同じ有機膜を用いることにより、製造工程の簡略化と低コスト化が可能である。
 また、第2の保護膜20としては、ダイヤモンドライクカーボン膜(以下「DLC(Diamond‐Like Carbon)膜」と記す)、カーボン層を用いてもよい。これらを用いても、有機膜と同様に、第2の主面P2における昇華を抑制することができる。
 ここで、DLC膜は、ECR(Electron Cyclotron Resonance)スパッタリングによって形成することができる。また、カーボン層は、炭化珪素基板100から珪素を部分的に除去することにより形成することもできる。
 (7)炭化珪素基板100の直径は、100mm以上(たとえば4inch以上)が好ましく、炭化珪素基板100の厚さは、600μm以下であることが好ましい。
 直径が100mm以上であり、厚さが600μm以下である大口径基板において、第2の主面P2から昇華が起こると、基板の反りが顕著となり、生産性が低下する。上記のように、第2の保護膜20を形成することにより、これらの不具合が解消され、大口径基板の生産性が大幅に向上する。
 (8)準備する工程S1では複数の炭化珪素基板100が準備され、活性化する工程S5において、複数の炭化珪素基板100は、第1の主面P1と交差する方向に沿って1枚ずつ間隔を開けて保持された状態でアニールされることが好ましい。
 従来、第2の主面P2からの昇華に伴う基板の反りなどを防止するため、活性化アニールは第2の主面P2をサセプタなどに密着させた状態で行なわれていた。そのため、活性化アニール工程の処理量には一定の制限が課されていた。本実施の形態のでは、第2の保護膜20を形成することにより、第2の主面P2における昇華を防止できるため、たとえば、炭化珪素基板100を第1の主面P1と交差する方向(たとえば、第1の主面P1と垂直な縦方向)に、間隔を開けながら積み重ねて、複数の基板をまとめて処理することが可能となる。これにより、炭化珪素半導体装置の生産性が大幅に向上する。
 [本願発明の実施形態の詳細]
 以下、本実施の形態の炭化珪素半導体装置の製造方法について、より詳細に説明するが、本実施の形態はこれらに限定されるものではない。
 <実施の形態1>
 <炭化珪素半導体装置の製造方法>
 図14は、実施の形態1に係る炭化珪素半導体装置の製造方法の概略を示すフローチャートである。図14に示すように、実施の形態1の炭化珪素半導体装置の製造方法は、工程S1、S2、S3、S5、S6、S7およびS8を備える。そして、工程S3において形成される第1の保護膜10となるべき材料は、金属元素の濃度が5μg/kg以下である。これにより、ゲート絶縁膜91に当該材料に由来する金属元素が含まれることを防止し、炭化珪素半導体装置の閾値電圧を安定化させることができる。以下、各工程について説明する。
 <工程S1>
 図1は、本実施の形態の炭化珪素半導体装置の製造方法における工程S1を図解する模式的な断面図である。図1を参照して、第1の主面P1と第1の主面P1の反対側に位置する第2の主面P2とを有する炭化珪素基板100が準備される。炭化珪素基板100は、炭化珪素単結晶基板80とその上にエピタキシャル成長させられた炭化珪素エピタキシャル層81とを含む。
 炭化珪素単結晶基板80は、たとえば、ポリタイプ4Hの六方晶炭化珪素からなる。炭化珪素単結晶基板80は、たとえば、炭化珪素単結晶からなるインゴット(図示せず)をスライスすることにより準備される。炭化珪素単結晶基板80は、たとえば窒素(N)などの不純物を含んでおり、n型の導電型を有する。
 炭化珪素単結晶基板80の下面は、炭化珪素基板100における第2の主面P2を構成している。炭化珪素単結晶基板80の上面は、エピタキシャル成長が行われる面である。
 炭化珪素エピタキシャル層81は、たとえば、ポリタイプ4Hの六方晶の結晶構造を有する。炭化珪素エピタキシャル層81の上面は、第1の主面P1を構成している。炭化珪素エピタキシャル層81は、たとえば、n型の導電型を有する。炭化珪素エピタキシャル層81のエピタキシャル成長は、たとえば、原料ガスとしてシラン(SiH4)とプロパン(C38)との混合ガスを用い、キャリアガスとして、たとえば、水素(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。この際、不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。このとき、炭化珪素エピタキシャル層81の不純物の濃度が炭化珪素単結晶基板80の不純物の濃度よりも低く調整することが好ましい。
 <工程S2>
 図2~図7は、工程S2を図解する模式的な断面図である。図2~図7を参照して、第1の主面P1に所定の開口部を有するマスク層を形成して選択的にイオン注入を行なうことにより、図7に示す各ドーピング領域(pボディ層82、n+層83およびpコンタクト領域84)が形成される。なお本実施の形態では、イオン注入法によって、ドーピング領域を形成する方法を例示しているが、ドーピング領域の形成は、不純物の添加を伴うエピタキシャル成長であってもよい。また図7に示す各ドーピング領域の配置はあくまでも例示であり、これらの配置は適宜変更することができる。
 まず、図2を参照して第1の主面P1上に第1のマスク層41が形成される。第1のマスク層41は、たとえば二酸化珪素、窒化珪素および窒化酸化珪素などからなり、たとえば熱CVD法および光CVD法によって形成することができる。熱CVD法としては、低圧熱CVD法が好適である。たとえば、600℃以上800℃以下程度の温度下において、TEOS(Tetraethyl orthosilicate)ガスを60sccm以上100sccm以下程度の流速で、炭化珪素基板100が配置されたチャンバー内に供給し、圧力を0.8Torr以上1.4Torr以下程度とすることにより、二酸化珪素層を形成することができる。
 また、第1のマスク層41は、第1の主面P1を熱酸化することにより形成された二酸化珪素層(図示せず)や、ポリシリコンからなるエッチングストップ層(図示せず)などを含んでいてもよい。第1のマスク層41がエッチングストップ層を含むことにより、後に第1のマスク層41をエッチングする際の基板へのダメージが軽減される。
 ポリシリコンからなるエッチングストップ層は、たとえば、500℃以上700℃以下程度の温度下において、シラン(SH4)ガスを800sccm以上1200sccm以下程度の流速で、炭化珪素基板100が配置されたチャンバー内に供給し、圧力を0.4Torr以上0.8Torr以下程度とすることにより、形成することができる。
 次に、図3を参照して、第1のマスク層41に第1の開口部51が形成される。第1の開口部51は、たとえばCF4やCHF3を用いたエッチングにより第1のマスク層41の一部を除去することにより形成される。第1の開口部51が形成された後、第1のマスク層41を介して、イオン注入を行なうことにより、pボディ層82が形成される。ここで注入される不純物は、たとえば、アルミニウム(Al)、硼素(B)などのp型の不純物である。
 次に、図4を参照して、第1のマスク層41上に第2のマスク層42が形成される。第2のマスク層42は、たとえば二酸化珪素層であり、低圧CVD法により形成することができる。次に、第2のマスク層42に対して異方性のエッチングを行なうことにより、第2のマスク層42の一部が除去され、図5に示すように、第1の開口部51よりも幅の狭い第2の開口部52が形成される。そして、第1のマスク層41および第2のマスク層42を介して、イオン注入を行なうことにより、n+層83が形成される。ここで、注入される不純物は、たとえば、リン(P)、窒素(N)などのn型の不純物である。
 さらに、図6を参照して、層形成と異方性のエッチングを併用することにより、第2の開口部52よりも幅の狭い第3の開口部53を有する第3のマスク層43が形成される。第3のマスク層43は、たとえば二酸化珪素層であり、低圧CVD法により形成することができる。そして、第1のマスク層41、第2のマスク層42および第3のマスク層43を介して、イオン注入を行なうことにより、pコンタクト領域84が形成される。ここで、注入される不純物は、たとえば、アルミニウム(Al)、硼素(B)などのp型の不純物である。
 次に、図7を参照して、第1のマスク層41、第2のマスク層42および第3のマスク層43が除去される。マスク層が二酸化珪素層である場合には、たとえばフッ酸を用いたウェットエッチングにより、マスク層を除去することができる。また、ポリシリコンからなる層は、たとえばドライエッチングにより除去することができる。
 <工程S3>
 図8は、工程S3を図解する模式的な断面図である。図8を参照して、炭化珪素エピタキシャル層81内に各ドーピング領域が形成された後、第1の主面P1におけるドーピング領域上に第1の保護膜10を形成する工程S3が実行される。図8に示すように、第1の保護膜10は、各ドーピング領域を覆うことが好ましい。すなわち、第1の主面P1のうち、デバイスとして利用される部分のすべて覆うことが好ましい。ドーピング領域では、特に昇華が起こりやすいからである。より好ましくは、第1の保護膜10は、実質的に第1の主面P1の全体を覆う。第1の保護膜10の形成は、まず、第1の保護膜10となるべき材料を、たとえば塗布などの任意の方法で第1の主面P1上に配置し、ベーキングなどによって定着させることにより行なうことができる。
 第1の保護膜10は、有機膜であることが好ましい。炭素原子(C)を含む有機膜は、活性化アニールの昇温過程で炭化してカーボン膜となることができる。そして、このカーボン膜は、1500℃を超える温度で行なわれる活性化アニールにも耐え得る保護膜となることができる。また、炭化珪素エピタキシャル層81の表面近傍の炭素原子と第1の保護膜10中の炭素原子とが結合することができるため、炭化珪素エピタキシャル層81と第1の保護膜10との密着性が向上し、炭化珪素エピタキシャル層81からの原子の昇華を効率的に防止することができる。
 このような有機膜としては、たとえば、アクリル樹脂、フェノール樹脂、尿素樹脂、エポキシ樹脂などの各種樹脂を用いることができる。また、光の作用で架橋または分解する感光性樹脂として組成されたものも用いることができる。感光性樹脂としては、半導体装置の製造用に一般に用いられているポジ型またはネガ型フォトレジストを用いることができる。フォトレジストは、スピンコート法による塗布技術が確立されており、厚さの制御を容易に行なうことができるため好適である。なお、フォトレジストを用いる場合、当該材料は第1の主面P1上に配置された後、たとえば100℃~200℃程度の温度でベーキングして溶剤を揮発させ、定着させることが好ましい。
 ただし、本実施の形態においては、第1の保護膜10となるべき材料(たとえば、フォトレジスト)における金属元素の濃度を5μg/kg以下に制限する点で、従来の製造方法とは異なる。本発明者は、閾値電圧が変動する原因を詳細に調査した結果、昇華防止のための保護膜から金属元素が混入していることを知見した。そして、さらに詳細に調査したところ、金属元素の濃度が5μg/kgを超えると閾値電圧の変動が起こることが明らかとなった。したがって、本実施の形態では、第1の保護膜10となるべき材料における金属元素の濃度を5μg/kg以下に制限する。そして、より好ましくは、第1の保護膜10が形成された後、第1の保護膜の表面における単位面積あたりの金属元素の密度は、1E10atoms/cm2以下である。これにより、さらに確実に閾値電圧の変動を防止することができる。なお、「第1の保護膜10が形成された後」とは、たとえばフォトレジストの場合、100℃~200℃程度のベーキングが行なわれた後の状態を意味する。
 ここで、第1の保護膜10の厚さは、第1の主面P1の表面荒れを防止するとの観点から、0.5μm以上であることが好ましく、金属元素の混入量を低減するとの観点から、10μm以下であることが好ましい。同様の観点から、第1の保護膜10の厚さは、より好ましくは1μm以上5μm以下である。第1の保護膜10の厚さは、たとえば、3μm程度とすることができる。
 上記のような問題は、従来の珪素半導体装置においても潜在していたと考えられる。しかし、珪素半導体装置の製造においては、(i)不純物の拡散係数が大きいため、イオン注入法ではなく熱拡散法によるドーピングが主流であったこと、(ii)たとえ保護膜から金属元素が基板内に混入しても、拡散係数が大きいために、金属元素が基板とゲート絶縁膜との界面に残留することがないこと、(iii)珪素半導体装置の一般的な動作温度は、炭化珪素半導体装置の動作温度に比べて低い、などの理由から問題が顕在化することがなかったものと考えられる。他方、炭化珪素半導体装置では、不純物の拡散係数が小さく、基板とゲート絶縁膜との界面に金属元素が残留しやすい。そして、炭化珪素半導体装置には、高温動作が求められている。本発明者は、炭化珪素半導体装置の高温(200℃程度)における耐久性を詳細に調査する過程で、閾値電圧が変動していることを知見した。
 ここで、第1の保護膜10となるべき材料における金属元素の濃度は、たとえば、誘導結合プラズマ発光分析装置(ICP-AES:Inductively coupled plasma-Atomic Emission Spectrometry)、誘導結合プラズマ質量分析装置(ICP-MS:ICP-Mass Spectrometry)などを用いて測定することができる。また、第1の保護膜10の表面における単位面積あたりの金属元素の密度は、たとえば、全反射蛍光X線分析装置(TXRF:Total reflection X-Ray Fluorescence spectrometer)を用いて測定することができる。
 また、閾値電圧の変動の要因となり得る金属元素としては、たとえば、ナトリウム(Na)、カリウム(K)、カルシウム(Ca)、鉄(Fe)、ニッケル(Ni)、銅(Cu)、亜鉛(Zn)などを例示することができる。これらのうち、とくにNaは、閾値電圧への影響が大きい。したがって、第1の保護膜10となるべき材料におけるNaの濃度は、5μg/kg以下であることが好ましい。これにより、さらに確実に閾値電圧の変動を抑制することができる。
 <工程S5>
 工程S3の後、第1の保護膜10が形成された状態でアニールが行なわれ、各ドーピング領域に含まれる不純物が活性化される。これにより、各ドーピング領域において、所望のキャリアが生成される。活性化アニールの温度は、好ましくは1500℃以上2000℃以下であり、たとえば1800℃程度である。活性化アニールの時間は、たとえば30分程度とすることができる。活性化アニールは、不活性ガス雰囲気下で行なわれることが好ましく、たとえばアルゴン(Ar)雰囲気下で行なうことができる。
 <工程S6>
 工程S5の後、第1の保護膜10は除去される。第1の保護膜10の除去は、特に制限されることなく、任意の方法で行なうことができる。第1の保護膜10がフォトレジストである場合には、たとえば、光励起アッシングや、プラズマアッシングにより除去することができる。また、所定の洗浄溶液を用いたウェット洗浄を併用することもできる。
 <工程S7>
 次に図10を参照して、ゲート絶縁膜91が形成される。ゲート絶縁膜91は、たとえば二酸化珪素膜であり、熱酸化により形成されることが好ましい。たとえば、酸素を含む雰囲気中において炭化珪素基板100を1300℃程度に加熱することにより、二酸化珪素膜であるゲート絶縁膜91を形成することができる。ゲート絶縁膜91を形成した後、雰囲気ガスとして一酸化窒素(NO)ガスを用いたNOアニールが行なわれてもよい。NOアニールは、たとえば、1100℃以上1300℃以下の温度で、1時間程度保持されることにより実行される。
 <工程S8>
 次に図11を参照して、ゲート電極92が形成される。ゲート電極92は、ゲート絶縁膜91上に形成される。ゲート電極92は、たとえばリンなどの不純物を含むポリシリコンからなり、低圧CVD法によって形成することができる。ゲート電極92は、ゲート絶縁膜91上において、pボディ層82およびn+層83に対向して形成される。次に、たとえばプラズマCVD法によって、層間絶縁膜93が、ゲート電極92を取り囲むように、ゲート電極92およびゲート絶縁膜91に接して形成される。層間絶縁膜93は、たとえば二酸化珪素からなる。
 次に、図12を参照して後工程を説明する。n+層83およびpコンタクト領域84に対向して形成されたゲート絶縁膜91および層間絶縁膜93が、たとえばドライエッチングによって除去される。さらに、スパッタリングにより、たとえばチタン(Ti)、アルミニウム(Al)および珪素(Si)を含む金属膜が、n+層83、pコンタクト領域84およびゲート絶縁膜91に接して形成される。続いて、当該金属膜が形成された炭化珪素基板100を、たとえば1000℃程度に加熱することにより、金属膜が合金化し、炭化珪素基板100とオーミック接合するソース電極94が形成される。さらに、ソース電極94と電気的に接続するように、ソース配線層95が形成される。ソース配線層95は、たとえばアルミニウムを含み、層間絶縁膜93を覆うように形成されてもよい。さらに、炭化珪素基板100の第2の主面P2と接するようにドレイン電極96が形成される。
 以上のようにして、閾値電圧が安定した炭化珪素半導体装置を製造することができる。
 なお、本実施の形態において、炭化珪素半導体装置としてプレーナ型のMOSFET(Metal Oxide Semiconductor Field Effect Transistor)を例示して説明したが、炭化珪素半導体装置はトレンチ型のMOSFETであってもよい。また、炭化珪素半導体装置は、たとえばIGBT(Insulated Gate Bipolar Transistor)やSBD(Schottky Barrier Diode)などであってもよい。
 <実施の形態2>
 次に実施の形態2に係る炭化珪素半導体装置の製造方法について説明する。図15に示すように、実施の形態2に係る炭化珪素半導体装置の製造方法は、第2の保護膜20を形成する工程S4を備える点で、実施の形態1に係る炭化珪素半導体装置の製造方法と異なる。その他の工程S1、S2、S3、S5、S6、S7およびS8については、実施の形態1において説明した内容と同じであるので、同じ説明は繰り返さない。実施の形態2では、第1の保護膜10とともに第2の保護膜20を形成することにより、炭化珪素半導体装置における閾値電圧を安定化させるとともに、基板の反りなどの不具合を抑制することができる。以下、工程S4について説明する。
 <工程S4>
 図9は、工程S4を図解する模式的な断面図である。実施の形態2は、活性化する工程S5の前に、第2の主面P2上に第2の保護膜20を形成する工程S4をさらに備え、図9に示すように、活性化する工程S5では、第1の保護膜10が形成されるとともに、第2の保護膜20が形成された状態で、活性化アニールが行なわれる。なお、図15では、工程S4が工程S3の後に実行されるフローチャートを例示しているが、工程S4は工程S5の前であればよく、工程S5の前であれば、いずれのタイミングで実行されてもよい。
 炭化珪素基板100の直径が100mm以上(たとえば4inch以上)である場合、および炭化珪素基板100の厚さが600μm以下である場合の少なくともいずれかの場合は、第2の保護膜20を形成することが特に好ましい。本発明者は、閾値電圧の変動に影響する要因を調査する過程で、従来、専ら第1の主面P1側で起こると考えられていた基板からの昇華が、第2の主面P2(すなわち裏面)側でも起こっていることを知見した。この傾向は、大口径基板で顕著であり、さらに基板の厚さが薄くなると、昇華による表面荒れに起因して、基板が反るなどの不具合が生じることが明らかとなった。本実施の形態では、第2の保護膜20を形成することにより、これらの不具合を解消することができる。これにより、大口径基板の実現が可能となる。なお、炭化珪素基板100の直径は、より好ましくは125mm以上(たとえば5inch以上)、特に好ましくは150mm以上(たとえば6inch以上)である。また、炭化珪素基板100の厚さは、より好ましくは400μm以下であり、特に好ましくは300μm以下である。これにより、炭化珪素半導体装置のさらなる低コスト化が可能である。
 第2の保護膜20の厚さは、第2の主面P2の表面荒れを防止するとの観点から、0.5μm以上であることが好ましく、たとえば、第1の保護膜10と同程度とすることができる。
 第2の保護膜20は、有機膜であることが好ましい。有機膜は、活性化アニールの昇温過程で炭化してカーボン膜となり、活性化アニールに耐え得る耐熱性を有することができるからである。特に、第1の保護膜10と同じ有機膜を用いることが好ましい。これにより、部品点数を増やすことなく、第2の保護膜20を形成することができるため、製造コストの観点から好適である。
 また、第2の保護膜20は、DLC膜であってもよい。DLC膜は、たとえばECRスパッタリングによって形成することができる。また、第2の保護膜20は、炭化珪素基板100から珪素を部分的に除去することにより形成されたカーボン層であってもよい。たとえば、第2の主面P2に対して、塩素(Cl2)を含む反応ガス雰囲気下、700℃以上1000℃以下の温度で熱エッチングを行なうことにより、第2の主面P2から珪素を部分的(選択的)に除去して、カーボン層を形成することができる。このように、第2の保護膜20が、DLC膜およびカーボン層であっても、第2の主面P2の表面荒れを抑制し、基板が反るなどの不具合を防止することができる。
 なお、第2の保護膜20は、活性化アニール(工程S5)の後、アッシング、エッチング、ウェット洗浄などの従来公知の方法によって除去することができる。
 また、活性化アニール(工程S5)は、第2の主面P2の表面荒れを防ぐため、第2の主面P2をサセプタなどに密着させて行われるのが通常であるが、第2の保護膜20を形成することにより、第2の主面P2が開放された状態でのアニールが可能となる。たとえば、図13に示すように、複数の炭化珪素基板100を、所定の治具70などに積層して保持させて、アニールを行なうことができる。すなわち、準備する工程S1では複数の炭化珪素基板100が準備され、活性化する工程S5において、複数の炭化珪素基板100は、第1の主面P1と交差する方向に沿って1枚ずつ間隔を開けて保持された状態でアニールされ得る。これにより、活性化アニールの処理効率が大幅に向上し、炭化珪素半導体装置の製造コストを低減することができる。
 以上のように本実施の形態について説明を行なったが、上述の各実施の形態の構成を組み合わせることも当初から予定している。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 10 第1の保護膜、20 第2の保護膜、41 第1のマスク層、42 第2のマスク層、43 第3のマスク層、51 第1の開口部、52 第2の開口部、53 第3の開口部、70 治具、80 炭化珪素単結晶基板、81 炭化珪素エピタキシャル層、82 pボディ層、83 n+層、84 pコンタクト領域、91 ゲート絶縁膜、92 ゲート電極、93 層間絶縁膜、94 ソース電極、95 ソース配線層、96 ドレイン電極、100 炭化珪素基板、P1 第1の主面、P2 第2の主面。

Claims (5)

  1.  第1の主面と前記第1の主面の反対側に位置する第2の主面とを有する炭化珪素基板を準備する工程と、
     前記第1の主面へ不純物をドーピングすることにより、前記炭化珪素基板内にドーピング領域を形成する工程と、
     前記第1の主面における前記ドーピング領域上に第1の保護膜を形成する工程と、
     前記第1の保護膜が形成された状態でアニールを行なうことにより、前記ドーピング領域に含まれる前記不純物を活性化する工程と、を備え、
     前記第1の保護膜を形成する工程は、金属元素の濃度が5μg/kg以下である前記第1の保護膜となるべき材料を前記第1の主面上に配置する工程を含む、炭化珪素半導体装置の製造方法。
  2.  前記第1の保護膜の表面における単位面積あたりの前記金属元素の密度が、1E10atoms/cm2以下である、請求項1に記載の炭化珪素半導体装置の製造方法。
  3.  前記第1の保護膜は、有機膜である、請求項1または請求項2に記載の炭化珪素半導体装置の製造方法。
  4.  前記金属元素は、ナトリウムである、請求項1~請求項3のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  5.  前記活性化する工程の前に、前記第2の主面上に第2の保護膜を形成する工程をさらに備え、
     前記活性化する工程では、前記第1の保護膜が形成されるとともに、前記第2の保護膜が形成された状態で、アニールが行なわれる、請求項1~請求項4のいずれか1項に記載の炭化珪素半導体装置の製造方法。
PCT/JP2014/070559 2013-09-25 2014-08-05 炭化珪素半導体装置の製造方法 Ceased WO2015045628A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US15/024,260 US9653297B2 (en) 2013-09-25 2014-08-05 Method of manufacturing silicon carbide semiconductor device by forming metal-free protection film
CN201480053019.0A CN105580112A (zh) 2013-09-25 2014-08-05 制造碳化硅半导体器件的方法
DE112014004395.8T DE112014004395T5 (de) 2013-09-25 2014-08-05 Verfahren zur Herstellung einer Siliziumkarbid-Halbleitervorrichtung

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-198555 2013-09-25
JP2013198555A JP2015065316A (ja) 2013-09-25 2013-09-25 炭化珪素半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2015045628A1 true WO2015045628A1 (ja) 2015-04-02

Family

ID=52742784

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/070559 Ceased WO2015045628A1 (ja) 2013-09-25 2014-08-05 炭化珪素半導体装置の製造方法

Country Status (5)

Country Link
US (1) US9653297B2 (ja)
JP (1) JP2015065316A (ja)
CN (1) CN105580112A (ja)
DE (1) DE112014004395T5 (ja)
WO (1) WO2015045628A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106537568B (zh) * 2014-07-30 2019-07-12 三菱电机株式会社 半导体装置的制造方法及半导体装置
JP2016213419A (ja) * 2015-05-13 2016-12-15 住友電気工業株式会社 炭化珪素半導体装置
JP2017220653A (ja) * 2016-06-10 2017-12-14 昭和電工株式会社 炭化珪素半導体装置の製造方法
DE102016125316B4 (de) * 2016-12-22 2021-07-22 Infineon Technologies Austria Ag Herstellen von rekombinationszentren in einem halbleiterbauelement
US11222782B2 (en) * 2020-01-17 2022-01-11 Microchip Technology Inc. Self-aligned implants for silicon carbide (SiC) technologies and fabrication method
JP2023179038A (ja) * 2022-06-07 2023-12-19 Jsr株式会社 膜形成用組成物及び半導体基板の製造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0632814A (ja) * 1992-07-21 1994-02-08 Toshiba Corp 電子部品用樹脂中の不純物除去方法
WO2005076327A1 (ja) * 2004-02-06 2005-08-18 Matsushita Electric Industrial Co., Ltd. 炭化珪素半導体素子及びその製造方法
JP2005303010A (ja) * 2004-04-12 2005-10-27 Matsushita Electric Ind Co Ltd 炭化珪素素子及びその製造方法
JP2007115875A (ja) * 2005-10-20 2007-05-10 Sumitomo Electric Ind Ltd 炭化珪素半導体装置およびその製造方法
JP2009065112A (ja) * 2007-08-10 2009-03-26 Mitsubishi Electric Corp 炭化珪素半導体装置の製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3760688B2 (ja) * 1999-08-26 2006-03-29 富士電機ホールディングス株式会社 炭化けい素半導体素子の製造方法
US7820534B2 (en) 2007-08-10 2010-10-26 Mitsubishi Electric Corporation Method of manufacturing silicon carbide semiconductor device
JP5354009B2 (ja) * 2009-04-16 2013-11-27 三菱電機株式会社 炭化珪素ショットキダイオードの製造方法
JP5220049B2 (ja) * 2010-03-09 2013-06-26 三菱電機株式会社 炭化珪素半導体装置の製造方法
JP5626037B2 (ja) * 2011-03-09 2014-11-19 住友電気工業株式会社 半導体装置の製造方法
CN103608498B (zh) * 2011-07-20 2018-04-10 住友电气工业株式会社 碳化硅衬底、半导体装置及它们的制造方法
JP2013069964A (ja) * 2011-09-26 2013-04-18 Sumitomo Electric Ind Ltd 炭化珪素半導体装置
US9240476B2 (en) * 2013-03-13 2016-01-19 Cree, Inc. Field effect transistor devices with buried well regions and epitaxial layers
WO2014155651A1 (ja) * 2013-03-29 2014-10-02 株式会社日立製作所 炭化珪素半導体装置及びその製造方法
JP6053645B2 (ja) * 2013-09-10 2016-12-27 三菱電機株式会社 SiC半導体装置の製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0632814A (ja) * 1992-07-21 1994-02-08 Toshiba Corp 電子部品用樹脂中の不純物除去方法
WO2005076327A1 (ja) * 2004-02-06 2005-08-18 Matsushita Electric Industrial Co., Ltd. 炭化珪素半導体素子及びその製造方法
JP2005303010A (ja) * 2004-04-12 2005-10-27 Matsushita Electric Ind Co Ltd 炭化珪素素子及びその製造方法
JP2007115875A (ja) * 2005-10-20 2007-05-10 Sumitomo Electric Ind Ltd 炭化珪素半導体装置およびその製造方法
JP2009065112A (ja) * 2007-08-10 2009-03-26 Mitsubishi Electric Corp 炭化珪素半導体装置の製造方法

Also Published As

Publication number Publication date
US9653297B2 (en) 2017-05-16
US20160225624A1 (en) 2016-08-04
CN105580112A (zh) 2016-05-11
DE112014004395T5 (de) 2016-06-09
JP2015065316A (ja) 2015-04-09

Similar Documents

Publication Publication Date Title
JP5452062B2 (ja) 炭化珪素半導体装置の製造方法
JP4858325B2 (ja) SiCエピタキシャル成膜装置およびこのエピタキシャル成膜装置を用いるSiC半導体装置の製造方法
JP7103444B2 (ja) 炭化珪素半導体素子
US20140252376A1 (en) Silicon carbide substrate, method for manufacturing same and method for manufacturing silicon carbide semiconductor device
JP5750948B2 (ja) 炭化珪素半導体装置およびその製造方法
US9269781B2 (en) Semiconductor device and method for manufacturing the same
US9653297B2 (en) Method of manufacturing silicon carbide semiconductor device by forming metal-free protection film
JP2012160485A (ja) 半導体装置とその製造方法
US8524585B2 (en) Method of manufacturing semiconductor device
US20200027716A1 (en) Method of Manufacturing an Insulation Layer on Silicon Carbide and Semiconductor Device
US20150279940A1 (en) Silicon carbide semiconductor device and method for manufacturing same
JP2011060901A (ja) 半導体装置および半導体装置の製造方法
JP2010034481A (ja) 半導体装置の製造方法および半導体装置
US9691616B2 (en) Method of manufacturing silicon carbide semiconductor device by using protective films to activate dopants in the silicon carbide semiconductor device
US8765617B2 (en) Method of manufacturing semiconductor device
JP2015046628A (ja) 炭化珪素半導体装置
US20120199848A1 (en) Silicon carbide semiconductor device and method for manufacturing same
JP5526493B2 (ja) トレンチゲート型半導体装置およびその製造方法
JP5090968B2 (ja) 炭化珪素半導体装置の製造方法
JP2017168671A (ja) 半導体装置および半導体装置の製造方法
JP7760850B2 (ja) 炭化珪素半導体装置の製造方法および炭化珪素半導体装置
JP2008004726A (ja) 半導体素子およびその製造方法
JP5436046B2 (ja) 炭化珪素半導体装置の製造方法
JP6853621B2 (ja) 炭化珪素半導体装置の製造方法
JP5997746B2 (ja) 半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201480053019.0

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14846787

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15024260

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112014004395

Country of ref document: DE

Ref document number: 1120140043958

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14846787

Country of ref document: EP

Kind code of ref document: A1