WO2010041589A1 - 複合モジュール - Google Patents
複合モジュール Download PDFInfo
- Publication number
- WO2010041589A1 WO2010041589A1 PCT/JP2009/067161 JP2009067161W WO2010041589A1 WO 2010041589 A1 WO2010041589 A1 WO 2010041589A1 JP 2009067161 W JP2009067161 W JP 2009067161W WO 2010041589 A1 WO2010041589 A1 WO 2010041589A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- sub
- substrate
- board
- electrode
- main
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
- H05K1/185—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
- H05K1/186—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
-
- H10W44/501—
-
- H10W70/685—
-
- H10W90/00—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/141—One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/165—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/09481—Via in pad; Pad over filled via
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10045—Mounted network component having plural terminals
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/13—Moulding and encapsulation; Deposition techniques; Protective layers
- H05K2203/1305—Moulding and encapsulation
- H05K2203/1316—Moulded encapsulation of mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
- H05K3/284—Applying non-metallic protective coatings for encapsulating mounted components
-
- H10W72/00—
-
- H10W90/724—
Definitions
- the present invention relates to a composite module, and more particularly to a composite module such as a DC-DC converter in which a multilayer circuit board is a main board and functional elements such as semiconductor elements and capacitors are mounted on the main surface thereof.
- Patent Document 1 describes a composite module in which a functional element such as a semiconductor element or a capacitor is mounted on one principal surface of a multilayer circuit board and covered with a resin material. A hole formed in a resin material by laser or the like is filled with an electrode paste to form a via-hole conductor, and one end of the via-hole conductor is connected to an input / output terminal formed on the surface of the resin material. Thus, a small composite module having functional elements mounted on both main surfaces of the multilayer circuit board can be obtained.
- a functional element such as a semiconductor element or a capacitor
- a plurality of functional elements can be mounted on both main surfaces of the multilayer circuit board.
- the number of surface mount components such as capacitors and inductors mounted on the multilayer circuit board increases, the required number of via-hole conductors cannot be formed in the resin material unless the area of the multilayer circuit board is increased.
- the module itself becomes large. In order to avoid an increase in size, the number of via-hole conductors is reduced, but this cannot secure the number of components that can be mounted on the multilayer circuit board. In other words, high-density mounting and downsizing of mounted components cannot be achieved at the same time, and one of them must be sacrificed.
- an object of the present invention is to provide a composite module capable of high-density mounting of parts without increasing the size.
- a composite module includes: A main board, A sub-board mounted on one main surface of the main board; A sealing layer provided on one main surface of the main substrate so as to cover at least a part of the sub-substrate, and constituting a mounting surface to the mounting substrate; A terminal electrode provided on the mounting surface for connection to the mounting substrate; With The terminal electrode comprises a first terminal electrode drawn directly from the main substrate and a second terminal electrode drawn directly from the sub-board; It is characterized by.
- the second terminal electrode drawn directly from the sub-board mounted on one main surface of the main board is also provided. Even if the number of components to be mounted on the main board increases, the necessary terminal electrodes can be increased without increasing the size of the main board.
- the sub board is not a general-purpose product but a dedicated product, and the second terminal electrode for mounting is provided through the electrode provided on the sub board, or the electrode provided on the sub board is provided. It is used as a second terminal electrode for mounting.
- the composite module according to the present invention enables high-density mounting on the main board without increasing the size of the main board.
- FIG. 1 shows a composite module 1A according to the first embodiment.
- the composite module 1A is mounted on a mounting substrate 100 incorporated in, for example, a mobile phone.
- the composite module 1A mainly includes a main substrate 10 and a sub substrate 20 mounted on a lower surface 10a that is one main surface of the main substrate 10.
- the sealing layer 30 provided on the lower surface 10a of the main substrate 10 so as to cover the sub-substrate 20 and the first terminal provided on the lower surface of the sealing layer 30 (hereinafter referred to as a mounting surface 30a)
- An electrode 41a and a second terminal electrode 41b are provided.
- an IC chip 50 and a chip component 52 such as an inductor or a capacitor are mounted on the upper surface 10 b which is the other main surface of the main substrate 10 and covered with a sealing layer 55.
- the main board 10 is a multilayer circuit board made of a low-temperature fired ceramic. Electrodes (not shown) are provided inside, and an electrode 11, a first connection electrode 12a, and a second connection electrode 12b connected to these internal electrodes are provided. It is formed on the upper and lower surfaces. The electrode 11 is connected to the electrode 50a of the IC chip 50 mounted on the upper surface and the electrode 52a of the chip component 52 via solder or the like.
- the sub-board 20 is a multi-layered magnetic substrate or a multi-layered dielectric substrate having a dielectric constant higher than that of the main substrate 10, and a coil-shaped inductor 21 is formed therein.
- An electrode 25 is formed on the upper surface of the sub-substrate 20, and an electrode 26 is formed on the lower surface.
- the electrodes 25 and 26 are connected to each other via an interlayer connection electrode (via hole conductor) 27 provided on the sub-substrate 20.
- both ends of the inductor 21 are functional elements such as a capacitor (not shown) built in the main board 10 via electrodes (not shown) provided on the upper surface of the sub-board 20 or internal electrodes and electrodes 11 (not shown) of the main board 10.
- a capacitor not shown
- the electrode 25 is connected to the second connection electrode 12b provided on the lower surface 10a of the main substrate 10 via solder or the like.
- the connection electrode 12 b is connected to the IC chip 50 or the chip component 52 via a functional element such as a capacitor (not shown) built in the main substrate 10 or an internal electrode and electrode 11 (not shown) of the main substrate 10.
- the connection electrode 12b may be connected to a ground electrode (not shown) built in the main substrate 10.
- the sealing layers 30 and 55 are made of an epoxy-based resin material.
- the lower surface of the sealing layer 30 is a mounting surface 30a to the mounting substrate 100, and the first terminal electrode 41a and the second terminal electrode 41b are formed on the mounting surface 30a.
- the terminal electrode 41a is connected to the first connection electrode 12a via an interlayer connection electrode 35a formed on the sealing layer 30.
- the connection electrode 12 a is connected to a ground electrode (not shown) built in the main substrate 10.
- the terminal electrode 41 b formed on the mounting surface 30 a is connected to the electrode 26 provided on the lower surface of the sub-substrate 20 through the interlayer connection electrode 35 b formed on the sealing layer 30.
- the interlayer connection electrodes 35a and 35b of the sealing layer 30 are formed as via hole conductors.
- the composite module 1A having the above configuration is connected to a land 101 formed on the surface of the mounting substrate 100 via solder or the like.
- various terminal electrodes are provided on the mounting surface 30 a, and various lands other than the lands 101 are provided on the surface of the mounting substrate 100. Yes.
- the mounting surface 30a is mounted on one main surface (lower surface 10a) of the main substrate 10 in addition to the first terminal electrode 41a directly drawn from the main substrate 10 (connection electrode 12a). Since the second terminal electrode 41b directly drawn from the sub-substrate 20 (electrode 26) is provided, the number of components mounted on the main substrate 10 increases and the terminal electrode to be formed on the mounting surface 30a Even if the number of the main board 10 is increased, the main board 10 may be connected to the land 101 of the mounting board 100 using the terminal electrodes 41b located immediately below the electrodes 25 and 26 provided on the sub board 20. The number of terminal electrodes necessary for connection to the mounting substrate 100 can be increased without increasing the size.
- connection electrode 12a, the terminal electrode 41a, and the interlayer connection electrode 35a are used as a ground line, and this ground line is disposed so as to minimize the distance to the mounting substrate 100. Are not arranged, unnecessary capacitance components and inductance components can be suppressed.
- the inductor 21 provided on the sub-board 20 mounted on one main surface of the main board 10 is not a chip component but a built-in coil shape, so that the area through which the magnetic flux can be transmitted can be increased. It can be an inductance value. Moreover, the inductor 21 can have a larger inductance value when the sub-board 20 has a higher magnetic permeability than the main board 10.
- FIG. 2 shows a composite module 1B according to the second embodiment.
- the composite module 1B covers the lower surface 10a of the main substrate 10 so that the sealing layer 30 is flush with the one main surface (lower surface 20a) of the sub-substrate 20, and the mounting surface 30a is the sealing layer 30.
- the lower surface 20 a of the sub-board 20 Therefore, the electrode 26 provided on the lower surface 20 a of the sub substrate 20 functions as a terminal electrode for connection to the land 101 of the mounting substrate 100.
- FIG. 3 shows a first modification of the sub-board.
- the sub-board 20A includes an electrode 22a connected to one end of the built-in inductor 21 and an electrode 22b connected to the other end of the sub-board 20A.
- the electrodes 28 are provided on the upper and lower surfaces, and the electrodes 28 are provided from the upper surface of the sub-substrate 20A to one end surface and further to the lower surface.
- the electrode 22a of the inductor 21 is connected to an electrode provided on the lower surface of the main substrate 10 via solder or the like, and the electrode 22b is connected to a terminal electrode provided on the mounting surface 30a via a via-hole conductor provided in the sealing layer 30. Is done.
- the electrode 28 provided on the surface of the sub-substrate 20A is used as a ground line instead of the interlayer connection electrode 35a (see FIGS. 1 and 2) provided in the sealing layer 30, for example.
- input / output electrodes 22a and 22b of the inductor 21, electrodes 25 and 26 connected to the via-hole conductor 27, and electrodes provided on the surface of the sub-board 20A are provided on the upper and lower surfaces of the sub-board 20A. 28 is provided, and these electrodes 22a, 22b, 25, 26, and 28 are formed on the sub-substrate 20A, so that no positional deviation occurs and mounting accuracy with the terminal electrode can be ensured. .
- the input / output electrodes 22a, 22b and the other electrodes 25, 26, 28 of the inductor 21 are provided on the sub-board 20A, so that the input / output electrodes 22a, 22b and the other electrodes 25, 26 are provided. , 28 is not displaced.
- the main board 10 can be reduced in size by connecting the electrodes 26 and 28 provided on the sub-board 20A to the second terminal electrode 41b and causing the via-hole conductor 27 and the electrode 28 themselves to function as interlayer connection electrodes. it can.
- the electrodes 22b and 28 may be directly connected to lands of the mounting board 100 via solder or the like.
- FIG. 4 shows a second modification of the sub-board.
- the sub-board 20B has a built-in capacitor, and electrodes 23a and 23b are formed at both ends, and electrodes 24a and 24b are formed at the center.
- the electrodes 23a and 23b function as input / output terminals of the capacitor, and are connected to electrodes provided on the lower surface 10a of the main substrate 10 via solder or the like, for example.
- the electrodes 24a and 24b are used as ground lines instead of the interlayer connection electrodes 35a (see FIGS. 1 and 2) provided on the sealing layer 30, for example.
- the electrodes 23a, 23b, 24a, 24b are directly connected to lands of the mounting board 100 via solder or the like.
- the third embodiment is configured as a step-down DC-DC converter mounted on a mobile phone mounting board.
- the DC-DC converter 1C will be described with reference to an equivalent circuit shown in FIG. 5.
- the DC-DC converter 1C is configured around an IC chip 50 including a switching element made of a field effect transistor, and includes an input terminal electrode Vin and an output terminal electrode Vout.
- the capacitor Cin inserted on the side is connected to the ground terminal electrode GND1, and the inductor Lout inserted on the output side is connected to the ground terminal electrode GND3 via the capacitor Cout.
- the IC chip 50 includes terminal electrodes Vdd, Vcon, Ven for power supply and the like, and a ground terminal electrode GND2.
- the configuration of the DC-DC converter 1C is basically the same as that of the composite module 1A shown as the first embodiment.
- FIG. 6 reference numerals of the elements and electrodes shown in FIG. Is attached.
- the input terminal electrode Vin is connected to the capacitor Cin and the IC chip 50 through an interlayer connection electrode (not shown) provided on the sealing layer 30 and an internal electrode (not shown) of the main substrate 10.
- the ground terminal electrode GND1 is connected to the capacitor Cin via the interlayer connection electrode 35a and an internal electrode (not shown) of the main substrate 10.
- the terminal electrode Vdd is connected to the IC chip 50 through interlayer connection electrodes 35b and 27 and an internal electrode (not shown) of the main substrate 10.
- the terminal electrodes Vcon and Ven are connected to the IC chip 50 via interlayer connection electrodes (not shown) provided on the sealing layer 30 and internal electrodes (not shown) of the main substrate 10.
- the ground terminal electrode GND2 is connected to the IC chip 50 through interlayer connection electrodes 35b and 27 and an internal electrode (not shown) of the main substrate 10.
- the output terminal electrode Vout is connected to one end of the inductor Lout via an interlayer connection electrode (not shown) provided on the sealing layer 30, and the other end of the inductor Lout is connected via an external electrode (not shown) and an internal electrode (not shown) of the main substrate 10. It is connected to the IC chip 50.
- the ground terminal electrode GND3 is connected to the capacitor Cout via the interlayer connection electrode 35a and an internal electrode (not shown) of the main substrate 10.
- the capacitor Cout is connected to the IC chip 50 via an internal electrode (not shown) of the main substrate 10.
- the DC-DC converter 1C basically has the same configuration as that of the first embodiment, and the operational effects thereof are the same as those of the first embodiment.
- the composite module according to the present invention is not limited to the above-described embodiment, and various modifications can be made within the scope of the gist thereof.
- various types of components such as passive surface mount components such as capacitors, inductors, and resistors, and active surface mount components such as IC chips can be mounted on the main board, which constitutes a composite module other than each embodiment. can do.
- the present invention is useful for composite modules such as a DC-DC converter, and is particularly excellent in that high-density mounting of parts can be performed without increasing the size.
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
大型化することなく部品の高密度実装が可能な複合モジュールを得る。 多層回路基板からなるメイン基板(10)と、該メイン基板(10)の下面(10a)に搭載されたサブ基板(20)と、該サブ基板(20)を被覆するようにメイン基板(10)の下面(10a)に設けられ、実装基板(100)への実装面(30a)を構成する封止層(30)と、実装基板(100)への接続のために実装面(30a)に設けられた端子電極(41a),(41b)と、を備えた複合モジュール。端子電極は、メイン基板(10)から直接的に引き出された第1の端子電極(41a)と、サブ基板(20)から直接的に引き出された第2の端子電極(41b)とからなる。
Description
本発明は、複合モジュール、特に、多層回路基板をメイン基板としてその主面に半導体素子やコンデンサなどの機能素子を搭載したDC-DCコンバータなどの複合モジュールに関する。
特許文献1には、多層回路基板をベースにして、該基板の一方主面に半導体素子やコンデンサなどの機能素子を搭載して樹脂材で被覆した複合モジュールが記載されている。樹脂材にレーザなどで多層回路基板にまで達するまで形成した孔に電極ペーストを充填してビアホール導体とし、該ビアホール導体の一端を樹脂材の表面に形成した入出力端子に接続している。これにて、多層回路基板の両主面に機能素子を搭載した小型の複合モジュールを得ることができる。
この複合モジュールでは多層回路基板の両主面に複数の機能素子を搭載することが可能となる。しかしながら、多層回路基板に対してコンデンサやインダクタなどの表面実装部品の搭載数が多くなると、多層回路基板の面積を大きくしないと必要な数のビアホール導体を樹脂材に形成することができず、複合モジュール自体が大型化してしまう。大型化を避けるには、ビアホール導体の数を減らすことになるが、これでは多層回路基板に搭載できる部品数を確保できない。即ち、搭載部品の高密度実装と小型化は両立できず、いずれかを犠牲にしなければならないのが現状であった。
そこで、本発明の目的は、大型化することなく部品の高密度実装が可能な複合モジュールを提供することにある。
前記目的を達成するため、本発明の一形態である複合モジュールは、
メイン基板と、
前記メイン基板の一方主面に搭載されたサブ基板と、
前記サブ基板の少なくとも一部分を被覆するように前記メイン基板の一方主面に設けられ、実装基板への実装面を構成する封止層と、
前記実装基板への接続のために前記実装面に設けられた端子電極と、
を備え、
前記端子電極は、前記メイン基板から直接的に引き出された第1の端子電極と、前記サブ基板から直接的に引き出された第2の端子電極とからなること、
を特徴とする。
メイン基板と、
前記メイン基板の一方主面に搭載されたサブ基板と、
前記サブ基板の少なくとも一部分を被覆するように前記メイン基板の一方主面に設けられ、実装基板への実装面を構成する封止層と、
前記実装基板への接続のために前記実装面に設けられた端子電極と、
を備え、
前記端子電極は、前記メイン基板から直接的に引き出された第1の端子電極と、前記サブ基板から直接的に引き出された第2の端子電極とからなること、
を特徴とする。
前記複合モジュールにおいては、メイン基板から直接的に引き出された第1の端子電極に加えて、メイン基板の一方主面に搭載されたサブ基板からも直接的に引き出された第2の端子電極を設けるようにしたため、メイン基板に搭載する部品が増加したとしても、メイン基板を大型化することなく必要な端子電極を増やすことができる。
即ち、本複合モジュールにおいて、サブ基板は汎用品ではなく専用品であり、サブ基板に設けた電極を介して実装用の第2の端子電極を設けており、あるいは、サブ基板に設けた電極を実装用の第2の端子電極として利用している。
従って、本発明に係る複合モジュールによれば、メイン基板を大型化することなく、メイン基板への高密度実装が可能になる。
以下、本発明に係る複合モジュールの実施例を添付図面を参照して説明する。なお、各図において、共通する部品、部分には同じ符号を付し、重複する説明は省略する。
(第1実施例、図1参照)
図1に、第1実施例である複合モジュール1Aを示す。この複合モジュール1Aは、例えば携帯電話に組み込まれる実装基板100上に搭載されるもので、主として、メイン基板10と、該メイン基板10の一方主面である下面10aに搭載されたサブ基板20と、サブ基板20をも含んで被覆するようにメイン基板10の下面10aに設けた封止層30と、該封止層30の下面(以下、実装面30aと記す)に設けた第1の端子電極41a及び第2の端子電極41bとを備えている。さらに、メイン基板10の他方主面である上面10bには、ICチップ50、インダクタやキャパシタなどのチップ部品52が搭載され、封止層55にて被覆されている。
図1に、第1実施例である複合モジュール1Aを示す。この複合モジュール1Aは、例えば携帯電話に組み込まれる実装基板100上に搭載されるもので、主として、メイン基板10と、該メイン基板10の一方主面である下面10aに搭載されたサブ基板20と、サブ基板20をも含んで被覆するようにメイン基板10の下面10aに設けた封止層30と、該封止層30の下面(以下、実装面30aと記す)に設けた第1の端子電極41a及び第2の端子電極41bとを備えている。さらに、メイン基板10の他方主面である上面10bには、ICチップ50、インダクタやキャパシタなどのチップ部品52が搭載され、封止層55にて被覆されている。
メイン基板10は、低温焼成セラミックからなる多層回路基板であり、内部に図示しない電極が設けられ、これらの内部電極と接続された電極11、第1の接続電極12a及び第2の接続電極12bがその上下面に形成されている。電極11は上面に搭載されたICチップ50の電極50aやチップ部品52の電極52aとはんだなどを介して接続されている。
サブ基板20は、多層の磁性体基板又はメイン基板10よりも高い誘電率を有する多層の誘電体基板であり、内部には例えばコイル状のインダクタ21が形成されている。このサブ基板20の上面には電極25が形成され、下面には電極26が形成されている。電極25,26はそれぞれサブ基板20に設けた層間接続電極(ビアホール導体)27を介して接続されている。また、インダクタ21の両端部はサブ基板20の上面に設けた図示しない電極を介してメイン基板10に内蔵された図示しないコンデンサなどの機能素子、あるいは、メイン基板10の図示しない内部電極及び電極11を介してICチップ50又はチップ部品52に接続されている。
電極25はメイン基板10の下面10aに設けた第2の接続電極12bとはんだなどを介して接続されている。接続電極12bはメイン基板10に内蔵された図示しないコンデンサなどの機能素子、あるいは、メイン基板10の図示しない内部電極及び電極11を介してICチップ50又はチップ部品52に接続されている。なお、接続電極12bはメイン基板10に内蔵された図示しないグランド電極に接続されていてもよい。
封止層30,55はエポキシ系などの樹脂材からなる。封止層30の下面は実装基板100への実装面30aとされ、実装面30aには第1の端子電極41a及び第2の端子電極41bが形成されている。端子電極41aは封止層30に形成した層間接続電極35aを介して第1の接続電極12aに接続されている。接続電極12aはメイン基板10に内蔵された図示しないグランド電極に接続されている。また、実装面30aに形成した端子電極41bは封止層30に形成した層間接続電極35bを介してサブ基板20の下面に設けた電極26に接続されている。封止層30の層間接続電極35a,35bはビアホール導体として形成されている。
以上の構成からなる複合モジュール1Aは、実装基板100の表面に形成したランド101にはんだなどを介して接続される。なお、実装面30aには図1に示した端子電極41a,41b以外にも種々の端子電極が設けられており、また、実装基板100の表面にもランド101以外の種々のランドが設けられている。
前記複合モジュール1Aにおいて、実装面30aには、メイン基板10(接続電極12a)から直接的に引き出された第1の端子電極41aに加えて、メイン基板10の一方主面(下面10a)に搭載されたサブ基板20(電極26)から直接的に引き出された第2の端子電極41bを設けるようにしたため、メイン基板10に搭載した部品の数が増加して実装面30aに形成すべき端子電極の数が増加した場合であっても、サブ基板20に設けた電極25,26を介してその直下に位置する端子電極41bを用いて実装基板100のランド101と接続すればよく、メイン基板10を大型化することなく実装基板100と接続するための必要な端子電極を増やすことができる。
ところで、サブ基板20として磁性体基板や誘電体基板を用いた場合、サブ基板20内にグランド線路を形成するとノイズがグランド線路に乗りやすくなり、浮遊容量や浮遊インダクタンスの影響により理想的なグランド線路が形成できない。本第1実施例では、接続電極12a、端子電極41a及び層間接続電極35aをグランド線路として用いており、このグランド線路は実装基板100までの距離を最短にするように配置され、サブ基板20内には配置されていないため、不要なキャパシタンス成分やインダクタンス成分を抑制することができる。
また、メイン基板10の一方主面に搭載されたサブ基板20に設けたインダクタ21は、チップ部品ではなく、内蔵されたコイル状であるため、磁束が透過する面積を大きくすることができ、大きなインダクタンス値とすることができる。しかも、このインダクタ21はサブ基板20がメイン基板10よりも高い透磁率を有する場合は、より大きなインダクタンス値とすることができる。
(第2実施例、図2参照)
図2に、第2実施例である複合モジュール1Bを示す。この複合モジュール1Bは、封止層30をサブ基板20の一方主面(下面20a)と同一平面を構成するようにメイン基板10の下面10aを被覆しており、実装面30aは封止層30の下面とサブ基板20の下面20aとで構成されている。それゆえ、サブ基板20の下面20aに設けた電極26が実装基板100のランド101への接続用端子電極として機能している。
図2に、第2実施例である複合モジュール1Bを示す。この複合モジュール1Bは、封止層30をサブ基板20の一方主面(下面20a)と同一平面を構成するようにメイン基板10の下面10aを被覆しており、実装面30aは封止層30の下面とサブ基板20の下面20aとで構成されている。それゆえ、サブ基板20の下面20aに設けた電極26が実装基板100のランド101への接続用端子電極として機能している。
本第2実施例の他の構成は前記第1実施例と同様であり、その作用効果も第1実施例と同様である。
(サブ基板の第1変形例、図3参照)
図3に、サブ基板の第1変形例を示す。このサブ基板20Aは、前記第1実施例で示したビアホール導体27、電極25,26に加えて、内蔵したインダクタ21の一端に接続した電極22a及び他端に接続した電極22bをサブ基板20Aの上面及び下面に設け、サブ基板20Aの上面から一端面さらに下面にわたって電極28を設けたものである。
図3に、サブ基板の第1変形例を示す。このサブ基板20Aは、前記第1実施例で示したビアホール導体27、電極25,26に加えて、内蔵したインダクタ21の一端に接続した電極22a及び他端に接続した電極22bをサブ基板20Aの上面及び下面に設け、サブ基板20Aの上面から一端面さらに下面にわたって電極28を設けたものである。
インダクタ21の電極22aは前記メイン基板10の下面に設けた電極にはんだなどを介して接続され、電極22bは封止層30に設けたビアホール導体を介して実装面30aに設けた端子電極に接続される。また、サブ基板20Aの表面に設けた電極28は、例えば、封止層30に設けた層間接続電極35a(図1及び図2参照)に代えてグランド線路として用いられる。
第1変形例においては、サブ基板20Aの上下面に、インダクタ21の入出力用の電極22a,22b、ビアホール導体27に接続された電極25,26、及び、サブ基板20Aの表面に設けた電極28が設けられており、これらの電極22a,22b,25,26,28はサブ基板20Aに形成されているので、位置ずれを生じることがなく、端子電極との実装精度を確保することができる。特に、サブ基板20Aに、インダクタ21の入出力用の電極22a,22bと他の電極25,26,28とを設けていることで、入出力用の電極22a,22bと他の電極25,26,28との位置ずれが生じない。また、サブ基板20Aに設けた電極26,28を第2の端子電極41bに接続してビアホール導体27や電極28自体を層間接続電極として機能させることで、メイン基板10の小型化を図ることができる。
なお、このサブ基板20Aが前記第2実施例に適用される場合、電極22b,28は実装基板100のランドに直接はんだなどを介して接続されていてもよい。
(サブ基板の第2変形例、図4参照)
図4に、サブ基板の第2変形例を示す。このサブ基板20Bは、コンデンサを内蔵したもので、両端部には電極23a,23bが形成され、中央部分には電極24a,24bが形成されている。電極23a,23bはコンデンサの入出力端子として機能し、例えば、メイン基板10の下面10aに設けた電極にはんだなどを介して接続される。電極24a,24bは、例えば、封止層30に設けた層間接続電極35a(図1及び図2参照)に代えてグランド線路として用いられる。
図4に、サブ基板の第2変形例を示す。このサブ基板20Bは、コンデンサを内蔵したもので、両端部には電極23a,23bが形成され、中央部分には電極24a,24bが形成されている。電極23a,23bはコンデンサの入出力端子として機能し、例えば、メイン基板10の下面10aに設けた電極にはんだなどを介して接続される。電極24a,24bは、例えば、封止層30に設けた層間接続電極35a(図1及び図2参照)に代えてグランド線路として用いられる。
このサブ基板20Bが前記第2実施例に適用される場合、電極23a,23b,24a,24bは実装基板100のランドに直接はんだなどを介して接続される。
(第3実施例、図5及び図6参照)
第3実施例は、携帯電話の実装基板に搭載される降圧型DC-DCコンバータとして構成したものである。このDC-DCコンバータ1Cは、図5に示す等価回路で説明すると、電界効果型トランジスタからなるスイッチング素子を含むICチップ50を中心として構成され、入力端子電極Vin及び出力端子電極Voutを備え、入力側に挿入されたコンデンサCinはグランド端子電極GND1に接続され、出力側に挿入されたインダクタLoutはコンデンサCoutを介してグランド端子電極GND3に接続されている。さらに、ICチップ50は電源用などの端子電極Vdd,Vcon,Ven、グランド端子電極GND2を備えている。
第3実施例は、携帯電話の実装基板に搭載される降圧型DC-DCコンバータとして構成したものである。このDC-DCコンバータ1Cは、図5に示す等価回路で説明すると、電界効果型トランジスタからなるスイッチング素子を含むICチップ50を中心として構成され、入力端子電極Vin及び出力端子電極Voutを備え、入力側に挿入されたコンデンサCinはグランド端子電極GND1に接続され、出力側に挿入されたインダクタLoutはコンデンサCoutを介してグランド端子電極GND3に接続されている。さらに、ICチップ50は電源用などの端子電極Vdd,Vcon,Ven、グランド端子電極GND2を備えている。
DC-DCコンバータ1Cの構成は、前記第1実施例として示した複合モジュール1Aと基本的には同じであり、図6においては、対応するエレメントに図5に示したそれぞれの素子や電極の符号を付している。
詳しくは、入力端子電極Vinは封止層30に設けた図示しない層間接続電極及びメイン基板10の図示しない内部電極を介してコンデンサCinやICチップ50に接続されている。グランド端子電極GND1は層間接続電極35a及びメイン基板10の図示しない内部電極を介してコンデンサCinに接続されている。端子電極Vddは層間接続電極35b,27及びメイン基板10の図示しない内部電極を介してICチップ50に接続されている。端子電極Vcon,Venは、前記端子電極Vddと同様に、封止層30に設けた図示しない層間接続電極及びメイン基板10の図示しない内部電極を介してICチップ50に接続されている。
さらに、グランド端子電極GND2は層間接続電極35b,27及びメイン基板10の図示しない内部電極を介してICチップ50に接続されている。出力端子電極Voutは封止層30に設けた図示しない層間接続電極を介してインダクタLoutの一端に接続され、インダクタLoutの他端は図示しない外部電極及びメイン基板10の図示しない内部電極を介してICチップ50に接続されている。グランド端子電極GND3は層間接続電極35a及びメイン基板10の図示しない内部電極を介してコンデンサCoutに接続されている。また、コンデンサCoutはメイン基板10の図示しない内部電極を介してICチップ50に接続されている。
以上説明したように、DC-DCコンバータ1Cは基本的には前記第1実施例と同様の構成を備え、その作用効果は第1実施例と同様である。
(他の実施例)
なお、本発明に係る複合モジュールは前記実施例に限定するものではなく、その要旨の範囲内で種々に変更することができる。
なお、本発明に係る複合モジュールは前記実施例に限定するものではなく、その要旨の範囲内で種々に変更することができる。
特に、メイン基板には、コンデンサ、インダクタ、抵抗などの受動表面実装部品や、ICチップなどの能動表面実装部品の様々な種類の部品を搭載することができ、各実施例以外の複合モジュールを構成することができる。
以上のように、本発明は、DC-DCコンバータなどの複合モジュールに有用であり、特に、大型化することなく部品の高密度実装が可能である点で優れている。
1A,1B…複合モジュール
1C…DC-DCコンバータ
10…メイン基板
12a…第1の接続電極
12b…第2の接続電極
20,20A,20B…サブ基板
22a,22b…電極
25,26…電極
27…層間接続電極
28…電極
30…封止層
35a,35b…層間接続電極
41a…第1の端子電極
41b…第2の端子電極
100…実装基板
1C…DC-DCコンバータ
10…メイン基板
12a…第1の接続電極
12b…第2の接続電極
20,20A,20B…サブ基板
22a,22b…電極
25,26…電極
27…層間接続電極
28…電極
30…封止層
35a,35b…層間接続電極
41a…第1の端子電極
41b…第2の端子電極
100…実装基板
Claims (12)
- メイン基板と、
前記メイン基板の一方主面に搭載されたサブ基板と、
前記サブ基板の少なくとも一部分を被覆するように前記メイン基板の一方主面に設けられ、実装基板への実装面を構成する封止層と、
前記実装基板への接続のために前記実装面に設けられた端子電極と、
を備え、
前記端子電極は、前記メイン基板から直接的に引き出された第1の端子電極と、前記サブ基板から直接的に引き出された第2の端子電極とからなること、
を特徴とする複合モジュール。 - 前記メイン基板は多層回路基板であること、を特徴とする請求項1に記載の複合モジュール。
- 前記サブ基板は、磁性体基板又は前記メイン基板よりも高い誘電率を有する誘電体基板であること、を特徴とする請求項1又は請求項2に記載の複合モジュール。
- 前記メイン基板の前記一方主面には、グランド電位にある第1の接続電極及び機能素子に接続された第2の接続電極が形成されており、
前記第1の接続電極の少なくとも一つは層間接続電極を介して前記第1の端子電極に接続されており、
前記第2の接続電極の少なくとも一つは前記サブ基板に設けた電極を介して前記第2の端子電極に接続されていること、
を特徴とする請求項1ないし請求項3のいずれかに記載の複合モジュール。 - 前記層間接続電極は前記封止層に設けたビアホール導体であることを特徴とする請求項4に記載の複合モジュール。
- 前記層間接続電極は前記サブ基板の表面に設けた電極であることを特徴とする請求項4に記載の複合モジュール。
- 前記サブ基板にコイル状のインダクタが内蔵されていることを特徴とする請求項1ないし請求項6のいずれかに記載の複合モジュール。
- 前記サブ基板の一方主面及び他方主面には、前記インダクタの両端部に接続された電極と、サブ基板に設けたビアホール導体を介して接続された電極、及び/又は、サブ基板の一方主面から一端面さらに他方主面にわたって設けた電極とが形成されていること、を特徴とする請求項7に記載の複合モジュール。
- 前記サブ基板の一方主面及び他方主面には、サブ基板に設けたビアホール導体を介して接続された電極、及び/又は、サブ基板の一方主面から一端面さらに他方主面にわたって設けた電極が形成されており、これらの電極は前記第2の端子電極に接続されていること、を特徴とする請求項1ないし請求項7のいずれかに記載の複合モジュール。
- 前記封止層は前記サブ基板の一方主面を全体的に被覆しており、
前記第2の端子電極は前記封止層に設けた層間接続電極を介して前記サブ基板の一方主面に設けた電極に接続されていること、
を特徴とする請求項1ないし請求項9のいずれかに記載の複合モジュール。 - 前記封止層は前記サブ基板をその一方主面と同一平面を構成するように被覆しており、
前記サブ基板の一方主面に設けた電極が第2の端子電極として機能していること、
を特徴とする請求項1ないし請求項10のいずれかに記載の複合モジュール。 - 前記メイン基板の他方主面に、受動表面実装部品及び/又は能動表面実装部品が搭載されていること、を特徴とする請求項1ないし請求項11のいずれかに記載の複合モジュール。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010513508A JP4711026B2 (ja) | 2008-10-08 | 2009-10-01 | 複合モジュール |
| US13/080,783 US8461463B2 (en) | 2008-10-08 | 2011-04-06 | Composite module |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008-261849 | 2008-10-08 | ||
| JP2008261849 | 2008-10-08 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US13/080,783 Continuation US8461463B2 (en) | 2008-10-08 | 2011-04-06 | Composite module |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2010041589A1 true WO2010041589A1 (ja) | 2010-04-15 |
Family
ID=42100540
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2009/067161 Ceased WO2010041589A1 (ja) | 2008-10-08 | 2009-10-01 | 複合モジュール |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8461463B2 (ja) |
| JP (1) | JP4711026B2 (ja) |
| WO (1) | WO2010041589A1 (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012079718A (ja) * | 2010-09-30 | 2012-04-19 | Dainippon Printing Co Ltd | 電圧変換モジュール |
| WO2014017228A1 (ja) * | 2012-07-26 | 2014-01-30 | 株式会社村田製作所 | モジュール |
| JP2014239379A (ja) * | 2013-06-10 | 2014-12-18 | 太陽誘電株式会社 | モジュール |
| WO2018037969A1 (ja) * | 2016-08-24 | 2018-03-01 | 株式会社村田製作所 | 回路モジュール |
| JPWO2022091479A1 (ja) * | 2020-10-30 | 2022-05-05 | ||
| WO2025142317A1 (ja) * | 2023-12-26 | 2025-07-03 | Tdk株式会社 | 電流制御モジュール、並びに、これを備えるバッテリー及び電子機器 |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5338875B2 (ja) * | 2011-08-25 | 2013-11-13 | 株式会社村田製作所 | Dc−dcコンバータ |
| US20130257525A1 (en) * | 2012-03-30 | 2013-10-03 | Stephen V. Kosonocky | Circuit board with integrated voltage regulator |
| CN104364899B (zh) * | 2012-06-22 | 2017-11-24 | 株式会社村田制作所 | 电子部件模块 |
| US20140167900A1 (en) * | 2012-12-14 | 2014-06-19 | Gregorio R. Murtagian | Surface-mount inductor structures for forming one or more inductors with substrate traces |
| TWI518878B (zh) * | 2012-12-18 | 2016-01-21 | 村田製作所股份有限公司 | Laminated type electronic device and manufacturing method thereof |
| US9911715B2 (en) * | 2013-12-20 | 2018-03-06 | Cyntec Co., Ltd. | Three-dimensional package structure and the method to fabricate thereof |
| US9190367B1 (en) | 2014-10-22 | 2015-11-17 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and semiconductor process |
| KR101672622B1 (ko) | 2015-02-09 | 2016-11-03 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
| CN105489597B (zh) * | 2015-12-28 | 2018-06-15 | 华为技术有限公司 | 系统级封装模块组件、系统级封装模块及电子设备 |
| US9831783B2 (en) * | 2015-12-30 | 2017-11-28 | International Business Machines Corporation | Power converter using near-load output capacitance, direct inductor contact, and/or remote current sense |
| US12058814B2 (en) * | 2016-03-03 | 2024-08-06 | Delta Electronics (Shanghai) Co., Ltd. | Power module and manufacturing method thereof |
| WO2017183384A1 (ja) * | 2016-04-21 | 2017-10-26 | 株式会社村田製作所 | 電源モジュールおよび電源装置 |
| FR3053528B1 (fr) * | 2016-06-30 | 2018-11-02 | Safran Electronics & Defense | Dispositif electronique ayant une banque integree de composants passifs |
| US11011466B2 (en) | 2019-03-28 | 2021-05-18 | Advanced Micro Devices, Inc. | Integrated circuit package with integrated voltage regulator |
| KR20230060092A (ko) * | 2021-10-27 | 2023-05-04 | 삼성전자주식회사 | 패키지 기판 및 이를 포함하는 반도체 패키지 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003212648A (ja) * | 2002-01-21 | 2003-07-30 | Murata Mfg Co Ltd | 絶縁体磁器、セラミック多層基板、セラミック電子部品、および積層セラミック電子部品 |
| JP2004193404A (ja) * | 2002-12-12 | 2004-07-08 | Alps Electric Co Ltd | 回路モジュール、及びその製造方法 |
| JP2005203633A (ja) * | 2004-01-16 | 2005-07-28 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置実装体、および半導体装置の製造方法 |
| WO2005101934A1 (ja) * | 2004-04-06 | 2005-10-27 | Murata Manufacturing Co., Ltd. | 複合型電子部品及びその製造方法 |
| JP2007281160A (ja) * | 2006-04-06 | 2007-10-25 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールおよび該回路部品内蔵モジュールの製造方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040211590A1 (en) * | 2003-04-25 | 2004-10-28 | Matsushita Electric Industrial Co., Ltd. | Multilayer printed wiring board and integrated circuit using the same |
| JP2004356264A (ja) | 2003-05-28 | 2004-12-16 | Hitachi Ltd | 受動部品内蔵基板及びそれを用いた高周波回路モジュール |
| JP2005038904A (ja) * | 2003-07-15 | 2005-02-10 | Murata Mfg Co Ltd | 積層セラミック電子部品およびその製造方法 |
| JP2005340577A (ja) * | 2004-05-28 | 2005-12-08 | Matsushita Electric Ind Co Ltd | 多層プリント基板 |
| US7932471B2 (en) * | 2005-08-05 | 2011-04-26 | Ngk Spark Plug Co., Ltd. | Capacitor for incorporation in wiring board, wiring board, method of manufacturing wiring board, and ceramic chip for embedment |
| JP2007134568A (ja) * | 2005-11-11 | 2007-05-31 | Murata Mfg Co Ltd | 積層コイル部品及びその製造方法 |
| JP5089880B2 (ja) * | 2005-11-30 | 2012-12-05 | 日本特殊陶業株式会社 | 配線基板内蔵用キャパシタ、キャパシタ内蔵配線基板及びその製造方法 |
| JP4883392B2 (ja) | 2005-12-26 | 2012-02-22 | 日立金属株式会社 | Dc−dcコンバータ |
| JP2008270386A (ja) | 2007-04-18 | 2008-11-06 | Matsushita Electric Ind Co Ltd | 部品内蔵基板と、これを用いた電子モジュール及び電子機器 |
| KR101085322B1 (ko) * | 2007-10-18 | 2011-11-23 | 이비덴 가부시키가이샤 | 배선 기판 및 그의 제조 방법 |
-
2009
- 2009-10-01 WO PCT/JP2009/067161 patent/WO2010041589A1/ja not_active Ceased
- 2009-10-01 JP JP2010513508A patent/JP4711026B2/ja active Active
-
2011
- 2011-04-06 US US13/080,783 patent/US8461463B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003212648A (ja) * | 2002-01-21 | 2003-07-30 | Murata Mfg Co Ltd | 絶縁体磁器、セラミック多層基板、セラミック電子部品、および積層セラミック電子部品 |
| JP2004193404A (ja) * | 2002-12-12 | 2004-07-08 | Alps Electric Co Ltd | 回路モジュール、及びその製造方法 |
| JP2005203633A (ja) * | 2004-01-16 | 2005-07-28 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置実装体、および半導体装置の製造方法 |
| WO2005101934A1 (ja) * | 2004-04-06 | 2005-10-27 | Murata Manufacturing Co., Ltd. | 複合型電子部品及びその製造方法 |
| JP2007281160A (ja) * | 2006-04-06 | 2007-10-25 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールおよび該回路部品内蔵モジュールの製造方法 |
Cited By (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012079718A (ja) * | 2010-09-30 | 2012-04-19 | Dainippon Printing Co Ltd | 電圧変換モジュール |
| WO2014017228A1 (ja) * | 2012-07-26 | 2014-01-30 | 株式会社村田製作所 | モジュール |
| US9293446B2 (en) | 2012-07-26 | 2016-03-22 | Murata Manufacturing Co., Ltd. | Low profile semiconductor module with metal film support |
| JP2014239379A (ja) * | 2013-06-10 | 2014-12-18 | 太陽誘電株式会社 | モジュール |
| WO2018037969A1 (ja) * | 2016-08-24 | 2018-03-01 | 株式会社村田製作所 | 回路モジュール |
| US10743416B2 (en) | 2016-08-24 | 2020-08-11 | Murata Manufacturing Co., Ltd. | Circuit module |
| JPWO2022091479A1 (ja) * | 2020-10-30 | 2022-05-05 | ||
| JP7268802B2 (ja) | 2020-10-30 | 2023-05-08 | 株式会社村田製作所 | 電源回路モジュール |
| WO2025142317A1 (ja) * | 2023-12-26 | 2025-07-03 | Tdk株式会社 | 電流制御モジュール、並びに、これを備えるバッテリー及び電子機器 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20110182039A1 (en) | 2011-07-28 |
| JPWO2010041589A1 (ja) | 2012-03-08 |
| US8461463B2 (en) | 2013-06-11 |
| JP4711026B2 (ja) | 2011-06-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4711026B2 (ja) | 複合モジュール | |
| US7646610B2 (en) | DC-DC converter | |
| JP5570196B2 (ja) | インダクタ内蔵部品 | |
| JP5549600B2 (ja) | 平板状コイル付きモジュールの製造方法及び平板状コイル付きモジュール | |
| KR20150052152A (ko) | 집적 수동 소자를 갖는 회로 보드 | |
| US8592689B2 (en) | Voltage conversion module | |
| CN205959981U (zh) | 电子部件 | |
| JP6365696B2 (ja) | モジュール | |
| JP6508434B2 (ja) | 基板モジュール | |
| JPWO2017179583A1 (ja) | 複合部品内蔵回路基板、及び、複合部品 | |
| US10396031B2 (en) | Electronic device with delamination resistant wiring board | |
| JP4354472B2 (ja) | 電子部品モジュール | |
| JP2005353790A (ja) | 複合型電子部品 | |
| JP2005167468A (ja) | 電子装置および半導体装置 | |
| US11024571B2 (en) | Coil built-in multilayer substrate and power supply module | |
| JP5577716B2 (ja) | 回路モジュール及び回路モジュールの製造方法 | |
| JP2008060427A (ja) | 受動部品及び電子部品モジュール | |
| JP5890475B2 (ja) | インダクタ内蔵部品 | |
| JP2011198842A (ja) | 電子モジュール及び電子モジュール製造方法 | |
| JP4985852B2 (ja) | 実装型電子回路モジュール | |
| JP5099063B2 (ja) | 電子部品モジュール | |
| JP2013080764A (ja) | 回路モジュール | |
| JP2017038085A (ja) | 回路モジュール | |
| JP5233791B2 (ja) | 電子部品モジュール | |
| JP2016178142A (ja) | 部品内蔵電源モジュール、部品内蔵モジュール及び部品内蔵モジュールの駆動方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| WWE | Wipo information: entry into national phase |
Ref document number: 2010513508 Country of ref document: JP |
|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 09819124 Country of ref document: EP Kind code of ref document: A1 |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 09819124 Country of ref document: EP Kind code of ref document: A1 |