[go: up one dir, main page]

WO2009098738A1 - 半導体装置及びそのリセット方法 - Google Patents

半導体装置及びそのリセット方法 Download PDF

Info

Publication number
WO2009098738A1
WO2009098738A1 PCT/JP2008/002490 JP2008002490W WO2009098738A1 WO 2009098738 A1 WO2009098738 A1 WO 2009098738A1 JP 2008002490 W JP2008002490 W JP 2008002490W WO 2009098738 A1 WO2009098738 A1 WO 2009098738A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
pad
signal
voltage
generation circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2008/002490
Other languages
English (en)
French (fr)
Inventor
Tsuyoshi Imanaka
Noriyuki Shimazu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2009519722A priority Critical patent/JPWO2009098738A1/ja
Priority to US12/520,669 priority patent/US20100327915A1/en
Publication of WO2009098738A1 publication Critical patent/WO2009098738A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1731Optimisation thereof
    • H03K19/1732Optimisation thereof by limitation or reduction of the pin/gate ratio
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning

Definitions

  • the present invention relates to a semiconductor device, and more particularly to a reduction in the number of pads of a semiconductor device.
  • a reset signal can be given to reset, or a mode signal can be given to appropriately switch a plurality of operation modes such as a normal mode and a test mode.
  • These control signals are distributed to a number of internal circuits through dedicated pads. For this reason, a general semiconductor device requires a large amount of wiring resources for routing control signals input through the pads to every corner of the device, and a large number of buffers for increasing the number of fanouts of the control signals. To do.
  • the chip size of the semiconductor device is determined by internal rate limiting and pad rate limiting.
  • Internal rate limiting is that the chip size is determined by the area of the internal circuit.
  • the pad rate limiting the chip size is determined by the number or size of pads. Since the general semiconductor device described above has a large amount of wiring resources and a large number of buffers, and further has a plurality of pads for receiving control signals, the chip size becomes relatively large. In order to reduce the chip size of the semiconductor device, it is required to reduce the number of pads while reducing the area of the internal circuit.
  • the above-mentioned reset signal generation circuit outputs a reset signal when power is supplied to the semiconductor device, and does not output a reset signal after the power supply voltage is stabilized. Therefore, in order to switch the semiconductor device from the normal mode to another mode, it is also necessary to input a mode signal to the dedicated pad.
  • the reset signal generation circuit described above also has a problem that power consumption increases because a through current flows during normal operation of the semiconductor device.
  • an object of the present invention is to reduce the number of pads of a semiconductor device by generating a signal that can be used as a reset signal or a mode signal at an arbitrary timing inside the semiconductor device. It is another object of the present invention to prevent a through current from flowing in a circuit that generates such a signal during normal operation of the semiconductor device. It is another object of the present invention to provide a method for resetting a semiconductor device with a reduced number of pads.
  • Means taken by the present invention to solve the above-described problems is a semiconductor device including a first pad for receiving an external power supply voltage and a second pad for receiving a ground potential.
  • a signal generation circuit that outputs a signal of a predetermined logic level when the voltage applied to the pad reaches a predetermined voltage higher than the voltage applied to the first pad during normal operation of the semiconductor device. That's it.
  • a signal of a predetermined logic level can be generated inside the semiconductor device by changing the external power supply voltage applied to the semiconductor device. This eliminates the need for a pad for externally inputting the signal and reduces the number of pads.
  • the signal generation circuit includes a resistive load in which an external power supply voltage is applied to one end through a first pad, a ground potential applied to a source or an emitter through a second pad, and a drain or collector in a resistive load. And a transistor having a threshold voltage corresponding to the predetermined voltage and having a threshold voltage corresponding to the predetermined voltage, the voltage at a connection point between the resistive load and the transistor. Is output as the above signal.
  • the signal generation circuit further includes a second resistive load to which a ground potential is applied to one end through the second pad, an external power supply voltage to the source or emitter through the first pad, and a drain or collector connected to the first pad.
  • the signal generation circuit includes a plurality of resistors connected in series between a resistive load to which an external power supply voltage is applied to one end through the first pad and a ground potential applied to the other end of the resistive load and the second pad. The voltage at the connection point between the resistive load and the plurality of transistors is output as the signal.
  • any one of the plurality of transistors has a drain or a collector connected to the other end of the resistive load, and an external power supply voltage is applied to the gate or the base through the first pad.
  • These are diode-connected, and one of them is one in which a ground potential is applied to the source or the emitter through the second pad. In the signal generation circuit having these configurations, no through current flows during normal operation of the semiconductor device.
  • the semiconductor device may include a second signal generation circuit that outputs a signal of a predetermined logic level when the voltage applied to the first pad reaches a voltage higher than the predetermined voltage.
  • the semiconductor device includes a third pad for receiving the second external power supply voltage, and a voltage applied to the third pad is higher than a voltage applied to the third pad during normal operation of the semiconductor device.
  • a second signal generation circuit that outputs a signal of a predetermined logic level when the predetermined voltage is reached may be provided. According to these, the types of signals generated inside the semiconductor device can be increased.
  • the semiconductor device may include a low-pass filter that blocks high-frequency components of a signal output from the signal generation circuit. According to this, a noise component or the like in the generated signal can be removed.
  • the semiconductor device may include a third pad for outputting a signal output from the signal generation circuit to the outside of the semiconductor device. According to this, it is possible to easily confirm whether or not a predetermined voltage is applied to the internal circuit of the semiconductor device by observing the signal output from the third pad.
  • the semiconductor device may switch the operation mode in accordance with a signal output from the signal generation circuit, or reset an internal circuit.
  • the internal circuit is reset by applying a voltage higher than the predetermined voltage to the first pad and outputting the signal from the signal generation circuit. According to this, the semiconductor device can be reset at an arbitrary timing by controlling the external power supply voltage.
  • a signal that can be used as a reset signal or a mode signal can be generated inside the semiconductor device at an arbitrary timing to reduce the number of pads of the semiconductor device. Further, during normal operation of the semiconductor device, no through current flows through the signal generation circuit that generates such a signal, so that power consumption can be suppressed. This makes it possible to further reduce the size and power consumption of the semiconductor device.
  • FIG. 1 is a configuration diagram of the semiconductor device according to the first embodiment.
  • FIG. 2 is a circuit configuration diagram of a signal generation circuit according to an embodiment.
  • FIG. 3 is a graph showing the operating characteristics of the signal generation circuit of FIG.
  • FIG. 4 is a circuit configuration diagram of a signal generation circuit according to another embodiment.
  • FIG. 5 is a circuit configuration diagram of a signal generation circuit according to another embodiment.
  • FIG. 6 is a graph showing operating characteristics of the signal generation circuit of FIG.
  • FIG. 7 is a graph showing the relationship between the external power supply voltage and the reset signal.
  • FIG. 8 is a configuration diagram of a semiconductor device according to the second embodiment.
  • FIG. 9 is a configuration diagram of a semiconductor device according to the third embodiment.
  • FIG. 10 is a configuration diagram of a semiconductor device according to the fourth embodiment.
  • FIG. 11 is a graph showing operating characteristics of two types of signal generation circuits in the semiconductor device of FIG.
  • FIG. 12 is a configuration diagram of a semiconductor device according
  • FIG. 1 shows the configuration of the semiconductor device according to the first embodiment.
  • the semiconductor device 10 includes a plurality of internal circuits 11 and a plurality of signal generation circuits 12.
  • the internal power supply voltage VDD and the ground potential GND are applied to the internal circuits 11 and the signal generation circuits 12 through the pads 101 and 102, respectively.
  • Each signal generation circuit 12 outputs a signal Vcnt of a predetermined logic level when the external power supply voltage VDD applied to the pad 101 reaches a predetermined voltage higher than the voltage applied to the pad 101 during the normal operation of the semiconductor device 10. .
  • Each internal circuit 11 performs a desired operation (for example, a test operation) according to the input signal Vcnt.
  • FIG. 2 shows a circuit configuration of the signal generation circuit 12 according to an embodiment.
  • the signal generation circuit 12 can be composed of a resistive load 121 and an NMOS transistor 122.
  • An external power supply voltage VDD is applied to one end of the resistive load 121 through the pad 101.
  • the resistive load 121 can be realized using a resistance element and a channel resistance of a PMOS transistor.
  • the ground potential GND is applied to the source of the NMOS transistor 122 through the pad 102, the drain is connected to the other end of the resistive load 121, and the external power supply voltage VDD is applied to the gate through the pad 101.
  • the voltage at the connection point between the resistive load 121 and the NMOS transistor 122 is the signal Vcnt.
  • the NMOS transistor 122 a transistor whose threshold voltage is higher than that of a normal NMOS transistor constituting another logic circuit, specifically, a transistor whose threshold voltage corresponds to the above-described predetermined voltage is used.
  • the operation of the signal generation circuit 12 in FIG. 2 will be described with reference to the graph in FIG.
  • the external power supply voltage VDD gradually increases from zero, and the NMOS transistor 122 is off until the voltage VDD reaches the threshold voltage of the NMOS transistor 122. Therefore, the signal Vcnt matches the voltage VDD and becomes the logic level “H”.
  • the NMOS transistor 122 is turned on.
  • the signal Vcnt becomes the ground potential GND, that is, the logic level “L”.
  • the NMOS transistor 122 is turned off.
  • the signal Vcnt matches the voltage VDD and becomes the logic level “H”.
  • the through current does not flow because the NMOS transistor 122 is in the off state.
  • the signal generation circuit 12 may be configured as follows.
  • FIG. 4 shows a circuit configuration of the signal generation circuit 12 according to another embodiment.
  • the signal generation circuit 12 is obtained by inserting NMOS transistors 123 and 124 that are diode-connected between the NMOS transistor 122 and the ground potential GND into the signal generation circuit 12 of FIG.
  • the signal generation circuit 12 also operates as shown in the graph of FIG.
  • FIG. 5 shows a circuit configuration of the signal generation circuit 12 according to another embodiment.
  • the signal generation circuit 12 is obtained by adding a resistive load 125 and a PMOS transistor 126 to the signal generation circuit 12 of FIG.
  • a ground potential GND is applied to one end of the resistive load 125 through the pad 102.
  • the resistive load 125 can be realized using a resistance element and a channel resistance of an NMOS transistor.
  • An external power supply voltage VDD is applied to the source of the PMOS transistor 126 through the pad 101, the drain is connected to the other end of the resistive load 125, and the gate is connected to a connection point between the resistive load 121 and the NMOS transistor 122. .
  • the voltage at the connection point between the resistive load 125 and the PMOS transistor 126 is the signal Vcnt.
  • the operation of the signal generation circuit 12 in FIG. 5 will be described with reference to the graph in FIG. Since the external power supply voltage VDD gradually increases from zero and the voltage VDD reaches the threshold voltage of the NMOS transistor 122, the voltage of the logic level “H” is applied to the gate of the PMOS transistor 126, so the PMOS transistor 126 is turned off. State. Therefore, the signal Vcnt is at the ground potential GND, that is, the logic level “L”. When the voltage VDD further rises and exceeds the threshold voltage, the voltage of the logic level “L” is applied to the gate of the PMOS transistor 126, so that the PMOS transistor 126 is turned on. As a result, the signal Vcnt matches the voltage VDD and becomes the logic level “H”.
  • the signal Vcnt can be used to switch the semiconductor device 10 to a scan test mode, a burn-in test mode, or the like.
  • the signal generation circuit 12 is configured so that the signal Vcnt is generated at a predetermined voltage between the normal operation voltage and the burn-in test voltage.
  • the semiconductor device 10 can be switched to the burn-in test mode by applying a burn-in test voltage as the external power supply voltage VDD to the semiconductor device 10.
  • the signal Vcnt is It can be used as a signal for selecting such a high-level mode.
  • the signal Vcnt can also be used as a reset signal for the semiconductor device 10.
  • FIG. 7 shows the relationship between the external power supply voltage VDD and the reset signal Vcnt when the signal Vcnt is used as a reset signal.
  • the voltage VDD is set higher than the threshold voltage.
  • the reset signal Vcnt is at the logic level “H”, and the internal circuit 11 is reset.
  • the reset signal Vcnt becomes the logic level “L”, and the reset of the internal circuit 11 is released.
  • the voltage VDD is increased to be higher than the threshold voltage. Thereby, the internal circuit 11 is reset while the voltage VDD is higher than the threshold voltage. Thereafter, when the voltage VDD is lowered to the normal operation voltage, the reset of the internal circuit 11 is released.
  • the signal Vcnt for mode switching control and reset control can be generated inside the semiconductor device 10 by controlling the external power supply voltage VDD applied to the semiconductor device 10. This eliminates the need for a pad for externally inputting the signal Vcnt and reduces the number of pads. Further, when the semiconductor device 10 is in a steady state, no through current flows through the signal generation circuit 12, so that power consumption is not increased. Further, by arranging the signal generation circuit 12 for each internal circuit 12, a large amount of wiring resources and buffers can be reduced, and the wiring resources can be used for other purposes. Even if a large number of signal generation circuits 12 are arranged, the signal generation circuit 12 can be realized with a very simple configuration, and thus the chip size of the semiconductor device 10 is not particularly increased.
  • each MOS transistor may be a bipolar transistor.
  • FIG. 8 shows a configuration of the semiconductor device according to the second embodiment.
  • a low-pass filter 13 is inserted between each internal circuit 11 and each signal generation circuit 12 in the semiconductor device 10 according to the first embodiment. That is, the low pass filter 13 blocks a high frequency component of the signal Vcnt output from the signal generation circuit 12.
  • the low-pass filter 13 can be composed of, for example, a resistance element and a capacitance element. According to the present embodiment, even if the external power supply voltage VDD increases instantaneously due to the influence of noise and the signal Vcnt fluctuates, a stable signal that is not affected by noise or the like can be input to the internal circuit 12. it can.
  • FIG. 9 shows a configuration of a semiconductor device according to the third embodiment.
  • the semiconductor device 10 according to the present embodiment is a modification of the semiconductor device 10 according to the first embodiment so that a signal Vcnt is input from one signal generation circuit 12 to each internal circuit 11.
  • a low-pass filter is configured by the parasitic resistance and parasitic capacitance of the wiring, and the same effect as in the second embodiment can be obtained.
  • the semiconductor device 10 includes a pad 103 for outputting the signal Vcnt to the outside of the device.
  • the pad 103 can be used as a power supply voltage monitor.
  • the semiconductor device 10 when the semiconductor device 10 is operated in the above-described high-level mode, an attempt is made to measure the voltage of the pad 101 for the purpose of confirming from the outside whether or not the external power supply voltage VDD necessary for the high-level mode is applied to the semiconductor device 10.
  • the voltage drop in the internal circuit 11 cannot be measured, it cannot be determined whether or not the semiconductor device 10 is operating in the high-level mode.
  • the pad 103 may be provided in the semiconductor device 10 according to another embodiment.
  • FIG. 10 shows a configuration of a semiconductor device according to the fourth embodiment.
  • the semiconductor device 10 according to the present embodiment includes a plurality of internal circuits 11 and two types of signal generation circuits 12 and 14.
  • the internal power supply voltage VDD and the ground potential GND are applied to the internal circuit 11 and the signal generation circuits 12 and 14 through the pads 101 and 102, respectively.
  • the signal generation circuit 12 outputs a signal Vcnt having a predetermined logic level.
  • the signal generation circuit 14 When the external power supply voltage VDD applied to the pad 101 reaches a voltage higher than the predetermined voltage, the signal generation circuit 14 outputs a signal Vcnt2 having a predetermined logic level. Each internal circuit 11 performs an intended operation (for example, a test operation) according to the input signals Vcnt and Vcnt2.
  • the specific circuit configurations of the signal generation circuits 12 and 14 are as shown in FIGS.
  • FIG. 11A shows the operation of the signal generation circuit 12.
  • FIG. 11B shows the operation of the signal generation circuit 14.
  • the signal generation circuits 12 and 14 both have the configuration shown in FIG.
  • the external power supply voltage VDD gradually increases from zero, and until the voltage VDD reaches the threshold voltage (low threshold voltage) of the NMOS transistor 122 in the signal generation circuit 12, the PMOS transistor 126 in each of the signal generation circuits 12 and 14 Since the voltage of the logic level “H” is applied to the gate, these PMOS transistors 126 are in the off state. Accordingly, the signals Vcnt and Vcnt2 are both at the ground potential GND, that is, the logic level “L”.
  • the voltage of the logic level “H” is applied to the gate of the PMOS transistor 126 in the signal generation circuit 14, and thus the PMOS transistor 126 is turned off.
  • the signal Vcnt2 becomes the ground potential GND, that is, the logic level “L”.
  • the voltage of the logic level “L” is continuously applied to the gate of the PMOS transistor 126 in the signal generation circuit 12 until the voltage VDD falls below the low threshold voltage, so the PMOS transistor 126 remains in the on state. Therefore, the signal Vcnt remains at the logic level “H”.
  • the two types of signals Vcnt and Vcnt2 can be generated inside the semiconductor device 10 by finely controlling the external power supply voltage VDD applied to the semiconductor device 10. This eliminates the need for pads for externally inputting the signals Vcnt and Vcnt2, and reduces the number of pads as compared with the first embodiment.
  • FIG. 12 shows a configuration of a semiconductor device according to the fifth embodiment.
  • the semiconductor device 10 includes a plurality of internal circuits 11 and two types of signal generation circuits 12 and 14.
  • An external power supply voltage VDD and a ground potential GND are applied to the signal generation circuit 12 through pads 101 and 102, respectively.
  • the signal generation circuit 12 outputs a signal Vcnt having a predetermined logic level.
  • the signal generating circuit 14 is supplied with the external power supply voltage VDD2 and the ground potential GND through the pads 104 and 102, respectively.
  • the signal generation circuit 14 When the external power supply voltage VDD2 applied to the pad 104 reaches a predetermined voltage higher than the voltage applied to the pad 104 during the normal operation of the semiconductor device 10, the signal generation circuit 14 outputs a signal Vcnt2 having a predetermined logic level.
  • Each internal circuit 11 is commonly supplied with the ground potential GND through the pad 102, and is supplied with either the external power supply voltage VDD or VDD2 through one of the pads 101 and 104.
  • Each internal circuit 11 performs an intended operation (for example, a test operation) according to the input signals Vcnt and Vcnt2. Note that the display of a level shift circuit between different power sources is omitted.
  • Specific circuit configurations of the signal generation circuits 12 and 14 are as shown in FIGS. However, since the external power supply voltages VDD and VDD2 are independent of each other, the threshold voltage of the NMOS transistor 122 in each of the signal generation circuits 12 and 14 may be set independently of each other.
  • two types of signals Vcnt and Vcnt2 are generated independently from each other inside the semiconductor device 10 by controlling the two types of external power supply voltages VDD and VDD2 applied to the semiconductor device 10 independently of each other. be able to. This eliminates the need for pads for externally inputting the signals Vcnt and Vcnt2 and reduces the number of pads.
  • the semiconductor device according to the present invention can generate a signal that can be used as a reset signal or a mode signal at an arbitrary timing inside the semiconductor device to reduce the number of pads of the semiconductor device, and thus requires a small size and low power consumption. This is useful for electronic equipment.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

 リセット信号やモード信号として使用可能な信号を半導体装置内部で任意のタイミングで生成して半導体装置のパッド数を削減することを課題とする。その解決手段として、半導体装置(10)において、第1及び第2のパッド(101、102)には外部電源電圧及び接地電位がそれぞれ与えられる。信号発生回路(12)は、第1のパッド(101)に与えられる電圧が当該半導体装置(10)の通常動作時に第1のパッド(101)に与えられる電圧よりも高い所定の電圧に達したとき、所定の論理レベルの信号を出力する。

Description

半導体装置及びそのリセット方法
 本発明は、半導体装置に関し、特に、半導体装置のパッド数削減に関するものである。
 一般に、LSIなどの半導体装置では、リセット信号を与えてリセットしたり、モード信号を与えて通常モードやテストモードなど複数の動作モードを適宜切り替えたりすることができる。これら制御信号は専用のパッドを通じて多数の内部回路に分配される。このため、一般的な半導体装置は、パッドを通じて入力される制御信号を装置の隅々にまで引き回すための大量の配線リソース、及び当該制御信号のファンアウト数を増すための多数のバッファを必要とする。
 半導体装置のチップサイズは内部律速及びパッド律速によって決まる。内部律速は、内部回路の面積でチップサイズが決定するというものである。パッド律速は、パッドの個数又はサイズによってチップサイズが決定するというものである。上述の一般的な半導体装置は大量の配線リソース及び多数のバッファを有し、さらに、制御信号を受けるための複数のパッドを有するため、そのチップサイズは比較的大きくなってしまう。半導体装置のチップサイズを低減するには、内部回路の面積を削減しつつ、パッド数を削減することが求められる。
 特に、近年におけるトランジスタの微細化技術の進展により内部回路の面積は縮小しているのに対して、パッド間隔は、組み立て技術の制限やウェハ・レベル・バーンインの治具の制限などから縮小困難であることから、パッド律速によってチップサイズが決定するケースが増えつつある。したがって、半導体装置のチップサイズを削減するには、特にパッド数を削減することが重要である。従来、システムが安定動作を開始する前に内部でリセット信号を発生させることで、リセット信号入力用のパッドを不要にしている(例えば、特許文献1参照)。
特開平9-181586号公報(第2-3頁、第2図)
 上述のリセット信号発生回路は、半導体装置への電源投入時にリセット信号を出力するものであり、電源電圧が安定化した後にリセット信号を出力するものではない。したがって、半導体装置を通常モードからその他のモードへ切り替えるには、やはり専用のパッドにモード信号を入力する必要がある。また、上述のリセット信号発生回路には半導体装置の通常動作時に貫通電流が流れるため、消費電力が増大するという問題もある。
 上記問題に鑑み、本発明は、リセット信号やモード信号として使用可能な信号を半導体装置内部で任意のタイミングで生成して半導体装置のパッド数を削減することを課題とする。さらに、半導体装置の通常動作時にそのような信号を生成する回路において貫通電流が流れないようにすることを課題とする。また、そのようなパッド数を削減した半導体装置のリセット方法を提供することを課題とする。
 上記課題を解決するために本発明が講じた手段は、外部電源電圧を受けるための第1のパッドと、接地電位を受けるための第2のパッドとを備えた半導体装置であって、第1のパッドに与えられる電圧が当該半導体装置の通常動作時に第1のパッドに与えられる電圧よりも高い所定の電圧に達したとき、所定の論理レベルの信号を出力する信号発生回路を備えている、というものである。これによると、半導体装置に与えられる外部電源電圧を変化させることで、半導体装置内部で所定の論理レベルの信号を生成することができる。これにより、当該信号を外部入力するためのパッドが不要となり、パッド数が削減される。
 具体的には、信号発生回路は、第1のパッドを通じて一端に外部電源電圧が与えられる抵抗性負荷と、第2のパッドを通じてソース又はエミッタに接地電位が与えられ、ドレイン又はコレクタが抵抗性負荷の他端に接続され、第1のパッドを通じてゲート又はベースに外部電源電圧が与えられ、閾値電圧が上記所定の電圧相当であるトランジスタとを有し、抵抗性負荷とトランジスタとの接続点の電圧を上記信号として出力する。あるいは、信号発生回路は、さらに、第2のパッドを通じて一端に接地電位が与えられる第2の抵抗性負荷と、第1のパッドを通じてソース又はエミッタに外部電源電圧が与えられ、ドレイン又はコレクタが第2の抵抗性負荷の他端に接続され、ゲート又はベースが抵抗性負荷と上記トランジスタとの接続点に接続された第2のトランジスタとを有し、抵抗性負荷とトランジスタとの接続点に代えて第2の抵抗性負荷と第2のトランジスタとの接続点の電圧を上記信号として出力する。あるいは、信号発生回路は、第1のパッドを通じて一端に外部電源電圧が与えられる抵抗性負荷と、抵抗性負荷の他端と第2のパッドを通じて与えられる接地電位との間で直列接続された複数のトランジスタとを有し、抵抗性負荷と複数のトランジスタとの接続点の電圧を上記信号として出力する。ここで、複数のトランジスタのうち、いずれか一つは、ドレイン又はコレクタが抵抗性負荷の他端に接続され、第1のパッドを通じてゲート又はベースに外部電源電圧が与えられるものであり、その他のものは、ダイオード接続されており、そのうちのいずれか一つは、第2のパッドを通じてソース又はエミッタに接地電位が与えられるものである。これら構成の信号発生回路では、半導体装置の通常動作時に貫通電流が流れない。
 上記半導体装置は、第1のパッドに与えられる電圧が上記所定の電圧よりも高い電圧に達したとき、所定の論理レベルの信号を出力する第2の信号発生回路を備えていてもよい。また、上記半導体装置は、第2の外部電源電圧を受けるための第3のパッドと、第3のパッドに与えられる電圧が当該半導体装置の通常動作時に第3のパッドに与えられる電圧よりも高い所定の電圧に達したとき、所定の論理レベルの信号を出力する第2の信号発生回路を備えていてもよい。これらによると、半導体装置内部で生成する信号の種類を増やすことができる。
 また、上記半導体装置は、信号発生回路から出力される信号の高周波成分を遮断するローパスフィルタを備えていてもよい。これによると、生成された信号におけるノイズ成分などを除去することができる。
 また、上記半導体装置は、信号発生回路から出力される信号を当該半導体装置外部に出力するための第3のパッドを備えていてもよい。これによると、第3のパッドから出力される信号を観測することで、半導体装置の内部回路に所定の電圧が与えられているか否かを容易に確認することができる。
 上記半導体装置は、信号発生回路から出力される信号に応じて動作モードを切り替える、あるいは、内部回路をリセットするものであってもよい。
 また、上記半導体装置のリセット方法として、第1のパッドに上記所定の電圧よりも高い電圧を与えて信号発生回路から上記信号を出力させることで内部回路をリセットするものとする。これによると、外部電源電圧の制御により任意のタイミングで半導体装置をリセットすることができる。
 本発明によると、リセット信号やモード信号として使用可能な信号を半導体装置内部で任意のタイミングで生成して半導体装置のパッド数を削減することができる。また、半導体装置の通常動作時には、そのような信号を生成する信号生成回路に貫通電流が流れないため、消費電力を抑制することができる。これにより、より半導体装置の小型化、省電力化が可能となる。
図1は、第1の実施形態に係る半導体装置の構成図である。 図2は、一実施形態に係る信号発生回路の回路構成図である。 図3は、図2の信号発生回路の動作特性を示すグラフである。 図4は、別実施形態に係る信号発生回路の回路構成図である。 図5は、別実施形態に係る信号発生回路の回路構成図である。 図6は、図5の信号発生回路の動作特性を示すグラフである。 図7は、外部電源電圧とリセット信号との関係を示すグラフである。 図8は、第2の実施形態に係る半導体装置の構成図である。 図9は、第3の実施形態に係る半導体装置の構成図である。 図10は、第4の実施形態に係る半導体装置の構成図である。 図11は、図10の半導体装置における2種類の信号発生回路の動作特性を示すグラフである。 図12は、第5の実施形態に係る半導体装置の構成図である。
符号の説明
10  半導体装置
101 パッド(第1のパッド)
102 パッド(第2のパッド)
103 パッド(第3のパッド)
104 パッド(第3のパッド)
11  内部回路
12  信号発生回路
121 抵抗性負荷
122 NMOSトランジスタ
123 NMOSトランジスタ
124 NMOSトランジスタ
125 抵抗性負荷(第2の抵抗性負荷)
126 PMOSトランジスタ(第2のトランジスタ)
13  ローパスフィルタ
14  信号発生回路(第2の信号発生回路)
 以下、本発明を実施するための最良の形態について、図面を参照しながら説明する。
 (第1の実施形態)
 図1は、第1の実施形態に係る半導体装置の構成を示す。本実施形態に係る半導体装置10は、複数の内部回路11及び複数の信号発生回路12を備えている。各内部回路11及び各信号発生回路12には、パッド101及び102を通じて外部電源電圧VDD及び接地電位GNDがそれぞれ与えられる。各信号発生回路12は、パッド101に与えられる外部電源電圧VDDが半導体装置10の通常動作時にパッド101に与えられる電圧よりも高い所定の電圧に達すると、所定の論理レベルの信号Vcntを出力する。各内部回路11は、入力された信号Vcntに応じて所期の動作(例えば、テスト動作など)をする。
 図2は、一実施形態に係る信号発生回路12の回路構成を示す。当該信号発生回路12は、抵抗性負荷121及びNMOSトランジスタ122で構成することができる。抵抗性負荷121の一端にはパッド101を通じて外部電源電圧VDDが与えられる。抵抗性負荷121は、抵抗素子のほかPMOSトランジスタのチャネル抵抗などを用いて実現することができる。NMOSトランジスタ122のソースにはパッド102を通じて接地電位GNDが与えられ、ドレインは抵抗性負荷121の他端に接続され、ゲートにはパッド101を通じて外部電源電圧VDDが与えられる。抵抗性負荷121とNMOSトランジスタ122との接続点の電圧が信号Vcntとなる。なお、NMOSトランジスタ122として、他の論理回路を構成する通常のNMOSトランジスタよりも閾値電圧が高いもの、具体的には、閾値電圧が上述の所定の電圧相当であるものを使用する。
 図3のグラフを参照しながら図2の信号発生回路12の動作について説明する。外部電源電圧VDDがゼロから徐々に上昇していき、電圧VDDがNMOSトランジスタ122の閾値電圧に達するまではNMOSトランジスタ122はオフ状態である。したがって、信号Vcntは電圧VDDに一致し、論理レベル“H”となる。さらに電圧VDDが上昇して閾値電圧を超えると、NMOSトランジスタ122がターンオンする。これにより、信号Vcntは接地電位GND、すなわち、論理レベル“L”となる。その後、電圧VDDが降下して閾値電圧を下回ると、NMOSトランジスタ122がターンオフする。これにより、信号Vcntは電圧VDDに一致し、論理レベル“H”となる。そして、電圧VDDが通常動作時電圧となった定常状態では、NMOSトランジスタ122はオフ状態にあるため、貫通電流が流れない。
 NMOSトランジスタ122として、閾値電圧が他の論理回路を構成する通常のNMOSトランジスタと同等のものを使用する場合には、信号発生回路12を次のように構成するとよい。図4は、別実施形態に係る信号発生回路12の回路構成を示す。当該信号発生回路12は、図2の信号発生回路12に、NMOSトランジスタ122と接地電位GNDとの間にダイオード接続されたNMOSトランジスタ123及び124を挿入したものである。NMOSトランジスタ122と接地電位GNDとの間に挿入するNMOSトランジスタの個数を適宜調整することで、当該信号発生回路12もまた図3のグラフで示したように動作する。
 外部電源電圧VDDが上述の所定の電圧に達したときに信号発生回路12から論理レベル“H”の信号Vcntを出力するには、図2又は図4の信号発生回路12の出力側にインバータ回路を設けるとよい。あるいは、次のように信号発生回路12を構成してもよい。図5は、別実施形態に係る信号発生回路12の回路構成を示す。当該信号発生回路12は、図2の信号発生回路12に、抵抗性負荷125及びPMOSトランジスタ126を追加したものである。抵抗性負荷125の一端にはパッド102を通じて接地電位GNDが与えられる。抵抗性負荷125は、抵抗素子のほかNMOSトランジスタのチャネル抵抗などを用いて実現することができる。PMOSトランジスタ126のソースにはパッド101を通じて外部電源電圧VDDが与えられ、ドレインは抵抗性負荷125の他端に接続され、ゲートは抵抗性負荷121とNMOSトランジスタ122との接続点に接続されている。抵抗性負荷125とPMOSトランジスタ126との接続点の電圧が信号Vcntとなる。
 図6のグラフを参照しながら図5の信号発生回路12の動作について説明する。外部電源電圧VDDがゼロから徐々に上昇していき、電圧VDDがNMOSトランジスタ122の閾値電圧に達するまではPMOSトランジスタ126のゲートに論理レベル“H”の電圧が印加されるためPMOSトランジスタ126はオフ状態である。したがって、信号Vcntは接地電位GND、すなわち、論理レベル“L”となる。さらに電圧VDDが上昇して閾値電圧を超えると、PMOSトランジスタ126のゲートに論理レベル“L”の電圧が印加されるためPMOSトランジスタ126がターンオンする。これにより、信号Vcntは電圧VDDに一致し、論理レベル“H”となる。その後、電圧VDDが降下して閾値電圧を下回ると、PMOSトランジスタ126のゲートに論理レベル“H”の電圧が印加されるためPMOSトランジスタ126はターンオフする。これにより、信号Vcntは接地電位GND、すなわち、論理レベル“L”となる。その後の定常状態では、NMOSトランジスタ122及びPMOSトランジスタ126はいずれもオフ状態にあるため、貫通電流が流れない。
 信号Vcntは、半導体装置10をスキャンテストモードやバーンインテストモードなどに切り替えるのに使用することができる。例えば、信号Vcntをバーンインテストモードへの切り替えに使用する場合には、通常動作時電圧とバーンインテスト時電圧との間の所定の電圧で信号Vcntが発生するように信号発生回路12を構成する。これにより、半導体装置10のバーンインテストの際に、半導体装置10に外部電源電圧VDDとしてバーンインテスト時電圧を与えることで、半導体装置10をバーンインテストモードに切り替えることができる。また、半導体装置10が、通常よりも高めの外部電源電圧VDDを与えることにより動作周波数を上昇させたり、特定の内部回路をアクティブにしたりといった高級モードに対応している場合には、信号Vcntは、そのような高級モードを選択する信号として使用することができる。
 また、信号Vcntは、半導体装置10のリセット信号としても使用可能である。図7は、信号Vcntをリセット信号として使用する場合における、外部電源電圧VDDとリセット信号Vcntとの関係を示す。半導体装置10の起動時に内部回路12をリセットするには、電圧VDDを閾値電圧よりも高くする。これにより、電圧VDDが閾値電圧よりも高くなっている間、リセット信号Vcntは論理レベル“H”となり、内部回路11がリセットされる。その後、電圧VDDを通常動作時電圧まで降下させると、リセット信号Vcntは論理レベル“L”となり、内部回路11のリセットが解除される。通常動作時に内部回路11をリセットする場合も同様に、電圧VDDを上昇させて閾値電圧よりも高くする。これにより、電圧VDDが閾値電圧よりも高くなっている間、内部回路11がリセットされる。その後、電圧VDDを通常動作時電圧まで降下させると内部回路11のリセットが解除される。
 以上、本実施形態によると、半導体装置10に与えられる外部電源電圧VDDを制御することで、モード切り替え制御やリセット制御のための信号Vcntを半導体装置10内部で生成することができる。これにより、信号Vcntを外部入力するためのパッドが不要となり、パッド数が削減される。また、半導体装置10が定常状態にあるときには信号発生回路12に貫通電流が流れないため、消費電力を増大させることもない。また、内部回路12ごとに信号発生回路12を配置することで、大量の配線リソースやバッファなどが削減でき、配線リソースを他の用途に使用することができる。信号発生回路12を多数配置しても、信号発生回路12は極めて簡単な構成で実現できるため、半導体装置10のチップサイズが特に増大するものでもない。
 なお、図2、図4及び図5の各信号発生回路12において各MOSトランジスタをバイポーラトランジスタにしてもよい。
 (第2の実施形態)
 図8は、第2の実施形態に係る半導体装置の構成を示す。本実施形態に係る半導体装置10は、第1の実施形態に係る半導体装置10における各内部回路11と各信号発生回路12との間にローパスフィルタ13を挿入したものである。すなわち、ローパスフィルタ13は、信号発生回路12から出力される信号Vcntの高周波成分を遮断する。ローパスフィルタ13は、例えば、抵抗素子と容量素子とで構成することができる。本実施形態によると、ノイズなどの影響で外部電源電圧VDDが瞬時的に高くなり、信号Vcntがばたついたとしても、内部回路12にはノイズなどに影響されない安定した信号を入力することができる。
 (第3の実施形態)
 図9は、第3の実施形態に係る半導体装置の構成を示す。本実施形態に係る半導体装置10は、第1の実施形態に係る半導体装置10を、1個の信号発生回路12から各内部回路11に信号Vcntを入力するように変形したものである。このように、信号Vcntを伝達する配線を引き回すことにより、配線の寄生抵抗及び寄生容量によってローパスフィルタが構成され、第2の実施形態と同等の効果が得られる。
 また、本実施形態に係る半導体装置10は、信号Vcntを装置外部に出力するためのパッド103を備えている。パッド103は電源電圧モニタとして使用することができる。例えば、半導体装置10を上述の高級モードで動作させる場合、半導体装置10に高級モードで必要な外部電源電圧VDDが与えられているか否かを外部から確認する目的でパッド101の電圧を測定しようとしても、内部回路11における電圧降下までは測定することができないため、半導体装置10が高級モードで動作しているか否かを知ることができない。これに対して、パッド103から出力される信号を観測することで、半導体装置10が高級モードで動作中か否かを容易に知ることができる。なお、他の実施形態に係る半導体装置10にパッド103を設けてもよい。
 (第4の実施形態)
 図10は、第4の実施形態に係る半導体装置の構成を示す。本実施形態に係る半導体装置10は、複数の内部回路11及び2種類の信号発生回路12及び14を備えている。各内部回路11及び信号発生回路12及び14には、パッド101及び102を通じて外部電源電圧VDD及び接地電位GNDがそれぞれ与えられる。信号発生回路12は、パッド101に与えられる外部電源電圧VDDが半導体装置10の通常動作時にパッド101に与えられる電圧よりも高い所定の電圧に達すると、所定の論理レベルの信号Vcntを出力する。信号発生回路14は、パッド101に与えられる外部電源電圧VDDが上記所定の電圧よりも高い電圧に達すると、所定の論理レベルの信号Vcnt2を出力する。各内部回路11は、入力された信号Vcnt及びVcnt2に応じて所期の動作(例えば、テスト動作など)をする。なお、信号発生回路12及び14の具体的回路構成は、図2、図4及び図5に示したとおりである。
 図11のグラフを参照しながら信号発生回路12及び14の動作について説明する。図11(a)は信号発生回路12の動作を示す。図11(b)は信号発生回路14の動作を示す。なお、信号発生回路12及び14は、いずれも図5に示した構成であるとする。外部電源電圧VDDがゼロから徐々に上昇していき、電圧VDDが信号発生回路12におけるNMOSトランジスタ122の閾値電圧(低閾値電圧)に達するまでは信号発生回路12及び14のそれぞれにおけるPMOSトランジスタ126のゲートに論理レベル“H”の電圧が印加されるためこれらPMOSトランジスタ126はオフ状態である。したがって、信号Vcnt及びVcnt2はいずれも接地電位GND、すなわち、論理レベル“L”となる。さらに電圧VDDが上昇して低閾値電圧を超えると、信号発生回路12におけるPMOSトランジスタ126のゲートに論理レベル“L”の電圧が印加されるためPMOSトランジスタ126がターンオンする。これにより、信号Vcntは電圧VDDに一致し、論理レベル“H”となる。一方、電圧VDDが信号発生回路14におけるNMOSトランジスタ122の閾値電圧(高閾値電圧)に達するまでは信号発生回路14におけるPMOSトランジスタ126のゲートに論理レベル“H”の電圧が印加され続けるためPMOSトランジスタ126はオフ状態のままである。したがって、信号Vcnt2は論理レベル“L”のままである。さらに電圧VDDが上昇して高閾値電圧を超えると、信号発生回路14におけるPMOSトランジスタ126のゲートに論理レベル“L”の電圧が印加されるためPMOSトランジスタ126がターンオンする。これにより、信号Vcnt2は電圧VDDに一致し、論理レベル“H”となる。
 その後、電圧VDDが降下して高閾値電圧を下回ると、信号発生回路14におけるPMOSトランジスタ126のゲートに論理レベル“H”の電圧が印加されるためPMOSトランジスタ126はターンオフする。これにより、信号Vcnt2は接地電位GND、すなわち、論理レベル“L”となる。一方、電圧VDDが低閾値電圧を下回るまでは信号発生回路12におけるPMOSトランジスタ126のゲートに論理レベル“L”の電圧が印加され続けるためPMOSトランジスタ126はオン状態のままである。したがって、信号Vcntは論理レベル“H”のままである。さらに電圧VDDが降下して低閾値電圧を下回ると、信号発生回路12におけるPMOSトランジスタ126のゲートに論理レベル“H”の電圧が印加されるためPMOSトランジスタ126はターンオフする。これにより、信号Vcntは接地電位GND、すなわち、論理レベル“L”となる。
 以上、本実施形態によると、半導体装置10に与えられる外部電源電圧VDDを細かく制御することで、2種類の信号Vcnt及びVcnt2を半導体装置10内部で生成することができる。これにより、信号Vcnt及びVcnt2を外部入力するためのパッドが不要となり、第1の実施形態よりも多くのパッド数が削減される。
 なお、さらに多くの種類の信号発生回路を設けて外部電源電圧VDDをさらに細かく制御することで、3種類以上の信号を装置内部で生成することができる。
 (第5の実施形態)
 図12は、第5の実施形態に係る半導体装置の構成を示す。本実施形態に係る半導体装置10は、複数の内部回路11及び2種類の信号発生回路12及び14を備えている。信号発生回路12には、パッド101及び102を通じて外部電源電圧VDD及び接地電位GNDがそれぞれ与えられる。信号発生回路12は、パッド101に与えられる外部電源電圧VDDが半導体装置10の通常動作時にパッド101に与えられる電圧よりも高い所定の電圧に達すると、所定の論理レベルの信号Vcntを出力する。一方、信号発生回路14には、パッド104及び102を通じて外部電源電圧VDD2及び接地電位GNDがそれぞれ与えられる。信号発生回路14は、パッド104に与えられる外部電源電圧VDD2が半導体装置10の通常動作時にパッド104に与えられる電圧よりも高い所定の電圧に達すると、所定の論理レベルの信号Vcnt2を出力する。各内部回路11には、パッド102を通じて接地電位GNDが共通に与えられ、パッド101及び104のいずれか一方を通じて外部電源電圧VDD及びVDD2のいずれか一方が与えられる。各内部回路11は、入力された信号Vcnt及びVcnt2に応じて所期の動作(例えば、テスト動作など)をする。なお、異電源間のレベルシフト回路については表示を省略している。
 信号発生回路12及び14の具体的回路構成は、図2、図4及び図5に示したとおりである。ただし、外部電源電圧VDD及びVDD2が互いに独立したものであるから、信号発生回路12及び14のそれぞれにおけるNMOSトランジスタ122の閾値電圧もまた互いに独立に設定すればよい。
 以上、本実施形態によると、半導体装置10に与えられる2種類の外部電源電圧VDD及びVDD2を互いに独立に制御することで、2種類の信号Vcnt及びVcnt2を半導体装置10内部で互いに独立に生成することができる。これにより、信号Vcnt及びVcnt2を外部入力するためのパッドが不要となり、パッド数が削減される。
 本発明に係る半導体装置は、リセット信号やモード信号として使用可能な信号を半導体装置内部で任意のタイミングで生成して半導体装置のパッド数を削減することができるため、小型かつ低消費電力が求められる電子機器用に有用である。

Claims (11)

  1. 外部電源電圧を受けるための第1のパッドと、接地電位を受けるための第2のパッドとを備えた半導体装置であって、
     前記第1のパッドに与えられる電圧が当該半導体装置の通常動作時に前記第1のパッドに与えられる電圧よりも高い所定の電圧に達したとき、所定の論理レベルの信号を出力する信号発生回路を備えた
    ことを特徴とする半導体装置。
  2. 請求項1に記載の半導体装置において、
     前記信号発生回路は、
      前記第1のパッドを通じて一端に前記外部電源電圧が与えられる抵抗性負荷と、
      前記第2のパッドを通じてソース又はエミッタに接地電位が与えられ、ドレイン又はコレクタが前記抵抗性負荷の他端に接続され、前記第1のパッドを通じてゲート又はベースに前記外部電源電圧が与えられ、閾値電圧が前記所定の電圧相当であるトランジスタとを有し、
      前記抵抗性負荷と前記トランジスタとの接続点の電圧を前記信号として出力する
    ことを特徴とする半導体装置。
  3. 請求項2に記載の半導体装置において、
     前記信号発生回路は、
      前記第2のパッドを通じて一端に前記接地電位が与えられる第2の抵抗性負荷と、
      前記第1のパッドを通じてソース又はエミッタに前記外部電源電圧が与えられ、ドレイン又はコレクタが前記第2の抵抗性負荷の他端に接続され、ゲート又はベースが前記抵抗性負荷と前記トランジスタとの接続点に接続された第2のトランジスタとを有し、
      前記抵抗性負荷と前記トランジスタとの接続点に代えて前記第2の抵抗性負荷と前記第2のトランジスタとの接続点の電圧を前記信号として出力する
    ことを特徴とする半導体装置。
  4. 請求項1に記載の半導体装置において、
     前記信号発生回路は、
      前記第1のパッドを通じて一端に前記外部電源電圧が与えられる抵抗性負荷と、
      前記抵抗性負荷の他端と前記第2のパッドを通じて与えられる前記接地電位との間で直列接続された複数のトランジスタとを有し、
      前記抵抗性負荷と前記複数のトランジスタとの接続点の電圧を前記信号として出力するものであり、
     前記複数のトランジスタのうち、いずれか一つは、ドレイン又はコレクタが前記抵抗性負荷の他端に接続され、前記第1のパッドを通じてゲート又はベースに前記外部電源電圧が与えられるものであり、その他のものは、ダイオード接続されており、そのうちのいずれか一つは、前記第2のパッドを通じてソース又はエミッタに接地電位が与えられるものである
    ことを特徴とする半導体装置。
  5. 請求項1に記載の半導体装置において、
     前記第1のパッドに与えられる電圧が前記所定の電圧よりも高い電圧に達したとき、所定の論理レベルの信号を出力する第2の信号発生回路を備えた
    ことを特徴とする半導体装置。
  6. 請求項1に記載の半導体装置において、
     第2の外部電源電圧を受けるための第3のパッドと、
     前記第3のパッドに与えられる電圧が当該半導体装置の通常動作時に前記第3のパッドに与えられる電圧よりも高い所定の電圧に達したとき、所定の論理レベルの信号を出力する第2の信号発生回路を備えた
    ことを特徴とする半導体装置。
  7. 請求項1から4のいずれか一つに記載の半導体装置において、
     前記信号発生回路から出力される信号の高周波成分を遮断するローパスフィルタを備えた
    ことを特徴とする半導体装置。
  8. 請求項1から4のいずれか一つに記載の半導体装置において、
     前記信号発生回路から出力される信号を当該半導体装置外部に出力するための第3のパッドを備えた
    ことを特徴とする半導体装置。
  9. 請求項1から4のいずれか一つに記載の半導体装置において、
     前記信号発生回路から出力される信号に応じて動作モードを切り替える
    ことを特徴とする半導体装置。
  10. 請求項1から4のいずれか一つに記載の半導体装置において、
     前記信号発生回路から出力される信号に応じて内部回路をリセットする
    ことを特徴とする半導体装置。
  11. 請求項1に記載の半導体装置のリセット方法であって、
     前記第1のパッドに前記所定の電圧よりも高い電圧を与えて前記信号発生回路から前記信号を出力させることで内部回路をリセットする
    ことを特徴とする半導体装置のリセット方法。
PCT/JP2008/002490 2008-02-06 2008-09-09 半導体装置及びそのリセット方法 Ceased WO2009098738A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2009519722A JPWO2009098738A1 (ja) 2008-02-06 2008-09-09 半導体装置及びそのリセット方法
US12/520,669 US20100327915A1 (en) 2008-02-06 2008-09-09 Semiconductor device and method for resetting the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008026876 2008-02-06
JP2008-026876 2008-02-06

Publications (1)

Publication Number Publication Date
WO2009098738A1 true WO2009098738A1 (ja) 2009-08-13

Family

ID=40951827

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/002490 Ceased WO2009098738A1 (ja) 2008-02-06 2008-09-09 半導体装置及びそのリセット方法

Country Status (4)

Country Link
US (1) US20100327915A1 (ja)
JP (1) JPWO2009098738A1 (ja)
CN (1) CN101622704A (ja)
WO (1) WO2009098738A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112671392A (zh) * 2020-12-24 2021-04-16 中国人民解放军国防科技大学 一种用于高电平复位电路的抗单粒子瞬态缓冲器
CN112769429A (zh) * 2020-12-24 2021-05-07 中国人民解放军国防科技大学 一种用于低电平复位电路的抗单粒子瞬态缓冲器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09181586A (ja) 1995-12-21 1997-07-11 Fujitsu Ltd リセット信号発生回路
JP2001237686A (ja) * 2000-02-25 2001-08-31 Nec Microsystems Ltd 半導体集積回路
JP2003297932A (ja) * 2002-03-29 2003-10-17 Toshiba Corp 半導体装置
JP2004159111A (ja) * 2002-11-06 2004-06-03 Oki Electric Ind Co Ltd 高電圧検出回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03283562A (ja) * 1990-03-30 1991-12-13 Sony Corp 半導体集積回路装置
JP2830799B2 (ja) * 1995-10-25 1998-12-02 日本電気株式会社 半導体集積回路装置
US5778238A (en) * 1996-06-19 1998-07-07 Microchip Technology Incorporated Power-down reset circuit
US6335646B1 (en) * 1999-04-28 2002-01-01 Oki Electric Industry Co., Ltd. Power-on reset circuit for generating a reset pulse signal upon detection of a power supply voltage
JP4025286B2 (ja) * 2003-12-26 2007-12-19 東芝マイクロエレクトロニクス株式会社 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09181586A (ja) 1995-12-21 1997-07-11 Fujitsu Ltd リセット信号発生回路
JP2001237686A (ja) * 2000-02-25 2001-08-31 Nec Microsystems Ltd 半導体集積回路
JP2003297932A (ja) * 2002-03-29 2003-10-17 Toshiba Corp 半導体装置
JP2004159111A (ja) * 2002-11-06 2004-06-03 Oki Electric Ind Co Ltd 高電圧検出回路

Also Published As

Publication number Publication date
JPWO2009098738A1 (ja) 2011-05-26
US20100327915A1 (en) 2010-12-30
CN101622704A (zh) 2010-01-06

Similar Documents

Publication Publication Date Title
US7199623B2 (en) Method and apparatus for providing a power-on reset signal
US20170221879A1 (en) Electrostatic discharge protection circuit with leakage current reduction and associated electrostatic discharge protection method
US6791391B2 (en) Level shifting circuit
JP2006121654A (ja) レベル変換回路
JP4939655B2 (ja) デジタル回路内の電力消費量を低減させる補償技法
CN101026156A (zh) 半导体器件
US7659748B2 (en) Electronic device and integrated circuit
US20090115505A1 (en) Semiconductor device with controllable decoupling capacitor
WO2009098738A1 (ja) 半導体装置及びそのリセット方法
JP5838743B2 (ja) 半導体装置及びそれを用いた電子機器
JP4404589B2 (ja) ヒューズ回路
US7514960B2 (en) Level shifter circuit
JP2008177755A (ja) レベルシフト回路およびそれを用いた半導体装置
CN100536334C (zh) 用于输入/输出驱动器的加电控制的系统与方法
JP2011035271A (ja) 電圧変動削減回路および半導体装置
JP2009124537A (ja) シュミット回路
US7595662B2 (en) Transmission/reception apparatus for differential signals
JP4104634B2 (ja) 半導体装置
US20070008004A1 (en) Apparatus and methods for low-power routing circuitry in programmable logic devices
JP2006303300A (ja) 半導体装置及びその製造方法
JP2008298630A (ja) 半導体集積回路
JP2013024777A (ja) 半導体集積回路のテストボード
CN1945831B (zh) 半导体集成电路
US8030958B2 (en) System for providing a reference voltage to a semiconductor integrated circuit
KR20100052295A (ko) 반도체 메모리 장치의 주변회로전압 구동회로

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200880003256.0

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2009519722

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 12520669

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2008872045

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08872045

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 08872045

Country of ref document: EP

Kind code of ref document: A1