[go: up one dir, main page]

WO2005088591A1 - ガンマ補正回路、表示パネル及びそれらを備える表示装置 - Google Patents

ガンマ補正回路、表示パネル及びそれらを備える表示装置 Download PDF

Info

Publication number
WO2005088591A1
WO2005088591A1 PCT/JP2005/004641 JP2005004641W WO2005088591A1 WO 2005088591 A1 WO2005088591 A1 WO 2005088591A1 JP 2005004641 W JP2005004641 W JP 2005004641W WO 2005088591 A1 WO2005088591 A1 WO 2005088591A1
Authority
WO
WIPO (PCT)
Prior art keywords
gamma correction
color
correction circuit
data
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2005/004641
Other languages
English (en)
French (fr)
Inventor
Kenichi Nakata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Publication of WO2005088591A1 publication Critical patent/WO2005088591A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
    • H04N9/69Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits for modifying the colour signals by gamma correction
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information

Definitions

  • the present invention relates to a gamma correction circuit and a display panel. Further, the present invention relates to a display device such as a liquid crystal display device including a gamma correction circuit and a display panel. Background art
  • a display panel of a display device such as a liquid crystal display device has a non-linear correlation between an applied voltage of a display element and luminance, that is, a gamma characteristic.
  • Figure 5 shows general gamma characteristics.
  • a solid line curve A in FIG. 5 shows the characteristics of the liquid crystal display element when the image voltage (for example, V or V) is directly applied without correction (gamma correction) (that is, gamma characteristics).
  • the horizontal axis represents the applied voltage
  • the vertical axis represents the relative luminance (that is, the light transmittance of the liquid crystal).
  • the image voltage for example, V or V
  • a corrected image obtained by gamma-correcting the image voltage (for example, V or V) so that the image voltage and the luminance are along a dashed straight line B having a linear correlation.
  • Voltage e.g. VI or V
  • FIG. 6 shows a liquid crystal display device including a gamma correction circuit similar to that of Patent Document 4.
  • This liquid crystal display device 101 has a gun for outputting gamma correction setting voltages VI to VI.
  • the source driver 6 outputs the corrected image voltage Vo as an applied voltage to the display panel 107 described below for each source line, the display panel 107, the gate driver 8 that drives the gate lines of the display panel 107, the gamma Non-volatile memory for storing correction data 1 09, including.
  • the gamma correction circuit 105a converts serial gamma correction data, which is also input via the input terminal SD, into digital data corresponding to the gamma correction setting voltages VI to VI.
  • a gamma correction data output circuit 11 la for converting and outputting L-bit (for example, 10-bit) parallel gamma correction data, and m (for example, 9) registers 12 for inputting and holding the parallel gamma correction data To 12 and the data output from registers 12 to 12
  • Buffers 14 to 14 which output gamma correction setting voltages VI to VI. Also
  • the gamma correction data output circuit llla stores the gamma correction data in the nonvolatile memory 109, and retrieves the data from the nonvolatile memory 109 as needed.
  • the source driver 6 uniformly compensates between adjacent voltages (for example, between VI and VI) in the gamma correction set voltage VI to VI which is the output of the gamma correction circuit 105a by m resistors.
  • a resistance ladder 15 that generates an interpolation voltage by using the gamma correction setting voltages VI to VI or an image voltage V corrected by selecting those interpolation voltages according to the n-bit image data Di.
  • the display panel 107 to which the corrected image voltage Vo is input has 2 n gradations. That is, if n is 8, the gray scale of the display panel 107 is 256.
  • the value of m is calculated as 2 n / (m-1). That is, if n is 8 and m is 9, m 'is 32.
  • the corrected image voltage Vo is a voltage equal to VI
  • the corrected image voltage Vo is the center voltage between VI and VI. .
  • the display on the display panel 107 is checked in real time, and the gamma correction setting voltages VI to VI are adjusted by inputting serial gamma correction data to the gamma correction circuit 105a from the outside via the input terminal SD. It is adjusted to become. Once the adjustment is complete
  • the gamma correction data in the adjustment completed state is stored in the non-volatile memory 109, and thereafter, the gamma correction data stored in the non-volatile memory 109 is used.
  • FIG. 7 shows a liquid crystal display device having the same components as the other embodiments in Patent Document 4.
  • This liquid crystal display device 102 is substantially the same as the liquid crystal display device 101 described above. It includes a source driver 6, a display panel 107, a gate driver 8, and a nonvolatile memory 109 having the same circuit configuration or the same structure, and includes a gamma correction circuit 105b having a different configuration from the gamma correction circuit 105a instead of the gamma correction circuit 105a.
  • the gamma correction circuit 105b includes a gamma correction data output circuit 11 lb and two sets of m registers 12 that hold data corresponding to odd-numbered Z-even numbers of horizontal lines (horizontal scanning lines) of the display panel 107. a to 12a, 12b to 12b
  • Horizontal synchronization which is a synchronization signal of horizontal lines of the display panel 107
  • the signal HS is input, and the selectors 117 to 117 are selected according to the odd number Z even number of the horizontal line.
  • the gamma correction circuit 105b uses the functions of the gamma correction circuit 105a to generate gamma correction setting voltages VI to VI according to the odd-numbered Z even-numbered horizontal lines.
  • FIG. 8 shows a liquid crystal display device having components similar to those of the other embodiments in Patent Document 4.
  • the liquid crystal display device 103 includes a source driver 6, a display panel 107, a gate driver 8, and a nonvolatile memory 109 having substantially the same circuit configuration or the same structure as the liquid crystal display devices 101 and 102, and performs gamma correction.
  • a gamma correction circuit 105c having a different configuration from that of the circuits 105a and 105b is included.
  • the gamma correction circuit 105c includes a gamma correction data output circuit 111b, and two sets of m registers 12a to 12a, 12b to 12b that hold data corresponding to odd-numbered Z-even-numbered horizontal lines. Directly to them
  • Selectors 117 to 1 for switching and selecting one of the sets and outputting the same to buffers 14 to 14 described later.
  • This gamma correction circuit 105c It includes a control circuit 118 and the knockers 14 to 14. This gamma correction circuit 105c
  • the correction circuit 105b Similar to the correction circuit 105b, for example, it is suitable for a driving method of a line inversion method in which the polarity of the upper and lower horizontal lines is inverted, but gamma correction setting is further performed according to the odd number z even number of the horizontal line. Since the voltages VI to VI can be changed, the display panel 10
  • Patent Document 1 Japanese Patent Application Laid-Open No. 10-108040
  • Patent Document 2 JP-A-11 32237
  • Patent Document 3 US Pat. No. 5,796,384
  • Patent Document 4 Japanese Patent Application No. 2002-326266 (Japanese Patent Application Laid-Open No. 2004-165749;)
  • a display panel of a color liquid crystal display device has a plurality of display elements arranged two-dimensionally for each color of RGB, and R (red) and G (green) are arranged in a column direction. , B are arranged in stripes in the order of blue (blue).
  • FIG. 2B is a circuit diagram corresponding to the array diagram of FIG. The display elements in one row are connected to one gate line Gi (or Gi or the like), and are provided in the order of R, G, and B colors. Display element in one column
  • the present invention has been made in view of the above circumstances, and an object of the present invention is to provide a gamma correction circuit capable of adjusting the color balance of a display panel, a display panel, and a display device including the same. To provide.
  • a gamma correction circuit is a gamma correction circuit that outputs a gamma correction setting voltage to correct an image voltage according to a non-linear correlation between a voltage applied to a display element and luminance.
  • There is a gamma correction data output circuit that outputs a plurality of gamma correction data for each of the RGB colors, a plurality of registers that inputs and holds a plurality of gamma correction data, and the data of the plurality of registers to analog voltages.
  • a plurality of DZA converters for converting and outputting a gamma correction setting voltage.
  • the gamma correction data output circuit of the gamma correction circuit desirably outputs a plurality of gamma correction data input from outside for each of RGB colors at the time of gamma correction setting voltage adjustment, and adjusts the gamma correction setting voltage. Is for extracting and outputting a plurality of gamma correction data for each color of RGB from the non-volatile memory.
  • the gamma correction data output circuit of the gamma correction circuit outputs a plurality of gamma correction data for each of the RGB colors sequentially in accordance with the horizontal synchronization signal of the display panel.
  • the plurality of registers of the gamma correction circuit are provided for each color of RGB, and the data of the plurality of registers of each color are sequentially selected by the horizontal synchronization signal of the display panel, and the DZA conversion is performed. Entered in ⁇ .
  • the plurality of registers and the plurality of DZA converters of the gamma correction circuit are provided for each color of RGB, and the gamma correction setting voltage of each color is sequentially selected by the horizontal synchronization signal of the display panel. Is output.
  • a plurality of display elements are arranged two-dimensionally for each of RGB colors, and a source is supplied to a plurality of display elements connected to a selected gate line.
  • a display device includes the above-described gamma correction circuit according to a preferred embodiment of the present invention, a gamma correction setting voltage corresponding to the input of image data, and a corresponding gamma correction setting voltage.
  • a source driver for outputting a corrected image voltage by selecting the interpolation voltage of the above, a gate line driven by a gate driver, and the corrected image voltage of the source driver being input to the source line.
  • Another embodiment And the above-described display panel.
  • the gamma correction circuit is provided with a gamma correction data output circuit that outputs a plurality of gamma correction data for each of the RGB colors.
  • gamma correction can be performed for each of the RGB colors.
  • the color balance of the display panel can be adjusted.
  • a plurality of display elements having one color strength are connected to each gate line, and a gate line to which a plurality of display elements of each color are sequentially connected is selected by a horizontal synchronization signal. Therefore, the color balance can be adjusted by performing gamma correction for each of the RGB colors using this gamma correction circuit.
  • the display device including the gamma correction circuit and the display panel can display a good image without shifting to a specific color.
  • FIG. 1 is a circuit diagram of a display device according to a preferred embodiment of the present invention.
  • FIG. 2 is a view showing a display panel of the above, in which (a) is an arrangement diagram of RGB display elements and (b) is a circuit diagram corresponding thereto.
  • FIG. 3 is a circuit diagram of a display device according to another preferred embodiment of the present invention.
  • FIG. 4 is a circuit diagram of a display device according to still another preferred embodiment of the present invention.
  • FIG. 5 is a diagram showing general gamma characteristics.
  • FIG. 6 is a circuit diagram of a display device of the background art.
  • FIG. 7 is a circuit diagram of another display device of the background art.
  • FIG. 8 is a circuit diagram of still another display device of the background art.
  • FIG. 9 shows a color display panel of the background art, where (a) is an arrangement diagram of RGB display elements and (b) is a circuit diagram corresponding thereto.
  • FIG. 1 is a circuit diagram of a liquid crystal display device 1 according to a preferred embodiment of the present invention.
  • the liquid crystal display device 1 includes a gamma correction circuit 5a that outputs gamma correction setting voltages VI to VI for correcting an image voltage according to a nonlinear correlation between an applied voltage of a liquid crystal display element and luminance.
  • n-bit (eg, 8-bit) image data Di and input the corresponding gamma correction setting voltages VI to VI or their interpolation voltages to select the corrected image power Di.
  • a source driver 6 that outputs a voltage Vo as an applied voltage to a display panel 7 described below for each source line, a display panel 7 having a color liquid crystal display element, and a gate driver 8 that drives a gate line of the display panel 7. And a nonvolatile memory 9 for storing gamma correction data.
  • the source driver 6 and the gate driver 8 have substantially the same circuit configuration as the liquid crystal display device 101 described above.
  • the gamma correction circuit 5a converts serial gamma correction data sequentially input for each color of RGB via the external force input terminal SD into gamma correction setting voltages VI to VI.
  • a gamma correction data output circuit 11a that converts L-bit (eg, 10-bit) parallel gamma correction data that is 1 m digital data and outputs the converted data.
  • M for example, 9 registers 12 to 12 for inputting and holding data, and registers 12 to 12
  • the gamma correction data output circuit 11a provides a gamma correction setting
  • serial gamma correction data that is input sequentially is converted to parallel gamma correction data and output to registers 12 through 12, and the gamma correction data for each RGB color is converted.
  • the gamma correction data stored in the non-volatile memory 9 is extracted for each of the RGB colors in order, and output to the registers 12 to 12.
  • the display panel 7 has a plurality of display elements two-dimensionally arranged for each of the RGB colors, and is arranged in the row direction in a stripe shape in the order of R, G, and B colors. They are arranged.
  • FIG. 2B is a circuit diagram corresponding to the arrangement diagram of FIG. Each row, that is, each gate line Gi (or Gi, etc.) has a plurality of display elements of one color strength of RGB.
  • One column that is, one source line 3 ⁇ 4 (or 3 ⁇ 4 etc.) has R
  • the display panel 7 includes a gate line Gi (or Gi or the like) to which a plurality of display elements of each color are sequentially connected by a horizontal synchronization signal HS.
  • the R-color gamma correction setting voltages VI to VI corresponding to the gamma correction data are output.
  • You. Corrected by the gamma correction setting voltage VI to VI The R image voltage Vo is output from the source driver 6 to the display panel 7 as an applied voltage. What is important here is that, at this time, the gate line to which the R-color display element is connected in the display panel 7 is selected. That is, the R color image voltage corrected by the R color gamma correction setting voltages VI to VI corresponding to the R color gamma correction data input to the gamma correction circuit 5a is applied to the R color display element. You. And the next water
  • a plurality of G-color gamma correction data is input to the gamma correction circuit 5a in synchronization with the plane synchronization signal HS, and corrected by the corresponding G-color gamma correction setting voltages VI to VI.
  • the G color image voltage is applied to the G color display element.
  • the same operation is performed for the B color, and these operations are repeated for each of the RGB colors.
  • gamma correction is performed for each of the RGB colors, and while the display on the display panel 7 is checked in real time, the gamma correction data value of the external force is changed, and the gamma correction setting voltage VI Or VI
  • the gamma correction data in the adjustment completed state is stored in the nonvolatile memory 9, and thereafter, the gamma correction data stored in the nonvolatile memory 9 is used.
  • the gamma correction data stored in the nonvolatile memory 9 corresponds to the gamma characteristics of each of the RGB colors.
  • the storage of the gamma correction data in the nonvolatile memory 9 may be performed not only when the adjustment is completed but also every time new gamma correction data is input from an external force.
  • the gamma correction data stored in the non-volatile memory 9 is taken out for each of the RGB colors in order by the horizontal synchronization signal HS. Then, for example, when receiving the horizontal synchronization signal HS and extracting the R color gamma correction data, the data is output to the registers 12 to 12, and the DZA conversion is performed.
  • the gamma correction setting voltage VI is output as the gamma correction setting voltages VI to VI of.
  • the R-color image voltage Vo corrected by 1 m 1 to VI is output from the source driver 6 to the display panel 7 as an applied voltage.
  • the R-color display element The connected gate line is selected. Same for G and B colors The same operation is performed, and these operations are repeated for each of the RGB colors. That is, the gamma correction circuit 5a sequentially outputs the gamma correction setting voltages VI to VI for each of the RGB colors by the horizontal synchronization signal HS, and the display panel 7 is connected to the display element of that color.
  • the selected gate line is selected. As described above, gamma correction is appropriately performed for each of the RGB colors.
  • the gamma correction circuit 5a can perform gamma correction for each of the RGB colors, and thus can adjust the color balance of the display panel.
  • the display panel 7 is configured such that a plurality of display elements having one color strength are connected to each gate line, and a gate line to which a plurality of display elements of each color are sequentially connected is selected by a horizontal synchronization signal HS. Since the gamma correction circuit 5a performs gamma correction for each of the RGB colors, the color balance can be adjusted. Then, the liquid crystal display device 1 including the gamma correction circuit 5a and the display panel 7 can display a good image without shifting to a specific color.
  • the liquid crystal display device 2 is an improvement of the above-described liquid crystal display device 1 in view of reducing current consumption.
  • the liquid crystal display device 2 includes a source driver 6, a display panel 7, a gate driver 8, and a nonvolatile memory 9 having substantially the same circuit configuration or the same structure as the liquid crystal display device 1, and performs gamma correction.
  • a gamma correction circuit 5b having a different configuration from that of the circuit 5a is included instead of the circuit 5a.
  • the gamma correction circuit 5b includes a gamma correction data output circuit l ib and three sets of m registers 12 R to 12 R and 12 G to 12 G provided for each color of RGB.
  • the gamma correction circuit 5b extracts all gamma correction data for each color of RGB from the non-volatile memory 9 when the power is turned on, and stores them in three sets of registers 12R to 12R, 12R.
  • the data is sequentially selected by the horizontal synchronization signal HS and enters the DZA converters 13 to 13. Is converted to an analog voltage, and the gamma correction setting current is supplied via the buffers 14 to 14.
  • the gamma correction data stored in the nonvolatile memory 9 is taken out, that is, the access to the nonvolatile memory 9 is performed for each horizontal synchronization signal HS, whereas the access to the nonvolatile memory 9 is turned on. Only at the time, the number of times can be greatly reduced and the current consumption can be suppressed.
  • the liquid crystal display device 3 includes a source driver 6, a display panel 7, a gate driver 8, and a non-volatile memory 9, which have substantially the same circuit configuration or structure as the liquid crystal display devices 1 and 2 described above.
  • a gamma correction circuit 5c having a different configuration from them is included.
  • the gamma correction circuit 5c includes a gamma correction data output circuit l ib and three sets of m registers 12 R to 12 R, 12 R,
  • Selectors 17 to 17 for selecting and outputting to buffers 14 to 14 to be described later.
  • Selector control circuit 18 that controls switching of selectors 17 to 17 in order by the
  • the gamma correction circuit 5c extracts all gamma correction data for each color of RGB from the nonvolatile memory 9 when the power is turned on, and stores them in three sets of registers 12R to 12R, 12R.
  • the analog voltages for each of the RGB colors are sequentially selected by the horizontal synchronization signal HS, input to the buffers 14 to 14, and output as gamma correction setting voltages VI to VI.
  • the gamma correction circuit 5c can suppress the current consumption of the liquid crystal display device 3 and can switch the gamma correction setting voltage VI to VI at high speed because the voltage has already been converted to an analog voltage. Therefore, it is suitable for a display panel 7 having a high horizontal line frequency and requiring high-speed processing.
  • the D / A conversion ⁇ (DAC) If the current output capability is sufficient, the buffers 14 to 14 can be omitted.
  • the present invention is not limited to the above-described embodiment, and various design changes can be made within the scope of the claims.
  • the liquid crystal display device has been described.
  • the gamma correction circuit, the display panel, and the display device of the present invention are not limited thereto, and a display device requiring gamma correction (for example, an organic EL display device) It is possible to apply to

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Picture Signal Circuits (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

 表示パネルの色バランスの調整を行うことができる表示装置を提供する。この表示装置1は、RGBの各色についてそれぞれ複数のガンマ補正データを出力するガンマ補正データ出力回路11aと、複数のガンマ補正データを入力して保持する複数のレジスタ121乃至12mと、複数のレジスタ121乃至12mのデータをそれぞれアナログ電圧に変換してガンマ補正設定電圧VI1乃至VImを出力する複数のD/A変換器(DAC)131乃至13mと、を含むガンマ補正回路5aと、画像データを入力し、それに対応したガンマ補正設定電圧又はそれらの補間電圧を選択することにより、補正された画像電圧を出力するソースドライバ6と、ゲートドライバ8により1色からなる複数の表示素子が接続されるゲートラインが駆動され、ソースドライバ6の補正された画像電圧がソースラインに入力される表示パネル7と、を含む。

Description

明 細 書
ガンマ補正回路、表示パネル及びそれらを備える表示装置
技術分野
[0001] 本発明は、ガンマ補正回路及び表示パネルに関する。また、ガンマ補正回路及び 表示パネルを含む液晶表示装置などの表示装置に関する。 背景技術
[0002] 一般に、液晶表示装置などの表示装置の表示パネルにおいては、表示素子の印 加電圧と輝度との間に非線形の相関関係、すなわちガンマ特性を有する。図 5に一 般的なガンマ特性を示す。図 5における実線の曲線 Aは、画像電圧 (例えば V又は V )を補正 (ガンマ補正)することなくそのまま印加電圧とした場合の液晶の表示素子 の特性 (すなわちガンマ特性)である。同図において、横軸は印加電圧、縦軸は相対 的な輝度 (すなわち液晶の光透過率)である。今、画像電圧 (例えば V又は V )をガ
1 m ンマ補正することなくそのまま印加電圧としたならば、この非線形の相関関係に従うた め、良好な画像を表示させることはできない。従って、良好な画像を表示させるため には、画像電圧と輝度が線形の相関関係である破線の直線 Bに沿うよう、画像電圧( 例えば V又は V )をガンマ補正して得られる補正された画像電圧 (例えば VI又は V
1 m 1
I )を印加電圧とすることが行われる。
[0003] このように液晶表示装置においてガンマ補正を行うガンマ補正回路として、例えば 特許文献 1、 2、及び 3に開示されたものが知られている。また、本願出願人は、これ ら特許文献に開示されたものを背景技術としたガンマ補正回路を特許文献 4におい て提案している。図 6に、特許文献 4と同様のガンマ補正回路を含む液晶表示装置を 示す。この液晶表示装置 101は、ガンマ補正設定電圧 VI乃至 VI を出力するガン
1 m
マ補正回路 105aと、 nビット(例えば 8ビット)の画像データ Diを入力し、それに対応し たガンマ補正設定電圧 VI乃至 VI又は後述するそれらの補間電圧を選択すること
1 m
により、補正された画像電圧 Voを印加電圧として後述の表示パネル 107にそのソー スライン毎に出力するソースドライバ 6と、表示パネル 107と、表示パネル 107のゲー トラインを駆動するゲートドライバ 8と、ガンマ補正データを保存する不揮発性メモリ 1 09と、を含む。
[0004] ガンマ補正回路 105aは、外部力も入力端子 SDを介して入力されるシリアルのガン マ補正データを、ガンマ補正設定電圧 VI乃至 VI に相当するデジタルデータである
1 m
Lビット (例えば 10ビット)パラレルのガンマ補正データに変換して出力するガンマ補 正データ出力回路 11 laと、そのパラレルのガンマ補正データを入力して保持する m 個(例えば 9個)のレジスタ 12乃至 12 と、レジスタ 12乃至 12 が出力するデータを
1 m 1 m
アナログ電圧に変換する、例えば 10ビットの DZA変翻 (DAC) 13乃至 13 と、 D
1 m
ZA変換器 (DAC) 13乃至 13 が出力するアナログ電圧を入力し、電流能力を上げ
1 m
てガンマ補正設定電圧 VI乃至 VI を出力するバッファ 14乃至 14 と、を含む。また
1 m 1 m
、ガンマ補正データ出力回路 l l laは、ガンマ補正データを不揮発性メモリ 109に保 存し、必要に応じて不揮発性メモリ 109から取り出す。
[0005] ソースドライバ 6は、ガンマ補正回路 105aの出力であるガンマ補正設定電圧 VI乃 至 VI において隣接する電圧の間(例えば VIと VIの間)を m,個の抵抗で均等に補 間して補間電圧を生成する抵抗ラダー 15と、 nビットの画像データ Diに従ってガンマ 補正設定電圧 VI乃至 VI又はそれらの補間電圧を選択して補正された画像電圧 V
1 m
oを出力するデコーダ 16と、を含む。補正された画像電圧 Voを入力する表示パネル 107は、 2nの階調を有することになる。すなわち、 nを 8とすれば、表示パネル 107の 階調は 256となる。また、 m,の値は 2n/ (m— 1)で求められる。すなわち、 nを 8、 mを 9とすれば、 m'は 32となる。例えば画像データ Diの値が 0ならば補正された画像電 圧 Voは VIと等しい電圧となり、画像データ Diの値が 16ならば補正された画像電圧 Voは VIと VIとの中央の電圧となる。
1 2
[0006] 調整時には、表示パネル 107の表示がリアルタイムに確認され、シリアルのガンマ 補正データを外部から入力端子 SDを介してガンマ補正回路 105aに入力することで 、ガンマ補正設定電圧 VI乃至 VI が適正になるよう調整される。調整が完了すれば
1 m
、調整完了状態のガンマ補正データは不揮発性メモリ 109に保存され、それ以降は 不揮発性メモリ 109に保存されたガンマ補正データが用いられる。
[0007] 次に、特許文献 4における他の実施形態と同様の構成要素を有した液晶表示装置 を図 7に示す。この液晶表示装置 102は、前述の液晶表示装置 101と実質的に同じ 回路構成又は同じ構造であるソースドライバ 6、表示パネル 107、ゲートドライバ 8、及 び不揮発性メモリ 109、を含み、ガンマ補正回路 105aの換わりにそれと構成が異な るガンマ補正回路 105bを含む。このガンマ補正回路 105bは、ガンマ補正データ出 力回路 11 lbと、表示パネル 107の水平ライン (水平方向走査線)の奇数番 Z偶数番 に対応するデータを保持する 2組の m個のレジスタ 12 a乃至 12 a、 12 b乃至 12 b
1 m l m と、そのどちらかの組を切換選択して後述の DZA変換器 13乃至 13 に出力するセ
1 m
レクタ 117乃至 117 と、表示パネル 107の水平ラインの同期信号である水平同期
1 m
信号 HSを入力し、水平ラインの奇数番 Z偶数番に応じてセレクタ 117乃至 117の
1 m 切換制御を行うセレクタ制御回路 118と、 DZA変 13乃至 13 と、バッファ 14
1 m 1 乃至 14 と、を含む。このガンマ補正回路 105bは、ガンマ補正回路 105aの機能に カロえて、水平ラインの奇数番 Z偶数番に応じてガンマ補正設定電圧 VI乃至 VIを
1 m 高速に変えることができるので、例えば上下の水平ラインで正負の極性を反転するラ イン反転方式の駆動方法などに好適である。
次に、特許文献 4における更に他の実施形態と同様の構成要素を有した液晶表示 装置を図 8に示す。この液晶表示装置 103は、液晶表示装置 101、 102と実質的に 同じ回路構成又は同じ構造である、ソースドライバ 6、表示パネル 107、ゲートドライ バ 8、及び不揮発性メモリ 109、を含み、ガンマ補正回路 105a、 105bの換わりにそ れと構成が異なるガンマ補正回路 105cを含む。このガンマ補正回路 105cは、ガン マ補正データ出力回路 111bと、水平ラインの奇数番 Z偶数番に対応するデータを 保持する 2組の m個のレジスタ 12 a乃至 12 a、 12 b乃至 12 bと、それらに直接に
1 m l m
接続された 2組の m個の DZA変換器 13 a乃至 13 a、 13 b乃至 13 bと、そのどち
1 m l m
らかの組を切換選択して後述のバッファ 14乃至 14 に出力するセレクタ 117乃至 1
1 m 1
17 と、水平同期信号 HSによりセレクタ 117乃至 117 の切換制御を行うセレクタ制 m 1 m
御回路 118と、ノッファ 14乃至 14 と、を含む。このガンマ補正回路 105cは、ガンマ
1 m
補正回路 105bと同様に、例えば上下の水平ラインで正負の極性を反転するライン反 転方式の駆動方法などに好適であるが、更に高速に水平ラインの奇数番 z偶数番 に応じてガンマ補正設定電圧 VI乃至 VIを変えることができるので、表示パネル 10
1 m
7の水平ラインの周波数が高いものに更に好適である。 [0009] 特許文献 1:特開平 10— 108040号公報
特許文献 2:特開平 11 32237号公報
特許文献 3:米国特許第 5796384号明細書
特許文献 4:特願 2002— 326266号(特開 2004— 165749号公報;)
発明の開示
発明が解決しょうとする課題
[0010] このように、液晶表示装置 101、 102、及び 103においては、個々の表示パネル 10 7に合わせてガンマ補正設定電圧 VI乃至 VIを調整することで適正なガンマ補正が
1 m
行われる。
[0011] ところで、近年、カラーの液晶表示装置が普及し、更なる表示の大画面化や高品質 化が求められている。カラーの液晶表示装置の表示パネルは、図 9 (a)に示すように 、 RGBの各色についてそれぞれ複数の表示素子が 2次元に配列され、列方向に R 色 (赤)、 G色 (緑)、 B色 (青)の順にストライプ状に配列されている。同図(b)は(a)の 配列図に対応する回路図である。 1つの行の表示素子は、 1つのゲートライン Gi (又 は Gi 等)に接続され、 R色、 G色、 B色の順に設けられている。 1つの列の表示素子
+ 1
は、 1つのソースライン Sj (又は Si 等)に接続され、 RGBの内の 1色力もなつている。
+ 1
[0012] そして、良好な画像の表示のためには、 RGBの各色について輝度のバランス(すな わち色バランス)を取り、特定の色にシフトしないようにする必要がある。しかし、表示 パネルを製造する際にバックライト又はカラーフィルタなどの特性ずれにより色バラン スが崩れた場合には、僅かに特定の色にシフトして例えば画像全体に青みが力るな どの現象が起こる。本願発明者は、表示の大画面化の進展をも考慮し、更なる画像 の高品質化を図るため、上記した現象を抑える表示パネルの色バランスの調整を比 較的簡単に行う手段を検討し、ガンマ補正回路と表示パネルを改良することに着目 した。
[0013] 本発明は、上記事由に鑑みてなしたもので、その目的とするところは、表示パネル の色バランスの調整を行うことができるガンマ補正回路、表示パネル及びそれらを含 む表示装置を提供することにある。
課題を解決するための手段 [0014] 本発明の望ましい実施形態に係るガンマ補正回路は、表示素子の印加電圧と輝度 との非線形の相関関係に応じて画像電圧を補正するためにガンマ補正設定電圧を 出力するガンマ補正回路であって、 RGBの各色についてそれぞれ複数のガンマ補 正データを出力するガンマ補正データ出力回路と、複数のガンマ補正データを入力 して保持する複数のレジスタと、複数のレジスタのデータをそれぞれアナログ電圧に 変換してガンマ補正設定電圧を出力する複数の DZA変換器と、を備える。
[0015] このガンマ補正回路のガンマ補正データ出力回路は、望ましくは、ガンマ補正設定 電圧調整時に RGBの各色についてそれぞれ外部から入力した複数のガンマ補正デ ータを出力し、ガンマ補正設定電圧調整後には RGBの各色についてそれぞれ複数 のガンマ補正データを不揮発性メモリから取り出して出力するものである。
[0016] 望ましくは、このガンマ補正回路のガンマ補正データ出力回路は、表示パネルの水 平同期信号により順番に RGBの各色についてそれぞれ複数のガンマ補正データを 出力する。または、望ましくは、このガンマ補正回路の前記複数のレジスタは、 RGB の各色につ 、て設けられ、表示パネルの水平同期信号により順番に各色の複数のレ ジスタのデータが選択されて DZA変^^に入力される。または、望ましくは、このガ ンマ補正回路の前記複数のレジスタ及び複数の DZA変換器は、 RGBの各色につ いて設けられ、表示パネルの水平同期信号により順番に各色のガンマ補正設定電 圧が選択されて出力される。
[0017] 本発明の望ましい別の実施形態に係る表示パネルは、 RGBの各色についてそれ ぞれ複数の表示素子が 2次元に配列され、選択されたゲートラインに接続される複数 の表示素子にソースラインの印加電圧が印加される表示パネルであって、それぞれ のゲートラインには 1色力 なる複数の表示素子が接続され、水平同期信号により順 番に各色の複数の表示素子が接続されたゲートラインが選択される。
[0018] 本発明の望ましい更に別の実施形態に係る表示装置は、本発明の望ましい実施形 態に係る上述のガンマ補正回路と、画像データを入力し、それに対応したガンマ補 正設定電圧又はそれらの補間電圧を選択することにより、補正された画像電圧を出 力するソースドライバと、ゲートドライバによりゲートラインが駆動され、ソースドライバ の補正された画像電圧がソースラインに入力される本発明の望ましい別の実施形態 に係る上述の表示パネルと、を備える。
発明の効果
[0019] 本発明の望ましい実施形態によれば、ガンマ補正回路は、 RGBの各色についてそ れぞれ複数のガンマ補正データを出力するガンマ補正データ出力回路を設けたの で、ゲートラインに 1色力もなる複数の表示素子が接続された表示パネルと共に用い られることにより、 RGBの各色についてガンマ補正をすることができる。その結果、表 示パネルの色バランスの調整を行うことができる。また、表示パネルは、それぞれのゲ 一トラインには 1色力 なる複数の表示素子が接続され、水平同期信号により順番に 各色の複数の表示素子が接続されたゲートラインが選択されるようにしたので、この ガンマ補正回路により RGBの各色についてガンマ補正をすることで、色バランスの調 整を行うことができる。そして、これらのガンマ補正回路及び表示パネルを含む表示 装置は、特定の色へのシフトがない良好な画像の表示が可能となる。
図面の簡単な説明
[0020] [図 1]本発明の望ましい実施形態に係る表示装置の回路図である。
[図 2]同上の表示パネルを示すもので、(a)は RGBの表示素子の配列図、(b)はそれ に対応する回路図である。
[図 3]本発明の望ましい他の実施形態に係る表示装置の回路図である。
[図 4]本発明の望ましい更に他の実施形態に係る表示装置の回路図である。
[図 5]—般的なガンマ特性を示す図である。
[図 6]背景技術の表示装置の回路図である。
[図 7]背景技術の他の表示装置の回路図である。
[図 8]背景技術の更に他の表示装置の回路図である。
[図 9]背景技術のカラーの表示パネルを示すもので、(a)は RGBの表示素子の配列 図、(b)はそれに対応する回路図である。
符号の説明
[0021] 1、2、3 液晶表示装置 (表示装置)
5a、 5b、 5c ガンマ補正回路
6 ソースドライノ 7 表示パネノレ
8 ゲートドライバ
9 不揮発性メモリ
l la、 l ib ガンマ補正データ出力回路
12乃至 12 ガンマ補正回路 5aにおけるレジスタ
1 m
12 R乃至 12 R ガンマ補正回路 5b、 5cにおける R色のレジスタ
1 m
12 G乃至 12 G ガンマ補正回路 5b、 5cにおける G色のレジスタ
1 m
12 B乃至 12 B ガンマ補正回路 5b、 5cにおける B色のレジスタ
1 m
13乃至 13 ガンマ補正回路 5a、 5bにおける DZA変翻
1 m
13 R乃至 13 R ガンマ補正回路 5cにおける R色の DZA変^^
1 m
13 G乃至 13 G ガンマ補正回路 5cにおける G色の DZ A変^^
1 m
13 B乃至 13 B ガンマ補正回路 5cにおける B色の DZ A変^^
1 m
発明を実施するための最良の形態
[0022] 以下、本発明の最良の実施形態を図面を参照しながら説明する。図 1は本発明の 望まし 、実施形態に係る液晶表示装置 1の回路図である。この液晶表示装置 1は、 液晶の表示素子の印加電圧と輝度との間にある非線形の相関関係に応じて画像電 圧を補正するためのガンマ補正設定電圧 VI乃至 VIを出力するガンマ補正回路 5a
1 m
と、 nビット (例えば 8ビット)の画像データ Diを入力し、それに対応したガンマ補正設 定電圧 VI乃至 VI又はそれらの補間電圧を選択することにより、補正された画像電
1 m
圧 Voを印加電圧として後述の表示パネル 7にそのソースライン毎に出力するソースド ライバ 6と、カラーの液晶の表示素子を有する表示パネル 7と、表示パネル 7のゲート ラインを駆動するゲートドライバ 8と、ガンマ補正データを保存する不揮発性メモリ 9と 、を含む。ここで、ソースドライバ 6、及びゲートドライバ 8は、前述の液晶表示装置 10 1と実質的に同じ回路構成のものである。
[0023] ガンマ補正回路 5aは、外部力 入力端子 SDを介して RGBの各色について順次入 力されるシリアルのガンマ補正データを、ガンマ補正設定電圧 VI乃至 VI に相当す
1 m るデジタルデータである Lビット(例えば 10ビット)のパラレルのガンマ補正データに変 換して出力するガンマ補正データ出力回路 11aと、そのパラレルのガンマ補正デー タを入力して保持する m個(例えば 9個)のレジスタ 12乃至 12 と、レジスタ 12乃至
1 m 1
12 が出力するデータをアナログ電圧に変換する、例えば 10ビットの DZA変翻( DAC) 13乃至 13 と、 DZA変換器 (DAC) 13乃至 13 が出力するアナログ電圧
1 m 1 m
を入力し、電流能力を上げてガンマ補正設定電圧 VI乃至 VIを出力するノ ッファ 1
1 m
4乃至 14 と、を含む。また、ガンマ補正データ出力回路 11aは、ガンマ補正設定電
1 m
圧 VI乃至 VI を調整するときに、外部カゝら入力端子 SDを介して RGBの各色につい
1 m
て順次入力されるシリアルのガンマ補正データをパラレルのガンマ補正データに変 換してレジスタ 12乃至 12 に出力するとともに、 RGBの各色についてガンマ補正デ
1 m
ータ(すなわち Rガンマ補正データ、 Gガンマ補正データ、及び Bガンマ補正データ) を不揮発性メモリ 9に保存する。そして、ガンマ補正データ出力回路 11aは、ガンマ 補正設定電圧 VI乃至 VI の調整をした後は、表示パネル 7の水平同期信号 HS〖こ
1 m
より順番に RGBの各色につ 、て不揮発性メモリ 9に保存したガンマ補正データを取り 出してレジスタ 12乃至 12 に出力する。
1 m
[0024] 表示パネル 7は、図 2 (a)に示すように、 RGBの各色についてそれぞれ複数の表示 素子が 2次元に配列され、行方向に R色、 G色、 B色の順にストライプ状に配列されて いる。同図 (b)は (a)の配列図に対応する回路図である。それぞれの行、すなわちそ れぞれのゲートライン Gi (又は Gi 等)には、 RGBの内の 1色力 なる複数の表示素
+ 1
子が接続されている。 1つの列、すなわち 1つのソースライン ¾ (又は ¾ 等)には、 R
+ 1
、 G、 Bの順に複数の表示素子が接続されている。この表示パネル 7は、水平同期信 号 HSにより順番に各色の複数の表示素子が接続されたゲートライン Gi (又は Gi 等
+ 1
)がゲートドライバ 8により選択され、その選択されたゲートライン Gi (又は Gi 等)に
+ 1 接続される複数の表示素子にソースライン ¾ (又は ¾ 等)の印加電圧が印加される
+ 1
[0025] 次に、ガンマ補正設定電圧 VI乃至 VI を調整するときと調整した後における動作
1 m
を説明する。まず、ガンマ補正設定電圧 VI乃至 VI を調整するときについて説明す
1 m
る。例えば、ガンマ補正回路 5aに水平同期信号 HSに同期して R色の複数のガンマ 補正データが入力されると、そのガンマ補正データに対応する R色のガンマ補正設 定電圧 VI乃至 VI が出力される。そのガンマ補正設定電圧 VI乃至 VI により補正 された R色の画像電圧 Voがソースドライバ 6から印加電圧として表示パネル 7に出力 される。ここで重要なのは、このとき、表示パネル 7において R色の表示素子が接続さ れたゲートラインが選択されていることである。つまり、 R色の表示素子には、ガンマ 補正回路 5aに入力された R色のガンマ補正データに対応する R色のガンマ補正設 定電圧 VI乃至 VI により補正された R色の画像電圧が印加される。そして、次の水
1 m
平同期信号 HSに同期して G色の複数のガンマ補正データがガンマ補正回路 5aに 入力され、それに対応する G色のガンマ補正設定電圧 VI乃至 VI により補正された
1 m
G色の画像電圧が G色の表示素子に印加される。 B色についても同様の動作が行わ れ、 RGBの各色についてこれらの動作が繰り返される。以上のようにして、 RGBの各 色につ 、てガンマ補正が行われ、表示パネル 7の表示がリアルタイムに確認されなが ら、外部力 のガンマ補正データ値が変えられ、ガンマ補正設定電圧 VI乃至 VI が
1 m 適正になるよう調整が行われる。
[0026] 調整が完了すれば、調整完了状態のガンマ補正データは不揮発性メモリ 9に保存 され、それ以降は不揮発性メモリ 9に保存されたガンマ補正データが用いられる。ここ で、不揮発性メモリ 9に保存されるガンマ補正データは、 RGBの各色についてのガン マ特性に対応したものとなっている。なお、ガンマ補正データの不揮発性メモリ 9への 保存は、調整完了のときだけではなぐ新たなガンマ補正データを外部力 入力する 度に行っても良い。
[0027] RGBの各色についてガンマ補正設定電圧 VI乃至 VI を調整した以降は、不揮発
1 m
性メモリ 9に保存したガンマ補正データを用いるのである力 この場合、不揮発性メモ リ 9に保存したガンマ補正データの取り出しは、水平同期信号 HSにより順番に RGB の各色について行う。そして、例えば、水平同期信号 HSを受けて R色のガンマ補正 データが取り出されると、そのデータは、レジスタ 12乃至 12 に出力され、 DZA変
1 m
^13乃至 13 によりアナログ電圧に変換され、ノ ッファ 14乃至 14 を介して R色
1 m 1 m
のガンマ補正設定電圧 VI乃至 VI として出力される。そのガンマ補正設定電圧 VI
1 m 1 乃至 VI により補正された R色の画像電圧 Voがソースドライバ 6から印加電圧として 表示パネル 7に出力され、このとき、上記調整時と同様に、表示パネル 7において R 色の表示素子が接続されたゲートラインが選択されている。 G色、 B色についても同 様の動作が行われ、 RGBの各色についてこれらの動作が繰り返される。すなわち、 水平同期信号 HSにより、ガンマ補正回路 5aは順番に RGBの各色についてガンマ 補正設定電圧 VI乃至 VI を出力し、表示パネル 7はその色の表示素子が接続され
1 m
たゲートラインが選択される。以上のようにして、 RGBの各色についてガンマ補正が 適正に行われる。
[0028] このようにして、このガンマ補正回路 5aは、 RGBの各色につ!、てガンマ補正をする ことができ、もって表示パネルの色バランスの調整を行うことができる。また、表示パネ ル 7は、それぞれのゲートラインには 1色力 なる複数の表示素子が接続され、水平 同期信号 HSにより順番に各色の複数の表示素子が接続されたゲートラインが選択 されるようにしたので、ガンマ補正回路 5aにより RGBの各色についてガンマ補正をす ることで、色バランスの調整を行うことができる。そして、このガンマ補正回路 5a及び 表示パネル 7を含む液晶表示装置 1は、特定の色へのシフトがない良好な画像の表 示が可能となる。
[0029] 次に、本発明の望ましい他の実施形態である液晶表示装置 2を図 3に基づいて説 明する。この液晶表示装置 2は、消費電流抑制の観点力 上記の液晶表示装置 1を 改良したものである。この液晶表示装置 2は、液晶表示装置 1と実質的に同じ回路構 成又は同じ構造である、ソースドライバ 6、表示パネル 7、ゲートドライバ 8、及び不揮 発性メモリ 9、を含み、ガンマ補正回路 5aの換わりにそれと構成が異なるガンマ補正 回路 5bを含む。このガンマ補正回路 5bは、ガンマ補正データ出力回路 l ibと、 RGB の各色について設けられた 3組の m個のレジスタ 12 R乃至 12 R、 12 G乃至 12 G
1 m l m
、 12 B乃至 12 Bと、そのいずれかの組を切換選択して後述の DZA変換器 13乃
1 m 1 至 13 に出力するセレクタ 17乃至 17 と、水平同期信号 HSにより順番にセレクタ 17 m 1 m
乃至 17 の切換制御を行うセレクタ制御回路 18と、 DZA変換器 13乃至 13 と、バ
1 m 1 m ッファ 14乃至 14 と、を含む。
1 m
[0030] このガンマ補正回路 5bは、電源投入時に RGBの各色について全てのガンマ補正 データを不揮発性メモリ 9から取り出し、それらを 3組のレジスタ 12 R乃至 12 R、 12
1 m l
G乃至 12 G、 12 B乃至 12 Bに保持させる。この RGBの各色について保持された
m l m
データは、水平同期信号 HSにより順番に選択されて DZA変換器 13乃至 13 に入 力され、アナログ電圧に変換され、ノ ッファ 14乃至 14を介してガンマ補正設定電
1 m
圧 VI乃至 VI として出力される。このように、この液晶表示装置 2は、上記の液晶表
1 m
示装置 1では不揮発性メモリ 9に保存したガンマ補正データの取り出し、すなわち不 揮発性メモリ 9へのアクセスが水平同期信号 HS毎に行われるのに対し、不揮発性メ モリ 9へのアクセスは電源投入時だけとなりその回数が大幅に減少させられて消費電 流を抑制することができる。
[0031] 次に、本発明の望ましい更に他の実施形態である液晶表示装置 3を図 4に基づい て説明する。この液晶表示装置 3は、上記の液晶表示装置 1及び 2と実質的に同じ回 路構成又は同じ構造である、ソースドライバ 6、表示パネル 7、ゲートドライバ 8、及び 不揮発性メモリ 9、を含み、ガンマ補正回路 5a又は 5bの換わりにそれらと構成が異な るガンマ補正回路 5cを含む。このガンマ補正回路 5cは、ガンマ補正データ出力回路 l ibと、 RGBの各色について設けられた 3組の m個のレジスタ 12 R乃至 12 R、 12
1 m l
G乃至 12 G、 12 B乃至 12 Bと、それらに直接に接続された 3組の m個の DZA変
m l m
換器 13 R乃至 13 R、 13 G乃至 13 G、 13 B乃至 13 Bと、そのいずれかの組を切
1 m l m l m
換選択して後述のバッファ 14乃至 14 に出力するセレクタ 17乃至 17 と、水平同
1 m 1 m
期信号 HSにより順番にセレクタ 17乃至 17 の切換制御を行うセレクタ制御回路 18
1 m
と、ノッファ 14乃至 14 と、を含む。
1 m
[0032] このガンマ補正回路 5cは、電源投入時に RGBの各色について全てのガンマ補正 データを不揮発性メモリ 9から取り出し、それらを 3組のレジスタ 12 R乃至 12 R、 12
1 m l
G乃至 12 G、 12 B乃至 12 Bに保持させ、 D/A変換器 13 R乃至 13 R、 13 G乃
m l m 1 m l 至 13 G、 13 B乃至 13 Bにより RGBの各色についてのアナログ電圧に変換してお m l m
く。この RGBの各色についてのアナログ電圧は、水平同期信号 HSにより順番に選 択されてバッファ 14乃至 14 に入力され、ガンマ補正設定電圧 VI乃至 VI として出
1 m 1 m 力される。従って、このガンマ補正回路 5cは、液晶表示装置 3の消費電流を抑制す ると共に、すでにアナログ電圧に変換しているので高速にガンマ補正設定電圧 VI乃 至 VIを切り換えることができる。よって、表示パネル 7の水平ラインの周波数が高く 高速処理を要求されるものに好適である。
[0033] なお、以上のガンマ補正回路 5a、 5b、及び 5cにおいて、 D/A変^ ^ (DAC)の 電流出力能力が十分ならば、バッファ 14乃至 14を省略することも可能である。
1 m
また、本発明は、上述した実施形態に限られることなぐ請求の範囲に記載した事 項の範囲内でのさまざまな設計変更が可能である。例えば、本実施形態では液晶表 示装置を説明したが、本発明のガンマ補正回路、表示パネル、及び表示装置は、こ れに限らず、ガンマ補正が必要な表示装置 (例えば有機 EL表示装置)に適用するこ とが可能である。

Claims

請求の範囲
[1] 表示素子の印加電圧と輝度との非線形の相関関係に応じて画像電圧を補正する ためにガンマ補正設定電圧を出力するガンマ補正回路であって、
RGBの各色についてそれぞれ複数のガンマ補正データを出力するガンマ補正デ ータ出力回路と、
複数のガンマ補正データを入力して保持する複数のレジスタと、
複数のレジスタのデータをそれぞれアナログ電圧に変換してガンマ補正設定電圧 を出力する複数の DZA変 と、
を備えることを特徴とするガンマ補正回路。
[2] 請求項 1に記載されたガンマ補正回路にぉ 、て、
前記ガンマ補正設定電圧はバッファを介して出力されることを特徴とするガンマ補 正回路。
[3] 請求項 1又は 2に記載されたガンマ補正回路において、
ガンマ補正データ出力回路は、ガンマ補正設定電圧調整時に RGBの各色につい てそれぞれ外部力 入力した複数のガンマ補正データを出力し、ガンマ補正設定電 圧調整後には RGBの各色についてそれぞれ複数のガンマ補正データを不揮発性メ モリから取り出して出力するものであることを特徴とするガンマ補正回路。
[4] 請求項 1乃至 3のいずれかに記載されたガンマ補正回路において、
ガンマ補正データ出力回路は、表示パネルの水平同期信号により順番に RGBの 各色についてそれぞれ複数のガンマ補正データを出力することを特徴とするガンマ 補正回路。
[5] 請求項 1乃至 3のいずれかに記載されたガンマ補正回路において、
前記複数のレジスタは RGBの各色につ!、て設けられ、表示パネルの水平同期信 号により順番に各色の複数のレジスタのデータが選択されて DZA変^^に入力さ れることを特徴とするガンマ補正回路。
[6] 請求項 1乃至 3のいずれかに記載されたガンマ補正回路において、
前記複数のレジスタ及び複数の DZA変^ ^は RGBの各色にっ 、て設けられ、表 示パネルの水平同期信号により順番に各色のガンマ補正設定電圧が選択されて出 力されることを特徴とするガンマ補正回路。
[7] 請求項 5又は 6に記載されたガンマ補正回路において、
RGBの各色について設けられた前記複数のレジスタは、電源投入時に RGBの各 色について不揮発性メモリから取り出したガンマ補正データを保持することを特徴と するガンマ補正回路。
[8] RGBの各色についてそれぞれ複数の表示素子が 2次元に配列され、選択されたゲ 一トラインに接続される複数の表示素子にソースラインの印加電圧が印加される表示 パネルであって、
それぞれのゲートラインには 1色力 なる複数の表示素子が接続され、水平同期信 号により順番に各色の複数の表示素子が接続されたゲートラインが選択されることを 特徴とする表示パネル。
[9] 請求項 1乃至 7のいずれかに記載されたガンマ補正回路と、
画像データを入力し、それに対応したガンマ補正設定電圧又はそれらの補間電圧 を選択することにより、補正された画像電圧を出力するソースドライバと、
ゲートドライバによりゲートラインが駆動され、ソースドライバの補正された画像電圧 力 Sソースラインに入力される請求項 8に記載された表示パネルと、
を備えることを特徴とする表示装置。
[10] 請求項 9に記載された表示装置において、
水平同期信号により、ガンマ補正回路は順番に RGBの各色についてガンマ補正 設定電圧を出力し、表示パネルはその色の表示素子が接続されたゲートラインが選 択されることを特徴とする表示装置。
[11] 請求項 9又は 10に記載された表示装置において、
表示装置は液晶表示装置であることを特徴とする表示装置。
PCT/JP2005/004641 2004-03-17 2005-03-16 ガンマ補正回路、表示パネル及びそれらを備える表示装置 Ceased WO2005088591A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-077111 2004-03-17
JP2004077111A JP2005269110A (ja) 2004-03-17 2004-03-17 ガンマ補正回路、表示パネル及びそれらを備える表示装置

Publications (1)

Publication Number Publication Date
WO2005088591A1 true WO2005088591A1 (ja) 2005-09-22

Family

ID=34975806

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/004641 Ceased WO2005088591A1 (ja) 2004-03-17 2005-03-16 ガンマ補正回路、表示パネル及びそれらを備える表示装置

Country Status (5)

Country Link
JP (1) JP2005269110A (ja)
KR (1) KR20060130231A (ja)
CN (1) CN1954352A (ja)
TW (1) TW200540794A (ja)
WO (1) WO2005088591A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI391937B (zh) * 2007-08-06 2013-04-01 Ememory Technology Inc 伽瑪電壓設定之積體電路

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100793542B1 (ko) * 2006-10-12 2008-01-14 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 구동방법
JP2008185644A (ja) * 2007-01-26 2008-08-14 Nec Electronics Corp 液晶表示装置及び液晶表示装置の駆動方法
US20100066766A1 (en) * 2007-01-31 2010-03-18 Nxp, B.V. Method and apparatus for gamma correction of display signals
KR101388350B1 (ko) * 2007-05-02 2014-04-22 엘지디스플레이 주식회사 소스 드라이버 집적회로 및 이를 구비한 액정 표시 장치
CN101377919B (zh) * 2007-08-28 2010-12-08 晨星半导体股份有限公司 伽马校正装置
CN101582242B (zh) * 2008-05-12 2011-03-16 联咏科技股份有限公司 用于低色偏液晶显示器的数据驱动电路
CN101620330B (zh) * 2008-07-01 2013-05-01 联咏科技股份有限公司 源极驱动器与液晶显示器
JP2010079146A (ja) * 2008-09-29 2010-04-08 Casio Computer Co Ltd 表示装置及び表示装置の製造方法
US8648779B2 (en) 2009-10-20 2014-02-11 Taiwan Semiconductor Manufacturing Co., Ltd. LCD driver
US9659520B2 (en) 2010-11-29 2017-05-23 Himax Display, Inc. Gamma correction method based on a gamma curve obtained from single or multiple primary-color frames
CN102750914B (zh) * 2011-04-18 2014-12-24 青岛海信电器股份有限公司 显示模块驱动电路、驱动方法以及液晶电视机
CN102254530B (zh) * 2011-07-12 2013-04-10 深圳市华星光电技术有限公司 伽马缓冲器输出补偿电路、驱动电路及其阻值设置方法
CN102411914B (zh) * 2011-11-24 2013-07-10 深圳市华星光电技术有限公司 彩色平面显示面板及相应的彩色平面显示装置
KR20130057673A (ko) * 2011-11-24 2013-06-03 삼성전자주식회사 감마 셋틀링 타임을 저감하기 위한 데이터 드라이버 구동 방법 및 디스플레이 드라이브 장치
US8847864B2 (en) 2011-11-24 2014-09-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Color flat display panel and corresponding color flat display device having gamma reference voltages for red, green and blue colors
CN103000157B (zh) * 2012-12-25 2015-04-15 深圳市华星光电技术有限公司 液晶显示器的驱动系统的可编程伽马电路
CN103077691B (zh) * 2013-01-16 2016-03-30 深圳市华星光电技术有限公司 一种液晶拼接屏及其校正方法和一种液晶显示装置
US9105245B2 (en) 2013-01-16 2015-08-11 Shenzhen China Star Optoelectronics Technology Co., Ltd Spliced liquid crystal display (SLCD), method for checking the SLCD, and LCD device
CN104978936A (zh) * 2014-04-03 2015-10-14 奇景光电股份有限公司 显示装置的伽玛参考电压与伽玛电压产生电路
CN104809999A (zh) * 2015-05-12 2015-07-29 深圳市华星光电技术有限公司 显示面板及其驱动方法
JP6817789B2 (ja) * 2016-06-10 2021-01-20 ラピスセミコンダクタ株式会社 表示ドライバ及び半導体装置
WO2018078366A1 (en) * 2016-10-27 2018-05-03 Dualitas Ltd. Method of operating a display driver
CN109671406A (zh) * 2019-01-09 2019-04-23 惠科股份有限公司 伽马芯片、显示面板驱动电路和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08211367A (ja) * 1994-11-11 1996-08-20 Hitachi Ltd 液晶表示装置
JP2002509621A (ja) * 1996-08-27 2002-03-26 シリコン・イメージ,インコーポレイテッド アクティブマトリックスディスプレイを制御するための装置及び方法
JP2002333863A (ja) * 2001-05-07 2002-11-22 Nec Corp 液晶表示装置及びその駆動方法
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08211367A (ja) * 1994-11-11 1996-08-20 Hitachi Ltd 液晶表示装置
JP2002509621A (ja) * 1996-08-27 2002-03-26 シリコン・イメージ,インコーポレイテッド アクティブマトリックスディスプレイを制御するための装置及び方法
JP2002333863A (ja) * 2001-05-07 2002-11-22 Nec Corp 液晶表示装置及びその駆動方法
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI391937B (zh) * 2007-08-06 2013-04-01 Ememory Technology Inc 伽瑪電壓設定之積體電路

Also Published As

Publication number Publication date
JP2005269110A (ja) 2005-09-29
CN1954352A (zh) 2007-04-25
TW200540794A (en) 2005-12-16
KR20060130231A (ko) 2006-12-18

Similar Documents

Publication Publication Date Title
WO2005088591A1 (ja) ガンマ補正回路、表示パネル及びそれらを備える表示装置
JP4806481B2 (ja) Lcdパネル駆動回路
JP4986334B2 (ja) 液晶表示装置及びその駆動方法
US8013769B2 (en) Digital-to-analog converter and method of digital-to-analog conversion
US8698720B2 (en) Display signal processing device and display device
US7760178B2 (en) Display driver
US6700560B2 (en) Liquid crystal display device
US9666156B2 (en) Two-stage DAC architecture for LCD source driver utilizing one-bit serial charge redistribution DAC
CN101221716B (zh) 使用伽玛选择信号的数据驱动器及平面显示器与驱动方法
TW503386B (en) Apparatus having a DAC-controlled ramp generator for applying voltages to individual pixels in a color electro-optic display device
JP2002082645A (ja) 画像表示装置の列電極駆動回路及びそれを用いた画像表示装置
KR100859520B1 (ko) 액정 표시 장치 및 그 데이터 드라이버
JP2005141169A (ja) 液晶表示装置及びその駆動方法
JP2011090304A (ja) Lcdドライバ
CN113053285A (zh) 色差补偿电路及应用该色差补偿电路的用于显示器的驱动装置
JP2004133402A (ja) ガンマ補正の駆動システム
KR101818213B1 (ko) 구동 장치 및 이를 포함하는 표시 장치
US10621937B2 (en) Liquid crystal display device and method of driving the same
US20040160402A1 (en) Method and apparatus for driving a liquid crystal display by generating color-specific gray voltages
JP2009008958A (ja) 液晶表示駆動回路
WO1995020209A1 (en) Liquid crystal display
JPH0460583A (ja) 液晶表示装置の駆動回路
KR101264697B1 (ko) 액정표시장치의 구동장치 및 구동방법
JP4407903B2 (ja) 液晶表示器駆動回路
KR100540566B1 (ko) 액정표시장치의 디지털아날로그변환장치

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1020067019189

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Country of ref document: DE

WWE Wipo information: entry into national phase

Ref document number: 200580015770.2

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 1020067019189

Country of ref document: KR

122 Ep: pct application non-entry in european phase