[go: up one dir, main page]

WO2000068992A1 - Dispositif a semi-conducteur - Google Patents

Dispositif a semi-conducteur Download PDF

Info

Publication number
WO2000068992A1
WO2000068992A1 PCT/JP1999/002417 JP9902417W WO0068992A1 WO 2000068992 A1 WO2000068992 A1 WO 2000068992A1 JP 9902417 W JP9902417 W JP 9902417W WO 0068992 A1 WO0068992 A1 WO 0068992A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating
base substrate
substrate
semiconductor device
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP1999/002417
Other languages
English (en)
French (fr)
Inventor
Hideo Matsumoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2000617493A priority Critical patent/JP3610015B2/ja
Priority to EP99918362A priority patent/EP1104025B1/en
Priority to PCT/JP1999/002417 priority patent/WO2000068992A1/ja
Priority to DE69937739T priority patent/DE69937739T2/de
Publication of WO2000068992A1 publication Critical patent/WO2000068992A1/ja
Priority to US09/757,630 priority patent/US6369411B2/en
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/03Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D
    • H01L25/072Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a semiconductor device used for high power control, and more particularly, to an improvement in insulation and heat dissipation structure of a high power control semiconductor device.
  • Semiconductor devices capable of controlling high power are used for industrial equipment in the fields of transportation systems, computers, and the like, for example. In such a semiconductor device, it is necessary to ensure good electrical insulation and good heat dissipation of the semiconductor element.
  • the semiconductor element 1 is joined to an insulating substrate 3 by solder 2, and the insulating substrate 3 is joined to a copper base plate 6 by solder 5 via a back electrode 32.
  • the insulating substrate 3 is formed by joining a front electrode 4 and a back electrode 32 to both surfaces of an insulating plate 31.
  • the semiconductor element 1 and the insulating substrate 3 are covered with an insulating cover 11, and the inside of the insulating cover 11 is filled with a gel 9 through the opening 11 a, and is made of epoxy resin 1 °. It is sealed.
  • the emitter electrode of the semiconductor element 1 is connected to the main electrode 81 via the surface electrode 41, and the collector electrode is connected to the main electrode 82 via the aluminum wire 14 and the surface electrode 42.
  • the wiring of the external circuit is connected to the main electrodes 81 and 82 by nuts 12, and a radiator (not shown) is attached to the base plate 6 using the mounting holes 13. Screwed.
  • the heat generated from the semiconductor element 1 when energized from an external circuit is transmitted to the radiator via the insulating substrate 3 and the base substrate 6.
  • the entire surface of the insulating substrate 3 is fixed to the base substrate 6 by solder 5.
  • thermal grease is applied to the gap between the base substrate 6 and the radiator.
  • the insulating substrate 3 and the base substrate 6 are heated to the melting temperature of the solder 5 and cooled. Since the copper base substrate 6 has a thermal expansion coefficient approximately four times that of the ceramic insulating plate 31, the base substrate 6 and the insulating substrate 3 undergo different expansion / contraction. For this reason, the base substrate 6 joined to the insulating substrate 3 is warped and deformed into a convex upper surface during the cooling process. When the base substrate 6 is warped, a gap between the base substrate 6 and the radiator is widened. For this reason, the thermal resistance between the base substrate 6 and the heat radiator increases, and the heat radiation efficiency of the semiconductor element 1 decreases.
  • the semiconductor substrate 1 is sandwiched between the base substrate 6 and the insulating substrate 3 having different thermal expansion coefficients due to heating / cooling during the above-mentioned soldering, or rising / falling of the temperature around the semiconductor element 1 due to power on / off of the semiconductor device. Stress is applied to solder 5. This stress tends to cause cracks in the solder 5 or its bonding surface. If cracks occur in the solder 5 or the bonding surface thereof, the thermal resistance between the insulating substrate 3 and the base substrate 6 increases, and the heat dissipation efficiency of the semiconductor element 1 also decreases.
  • the present invention has been made to solve the above problems, and has a low thermal resistance between a semiconductor element and a heat sink, and can suppress the occurrence of dielectric breakdown of the semiconductor element due to cracks in an insulating plate. It is intended to provide a device.
  • a semiconductor device of the present invention comprises (a) a base substrate, and (b) a front electrode and a back electrode joined to an insulating plate, and the base substrate is connected via the back electrode.
  • An insulating substrate fixed to the insulating substrate (c) a semiconductor element fixed to the insulating substrate via the surface electrode, (d) an insulating cover covering the semiconductor element, and (e) an outside of the insulating cover.
  • the base substrate has a through hole smaller than the back electrode and larger than the insulating plate,
  • the insulating substrate is located in the through-hole and fixed to the back surface of the base substrate via a peripheral portion of the back electrode.
  • the radiator is fixed to the base substrate as in the conventional case.
  • the insulating substrate directly contacts the radiator without going through the base substrate. For this reason, the heat generated from the semiconductor element is transmitted directly from the insulating substrate to the radiator, and the thermal resistance between the semiconductor element and the radiator is reduced.
  • the insulating substrate is in contact with the base substrate only at the peripheral portion of the back electrode provided on the rear surface, deformation due to a difference in thermal expansion coefficient between the insulating substrate and the base substrate hardly occurs.
  • the bending stress applied to the insulating plate when the radiator is screwed to the base substrate is reduced by the back electrode. For this reason, the occurrence of dielectric breakdown of the semiconductor element due to cracking of the insulating plate can be suppressed.
  • the back electrode is thicker than the front electrode.
  • the insulating substrate is deformed into a convex lower surface due to a difference in stress generated between the front electrode side and the back electrode side.
  • the adhesion between the insulating substrate and the radiator is improved. Therefore, as the temperature of the semiconductor device rises, the thermal resistance between the semiconductor element and the radiator decreases, and the heat radiation efficiency improves.
  • the base substrate does not contribute to the thermal resistance
  • various materials can be used.
  • the base substrate is preferably formed of a plastic material. Thereby, the weight of the semiconductor device can be reduced.
  • the base substrate and the insulating substrate may be made of a common material, and the base substrate may be formed integrally with the insulating cover.
  • the structure of the semiconductor device can be simplified and the manufacturing cost can be reduced.
  • a plurality of through holes may be provided in the base substrate, and an insulating substrate having a semiconductor element fixed to each of the through holes may be provided.
  • heat can be radiated for a plurality of semiconductor elements using a common radiator.
  • the base substrate may be divided into a plurality of portions, and the through holes may be formed by combining the portions. Thereby, the structure of the base substrate is simplified, and the manufacturing cost of the semiconductor device can be reduced.
  • FIG. 1 is a sectional view showing a semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 2 is a bottom view showing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 3 is a bottom view showing the semiconductor device according to the second embodiment of the present invention.
  • FIG. 4 is a bottom view showing the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 5 is a sectional view showing a semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 6 is a sectional view showing a semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 7 is a cross-sectional view showing a conventional semiconductor device. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 is a sectional view showing a semiconductor device according to Embodiment 1 of the present invention.
  • the semiconductor element 1 is joined to the insulating substrate 3 by the solder 2.
  • the insulating substrate 3 is formed by joining surface electrodes 41 and 42 made of copper or aluminum to an insulating plate 31 made of aluminum nitride or the like.
  • the back electrode 32 is formed larger than the insulating plate 31.
  • the base substrate 6 is provided with a through hole 6 a smaller than the back electrode 32 and larger than the insulating plate 31.
  • the insulating substrate 3 is located in the through hole 6 a and is fixed to the back surface of the base substrate 6 via the periphery of the back electrode 32.
  • the fixing of the insulating substrate 3 and the base substrate 6 can be performed not only by soldering but also by various methods such as adhesives and welding. Can be used.
  • the semiconductor element 1 and the insulating substrate 3 are covered with an insulating cover 11.
  • the insulating cover 11 for example, a molded product of a plastic material such as PPS can be used.
  • the opening 11 a be sealed with epoxy resin 10.
  • a resin may be directly molded on the semiconductor element 1 and the insulating substrate 3.
  • the emitter electrode of semiconductor element 1 is connected to surface electrode 41 by solder 2, and the collector electrode of semiconductor element 1 is connected to surface electrode 42 by aluminum wire 14.
  • An emitter main electrode 81 and a collector main electrode 82 are connected to the surface electrodes 41 and 42, respectively, and are drawn out of the insulating cover 11.
  • a radiator (not shown) is screwed to the base plate 6 using the mounting holes 13.
  • the insulating substrate 3 is exposed without being covered by the base substrate 6 and protrudes from the lower surface of the base substrate 6, it comes into direct contact with the radiator. It is preferable to apply thermal grease to the gap between the insulating substrate 3 and the radiator to improve thermal conductivity. Heat generated from the semiconductor element 1 when energized from an external circuit is transmitted to the radiator only through the insulating substrate 3. Therefore, the thermal resistance between the semiconductor element 1 and the radiator is reduced as compared with the conventional structure in which heat is transmitted through the insulating substrate 3, the solder 5, and the base substrate 6.
  • the insulating substrate 3 is in contact with the base substrate 6 only at the periphery of the back electrode 32 provided on the back surface. Therefore, almost no deformation occurs due to the difference in the thermal expansion coefficient between the insulating substrate 3 and the base substrate 32.
  • FIG. 2 is a bottom view of the semiconductor device shown in FIG.
  • the back surface electrode 32 bonded to the back surface of the insulating substrate 3 protrudes from the base substrate 6, only the back surface electrode 32 mainly contacts the radiator. That is, the contact area between the semiconductor device and the radiator becomes smaller than before. For this reason, even if the heat sink is mounted with the same tightening torque as before, the contact pressure between the heat sink and the semiconductor device becomes higher than before, and the thermal resistance is reduced.
  • the electrode 32 be formed thicker than the surface electrode 4.
  • stress is applied to the insulating plate 31 from the front electrode 4 and the back electrode 32 by the difference in the thermal expansion coefficient between the front electrode 4 or the back electrode 32 and the insulating plate 31. Join. Since the magnitude of this stress depends on the thickness of the electrode, the stress applied from the back electrode 32 is larger than the stress applied from the front electrode 4. Therefore, when the temperature rises, the insulating substrate 3 is deformed into a convex shape on the lower surface.
  • the adhesion between the insulating substrate 3 and the radiator is improved, and the thermal resistance between the semiconductor element and the radiator is reduced. That is, an effect is obtained that the thermal resistance is reduced in a high temperature state where heat radiation is required.
  • the base substrate 6 does not affect the heat radiation of the semiconductor element 1 and can be formed of various materials.
  • the base substrate 6 may be formed using iron, which is cheaper than copper.
  • the base substrate 6 may be formed using a plastic material to reduce the weight of the semiconductor device.
  • FIG. 3 is a bottom view of the semiconductor device according to the second embodiment.
  • a semiconductor device in which a plurality of semiconductor elements are housed in one package is provided.
  • three through holes 6 a are provided in one base substrate 6.
  • an insulating substrate on which the semiconductor element is fixed is fixed via the back electrode 32.
  • a common radiator can be used for the three semiconductor elements. Therefore, the required number of radiators can be reduced, and the work of mounting the radiators can be simplified.
  • FIG. 4 and 5 are a bottom view and a cross-sectional view of the semiconductor device according to the third embodiment.
  • components other than the base substrate / insulating cover 16 and the back electrode 32 are omitted. I have.
  • base substrate 16 is divided into a plurality of portions, and the through holes 16a are formed by combining the portions.
  • a base board 16 is divided into five parts 16 ::! Divide into ⁇ 16_5.
  • the base substrate and the insulating cover are integrally molded.
  • the base substrate since the base substrate has a wide range of material choices, the base substrate can be integrally molded using the same material as the insulating bar.
  • the insulating cover and the base substrate may be integrally molded so that the side wall of the insulating cover is continuous with the base substrate.
  • the base board 16 _ :! ⁇ 16-3 has an integral insulating cover at the corresponding position. In order to prevent the gel material filling the insulating cover from leaking, it is preferable that the divided parts 16-:! ⁇ 16-5 are assembled and then bonded to each other with a silicone rubber adhesive or the like.
  • the base substrate is divided and each of the divided base substrates is integrally molded with the insulating cover.
  • the base substrate and the insulating cover are integrally formed without dividing the base substrate. It may be constituted by a molded product.
  • FIG. 6 is a cross-sectional view showing an embodiment in which the method of connecting the semiconductor element 1 and the main electrode 82 is different.
  • the collector electrode of semiconductor element 1 is directly connected to main electrode 82 without through the surface electrode.
  • a conductive adhesive can be used for the connection.
  • the area of the insulating plate 31 can be reduced. That is, the area ratio of the insulating plate 31 to the back electrode 32 can be reduced. By reducing the area ratio of the insulating plate 31 having high rigidity, the flexibility of the back electrode 32 increases, and Adhesion of the heater becomes easy.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

明 細 書 半導体装置 技術分野
本発明は、 大電力の制御に用いる半導体装置に関し、 さらに詳細には、 大電力 制御用半導体装置の絶縁 ·放熱構造の改善に関する。 背景技術
大電力を制御可能な半導体装置は、 例えば、 交通システム、 コンピュータ一等 の分野における産業機器に使用される。 かかる半導体装置においては、 半導体素 子の良好な電気絶縁と良好な放熱を確保することが必要となる。
従来、 大電力制御用の半導体装置の構造は、 図 7に示すようなものであった。 半導体素子 1は、 絶縁基板 3にはんだ 2によって接合され、 絶縁基板 3は、 裏 面電極 3 2を介して、 はんだ 5によって銅製のベ一ス板 6に接合されている。 絶 縁基板 3は、 絶縁板 3 1の両面に表面電極 4及び裏面電極 3 2を接合して形成さ れている。 また、 半導体素子 1及び絶縁基板 3は、 絶縁性のカバー 1 1によって 覆われ、 絶縁カバー 1 1内には、 ゲル 9が開口部 1 1 aを介して充填され、 ェポ キシ樹脂 1◦で封止されている。 半導体素子 1のェミッタ電極は、 表面電極 4 1 を介して主電極 8 1と接続され、 コレクタ電極はアルミワイヤ 1 4、 表面電極 4 2を介して主電極 8 2と接続されている。
力かる半導体装置の使用に際しては、 外部回路の配線が主電極 8 1及び 8 2に ナット 1 2によって接続され、 放熱器 (図示せず) が取り付け穴 1 3を用いてベ ース板 6にねじ止めされる。 外部回路から通電することにより半導体素子 1から 発生した熱は、 絶縁基板 3及びベース基板 6を介して放熱器に伝えられる。 半導 体素子 1と放熱器の間の熱抵抗を低減するため、 絶縁基板 3の全面が、 はんだ 5 によってベース基板 6に固定される。 また、 ベース基板 6と.放熱器の隙間には一 般にサ一マルグリースが塗付される。
し力 し、 従来の半導体装置においては、 次のような問題があった。 半導体装置の製造工程において、 絶縁基板 3とべ一ス基板 6は、 はんだ 5の融 解温度まで加熱され、 冷却される。 銅製のベース基板 6は、 セラミック製の絶縁 板 3 1に対して約 4倍の熱膨張係数を有するため、 ベース基板 6と絶縁基板 3は 異なる膨張/収縮を起こす。 このため、 絶縁基板 3と接合されたベース基板 6は、 冷却過程において上面凸型に反り変形を起こす。 ベース基板 6が反り変形を起こ すと、 ベース基板 6と放熱器の間の隙間が広がる。 このため、 ベース基板 6と放 熱器の間の熱抵抗が増加し、 半導体素子 1の放熱効率が低下する。
また、 上記はんだ付けの際の加熱/冷却によって、 又は半導体装置の電源オン ノオフによる半導体素子 1周辺の温度の上昇/下降によって、 熱膨張係数の異な るベース基板 6と絶縁基板 3に挟まれたはんだ 5に応力が加わる。 この応力によ つて、 はんだ 5又はその接着面に亀裂が生じ易い。 はんだ 5又はその接着面に亀 裂が生じると、 絶縁基板 3とべ一ス基板 6の間の熱抵抗が増加し、 これによつて も半導体素子 1の放熱効率が低下する。
さらに、 ベース基板 6と放熱器をねじ止めする際に、 互いの面が完全に平坦で はないため、 ベ一ス基板 6及び絶縁基板 3に曲げ応力が加わる。 特に、 ベース板 6及び絶縁基板 3が反り変形をしている場合に、 曲げ応力が大きくなる。 この曲 げ応カによってセラミック製の絶縁板 3 1が割れると、 半導体素子 1が絶縁破壊 を起こす。 発明の開示
本発明は、 上記問題点を解決するためになされたものであり、 半導体素子と放 熱器の間の熱抵抗が低く、 絶縁板の割れによる半導体素子の絶縁破壊の発生を抑 制可能な半導体装置を提供することを目的とする。
上記目的を達成するために、 本発明の半導体装置は、 (a ) ベース基板と、 ( b ) 絶縁板に表面電極と裏面電極を接合して成り、 該裏面電極を介して前記べ ース基板に固定された絶縁基板と、 (c ) 該絶縁基板に前記表面電極を介して固 定された半導体素子と、 (d ) 該半導体素子を被う絶縁カバーと、 (e ) 該絶縁 カバーの外部に前記半導体素子から取り出した電極を備えた半導体装置であって、 前記裏面電極が、 前記絶縁板よりも大きく、 前記ベース基板が、 前記裏面電極よりも小さくかつ前記絶縁板よりも大きな貫 通孔を有し、
前記絶縁基板が、 該貫通孔内に位置して、 前記裏面電極の周縁部を介して前記 ベース基板の裏面に固定されたことを特徴とするものである。
本発明の半導体装置の使用に際しても、 従来同様に放熱器がベース基板に固定 される。 しかし、 従来と異なり、 絶縁基板はベース基板を介さずに直接放熱器に 接触する。 このため、 半導体素子から発生した熱は、 絶縁基板から直接放熱器に 伝わり、 半導体素子と放熱器の間の熱抵抗が低減される。
また、 絶縁基板はその裏面に設けられた裏面電極の周縁部においてのみベース 基板に接触しているため、 絶縁基板とベース基板の熱膨張係数の違いによる変形 は殆ど発生しない。
さらに、 放熱器をベース基板にねじ止めする際に絶縁板に加わる曲げ応力は、 裏面電極によって緩和される。 このため、 絶縁板の割れによる半導体素子の絶縁 破壊発生を抑制することができる。
また、 本発明の半導体装置において、 前記裏面電極が前記表面電極よりも厚い ことが好ましい。 これにより、 半導体装置の温度が上昇した際に、 表面電極側と 裏面電極側に発生する応力の違いにより絶縁基板が下面凸型に変形する。 絶縁基 板が下面凸型に変形することにより、 絶縁基板と放熱器の密着性が向上する。 従 つて、 半導体装置が高温となる程、 半導体素子と放熱器の間の熱抵抗が減少して、 放熱効率が向上する。
さらに、 本発明においては、 ベース基板は熱抵抗に関与しないため、 種々の材 料を使用可能である。 例えば、 ベース基板を、 プラスチック材料により形成する ことが好ましい。 これにより、 半導体装置を軽量化できるからである。
またさらに、 ベース基板と絶縁基板の材料を共通化して、 ベース基板を前記絶 縁カバーと一体に成型しても良い。 ベース基板と絶縁カバーを一体成型すること により、 半導体装置の構造を簡略化し、 製造コストを低減することができる。 また、 本発明の半導体装置において、 前記ベース基板に複数個の貫通孔を設け、 該貫通孔の各々に半導体素子を固定した絶縁基板を設置しても良い。 これにより、 複数の半導体素子について、 共通の放熱器を用いて放熱することができる。 さらに、 ベース基板を、 複数の部分に分割し、 各部分を組み合わせることによ り貫通孔を形成するようにしても良い。 これにより、 ベース基板の構造が簡略ィ匕 され、 半導体装置の製造コストを低減することができる。 図面の簡単な説明
図 1は、 本発明の実施の形態 1に係る半導体装置を示す断面図である。
図 2は、 本発明の実施の形態 1に係る半導体装置を示す底面図である。
図 3は、 本発明の実施の形態 2に係る半導体装置を示す底面図である。
図 4は、 本発明の実施の形態 3に係る半導体装置を示す底面図である。
図 5は、 本発明の実施の形態 3に係る半導体装置を示す断面図である。
図 6は、 本発明の実施の形態 4に係る半導体装置を示す断面図である。
図 7は、 従来の半導体装置を示す断面図である。 発明を実施するための最良の形態
以下、 本宪明の実施形態について図面を参照しながら説明する。
実施の形態 1
図 1は、 本発明の実施の形態 1に係る半導体装置を示す断面図である。 半導体 素子 1を、 絶縁基板 3にはん 2によって接合する。 絶縁基板 3は、 窒化アルミ ニゥム等の絶縁板 3 1に、 銅又はアルミニウム等の表面電極 4 1及び 4 2を接合 して形成する。 裏面電極 3 2は、 絶縁板 3 1よりも大きく形成する。
ベ一ス基板 6には、 裏面電極 3 2よりも小さくかつ絶縁板 3 1よりも大きな貫 通孔 6 aを設ける。 絶縁基板 3は、 貫通孔 6 a内に位置させ、 裏面電極 3 2の周 縁部を介してベース基板 6の裏面に固定する。 本発明においては、 絶縁基板 3と ベース基板 6の間の熱抵抗は問題とならないため、 絶縁基板 3とべ一ス基板 6の 固定には、 はんだ付けだけでなく、 接着剤、 溶接等種々の方法を使用可能である。 従来同様に、 半導体素子 1及び絶縁基板 3は、 絶縁性のカバー 1 1によって覆 う。 絶縁カバ一 1 1には、 例えば、 P P S等のプラスチック材料の成型品を用い ることができる。 絶縁カバ一 1 1内には、 電気絶縁性を向上するために開口部 1 1 aを介してゲル 9を充填することが好ましい。 また、 半導体装置の耐湿性を向 上するため、 開口部 1 1 aはエポキシ榭月旨 1 0によって封止することが好ましい。 尚、 半導体素子 1及び絶縁基板 3を絶縁カバーで覆うには、 半導体素子 1及び絶 縁基板 3に樹脂を直接モールドしても良い。
半導体素子 1のェミッタ電極を、 はんだ 2によって表面電極 4 1と接続し、 半 導体素子 1のコレクタ電極をアルミワイヤ 1 4によって表面電極 4 2と接続する。 表面電極 4 1及び 4 2には、 エミッタ用主電極 8 1及びコレクタ用主電極 8 2を 接続し、 絶縁カバー 1 1の外部に引き出す。
本発明の半導体装置の使用に際しても、 放熱器 (図示せず) が取り付け穴 1 3 を用いてベース板 6にねじ止めされる。 本発明において、 絶縁基板 3は、 ベース 基板 6に覆われずに露出し、 ベース基板 6の下面から突出しているため、 放熱器 に直接接触する。 絶縁基板 3と放熱器の隙間には熱伝導性の向上のためにサーマ ルグリ一スを塗付することが好ましい。 外部回路から通電することにより半導体 素子 1から発生した熱は、 絶縁基板 3だけを介して放熱器に伝えられる。 従って、 絶縁基板 3、 はんだ 5及びベース基板 6を介して熱を伝えていた従来の構造に比 ベて、 半導体素子 1と放熱器の間の熱抵抗が低減される。
また、 絶縁基板 3はその裏面に設けられた裏面電極 3 2の周縁部においてのみ ベース基板 6に接触している。 従って、 絶縁基板 3とベース基板 3 2の熱膨張係 数の違いによる変形は殆ど発生しなレ、。
さらに、 ベース基板 6と放熱器をねじ止めする際に、 裏面電極 3 2を介して絶 縁板 3 1にも曲げ応力が加わるが、 薄板である裏面電極 3 2は可撓性を有するた め、 絶縁板 3 1に加わる曲げ応力が緩和される。 従って、 絶縁板 3 1の割れ発生 が抑制される。
図 2は、 図 1に示す半導体装置の底面図である。 本発明の半導体装置において、 絶縁基板 3の裏面に接合された裏面電極 3 2はベース基板 6よりも突出している ため、 放熱器には主に裏面電極 3 2だけが接触する。 即ち、 半導体装置と放熱器 の接触面積は、 従来よりも狭くなる。 このため、 従来と同じ締め付けトルクで放 熱器を取り付けても、 放熱器と半導体装置の間の接触圧力が従来よりも高くなり、 熱抵抗が低減される。
また、 高温時における半導体素子と放熱器の熱抵抗を低減するために、 裏面電 極 3 2を表面電極 4よりも厚く形成することが好ましい。 半導体装置の温度が上 昇すると、 表面電極 4又は裏面電極 3 2と絶縁板 3 1との間の熱膨張係数の違 ヽ により、 表面電極 4及び裏面電極 3 2から絶縁板 3 1に応力が加わる。 この応力 の大きさは電極の厚さに依存するため、 裏面電極 3 2から加わる応力は、 表面電 極 4から加わる応力よりも大きい。 従って、 温度が上昇することにより、 絶縁基 板 3が下面凸型に変形する。 絶縁基板 3が下面凸型に変形すると、 絶縁基板 3と 放熱器の密着性が向上し、 半導体素子と放熱器の間の熱抵抗が低減される。 即ち、 放熱が必要な高温状態において熱抵抗が減少するという効果が得られる。
図 Ίに示した従来の構造においては、 裏面電極を表面電極よりも厚く設定して も、 同様の効果を得ることはできなかった。 絶縁基板 3は、 剛性の高いベース電 極 6に全面的にはんだ付けされていたため、 電極の厚さの違いによる変形が起こ り難かったからである。
尚、 本発明の半導体装置において、 ベース基板 6は、 半導体素子 1の放熱に関 与しないため、 種々の材料によって形成可能である。 例えば、 ベース基板 6を銅 よりも安価な鉄を用いて形成しても良い。 また、 ベース基板 6をプラスチック材 料を用いて形成し、 半導体装置を軽量化しても良い。 実施形態 2
図 3は、 実施の形態 2に係る半導体装置の底面図である。 本実施の形態におい ては、 複数の半導体素子を 1つのパッケージに収納した半導体装置を提供する。 1つのベース基板 6に、 例えば 3つの貫通孔 6 aを設ける。 各々の貫通孔 6 a内 に、 半導体素子を固定した絶縁基板を、 裏面電極 3 2を介して固定する。 この構 造によれば、 3つの半導体素子について共通の放熱器を用いることができる。 従 つて、 放熱器の必要個数を減少し、 また、 放熱器の取り付け作業を簡略化するこ とができる。 実施の形態 3
図 4及び図 5は、 実施の形態 3に係る半導体装置の底面図及び断面図である。 尚、 図 5においてベース基板兼絶縁カバー 1 6及び裏面電極 3 2以外は省略して いる。
本実施の形態半導体装置も、 実施の形態 2と同様に、 複数の半導体素子を 1つ のパッケージに収納する。 さらに本実施の形態においては、 ベース基板 1 6を複 数の部分に分割し、 各部分を組み合わせることによって貫通孔 1 6 aを形成する。 例えば、 図 4に示すようにべ一ス基板 1 6を、 5つの部分 1 6—:!〜 1 6 _ 5に 分割する。 このようにベース基板 1 6を分割することにより、 ベース基板の形状 が単純となり、 ベース基板の成型が容易となる。
またさらに、 本実施の形態においては、 ベース基板と絶縁カバーを一体成型す る。 前述したようにべ一ス基板は材料選択の幅が広いため、 ベース基板を絶縁力 バーと共通の材料を用いて一体成型することができる。 ベース基板と絶縁カバー を一体成型することにより、 半導体装置の部品点数を減少し、 製造コス トを低減 することができる。 例えば、 図 5に示すように、 絶縁カバーの側壁がベース基板 と連続した構造となるように、 絶縁カバーとベース基板を一体成型をすれば良い。 ベース基板 1 6 _:!〜 1 6— 3には、 対応する位置の絶縁カバーが一体化されて いる。 絶縁カバ一に充填するゲル材料の漏れを防ぐために、 分割した部分 1 6— :!〜 1 6— 5を組み立てた後に、 互いをシリ コンゴム接着剤等によって接着する ことが好ましい。
尚、 本実施の形態においては、 ベース基板を分割し、 分割した各ベース基板を 絶縁カバーと一体成型する例について示したが、 ベース基板を分割せずに、 ベー ス基板と絶縁カバーを単一の成型品により構成しても良い。 実施の形態 4
図 6は、 半導体素子 1と主電極 8 2の接続方法が異なる実施形態を示す断面図 である。 本実施の形態においては、 半導体素子 1のコレクタ電極を、 表面電極を 介さずに直接主電極 8 2に接続する。 接続には、 例えば導電性接着剤を用いるこ とができる。 この構造によれば、 コレクタ電極を接続する領域の表面電極が不要 となるため、 絶縁板 3 1を小面積化することができる。 即ち、 絶縁板 3 1の裏面 電極 3 2に対する面積比を小さくすることができる。 剛性が高い絶縁板 3 1の面 積比を減少することによって、 裏面電極 3 2の可撓性が増し、 裏面電極 3 2と放 熱器の密着が容易となる。 本発明は、 添付図面を参照しながら好ましい実施形態に関連して充分に記載さ れているが、 この技術の熟練した人々にとつては種々の変形や修正は明白である c そのような変形や修正は、 添付した請求の範囲による本発明の範囲から外れない 限りにおいて、 その中に含まれると理解されるべきである。

Claims

請 求 の 範 囲
1 . ( a ) ベース基板と、 (b ) 絶縁板に表面電極と裏面電極を接合して成り、 該裏面電極を介して前記ベース基板に固定された絶縁基板と、 (c ) 該絶縁基板 に前記表面電極を介して固定された半導体素子と、 (d ) 該半導体素子を被う絶 縁カバーと、 (e ) 該絶縁カバーの外部に前記半導体素子から取り出した電極を 備えた半導体装置であって、
前記裏面電極が、 前記絶縁板よりも大きく、
前記ベース基板が、 前記裏面電極よりも小さくかつ前記絶縁板よりも大きな貫 通孔を有し、
前記絶縁基板が、 該貫通孔内に位置して、 前記裏面電極の周縁部を介して前記 ベース基板の裏面に固定されたことを特徴とする半導体装置。
2 . 前記裏面電極が、 前記表面電極よりも厚いことを特徴とする請求項 1記載 の半導体装置。
3 . 前記ベース基板が、 プラスチック材料から成ることを特徴とする請求項 1 記載の半導体装置。
4. 前記ベース基板が、 前記絶縁カバーと一体成型されたことを特徴とする請求 項 1記載の半導体装置。
5 . 前記ベース基板が複数個の貫通孔を有し、 該貫通孔の各々に半導体素子を 固定した絶縁基板を備えたことを特徴とする請求項 1記載の半導体装置。
6 . 前記ベース基板が、 複数の部分に分割されて成り、 各部分が組み合わされ て前記貫通孔を形成することを特徴とする請求項 1記載の半導体装置。
PCT/JP1999/002417 1999-05-11 1999-05-11 Dispositif a semi-conducteur Ceased WO2000068992A1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2000617493A JP3610015B2 (ja) 1999-05-11 1999-05-11 半導体装置
EP99918362A EP1104025B1 (en) 1999-05-11 1999-05-11 Semiconductor device
PCT/JP1999/002417 WO2000068992A1 (fr) 1999-05-11 1999-05-11 Dispositif a semi-conducteur
DE69937739T DE69937739T2 (de) 1999-05-11 1999-05-11 Halbleitervorrichtung
US09/757,630 US6369411B2 (en) 1999-05-11 2001-01-11 Semiconductor device for controlling high-power electricity with improved heat dissipation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP1999/002417 WO2000068992A1 (fr) 1999-05-11 1999-05-11 Dispositif a semi-conducteur

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US09/757,630 Continuation US6369411B2 (en) 1999-05-11 2001-01-11 Semiconductor device for controlling high-power electricity with improved heat dissipation

Publications (1)

Publication Number Publication Date
WO2000068992A1 true WO2000068992A1 (fr) 2000-11-16

Family

ID=14235649

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1999/002417 Ceased WO2000068992A1 (fr) 1999-05-11 1999-05-11 Dispositif a semi-conducteur

Country Status (5)

Country Link
US (1) US6369411B2 (ja)
EP (1) EP1104025B1 (ja)
JP (1) JP3610015B2 (ja)
DE (1) DE69937739T2 (ja)
WO (1) WO2000068992A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008511974A (ja) * 2004-09-01 2008-04-17 オイペク オイロペーシェ ゲゼルシャフト フューア ライストゥングスハルプライター エムベーハー パワー半導体モジュール
US9041052B2 (en) 2010-05-21 2015-05-26 Kabushiki Kaisha Toshiba Semiconductor device, semiconductor unit, and power semiconductor device
WO2018100600A1 (ja) * 2016-11-29 2018-06-07 三菱電機株式会社 半導体装置、制御装置および半導体装置の製造方法

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4540884B2 (ja) * 2001-06-19 2010-09-08 三菱電機株式会社 半導体装置
JP2003264265A (ja) * 2002-03-08 2003-09-19 Mitsubishi Electric Corp 電力用半導体装置
JP3910497B2 (ja) * 2002-07-03 2007-04-25 株式会社オートネットワーク技術研究所 電力回路部の防水方法及び電力回路部をもつパワーモジュール
JP2004228352A (ja) * 2003-01-23 2004-08-12 Mitsubishi Electric Corp 電力半導体装置
JP3858834B2 (ja) * 2003-02-24 2006-12-20 オンキヨー株式会社 半導体素子の放熱器
DE102005002813B4 (de) * 2005-01-20 2006-10-19 Robert Bosch Gmbh Steuermodul
US20060258031A1 (en) * 2005-01-26 2006-11-16 Bily Wang Wafer-level electro-optical semiconductor manufacture fabrication method
US20100301349A1 (en) * 2005-01-26 2010-12-02 Harvatek Corporation Wafer level led package structure for increasing light-emitting efficiency and heat-dissipating effect and method for manufacturing the same
DE102005046404B4 (de) * 2005-09-28 2008-12-24 Infineon Technologies Ag Verfahren zur Minderung von Streuungen in der Durchbiegung von gewalzten Bodenplatten und Leistungshalbleitermodul mit einer nach diesem Verfahren hergestellten Bodenplatte
JP2008060204A (ja) * 2006-08-30 2008-03-13 Nec Lcd Technologies Ltd Ledバックライトユニットおよびそれを用いた液晶表示装置
DE102006046789A1 (de) * 2006-10-02 2008-04-03 Infineon Technologies Ag Elektronisches Bauteil und Verfahren zur Herstellung elektronischer Bauteile
JP5252819B2 (ja) * 2007-03-26 2013-07-31 三菱電機株式会社 半導体装置およびその製造方法
JP5061717B2 (ja) * 2007-05-18 2012-10-31 富士電機株式会社 半導体モジュール及び半導体モジュールの製造方法
US8651704B1 (en) 2008-12-05 2014-02-18 Musco Corporation Solid state light fixture with cooling system with heat rejection management
US8535989B2 (en) 2010-04-02 2013-09-17 Intel Corporation Embedded semiconductive chips in reconstituted wafers, and systems containing same
US9068707B1 (en) 2010-04-06 2015-06-30 Musco Corporation Compact LED light source and lighting system
JP5260592B2 (ja) * 2010-04-08 2013-08-14 デクセリアルズ株式会社 保護素子、バッテリ制御装置、及びバッテリパック
CN104335472A (zh) * 2012-05-28 2015-02-04 三菱电机株式会社 半导体装置
JP5939041B2 (ja) * 2012-06-01 2016-06-22 住友電気工業株式会社 半導体モジュール及び半導体モジュールの製造方法
CN104321864B (zh) * 2012-06-08 2017-06-20 英特尔公司 具有非共面的、包封的微电子器件和无焊内建层的微电子封装
JP2014033092A (ja) * 2012-08-03 2014-02-20 Mitsubishi Electric Corp 半導体装置および半導体装置の製造方法
JP2014056982A (ja) * 2012-09-13 2014-03-27 Mitsubishi Electric Corp パワー半導体装置およびその製造方法
US9196510B2 (en) * 2013-11-12 2015-11-24 Infineon Technologies Ag Semiconductor package comprising two semiconductor modules and laterally extending connectors
KR101983160B1 (ko) * 2013-11-29 2019-05-28 삼성전기주식회사 전력반도체 모듈

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0766340A (ja) * 1993-08-30 1995-03-10 Mitsubishi Electric Corp 半導体装置およびその製造方法
JPH0922973A (ja) * 1995-07-07 1997-01-21 Mitsubishi Electric Corp 半導体装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1815799C3 (de) * 1968-12-19 1979-09-13 Siemens Ag, 1000 Berlin Und 8000 Muenchen Anordnung eines Halbleiterbauelementgehäuses
US5014159A (en) * 1982-04-19 1991-05-07 Olin Corporation Semiconductor package
JPH04273451A (ja) * 1991-02-28 1992-09-29 Nippon Steel Corp 半導体装置
JPH05166962A (ja) * 1991-12-17 1993-07-02 Oki Electric Ind Co Ltd 電力増幅器の実装構造
JP2725952B2 (ja) * 1992-06-30 1998-03-11 三菱電機株式会社 半導体パワーモジュール
JPH09172116A (ja) * 1995-12-21 1997-06-30 Mitsubishi Electric Corp 半導体装置
JPH09213878A (ja) * 1996-01-29 1997-08-15 Toshiba Corp 半導体装置
JP2967065B2 (ja) * 1996-09-20 1999-10-25 株式会社東芝 半導体モジュール

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0766340A (ja) * 1993-08-30 1995-03-10 Mitsubishi Electric Corp 半導体装置およびその製造方法
JPH0922973A (ja) * 1995-07-07 1997-01-21 Mitsubishi Electric Corp 半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1104025A4 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008511974A (ja) * 2004-09-01 2008-04-17 オイペク オイロペーシェ ゲゼルシャフト フューア ライストゥングスハルプライター エムベーハー パワー半導体モジュール
US7968988B2 (en) 2004-09-01 2011-06-28 Infineon Technologies Ag Power semiconductor module having a thermally conductive base plate on which at least four substrates are arranged in at least one single row
JP4759716B2 (ja) * 2004-09-01 2011-08-31 インフィネオン テクノロジーズ アーゲー パワー半導体モジュール
US9041052B2 (en) 2010-05-21 2015-05-26 Kabushiki Kaisha Toshiba Semiconductor device, semiconductor unit, and power semiconductor device
WO2018100600A1 (ja) * 2016-11-29 2018-06-07 三菱電機株式会社 半導体装置、制御装置および半導体装置の製造方法
JPWO2018100600A1 (ja) * 2016-11-29 2019-03-07 三菱電機株式会社 半導体装置、制御装置および半導体装置の製造方法
CN109997221A (zh) * 2016-11-29 2019-07-09 三菱电机株式会社 半导体装置、控制装置以及半导体装置的制造方法
US11063004B2 (en) 2016-11-29 2021-07-13 Mitsubishi Electric Corporation Semiconductor device, control device, and method for manufacturing semiconductor device
CN109997221B (zh) * 2016-11-29 2024-03-12 三菱电机株式会社 半导体装置、控制装置以及半导体装置的制造方法

Also Published As

Publication number Publication date
EP1104025A4 (en) 2007-05-02
US6369411B2 (en) 2002-04-09
EP1104025B1 (en) 2007-12-12
US20010002051A1 (en) 2001-05-31
EP1104025A1 (en) 2001-05-30
DE69937739T2 (de) 2008-11-27
JP3610015B2 (ja) 2005-01-12
DE69937739D1 (de) 2008-01-24

Similar Documents

Publication Publication Date Title
JP3610015B2 (ja) 半導体装置
JP7204770B2 (ja) 両面冷却型パワーモジュールおよびその製造方法
JPWO2000068992A1 (ja) 半導体装置
JP4112614B2 (ja) 少なくとも2つのケーシング部分から成る制御装置
JP4177571B2 (ja) 半導体装置
US5747875A (en) Semiconductor power module with high speed operation and miniaturization
US6642576B1 (en) Power semiconductor device having layered structure of power semiconductor elements and terminal members
US6690087B2 (en) Power semiconductor module ceramic substrate with upper and lower plates attached to a metal base
CN103314437B (zh) 功率半导体模块及电源单元装置
US5698898A (en) Semiconductor apparatus with a multiple element electrode structure
JP6862896B2 (ja) 半導体装置及び半導体装置の製造方法
JP4465906B2 (ja) パワー半導体モジュール
WO2007130643A9 (en) Die-on-leadframe (dol) with high voltage isolation
US20150130042A1 (en) Semiconductor module with radiation fins
JPWO2008142760A1 (ja) 電力用半導体モジュール
KR20010071333A (ko) 히트 싱크에 집적 회로 패키지를 고정시키는 열 전도성장착 장치
JP4967701B2 (ja) 電力半導体装置
CN110914975B (zh) 功率半导体模块
JP2004031485A (ja) 半導体装置
JP2001320185A (ja) 電子部品のモジュール装置
JP4046623B2 (ja) パワー半導体モジュールおよびその固定方法
JPH0491458A (ja) 半導体装置
JP2013026296A (ja) パワーモジュール
JP2011018736A (ja) 半導体装置
JP2002314037A (ja) パワー半導体モジュール

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE

121 Ep: the epo has been informed by wipo that ep was designated in this application
ENP Entry into the national phase

Ref country code: JP

Ref document number: 2000 617493

Kind code of ref document: A

Format of ref document f/p: F

WWE Wipo information: entry into national phase

Ref document number: 09757630

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1999918362

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1999918362

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1999918362

Country of ref document: EP