[go: up one dir, main page]

WO1999036958A1 - Dispositif a semi-conducteurs et son procede de production, ainsi que structure et procede de fixation de semi-conducteurs - Google Patents

Dispositif a semi-conducteurs et son procede de production, ainsi que structure et procede de fixation de semi-conducteurs Download PDF

Info

Publication number
WO1999036958A1
WO1999036958A1 PCT/JP1999/000183 JP9900183W WO9936958A1 WO 1999036958 A1 WO1999036958 A1 WO 1999036958A1 JP 9900183 W JP9900183 W JP 9900183W WO 9936958 A1 WO9936958 A1 WO 9936958A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
semiconductor device
protruding
semiconductor chip
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP1999/000183
Other languages
English (en)
French (fr)
Inventor
Noboru Taguchi
Takashi Toida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Watch Co Ltd
Original Assignee
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co Ltd filed Critical Citizen Watch Co Ltd
Priority to JP2000540576A priority Critical patent/JP3435403B2/ja
Priority to KR1020007007115A priority patent/KR20010033602A/ko
Priority to AU20735/99A priority patent/AU2073599A/en
Priority to EP99901117A priority patent/EP1041617A4/en
Publication of WO1999036958A1 publication Critical patent/WO1999036958A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02371Disposition of the redistribution layers connecting the bonding area on a surface of the semiconductor or solid-state body with another surface of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05184Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13109Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/145Arrangements wherein electric components are disposed between and simultaneously connected to two planar printed circuit boards, e.g. Cordwood modules

Definitions

  • the present invention relates to a surface-mount type semiconductor device provided with a bump electrode (bump) and a method for manufacturing the same, and a mounting structure and a mounting method for mounting the semiconductor device on a circuit board such as a liquid crystal display device.
  • FIG. 26 shows a cross-sectional structure of a semiconductor device having a straight wall-shaped protruding electrode.
  • the semiconductor device 71 has an electrode pad 74 for connecting to an external circuit on a surface (an upper surface in the figure) of a semiconductor chip 72 on which an integrated circuit (not shown) is formed. Many are provided along the side edge of a perpendicular direction. In FIG. 26, only one of the plurality of electrode pads 74 in each row along the left and right side edges of the semiconductor chip 72 is shown.
  • An insulating film 76 covering the periphery of each electrode pad 74 and having an opening formed on the electrode pad 74 so as to expose the inside is provided on the entire surface of the semiconductor chip 72.
  • a lower electrode 79 is provided in close contact with the periphery of the opening of the insulating film 76 and the exposed portion of the electrode pad 74.
  • a protruding electrode 78 formed in a straight wall shape is provided on the lower electrode 79.
  • the protruding electrode 78 is formed in a straight wall shape.
  • the protruding electrode is formed in a mushroom shape in which the upper portion is larger than the base.
  • the straight-walled protruding electrodes are more suitable for semiconductor chips.
  • the spread in the horizontal direction along 72 can be reduced, and the arrangement density of the protruding electrodes can be increased accordingly, and the connection pitch with the external circuit can be reduced.
  • a surface-mount type semiconductor device having such a protruding electrode has been used as a driving semiconductor device of a liquid crystal display device, and a peripheral portion of a glass substrate constituting a liquid crystal panel of the liquid crystal display device has been used.
  • a plurality of semiconductor devices for driving (for scanning and signal input) are mounted.
  • Reference numeral 80 denotes a liquid crystal display device, in which a liquid crystal 85 is sealed between first and second substrates 81 and 82 constituting a liquid crystal panel by a sealing material 86, and the first substrate 81 is A region 8 extending from the second substrate 82 is a region for mounting the semiconductor device 71 for driving the liquid crystal display device 80.
  • a glass substrate is generally used as the first and second substrates 81 and 82, but a transparent resin substrate or the like may be used.
  • a number of scanning electrodes 83 extending from the inside enclosing the liquid crystal 85 to the area 8 and a number of terminal electrodes 88 serving as connection terminals to the outside are perpendicular to the paper surface.
  • the pattern is formed by a transparent conductive film in a line in any direction. Liquid crystal of second substrate 8 2
  • a large number of signal electrodes 84 are formed on the inner surface facing the scanning electrode 83 with the transparent conductive film therebetween, with the signal electrode 84 arranged side by side in the figure.
  • an anisotropic conductive adhesive 50 in which conductive particles 52 are dispersed in an insulating adhesive is applied. Then, the semiconductor device 71 is turned upside down with respect to the posture shown in FIG. 26, and the scanning electrodes 8 connecting the respective projecting electrodes 7 8 are formed on the region 8 of the first substrate 81. Align with 3 and terminal electrode 8 8 And place it.
  • each protruding electrode 78 is electrically connected to the scanning electrode 83 and the terminal electrode 88 via the conductive particles 52 in the anisotropic conductive adhesive 50.
  • the semiconductor device 71 is bonded and fixed to the first substrate 81 with the insulating adhesive in the anisotropic conductive adhesive 50.
  • the end of the flexible printed circuit board (FPC) 60 is arranged on the portion of the first substrate 81 on which the terminal electrode 88 is formed.
  • the FPC 60 has a wiring pattern (not shown) made of copper foil for supplying power and input signals to the semiconductor device 71.
  • the wiring pattern of the FPC 60 is also anisotropically applied to the terminal electrode 88 on the first substrate 81.
  • the FPC 60 is electrically connected via the conductive particles 52 in the conductive adhesive 50, and the end of the FPC 60 is bonded and fixed to the first substrate 81.
  • the space between the protruding electrode 78 and the scanning electrode 83 on the first substrate 81, and the wiring pattern of the FPC 60 and the surface of the first substrate 81 can be reduced.
  • the conductive particles 52 in the anisotropic conductive adhesive 50 are secured between the terminal electrode 88 and the terminal electrode 88, thereby making the respective electrical connections and mechanically connecting with the insulating adhesive. Is done.
  • a protective material (mold resin) 62 is applied to the upper surface of the connection portion of the semiconductor device 71 and the FPC 60 and the peripheral portion thereof. This prevents moisture from entering the connection between the protruding electrode 78 and the scanning electrode 83 and the connection between the FPC 60 and the terminal electrode 88, and provides mechanical protection for reliability. Can be increased.
  • a region 8 serving as a connection portion between the semiconductor device 71 and the FPC 60 to the liquid crystal display device 80 has a width of 2 mm of the semiconductor device 71 and a connection margin of 1 mm for the semiconductor device 71. It was about 5 mm because 2 mm was required as a connection allowance for FPC 60.
  • the region 8 for mounting the semiconductor device of such a liquid crystal display device 80 is a non-display portion of the liquid crystal panel, and the module size of the liquid crystal panel is considerably large with respect to the area of the display portion.
  • the present invention has been made to solve the above-described problems, and has been made in order to connect a flexible printed circuit board to a semiconductor device, and to provide an area for mounting a semiconductor device on a circuit board such as a liquid crystal display device.
  • a semiconductor device capable of high-density mounting a manufacturing method for efficiently manufacturing it, and the semiconductor device mounted on a circuit board Provide the mounting structure and mounting method to be mounted.
  • a semiconductor device includes an integrated circuit, a semiconductor chip provided with a plurality of electrode pads for connecting the integrated circuit to an external circuit, and an opening on each of the electrode pads to cover a peripheral portion thereof.
  • a plurality of protruding electrodes provided so as to protrude from the side wall surface.
  • the protruding electrode is made of a single material of copper, gold, nickel, or indium. It may be formed, or may have a two-layer structure of a lower layer made of copper or nickel and an upper layer made of gold. Alternatively, the protruding electrodes can be formed of a solder alloy material.
  • a method of manufacturing a semiconductor device according to the present invention includes the following steps.
  • Another method of manufacturing a semiconductor device according to the present invention includes the following steps.
  • the protruding electrode may be formed of a solder alloy material, and after the second dicing step, a step of reflowing the protruding electrode into a spherical shape may be performed.
  • the protruding electrodes extending over the adjacent semiconductor chips be formed by plating.
  • At least one of the first dicing step and the second dicing step may be a step of performing dicing by laser irradiation using a laser device.
  • a laser device In such a case, an excimer laser device, a YAG laser device, It is recommended to use one or more of the carbon dioxide laser devices.
  • the side wall surface of the semiconductor chip constituting the semiconductor device faces the circuit board, and the protruding electrode projecting from the side wall surface is connected to the conductive pattern or the electrode on the circuit board.
  • a plurality of protruding electrodes are provided so as to individually protrude from the two side walls of the semiconductor chip.
  • One side surface of the semiconductor chip faces the circuit board, and the other side wall surface is a flexible printed circuit board.
  • the protruding electrode protruding from one side wall surface is connected to the conductive pattern or electrode on the circuit board, and the protruding electrode protruding from the other side wall is connected to the conductive pattern or electrode on the FPC.
  • the mounting structure of the semiconductor device is also provided.
  • the protruding electrode is formed of a solder alloy material
  • the protruding electrode is connected to a conductive pattern or an electrode on a circuit board or FPC in a molten shape. It is preferable that the protruding electrode and the conductive pattern or the electrode on the circuit board or the FPC are connected by an anisotropic conductive adhesive or solder.
  • a semiconductor device mounting method is directed to a semiconductor device in which a plurality of electrode pads provided near a peripheral portion of a semiconductor chip are provided with a plurality of projecting electrodes which are individually electrically connected to each other and project from a side wall surface of the semiconductor chip.
  • a method of mounting a device on a circuit board comprising arranging the semiconductor device so that a side wall surface of the semiconductor chip faces the circuit board, and forming a projection electrode protruding from the side wall surface of the semiconductor chip on a circuit board. And an anisotropic conductive adhesive is arranged between them.
  • the semiconductor device may be provided with a semiconductor device. The device is arranged so that the side wall surface of the semiconductor chip faces the circuit board, and heat treatment is performed to melt the protruding electrodes protruding from the side wall surface of the semiconductor chip, and the protruding electrodes and the conductive patterns on the circuit board are melted. Alternatively, the electrodes are electrically connected.
  • a semiconductor device in which a plurality of protruding electrodes individually connected to a plurality of electrode pads provided in the vicinity of a peripheral portion of the semiconductor chip are individually protruded from two sidewall surfaces of the semiconductor chip is provided. It also provides a method for mounting on a board and FPC.
  • the semiconductor device is arranged so that one side wall surface of the semiconductor chip faces the circuit board, and a difference is made between the protruding electrode projecting from one side wall surface of the semiconductor chip and the circuit board.
  • An isotropic conductive adhesive is arranged, a pressure is applied between the protruding electrode and the circuit board, and a heat treatment is performed to electrically connect the protruding electrode to the conductive pattern or electrode on the circuit board.
  • the semiconductor device and the FPC are arranged such that the other side wall surface of the semiconductor chip faces the FPC, and an anisotropic gap is formed between the protruding electrode protruding from the other side wall surface of the semiconductor chip and the FPC.
  • a conductive conductive adhesive is disposed, pressure is applied between the protruding electrode and the FPC, and a heat treatment is performed to electrically connect the protruding electrode to the conductive pattern or electrode on the FPC.
  • Solder may be used instead of the anisotropic conductive adhesive to connect the protruding electrode of the semiconductor device to the conductive pattern or electrode on the circuit board or FPC.
  • FIG. 1 is a sectional view showing a first embodiment of a semiconductor device according to the present invention.
  • 2 to 9 are cross-sectional views showing each step of the manufacturing process of the semiconductor device shown in FIG.
  • FIG. 10 is a sectional view showing an example of a mounting structure in which the semiconductor device shown in FIG. 1 is mounted on a liquid crystal display device.
  • FIG. 11 is a sectional view of a principal part of a second embodiment of the semiconductor device according to the present invention.
  • FIG. 12 is a sectional view showing an example of a mounting structure of the semiconductor device shown in FIG.
  • FIG. 13 is a sectional view showing a third embodiment of the semiconductor device according to the present invention.
  • 14 to 20 are cross-sectional views showing each stage of the manufacturing process of the semiconductor device shown in FIG.
  • FIG. 21 is a sectional view showing an example of a mounting structure in which the semiconductor device shown in FIG. 13 is mounted on a liquid crystal display device.
  • FIG. 22 is a perspective view showing the relationship between the semiconductor device in the mounting structure shown in FIG. 21, the substrate of the liquid crystal display device, and the FPC.
  • FIG. 23 is a plan view showing a part of a liquid crystal display device in which the semiconductor device shown in FIG. 22 is mounted and an FPC is connected.
  • FIG. 24 is a perspective view showing the relationship between the semiconductor device in another mounting structure according to the present invention, the substrate of the liquid crystal display device, and the FPC.
  • FIG. 25 is a plan view showing a part of a liquid crystal display device in which the semiconductor device shown in FIG. 24 is mounted and FPC is connected.
  • FIG. 26 is a cross-sectional view showing an example of a conventional semiconductor device having a bump electrode.
  • FIG. 27 is a cross-sectional view showing a conventional mounting structure in which the conventional semiconductor device shown in FIG. 26 is mounted on a liquid crystal display device.
  • FIG. 1 First Embodiment of Semiconductor Device
  • FIG. 1 is a sectional view showing a structure of a first embodiment of a semiconductor device according to the present invention.
  • the semiconductor device 1 forms an integrated circuit (not shown), and a plurality of electrode pads 14 for connecting the integrated circuit to the outside are formed on a peripheral portion of a surface 12a (in this example, a paper surface).
  • the left and right side walls 1 2 b, 1 2 c are perpendicular to the edge of the semiconductor chip 12.
  • the semiconductor chip 12 is formed on the semiconductor chip 12, and has an opening 16 a on each electrode pad 14.
  • An insulating film 16 covering the periphery thereof, a plurality of lower electrodes 19 provided on the insulating film 16 and individually conducting to each electrode pad 14 through the opening 16a, and each of the lower electrodes And a plurality of protruding electrodes (bumps) 22 provided on the substrate 19 respectively.
  • Each protruding electrode 22 and each lower electrode 19 are formed so as to protrude from the side wall surface 12 b or 12 c of the semiconductor chip 12 by about 10 ⁇ m to 50 / zm.
  • planar pattern shape of the projecting electrode 22 and the lower electrode 19 is such that the projecting electrode 22 is formed somewhat larger than the lower electrode 19.
  • the protruding electrode 22 can be made of a single material having high conductivity such as copper (Cu), gold (Au), nickel (Ni), and indium (In).
  • the protruding electrode 22 is best made of gold (Au) so that the surface is not oxidized. However, gold is expensive, so it is composed of a lower layer made of copper or nickel and an upper layer (surface layer) made of gold. Good to do. Further, the protruding electrode 22 may be made of a solder alloy material that is easily melted. In this case, the solder alloy material includes lead (Pb), tin (Sn), silver (Ag), indium (In), and bismuth (Bi).
  • FIGS. 2 to 9 are cross-sectional views showing each step of the manufacturing process of the semiconductor device shown in FIG.
  • a semiconductor substrate (wafer) 10 shown in FIG. 2 is prepared.
  • the semiconductor substrate 10 is made of an integrated circuit including a large number of active elements and passive elements for a plurality of semiconductor chips, and aluminum for connecting the integrated circuit to an external circuit.
  • a plurality of electrode pads are provided.
  • FIG. 2 shows only a part of the semiconductor substrate 10, and electrode pads 14, 14 for two adjacent semiconductor chips 12, 12.
  • an insulating film 16 having an opening 16a on each electrode pad 14 is formed on the semiconductor substrate 10 as shown in FIG.
  • the insulating film 16 is formed of silicon nitride (Si 3 N 4 ) by plasma chemical vapor deposition (CVD) to have a thickness of 1 / zm over the entire surface of the semiconductor substrate 10.
  • the insulating film 16 is not limited to silicon nitride, silicon dioxide (S i 0 2), oxidation of tantalum (Ta 2 O s), aluminum oxide (A 1 2 0 3) is effective even in an inorganic film such as Further, these laminated films can also be applied.
  • an organic film such as polyimide can also be used as the insulating film 16, and may be a stacked film of these inorganic films and organic films.
  • the method of forming the insulating film 16 is not limited to the plasma CVD method, but can be formed by, for example, a sputtering method. ,
  • a photosensitive resin (photo resist) is formed on the entire surface of the insulating film 16, though not shown, and exposure processing is performed using a predetermined photomask.
  • the photoresist is patterned by a photolithography step of performing development processing, and the insulating film 16 is patterned using the patterned photoresist as an etching mask. Through this photo-etching step, openings 16a are formed in portions of the insulating film 16 above the respective electrode pads 14.
  • patterning is performed so that the insulating layer 16 covers the periphery of each electrode pad 14.
  • 0.8 m of aluminum, 0.01 / m of chromium, and 0.8 of copper were formed on the entire surface of the semiconductor substrate 10 on which the insulating film 16 having the opening 16 a was formed by sputtering. Film formation was performed sequentially at each film thickness of m, and three layers of the common electrode film 18 shown in FIG. 4 were formed. Formed with a structure.
  • the material of the common electrode film 18 has good electrical and mechanical connectivity with the electrode material of the electrode pad 14 and the electrode material of the protruding electrode 22 formed therefrom, and is stable without diffusion between the electrode materials. It is necessary to select an electrode material.
  • titanium and palladium, titanium and gold, titanium and platinum, titanium-tungsten alloy and palladium, titanium-tungsten alloy It is effective to use a two-layer film structure of gold, titanium 'tandustine alloy and platinum, titanium-tungsten alloy and copper, or chromium and copper, or a three-layer structure of aluminum, titanium and copper.
  • a protruding electrode can be easily formed by plating, and even if solder is formed on the copper surface, the copper does not melt when heated. preferable.
  • a photosensitive resin 20 is formed to a thickness of 17 / zm on the entire surface of the common electrode film 18 by a spin coating method.
  • the photosensitive resin 20 is used as a plating prevention film when the projection electrode 22 is formed later by plating.
  • the photosensitive resin 20 is formed so as to form an opening 20a shown in FIG. 5 in a region where a protruding electrode is to be formed over an adjacent semiconductor chip. Patterning.
  • a copper plating is formed with a thickness of 10 m to 15 m using the photosensitive resin 20 as a plating mask to form the protruding electrodes 22.
  • a protruding electrode 22 is formed on the common electrode film 18 in the opening 20 a of the photosensitive resin 20 so as to extend over the adjacent semiconductor chips 12 and 12. can do.
  • a metal material having high conductivity such as gold, nickel, and indium other than copper can be used.
  • the photosensitive resin 20 used as the plating prevention film was used. Is removed using a wet stripper.
  • the copper film as the uppermost film of the common electrode film 18 is etched with Enstrip C (trade name) which is a copper etching solution manufactured by Meltex. This etching process is performed with an overetching time of 30% of the just etching.
  • a chromium film (middle layer) and an aluminum film (lowermost layer) serving as a barrier layer and an adhesion layer of the common electrode film 18 are formed by a mixed solution of ceramic ammonium nitrate, pheliocyanate, and sodium hydroxide. ) Is etched.
  • This etching treatment is also performed with a 30% opper etching time from the just etching.
  • the lower electrode 19 has a three-layer structure including a copper film, a chromium film, and an aluminum film similar to the common electrode film 18.
  • the planar pattern of the lower electrode 19 and the projection electrode 22 is such that the lower electrode 19 is smaller than the projection electrode 22.
  • the difference in the planar pattern shape between the projecting electrode 22 and the lower electrode 19 is mainly due to the above-described upper etching of the common electrode film 18.
  • dicing is performed in the direction of arrow A from the surface side of the protruding electrode 22 at the center (boundary) between the adjacent semiconductor chips 12 and 12, and the adjacent semiconductor chips 12 and 12 are diced.
  • a first dicing step is performed in which the protruding electrode 22, the lower electrode film 19, and the semiconductor substrate 10 are cut to extend over the semiconductor chip 10 to obtain the semiconductor chips 12, 12.
  • dicing with a dicing width W1 is performed centering on the position indicated by the dashed line in FIG.
  • a dicing blade having a dicing width W1 of 10 ⁇ m to 20 jam is used.
  • This first dicing is performed on the back surface of the semiconductor substrate 10 on which the protruding electrodes 22 are not formed.
  • dicing tape is attached. Then, the dicing tape is prevented from being cut by dicing, and even after the semiconductor substrate 10 is cut, the semiconductor chips are held on the dicing tape without falling apart.
  • a dicing tape (not shown) is attached to the front surface of the semiconductor substrate 10 on which the protruding electrodes 12 are formed, and the dicing tape attached to the back surface is irradiated with ultraviolet light to start the semiconductor substrate 10 from the semiconductor substrate 10. Peel off.
  • the first dicing step and the center of the dicing are made to coincide with each other in the direction of arrow B from the back side of the semiconductor substrate 10.
  • a second dicing step of dicing the semiconductor substrate 10 is performed with a dicing width W2 larger than the dicing width W1 of the process.
  • a dicing blade having a dicing width of 30 ⁇ to 70 / xm is used.
  • the lower electrode 19 and the protruding electrode 22 protruding from the side wall surface of each semiconductor chip 12 which is a cut surface of the semiconductor substrate 10 can be easily formed, and the dicing tape is peeled off.
  • the individual semiconductor device shown in FIG. 1 can be obtained. According to this manufacturing method, all processing steps can be performed in a state in which the semiconductor substrate (wafer) and the cut semiconductor chips are held by the dicing tape, and there is no need to perform processing for each individual semiconductor chip. . Therefore, as shown in FIG. 1, the semiconductor device 1 provided with the protruding electrodes 22 protruding from the side wall surface of the semiconductor chip 12 can be manufactured extremely efficiently and with high yield.
  • dicing is performed up to the insulating film 16 in the second dicing step, but only the semiconductor substrate 10 may be diced.
  • the laser is irradiated by a laser device instead of the dicing using a dicing blade. It is also possible to shoot and dice.
  • an excimer laser device a YAG laser device, a carbon dioxide laser device, or the like may be used as the laser device.
  • FIG. 1 a mounting structure in which the semiconductor device according to the present invention shown in FIG. 1 is mounted on a circuit board which is a substrate of a liquid crystal display device will be described with reference to FIG.
  • Reference numeral 80 denotes a liquid crystal display device, and the same reference numerals are assigned to components constituting the liquid crystal panel corresponding to those of the conventional liquid crystal display device shown in FIG.
  • a liquid crystal 8 is interposed between a first substrate 81, which is a glass substrate on which the scanning electrode 83 is formed, and a second substrate 82, which is a glass substrate on which a signal electrode 84 opposed to the scanning electrode 83 is formed.
  • the semiconductor device 1 for driving the liquid crystal display device 80 is mounted on a liquid crystal display device 80 in which 5 is sealed with a sealing material 86.
  • the semiconductor device 1 is provided on the surface of a semiconductor chip 12 on which an integrated circuit is formed, from one side wall surface 12 b and the other side wall surface 12 c parallel to each other.
  • a plurality of protruding electrodes 22 that protrude individually are provided.
  • one side wall surface 12 b of the semiconductor chip 12 faces the first substrate 81 (acting as a circuit board) of the liquid crystal display device and projects from the side wall surface 12 b.
  • the plurality of protruding electrodes 22 are individually connected to the extended portions of the respective scanning electrodes 83 as a plurality of conductive patterns on the first substrate 81 via an anisotropic conductive adhesive 50. ing.
  • the other side wall surface 12 c of the semiconductor chip 12 faces the flexible printed circuit board (FPC) 60, and the plurality of protruding electrodes 22 protruding from the side wall surface 12 c are anisotropic. It is individually connected to a plurality of conductive patterns or electrodes on FPC 60 via conductive adhesive 50.
  • FPC flexible printed circuit board
  • a protective material (mold resin) 62 is filled and coated around the semiconductor device 1 and between the first substrate 81 and the FPC 60.
  • the electrical and mechanical connection between the circuit board of the liquid crystal display device and its electrodes is made on the side wall surface of the semiconductor chip 12 in the semiconductor device 1 so that the semiconductor device is mounted on the substrate of the liquid crystal display device.
  • the area required to mount the device can be greatly reduced compared to the conventional mounting structure shown in Fig. 27, and the non-display portion of the liquid crystal panel is reduced to reduce the size of the liquid crystal display device. be able to.
  • the area required for the mounting can be significantly reduced, so that the electronic device can be reduced in size.
  • the semiconductor device 1 shown in FIG. 1 is arranged such that one side wall surface 12 b of the semiconductor chip 12 faces the first substrate (circuit substrate) 81 of the liquid crystal display device 80. Then, an anisotropic conductive adhesive 50 is disposed between the protruding electrode 22 projecting from the side wall surface 12 b of the semiconductor chip 12 of the semiconductor device 1 and the first substrate 81.
  • This anisotropic conductive adhesive 50 is made of an insulating adhesive such as a thermosetting epoxy adhesive, and a two-layer nickel and gold plating on the surface of a spherical plastic. It consists of bead-like conductive particles of ⁇ 6 ⁇ m mixed in a volume ratio of about 40%.
  • heat treatment is performed at a temperature of 180 ° C. to 220 ° C. while applying a pressure of 400 kg Z cm 2 between the protruding electrode 22 and the first substrate 81.
  • each protruding electrode 22 protruding from the side wall surface 12 b of the semiconductor device 1 and the extending portion of each scanning electrode 83 on the first substrate 81 of the liquid crystal display device 80 is increased.
  • the conductive particles of the anisotropic conductive adhesive 50 are secured, so that the protruding electrode 22 and the scanning electrode 83 can be mechanically and electrically connected.
  • the semiconductor chip 1 On the opposite side of the junction between the semiconductor device 1 and the first substrate 81, the semiconductor chip 1 The other side wall surface 12c of 2 and the flexible printed circuit board (FPC) 60 are arranged so as to face each other.
  • an anisotropic conductive adhesive 50 is disposed between the projecting electrode 22 projecting from the side wall surface 12 c of the semiconductor chip 12 and the FPC 60, and the projecting electrode 22 and the FPC 60 are disposed. while applying a pressure of 4 0 0 kg / cm 2 between 1 8 0. Heat treatment at a temperature of C to 220 ° C.
  • the conductive particles of the anisotropic conductive adhesive 50 are provided between each protruding electrode 22 protruding from the side wall surface 12 c of the semiconductor device 1 and each conductive pattern or electrode on the FPC 60.
  • mechanical and electrical connection between the protruding electrode 22 and the flexible film 58 can be performed.
  • a protective material 62 is filled between the periphery of the semiconductor device 1 and the first and second substrates 81 and 82 of the liquid crystal display device 80 and the FPC 60 to cover each connection portion.
  • the semiconductor device 1, the liquid crystal display device 80, and the FPC 60 are securely fixed while preventing water from entering and mechanically protecting the semiconductor device 1.
  • the protruding electrodes 22 of the semiconductor device 1 are provided so as to protrude from two mutually perpendicular side walls of the semiconductor chip 12, and the two mutually perpendicular side walls are respectively provided on the circuit board and the FPC. It can also be connected to them via an anisotropic conductive adhesive.
  • solder can be used for electrical connection between the protruding electrode of the semiconductor device and the conductive pattern or electrode on the circuit board or FPC.
  • FIG. 11 is a sectional view of a principal part of a second embodiment of a semiconductor device according to the present invention.
  • the same parts as those in FIG. 1 are denoted by the same reference numerals, and their description is omitted.
  • the protruding electrode 23 is made of a solder alloy material and is spherically reblowed.
  • a large number of the protruding electrodes 23 and the lower electrodes 19 are provided along an edge perpendicular to the paper surface of the semiconductor chip 12, are insulated from each other by the insulating film 16 on the semiconductor chip 12, and are provided through the openings 16 a. It is formed so as to be individually conductive with the pad electrode 14 and protrude from the side wall surface 12 b of the semiconductor chip 12 by about 10 to 50 ⁇ m.
  • a plurality of protruding electrodes 23 and lower electrodes 19 protruding therefrom are provided along other side wall surfaces parallel or perpendicular to the side wall surface 12b.
  • An insulating film 16 and a common electrode film 18 are formed on the surface of the semiconductor substrate 10, a photosensitive resin 20 is formed on the common electrode film 18 and patterned, and an opening 20a is formed in a region where a protruding electrode is to be formed.
  • the steps up to this are the same as the manufacturing steps of the first embodiment described with reference to FIGS. 2 to 5.
  • the bump electrode 23 is formed with a thickness of ⁇ m and made of a solder alloy material (hereinafter simply referred to as “solder”).
  • the composition of the solder plating liquid is selected so that the composition after plating is 60% tin (Sn) and 40% lead (Pb).
  • the plating solution is, for example, AS-S (trade name) 16 7 gZfi, AS-P (trade name) 16.5 g / ⁇ , manufactured by Harada Sangyo MS-A (trade name) 104 g Z fi, 5 13 Y (trade name) 30 m ⁇ ⁇ as additive Additives are applied at a current density of 2 to 3 ⁇ dm 2 .
  • the photosensitive resin 20 is removed using a wet stripper, and the bumps 23 are used as an etching mask to form the common electrode film 1.
  • 8 is etched to form a lower electrode 19, and the first and second dicing steps are performed to cut the semiconductor substrate 10 into a single semiconductor chip 12 so that each protruding electrode 23 and the lower electrode 1 9 is projected from the side wall surface of the semiconductor chip 12 which is the cut surface.
  • a step of heating the single semiconductor chip 12 at a temperature of 230 ° C. to 250 ° C. to reflow the protruding electrode 23 into a spherical shape is performed. As shown in FIG. Round the solder of electrode 23.
  • FIG. 12 shows an example of a mounting structure in which the semiconductor device 2 is mounted on a circuit board.
  • the semiconductor device 2 is arranged such that the side wall surface 1 2b of the semiconductor chip 12 from which the protruding electrodes 23 protrude is opposed to the circuit board 46, and the protruding electrodes 23 and the circuit electrodes 28 on the circuit board 46 are arranged.
  • heat treatment is performed at 230 ° C. to 250 ° C., which is a temperature at which the protruding electrode 23 is melted.
  • the front and back surfaces of the semiconductor device 2 and the connection between the semiconductor device 2 and the circuit board 46 are covered with a protective material 62 to reinforce the connection, thereby improving electrical and mechanical reliability. Improve.
  • This circuit board 46 may be the first board 81 of the liquid crystal display device 80 shown in FIG. 10 or a circuit board of another device.
  • the FPC 60 shown in FIG. 10 is not connected to the semiconductor device 2.
  • the protruding electrode 23 protruding therefrom is provided along another side wall surface parallel or perpendicular to the side wall surface 12 b of the semiconductor chip 12.
  • the FPC can be disposed opposite to the side wall surface, and the protruding electrode 23 can be melted and electrically connected to the conductive pattern or electrode on the FPC, and the semiconductor device 2 can be mechanically connected to the FPC. .
  • connection between the projecting electrode 23 and the FPC may be performed using an anisotropic conductive adhesive or solder, as in the previous embodiment.
  • the curing temperature of the anisotropic conductive adhesive is lower than the temperature at which the solder of the protruding electrode 23 that joins the protruding electrode 23 and the circuit electrode 46 is melted.
  • the solder melting temperature when joining 23 and FPC with solder is lower than the temperature at which the solder of projecting electrode 23 joining projecting electrode 23 and circuit electrode 46 melts.
  • the area required for mounting the semiconductor device on the circuit board can be reduced, and a high-density mounting and highly reliable mounting structure of the semiconductor device can be realized.
  • FIG. 13 is a cross-sectional view showing the structure of the first embodiment of the semiconductor device according to the present invention.
  • the parts corresponding to those in FIG. 1 are denoted by the same reference numerals except for the semiconductor device 3 and the bump electrodes 24. are doing.
  • this semiconductor device 3 differs from the semiconductor device 1 shown in FIG. 1 in that, as shown in FIG. 13, the insulating film 16, the lower electrodes 19 and the projecting electrodes 24 are electrically connected to the semiconductor chip 12.
  • the electrode pad 14 is provided so as to extend from the surface 12 a on which the electrode pad 14 is provided and onto the side wall surface 12 b or 12 c so as to protrude. With this configuration, the connection area between the projecting electrode of the semiconductor device and the circuit board or the FPC can be increased, and more reliable connection can be made.
  • the projecting electrodes 24 are also made of copper (Cu), gold, similarly to the projecting electrodes 22 of the first embodiment. (Au), nickel (Ni), indium (In), etc., made of a single material with high conductivity, or a lower layer made of copper or nickel and an upper layer (surface layer) made of gold (Au) I do. Or you may comprise with a solder alloy material.
  • FIGS. 14 to 20 are cross-sectional views showing each step of the manufacturing process of the semiconductor device shown in FIG. In this manufacturing process, the same points as those in the first embodiment described with reference to FIGS. 2 to 9 will not be described.
  • the semiconductor substrate (wafer) 10 is provided with an electrode in the center between two adjacent semiconductor chips 12, 12 and electrode pads 14, 14. Pad 1 4,
  • a groove 100 s having a width of 100 im and a depth of about 200 / xm is formed from the surface 10 a on which the 14 is provided.
  • an insulating film 16 having openings 16a on the electrode pads 14 is formed on the entire surface 10a of the semiconductor substrate 10 and the entire surface of the groove 10s as shown in FIG. Form.
  • the insulating film 16 for example, silicon nitride (Si 3 N 4 ) is formed to a thickness of 1 jum by a plasma CVD method and a sputtering method.
  • (2 S i 0) of silicon dioxide, tantalum oxide (T a 2 0 5), and an inorganic film such as aluminum oxide (A 1 2 0 3) may be a laminated film of these. Further, it may be an organic film such as polyimide, or a laminated film of an inorganic film and an organic film.
  • the opening 16a of the insulating film 16 is formed by performing an etching process using a photosensitive resin as a mask by patterning.
  • 0.8 ⁇ of aluminum and 0.8 ⁇ of chromium are formed by sputtering over the entire surface including the trench 10 s ⁇ on the semiconductor substrate 10 on which the insulating film 16 provided with the opening 16 a is formed.
  • a film is sequentially formed with a thickness of 0.8 ⁇ and copper with a thickness of 0.8 ⁇ , and a common electrode film 18 shown in FIG. 16 is formed in a three-layer structure.
  • the entire surface of the common electrode film 18 is applied by spin coating.
  • the photosensitive resin 20 is formed, exposed and developed using a predetermined photomask, and an opening 2 shown in FIG. 17 is formed in a region where a protruding electrode is to be formed over an adjacent semiconductor chip.
  • the photosensitive resin 20 is patterned so as to form 0a.
  • the protruding electrode 24 extending over the adjacent semiconductor chips 12 and 12 is formed. Can be formed.
  • the protruding electrode 24 is also formed by filling the groove 10 s of the semiconductor substrate 10.
  • a metal material having high conductivity such as gold, nickel, and indium other than copper can be used.
  • the photosensitive resin 20 used as the plating prevention film is removed, and the protruding electrode 24 is used as an etching mask.
  • the lower electrode 19 is formed by etching in the same manner as in the embodiment.
  • the difference between the planar pattern shapes of the projecting electrode 24 and the lower electrode 19 is due to the over-etching of the common electrode film 18.
  • a dicing tape (not shown) is attached to the back surface of the semiconductor substrate 10, and as shown in FIG. 19, the protruding electrodes 24 are formed at the center (boundary) between the adjacent semiconductor chips 12 and 12. Dicing in the direction of arrow A from the front side of the semiconductor chip, and cutting the protruding electrode 24, the lower electrode film 19, and the semiconductor substrate 10 that straddle the adjacent semiconductor chip, to form a single semiconductor chip 12, 2 Perform a first dicing step to obtain The dicing width W1 at this time is about 10 ⁇ m to 20 ⁇ m.
  • a dicing tape (not shown) is attached to the front surface of the semiconductor substrate 10 on which the protruding electrodes 24 are formed, and the dicing tape attached to the back surface is irradiated with ultraviolet light to be separated from the semiconductor substrate 10.
  • the first dicing step and the center of dicing are aligned in the direction of arrow B from the back side of the semiconductor substrate 10, A second dicing step of dicing the semiconductor substrate 10 with a dicing width W2 larger than the dicing width W1 of the first dicing step is performed.
  • the dicing width at this time is the same as the width of the groove 100 s, and is 100 ⁇ m in this example.
  • both the semiconductor substrate 10 and the portion formed on the bottom surface of the insulating film 16 and the groove 10 s of the lower electrode 19 are removed.
  • only the semiconductor substrate 10 or the insulating film 16 may be diced.
  • the lower electrode 19 and the protruding electrode 24 projecting from the side wall surface of each semiconductor chip 12 which is the cut surface of the semiconductor substrate 10 and further extending along the side wall surface are easily formed.
  • the individual semiconductor devices shown in FIG. 13 can be obtained by peeling the dicing tape.
  • the above-described first dicing step and / or second dicing step, or both, can be performed by dicing using a dicing blade or dicing by irradiating a laser with a laser device.
  • FIG. 21 is a cross-sectional view showing a structure in which the semiconductor device of the third embodiment is mounted on a liquid crystal display device.
  • the difference from FIG. 10 is that each bump electrode 24 of the semiconductor device 3 is The only point is that it not only protrudes from the side wall surface 12b or 12c of the semiconductor chip 12, but also extends along the side wall surface 12b or 12c.
  • connection area between the protruding electrode 24 of the semiconductor device 3 ′, the first substrate 81, and the FPC 60 is increased, and more reliable connection can be performed.
  • the mounting structure of the semiconductor device 3 on a liquid crystal display device will be further described with reference to FIGS. 22 to 25.
  • the semiconductor device 3 shown in FIG. 13 has an L-shaped protrusion extending from the surface 12 a of the semiconductor chip 12 along the first side wall surface 12 b as shown in FIG.
  • the electrodes 24 are arranged in rows at intervals in the longitudinal direction, and are opposite to the first side wall surface 12 b of the semiconductor substrate 12.
  • the L-shaped protruding electrodes 24 extending on the second side wall surface 12 c parallel on the opposite side are also arranged at intervals in the longitudinal direction.
  • the semiconductor device 3 has the first side wall surface 12 b of the semiconductor chip 12 opposed to the upper surface of the first substrate 81 of the liquid crystal display device 80. Then, the end of the FPC 60 is connected to the second side wall 12c.
  • the first substrate 81 and the FPC 60 are shown by phantom lines.
  • FIG. 23 is a plan view showing a part of a liquid crystal display device 80 on which the semiconductor device 3 is mounted and the FPC 60 is connected.
  • FIGS. 24 and 25 are similar to FIGS. 22 and 23 and show an example of an embodiment different from the above.
  • the protruding electrode 24 is provided so as to extend from the surface 12 a of the semiconductor chip 12 to the first side wall surface 12 b and the first electrode of the semiconductor chip 12 is formed.
  • the third side wall surface 12 f orthogonal to the side wall surface 12 b is also provided to extend.
  • Other configurations are the same as those of the semiconductor device 3 shown in FIG.
  • the first side wall surface 12 b of the semiconductor chip 12 is attached to the liquid crystal display device 80.
  • the first substrate 81 is mounted so as to face the surface of the portion extending from the second substrate 82, and the protruding electrode 24 extending to the first side wall surface 12b is attached to the first substrate 81. It is connected to the scanning electrode 83 on the substrate 81.
  • FPC 60 is connected to the third side wall surface 12 f of the semiconductor chip 12, and the printed wiring and the protruding electrode 24 extending to the third side wall surface 12 f are conducted.
  • the size in the thickness direction of the liquid crystal display device is reduced, which is advantageous for reducing the thickness.
  • FIGS. 10 and 21 illustrate an example in which the semiconductor device according to the present invention is mounted on a circuit board which is a glass substrate constituting a liquid crystal display device.
  • a semiconductor device can of course be mounted on a general circuit board using an epoxy resin substrate-epoxy resin substrate mixed with glass fiber, or a ceramic substrate.
  • the connection between the semiconductor device and the circuit board or the flexible printed board can be performed on the side of the semiconductor device. Therefore, the connection area can be reduced and a highly reliable connection can be realized.
  • a semiconductor device provided with a protruding electrode projecting from a side wall surface of a semiconductor chip can be manufactured with extremely high productivity and efficiency.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Description

明 細 書 半導体装置とその製造方法ならびに半導体装置の実装構造および実装方法 技 術 分 野
この発明は、 突起電極 (バンプ) を備えた表面実装型の半導体装置とその製造方 法、 ならびにその半導体装置を液晶表示装置等の回路基板に実装する実装構造およ び実装方法に関する。 背 景 技 術
集積回路 (I C ) や大規模集積回路 (L S I ) などを構成する半導体装置として 表面実装型の半導体装置が多く使用されるようになっている。
そして、 表面実装型の半導体装置には、 回路基板に実装する際にその配線パター ンと電気的おょぴ機械的に接続するために、 表面に多数の突起電極 (Bump) が列設 されているものがある。 その一例として、 ストレートウォール形状の突起電極を備 えた半導体装置の断面構造を第 2 6図に示す。
この半導体装置 7 1は、 集積回路 (図示は省略している) を形成した半導体チッ プ 7 2の表面 (図では上面) に、 外部回路と接続するための電極パッド 7 4が、 紙 面に垂直な方向の側縁に沿って多数設けられている。 なお、 第 2 6図では半導体チ ップ 7 2の左右両側縁に沿う各列の複数の電極パッド 7 4のうちの 1個ずつのみを 示している。
その各電極パッド 7 4の周縁部を被覆し、 その内側を露出させるように電極パッ ド 7 4上に開口部を形成した絶縁膜 7 6が、 半導体チップ 7 2上の全面に設けられ、 その絶縁膜 7 6の開口部の周縁部と電極パッド 7 4の露出部に密着して下部電極 7 9が設けられている。 さらに、 その下部電極 7 9上に、 ストレートウォール状に 形成された突起電極 7 8が設けられている。 この半導体装置 7 1は、 突起電極 7 8をス トレートウォール状に形成している。 これに対して、 突起電極をその基部よりも上部が大きなマッシュルーム状に形成し たものもある。 しかし、 ス トレートウォール状の突起電極の方が、 半導体チップ
7 2に沿う横方向への広がりを少なくすることができ、 それだけ突起電極の配設密 度を高くして、 外部回路との接続ピッチを微細化することができる。
例えば、 液晶表示装置の駆動用半導体装置としてもこのような突起電極を備えた 表面実装型の半導体装置が用いられるようになり、 液晶表示装置の液晶パネルを構 成するガラス基板の周辺部に、 駆動用 (走査用および信号入力用) の複数個の半導 体装置が実装されるようになっている。
そこで、 このような従来の液晶表示装置への半導体装置の実装構造の例を第 2 7 図によって説明する。
8 0は液晶表示装置であり、 液晶パネルを構成する第 1 , 第 2の基板 8 1, 8 2 の間に液晶 8 5をシール材 8 6によって封入しており、 第 1の基板 8 1が第 2の基 板 8 2より延設している領域 8が、 この液晶表示装置 8 0を駆動する半導体装置 7 1を実装するための領域である。 第 1, 第 2の基板 8 1 , 8 2としては、 一般にガ ラス基板が使用されるが、 透明な樹脂基板などを用いてもよい。
第 1の基板 8 1の上面には液晶 8 5を封入している内部から領域 8に延びる多数 の走査電極 8 3と、 外部への接続端子となる多数の端子電極 8 8が、 紙面に垂直な 方向に並んで透明導電膜によってパターン形成されている。 第 2の基板 8 2の液晶
8 5を挟んで走査電極 8 3と対向する内面には、 多数の信号電極 8 4が図で左右方 向に並んで透明導電膜によってパターン形成されている。
この液晶表示装置 8 0の第 1の基板 8 1の領域 8上に、 絶縁性接着剤に導電性粒 子 5 2を分散させた異方性導電接着剤 5 0を塗布する。 そして、 半導体装置 7 1を 第 2 6図に示した姿勢に対して上下を逆にした姿勢で、 その第 1の基板 8 1の領域 8上に、 各突起電極 7 8を接続する走査電極 8 3および端子電極 8 8と位置合わせ して配置する。
このように、 半導体装置 7 1を異方性導電接着剤 5 0が塗布された第 1の基板 8 1上にセットした状態で、 半導体装置 7 1を第 1の基板 8 1に対して加圧するとと もに加熱処理することにより、 各突起電極 7 8を異方性導電接着剤 5 0中の導電性 粒子 5 2を介して走査電極 8 3および端子電極 8 8に電気的に接続させる。 同時に、 この半導体装置 7 1は異方性導電接着剤 5 0中の絶縁性接着剤によって第 1の基板 8 1に接着固定される。
また、 第 1の基板 8 1上の端子電極 8 8を形成した部分に、 可撓性プリント基板 ( F P C ) 6 0の端部を配置する。 この F P C 6 0には半導体装置 7 1に電源及び 入力信号を与えるための銅箔による配線パターン (図示せず) が形成されている。 そして、 この F P C 6 0と端子電極 8 8との間にも加圧と加熱処理を行なうこと により、 F P C 6 0の配線パターンも第 1の基板 8 1上の端子電極 8 8に、 異方性 導電接着剤 5 0中の導電性粒子 5 2を介して電気的に接続させると共に、 その F P C 6 0の端部が第 1の基板 8 1に接着固定される。
このように半導体装置 7 1を実装することにより、 突起電極 7 8と第 1の基板 8 1上の走査電極 8 3との間、 及ぴ F P C 6 0の配線パターンと第 1の基板 8 1上 の端子電極 8 8との間に異方性導電接着剤 5 0中の導電性粒子 5 2がそれぞれ確保 され、 それによつてそれぞれの電気的接続がなされ、 また絶縁性接着剤により機械 的に接続される。
その後、 この半導体装置 7 1及ぴ F P C 6 0の接続部の上面とその周辺部に保護 材(mold resin) 6 2を塗布する。 これにより、 突起電極 7 8と走査電極 8 3との接 続部と、 F P C 6 0と端子電極 8 8との接続部への水分の進入を防止すると共に、 機械的な保護を行なって信頼性を高めることができる。
しかしながら、 このような従来の液晶表示装置への半導体装置の実装構造では、 その接続部 (第 2 7図の領域 8 ) としてかなり大きな面積が必要であるため、 液晶 表示装置の小型化の妨げになるという問題があった。
例えば、 液晶表示装置 8 0への半導体装置 7 1および F P C 6 0の接続部となる 領域 8は、 半導体装置 7 1の幅寸法の 2 m mと、 半導体装置 7 1の接続余裕度とし て l mmと、 F P C 6 0の接続代として 2 mmが必要であるため、 約 5 m mであつ た。
このような液晶表示装置 8 0の半導体装置を実装するための領域 8は、 液晶パネ ルの非表示部であり、 表示部の面積に対して液晶パネルのモジュール寸法はかなり 大きなものとなってしまっていた。 発 明 の 開 示
この発明は上記の問題を解決するためになされたものであり、 液晶表示装置等の 回路基板に半導体装置を実装する部分の面積、 さらには可撓性プリント基板を半導 体装置に接続するための部分も含めて、 その面積を小さくしてモジュールの小型化 を実現することを目的とし、 高密度実装が可能な半導体装置とそれを効率よく製造 する製造方法、 ならびにその半導体装置を回路基板に実装する実装構造および実装 方法を提供する。
そのため、 この発明による半導体装置は、 集積回路およびそれを外部回路に接続 するための複数の電極パッドを設けた半導体チップと、 その各電極パッド上に開口 を有し、 その周辺部を被覆するように半導体チップ上に形成された絶縁膜と、 その 絶縁膜の開口を通して各電極パッドと個別に導通して該絶縁膜上に設けられた複数 の下部電極と、 その各下部電極上にそれぞれ半導体チップの側壁面より突出するよ うに設けられた複数の突起電極とからなる。
上記絶縁膜と下部電極と突起電極とを、 半導体チップの電極パッドが設けられた 面上から上記側壁面上に延設して設けるようにすれば、 突起電極の側壁面に平行な 面の面積が広くなり、 側面での回路基板との接続を確実にすることができる。 上記突起電極は、 銅, 金, ニッケル, またはインジウムのいずれかの単一材料で 形成するか、 あるいは銅又は二ッケルからなる下層と金からなる上層の二層構造に してもよい。 あるいはまた、 突起電極をハンダ合金材料で形成することもできる。 この発明による半導体装置の製造方法は、 次の各工程を有する。
複数の半導体チップ用の集積回路およびそれを外部回路に接続するための複数の 電極パッドを設けた半導体基板上に、 各電極パッド上に開口を設けた絶縁膜を形成 する工程、
その絶縁膜が形成された半導体基板上の全面に、 上記開口を通して電極パッドに 接続する共通電極膜を形成する工程、
その共通電極膜上の全面に感光性樹脂を形成し、 隣接する半導体チップにまたが る突起電極形成予定領域に開口部を形成するように該感光性樹脂をパターニングす る工程、
その感光性樹脂の開口部内の共通電極膜上に、 隣接する半導体チップにまたがる 突起電極を形成する工程、
上記感光性樹脂を除去した後、 上記突起電極をェツチングマスクにして上記共通 電極膜をパターニングして、 隣接する半導体チップにまたがる下部電極を形成する 工程、
隣接する半導体チップ間の中央部で、 上記突起電極の表面側からその隣接する半 導体チップにまたがる突起電極と下部電極と半導体基板とを切断する第 1のダイシ ング工程、
およぴ上記半導体基板の裏面側から、 第 1のダイシング工程とダイシング中心を —致させて該第 1のダイシング工程のダイシング幅より広い幅で上記半導体基板を ダイシングする第 2のダイシング工程、
この発明による半導体装置の他の製造方法は、 次の各工程を有する。
複数の半導体チップ用の集積回路およびそれを外部回路に接続するための複数の 電極パッドを設けた半導体基板における隣接する半導体チップ間の中央部に、 上記 電極パッドを設けた表面側から所定の幅及ぴ深さの溝を形成する工程、
上記半導体基板の表面おょぴ溝内の全面に絶縁膜を形成し、 その絶縁膜の各電極 パッド上の部分に開口を設ける工程、
その絶縁膜が形成された半導体基板上の上記溝内を含む全面に、 上記開口を通し て電極パッドに接続する共通電極膜を形成する工程、
その共通電極膜上の全面に感光性樹脂を形成し、 隣接する半導体チップにまたが る突起電極形成予定領域に開口部を形成するように該感光性樹脂をパターニングす る工程、
その感光性樹脂の開口部内の上記溝内を含む共通電極膜上に、 隣接する半導体チ ップにまたがる突起電極を形成する工程、
上記感光性樹脂を除去した後、 上記突起電極をエッチングマスクにして上記共通 電極膜をパターエングして、 隣接する半導体チップにまたがる下部電極を形成する 工程、
上記溝の中央位置で、 上記突起電極の表面側から隣接する半導体チップにまたが る突起電極と下部電極と半導体基板とを切断する第 1のダイシング工程、
および上記半導体基板の裏面側から、 第 1のダイシング工程とダイシング中心を —致させて上記溝の幅で半導体基板をダイシングする第 2のダイシング工程、 上記各半導体装置の製造方法において、 隣接する半導体チップにまたがる突起電 極を形成する工程で、 突起電極をハンダ合金材料によって形成し、 上記第 2のダイ シング工程の後に、 その突起電極を球面状にリフローする工程を行なうようにして もよい。
隣接する半導体チップにまたがる突起電極をメツキによって形成するとよい。 上記第 1のダイシング工程おょぴ第 2のダイシング工程のうちの少なくとも一方 を、 レーザ装置を使用してレーザ照射によってダイシングを行なう工程にしてもよ い。 その場合のレーザ装置としては、 エキシマレ一ザ装置、 Y A Gレーザ装置、 お ょぴ炭酸ガスレーザ装置のうちのいずれか 1機種あるいは複数機種を使用するとよ い。
この発明による半導体装置の実装構造は、 半導体装置を構成する半導体チップの 側壁面が回路基板に対向し、 その側壁面から突出する突起電極が回路基板上の導電 パターン又は電極と接続している。
また、 複数の突起電極が半導体チップの 2つの側壁面からそれぞれ個別に突出し て設けられており、 その半導体チップの一方の側壁面が回路基板に対向し、 他方の 側壁面が可撓性プリント基板 (F P C ) に対向して、 一方の側壁面から突出する突 起電極が回路基板上の導電パターン又は電極と接続し、 他方の側壁面から突出する 突起電極が F P C上の導電パターン又は電極と接続している半導体装置の実装構造 も提供する。
上記突起電極がハンダ合金材料によって形成されている場合は、 その突起電極が 溶融した形状で回路基板あるいは F P C上の導電パターン又は電極と接続する。 上記突起電極と前記回路基板あるいは F P C上の導電パターン又は電極とが、 異 方性導電接着剤あるいはハンダによって接続されるようにするとよい。
この発明による半導体装置の実装方法は、 半導体装チップの周縁部付近に設けら れた複数の電極パッドとそれぞれ個別に導通する複数の突起電極が該半導体チップ の側壁面から突出して設けられた半導体装置を、 回路基板に実装する方法であって、 その半導体装置を、 半導体チップの側壁面が回路基板と対向するように配置し、 そ の半導体チップの側壁面から突出する突起電極と回路基板のとの間に異方性導電接 着剤を配置する。
そして、 上記突起電極と回路基板との間に圧力を加えるとともに加熱処理を行な い、 その突起電極と回路基板上の導電パターン又は電極とを電気的に接続させる。 また、 複数のハンダ合金材料からなる突起電極が該半導体チップの側壁面から突 出して設けられた半導体装置を、 回路基板に実装する方法の場合には、 その半導体 装置を、 半導体チップの側壁面が回路基板と対向するように配置し、 加熱処理を行 なって半導体チップの側壁面から突出する突起電極を溶融させ、 その突起電極と回 路基板上の導電パターン又は電極とを電気的に接続させる。
さらに、 半導体チップの周縁部付近に設けられた複数の電極パッドとそれぞれ個 別に導通する複数の突起電極が、 半導体チップの 2つの側壁面からそれぞれ個別に 突出して設けられている半導体装置を、 回路基板および F P Cに実装する方法も提 供する。
その場合には、 上記半導体装置を、 半導体チップの一方の側壁面が前記回路基板 と対向するように配置し、 その半導体チップの一方の側壁面から突出する突起電極 と回路基板との間に異方性導電接着剤を配置し、 上記突起電極と回路基板との間に 圧力を加えるとともに加熱処理を行なって、 その突起電極と回路基板上の導電パタ —ン又は電極とを電気的に接続させる。
その後あるいはそれと同時に、 上記半導体装置と F P Cとを半導体チップの他方 側壁面が F P Cと対向するように配置し、 その半導体チップの他方の側壁面から突 出する突起電極と F P Cとの間に異方性導電接着剤を配置し、 上記突起電極と F P Cとの間に圧力を加えるとともに加熱処理を行なって、 その突起電極と F P C上の 導電パターン又は電極とを電気的に接続させる。
上記異方性導電接着剤の代わりにハンダを使用して、 半導体装置の突起電極と回 路基板あるいは F P C上の導電パターン又は電極とを接続するようにしてもよい。 図面の筒単な説明
第 1図はこの発明による半導体装置の第 1の実施形態を示す断面図である。 第 2図乃至第 9図は第 1図に示した半導体装置の製造工程の各段階を示す断面図 である。
第 1 0図は第 1図に示した半導体装置を液晶表示装置に実装した実装構造の一例 を示す断面図である。 第 1 1図はこの発明による半導体装置の第 2の実施形態の要部断面図である。 第 1 2図は第 1 1図に示した半導体装置の実装構造の一例を示す断面図である。 第 1 3図はこの発明による半導体装置の第 3の実施形態を示す断面図である。 第 1 4図乃至第 2 0図は第 1 3図に示した半導体装置の製造工程の各段階を示す 断面図である。
第 2 1図は第 1 3図に示した半導体装置を液晶表示装置に実装した実装構造の一 例を示す断面図である。
第 2 2図は第 2 1図に示した実装構造における半導体装置と液晶表示装置の基板 および F P Cとの関係を示す斜視図である。
第 2 3図は第 2 2図に示した半導体装置を実装し F P Cを接続した液晶表示装置 の一部を示す平面図である。
第 2 4図はこの発明による他の実装構造における半導体装置と液晶表示装置の基 板および F P Cとの関係を示す斜視図である。
第 2 5図は第 2 4図に示した半導体装置を実装し F P Cを接続した液晶表示装置 の一部を示す平面図である。
第 2 6図は従来の突起電極を備えた半導体装置の一例を示す断面図である。 第 2 7図は第 2 6図に示した従来の半導体装置を液晶表示装置に実装した従来の 実装構造を示す断面図である。 発明を実施するための最良の形態
以下、 図面を用いて、 この発明による半導体装置とその製造方法、 ならびにその 実装構造おょぴ実装方法を実施するための最良の形態を説明する。
〔半導体装置の第 1の実施形態:第 1図〕
まず、 第 1図によって、 この発明による半導体装置の第 1の実施形態について説 明する。 第 1図は、 この発明による半導体装置の第 1の実施形態の構造を示す断面 図である。 この半導体装置 1は、 集積回路 (図示は省略している) を形成するとともに、 そ れを外部に接続するための複数の電極パッド 1 4を表面 1 2 aの周縁部 (この例で は紙面に垂直な左右両側壁面 1 2 b , 1 2 cの縁部) 付近に設けた半導体チップ 1 2と、 その半導体チップ 1 2上に形成され、 各電極パッド 14上に開口 1 6 aを 有し、 その周辺部を被覆する絶縁膜 1 6と、 その絶縁膜 1 6上に設けられ、 開口 1 6 aを通して各電極パッド 1 4と個別に導通する複数の下部電極 1 9と、 その各 下部電極 1 9上にそれぞれ設けられた複数の突起電極 (バンプ) 22とからなる。 その各突起電極 2 2と各下部電極 1 9は、 ともに半導体チップ 1 2の側壁面 1 2 b又は 1 2 cから 1 0 μ mから 50 /z m程度突出するように形成されている。
突起電極 2 2と下部電極 1 9の平面パターン形状は、 突起電極 22の方が下部電 極 1 9より幾分大きく形成されている。
また、 突起電極 2 2は、 銅 (C u) , 金 (Au) , ニッケル (N i ) , インジゥ ム (I n) などの導電率の高い単一材料で構成することができる。
突起電極 2 2は、 表面が酸化されないように金 (Au) で構成するのが最もよい が、 金は高価であるため、 銅又はニッケルからなる下層と金からなる上層 (表面層) とによって構成するとよい。 また、 溶融し易いハンダ合金材料によって突起電極 2 2を構成してもよい。 この場合のハンダ合金材料としては、 鉛 (P b) 、 すず (S n) 、 銀 (Ag) 、 インジウム (I n) 、 ビスマス (B i )がある。
〔製造方法の第 1の実施形態:第 2図から第 9図〕
次に、 この第 1図に示した半導体装置の製造方法を、 第 2図から第 9図によって 説明する。 第 2図から第 9図は第 1図に示した半導体装置の製造工程の各段階を示 す断面図である。
まず、 第 2図に示す半導体基板 (ウェハ) 1 0を用意する。 この半導体基板 1 0 には、 図示は省略しているが、 複数の半導体チップ用の多数の能動素子や受動素子 などからなる集積回路と、 それを外部回路に接続するためのアルミニウムからなる 複数の電極パッドが設けられている。 第 2図ではその半導体基板 10の一部分だけ を示しており、 隣接する 2個の半導体チップ 12, 1 2用の電極パッド 14, 14 が示されている。
最初の工程では、 この半導体基板 10上に、 第 3図に示すように各電極パッド 1 4上に開口 16 aを設けた絶縁膜 16を形成する。
この絶縁膜 16は、 窒化珪素 (S i 3N4) を適用し、 プラズマ化学的気相成長 (C VD) 法により、 半導体基板 10の全面に 1 /zmの厚さで形成する。
この絶縁膜 16は、 窒化珪素に限るものではなく、 二酸化珪素 (S i 02) 、 酸 化タンタル (Ta2Os) 、 酸化アルミニウム (A 1203) などの無機膜でも有効で あり、 さらにこれらの積層膜も適用可能である。
また、 ポリイミ ドなどの有機膜も絶縁膜 16として適用でき、 さらにまた、 これ らの無機膜と有機膜との積層膜としてもよい。
この絶縁膜 16の形成方法としても、 プラズマ CVD法に限らず、 例えばスパッ タリング法によっても形成可能である。 ,
半導体基板 10の全面に絶縁膜 16を形成した後、 図示は省略するが、 その絶縁 膜 16上の全面に感光性樹脂 (フォ トレジス ト) を形成し、 所定のフォトマスクを 用いて露光処理と現像処理とを行うフォトリソグラフィー工程によってそのフォト レジストをパターユングし、 そのパターユングしたフォトレジス トをエッチングマ スクに用いて絶縁膜 16をパターユングする。 このフォトエッチング工程により、 絶縁膜 16の各電極パッド 14上の部位に開口 16 aを形成する。
このとき、 第 3図に示すように、 絶縁腠 16が各電極パッド 14の周縁部を覆う ようにパターニングを行なう。
次の工程で、 開口 16 aを設けた絶縁膜 16が形成された半導体基板 10上の全 面に、 スパッタリング法によりアルミニウムを 0. 8 m、 クロムを 0. 01 / m、 銅を 0. 8 mの各膜厚で順次膜形成を行い、 第 4図に示す共通電極膜 18を 3層 構造で形成する。
この共通電極膜 1 8の材料には、 電極パッ ド 1 4およびこれから形成する突起電 極 2 2の電極材料との電気的および機械的接続性が良好で、 電極材料相互の拡散が 無く安定な電極材料の選定が必要である。
そのため、 この共通電極膜 1 8として、 上述したアルミニウムとクロムと銅の 3 層構造のほかに、 チタンとパラジウム、 チタンと金、 チタンと白金、 チタン · タン グステン合金とパラジウム、 チタン · タングステン合金と金、 チタン ' タンダステ ン合金と白金、 チタン · タングステン合金と銅、 あるいはクロムと銅などの 2層膜 構造や、 アルミニウムとチタンと銅の 3層構造などが有効である。 なお、 銅を共通 電極膜の最上層とすると、 メツキにて突起電極を形成しやすく、 さらに、 銅表面に ハンダを形成しても加熱したときハンダに銅が溶融することも発生しないという点 で好ましい。
次の工程で、 第 4図に示すように、 共通電極膜 1 8上の全面に回転塗布法によつ て感光性樹脂 2 0を 1 7 /z mの厚さに形成する。 この感光性樹脂 2 0は、 後のェ で突起電極 2 2をメツキにより形成する際のメツキ阻止膜として使用する。
その後、 所定のフォトマスクを用いて露光および現像処理を行ない、 隣接する半 導体チップにまたがる突起電極形成予定領域に、 第 5図に示す開口部 2 0 aを形成 するように感光性樹脂 2 0をパターンニングする。
次の工程で、 この感光性樹脂 2 0をメツキマスクにして、 銅メツキを 1 0 m〜 1 5 mの厚さで形成し、 突起電極 2 2を形成する。 この結果、 第 5図に示すよう に、 感光性樹脂 2 0の開口部 2 0 a内の共通電極膜 1 8上に、 隣接する半導体チッ プ 1 2, 1 2にまたがる突起電極 2 2を形成することができる。
この突起電極 2 2の材料としては、 銅以外に金, ニッケル, インジウム等の導電 率の高い金属材料を使用できる。
次の工程で、 第 6図に示すように、 メツキ阻止膜として使用した感光性樹脂 2 0 を湿式剥離液を用いて除去する。
その後、 突起電極 2 2をエッチングマスクに使用して、 共通電極膜 1 8の最上層 被膜である銅膜を、 メルテックス製の銅エッチング液であるエンストリップ C (商 品名) によりエッチングを行なう。 このエッチング処理は、 ジャストエッチングよ り 3 0 %のォバ一エッチング時間で行なう。
次に、 硝酸セリゥムアンモニゥムとフエリシアン化力リゥムと水酸化ナトリ ウム の混合液により、 共通電極膜 1 8のバリヤ層および密着層であるクロム膜 (中層) 、 およびアルミニウム膜 (最下層) のエッチングを行なう。
このエツチング処理も、 ジャス トエッチングより 3 0 %のォパーェッチング時間 で行なう。
この結果、 第 7図に示すように、 突起電極 2 2に整合する領域に隣接する半導体 チップ 1 2, 1 2にまたがる下部電極 1 9を形成することができる。 この下部電極 1 9は、 共通電極膜 1 8と同様の銅膜、 クロム膜およびアルミニウム膜からなる 3 層構造である。 この下部電極 1 9と突起電極 2 2の平面パターン形状は、 突起電極 2 2より下部電極 1 9が小さい形状となる。
この突起電極 2 2と下部電極 1 9の平面パターン形状の違いは、 主に前述した共 通電極膜 1 8のォパーエッチングによる。
その後、 第 8図に示すように、 隣接する半導体チップ 1 2, 1 2間の中央 (境界) 部で、 突起電極 2 2の表面側から矢印 A方向にダイシングして、 隣接する半導体チ ップにまたがる突起電極 2 2と下部電極膜 1 9と半導体基板 1 0とを切断し、 半導 体チップ 1 2 , 1 2を得る第 1のダイシング工程を行なう。
このとき、 第 8図に一点鎖線で示す位置を中心にダイシング幅 W 1のダイシング を行なう。 この第 1のダイシング工程では、 ダイシング幅 W 1が 1 0 μ mから 2 0 ja mのダイシングブレードを使用する。
この第 1のダイシングは、 半導体基板 1 0の突起電極 2 2を形成していない裏面 に、 図示はしていないがダイシングテープを貼り付けて行なう。 そして、 そのダイ シングテープはダイシングによって切断しないようにし、 半導体基板 1 0を切断し た後も、 各半導体チップがバラパラにならずに、 タイシングテープ上に保持される ようにする。
第 1のダイシング工程終了後、 半導体基板 1 0の突起電極 1 2を形成した表側の 面に図示しないダイシングテープを貼り付け、 裏面側に貼付たダイシングテープに 紫外線を照射して半導体基板 1 0から剥離する。
そして、 第 9図に示すように、 半導体基板 1 0の裏面側から矢印 B方向に、 第 1 のダイシング工程とダイシングの中心 (図中に一点鎖線で示す) を一致させて、 第 1のダイシング工程のダイシング幅 W 1より広いダイシング幅 W 2で、 半導体基板 1 0をダイシングする第 2のダイシング工程を行なう。
この第 2のダイシング工程では、 ダイシング幅が 3 0 μ ιηから 7 0 /x mのダイシ ングブレードを使用する。
その結果、 半導体基板 1 0の切断面である各半導体チップ 1 2の側壁面から突出 する下部電極 1 9と突起電極 2 2を容易に形成することができ、 ダイシングテープ を剥離することにより、 第 1図に示した個々の半導体装置を得ることができる。 この製造方法によれば、 全ての加工工程を半導体基板 (ウェハ) および切断され た半導体チップがダイシングテープによつて保持された状態で行なうことができ、 個々の半導体チップごとに加工する必要がない。 したがって、 第 1図に示すように 半導体チップ 1 2の側壁面から突出する突起電極 2 2を設けた半導体装置 1を極め て効率的に、 しかも歩留まりよく製造することができる。
第 9図に示す例では、 この第 2のダイシング工程で絶縁膜 1 6までダイシングし ているが、 半導体基板 1 0のみをダイシングするようにしてもよい。
上述の第 1のダイシング工程又は第 2のダイシング工程、 あるいはその両方を、 ダイシングブレードを使用するタイシングに代えて、 レーザ装置により レーザを照 射してダイシングすることも可能である。
その場合のレ一ザ装置としては、 エキシマレーザー装置、 Y A Gレーザー装置、 あるいは炭酸ガスレーザ一装置などを使用すればよい。
〔実装構造および実装方法:第 1 0図〕
次に、 第 1図に示したこの発明による半導体装置を液晶表示装置の基板である回 路基板に実装した実装構造を第 1 0図によって説明する。
8 0は液晶表示装置であり、 その液晶パネルを構成する各部には、 第 2 7図に示 した従来の液晶表示装置と対応する部分に同一の符号を付してある。
走査電極 8 3を形成したガラス基板である第 1の基板 8 1と、 その走査電極 8 3 と対向する信号電極 8 4を形成したガラス基板である第 2の基板 8 2との間に液晶 8 5をシール材 8 6によって封入してなる液晶表示装置 8 0に、 この液晶表示装置 8 0を駆動するための半導体装置 1を実装する。
その半導体装置 1は、 第 1図によって説明したように、 集積回路を形成した半導 体チップ 1 2の表面に、 互いに平行な一方の側壁面 1 2 bと他方の側壁面 1 2 cか らそれぞれ個別に突出する複数の突起電極 2 2が設けられている。
その半導体装置 1は、 半導体チップ 1 2の一方の側壁面 1 2 bが、 液晶表示装置 の第 1の基板 8 1 (回路基板の役目を果たす) に対向し、 その側壁面 1 2 bから突 出する複数の突起電極 2 2が、 異方性導電接着剤 5 0を介して、 第 1の基板 8 1上 の複数の導電パターンである各走査電極 8 3の延設部と個別に接続している。
また、 半導体チップ 1 2の他方の側壁面 1 2 cが、 可撓性プリント基板 (F P C ) 6 0に対向し、 その側壁面 1 2 cから突出する複数の突起電極 2 2が、 異方性導電 接着剤 5 0を介して、 F P C 6 0上の複数の導電パターン又は電極と個別に接続し ている。
さらに、 この半導体装置 1の周囲および第 1の基板 8 1および F P C 6 0との間 に保護材(mold resin) 6 2が充填被覆されている。 このように、 半導体装置 1における半導体チップ 1 2の側壁面で液晶表示装置の 回路基板およびその電極との電気的おょぴ機械的な接続を行なうことにより、 液晶 表示装置の基板上で半導体装置を実装するのに必要な面積を、 第 2 7図に示した従 来の実装構造に比べて大幅に減らすことができ、 液晶パネルの非表示部分を少なく して液晶表示装置の小型化を図ることができる。
この半導体装置 1を液晶表示装置以外の回路基板に実装する場合でも、 同様にそ の実装に必要な面積を大幅に減らすことができるので、 電子装置の小型化を図るこ とができる。
ここで、 第 1 0図に示すような半導体装置の実装構造を得るための半導体装置の 液晶表示装置への実装方法について説明する。
第 1図に示す半導体装置 1を、 その半導体チップ 1 2の一方の側壁面 1 2 bが、 液晶表示装置 8 0の第 1の基板 (回路基板) 8 1と対向するように配置する。 そして、 その半導体装置 1の半導体チップ 1 2の側壁面 1 2 bから突出している 突起電極 2 2と第 1の基板 8 1 との間に異方性導電接着剤 5 0を配置する。
この異方性導電接着剤 5 0は、 絶縁性接着剤である例えば熱硬化型エポキシ系接 着剤に、 球状プラスチックの表面にニッケルと金の 2層メツキがなされた、 外径 3 μ π!〜 6 μ mのビーズ状の導電粒子を、 体積比でおよそ 4 0 %混在させて構成した ものである。
その後、 突起電極 2 2と第 1の基板 8 1との間に 4 0 0 k g Z c m2 の圧力を加 えながら、 1 8 0 °C〜 2 2 0 °Cの温度で加熱処理を行なう。
それによつて、 半導体装置 1の側壁面 1 2 bから突出する各突起電極 2 2と、 液 晶表示装置 8 0の第 1の基板 8 1上の各走査電極 8 3の延設部との間に、 異方性導 電接着剤 5 0の導電粒子が確保されて、 突起電極 2 2と走査電極 8 3との機械的お よび電気的な接続を行なうことができる。
さらに、 半導体装置 1と第 1の基板 8 1との接合部の反対側で、 半導体チップ 1 2の他方の側壁面 1 2 cと可撓性プリント基板 (F P C ) 6 0とが対向するように 配置する。
そして、 その半導体チップ 1 2の側壁面 1 2 cから突出している突起電極 2 2と F P C 6 0との間に異方性導電接着剤 5 0を配置し、 その突起電極 2 2と F P C 6 0との間に 4 0 0 k g / c m2 の圧力を加えながら、 1 8 0。C〜 2 2 0 °Cの温度で 加熱処理を行なう。
それによつて、 半導体装置 1の側壁面 1 2 cから突出する各突起電極 2 2と、 F P C 6 0上の各導電パターンまたは電極との間に、 異方性導電接着剤 5 0の導電粒 子が確保されて、 突起電極 2 2と可撓性フィルム 5 8との機械的および電気的な接 続を行なうことができる。
その後、 半導体装置 1の周囲と液晶表示装置 8 0の第 1 , 第 2の基板 8 1, 8 2 および F P C 6 0との間に保護材 6 2を充填被覆することにより、 各接続部への水 分の進入防止と機械的な保護を図るとともに、 半導体装置 1と液晶表示装置 8 0と F P C 6 0とを確実に固着する。
なお、 半導体装置 1の一方の側壁面 1 2 bから突出する突起電極 2 2と液晶表示 装置 8 0の第 1の基板 8 1との接合工程と、 半導体装置 1の他方の側壁面 1 2 cか ら突出する突起電極 2 2と F P C 6 0との接合工程とを、 順次行なう場合について 説明したが、 これらの両工程を同時に行なうようにしてもよい。
また、 半導体装置 1の突起電極 2 2を、 半導体チップ 1 2の互いに直交する 2つ の側壁面からそれぞれ突出するように設け、 その互いに直交する 2つの側壁面をそ れぞれ回路基板と F P Cに対向させて、 異方性導電接着剤を介してそれらと接続す るようにすることもできる。
また、 半導体装置の突起電極と回路基板あるいは F P C上の導電パターンまたは 電極との電気的な接続にハンダを用いることもできる。
〔第 2の実施形態:第 1 1図おょぴ第 1 2図〕 次に、 この発明による半導体装置の第 2の実施形態を第 1 1図によって説明し、 その半導体装置の実装構造を第 12図によって説明する。
第 1 1はこの発明による半導体装置の第 2の実施形態の要部断面図であり、 第 1 図と同じ部分には同一符号を付してあり、 それらの説明は省略する。
この半導体装置 2が第 1図に示した半導体装置 1と異なる点は、 突起電極 23が ハンダ合金材料からなり、 球面状にリブローされている点だけである。 その突起電 極 23と下部電極 1 9は、 半導体チップ 12の紙面に垂直な縁部に沿って多数設け られており、 半導体チップ 1 2上の絶縁膜 16によって互いに絶縁され、 その開口 16 aを通してパッド電極 14と個別に導通し、 半導体チップ 12の側壁面 12 b から 10乃至 50 μ m程度突出するように形成されている。 図示は省略しているが、 側壁面 12 bと平行あるいは直交する他の側壁面に沿っても、 そこから突出する複 数の突起電極 23と下部電極 1 9が設けられている。
この半導体装置 2を製造する工程で、 前述した第 1の実施形態の半導体装置 1を 製造する工程と異なる点を説明する。
半導体基板 10の表面に絶縁膜 1 6と共通電極膜 18を形成し、 その共通電極膜 18上に感光性樹脂 20を形成してパターニングし、 突起電極形成予定領域に開口 部 20 aを形成するまでは、 第 2図乃至第 5図によって説明した第 1の実施形態の 製造工程と同じである。
その後、 第 5図における感光性樹脂 20の開口部 20 a内の共通電極膜 18上に、 隣接する半導体チップ 12, 1 2にまたがる突起電極を形成する工程で、 ハンダメ ツキを 15 μ m〜 30 μ mの厚さで形成し、 ハンダ合金材料 (以下単に 「ハンダ」 という) からなる突起電極 23を形成する。
このときのハンダメツキ液の組成は、 メツキ後の組成がスズ (S n) 60%、 鉛 (P b) 40%となるようなメツキ液を選択する。 そのメツキ液は、 例えば、 原田 産業製の AS— S (商品名) 1 6 7 gZfi、 AS-P (商品名) 16. 5 g/β , 添加剤として M S—A (商品名) 1 0 4 g Z fi、 5 1 3 Y (商品名) 3 0 m β β の割合で構成し、 電流密度 2〜 3 Α d m2 でメツキを行なう。
その後、 第 6図から第 9図によって説明した各工程と同様に、 感光性樹脂 2 0を 湿式剥離液を用いて除去し、 突起電極 2 3をエッチングマスクに使用して、 共通電 極膜 1 8をエッチングして下部電極 1 9を形成し、 第 1, 第 2のダイシング工程を 行なって、 半導体基板 1 0を単個の半導体チップ 1 2に切断し、 各突起電極 2 3と 下部電極 1 9をその切断面である半導体チップ 1 2の側壁面から突出させる。 その後、 単個の半導体チップ 1 2を 2 3 0 °Cから 2 5 0 °Cの温度で加熱して突起 電極 2 3を球面状にリフローする工程を行ない、 第 1 1図に示すように突起電極 2 3のハンダを丸める。
第 1 2図は、 この半導体装置 2を回路基板に実装した実装構造の一例を示す。 この半導体装置 2を、 半導体チップ 1 2の突起電極 2 3が突出する側壁面 1 2 b を回路基板 4 6に対向させ、 その各突起電極 2 3と回路基板 4 6上の各回路電極 2 8とが対向するように配置し、 突起電極 2 3が溶融する温度である、 2 3 0 °Cから 2 5 0 °Cで加熱処理を行なう。
その結果、 突起電極 2 3を形成するハンダが溶融して回路電極 2 8と電気的に接 続すると共に、 半導体装置 2と回路基板 4 6とを機械的に接続する。
その後、 半導体装置 2のおもて面とうら面、 および半導体装置 2と回路基板 4 6 との接続部を保護材 6 2で被覆して接続部を補強し、 電気的および機械的な信頼性 を向上させる。
この回路基板 4 6は、 第 1 0図に示した液晶表示装置 8 0の第 1の基板 8 1でも よいし、 その他の装置の回路基板でもよい。
また、 第 1 2図に示した例では、 半導体装置 2に第 1 0図に示した F P C 6 0を 接続していない。 しかし、 この実施形態でも、 半導体チップ 1 2の側壁面 1 2 bと 平行あるいは直交する他の側壁面に沿っても、 それから突出する突起電極 2 3を設 け、 その側壁面に F P Cを対向配置し、 突起電極 2 3を溶融させて F P C上の導電 パターンまたは電極と電気的に接続するとともに、 半導体装置 2と F P Cとを機械 的に接続することができる。
この突起電極 2 3と F P Cとの接続は、 さきの実施形態と同じように、 異方性導 電接着剤またはハンダを用いてもよい。
このとき、 異方性導電接着剤の硬化温度は、 突起電極 2 3と回路電極 4 6とを接 合する突起電極 2 3のハンダが溶融する温度より低いものを使用し、 同様に突起電 極 2 3と F P Cをハンダで接合する場合のハンダ溶融温度は、 突起電極 2 3と回路 電極 4 6とを接合する突起電極 2 3のハンダが溶融する温度より低いものを使用す る。
この第 2の実施形態によっても、 半導体装置の回路基板への実装に必要な面積を 小さくして、 高密度実装化と高信頼性のある半導体装置の実装構造を実現すること ができる。
〔第 3の実施形態:第 1 3図乃至第 2 5図〕
次に、 この発明による半導体装置の第 3の実施形態について説明する。
第 1 3図は、 この発明による半導体装置の第 1の実施形態の構造を示す断面図で あり、 半導体装置 3と突起電極 2 4以外は、 第 1図と対応する部分に同一の符号を 付している。
この半導体装置 3が第 1図に示した半導体装置 1と異なる点は、 第 1 3に示すよ うに、 絶縁膜 1 6と各下部電極 1 9および突起電極 2 4が、 半導体チップ 1 2の電 極パッド 1 4が設けられた表面 1 2 a上から側壁面 1 2 b又は 1 2 c上に延びて突 出するように設けられている点だけてある。 このように構成することによって、 半 導体装置の突起電極と回路基板や F P Cとの接続面積を大きくして、 より確実な接 続を行なうことができる。
この突起電極 2 4も、 第 1の実施形態の突起電極 2 2と同様に、 銅 (C u ) , 金 (Au) , ニッケル (N i ) , インジウム (I n) などの導電率の高い単一材料で 構成するか、 銅又はニッケルからなる下層と金 (Au) からなる上層 (表面層) と によって構成する。 あるいは、 ハンダ合金材料によって構成してもよい。
次に、 この半導体装置 3の製造方法について、 第 1 4図から第 20図によって説 明する。 第 1 4図から第 20図は、 第 1図に示した半導体装置の製造工程の各段階 を示す断面図である。 この製造工程において、 第 2図から第 9図によって説明した 第 1の実施形態の製造工程と同じ点は説明を省略する。
まず、 第 1 4図に示すように、 半導体基板 (ウェハ) 1 0の隣接する 2個の半導 体チップ 1 2, 1 2用の電極パッド 1 4, 1 4間の中央部に、 その電極パッド 1 4,
1 4を設けた表面 1 0 a側から、 幅 1 00 im、 深さ 200 /x m程度の溝 1 0 sを 形成する。
次いで、 この半導体基板 1 0の表面 1 0 aおよぴ溝 1 0 s内の全面に、 第 1 5図 に示すように各電極パッド 14上に開口 1 6 aを設けた絶縁膜 1 6を形成する。 この絶縁膜 1 6としては、 例えば窒化珪素 (S i 3N4) をプラズマ CVD法ゃス パッタリング法により 1 ju mの厚さで形成する。 あるいは、 二酸化珪素 (S i 02) 、 酸化タンタル (T a 205) 、 酸化アルミニウム (A 1203) などの無機膜や、 こ れらの積層膜を形成してもよい。 また、 ポリイミ ドなどの有機膜、 あるいはこれら の無機膜と有機膜との積層膜としてもよい。
この絶縁膜 1 6の開口部 1 6 aは、 感光性樹脂をパターユングしてマスクとし、 エッチング処理を行なって形成する。
次の工程で、 開口 1 6 aを設けた絶縁膜 1 6が形成された半導体基板 1 0上の溝 10 s內も含む全面に、 スパッタリング法によりアルミニウムを 0. 8 μπι、 クロ ムを 0. Ο ΐ μπι、 銅を 0. 8 μπιの各膜厚で順次膜形成を行い、 第 1 6図に示す 共通電極膜 1 8を 3層構造で形成する。
その後、 第 1 6図に示すように、 共通電極膜 1 8上の全面に回転塗布法によって 感光性樹脂 2 0を形成し、 所定のフォトマスクを用いて露光おょぴ現像処理を行な い、 隣接する半導体チップにまたがる突起電極形成予定領域に、 第 1 7図に示す開 口部 2 0 aを形成するように感光性樹脂 2 0をパターニングする。
次の工程で、 この感光性樹脂 2 0をメツキマスクにして銅メツキを行なう。 その この結果、 第 1 7図に示すように、 感光性榭脂 2 0の開口部 2 0 a内の共通電極膜 1 8上に、 隣接する半導体チップ 1 2, 1 2にまたがる突起電極 2 4を形成するこ とができる。 この突起電極 2 4は半導体基板 1 0の溝 1 0 s内にも充填されて形成 される。 この突起電極 2 4の材料としては、 銅以外に金, ニッケル, インジウム等 の導電率の高い金属材料を使用できる。
次の工程で、 第 1 8図に示すように、 メツキ阻止膜として使用した感光性樹脂 2 0を除去し、 突起電極 2 4をエッチングマスクに使用して、 共通電極膜 1 8を第 1 の実施形態の場合と同様にエッチングして、 下部電極 1 9を形成する。
突起電極 2 4と下部電極 1 9の平面パターン形状の違いは、 共通電極膜 1 8のォ バーエッチングによる。
その後、 半導体基板 1 0の裏面側に図示しないがダイシングテープを貼り付け、 第 1 9図に示すように、 隣接する半導体チップ 1 2, 1 2間の中央 (境界) 部で、 突起電極 2 4の表面側から矢印 A方向にダイシングして、 隣接する半導体チップに またがる突起電極 2 4と下部電極膜 1 9と半導体基板 1 0とを切断し、 単個の半導 体チップ 1 2 , 1 2を得る第 1のダイシング工程を行なう。 このときのダイシング 幅 W 1は 1 0 μ から 2 0 μ m程度である。
次に、 半導体基板 1 0の突起電極 2 4を形成した表側の面に図示しないダイシン グテープを貼り付け、 裏面側に貼付たダイシングテープに紫外線を照射して半導体 基板 1 0から剥離する。
そして、 第 2 0図に示すように、 半導体基板 1 0の裏面側から矢印 B方向に、 第 1のダイシング工程とダイシングの中心 (図中に一点鎖線で示す) を一致させて、 第 1のダイシング工程のダイシング幅 W 1より広いダイシング幅 W 2で、 半導体基 板 1 0をダイシングする第 2のダイシング工程を行なう。 このときのダイシング幅 は溝 1 0 sの幅と同じで、 この例では 1 0 0 μ mである。
なお、 第 2 0図に示す例では、 この第 2のダイシング工程で半導体基板 1 0とと もに、 絶緣膜 1 6と下部電極 1 9の溝 1 0 sの底面に形成された部分も除去してい るが、 半導体基板 1 0のみ、 あるいは絶縁膜 1 6までをダイシングするようにして もよい。
この製造方法によれば、 半導体基板 1 0の切断面である各半導体チップ 1 2の側 壁面から突出し、 さらにその側壁面に沿って延設する下部電極 1 9と突起電極 2 4 を容易に形成することができ、 ダイシングテープを剥離することにより、 第 1 3図 に示した個々の半導体装置を得ることができる。
上述の第 1のダイシング工程又は第 2のダイシング工程、 あるいはその両方を、 ダイシングブレードを使用するタイシング、 あるいはレーザ装置によりレーザを照 射するダイシングにより行なうことができる。
第 2 1図は、 この第 3の実施形態の半導体装置を液晶表示装置に実装した構造を 示す断面図であり、 第 1 0図と異なる点は、 半導体装置 3の各突起電極 2 4が、 半 導体チップ 1 2の側壁面 1 2 b又は 1 2 cから突出するだけでなく、 その側壁面 1 2 b又は 1 2 cに沿って延設している点だけである。
この実装構造によれば、 半導体装置 3'の突起電極 2 4と第 1の基板 8 1および F P C 6 0との接続面積が大きくなり、 より確実な接続を行なうことができる。 この半導体装置 3の液晶表示装置への実装構造について、 第 2 2図から第 2 5図 によってさらに説明をする。
第 1 3図に示した半導体装置 3は、 第 2 2図に示すように、 半導体チップ 1 2の 表面 1 2 aから第 1の側壁面 1 2 bに沿って延設する L字状の突起電極 2 4を、 長 手方向に間隔を置いて列設すると共に、 半導体基板 1 2の第 1の側壁面 1 2 bと反 対側で平行する第 2の側壁面 1 2 cに延設する L字状の突起電極 2 4も、 長手方向 に間隔を置いて列設している。
この場合は、 この半導体装置 3を第 2 1図に示したように、 液晶表示装置 8 0の 第 1の基板 8 1の上面に半導体チップ 1 2の第 1の側壁面 1 2 bを対向させて装着 し、 第 2の側壁面 1 2 cに F P C 6 0の端部を接続する。 第 2 2図にはその第 1の 基板 8 1および F P C 6 0を仮想線で示している。
第 2 3図は、 この半導体装置 3を実装し F P C 6 0を接続した液晶表示装置 8 0 の一部を示した平面図である。
第 2 4図および第 2 5図は上記と異なる実施形態の例を示す第 2 2図および第 2 3図と同様な図である。
この例の半導体装置 3 ' は、 突起電極 2 4が、 半導体チップ 1 2の表面 1 2 aか ら第 1の側壁面 1 2 bに延設して設けられると共に、 半導体チップ 1 2の第 1の側 壁面 1 2 bに直交する第 3の側壁面 1 2 f にも延設して設けられている。 その他の 構成は第 1 3図に示した半導体装置 3と同じである。
そして、 この半導体装置 3 ' を液晶表示装置に実装するには、 第 2 5図および第 2 6図に示すように、 半導体チップ 1 2の第 1の側壁面 1 2 bを液晶表示装置 8 0 の第 1の基板 8 1が第 2の基板 8 2より延設している部分の表面に対向させて装着 し、 第 1の側壁面 1 2 bに延設する突起電極 2 4を第 1の基板 8 1上の走査電極 8 3と接続させる。 また、 半導体チップ 1 2の第 3の側壁面 1 2 f に F P C 6 0を接 続して、 そのプリント配線と第 3の側壁面 1 2 f に延設する突起電極 2 4とを導通 させる。
このようにすることにより、 液晶表示装置の厚さ方向の寸法を減少し、 薄型化す るのに有利になる。
なお、 第 1 0図及ぴ第 2 1図においては、 この発明による半導体装置を液晶表示 装置を構成するガラス基板である回路基板に実装する例を説明したが、 この発明に よる半導体装置は、 ェポキシ樹脂基板ゃガラス繊維を混入したェポキシ樹脂基板、 あるいはセラミックス基板などを用いた一般的な回路基板に実装することも勿論可 能である。 産業上の利用可能性
以上の説明から明らかなように、 この発明による半導体装置およびその実装構造 ならびに実装方法によれば、 半導体装置と回路基板あるいは可撓性プリント基板と の接続を半導体装置の側面で行なうことができるため、 接続面積を微小化し且つ信 頼性の高い接続が可能になる。
それによつて、 液晶表示装置等への半導体装置の高密度実装化が実現し、 電子装 置の小型化を図ることができる。
また、 この発明による半導体装置の製造方法によれば、 半導体チップの側壁面か ら突出する突起電極を設けた半導体装置を、 極めて生産性および効率よく製造する ことができる。

Claims

請 求 の 範 囲
1 . 集積回路およびそれを外部回路に接続するための複数の電極パッドを設けた半 導体チップと、
前記各電極パッド上に開口を有し、 その周辺部を被覆するように前記半導体チッ プ上に形成された絶縁膜と、
該絶縁膜の開口を通して前記各電極パッドと個別に導通して前記絶縁膜上に設け られた複数の下部電極と、
その各下部電極上にそれぞれ前記半導体チップの側壁面より突出するように設け られた複数の突起電極と
からなる半導体装置。
2 . 前記下部電極と前記突起電極とが共に前記半導体チップの側壁面より突出して いる請求の範囲第 1項記載の半導体装置。
3 . 前記突起電極の平面パターン形状が、 前記下部電極の平面パターン形状より大 きい請求の範囲第 2項記載の半導体装置。
4 . 前記絶縁膜と下部電極と突起電極とが、 前記半導体チップの前記電極パッドが 設けられた面上から前記側壁面上に延びて設けられている請求の範囲第 2項記載の 半導体装置。
5 . 前記突起電極が、 銅, 金, ニッケル, またはインジウムのいずれかの単一材料 からなる請求の範囲第 1項記載の半導体装置。
6 . 前記突起電極が、 銅又はニッケルからなる下層と金からなる上層とからなる請 求の範囲第 1項記載の半導体装置。
7 . 前記突起電極が、 ハンダ合金材料からなる請求の範囲第 1項記載の半導体装置。
8 . 複数の半導体チップ用の集積回路およびそれを外部回路に接続するための複数 の電極パッドを設けた半導体基板上に、 前記各電極パッド上に開口を設けた絶縁膜 を形成する工程と、
該絶縁膜が形成された半導体基板上の全面に、 前記開口を通して前記電極パッド に接続する共通電極膜を形成する工程と、
該共通電極膜上の全面に感光性樹脂を形成し、 隣接する半導体チップにまたがる 突起電極形成予定領域に開口部を形成するように該感光性樹脂をパターニングする 工程と、
前記感光性樹脂の開口部内の前記共通電極膜上に、 隣接する半導体チップにまた がる突起電極を形成する工程と、
前記感光性樹脂を除去した後、 前記突起電極をエッチングマスクにして前記共通 電極膜をパターニングして、 隣接する半導体チップにまたがる下部電極を形成する 工程と、
前記隣接する半導体チップ間の中央部で、 前記突起電極の表面側から該隣接する 半導体チップにまたがる突起電極と前記下部電極と前記半導体基板とを切断する第 1のダイシング工程と、
前記半導体基板の裏面側から、 前記第 1のダイシング工程とダイシング中心を一 致させて該第 1のダイシング工程のダイシング幅より広い幅で前記半導体基板をダ イシングする第 2のダイシング工程と
を有する半導体装置の製造方法。
9 . 請求の範囲第 8項記載の半導体装置の製造方法において、
前記隣接する半導体チップにまたがる突起電極を形成する工程で、 該突起電極を ハンダ合金材料によって形成し、 前記第 2のダイシング工程の後に、 前記突起電極を球面状にリフローする工程を 有する半導体装置の製造方法。
1 0 . 請求の範囲第 8項記載の半導体装置の製造方法において、
前記隣接する半導体チップにまたがる突起電極を形成する工程が、 該突起電極を メツキによって形成する工程である半導体装置の製造方法。
1 1 . 請求の範囲第 8項記載の半導体装置の製造方法において、
前記第 1のダイシング工程および第 2のダイシング工程のうちの少なくとも一方 が、 レーザ装置を使用してレーザ照射によってダイシングを行なう工程である半導 体装置の製造方法。
1 2 . 請求の範囲第 1 1項記載の半導体装置の製造方法において、
前記レーザ装置として、 エキシマレーザ装置、 Y A Gレーザ装置、 および炭酸ガ スレーザ装置のうちのいずれか 1機種あるいは複数機種を使用する半導体装置の製 造方法。
1 3 . 複数の半導体チップ用の集積回路およびそれを外部回路に接続するための複 数の電極パッドを設けた半導体基板における隣接する半導体チップ間の中央部に、 前記電極パッドを設けた表面側から所定の幅及び深さの溝を形成する工程と、 前記半導体基板の前記表面および前記溝内の全面に絶縁膜を形成し、 該絶縁膜の 前記各電極パッド上の部分に開口を設ける工程と、
該絶縁膜が形成された半導体基板上の前記溝内を含む全面に、 前記開口を通して 前記電極パッドに接続する共通電極膜を形成する工程と、
該共通電極膜上の全面に感光性樹脂を形成し、 隣接する半導体チップにまたがる 突起電極形成予定領域に開口部を形成するように該感光性樹脂をパターニングする 工程と、 前記感光性樹脂の開口部内の前記溝内を含む前記共通電極膜上に、 隣接する半導 体チップにまたがる突起電極を形成する工程と、
前記感光性樹脂を除去した後、 前記突起電極をエッチングマスクにして前記共通 電極膜をパターニングして、 隣接する半導体チップにまたがる下部電極を形成する 工程と、
前記溝の中央位置で、 前記突起電極の表面側から該隣接する半導体チップにまた がる突起電極と前記下部電極と前記半導体基板とを切断する第 1のダイシング工程 と、
前記半導体基板の裏面側から、 前記第 1のダイシング工程とダイシング中心を一 致させて前記溝の幅で前記半導体基板をダイシングする第 2のダイシング工程と を有する半導体装置の製造方法。
1 4 . 請求の範囲第 1 3項記載の半導体装置の製造方法において、
前記隣接する半導体チップにまたがる突起電極を形成する工程で、 該突起電極を ハンダ合金材料によって形成し、
前記第 2のダイシング工程の後に、 前記突起電極を球面状にリフローする工程を 有する半導体装置の製造方法。
1 5 . 請求の範囲第 1 3項記載の半導体装置の製造方法において、
前記隣接する半導体チップにまたがる突起電極を形成する工程が、 該突起電極を メツキによって形成する工程である半導体装置の製造方法。
1 6.. 請求の範囲第 1 3項記載の半導体装置の製造方法において、
前記第 1のダイシング工程おょぴ第 2のダイシング工程のうちの少なくとも一方 が、 レーザ装置を使用してレーザ照射によってダイシングを行なう工程である半導 体装置の製造方法。
1 7 . 請求の範囲第 1 6項記載の半導体装置の製造方法において、 前記レーザ装置として、 エキシマレーザ装置、 Y A G レーザ装置、 および炭酸ガ ス レーザ装置のうちのいずれか 1機種あるいは複数機種を使用する半導体装置の製 造方法。
1 8 . 半導体チップの周縁部付近に設けられた複数の電極パッドとそれぞれ個別に 導通する複数の突起電極を備えた半導体装置を回路基板に実装する構造であって、 前記複数の突起電極が前記半導体チップの側壁面から突出して設けられており、 該半導体チップの前記側壁面が前記回路基板に対向し、 該側壁面から突出する前記 突起電極が前記回路基板上の導電パターン又は電極と接続していることを特徴とす る半導体装置の実装構造。
1 9 . 前記複数の突起電極が、 前記半導体チップの前記電極パッドが設けられた面 上から前記側壁面上に延びて設けられている請求の範囲第 1 8項記載の半導体装置 の実装構造。
2 0 . 請求の範囲第 1 8項記載の半導体装置の実装構造において、
前記突起電極がハンダ合金材料によって形成されており、 該突起電極が溶融した 形状で前記回路基板上の導電パターン又は電極と接続している半導体装置の実装構
2 1 . 前記突起電極と前記回路基板上の導電パターン又は電極とがハンダによって 接続されている請求の範囲第 1 8項記載の半導体装置の実装構造。
2 2 . 前記突起電極と前記回路基板上の導電パターン又は電極とが異方性導電接着 剤によって接続されている請求の範囲第 1 8項記載の半導体装置の実装構造。
2 3 . 半導体チップの周縁部付近に設けられた複数の電極パッドとそれぞれ個別に 導通する複数の突起電極を備えた半導体装置を、 回路基板および可撓性プリント基 板に実装する構造であって、
前記複数の突起電極が前記半導体チップの 2つの側壁面からそれぞれ個別に突出 して設けられており、 該半導体チップの一方の側壁面が前記回路基板に対向し、 他 方の側壁面が前記可撓性プリント基板に対向して、 前記一方の側壁面から突出する 突起電極が前記回路基板上の導電パターン又は電極と接続し、 前記他方の側壁面か ら突出する突起電極が前記可撓性プリント基板上の導電パターン又は電極と接続し ていることを特徴とする半導体装置の実装構造。
2 4 . 前記複数の突起電極が、 前記半導体チップの前記電極パッドが設けられた面 上から前記 2つの側壁面上にそれぞれ個別に延びて設けられている請求の範囲第 2 3項記載の半導体装置の実装構造。
2 5 . 前記 2つの側壁面が、 前記半導体チップの互いに平行する側壁面である請求 の範囲第 2 3項記載の半導体装置の実装構造。
2 6 . 前記 2つの側壁面が、 前記半導体チップの互いに直交する側壁面である請求 の範囲第 2 3項記載の半導体装置の実装構造。
2 7 . 前記一方の側壁面から突出する突起電極と前記回路基板上の導電パターン又 は電極とがハンダによって接続されている請求の範囲第 2 3項記載の半導体装置の
2 8 . 前記一方の側壁面から突出する突起電極と前記回路基板上の導電パターン又 は電極とが異方性導電接着剤によって接続されている請求の範囲第 2 3項記載の半 導体装置の実装構造。
2 9 . 前記他方の側壁面から突出する突起電極と前記可撓性プリント基板上の導電 パターン又は電極とがハンダによって接続されている請求の範囲第 2 3項記載の半 導体装置の実装構造。
3 0 . 前記他方の側壁面から突出する突起電極と前記可撓性プリント基板上の導電 パターン又は電極とが異方性導電接着剤によつて接続されている請求の範囲第 2 3 項記載の半導体装置の実装構造。
3 1 . 半導体チップの周縁部付近に設けられた複数の電極パッドとそれぞれ個別に 導通する複数の突起電極が該半導体チップの側壁面から突出して設けられた半導体 装置を、 回路基板に実装する方法であって、
前記半導体装置を、 前記半導体チップの側壁面が前記回路基板と対向するように 配置する工程と、
該半導体チップの側壁面から突出する突起電極と前記回路基板との間に異方性導 電接着剤を配置する工程と、
前記突起電極と前記回路基板との間に圧力を加えるとともに加熱処理を行ない、 該突起電極と該回路基板上の導電パターン又は電極とを電気的に接続させる工程と を有することを特徴とする半導体装置の実装方法。
3 2 . 半導体チップの周縁部付近に設けられた複数の電極パッドとそれぞれ個別に 導通する複数のハンダ合金材料からなる突起電極が該半導体チップの側壁面から突 出して設けられた半導体装置を、 回路基板に実装する方法であって、
前記半導体装置を、 前記半導体チップの側壁面が前記回路基板と対向するように 配置し、
加熱処理を行なって前記半導体チップの側壁面から突出する突起電極を溶融させ、 該突起電極と前記回路基板上の導電パターン又は電極とを電気的に接続させる工程 と
を有することを特徴とする半導体装置の実装方法。
3 3 . 半導体チップの周縁部付近に設けられた複数の電極パッドとそれぞれ個別に 導通する複数の突起電極が、 該半導体チップの 2つの側壁面からそれぞれ個別に突 出して設けられている半導体装置を、 回路基板および可撓性プリント基板に実装す る方法であって、
前記半導体装置を、 前記半導体チップの一方の側壁面が前記回路基板と対向する ように配置する工程と、
該半導体チップの前記一方の側壁面から突出する突起電極と前記回路基板との間 に異方性導電接着剤を配置する工程と、
前記突起電極と前記回路基板との間に圧力を加えるとともに加熱処理を行ない、 該突起電極と該回路基板上の導電パタ一ン又は電極とを電気的に接続させる工程と、 前記半導体装置と前記可撓性プリント基板とを、 該半導体チップの他方の側壁面 が該可撓性プリント基板と対向するように配.置する工程と、
該半導体チップの前記他方の側壁面から突出する突起電極と前記可撓性プリント 基板との間に異方性導電接着剤を配置する工程と、
前記突起電極と前記可撓性プリント基板との間に圧力を加えるとともに加熱処理 を行ない、 該突起電極と該可撓性プリント基板上の導電パターン又は電極とを電気 的に接続させる工程と
を有することを特徴とする半導体装置の実装方法。
PCT/JP1999/000183 1998-01-20 1999-01-20 Dispositif a semi-conducteurs et son procede de production, ainsi que structure et procede de fixation de semi-conducteurs Ceased WO1999036958A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2000540576A JP3435403B2 (ja) 1998-01-20 1999-01-20 半導体装置とその製造方法ならびに半導体装置の実装構造および実装方法
KR1020007007115A KR20010033602A (ko) 1998-01-20 1999-01-20 반도체 장치와 그 제조 방법 및 반도체 장치의 설치 구조및 설치 방법
AU20735/99A AU2073599A (en) 1998-01-20 1999-01-20 Semiconductor device and method of production thereof and semiconductor mountingstructure and method
EP99901117A EP1041617A4 (en) 1998-01-20 1999-01-20 SEMICONDUCTOR DEVICE AND METHOD FOR THEIR PRODUCTION AND SEMICONDUCTOR ASSEMBLY STRUCTURE AND METHOD

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10/8399 1998-01-20
JP839998 1998-01-20

Publications (1)

Publication Number Publication Date
WO1999036958A1 true WO1999036958A1 (fr) 1999-07-22

Family

ID=11692119

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1999/000183 Ceased WO1999036958A1 (fr) 1998-01-20 1999-01-20 Dispositif a semi-conducteurs et son procede de production, ainsi que structure et procede de fixation de semi-conducteurs

Country Status (6)

Country Link
EP (1) EP1041617A4 (ja)
JP (1) JP3435403B2 (ja)
KR (1) KR20010033602A (ja)
CN (1) CN1288591A (ja)
AU (1) AU2073599A (ja)
WO (1) WO1999036958A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7399683B2 (en) 2002-06-18 2008-07-15 Sanyo Electric Co., Ltd. Manufacturing method of semiconductor device

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI232560B (en) 2002-04-23 2005-05-11 Sanyo Electric Co Semiconductor device and its manufacture
TWI229435B (en) 2002-06-18 2005-03-11 Sanyo Electric Co Manufacture of semiconductor device
TWI227550B (en) 2002-10-30 2005-02-01 Sanyo Electric Co Semiconductor device manufacturing method
JP4401181B2 (ja) 2003-08-06 2010-01-20 三洋電機株式会社 半導体装置及びその製造方法
US7049216B2 (en) 2003-10-14 2006-05-23 Unitive International Limited Methods of providing solder structures for out plane connections
TWI324800B (en) 2005-12-28 2010-05-11 Sanyo Electric Co Method for manufacturing semiconductor device
JP5772050B2 (ja) * 2011-02-22 2015-09-02 富士通株式会社 半導体装置及びその製造方法、電源装置
US8508035B2 (en) * 2011-12-02 2013-08-13 Nxp B.V. Circuit connector apparatus and method therefor
JP2013232620A (ja) * 2012-01-27 2013-11-14 Rohm Co Ltd チップ部品

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5377171A (en) * 1976-12-20 1978-07-08 Nec Corp Production of semiconductor device
JPS60167351A (ja) * 1984-02-09 1985-08-30 Mitsubishi Electric Corp 混成集積回路装置の製造方法
JPH0322437A (ja) * 1989-06-19 1991-01-30 Nec Corp 半導体装置の製造方法
JPH0491447A (ja) * 1990-08-02 1992-03-24 Oki Electric Ind Co Ltd 半導体素子の実装方法
JPH0778932A (ja) * 1993-09-07 1995-03-20 Toshiba Corp 半導体装置の製造方法
JPH07169796A (ja) * 1993-10-13 1995-07-04 Yamaha Corp 半導体装置とその製造方法
JPH10209164A (ja) * 1997-01-23 1998-08-07 Toyota Motor Corp 半導体装置の製造方法
JPH10223638A (ja) * 1997-02-10 1998-08-21 Oki Electric Ind Co Ltd 半導体装置及びその実装方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5377171A (en) * 1976-12-20 1978-07-08 Nec Corp Production of semiconductor device
JPS60167351A (ja) * 1984-02-09 1985-08-30 Mitsubishi Electric Corp 混成集積回路装置の製造方法
JPH0322437A (ja) * 1989-06-19 1991-01-30 Nec Corp 半導体装置の製造方法
JPH0491447A (ja) * 1990-08-02 1992-03-24 Oki Electric Ind Co Ltd 半導体素子の実装方法
JPH0778932A (ja) * 1993-09-07 1995-03-20 Toshiba Corp 半導体装置の製造方法
JPH07169796A (ja) * 1993-10-13 1995-07-04 Yamaha Corp 半導体装置とその製造方法
JPH10209164A (ja) * 1997-01-23 1998-08-07 Toyota Motor Corp 半導体装置の製造方法
JPH10223638A (ja) * 1997-02-10 1998-08-21 Oki Electric Ind Co Ltd 半導体装置及びその実装方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1041617A4 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7399683B2 (en) 2002-06-18 2008-07-15 Sanyo Electric Co., Ltd. Manufacturing method of semiconductor device

Also Published As

Publication number Publication date
CN1288591A (zh) 2001-03-21
JP3435403B2 (ja) 2003-08-11
EP1041617A4 (en) 2001-07-18
AU2073599A (en) 1999-08-02
KR20010033602A (ko) 2001-04-25
EP1041617A1 (en) 2000-10-04

Similar Documents

Publication Publication Date Title
CN100435299C (zh) 布线基板的制备方法
KR100838440B1 (ko) 전자 장치용 기판과 그 제조 방법, 및 전자 장치와 그 제조방법
US6972480B2 (en) Methods and apparatus for packaging integrated circuit devices
US8230591B2 (en) Method for fabricating an electronic device substrate
JP2581017B2 (ja) 半導体装置及びその製造方法
CN100474573C (zh) 半导体装置及其制造方法
US8309860B2 (en) Electronic component built-in substrate and method of manufacturing the same
WO2001065602A1 (fr) Plaquette de connexions, dispositif semi-conducteur et procede de fabrication de la plaquette de connexions
JP2006108690A (ja) 再配線基板を用いたウェーハレベルチップスケールパッケージの製造方法
JP2005045268A (ja) 再配線バンプ形成方法及びそれを利用した半導体チップと実装構造
JP2002184904A (ja) 半導体装置の製造方法及び半導体装置
JP3003624B2 (ja) 半導体装置
JP4240899B2 (ja) 半導体装置及び半導体装置の製造方法
US6339247B1 (en) Structure for mounting a semiconductor device on a liquid crystal display, and semiconductor device
JP3435403B2 (ja) 半導体装置とその製造方法ならびに半導体装置の実装構造および実装方法
US6285085B1 (en) Semiconductor device, method of fabricating the same and structure for mounting the same
JP5436837B2 (ja) 半導体装置内蔵基板の製造方法
US11869844B2 (en) Semiconductor device
JP4158008B2 (ja) 半導体チップの製造方法
JPH11204519A (ja) 半導体装置及びその製造方法
JP2008118152A (ja) 半導体装置および積層型半導体装置
TW200826206A (en) Semiconductor fabrication method and structure thereof
JP3526529B2 (ja) 半導体装置の製造方法
JP4286264B2 (ja) 半導体装置及びその製造方法
JP2001210646A (ja) 半導体チップ及びその製造方法、半導体装置及びその製造方法、回路基板並びに電子機器

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 99802258.6

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AL AM AT AU AZ BA BB BG BR BY CA CH CN CU CZ DE DK EE ES FI GB GE GH GM HU ID IL IS JP KE KG KR KZ LC LK LR LS LT LU LV MD MG MK MN MW MX NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT UA UG US UZ VN YU ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW SD SZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1020007007041

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 1020007007115

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 09600480

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1999901117

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1999901117

Country of ref document: EP

REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

WWR Wipo information: refused in national office

Ref document number: 1020007007041

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1020007007041

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 1020007007115

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1999901117

Country of ref document: EP

WWR Wipo information: refused in national office

Ref document number: 1020007007115

Country of ref document: KR