TWM677997U - 高速閂鎖型電壓位準移位器 - Google Patents
高速閂鎖型電壓位準移位器Info
- Publication number
- TWM677997U TWM677997U TW114207879U TW114207879U TWM677997U TW M677997 U TWM677997 U TW M677997U TW 114207879 U TW114207879 U TW 114207879U TW 114207879 U TW114207879 U TW 114207879U TW M677997 U TWM677997 U TW M677997U
- Authority
- TW
- Taiwan
- Prior art keywords
- node
- pmos transistor
- drain
- nmos transistor
- transistor
- Prior art date
Links
Abstract
本創作提出一種高速閂鎖型電壓位準移位器,其係由一輸入電路(1)、一栓鎖電路(2)、一輸出控制電路(3)以及一時鐘輸入電晶體(4)所組成,其中,該輸入電路(1)係用來提供該電壓位準移位器的差動輸入信號;該栓鎖電路(2)係用來保存轉換的輸出電位;該輸出控制電路(3)係用以控制該電壓位準移位器的輸出信號之電位;該時鐘輸入電晶體(4)係用來控制該電壓位準移位器的操作。
本創作提出之高速閂鎖型電壓位準移位器,不但能精確地將第一信號轉換為一第二信號,並且能有效地降低功率的損耗。
Description
本創作係有關一種高速閂鎖型電壓位準移位器,尤指利用一輸入電路(1)、一栓鎖電路(2)、一輸出控制電路(3)以及一時鐘輸入電晶體(4)所組成,以求獲得精確電位轉換且有效地降低功率損耗之電子電路。
電壓位準移位器係一種用來溝通不同的積體電路(Integrated Circuit,簡稱IC)之間的信號傳遞之電子電路。在許多應用中,當應用系統需將信號從電壓位準較低的核心邏輯傳送到電壓位準較高的週邊裝置時,電壓位準移位器就負責將低電壓工作信號轉換成高電壓工作信號。
第1圖係顯示一先前技藝(prior art)之一閂鎖型電壓位準移位器,其係使用一第一PMOS(P-channel metal oxide semiconductor,P通道金屬氧化物半導體)電晶體(MP1)、一第二PMOS電晶體(MP2)、一第一NMOS(N-channel metal oxide semiconductor,N通道金屬氧化物半導體)電晶體(MN1)、一第二NMOS電晶體(MN2)及一反相器(INV)來構成一高速閂鎖型電壓位準移位器,其中,該反相器(INV)的偏壓是第二高電位電壓(VDDL)及地(GND),而輸入電壓(V(IN))的電位亦在地(GND)與第二高電位電壓(VDDL)之間。輸入電壓(V(IN))及經過反相器(INV)輸出的反相輸入電壓信號分別連接至第一NMOS電晶體(MN1)及第二NMOS電晶體(MN2)的閘極(gate)。因此,在同
一時間內,第一NMOS電晶體(MN1)及第二NMOS電晶體(MN2)之中只有一個會導通(ON)。此外,由於第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的交叉耦合(cross-coupled)方式,使得當電壓位準移位器的輸出(OUT)處於一個穩定的狀態時,閂鎖型的電壓位準移位器中沒有靜態電流(static current)產生。尤其,當第一NMOS電晶體(MN1)截止(OFF)而第二NMOS電晶體(MN2)導通(ON)時,第一PMOS電晶體(MP1)的閘極電位被拉降(pull down)並使得第一PMOS電晶體(MP1)導通,以致拉升(pull up)第二PMOS電晶體(MP2)的閘極電位而截止第二PMOS電晶體(MP2);再者,當第一NMOS電晶體(MN1)導通而第二NMOS電晶體(MN2)截止時,第二PMOS電晶體(MP2)的閘極電位被拉降並使得第二PMOS電晶體(MP2)導通,以致拉升第一PMOS電晶體(MP1)的閘極電位而截止第一PMOS電晶體(MP1)。因此,在第一PMOS電晶體(MP1)和第一NMOS電晶體(MN1)之間或第二PMOS電晶體(MP2)和第二NMOS電晶體(MN2)之間就不會存在一個電流路徑。
然而,上述習知電壓位準移位器在第二PMOS電晶體(MP2)趨近於導通(或截止)與在第二NMOS電晶體(MN2)趨近於截止(或導通)的過程中,對於輸出節點(OUT)上的電位之拉升及拉降有互相競爭(contention)的現象,因此輸出電壓信號(V(OUT))在轉變成低電位時速度較慢。此外,考慮當輸入電壓(V(IN))由0伏特改變至1.8伏特時,第一NMOS電晶體(MN1)導通,而第二PMOS電晶體(MP2)的閘極變為低電位,使得第二PMOS電晶體(MP2)導通。所以,輸出為一第一高電位電壓(VDDH)。但是,由於0伏特無法瞬間轉換至1.8伏特,因此,在轉換期間的較低輸入電壓(V(IN))可能無法使第一PMOS電晶體(MP1)、第二PMOS電晶體(MP2)、第一NMOS電晶體
(MN1)及第二NMOS電晶體(MN2)達到完全導通或完全截止,如此會造成在第一高電位電壓(VDDH)與地(GND)之間存在一靜態電流(static current),此靜態電流會增加功率的損耗。
再者,閂鎖型的電壓位準移位器的性能是受到第一高電位電壓(VDDH)的影響,由於第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的閘-源極電壓為第一高電位電壓(VDDH),而第一NMOS電晶體(MN1)和第二NMOS電晶體(MN2)的閘-源極電壓是第二高電位電壓(VDDL)。因此,限制了可以使閂鎖型電壓位準移位器正常運作的第一高電位電壓(VDDH)的範圍。
第2圖係顯示另一先前技藝之一鏡像型電壓位準移位器,該電壓位準移位器藉由將第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的閘極連接在一起並連接到第一PMOS電晶體(MP1)的汲極,使得第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)形成電流鏡電路,第一PMOS電晶體(MP1)是處於飽和區,並且其閘極電壓使得飽和電流等於流入第一NMOS電晶體(MN1)之電流,而流經第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)之電流亦相等。由於鏡像型電壓位準移位器的性能是由第一PMOS電晶體(MP1)和第一NMOS電晶體(MN1)的電流來決定,因此,即使輸出的第一高電位電壓(VDDH)改變,電壓位準移位器的性能也不會有太大的改變。因此,鏡像型的電壓位準移位器可以適用在各種輸出電壓電路。
然而,當第一NMOS電晶體(MN1)導通而第二NMOS電晶體(MN2)截止時,第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)的閘極電位被拉降,使得第一PMOS電晶體(MP1)和第二PMOS電晶體(MP2)都導通。
如此,在第一PMOS電晶體(MP1)和第一NMOS電晶體(MN1)之間會產生一個靜態電流路徑。
有鑑於此,本創作之主要目的係提出一種高速閂鎖型電壓位準移位器,其不但能精確且快速地將第一信號轉換為一第二信號,並且可有效地抑制上拉路徑和下拉路徑之間的競爭,進而降低功率損耗。
本創作提出一種高速閂鎖型電壓位準移位器,其係由一輸入電路(1)、一栓鎖電路(2)、一輸出控制電路(3)以及一時鐘輸入電晶體(4)所組成,其中,該輸入電路(1)係用來提供該電壓位準移位器的差動輸入信號;該栓鎖電路(2)係用來保存轉換的輸出電位;該輸出控制電路(3)係用以控制該電壓位準移位器的輸出信號之電位;該時鐘輸入電晶體(4)係用來控制該電壓位準移位器的操作。
由模擬結果證實,本創作所提出之高速閂鎖型電壓位準移位器,不但能精確且快速地將一第一信號轉換為一第二信號,並且可以有效地減少功率損耗。
1:輸入電路
2:栓鎖電路
3:輸出控制電路
4:時鐘輸入電晶體
N1:第一節點
N2:第二節點
N3:第三節點
N4:第四節點
N5:第五節點
I1:第一反相器
MP1:第一PMOS電晶體
MP2:第二PMOS電晶體
MP3:第三PMOS電晶體
MP4:第四PMOS電晶體
MP5:第五PMOS電晶體
MP6:第六PMOS電晶體
MN1:第一NMOS電晶體
MN2:第二NMOS電晶體
MN3:第三NMOS電晶體
MN4:第四NMOS電晶體
MN5:第五NMOS電晶體
CK:時鐘輸入端
CKB:反相時鐘輸入端
GND:地
IN:第一輸入端
V(IN):第一信號
OUT:輸出端
V(OUT):第二信號
OUTB:反相輸出端
V(OUTB):反相輸出信號
INB:第二輸入端
VDDH:第一高電源供應電壓
VDDL:第二高電源供應電壓
第1圖 係顯示第一先前技藝中電壓位準移位器之電路圖;
第2圖 係顯示第二先前技藝中電壓位準移位器之電路圖;
第3圖 係顯示本創作較佳實施例之高速閂鎖型電壓位準移位器之電路圖;
根據上述之目的,本創作提出一種高速閂鎖型電壓位準移位
器,如第3圖所示,其係由一輸入電路(1)、一栓鎖電路(2)、一輸出控制電路(3)以及一時鐘輸入電晶體(4)所組成,其中,該輸入電路(1)係用來提供該電壓位準移位器的差動輸入信號;其係由一第一NMOS電晶體(MN1)、一第二NMOS電晶體(MN2)以及一第一反相器(I1)所組成,其中,該第一NMOS電晶體(MN1)的源極連接至該第五節點(N5),其閘極連接至該第一輸入端(IN),而其汲極則與該第三NMOS電晶體(MN3)的源極相連接;該第二NMOS電晶體(MN2)的源極連接至該第五節點(N5),其閘極連接至該第二輸入端(INB),而其汲極則與該第四NMOS電晶體(MN4)的源極相連接;該第一反相器(I1)係耦接於該第一輸入端(IN),用以接受該第一信號(V(IN)),並提供一個與該第一信號(V(IN))反相的信號;該栓鎖電路(2)係用來保存轉換的輸出電位並且控制漏電流;其係由一第一PMOS電晶體(MP1)、一第二PMOS電晶體(MP2)、一第三NMOS電晶體(MN3)、一第四NMOS電晶體(MN4)、一第五PMOS電晶體(MP5)以及一第六PMOS電晶體(MP6)所組成,其中,該第一PMOS電晶體(MP1)的源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第四節點(N4),而其汲極則與該第一節點(N1)相連接;該第二PMOS電晶體(MP2)的源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第三節點(N3),而其汲極則與該第二節點(N2)相連接;該第三NMOS電晶體(MN3)的源極連接至該第一NMOS電晶體(MN1)的汲極,其閘極連接至該第四節點(N4),而其汲極則與該第三節點(N3)相連接;該第四NMOS電晶體(MN4)的源極連接至該第二NMOS電晶體(MN2)的
汲極,其閘極連接至該第三節點(N3),而其汲極則與該第四節點(N4)相連接;該第五PMOS電晶體(MP5)的源極連接至該第一節點(N1),其閘極連接至該時鐘輸入端(CK),而其汲極則與該第三節點(N3)的汲極相連接;該第六PMOS電晶體(MP6)的源極連接至該第二節點(N2),其閘極連接至該時鐘輸入端(CK),而其汲極則與該第四節點(N4)相連接;該輸出控制電路(3)係用以控制該電壓位準移位器的輸出信號之電位;其係由一第三PMOS電晶體(MP3)以及一第四PMOS電晶體(MP4)所組成,其中,該第三PMOS電晶體(MP3)的源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第一輸入端(IN),而其汲極則與該第一節點(N1)相連接;該第四PMOS電晶體(MP4)的源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第二輸入端(INB),而其汲極則與該第二節點(N2)相連接;該時鐘輸入電晶體(4)係用來控制該電壓位準移位器的操作;其係由一第五NMOS電晶體(MN5)所組成,其源極連接至地(GND),其閘極連接至該反相時鐘輸入端(CKB),而其汲極則與該第五節點(N5)相連接;該第一高電源供應電壓(VDDH)係用以提供該電壓位準移位器所需之第一高電源電壓,該第二高電源供應電壓(VDDL)係用以提供該電壓位準移位器所需之第二高電源電壓,該第二高電源供應電壓(VDDL)之位準係小於該第一高電源供應電壓(VDDH)之位準,該第一信號(V(IN))為介於0伏特及1.2伏特間的矩形波,而該第二信號(V(OUT))則為介於0伏特及1.8伏特間的對應波形。
請再參閱第3圖,當該時鐘輸入端(CK)的信號為邏輯低
位準時,該第五PMOS電晶體(MP5)、該第六PMOS電晶體(MP6)和該第五NMOS電晶體(MN5)會導通(ON),該電壓位準移位器處於主動(active)狀態;現在考慮第一信號(V(IN))為邏輯低位準(0伏特)時,電壓位準移位器的穩態操作情形:第一輸入端(IN)上的邏輯低位準同時傳送到該第一反相器(I1)的輸入端、該第一NMOS電晶體(MN1)以及該第三PMOS電晶體(MP3)的閘極,使得該第一NMOS電晶體(MN1)截止(OFF),而該第三PMOS電晶體(MP3)導通(ON),此時該第三節點(N3)的電位被拉升至一接近第一高電位電壓(VDDH)之高電位,該第三節點(N3)的高電位使得該第二PMOS電晶體(MP2)截止(OFF)、該第四NMOS電晶體(MN4)導通(ON);而該第一反相器(I1)傳送第二高電位電壓(VDDL)到該第二NMOS電晶體(MN2)、以及該第四PMOS電晶體(MP4)的閘極,使得該第二NMOS電晶體(MN2)導通(ON),而該第四PMOS電晶體(MP4)截止(OFF),此時,由於該第二NMOS電晶體(MN2)和該第四NMOS電晶體(MN4)都導通(ON),該第二PMOS電晶體(MP2)和該第四PMOS電晶體(MP4)都截止(OFF),因此,該第四節點(N4)的電位會被拉降至一邏輯低位準(0伏特),而該第四節點(N4)的低電位使得該第一PMOS電晶體(MP1)導通(ON)、該第三NMOS電晶體(MN3)截止(OFF),此時,由於該第一PMOS電晶體(MP1)、該第三PMOS電晶體(MP3)和該第五PMOS電晶體(MP5)都導通(ON),而該第一NMOS電晶體(MN1)和該第三NMOS電晶體(MN3)都截止(OFF),因此,該第三節點(N3)的電位會維持在一邏輯高位準,而該第四節點(N4)的的電位會維持在一邏輯低位準(0伏特)的穩態值。質言之,第一信號(V(IN))為邏輯低位準(0伏特)時,經過電壓位準移位器轉換成具邏輯低位準(0伏特)的第二信號,由輸
出端(OUT)輸出。
再考慮第一信號(V(IN))為邏輯高位準(VDDL)時,電壓位準移位器的穩態操作情形:第一輸入端(IN)上的邏輯高位準同時傳送到該第一反相器(I1)的輸入端、該第一NMOS電晶體(MN1)以及該第三PMOS電晶體(MP3)的閘極,使得該第一NMOS電晶體(MN1)導通(ON),而該第三PMOS電晶體(MP3)截止(OFF);而該第一反相器(I1)傳送一邏輯低位準(0伏特)到該第二NMOS電晶體(MN2)以及該第四PMOS電晶體(MP4)的閘極,使得該第二NMOS電晶體(MN2)截止(OFF),而該第四PMOS電晶體(MP4)導通(ON),此時,由於該第四PMOS電晶體(MP4)和該第六PMOS電晶體(MP6)都導通(ON),而該第四NMOS電晶體(MN4)和該第二NMOS電晶體(MN2)都截止(OFF),該第四節點(N4)的電位會被拉升至一邏輯高位準,再者,該第四節點(N4)的高電位傳送到該第一PMOS電晶體(MP1)和該第三NMOS電晶體(MN3)的閘極,使得該第一PMOS電晶體(MP1)截止(OFF)、該第三NMOS電晶體(MN3)導通(ON),此時,由於該第一NMOS電晶體(MN1)、該第三NMOS電晶體(MN3)和該第五NMOS電晶體(MN5)都導通(ON),而該第一PMOS電晶體(MP1)以及該第三PMOS電晶體(MP3)都截止(OFF),該第三節點(N3)的電位會被拉降至一邏輯低位準(0伏特),該第三節點(N3)的邏輯低位準傳送到該第二PMOS電晶體(MP2)和該第四NMOS電晶體(MN4)的閘極,使得該第二PMOS電晶體(MP2)導通(ON)、該第四NMOS電晶體(MN4)截止(OFF),此時,由於該第二NMOS電晶體(MN2)和該第四NMOS電晶體(MN4)都截止(OFF),而該第二PMOS電晶體(MP2)、該第四PMOS電晶體(MP4)以及該第六PMOS電晶體(MP6)都導通(ON),因此,該第四節點(N4)的電位會
維持在邏輯高位準的穩態值。質言之,第一信號(V(IN))為邏輯高位準(VDDL)時,經過電壓位準移位器轉換成具高位準(VDDH)的第二信號,由輸出端(OUT)輸出。
請再參考圖3。當該時鐘輸入端(CK)的信號為邏輯高位準時,該第五PMOS電晶體(MP5)、該第六PMOS電晶體(MP6)和該第五NMOS電晶體(MN5)都截止(OFF),電壓位準移位器處於待機(standby)狀態。其工作原理於此不再累述。
綜上所述,該第一信號(V(IN))為邏輯低位準(0伏特)時,該第二信號(V(OUT))亦為邏輯低位準(0伏特);而該第一信號(V(IN))為邏輯高位準(VDDL)時,該第二信號(V(OUT))為第一高電源供應電壓(VDDH)。如此,電壓位準轉換的目的便實現。
本創作所提出之電壓位準移位器經由Spice暫態分析模擬結果可証實,本創作所提出之高速閂鎖型電壓位準移位器,其不但仍能快速且精確地將第一信號轉換為一第二信號,並且能有效地降低功率的損耗。
雖然本創作特別揭露並描述了所選之最佳實施例,但舉凡熟悉本技術之人士可明瞭任何形式或是細節上可能的變化均未脫離本創作的精神與範圍。因此,所有相關技術範疇內之改變都包括在本創作之申請專利範圍內。
1:輸入電路
2:栓鎖電路
3:輸出控制電路
4:時鐘輸入電晶體
N1:第一節點
N2:第二節點
N3:第三節點
N4:第四節點
N5:第五節點
I1:第一反相器
MP1:第一PMOS電晶體
MP2:第二PMOS電晶體
MP3:第三PMOS電晶體
MP4:第四PMOS電晶體
MP5:第五PMOS電晶體
MP6:第六PMOS電晶體
MN1:第一NMOS電晶體
MN2:第二NMOS電晶體
MN3:第三NMOS電晶體
MN4:第四NMOS電晶體
MN5:第五NMOS電晶體
CK:時鐘輸入端
CKB:反相時鐘輸入端
GND:地
IN:第一輸入端
V(IN):第一信號
OUT:輸出端
V(OUT):第二信號
OUTB:反相輸出端
V(OUTB):反相輸出信號
INB:第二輸入端
VDDH:第一高電源供應電壓
VDDL:第二高電源供應電壓
Claims (8)
- 一種高速閂鎖型電壓位準移位器,用以將一第一信號(V(IN))轉換為一第二信號(V(OUT)),其包括:一第一節點(N1),用以將一第一PMOS電晶體(MP1)的汲極、一第三PMOS電晶體(MP3)的汲極以及一第五PMOS電晶體(MP5)的源極連接在一起;一第二節點(N2),用以將一第二PMOS電晶體(MP2)的汲極、一第四PMOS電晶體(MP4)的汲極以及一第六PMOS電晶體(MP6)的源極連接在一起;一第三節點(N3),用以將該第二PMOS電晶體(MP2)的閘極、該第五PMOS電晶體(MP5)的汲極、一第四NMOS電晶體(MN4)的閘極以及一第三NMOS電晶體(MN3)的汲極連接在一起;一第四節點(N4),用以將該第一PMOS電晶體(MP1)的閘極、該第六PMOS電晶體(MP6)的汲極、該第三NMOS電晶體(MN3)的閘極以及該第四NMOS電晶體(MN4)的汲極連接在一起;一第五節點(N5),用以將一第一NMOS電晶體(MN1)的源極、一第二NMOS電晶體(MN2)的源極以及一第五NMOS電晶體(MN5)的汲極連接在一起;一第一輸入端(IN),耦接於該第一NMOS電晶體(MN1)的閘極以及一第一反相器(I1)的輸入端,用以提供一第一信號(V(IN));一第二輸入端(INB),耦接於該第二NMOS電晶體(MN2)的閘極以及該第一反相器(I1)的輸出端,用以提供該第一信號(V(IN))的反相信號(V(INB));一輸出端(OUT),耦接於該第四節點(N4),用以輸出該第二信號(V(OUT));一反相輸出端(OUTB),耦接於該第三節點(N3),用以輸出該第二信號(V(OUT))的反相輸出信號(V(OUTB));一第一高電源供應電壓(VDDH),耦接於該第一PMOS電晶體(MP1)、該第二PMOS電晶體(MP2)、該第三PMOS電晶體(MP3)以及該第四PMOS電晶體(MP4)的源極,用以提供該電壓位準移位器所需之第一高電位電壓;一第二高電源供應電壓(VDDL),用以提供該電壓位準移位器所需之第二高電位電壓,該第二高電源供應電壓(VDDL)之電位係小於該第一高電源供應電壓(VDDH)之電位;一輸入電路(1),耦接於該第一輸入端(IN),用以提供該電壓位準移位器的差動輸入信號;一栓鎖電路(2),耦接於該第一高電源供應電壓(VDDH)以及該輸入電路(1),用來做為保存轉換的輸出電位;一輸出控制電路(3),耦接於該栓鎖電路(2),用以控制該電壓位準移位器的輸出信號之電位;一時鐘輸入電晶體(4),耦接於該輸入電路(1),用以控制該電壓位準移位器的操作;一時鐘輸入端(CK),耦接於該第五PMOS電晶體(MP5)和該第六PMOS電晶體(MP6)的閘極,用以接收一個外部時鐘產生電路產生的時鐘信號;以及一反相時鐘輸入端(CKB),耦接於該時鐘輸入電晶體(4)的閘極,用以接收一個外部時鐘產生電路產生的反相時鐘信號。
- 如申請專利範圍第1項所述的高速閂鎖型電壓位準移位器,其中該輸入電路(1)包括:一第一NMOS電晶體(MN1),其源極連接至該第五節點(N5),其閘極連接至該第一輸入端(IN),而其汲極則與該第三NMOS電晶體(MN3)的源極相連接;一第二NMOS電晶體(MN2),其源極連接至該第五節點(N5),其閘極連接至該第二輸入端(INB),而其汲極則與該第四NMOS電晶體(MN4)的源極相連接;以及一第一反相器(I1),耦接於該第一輸入端(IN),用以接受該第一信號(V(IN)),並提供一個與該第一信號(V(IN))反相的信號。
- 如申請專利範圍第2項所述的高速閂鎖型電壓位準移位器,其中該栓鎖電路(2)包括:一第一PMOS電晶體(MP1),其源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第四節點(N4),而其汲極則與該第一節點(N1)相連接;一第二PMOS電晶體(MP2),其源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第三節點(N3),而其汲極則與該第二節點(N2)相連接;一第五PMOS電晶體(MP5),其源極連接至該第一節點(N1),其閘極連接至該時鐘輸入端(CK),而其汲極則與該第三節點(N3)的汲極相連接;一第六PMOS電晶體(MP6),其源極連接至該第二節點(N2),其閘極連接至該時鐘輸入端(CK),而其汲極則與該第四節點(N4)相連接;一第三NMOS電晶體(MN3),其源極連接至該第一NMOS電晶體(MN1)的汲極,其閘極連接至該第四節點(N4),而其汲極則與該第三節點(N3)相連接;以及一第四NMOS電晶體(MN4),其源極連接至該第二NMOS電晶體(MN2)的汲極,其閘極連接至該第三節點(N3),而其汲極則與該第四節點(N4)相連接。
- 如申請專利範圍第3項所述的高速閂鎖型電壓位準移位器,其中該輸出控制電路(3)包括:一第三PMOS電晶體(MP3),其源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第一輸入端(IN),而其汲極則與該第一節點(N1)相連接;以及一第四PMOS電晶體(MP4),其源極連接至該第一高電源供應電壓(VDDH),其閘極連接至該第二輸入端(INB),而其汲極則與該第二節點(N2)相連接。
- 如申請專利範圍第4項所述的高速閂鎖型電壓位準移位器,其中該時鐘輸入電晶體(4)係由一第五NMOS電晶體(MN5)所組成,其源極連接至地(GND),其閘極連接至該反相時鐘輸入端(CKB),而其汲極則與該第五節點(N5)相連接。
- 如申請專利範圍第1項所述的高速閂鎖型電壓位準移位器,其中該第一信號(V(IN))的振幅為0伏特至該第二高電源供應電壓(VDDL)之間。
- 如申請專利範圍第6項所述的高速閂鎖型電壓位準移位器,其中該第二信號(V(OUT))的振幅為0伏特至該第一高電源供應電壓(VDDH)之間。
- 如申請專利範圍第2項所述的高速閂鎖型電壓位準移位器,其中該第一反相器(I1)的電壓源為該第二高電源供應電壓(VDDL)。
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TWM677997U true TWM677997U (zh) | 2025-12-11 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWM677997U (zh) | 高速閂鎖型電壓位準移位器 | |
| TWM616390U (zh) | 低功率電壓位準移位器 | |
| TWM678382U (zh) | 高性能閂鎖型電壓位準轉換器 | |
| TWM598009U (zh) | 具輸出控制電路之電位轉換器 | |
| TWM586017U (zh) | 低功率電位轉換器 | |
| TWM679345U (zh) | 高速低功率電壓位準轉換器 | |
| TWM677995U (zh) | 高速電位轉換器電路 | |
| TWM576366U (zh) | 具輔助電路之位準轉換電路 | |
| TWM576365U (zh) | 低功率電壓位準轉換器 | |
| TWM649184U (zh) | 具改進性能之電壓位準轉換器 | |
| TWM565921U (zh) | 電壓位準移位器 | |
| TWM677996U (zh) | 低功率電位轉換器 | |
| TWM677719U (zh) | 高速閂鎖型電壓位準轉換器 | |
| TWM679344U (zh) | 低功率閂鎖型電壓位準轉換器 | |
| TWM639384U (zh) | 用於具有多個電源的積體電路之高速低功率電位轉換器電路 | |
| TWM673160U (zh) | 具抑制漏電流之電位轉換器 | |
| TWM643204U (zh) | 用於轉換小幅度輸入信號之電位轉換器 | |
| TWM645482U (zh) | 高速低功率損耗電位轉換器 | |
| TWM657360U (zh) | 減少競爭現象之電位轉換電路 | |
| TWM643260U (zh) | 高效能電位轉換器電路 | |
| TWM669897U (zh) | 高效電位轉換器 | |
| TWM625120U (zh) | 減少漏電流之電壓位準轉換器 | |
| TWM627595U (zh) | 降低功耗之電位轉換電路 | |
| TWM670903U (zh) | 高效能電位轉換器 | |
| TWM626414U (zh) | 具電晶體堆疊結構之電壓位準轉換器 |