[go: up one dir, main page]

TWI830489B - 動態隨機存取記憶體及其製造方法 - Google Patents

動態隨機存取記憶體及其製造方法 Download PDF

Info

Publication number
TWI830489B
TWI830489B TW111142755A TW111142755A TWI830489B TW I830489 B TWI830489 B TW I830489B TW 111142755 A TW111142755 A TW 111142755A TW 111142755 A TW111142755 A TW 111142755A TW I830489 B TWI830489 B TW I830489B
Authority
TW
Taiwan
Prior art keywords
contact window
bit line
random access
access memory
dynamic random
Prior art date
Application number
TW111142755A
Other languages
English (en)
Other versions
TW202420936A (zh
Inventor
張皓筌
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Priority to TW111142755A priority Critical patent/TWI830489B/zh
Priority to US18/473,317 priority patent/US20240155835A1/en
Application granted granted Critical
Publication of TWI830489B publication Critical patent/TWI830489B/zh
Publication of TW202420936A publication Critical patent/TW202420936A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Abstract

提供一種動態隨機存取記憶體,包括基底、多個位元線 結構以及接觸窗。基底具有主動區。多個位元線結構設置於基底上,且每一位元線結構至少包括導電結構、絕緣蓋層與間隙壁。絕緣蓋層設置於導電結構上。間隙壁設置於導電結構的側壁與絕緣蓋層的側壁上。導電結構被配置為與主動區電性連接。接觸窗位於多個位元線結構之間,且接觸窗的至少一部分延伸至多個位元線結構的一者的間隙壁的下方。

Description

動態隨機存取記憶體及其製造方法
本發明是有關於一種記憶體元件及其製造方法,且特別是有關於一種動態隨機存取記憶體及其製造方法。
隨著科技的進步,各類電子產品皆朝向輕薄短小的趨勢發展。然而,在這趨勢之下,動態隨機存取記憶體的關鍵尺寸亦逐漸縮小,其導致動態隨機存取記憶體中的接觸窗與主動區之間的接觸電阻增加,進而降低可靠度。因此,如何降低接觸窗與主動區之間的接觸電阻,提升動態隨機存取記憶體的可靠度將變成相當重要的一門課題。
本發明提供一種動態隨機存取記憶體及其製造方法,其可以降低電容器接觸窗與主動區之間的接觸電阻,提升可靠度。
本發明的一種動態隨機存取記憶體,包括基底、多個隔離結構、多個位元線結構以及接觸窗。基底具有主動區。多個隔 離結構形成於基底中,以分隔出主動區。多個位元線結構設置於基底上,且每一位元線結構至少包括導電結構、絕緣蓋層與間隙壁。絕緣蓋層設置於導電結構上。間隙壁設置於導電結構的側壁與絕緣蓋層的側壁上。導電結構被配置為與主動區電性連接。接觸窗位於多個位元線結構之間,且接觸窗的至少一部分延伸至多個位元線結構的一者的間隙壁的下方。
本發明的動態隨機存取記憶體的製造方法至少包括以下步驟。提供具有主動區的基底。形成多個位元線結構於基底上。每一位元線結構至少包括導電結構、絕緣蓋層與間隙壁。絕緣蓋層設置於導電結構上,間隙壁設置於導電結構的側壁與絕緣蓋層的側壁上,導電結構被配置為與主動區電性連接。相鄰位元線結構之間形成有凹槽,凹槽暴露出部分主動區。進行氧化製程,以使暴露出的主動區形成氧化層。移除氧化層,以使凹槽朝間隙壁的下方延伸形成接觸窗開口。於接觸窗開口中形成接觸窗。
基於上述,本發明藉由局部地氧化接觸窗開口所暴露出的主動區並移除所形成的氧化層,可提升接觸窗開口暴露出主動區的面積,如此一來,可以提升後續形成於接觸窗開口內的接觸窗與主動區之間的接觸面積,進而可以降低接觸窗與主動區之間的接觸電阻,提升動態隨機存取記憶體的可靠度。
10、12:凹槽
100:動態隨機存取記憶體
110:基底
112:隔離結構
112s、AS、122s、124s、126s、130s:側壁
112t、112T、130t、At:頂面
112e:邊緣
120:位元線結構
121:絕緣層
122:導電結構
122a:位元線接觸結構
122b:位元線
124:絕緣蓋層
126、126a、126b、126c:間隙壁
130:氧化層
134:層間介電層
136:電容器
136a:下電極
136b:電容介電層
136c:上電極
140:接觸窗
140a、140b:底面
140c:第一部分
140d:第二部分
142:接觸窗開口
142a、142b、142c:寬度
AA:主動區
AU:表面
W1、W2:寬度
圖1A至圖1F是依據本發明一實施例之一種動態隨機存取記憶體的製造方法的製造流程的部分剖面圖。
參照本實施例之圖式以更全面地闡述本發明。然而,本發明亦可以各種不同的形式體現,而不限於本文中所述之實施例。圖式中的層與區域的厚度會為了清楚起見而放大。相同或相似之標號表示相同或相似之元件,以下段落將不再一一贅述。
本實施例提供一種動態隨機存取記憶體的製造方法。請參照圖1A,提供基底110。在本實施例中,多個隔離結構112設置於基底110中,其中隔離結構112可經配置以分隔形成於基底110中的多個主動區AA。例如,隔離結構112可為淺溝渠隔離結構(shallow trench isolation,STI)。
在一些實施例中,基底110可為半導體基底或半導體上覆絕緣體(semiconductor on insulator,SOI)基底。半導體基底或SOI基底中的半導體材料可包括元素半導體、合金半導體或化合物半導體。例如,元素半導體可包括矽(Si)或鍺(Ge)。合金半導體可包括矽鍺(SiGe)、碳化矽(SiC)、碳化矽鍺(SiGeC)等。化合物半導體可包括III-V族半導體材料或II-VI族半導體材料,但本發明不限於此。在一些實施例中,基底110可經摻雜為第一導電型或與第一導電型互補的第二導電型。例如,第一導電型可為N型,而第二導電型則可為P型。
在一些實施例中,位於基底110中的隔離結構112的材料為絕緣材料。例如,隔離結構112的材料可分別包括氧化矽、氮化矽、氮氧化矽、其類似者或其組合,但本發明不限於此。此外,隔離結構112的形成方法例如是於基底110中形成多個溝槽(未繪示)再填入絕緣材料。接著,進行移除製程,以移除基底110上的絕緣材料,以形成具有平坦的頂面112t的隔離結構112,其中移除製程可以是化學機械研磨製程(CMP)或是回蝕刻製程,但本發明不限於此。
接著,可以於基底110上形成多個位元線結構120,其中每一位元線結構120可以至少包括導電結構122、絕緣蓋層124與間隙壁126。進一步而言,絕緣蓋層124可以設置於導電結構122上,間隙壁126可以設置於導電結構122的側壁122s與絕緣蓋層124的側壁124s上,且導電結構122可以被配置為與主動區AA電性連接。另一方面,多個位元線結構120中的其中一者可以更包括絕緣層121,其中絕緣層121位於導電結構122與基底110之間,但本發明不限於此。
導電結構122的材料可以包括經摻雜或未經摻雜的多晶矽、金屬材料(例如鎢),例如包括位元線接觸結構122a與位元線122b,其中位元線接觸結構122a的材料與位元線122b的材料可以不同。在一些實施例中,位元線接觸結構122a的材料例如是摻雜多晶矽,而位元線122b的材料例如是鎢,但本發明不限於此。
此外,絕緣層121的材料、絕緣蓋層124的材料與用以 形成間隙壁126的間隙壁材料例如是分別包括氧化矽、氮化矽、氮氧化矽、其類似者或其組合,但本發明不限於此。
如圖1A所示,間隙壁126可以是三層結構(間隙壁126a、間隙壁126b與間隙壁126c),但本發明不限於此,間隙壁126的層數可以視實際設計上的需求進行調整,例如,間隙壁126可以是單層、雙層或大於三層的結構。
在一些實施例中,上述各層的形成方法例如是藉由化學氣相沉積法(chemical vapor deposition,CVD)沉積於基底110上,再藉由適宜的圖案化製程所形成,但本發明不限於此。
在本實施例中,相鄰位元線結構120之間形成有凹槽10,其中凹槽10可以暴露出部分主動區AA,如暴露出間隙壁126的下方的主動區AA的頂面At,其中下方例如是朝基底110的方向。另一方面,凹槽10也可以暴露出部分隔離結構112,如暴露出間隙壁126的外側的隔離結構112的表面112T,使得表面112T低於頂面112t,但本發明不限於此。
詳細而言,可以先於基底110上全面地形成用以形成間隙壁126c的間隙壁材料,接著,再使用蝕刻製程(如濕蝕刻製程)移除水平部分的間隙壁材料,以形成暴露出部分主動區AA與隔離結構112的間隙壁126c及凹槽10,但本發明不限於此。
請參照圖1B,然後,可以藉由回蝕刻製程加大凹槽10的深度,以形成深度大於凹槽10的凹槽12,但本發明不限於此。進一步而言,凹槽12可以進一步暴露出更多部分的主動區AA, 如暴露出間隙壁126的下方的主動區AA的側壁AS。另一方面,凹槽12可以進一步暴露出更多部分的隔離結構112,如暴露出間隙壁126的下方的隔離結構112的側壁112s,但本發明不限於此。
請參照圖1C,進行氧化製程,以使凹槽12所暴露出的主動區AA形成氧化層130。在一些實施例中,氧化層130是直接對暴露出的主動區AA進行氧化,例如,主動區AA的材料例如是矽,直接對主動區AA進行氧化後可以形成由氧化矽構成的氧化層130,但本發明不限於此。進一步而言,氧化層130可以是藉由臨場蒸氣產生法所形成,因此氧化層130的厚度可以較易於控制,且後續對其他部分的結構不會有影響,但本發明不限於此。
在一實施例中,間隙壁126於基底110上的正投影與氧化層130於基底110上的正投影至少部分重疊,換句話說,部分氧化層130可以是形成於間隙壁126的下方,但本發明不限於此。
在一些實施例中,氧化層130的側壁130s可以是與間隙壁126的側壁126s實質上切齊,且氧化層130的表面130t可以是與隔離結構112的表面112T實質上切齊,但本發明不限於此。
請參照圖1D,接著,移除氧化層130,以使凹槽12朝間隙壁126的下方延伸,從而形成接觸窗開口142,藉以提升接觸窗開口142暴露出主動區AA的面積。進一步而言,由於僅移除氧化層130而未移除接觸窗開口142底部的隔離結構112,因此接觸窗開口142的底面具有階梯狀的剖面,但本發明不限於此。
在一些實施例中,接觸窗開口142的一部分位於間隙壁 126c的下方,使得位於間隙壁126的下方的主動區AA的外側壁相較於間隙壁126c的外側壁內縮。即,位於間隙壁126的下方的主動區AA的寬度W1小於間隙壁126的寬度W2。進一步而言,寬度W1可以是主動區AA的最小寬度,而寬度W2可以是間隙壁126的最大寬度。另一方面,接觸窗開口142可以暴露出部分隔離結構112,且位於接觸窗開口142的底部的隔離結構112的表面112T高於主動區AA的表面AU,使得接觸窗開口142的底表面為階梯狀,但本發明不限於此。
在一些實施例中,接觸窗開口142具有寬度142a、寬度142b與寬度142c,且寬度142a、寬度142b與寬度142c不同。其中寬度142c距離基底110最近,例如寬度142a距離基底110最遠,而寬度142b位於寬度142a與寬度142c之間。寬度142b可以大於寬度142a與第三寬度142c,且寬度142a可以大於寬度142c,但本發明不限於此。
在一實施例中,接觸窗開口142的底部位於具有絕緣層121的位元線結構120的間隙壁126的下方,亦即接觸窗開口142朝多個位元線結構120中的一者下方延伸,但本發明不限於此。
請參照圖1E與圖1F,然後,於接觸窗開口142中形成接觸窗140。在一些實施例中,接觸窗140具有第一部分140c與位於第一部分140c上的第二部分140d。接觸窗140的第一部分140c具有非對準的底面140b及底面140a,換句話說,接觸窗140的底面具有階梯狀的剖面,但本發明不限於此。其中接觸窗140 的底面140b高於底面140a,底面140b與隔離結構112接觸,而底面140a與主動區AA接觸。在此,接觸窗140的第一部分140c的材料可以包括摻雜多晶矽。
接觸窗140的第二部分140d的材料可以與第一部分140c的材料不同,例如,第二部分140d的材料可以是鎢。應說明的是,本發明不限制導電材料需分批填入不同的導電材料,在其他未繪示的實施例中,也可以於接觸窗開口142中填入單一導電材料。
經過上述製程後即可大致上完成本實施例之動態隨機存取記憶體100的製作。動態隨機存取記憶體100包括基底110、多個位元線結構120以及接觸窗140。基底110具有主動區AA。多個位元線結構120設置於基底110上,且每一位元線結構120至少包括導電結構122、絕緣蓋層124與間隙壁126。絕緣蓋層124設置於導電結構122上。間隙壁126設置於導電結構122的側壁122s與絕緣蓋層124的側壁124s上。導電結構122被配置為與主動區AA電性連接。接觸窗140位於多個位元線結構120之間,且接觸窗140的至少一部分延伸至多個位元線結構120的一者的間隙壁126的下方。據此,本實施例藉由對接觸窗開口142所暴露出的主動區AA進行氧化製程,使部分主動區AA形成氧化層130,接著,移除氧化層130以形成朝位元線結構120的間隙壁126的下方延伸的接觸窗開口142,進而使形成於接觸窗開口142中的接觸窗140可以至少一部分延伸至位元線結構120的間隙壁126的下方,如此一來,可以有效地提升接觸窗140與主動區AA之 間的接觸面積,降低接觸窗140與主動區AA之間的接觸電阻,提升動態隨機存取記憶體的可靠度。此外,藉由氧化製程的使用,也可以較精準控制接觸窗開口的深度與位置,但本發明不限於此。
在一些實施例中,接觸窗140可以嵌入基底110內,如接觸窗140可以嵌入主動區AA內,且接觸窗140直接接觸間隙壁126的側壁126s及間隙壁126的下方的至少一部分,但本發明不限於此。
在一些實施例中,隔離結構112的邊緣112e位於接觸窗140內,換句話說,隔離結構112與接觸窗140直接接觸。在一些實施例中,接觸窗140的至少一部分延伸至多個位元線結構120具有絕緣層121的一者的間隙壁126的下方。在一些實施例中,接觸窗140於基底110上的正投影與間隙壁126於基底110上的正投影至少部分重疊。
在一些實施例中,位元線結構120與主動區AA電性連接的部分可以視為源極,而接觸窗140可以電性連接至汲極。另一方面,動態隨機存取記憶體100在源極與汲極之間還可以具有閘極(未繪示),其中閘極可以是埋入式閘極,但本發明不限於此。此外,接觸窗140上方可以進一步配置電容器136,因此接觸窗140可以為電容器接觸窗。詳細來說,可形成層間介電層134以及位於層間介電層134中的電容器136。電容器136包括下電極136a、電容介電層136b以及上電極136c。電容器136的結構僅為示例用,本發明並不以此為限。電容器136的下電極136a與接觸 窗140連接,使得電容器136可經由接觸窗140與主動區AA電性連接。由於形成上述層間介電層134與電容器136的製程為所屬技術領域具有通常知識者所週知的技術內容,故於此省略其說明。
綜上所述,本發明藉由局部地氧化接觸窗開口142所暴露出的主動區以形成氧化層,接著,移除前述氧化層以形成朝位元線結構的間隙壁的下方延伸的接觸窗開口,進而使後續形成於接觸窗開口內的接觸窗可以至少一部分延伸至位元線結構的間隙壁的下方,如此一來,可以有效地提升接觸窗與主動區之間的接觸面積,降低接觸窗與主動區之間的接觸電阻,提升動態隨機存取記憶體的可靠度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:動態隨機存取記憶體
110:基底
112:隔離結構
124s、126s:側壁
112e:邊緣
120:位元線結構
121:絕緣層
122:導電結構
122a:位元線接觸結構
122b:位元線
124:絕緣蓋層
126、126a、126b、126c:間隙壁
134:層間介電層
136:電容器
136a:下電極
136b:電容介電層
136c:上電極
140:接觸窗
140a、140b:底面
140c:第一部分
140d:第二部分
AA:主動區

Claims (13)

  1. 一種動態隨機存取記憶體,包括: 基底,具有主動區; 多個隔離結構,形成於所述基底中,以分隔出所述主動區; 多個位元線結構,設置於所述基底上,每一所述位元線結構至少包括導電結構、絕緣蓋層與間隙壁,其中所述絕緣蓋層設置於所述導電結構上,所述間隙壁設置於所述導電結構的側壁與所述絕緣蓋層的側壁上,所述導電結構被配置為與所述主動區電性連接;以及 接觸窗,位於所述多個位元線結構之間,且所述接觸窗的至少一部分延伸至所述多個位元線結構的一者的所述間隙壁的下方。
  2. 如請求項1所述的動態隨機存取記憶體,其中所述接觸窗嵌入所述基底內。
  3. 如請求項1所述的動態隨機存取記憶體,其中所述接觸窗直接接觸所述間隙壁的側壁及所述間隙壁的所述下方的至少一部分。
  4. 如請求項1所述的動態隨機存取記憶體,其中所述接觸窗具有第一底面與第二底面,所述第一底面與所述主動區接觸,所述第二底面與所述隔離結構接觸,且所述第二底面高於所述第一底面。
  5. 如請求項1所述的動態隨機存取記憶體,其中所述接觸窗包括第一部分與第二部分,所述第一部分形成於所述第二部分上,所述第一部分的材料與所述第二部分的材料不同。
  6. 如請求項1所述的動態隨機存取記憶體,其中所述多個隔離結構的一者的邊緣位於所述接觸窗內。
  7. 如請求項1所述的動態隨機存取記憶體,其中所述多個位元線結構中的另一者更包括絕緣層,所述絕緣層位於所述導電結構與所述基底之間,且所述接觸窗的至少一部分延伸至所述多個位元線結構的所述另一者的所述間隙壁的下方。
  8. 一種動態隨機存取記憶體的製造方法,包括: 提供具有主動區的基底; 形成多個位元線結構於所述基底上,其中每一所述位元線結構至少包括導電結構、絕緣蓋層與間隙壁,所述絕緣蓋層設置於所述導電結構上,所述間隙壁設置於所述導電結構的側壁與所述絕緣蓋層的側壁上,所述導電結構被配置為與所述主動區電性連接,其中相鄰所述位元線結構之間形成有凹槽,所述凹槽暴露出部分所述主動區; 進行氧化製程,以使暴露出的所述主動區形成氧化層; 移除所述氧化層,以使所述凹槽朝所述間隙壁的下方延伸形成接觸窗開口;以及 於所述接觸窗開口中形成接觸窗。
  9. 如請求項8所述的動態隨機存取記憶體的製造方法,其中形成所述凹槽的步驟更包括進行回蝕刻製程,以加大所述凹槽的深度。
  10. 如請求項8所述的動態隨機存取記憶體的製造方法,其中所述間隙壁的所述下方具有隔離結構,所述接觸窗開口暴露出部分所述隔離結構。
  11. 如請求項8所述的動態隨機存取記憶體的製造方法,其中所述接觸窗開口的底面具有階梯狀的剖面。
  12. 如請求項8所述的動態隨機存取記憶體的製造方法,其中所述接觸窗開口具有第一寬度、第二寬度與第三寬度,所述第一寬度距離所述基底最遠,所述第三寬度距離所述基底最近,所述第二寬度位於所述第一寬度與所述第三寬度之間,且所述第二寬度大於所述第一寬度與所述第三寬度。
  13. 如請求項8所述的動態隨機存取記憶體的製造方法,其中所述多個位元線結構中的一者更包括絕緣層,所述絕緣層位於所述導電結構與所述基底之間,且所述接觸窗開口朝所述多個位元線結構中的所述一者下方延伸。
TW111142755A 2022-11-09 2022-11-09 動態隨機存取記憶體及其製造方法 TWI830489B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111142755A TWI830489B (zh) 2022-11-09 2022-11-09 動態隨機存取記憶體及其製造方法
US18/473,317 US20240155835A1 (en) 2022-11-09 2023-09-25 Dynamic random access memory and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111142755A TWI830489B (zh) 2022-11-09 2022-11-09 動態隨機存取記憶體及其製造方法

Publications (2)

Publication Number Publication Date
TWI830489B true TWI830489B (zh) 2024-01-21
TW202420936A TW202420936A (zh) 2024-05-16

Family

ID=90459258

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111142755A TWI830489B (zh) 2022-11-09 2022-11-09 動態隨機存取記憶體及其製造方法

Country Status (2)

Country Link
US (1) US20240155835A1 (zh)
TW (1) TWI830489B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201526159A (zh) * 2013-12-18 2015-07-01 華亞科技股份有限公司 在半導體基底上形成自對準隔離溝槽的方法及半導體裝置
TW201606963A (zh) * 2014-08-13 2016-02-16 華邦電子股份有限公司 降低接觸電阻的半導體結構
TW201622070A (zh) * 2014-12-10 2016-06-16 華邦電子股份有限公司 動態隨機存取記憶體的主動區接觸窗及其製造方法
US20190019795A1 (en) * 2017-07-12 2019-01-17 Winbond Electronics Corp. Dynamic random access memory and method of manufacturing the same
TW201909340A (zh) * 2017-07-12 2019-03-01 華邦電子股份有限公司 動態隨機存取記憶體及其製造方法
TW202029472A (zh) * 2019-01-19 2020-08-01 力晶科技股份有限公司 30078 新竹科學工業園區力行一路12號 半導體元件及其製造方法
US20200273862A1 (en) * 2019-02-27 2020-08-27 United Microelectronics Corp. Semiconductor memory device and manufacturing method thereof
US20210134809A1 (en) * 2017-05-25 2021-05-06 Samsung Electronics Co., Ltd. Semiconductor devices including enlarged contact hole and methods of forming the same
TW202147526A (zh) * 2020-06-12 2021-12-16 華邦電子股份有限公司 具有防護柱的半導體記憶裝置及其製造方法
TW202209635A (zh) * 2020-08-24 2022-03-01 力晶積成電子製造股份有限公司 動態隨機存取記憶體及其形成方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201526159A (zh) * 2013-12-18 2015-07-01 華亞科技股份有限公司 在半導體基底上形成自對準隔離溝槽的方法及半導體裝置
TW201606963A (zh) * 2014-08-13 2016-02-16 華邦電子股份有限公司 降低接觸電阻的半導體結構
TW201622070A (zh) * 2014-12-10 2016-06-16 華邦電子股份有限公司 動態隨機存取記憶體的主動區接觸窗及其製造方法
US20210134809A1 (en) * 2017-05-25 2021-05-06 Samsung Electronics Co., Ltd. Semiconductor devices including enlarged contact hole and methods of forming the same
US20190019795A1 (en) * 2017-07-12 2019-01-17 Winbond Electronics Corp. Dynamic random access memory and method of manufacturing the same
TW201909340A (zh) * 2017-07-12 2019-03-01 華邦電子股份有限公司 動態隨機存取記憶體及其製造方法
TW202029472A (zh) * 2019-01-19 2020-08-01 力晶科技股份有限公司 30078 新竹科學工業園區力行一路12號 半導體元件及其製造方法
US20200273862A1 (en) * 2019-02-27 2020-08-27 United Microelectronics Corp. Semiconductor memory device and manufacturing method thereof
TW202147526A (zh) * 2020-06-12 2021-12-16 華邦電子股份有限公司 具有防護柱的半導體記憶裝置及其製造方法
TW202209635A (zh) * 2020-08-24 2022-03-01 力晶積成電子製造股份有限公司 動態隨機存取記憶體及其形成方法

Also Published As

Publication number Publication date
US20240155835A1 (en) 2024-05-09
TW202420936A (zh) 2024-05-16

Similar Documents

Publication Publication Date Title
CN112447604B (zh) 存储器及其形成方法
CN114446959A (zh) 半导体装置
CN102097435B (zh) 半导体器件及其制造方法
JP6629142B2 (ja) 半導体装置およびその製造方法
US12317571B2 (en) Semiconductor device and method for manufacturing the same
CN115939043B (zh) 半导体结构及其制作方法
US12484284B2 (en) Buried gate semiconductor device with reduced gate induced drain leakage
TWI841221B (zh) 半導體元件
US12477806B2 (en) Semiconductor device having buried gate structure
US8013373B2 (en) Semiconductor device having MOS-transistor formed on semiconductor substrate and method for manufacturing thereof
US12457730B2 (en) Method for manufacturing semiconductor device having buried gate structure
US20250031431A1 (en) Method for manufacturing semiconductor device
CN112736080B (zh) 半导体存储器及其形成方法
TWI830489B (zh) 動態隨機存取記憶體及其製造方法
TWI859690B (zh) 半導體裝置
CN115843175B (zh) 半导体结构及其制备方法
JP4565847B2 (ja) 半導体装置およびその製造方法
CN118102705A (zh) 动态随机存取存储器及其制造方法
TWI873798B (zh) 半導體元件
CN114497041B (zh) 半导体结构及半导体结构的制作方法
CN100487886C (zh) 形成半导体器件的位线的方法
KR100732305B1 (ko) 디램 셀 및 그 제조 방법
CN114068710A (zh) 半导体结构及半导体结构的形成方法
CN115377103A (zh) 存储器组件及其形成方法
CN114267674A (zh) 半导体结构及其形成方法