TWI809529B - 減少主動區域消蝕的淺溝渠隔離結構形成方法以及其半導體結構 - Google Patents
減少主動區域消蝕的淺溝渠隔離結構形成方法以及其半導體結構 Download PDFInfo
- Publication number
- TWI809529B TWI809529B TW110138219A TW110138219A TWI809529B TW I809529 B TWI809529 B TW I809529B TW 110138219 A TW110138219 A TW 110138219A TW 110138219 A TW110138219 A TW 110138219A TW I809529 B TWI809529 B TW I809529B
- Authority
- TW
- Taiwan
- Prior art keywords
- trenches
- dielectric material
- pattern
- active regions
- trench
- Prior art date
Links
Images
Classifications
-
- H10W10/014—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- H10P95/062—
-
- H10W10/17—
Landscapes
- Engineering & Computer Science (AREA)
- Element Separation (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
本發明提供一種以兩個單獨的淺溝渠隔離蝕刻製程形成淺溝渠隔離(STI)結構的形成方法。第一STI製程係沿著第一維度形成具有一個或多個尺寸的第一溝渠於矽基板中。在第一熱氧化製程形成圍繞第一溝渠的第一襯墊氧化層後,以第一介電材料填充第一溝渠。第二STI製程係沿著第二維度形成具有一個或多個尺寸的第二溝渠,以定義被第一介電材料填充的第一溝渠和第二溝渠隔開的主動區域。在第二熱氧化製程形成圍繞第二溝渠的第二襯墊氧化層後,以第二介電材料填充第二溝渠。透過兩個單獨的STI蝕刻製程減少第一和第二熱氧化製程造成的主動區域消蝕。
Description
本發明涉及半導體製程,更具體地,是有關於一種可以減少源極/汲極(source/drain)或主動區域(active region)消耗或消蝕的淺溝渠隔離結構的形成方法。
淺溝渠隔離(shallow trench isolation,STI)結構提供半導體元件之間的電氣絕緣。隨著元件尺寸不斷縮小,淺溝渠隔離技術變得越來越重要,甚至面臨更多挑戰。第一A圖示出了先前技術的半導體基板結構的俯視示意圖,以及第一B圖示出了先前技術的半導體基板結構沿著I-I’切線的剖面示意圖。先前技術的半導體基板結構包含有多個主動區域12的一矽基板10,該些主動區域12係被由溝渠14形成的淺溝渠隔離結構彼此隔開。主動區域12呈具有圓角A的橢圓形狀,此圓角A是由矽消蝕引起。在一熱氧化製程期間,在沉積層間氧化物介電材料16以填充溝渠14並覆蓋矽基板10之前 ,沿溝渠14的側壁和底部形成一襯墊氧化層。襯墊氧化層的形成消耗了與溝渠14相鄰的矽基板10的矽材料,使得主動區域12變為具有圓角A的橢圓形狀,從而導致主動區域12兩端的面積減小。主動區域12可以是半導體基板結構的電晶體區域,該半導體基板結構具有形成在主動區域12的兩端的源極/汲極。具有填充導電材料的接觸18穿過層間氧化物介電材料16並佔據在源極/汲極上。如第一A圖和第一B圖所示,由於在形成溝渠14的襯墊氧化層期間的矽消蝕或消耗形成了圓角A,使得傳統淺溝渠隔離製程減 少了接觸18的佔據面積18a。較小的佔據面積18a會引起高接觸電阻,並且限制了半導體元件進一步縮小的能力。
以下描述形成主動區域和將主動區域彼此電絕緣的淺溝渠隔離(shallow trench isolation,STI)結構的一種已知方法。首先,提供一半導體基板結構,該半導體基板結構包含具有氧化矽層202作為墊氧化物的一矽基板 200、 一氮化矽層204和光阻層或硬罩幕206,係依順序堆疊在矽基板 200上,如第二A圖、第二B圖和第二C圖所示。第二A圖為半導體基板結構的俯視示意圖,第二B圖為半導體基板結構沿著C-C切線的剖面示意圖,第二C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,進行淺溝渠隔離製程,在半導體基板結構上形成線狀圖案,如第三A圖、第三B圖和第三C圖所示。第三A圖為半導體基板結構的俯視示意圖,第三B圖為半導體基板結構沿著C-C切線的剖面示意圖,第三C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,進行主動區域(active region-cut)圖案化,以形成島狀主動區域圖案,如第四A圖、第四B圖和第四C圖所示。第四A圖為半導體基板結構的俯視示意圖,第四B圖為半導體基板結構沿著C-C切線的剖面示意圖,第四C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,進行一溝渠蝕刻製程以在半導體基板結構中形成具互相交錯的多個溝渠208的一淺溝渠隔離結構,並移除光阻層或硬罩幕206,如第五A圖、第五B圖和第五C圖所示。第五A圖為半導體基板結構的俯視示意圖,第五B圖為半導體基板結構沿著C-C切線的剖面示意圖,第五C圖為半導體基板結構沿著D-D切線的剖面示意圖。淺溝渠隔離結構在矽基板 200中定義了與每一個溝渠208相鄰的主動區域200a和200b。主動區域200a和200b可以是場效電晶體,其源極/汲極分別位於主動區域200a和200b的兩端。之後,進行熱氧化製程,以沿著溝渠208的側壁和底部形成一襯墊氧化層210。在熱氧化製程期間,主動區域200a和200b的矩形頂角比起主動區域200a和200b的其他部分暴露於更多含氧物質或受到更多含氧物質的攻擊,例如主動區域200a和200b的矩形頂角至少從兩個方向暴露於含氧物質/或受到含氧物質的攻擊 。因此,在主動區域200a和200b的隅角處矽消蝕增強,從而導致具有圓角A的橢圓形主動區域200a和200b,如第六A圖、第六B圖和第六C圖所示。第六A圖為半導體基板結構的俯視示意圖,第六B圖為半導體基板結構沿著C-C切線的剖面示意圖,第六C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,以氧化物介電材料212填充溝渠208,隨後進行化學機械研磨製程以移除多餘的氧化物介電材料212,如第七A圖、第七B圖和第七C圖所示。第七A圖為半導體基板結構的俯視示意圖,第七B圖為半導體基板結構沿著C-C切線的剖面示意圖,第七C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,從半導體基板結構上移除氮化矽層204,如第八A圖、第八B圖和第八C圖所示。第八A圖為半導體基板結構的俯視示意圖,第八B圖為半導體基板結構沿著C-C切線的剖面示意圖,第八C圖為半導體基板結構沿著D-D切線的剖面示意圖。由於矽消蝕,主動區域200a和200b在其兩端變小且變得圓化。填充導電材料的接觸216穿越氧化物介電材料214並佔據在主動區域200a和200b的兩端的每一個上方,其中主動區域200a和200b的兩端的每一個可以形成電晶體的源極/汲極。由於主動區域200a和200b兩端的矽侵蝕現象,接觸216的佔據面積B減小,如第九A圖和第九B圖所示。第九A圖為半導體基板結構的俯視示意圖,第九B圖為半導體基板結構沿著D-D切線的剖面示意圖。
本發明旨在以兩個單獨的淺溝渠隔離蝕刻製程來降低在製造淺溝渠隔離結構時由於主動區域的矽消蝕或消耗而導致主動區域的面積縮減。進行第一淺溝渠隔離蝕刻製程以在矽基板中沿著一第一維度以線形形成具有一個或多個尺寸的第一溝渠。在沿第一溝渠的側壁和底部形成一第一襯墊氧化層的第一熱氧化製程之後,在第一溝渠中填充第一介電材料。進行第二淺溝渠隔離蝕刻製程以在矽基板中沿著一第二維度形成具有一個或多個尺寸的第二溝渠,以定義島狀主動區域,這些島狀主動區域具有一個或多個尺寸並且被第一和第二溝渠彼此隔開。在沿第二溝渠的側壁和底部形成一第二襯墊氧化層的第二熱氧化製程之後,在第二溝渠中填充第二介電材料。透過在製造淺溝渠隔離結構的不同階段進行兩個單獨的淺溝渠隔離蝕刻製程,導致減少了由第一和第二熱氧化製程引起的相鄰第一和第二溝渠的主動區域的矽消蝕或消耗。因此,本發明提供了兩端圓角不及傳統的淺溝渠隔離製程形成的那樣多的島狀主動區域。島狀主動區域的兩端將為後續的接觸提供更多佔據面積,使接觸佔據在島狀主動區域的末端可以降低接觸電阻。兩個單獨的淺溝渠隔離蝕刻製程參數可以分別調整,這為蝕刻選擇性、臨界尺寸(critical dimension,CD)和圖案密度的製程空間提供了更多的靈活性。
為達到上述目的,在一實施例中,一種減少一矽基板主動區域消蝕的一淺溝渠隔離結構形成方法係包含:提供一矽基板;形成一墊氧化層於該矽基板的一頂表面;形成一氮化矽層於該墊氧化層上方;形成一第一圖案於該氮化矽層上方,其中該第一圖案由沿著一第一維度成行排列的線條組成,或者該第一圖案由一第一子圖案和一第二子圖案組成,其中該第一子圖案由沿著一第一維度成行排列的線條組成,並且該第二子圖案包含沿著該第一維度成行排列的一個或多個尺寸的開口;以該第一圖案作為一罩幕,並進行一第一溝渠蝕刻製程,以沿著該第一維度形成複數個第一溝渠,其中該些第一溝渠具有一個或多個尺寸;移除該第一圖案;進行一第一熱氧化製程,以在該些第一溝渠的側壁和底部形成一第一襯墊氧化層;以一第一介電材料填充該些第一溝渠;形成具有複數個主動區域定義部分(active-area-defined)的一第二圖案於該矽基板上,其中該些主動區域定義部分具有一個或多個尺寸;以該第二圖案作為一罩幕,並進行一第二溝渠蝕刻製程,以形成在一第二維度的複數個第二溝渠,以定義該矽基板的複數個主動區域,並且該些主動區域係被該第一介電材料填充的該些第一溝渠和該些第二溝渠彼此隔開,其中該些主動區域具有一個或多個尺寸,而該些第二溝渠具有一個或多個尺寸;進行一第二熱氧化製程,以在該些第二溝渠的側壁和底部形成一第二襯墊氧化層;以及以一第二介電材料填充該些第二溝渠。
在一個實施方式中,本案的淺溝渠隔離結構由第一溝渠和第二溝渠呈交錯設置,第一溝渠的尺寸不同於第二溝渠的尺寸。
在一個實施方式中,由呈交錯設置的第一溝渠和第二溝渠相互隔開的主動區域係用以形成記憶體積體電路(IC)電晶體和邏輯積體電路電晶體。
另一方面,本發明提供一種半導體結構,包含:一矽基板;複數個具有一個或多個尺寸的一第一溝渠,係沿著一第一維度形成於該矽基板中,該些第一溝渠填充有一第一介電材料;複數個具有一個或多個尺寸的一第二溝渠,係沿著一第二維度形成於該矽基板中,該些第二溝渠填充有一第二介電材料;以及複數個具有一個或多個尺寸的主動區域,係形成於該矽基板中,其中,每一該些主動區域呈具圓角的矩形形狀,並被以該第一介電材料填充的該些第一溝渠和以該第二介電材料填充的該些第二溝渠彼此隔開。
現在將參考附圖以最佳的實施例的方式描述本發明。相同標號指的是各種附圖的相應部分。請注意,習知的電路、結構和技術可能未詳細列出,以避免混淆本揭露各方面。在此將揭露各種實施例,然而,要瞭解到所揭露之實施例只用於作為可體現為各種形式之例證。此外,連接各種實施例所給予之每一範例都預期作為例示,而非用於限制。再者 ,本案圖式並不一定符合尺寸比例,一些特徵係被放大以顯示特定元件之細節(且該圖式中所示之任何尺寸、材料與類似細節都預期僅為例示而非限制)。因此,在此揭露之特定結構與功能細節並不被解釋做為限制,而只是用於教導相關領域技術人員實作所揭露之實施例的基礎。
第十圖至第二十圖描繪了根據本發明的第一實施例在本發明半導體製程期間用於可減少半導體基板的主動區域的消蝕或消耗的一淺溝渠隔離結構的製程步驟。首先,提供包含一矽基板300的一半導體基板結構,例如以已知方法在矽基板 300上依順序堆疊一氧化矽層302、 一氮化矽層304和一光阻層或硬罩幕306,如第十A圖、第十B圖和第十C圖所示。第十A圖為半導體基板結構的俯視示意圖,第十B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十C圖為半導體基板結構沿著D-D切線的剖面示意圖。氧化矽層302可以作為墊氧化物,在其後形成本發明半導體基板結構的步驟中,可以防止其後形成的主動區域受到化學汙染,其中主動區域係被本發明淺溝渠隔離結構彼此隔開。氮化矽層304可以作為硬罩幕,以在沉積層間介電材料以在其後的製程步驟中填充與主動區域相鄰的溝渠的期間保護主動區域。當進行化學機械研磨製程以從半導體基板結構移除多餘的層間介電材料時,氮化矽層304還可以作為研磨停止層。接著,進行第一淺溝渠隔離圖案化製程,以在氮化矽層304上形成線狀圖案。在一實施例中,在氮化矽層304上形成由第一維度的複數個圖案化的光阻306組成的一第一圖案,如第十一A圖、第十一B圖和第十一C圖所示。第十一A圖為半導體基板結構的俯視示意圖,第十一B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十一C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,進行第一溝渠蝕刻製程,在矽基板300的第一維度中形成複數個第一溝渠307,且在之後移除第一圖案, 如第十二A圖、第十二B圖和第十二C圖所示。第十二A圖為半導體基板結構的俯視示意圖,第十二B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十二C圖為半導體基板結構沿著D-D切線的剖面示意圖。第一溝渠307的蝕刻深度和臨界尺寸(critical dimension,CD)可以根據需求分別調整。接著,進行一第一熱氧化製程,以在第一溝渠307的側壁和底部形成一第一襯墊氧化層308。在一實施例中,第一熱氧化製程在氧化腔中進行,其中氧化腔的內部環境包含一含氧物質。在第一熱氧化製程期間,只有在第一維度定義第一溝渠307的側壁和底部的矽基板300的部分暴露於含氧物質,而沿著第一溝渠307的側壁和底部形成第一襯墊氧化層308,如第十三A圖、第十三B圖和第十三C圖所示。第十三A圖為半導體基板結構的俯視示意圖,第十三B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十三C圖為半導體基板結構沿著D-D切線的剖面示意圖。因此,由第一熱氧化製程引起的矽基板300的矽消蝕僅發生在沿第一維度的一個方向上。請參閱第十四A圖、第十四B圖和第十四C圖所示,第十四A圖為半導體基板結構的俯視示意圖,第十四B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十四C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,第一溝渠307填充有第一介電材料310。在一實施例中,第一溝渠307可以填充有氧化物介電材料,例如二氧化矽。二氧化矽可以透過化學氣相沉積法(CVD)沉積在第一溝渠307中。接著,進行一第一化學機械研磨(chemical mechanic polish,CMP)製程,以移除多餘的第一介電材料310,並以氮化矽層304作為研磨停止層。
隨後,在半導體基板結構的氮化矽層304上形成第二光阻層或第二硬罩幕312,如第十五A圖、第十五B圖和第十五C圖所示。第十五A圖為半導體基板結構的俯視示意圖,第十五B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十五C圖為半導體基板結構沿著D-D切線的剖面示意圖。接著,對第二光阻層或第二硬罩幕312進行圖案化,以形成一第二圖案作為主動區域定義(active-region-defined)圖案,以在後續步驟中切割矽基板300的主動區域,如第十六A圖、第十六B圖和第十六C圖所示。第十六A圖為半導體基板結構的俯視示意圖,第十六B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十六C圖為半導體基板結構沿著D-D切線的剖面示意圖。進行一第二溝渠蝕刻製程,以在一第二維度中形成複數個第二溝渠314,以定義矽基板300的複數個主動區域300a、300b,如第十七A圖、第十七B圖和第十七C圖所示。第十七A圖為半導體基板結構的俯視示意圖,第十七B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十七C圖為半導體基板結構沿著D-D切線的剖面示意圖,主動區域300a、300b係被填充有第一介電材料310的第一溝渠307和第二溝渠314彼此隔開。接著,移除第二圖案。在一實施例中,第一溝渠307和第二溝渠314構成交錯結構以定義主動區域300a、300b,可利於形成記憶體積體電路(IC)電晶體。請注意,本領域的技術人員將可以理解,可以從本揭露的教示中獲得定義適合於邏輯積體電路電晶體的主動區域的第一溝渠和第二溝渠構成的任何期望的交錯結構。第二溝渠314的蝕刻深度和臨界尺寸可以調整以區別於第一溝渠307。換言之,由交叉形式的第一溝渠307和第二溝渠314形成的淺溝渠隔離結構,可以具有由第一溝渠307定義的一第一深度且不同於第二溝渠314定義的一第二深度。隨後,進行第二熱氧化製程以在第二溝渠314的側壁和底部形成一第二襯墊氧化層316,如第十八A圖、第十八B圖和第十八C圖所示。第十八A圖為半導體基板結構的俯視示意圖,第十八B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十八C圖為半導體基板結構沿著D-D切線的剖面示意圖。在一實施例中,第二熱氧化製程在氧化腔中進行,其中氧化腔內部環境包含一含氧物質。在第二熱氧化製程期間,僅在第二維度中定義第二溝渠314的側壁和底部的矽基板300的部分暴露於含氧物質,而第一溝渠307填充有第一介電材料310而阻擋第一溝渠307暴露於含氧物質。由第二熱氧化製程引起的矽基板300的矽消蝕僅發生在沿第二維度的一個方向上。矽消蝕不會如第二圖至第九圖所示的傳統方法那樣嚴重。因此,可以獲得兩端大於主動區域200a和200b的兩端的主動區域300a、300b。換言之,主動區域300a、300b成為具有輕微圓角的矩形形狀。主動區域300a、300b可以作為電晶體,其源極/汲極佔據主動區域300a、300b的兩端。與第九A圖和第九B圖所示的先前技術的半導體基板結構的接觸佔據面積B相比,本發明半導體基板結構的主動區域300a、300b的兩端將提供更大的接觸佔據面積。請參閱如第十九A圖、第十九B圖和第十九C圖所示,第十九A圖為半導體基板結構的俯視示意圖,第十九B圖為半導體基板結構沿著C-C切線的剖面示意圖,第十九C圖為半導體基板結構沿著D-D切線的剖面示意圖。第二溝渠314填充有第二介電材料320。在一實施例中,第二溝渠314可以填充有氧化物介電材料,例如二氧化矽。二氧化矽可以透過化學氣相沉積法(CVD)沉積在第二溝渠314中。接著,進行一第二化學機械研磨製程,以移除多餘的第二介電材料320。接著,移除氮化矽層304。
第二十A圖為本發明半導體基板結構的俯視示意圖,其接觸佔據在主動區域300a、300b上,第二十B圖為本發明半導體基板結構沿著D-D切線的剖面示意圖,其接觸佔據在主動區域300a、300b上。層間介電材料330沉積在半導體基板結構上。在一實施例中,層間介電材料330可以是氧化物介電材料,例如二氧化矽。二氧化矽可以由化學氣相沉積法提供。接著,進行接觸開口製程以形成穿過層間介電材料330並佔據在主動區域300a、300b的兩端上的多個接觸開口。接觸導電材料沉積在接觸開口中以形成佔據在主動區域300a、300b的兩端的接觸318,以提供與佔據主動區域300a、300b兩端的源極/汲極區域的外部電連接。與以習知的方法製造的第九A圖和第九B圖所示的先前技術的半導體基板結構相比,在主動區域300a、300b的兩端的接觸佔據面積F較大,可提供更佳的製程窗口。接觸318可以有足夠的佔據面積佔據在主動區域300a、300b的端部上,可以降低接觸電阻,並可利於進一步縮小半導體元件。
為了增加本發明淺溝渠隔離結構的設計靈活性,同時與第九A圖和第九B圖所示的先前技術相比,仍然擴大主動區域的接觸佔據面積,根據第二實施例,如第二十一A圖所示,本發明提供了由一第一子圖案和一第二子圖案組成用於形成第一溝渠的第一圖案。第一子圖案由沿著一第一維度成行排列的線條組成,並且第二子圖案包含沿著第一維度成行排列的一個或多個尺寸的開口。第一子圖案由線狀光阻層306形成,且第二子圖案由光阻層306形成,具有暴露部分氮化矽層304的開口。除了使用與第十一A圖至第十一C圖所示的第一圖案之外,填充有第一介電材料的第一溝渠的其餘步驟與第一實施例的步驟類似,即形成填充有第一介電材料且沿第一維度並具有一個或多個尺寸的第一溝渠307。此外,在第二實施例中,本發明利用一種具有一個或多個尺寸的主動區域定義部分的一第二圖案來定義矽基板中的主動區域,如第二十一B圖所示。第二圖案由圖案化光阻層312形成,其具有一個或多個尺寸的開口以暴露部分的氮化矽層304,使得主動區域定義部分被填充有第一介電材料的第一溝渠307和暴露部分的氮化矽層304的開口分開。在矽基板上形成第二圖案的其餘步驟與第一實施例類似。根據第二實施例,提供填充有一第二介電材料且具有一個或多個尺寸的第二溝渠,並且具有一個或多個尺寸的主動區域被填充有第一介電材料的第一溝渠和填充有第二介電材料填充的第二溝渠彼此隔開。
與第一實施例相同,在進行第二熱氧化製程以在第二溝渠的側壁和底部形成一第二襯墊氧化層期間,鄰接第二溝渠的主動區域僅在沿第二維度的一個方向上暴露於含氧物質和受到含氧物質的攻擊,而填充有第一介電材料的第一溝渠307保護主動區域免於在第一維度方向受到的含氧物質的攻擊。因此,如第二十一C圖所示,根據第二實施例,可以獲得具有一個或多個尺寸並且具有輕微圓角的矩形形狀的主動區域300c。本領域的技術人員可以理解,根據本揭露可以獲得具有一個或多個尺寸的第一溝渠和具有一個或多個尺寸的第二溝渠彼此交錯設置的淺溝渠隔離結構。
本發明的上述實施例是示例性的,並不用於限制本發明的範圍。在不脫離本發明的精神的情況下,所作的各種變化或修改而達到等效效果的,均應包含在本發明的權利要求範圍內。
10:矽基板
12:主動區域
14:溝渠
16:層間氧化物介電材料
18:接觸
18a:接觸佔據面積
200:矽基板
200a:主動區域
200b:主動區域
202:氧化矽層
204:氮化矽層
206:光阻層或硬罩幕
208:溝渠
210:襯墊氧化層
212:氧化物介電材料
214:氧化物介電材料
216:接觸
300:矽基板
300a:主動區域
300b:主動區域
300c:主動區域
302:氧化矽層
304:氮化矽層
306:光阻層或硬罩幕
307:第一溝渠
308:第一襯墊氧化層
310:第一介電材料
312:第二光阻層或第二硬罩幕
314:第二溝渠
318:接觸
320:第二介電材料
330:層間介電材料
A:圓角
B:面積
F:面積
通過閱讀以下詳細說明並參考附圖,本發明的其他目的和優點將變得顯而易見,其中:
第一A圖示出了先前技術的半導體基板結構的俯視示意圖;
第一B圖示出了先前技術的半導體基板結構沿著I-I’切線的剖面示意圖;
第二A圖至第九A圖分別為先前技術半導體基板結構在傳統半導體基板結構的形成方法的各階段的俯視示意圖;
第二B圖至第八B圖分別為先前技術半導體基板沿著第二A圖至第八A圖的C-C切線的剖面示意圖;
第二C圖至第八C圖及第九B圖分別為先前技術半導體基板沿著第二A圖至第九A圖的D-D切線的剖面示意圖;
第十A圖至第二十A圖分別為本發明第一實施例的半導體基板結構的形成方法的各階段的半導體基板結構的俯視示意圖;
第十B圖至第十九B圖分別為沿著第十A圖至第十九A圖的C-C切線的半導體基板結構的剖面示意圖;
第十C圖至第十九C圖分別為沿著第十A圖至第十九A圖的D-D切線的半導體基板結構的剖面示意圖;
第二十B圖為沿著第二十A圖的D-D切線的半導體基板結構的剖面示意圖;
第二十一A圖至第二十一C圖分別為根據本發明第二實施例的半導體基板結構的形成方法的各階段的半導體基板結構的俯視示意圖。
300c:主動區域
310:第一介電材料
320:第二介電材料
Claims (14)
- 一種減少一矽基板主動區域消蝕的一淺溝渠隔離結構形成方法,包含:提供一矽基板;形成一墊氧化層於該矽基板的一頂表面;形成一氮化矽層於該墊氧化層上方;形成一第一圖案於該氮化矽層上方,其中該第一圖案由沿著一第一維度成行排列的線條組成,或者該第一圖案由一第一子圖案和一第二子圖案組成,其中該第一子圖案由沿著一第一維度成行排列的線條組成,並且該第二子圖案包含沿著該第一維度成行排列的一個或多個尺寸的開口;以該第一圖案作為一罩幕,並進行一第一溝渠蝕刻製程,以沿著該第一維度形成複數個第一溝渠,其中該些第一溝渠具有一個或多個尺寸;移除該第一圖案;進行一第一熱氧化製程,以在該些第一溝渠的側壁和底部形成一第一襯墊氧化層;以一第一介電材料填充該些第一溝渠;形成具有複數個主動區域定義部分(active-area-defined)的一第二圖案於該矽基板,其中該些主動區域定義部分具有一個或多個尺寸,該第二圖案由一第二光阻層或一第二硬罩幕形成;以該第二圖案作為一罩幕,並進行一第二溝渠蝕刻製程,以形成在一第二維度的複數個第二溝渠,以定義該矽基板的複數個主動區域,並且該些主動區域係 被該第一介電材料填充的該些第一溝渠和該些第二溝渠彼此隔開,其中該些主動區域具有一個或多個尺寸,而該些第二溝渠具有一個或多個尺寸;進行一第二熱氧化製程,以在該些第二溝渠的側壁和底部形成一第二襯墊氧化層;以及以一第二介電材料填充該些第二溝渠。
- 如請求項1所述的方法,其中,進行該第二溝渠蝕刻製程的步驟係形成與該第一溝渠的尺寸不同的該第二溝渠。
- 如請求項1所述的方法,其中,進行該第二溝渠蝕刻製程的步驟係形成與該些第一溝渠交錯的該些第二溝渠,以定義出用於形成記憶體積體電路(IC)電晶體的主動區域。
- 如請求項1所述的方法,其中,進行該第二溝渠蝕刻製程的步驟係形成與該些第一溝渠交錯的該些第二溝渠,以定義出形成邏輯積體電路電晶體的主動區域。
- 如請求項1所述的方法,其中,該第一圖案由一第一光阻層或一第一硬罩幕形成。
- 如請求項1所述的方法,其中,該第一熱氧化製程在一氧化腔中進行,其中該氧化腔內部環境包含一含氧物質。
- 如請求項1所述的方法,其中,該第一介電材料是氧化物介電材料。
- 如請求項1所述的方法,其中,更包含進行一第一化學機械研磨(chemical mechanic polish,CMP)製程,係接續所述以一第一介電材料填充該些第一溝渠的步驟。
- 如請求項1所述的方法,其中,該第二熱氧化製程在一氧化腔中進行,其中該氧化腔內部環境包含一含氧物質。
- 如請求項1所述的方法,其中,該第二介電材料是氧化物介電材料。
- 如請求項1所述的方法,其中,更包含進行一第二學機械研磨製程,係接續於所述以一第二介電材料填充該些第二溝渠的步驟之後。
- 一種半導體結構,包含:一矽基板;複數個具有一個或多個尺寸的一第一溝渠,係沿著一第一維度形成於該矽基板中,該些第一溝渠填充有一第一介電材料;複數個具有一個或多個尺寸的一第二溝渠,係沿著一第二維度形成於該矽基板中,該些第二溝渠填充有一第二介電材料;以及複數個具有一個或多個尺寸的主動區域,係形成於該矽基板中,其中,每一該些主動區域為具有圓角的矩形形狀,並被以該第一介電材料填充的該些第一溝渠和以該第二介電材料填充的該些第二溝渠彼此隔開,其中每一該些主動區域的端部面積供做源極/汲極。
- 如請求項12所述的半導體結構,其中,該第一溝渠的尺寸與該第二溝渠的尺寸不同。
- 如請求項12所述的半導體結構,其中,該些第一溝渠與該些第二溝渠交錯設置。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/411,577 | 2021-08-25 | ||
| US17/411,577 US11688624B2 (en) | 2021-08-25 | 2021-08-25 | Method for forming a shallow trench isolation structure with reduced encroachment of active regions and a semiconductor structure therefrom |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202310170A TW202310170A (zh) | 2023-03-01 |
| TWI809529B true TWI809529B (zh) | 2023-07-21 |
Family
ID=85287445
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110138219A TWI809529B (zh) | 2021-08-25 | 2021-10-14 | 減少主動區域消蝕的淺溝渠隔離結構形成方法以及其半導體結構 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US11688624B2 (zh) |
| CN (1) | CN115910909A (zh) |
| TW (1) | TWI809529B (zh) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20020076900A1 (en) * | 2000-12-16 | 2002-06-20 | Park Tai-Su | Method of forming shallow trench isolation layer in semiconductor device |
| US20080166888A1 (en) * | 2007-01-10 | 2008-07-10 | Shao-Ta Hsu | Sti of a semiconductor device and fabrication method thereof |
| US20160163700A1 (en) * | 2013-02-18 | 2016-06-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin Deformation Modulation |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR19990057873A (ko) * | 1997-12-30 | 1999-07-15 | 김영환 | 엑피텍셜층을 이용한 반도체 소자의 소자분리막형성방법 |
| US6995095B2 (en) * | 2003-10-10 | 2006-02-07 | Macronix International Co., Ltd. | Methods of simultaneously fabricating isolation structures having varying dimensions |
| US7235459B2 (en) * | 2004-08-31 | 2007-06-26 | Micron Technology, Inc. | Methods of forming trench isolation in the fabrication of integrated circuitry, methods of fabricating memory circuitry, integrated circuitry and memory integrated circuitry |
| CN1787204A (zh) * | 2004-12-10 | 2006-06-14 | 上海宏力半导体制造有限公司 | 能改善漏电流与崩溃的浅沟渠隔离结构工艺 |
| US8012847B2 (en) * | 2005-04-01 | 2011-09-06 | Micron Technology, Inc. | Methods of forming trench isolation in the fabrication of integrated circuitry and methods of fabricating integrated circuitry |
| US7442620B2 (en) * | 2006-06-13 | 2008-10-28 | Macronix International Co., Ltd. | Methods for forming a trench isolation structure with rounded corners in a silicon substrate |
| JP5841306B2 (ja) * | 2009-05-08 | 2016-01-13 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US9006066B2 (en) * | 2013-04-26 | 2015-04-14 | Globalfoundries Inc. | FinFET with active region shaped structures and channel separation |
| US9196728B2 (en) * | 2013-12-31 | 2015-11-24 | Texas Instruments Incorporated | LDMOS CHC reliability |
| US11756794B2 (en) * | 2019-11-01 | 2023-09-12 | Texas Instruments Incorporated | IC with deep trench polysilicon oxidation |
-
2021
- 2021-08-25 US US17/411,577 patent/US11688624B2/en active Active
- 2021-10-14 TW TW110138219A patent/TWI809529B/zh active
- 2021-11-12 CN CN202111339235.XA patent/CN115910909A/zh active Pending
-
2023
- 2023-02-22 US US18/112,707 patent/US20230197504A1/en active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20020076900A1 (en) * | 2000-12-16 | 2002-06-20 | Park Tai-Su | Method of forming shallow trench isolation layer in semiconductor device |
| US20080166888A1 (en) * | 2007-01-10 | 2008-07-10 | Shao-Ta Hsu | Sti of a semiconductor device and fabrication method thereof |
| US20160163700A1 (en) * | 2013-02-18 | 2016-06-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin Deformation Modulation |
Also Published As
| Publication number | Publication date |
|---|---|
| US20230060410A1 (en) | 2023-03-02 |
| US20230197504A1 (en) | 2023-06-22 |
| TW202310170A (zh) | 2023-03-01 |
| US11688624B2 (en) | 2023-06-27 |
| CN115910909A (zh) | 2023-04-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100459724B1 (ko) | 저온 원자층증착에 의한 질화막을 식각저지층으로이용하는 반도체 소자 및 그 제조방법 | |
| US7033908B2 (en) | Methods of forming integrated circuit devices including insulation layers | |
| JP4567314B2 (ja) | 半導体装置及びその製造方法 | |
| US9613967B1 (en) | Memory device and method of fabricating the same | |
| JP5208346B2 (ja) | 半導体装置及びその形成プロセス | |
| JP2009252830A (ja) | 半導体装置の製造方法 | |
| KR20050067466A (ko) | 반도체소자의 소자분리 방법 | |
| US8574988B2 (en) | Method for forming semiconductor device | |
| TWI653712B (zh) | 半導體結構及其製造方法 | |
| US20080213967A1 (en) | Trench capacitor and method for manufacturing the same | |
| CN115623790B (zh) | 半导体结构及其制备方法 | |
| CN110459507B (zh) | 一种半导体存储装置的形成方法 | |
| TWI809529B (zh) | 減少主動區域消蝕的淺溝渠隔離結構形成方法以及其半導體結構 | |
| KR100529391B1 (ko) | 반도체 메모리 장치 및 그 제조 방법 | |
| TWI770756B (zh) | 埋入式字元線結構及其製造方法 | |
| CN110896047A (zh) | 浅沟槽隔离结构和半导体器件的制备方法 | |
| JP4330523B2 (ja) | スプリットゲート型フラッシュメモリ素子のダミー層の形成方法 | |
| TW202329252A (zh) | 半導體裝置的製造方法 | |
| KR100671603B1 (ko) | 플래시 메모리 소자의 제조 방법 | |
| US20060223277A1 (en) | Method of manufacturing a semiconductor memory device | |
| TWI571963B (zh) | 分裂式接觸結構與其製作方法 | |
| JP3971144B2 (ja) | 半導体装置の製造方法及び半導体装置 | |
| KR101172310B1 (ko) | 반도체 장치 제조 방법 | |
| TWI714423B (zh) | 半導體結構及其製造方法 | |
| TWI240362B (en) | Method of fabricating shallow isolation structures and trenches thereof |