[go: up one dir, main page]

TWI808663B - 半導體結構及其形成方法 - Google Patents

半導體結構及其形成方法 Download PDF

Info

Publication number
TWI808663B
TWI808663B TW111107403A TW111107403A TWI808663B TW I808663 B TWI808663 B TW I808663B TW 111107403 A TW111107403 A TW 111107403A TW 111107403 A TW111107403 A TW 111107403A TW I808663 B TWI808663 B TW I808663B
Authority
TW
Taiwan
Prior art keywords
layer
carrier
bonding
laser beam
metal
Prior art date
Application number
TW111107403A
Other languages
English (en)
Other versions
TW202301595A (zh
Inventor
張惠政
許志成
蔡承峯
鄧運楨
陳翰德
育佳 楊
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202301595A publication Critical patent/TW202301595A/zh
Application granted granted Critical
Publication of TWI808663B publication Critical patent/TWI808663B/zh

Links

Images

Classifications

    • H10P72/74
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/34Laser welding for purposes other than joining
    • H10P54/00
    • H10W72/073
    • H10W74/01
    • H10W74/014
    • H10W74/019
    • H10W74/117
    • H10W80/00
    • H10W90/00
    • H10P72/7412
    • H10P72/743
    • H10P72/744
    • H10P72/7442
    • H10W72/00
    • H10W72/01204
    • H10W72/242
    • H10W72/244
    • H10W90/20
    • H10W90/291
    • H10W90/297
    • H10W90/792
    • H10W99/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Laser Beam Processing (AREA)
  • Die Bonding (AREA)
  • Micromachines (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一種方法包括將封裝組件接合至複合載體。複合載體包括基底載體及吸收層,吸收層位於基底載體與封裝組件之間。雷射束照射至複合載體上。雷射束穿透基底載體以剝離吸收層。接著可將基底載體與封裝組件分離。

Description

半導體結構及其形成方法
本揭示內容是關於一種半導體結構及其形成方法。
載體通常在積體電路的封裝中作為支撐機構,在載體上置放及模製裝置晶粒。載體可經由臨時接合或永久接合接合至其他封裝組件。臨時接合通常經由光熱轉換(Light-to-Heat-Conversion,LTHC)塗層進行,此塗層將載體與接合其上的封裝組件黏附在一起。LTHC可使用雷射分解,使載體可與封裝組件剝離。永久接合可經由熔融接合進行。在進行接合之後,晶圓與各別封裝組件的剝離需要藉由破壞載體來進行,藉由化學機械拋光、研磨、乾式或濕式蝕刻等製程移除載體。
根據本揭露的一些實施例,一種形成半導體結構之方法包含接合封裝組件至複合載體,其中複合載體包含基 底載體以及位於基底載體與封裝組件之間的吸收層、照射雷射束至複合載體上,其中雷射束穿透基底載體以剝離吸收層,以及分離基底載體與封裝組件。
根據本揭露的一些實施例,一種半導體結構包含複合載體,複合載體包含矽基板、透明層、在透明層上的吸收層,其中吸收層包含鈦,以及在吸收層上的接合層,其中透明層、吸收層及接合層中的每一者的整體為平面層。
根據本揭露的一些實施例,一種半導體結構包含基底載體,其中基底載體的整體由均質材料形成且對於雷射束為透明的、在基底載體上的含金屬吸收層,其中含金屬吸收層用以吸收雷射束、在含金屬吸收層上的含金屬反射層,其中含金屬反射層用以反射雷射束,以及在含金屬反射層上的接合層。
20:基底載體
22:層
24:吸收層
26:襯墊層
28:反射層
30:接合層
32:複合載體
34:接合層
36:基板
38:通孔
40:積體電路裝置
42:互連結構
44:層間介電質
46:接觸插塞
48:介電層
50:金屬線
52:通孔
56:表面介電層
60:晶圓
60':晶片/晶粒
62:載體
64:基底載體
66:接合層
67:複合晶圓
68:雷射束
70:互連結構
72:介電層
74:重佈線
80:封裝組件
82:基板
84:積體電路裝置
86:通孔
88:互連結構
90:介電層
92:接合襯墊
94:介電層
97:金屬襯墊
98:表面介電層
102:間隙填充區域
104:重構晶圓
106:封裝組件
108:間隙填充區域
110:重構晶圓
112:電性連接
116:重構晶圓
116':封裝
118:劃線
120:封裝組件
122:底部填充物
124:封裝
200:處理流程
202:製程
204:製程
206:製程
208:製程
210:製程
212:製程
T1:厚度
T2:厚度
當結合附圖閱讀時,根據以下詳細描述可最佳地理解本揭露的態樣。注意,根據行業中的標準實務,各種特徵未按比例繪製。實際上,為了論述的清楚起見,可任意地增大或減小各種特徵的尺寸。
第1A圖、第1B圖及第2圖至第7圖說明根據一些實施例的載體與裝置基板的接合及隨後的剝離製程的中間階段的橫截面圖。
第8圖至第16圖說明根據一些實施例在複合載體上的封裝製程及剝離複合載體與所得封裝的中間階段的橫截面圖。
第17圖說明根據一些實施例氮化鈦膜的反射率、吸收率及透射率隨氮化鈦膜厚度改變。
第18圖說明根據一些實施例鋁膜的反射率、吸收率及透射率隨鋁膜厚度改變。
第19圖說明根據一些實施例氮化鈦膜的反射率、吸收率及透射率隨波長改變。
第20圖說明根據一些實施例氮化鈦/鈦/氮化鈦(TiN/Ti/TiN)膜的反射率、吸收率及透射率隨波長改變。
第21圖說明根據一些實施例幾種金屬的反射率值隨波長改變。
第22圖及第23圖說明根據一些實施例載體上雷射束的一些掃描路徑。
第24圖說明根據一些實施例用於載體與裝置基板接合及剝離的處理過程。
以下揭示內容提供用於實施本揭露的不同特徵的許多不同實施例或實例。下文描述組件及配置的特定實例以簡化本揭露。當然,此種僅為實例而非限制性的。舉例而言,在下文的描述中,第一特徵在第二特徵之上形成可包括第一特徵與第二特徵直接接觸形成的實施例,亦可包括在第一特徵與第二特徵之間形成額外特徵,使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭露可在 各別實例中重複參考數字及/或字母。此重複係出於簡單及清楚的目的,其本身並不指示所論述的各種實施例及/或組態之間的關係。
此外,為了便於描述,在本文中可使用諸如下方和上方等的空間相對術語,以便於描述如圖所示的一個元件或特徵與另一(些)元件或特徵的關係。除了圖中描述的方向之外,空間相對術語亦意欲涵蓋裝置在使用或操作中的不同方向。設備可以其他方式定向(旋轉90度或其他方向),本文使用的空間相對描述語可同樣地對應解釋。
本文提供一種複合載體及剝離永久接合複合載體的方法。根據本揭露的一些實施例,複合載體與封裝組件接合。複合載體包含基底載體及在基底載體上的吸收層。使用雷射束來進行雷射剝離製程,雷射束穿透基底載體且不被基底載體吸收,而由吸收層吸收。因此吸收層被剝離,且基底載體可從封裝組件剝離。本文論述的實施例提供實例,使本揭露能夠製造或使用,且本領域通常知識者將容易理解,並在各實施例的預期範圍內進行修改。在各視圖及說明的實施例中,相同的標記用於表示相同的元件。儘管方法的實施可以特定次序進行,但以任何邏輯次序進行的其他方法也可實施。
第1A圖、第1B圖及第2圖至第7圖說明根據本揭露的一些實施例將裝置基板與複合載體接合及隨後剝離製程中間階段的橫截面圖。對應製程亦示意性地反映在第24圖所示的處理流程200中。
參考第1A圖,形成複合載體32。在第24圖所示的處理流程200中為製程202。首先,提供基底載體20。基底載體20由對在隨後的剝離製程中使用的雷射束透明的材料形成。在本文中,當層被稱為對雷射「透明」時,表示對應的材料不吸收雷射束的能量,例如吸收率(亦稱為吸收比率)低於約10%、約5%、約2%或約1%。根據一些實施例,基底載體20可由矽形成或包含矽,而亦可使用諸如玻璃、矽酸鹽玻璃等的其他材料。根據一些實施例,整個基底載體20由均質材料形成,沒有與均質材料不同的其他材料。舉例而言,整個基底載體20可由矽(摻雜或未摻雜)形成,且基底載體20中不存在金屬區域、介電質區域等。
進一步參考第1A圖,層22形成於基底載體20上。根據一些實施例,層22由對於在隨後的剝離製程中使用的雷射束透明的材料形成。根據一些實施例,層22由基於氧化物的材料形成或包含基於氧化物的材料,其可為氧化矽,然而其他材料也可使用,諸如磷矽酸鹽玻璃(Phospho-Silicate Glass,PSG)、硼矽酸鹽玻璃(Borosilicate Glass,BSG)、硼摻雜磷矽酸鹽玻璃(Boron-Doped Phosphosilicate Glass,BPSG)、氟摻雜矽酸鹽玻璃(Fluorine-Doped Silicate Glass,FSG)等。可使用熱氧化矽、化學氣相沈積(Chemical Vapor Deposition,CVD)、電漿增強化學氣相沈積(Plasma Enhanced Chemical Vapor Deposition, PECVD)、低壓化學氣相沈積(Low Pressure Chemical Vapor Deposition,LPCVD)、原子層沈積(Atomic Layer Deposition,ALD)等來沈積層22。
吸收層24沈積在層22上。吸收層24由可吸收雷射能量的材料形成,將在後續製程中論述。根據一些實施例,吸收層24為含金屬層,其可為金屬層、金屬化合物層或包含複數個層的複合層。根據一些實施例,吸收層24包含氮化鈦(Titanium Nitride,TiN)。根據替代的實施例,吸收層24包含鈦(Ti)。根據其他替代的實施例,吸收層24包含氮化鈦/鈦/氮化鈦,包括夾在兩個氮化鈦層之間的鈦層。吸收層24的形成可包括CVD、PVD、ALD、PECVD等。
吸收層24用於在後續的剝離製程中吸收雷射能量,以使得吸收層24剝離。因此吸收層24的材料選擇具有高雷射能量吸收率者。第17圖說明TiN層的反射率(表示為R)、吸收率(表示為A)及透射率(表示為T)隨對應的TiN層厚度改變。反射率、吸收率及透射率為百分比。第17圖係使用波長範圍在約1,800nm與約2,200nm之間的紅外(Infrared,IR)雷射而得到。反射率、吸收率及透射率反映當雷射束照射至TiN層時,雷射束能量被反射、吸收及穿透的百分比。需瞭解,反射率、吸收率及透射率與雷射束的波長有關,且當使用不同波長的雷射束時,將得到不同比率。
如第17圖所示,當對應的TiN是薄的,TiN的 吸收率小,當TiN層的厚度增加時,吸收率上升至約35%。TiN的吸收率在約38%時飽和,意謂約38%的對應能量被吸收。對於含金屬吸收層來說為高的值。
當對應的TiN層是薄的,TiN的反射率低。舉例來說,當TiN層的厚度為約25nm時,反射率約40%,且當厚度增加時,反射率增加至60%以上。意謂薄的TiN層通常更適合減少反射。
此外,當對應的TiN層是薄的,透射率高。當厚度增加時,透射率亦降低,且當TiN層的厚度大於約140nm時,透射率降低為零。吸收率、反射率及透射率的總和(「R+A+T」)等於100%。
如第17圖所示,吸收率影響吸收層24吸收的雷射能量的百分比,因此吸收層24不能過薄,否則吸收率過低。另一方面,吸收層24不能過厚,否則吸收的能量會擴散至整個厚的吸收層24,且吸收層24的溫度不能增加至足以達到剝離。根據一些實施例,當使用TiN作為吸收層時,吸收層24的厚度T1(參照第1A圖)可在約15nm與約100nm之間的範圍內。類似地,當吸收層24包含氮化鈦/鈦/氮化鈦複合層時,吸收層24的厚度可在約15nm與約100nm之間的範圍內。
當鈦用於形成吸收層24時,鈦的表面層可經氧化以形成作為天然氧化物的氧化鈦。因此,鈦層通常沈積得較厚,使得即使發生氧化,剩餘未氧化的鈦仍然足夠厚,以作為吸收層24。換言之,鈦的吸收層24將具有增加的 厚度,以便為不希望的氧化留出餘量。鈦吸收層24的厚度可在約30nm與約100nm之間的範圍內。
第1A圖進一步說明根據一些實施例的襯墊層26及反射層28的形成。襯墊層26亦可由對隨後使用的用於剝離的雷射束透明的材料形成,例如吸收率小於約5%或2%。根據一些實施例,襯墊層26由諸如氧化矽、PSG、BSG、BPSG、FSG等基於矽的材料或包含此類的材料形成。襯墊層26可使用PECVD、LPCVD、ALD等沈積。
反射層28沈積在襯墊層26之上。反射層28由可反射雷射束大部分能量且具有低吸收率的材料形成。根據一些實施例,反射層28由金屬層、金屬合金層或包含金屬層、金屬化合物層及/或金屬合金層的複合層形成或包含上述層。根據一些實施例,反射層28具有大於約80%、大於約90%或大於約95%的反射率。
第18圖說明鋁的反射率、吸收率及透射率隨對應的鋁層厚度改變。第18圖係由使用波長在範圍約1,800nm與約2,200nm之間的紅外(Infrared,IR)雷射所得到。如第18圖所示,當對應的鋁層是薄的,鋁的反射率低,而隨著鋁層的厚度增加,鋁的反射率升高。當鋁層的厚度大於約50nm時,鋁的反射率達到約93%,意謂約93%對應的雷射能量被反射。另一方面,隨著鋁層厚度的增加,透射率及吸收率兩者皆降低,且當鋁層的厚度大於約50nm時,透射率及吸收率皆非常低。因此反射層28的厚度T2(如第1A圖所示)可選擇為大於約50nm以 實現高反射率。厚度T2亦可在約50nm與約100nm之間的範圍內。雖然可採用較大的厚度T2,但反射率達到飽和。
也有一些其他金屬材料表現出高反射率、低透射率及低吸收率,此種金屬材料亦可用於形成反射層。舉例而言,當雷射波長在約1,000nm與約5,000nm之間的範圍內時,銅具有約90%與約98%之間的反射率,而銀具有約97%與約99%之間的反射率。金亦具有高反射率。因此,反射層28(第1A圖所示)可由鋁、銅、銀、金等、其合金及/或其複合層形成或包含鋁、銅、銀、金等、其合金及/或其複合層。根據一些實施例,反射層28具有大於約90%或大於約95%的金屬百分比,其中金屬為鋁、銅、銀、金等或其合金。
也有一些其他金屬,諸如鋼、鎳、鋅等,當雷射波長在約1,000nm時,其反射率可能在約60%至70%,但當波長為約5,000nm時,反射率值增加至90%以上。因此,當雷射束的波長較高時,例如在約1,800nm及約2,200nm或更高時,反射層28亦可由鋼、鎳、鋅等形成或包含鋼、鎳、鋅等。
返回參考第1A圖,接合層30沈積在反射層28上。根據一些實施例,接合層30由含矽介電材料形成或包含含矽介電材料,該介電材料可由氧化矽、氮氧化矽(SiON)、碳氧化矽(SiOC)、氮化矽(SiN)、碳化矽(SiC)、碳氮化矽(SiCN)等形成或包含氧化矽、氮 氧化矽(SiON)、碳氧化矽(SiOC)、氮化矽(SiN)、碳化矽(SiC)、碳氮化矽(SiCN)等。根據本揭露的一些實施例,使用PECVD、CVD、LPCVD、ALD等形成接合層30。本文中,第1A圖中的結構稱為複合載體32。
層22、吸收層24、襯墊層26、反射層28及接合層30中的每一個可為平面層。層22、吸收層24、襯墊層26、反射層28及接合層30中的每一個的整個頂表面及整個底表面可為平面,且延伸至基底的層20的邊緣。
第1B圖說明根據替代的實施例的複合載體32。除了未形成反射層28之外,根據此種實施例的複合載體32類似於第1A圖中所示的實施例。襯墊層26亦可相應地省略。根據此種實施例,接合層30因此與吸收層24接觸。在以下論述的第2圖至第7圖中,反射層28及襯墊層26使用虛線以圖示此種層可形成或不形成。
第2圖說明根據一些實施例的裝置的晶圓60接合至複合載體32上。在如第24圖所示的處理流程200中為製程204。接合可包括熔融接合,形成Si-O-Si鍵以將複合載體32的接合層30接合至裝置的晶圓60的接合層34。根據本揭露的一些實施例,裝置的晶圓60可在其中包括複數個晶片/晶粒60',圖示為其中一個晶片60'。根據本揭露的一些實施例,裝置的晶粒60'為邏輯晶粒,可為中央處理單元(Central Processing Unit,CPU)晶粒、圖形處理單元(Graphics Processing Unit,GPU)晶粒、微控制單元(Micro Control Unit,MCU)晶 粒、基頻(BaseBand,BB)晶粒、應用處理器(Application Processor,AP)晶粒等。裝置的晶圓60可包括半導體的基板36及形成於基板36上的積體電路裝置40。接合層34形成於半導體的基板36下方,且可由諸如氧化矽、氮氧化矽、碳化矽、氮化矽等的含矽介電材料形成。
半導體的基板36可由晶體矽、晶體鍺、晶體矽鍺及/或諸如磷砷化鎵(GaAsP)、砷化鋁銦(AlInAs)、砷化鋁鎵(AlGaAs)、砷化鎵銦(GaInAs)、磷化鎵銦(GaInP)、磷砷化鎵銦(GaInAsP)等的III-V族化合物半導體形成。根據一些實施例,通孔38(有時稱為穿矽通孔(Through-Silicon Via,TSV)或半導體通孔)可形成為延伸至半導體的基板36中,其中通孔用於電耦合半導體的基板36相對側上的特徵。
根據一些實施例,積體電路裝置40可替代地稱為前段製程(Front-End-of-Line,FEOL)。積體電路裝置40可包括諸如電晶體及二極體的主動裝置,且可包括或不包括諸如電容器、電阻器等的被動裝置。
根據替代的實施例,首先形成包括基底載體20、層22、吸收層24、襯墊層26、反射層28、接合層30及基板36的層的晶圓,且積體電路裝置40形成於基板36的表面上,而不是形成複合載體32及將裝置的晶圓60接合至複合載體32。
中段製程(Middle-End-of-Line,MEOL)及 後段製程(Back-Front-End of-Line,BEOL)的結構在積體電路裝置40上形成,此結構亦稱為互連結構42。互連結構42可包括層間介電質(Inter-Layer Dielectric,ILD)44及形成於層間介電質44中的接觸插塞46。根據一些實施例,層間介電質44由PSG、BSG、BPSG、FSG、氧化矽等形成或包含PSG、BSG、BPSG、FSG、氧化矽等。層間介電質44可使用旋塗、可流動化學氣相沈積(Flowable Chemical Vapor Deposition,FCVD)、CVD、PECVD等形成。
接觸插塞46形成於層間介電質44中,且用於將積體電路裝置40電耦合至上覆的金屬線及通孔。根據本揭露的一些實施例,接觸插塞46由選自鎢、鈷、鋁、銅、鈦、鉭、氮化鈦、氮化鉭、其合金及/或其多層的導電材料形成。
互連結構42進一步包括金屬線50及通孔52,根據一些實施例稱為後段製程。金屬線50及通孔52形成於介電層48中。介電層48在下文中可選擇性地稱為金屬間介電(Inter-Metal Dielectric,IMD)層48。根據本揭露的一些實施例,至少一些或所有介電層48由具有低於約3.0的介電常數(k值)的低k值介電材料形成。介電層48可由含碳的低k值介電材料、氫倍半矽氧烷(Hydrogen SilsesQuioxane,HSQ)、甲基倍半矽氧烷(MethylSilsesQuioxane,MSQ)等形成。根據本揭露的替代實施例,一些或全部的介電層48由非低k值介電材料形成。蝕刻停止層(未圖示)可由碳化矽、氮 化矽、氧氮化矽、氧化鋁、氮化鋁或其組合形成於介電層48之間,且為簡單起見未圖示。
表面介電層56可形成於晶圓60的表面處。表面介電層56可由諸如氧化矽的非低k值介電材料形成,且可與下層具低k值的介電層48實體接觸。根據一些實施例。表面介電層56可具有單層結構或包括多於一層的複合結構,可由氧化矽、氮化矽、未摻雜的矽酸鹽玻璃(Undoped Silicate Glass,USG)等形成。表面介電層56亦稱為鈍化層,因為此層具有將有害化學物質及濕氣的不利影響與下層具低k值的介電層(若存在)隔離的功能。
參考第3圖,載體62接合至晶圓60。在如第24圖所示的處理流程200中為製程206。根據一些實施例,載體62包括基底載體64及在基底載體64上的接合層66。載體62可由矽、玻璃等形成或包含矽、玻璃等。根據一些實施例,載體62留在最終結構中,且被鋸開作為對應的封裝部分。因此,載體62可具有第3圖所示的結構,或者可具有第1A圖或第1B圖所示的結構。根據替代的實施例,載體62在後續製程中剝離,且因此可具有第1A圖或第1B圖所示的結構。
接合層66可由含矽的介電材料形成或包含含矽的介電材料,諸如氧化矽、氧氮化矽、碳氮化矽等。接合可包括熔融接合,形成Si-O-Si鍵以將接合層66與表面介電層56彼此接合。本文中,第4圖所示的結構稱為複合晶圓67。
參考第3圖,將複合晶圓67倒置,且進行雷射剝離製程以將基底載體20與晶圓60剝離。在如第24圖所示的處理流程200中為製程208。雷射束68照射在複合晶圓67上以剝離吸收層24,從而使基底載體20與晶圓60剝離。雷射束68具有穿透基底載體20、層22及襯墊層26而基本上不被此些層吸收的波長。此外,雷射束68具有被具有相對高吸收率的吸收層24吸收的波長,例如吸收率值大於約10%、約20%或約35%,取決於材料、吸收層24的結構及波長。雷射束68亦具有被反射層28(若形成)反射的波長,反射層28具有高反射率,例如大於約80%或90%。
第19圖說明隨雷射波長而變的TiN層的反射率、吸收率及透射率。對應樣本的TiN層的厚度為63nm。當波長在約1,000nm與約2,000nm之間的範圍內時觀察到吸收率在可用的12%與約23%之間的範圍內。此外,在此波長範圍內,透射率在約70%與約88%之間的範圍內,意謂反射層可顯著地幫助吸收,因為反射層反射穿過吸收層24的雷射束以獲得第二次吸收機會。因此,當使用TiN作為吸收層時,可採用如第1A圖所示的複合載體。
第20圖說明隨雷射束波長而變的氮化鈦/鈦/氮化鈦複合層的反射率R、吸收率A及透射率T。當波長在約1,000nm與約2,000nm之間的範圍內時觀察到吸收率為約30%至35%,吸收率高係因為吸收層薄,且因此功率密度高。在此波長範圍內,反射率在約58%與約65%之間 的範圍內。此外,在此波長範圍內,透射率在約8%與約10%之間的範圍內,意謂反射層可能不會顯著幫助吸收。因此,當使用氮化鈦/鈦/氮化鈦複合層作為吸收層時,可採用如第1B圖所示的複合載體。
第21圖說明隨雷射束波長而變的鋁、銀及金的反射率值。當波長大於約1,000nm(1μm)時顯示反射率值大於約95%,表示鋁、銀及金適合形成反射層。
根據一些實施例,如第19圖、第20圖及第21圖中所示,具有在約1,800μm與約2,200μm之間的範圍內的波長的紅外(Infrared,IR)雷射可用於剝離。第22圖說明雷射束68掃描整個複合載體32的第一模式,其中複合載體32由雷射束68來回、逐行掃描。第23圖說明雷射束68掃描複合載體32的第二模式,其中雷射束68沿複合載體32的半徑移動,同時複合載體32旋轉,使得整個複合載體32被雷射束68掃描。
雷射光斑大小(直徑或長度/寬度)可大於約5nm,使得剝離的效率足夠高。否則,掃描複合載體32將花費過長時間。可理解的是雷射束68的能量有限,且隨著光斑大小增加功率密度降低。因此,雷射光斑大小亦不能過大。根據一些實施例,選擇雷射光斑大小,使得雷射束的峰值功率密度在約1×1011Watt/cm2與約1×1015Watt/cm2之間的範圍內。否則,吸收層24上光斑照射到的點可能不會成功剝離。
雷射束68以雷射脈衝的形式照射。雷射脈衝不能 過長或過短。若雷射脈衝過短,則無法在雷射光斑中產生足夠的功率密度,且光斑照射到的吸收層24無法剝離。若雷射脈衝過長,雷射束68攜帶的熱量將導致下層的晶圓60(第4圖所示)溫度升高過多,可能使電路及/或其中的裝置劣化或損壞。根據一些實施例,雷射脈衝持續時間在約1×10-15秒與約1×10-9秒之間的範圍內。隨著功率、雷射光斑大小及雷射束68的雷射脈衝持續時間控制在期望的範圍內,晶圓60中的溫度可限制為低於約400℃。
返回參考第4圖,雷射束68的能量被吸收層24吸收,導致光斑照射到的吸收層24剝離。剝離時,吸收層24的照射點可液化及汽化。此外,雷射能量可能會對照射點造成影響,且吸收層24的液化及汽化部分可能被上下推動以形成空隙。隨著雷射束68掃描整個吸收層24,整個吸收層24被剝離。基底載體20及層22因此可與下層的襯墊層26(若形成襯墊層26及反射層28)或接合層30剝離。所得結構如第5圖所示。
剝離之後,在清洗製程中移除殘餘的吸收層24。例如在蝕刻製程中移除襯墊層26及反射層28(若形成)。在如第24圖所示的處理流程200中為製程210。所得結構如第6圖所示。接合層30可移除或可保留在最終結構中,取決於接合層30及接合層34的材料。
在隨後的製程中,諸如重佈線(Redistribution Line,RDL)、電耦合等的導電特徵可形成於基板36的背側(圖式的頂側)上。第7圖為如下所述的示例所得的 結構。替代地,導電特徵可形成於互連結構42的前側(圖式的底側)上。當導電特徵形成於基板36的前側上,可先移除載體62以形成導電特徵。根據此種實施例,載體62可具有如第1A圖或第1B圖所示的結構,且可使用與第4圖所示相同的雷射剝離製程移除。
第7圖說明根據一些實施例在基板36的背側上形成互連結構70。在如第24圖所示的處理流程200中為製程212。互連結構70包括介電層72及在介電層72中的重佈線74。可形成包括焊接區域域的電性連接電耦合重佈線74。重佈線74可在其中包括配電網路(Power Distribution Network,PDN),且亦可包括信號線。
接著可切割晶圓60以形成封裝。根據一些實施例,在切割之前從晶圓60移除載體62。根據替代的實施例,載體62未移除,而是保留在最終封裝中。因此,載體62圖示為虛線以示其可移除或可保留在最終封裝中。
第8圖至第16圖說明根據本揭露的一些實施例,在複合載體上形成封裝以及複合載體剝離的中間階段的橫截面圖。除非另有指定,否則此種實施例中的組件的材料及形成製程與第1A圖、第1B圖及第2圖至第7圖所示的前述實施例中的類似組件使用類似的標記表示。因此,可在前述實施例的論述中找到關於第8圖至第16圖中所示的組件的形成製程及材料的細節。
參考第8圖,提供複合載體32。複合載體32的結構、形成製程及材料已經參考第1A圖及第1B圖進行論 述,在此不再贅述。
參考第9圖,第一層的封裝組件80經由熔融接合而接合至複合載體32。根據一些實施例,一個封裝組件80接合至複合載體32。相應地,封裝組件80可為未鋸切的裝置晶圓、未鋸切的重構晶圓(具有離散的裝置晶粒封裝)等。根據替代的實施例,複數個封裝組件80接合至複合載體32。複數個封裝組件80可為彼此實體分離的離散封裝組件。根據一些實施例,封裝組件80選自裝置晶粒、具有封裝裝置晶粒的封裝、包括複數個積體電路(或裝置晶粒)整合為系統的系統單晶片(System-on-Chip,SoC)晶粒等,或其組合。封裝組件80中的裝置晶粒可為或可包含邏輯晶粒、記憶體晶粒、輸入輸出晶粒、整合式被動裝置(Integrated Passive Device,IPD)等,或其組合。舉例而言,封裝組件80中的邏輯裝置晶粒可為中央處理單元(Central Processing Unit,CPU)晶粒、圖形處理單元(Graphic Processing Unit,GPU)晶粒、行動應用晶粒、微控制單元(Micro Control Unit,MCU)晶粒、基頻(BaseBand,BB)晶粒、應用處理器(Application Processor,AP)晶粒等。封裝組件80中的記憶體晶粒可包括靜態隨機存取記憶體(Static Random Access Memory,SRAM)晶粒、動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)晶粒等。封裝組件80中的裝置晶粒可包括半導體基板及互連結構。
根據一些實施例,封裝組件80可包括基板82、在基板82的表面處的積體電路裝置84及穿透基板82的通孔86。基板82可為諸如矽基板的半導體基板。積體電路裝置84可包括主動裝置、被動裝置等。互連結構88在封裝組件80的正面上,且包括電耦合至通孔86及積體電路裝置84的金屬線及通孔。通孔86可具有自後表面突出的頂部(圖式的頂表面),且頂部在介電層90中。接合襯墊92電耦合至通孔86,且在介電層94中。
根據一些實施例,封裝組件80與複合載體32的接合係藉由熔融接合,其中接合層30接合至封裝組件80中的表面介電層98,例如形成Si-O-Si接合。
第10圖說明沈積間隙填充材料(區域)102(當離散的封裝組件80接合時)以封裝封裝組件80。根據封裝組件80在未鋸切的晶圓中的一些實施例,可跳過間隙填充製程。根據一些實施例,間隙填充區域102由無機材料形成或包含無機材料。舉例而言,間隙填充區域102的形成可包括沈積介電襯墊(諸如氮化矽層)及在介電襯墊上沈積介電材料(諸如氧化矽)。根據替代的實施例,間隙填充區域102由模製化合物、環氧樹脂、樹脂等形成。進行諸如CMP製程或機械研磨製程的平坦化製程以使封裝組件80的背面(圖式的頂表面)與間隙填充區域102的頂表面齊平。本文中,封裝組件80及間隙填充區域102統稱為重構晶圓104。當在重構晶圓104的頂視圖中觀察時,間隙填充區域102環繞對應的封裝組件80。
第11圖說明將第2層的封裝組件106接合至重構晶圓104。雖然示例圖示為包括兩個封裝組件106,但複數個封裝組件106也可接合,且每個接合至重構晶圓104中的封裝組件80的其中一個。封裝組件106至重構晶圓104的接合可藉由異質接合達成,形成金屬至金屬直接接合及介電質至介電質接合(形成Si-O-Si鍵)。根據一些實施例,封裝組件106包括裝置晶粒、封裝等。
第11圖進一步說明封裝組件106在間隙填充區域108中的間隙填充。間隙填充區域108的形成方法及材料可自間隙填充區域102的優選方法及優選材料中選擇,在此不再贅述。本文中,封裝組件80及封裝組件106以及間隙填充區域102及封裝組件106統稱為重構晶圓110。
第12圖說明複合載體32自重構晶圓110剝離。剝離可經由雷射束68進行,雷射束68照射至複合載體32上。雷射束68穿透基底載體20及層22以到達吸收層24,吸收層24被雷射束68剝離。剝離製程可與參考前述實施例所論述的基本上相同,且在此不再重複。第13圖說明移除基底載體20所得的結構。第14圖說明移除襯墊層26及反射層28之後的結構。接合層30可移除(連同封裝組件80中的表面接合層,如第15圖所示)。根據替代的實施例,接合層30可留在最終結構中,取決於材料。根據其他替代實施例,可在拋光製程中移除接合層30及表面介電層98中的一些表面層,且所得層作為實例如第15圖所 示。
第15圖說明襯墊開口製程,在表面介電層98中形成開口(由電性連接112佔據)。根據一些實施例,開口係經由微影製程形成,且表面介電層98經蝕刻以形成開口,其中封裝組件80中的金屬襯墊97曝露於開口。
第15圖亦說明電性連接112的形成。根據一些實施例,電性連接112包含焊接區域,焊接區域可藉由將焊球置放至開口中且接著焊球進行回焊以形成焊接區域。根據替代的實施例,電性連接112包含金屬柱,金屬柱可經由電鍍形成。第15圖中所示的結構稱為重構晶圓116。可進行切割製程以沿著劃線118鋸切重構晶圓116,且形成彼此相同的離散的封裝116'。
第16圖說明封裝116'與封裝組件120接合以形成封裝124。封裝組件120可為封裝基板、中介層、封裝、印刷電路板等。底部填充物122分配在封裝116'與封裝組件120之間。
本揭露的實施例具有一些有利特徵。藉由使用雷射剝離製程,使用熔融接合而接合的永久接合的基底載體可在不損壞的情況下剝離。基底載體可重複使用。成本得以降低。由於雷射剝離製程比使用CMP移除載體更快,因此提高產量。由於剝離界面僅限於吸收層,因此均勻性亦得到改良。
根據本揭露的一些實施例,一種形成半導體結構之方法包含:接合封裝組件至複合載體,其中複合載體包含: 基底載體;以及吸收層,其中吸收層位於基底載體與封裝組件之間;照射雷射束至複合載體上,其中雷射束穿透基底載體以剝離吸收層;以及分離基底載體與封裝組件。在一實施例中,複合載體進一步包含位於吸收層與封裝組件之間的反射層,其中反射層將雷射束反射回至吸收層。在一實施例中,吸收層包含金屬。在一實施例中,吸收層包含氮化鈦。在一實施例中,吸收層包含氮化鈦/鈦/氮化鈦複合層。在一實施例中,雷射束具有在約1,800nm與約2,200nm之間範圍的波長。在一實施例中,基底載體包含第一矽基板,且封裝組件包含第二矽基板。在一實施例中,形成半導體結構之方法進一步包含:封裝封裝組件在間隙填充材料中,其中封裝組件包含第一裝置晶粒;接合第二裝置晶粒至第一裝置晶粒,其中在接合第二裝置晶粒之後照射雷射束;以及在分離基底載體與封裝組件之後,進行切割製程以形成封裝,其中第一裝置晶粒與第二裝置晶粒位於封裝內。在一實施例中,接合封裝組件至複合載體包含熔融接合。
根據本揭露的一些實施例,一種半導體結構包含:複合載體,包含:矽基板;透明層;吸收層在透明層上,其中吸收層包含鈦;以及接合層在吸收層上,其中透明層、吸收層及接合層中的每一者的整體為平面層。在一實施例中,透明層包含氧化矽,以及吸收層包含金屬。在一實施例中,吸收層包含鈦。在一實施例中,吸收層包含氮化鈦。在一實施例中,吸收層包含複合層,包含:第一氮化鈦層; 鈦層在第一氮化鈦層上;以及第二氮化鈦層在鈦層上。在一實施例中,半導體結構進一步包含:襯墊層在吸收層上;以及反射層在襯墊層上,其中襯墊層及反射層位於接合層與吸收層之間。在一實施例中,半導體結構進一步包含:裝置晶粒接合至複合載體,其中裝置晶粒包含經由熔融接合而接合至接合層的額外接合層。
根據本揭露的一些實施例,一種半導體結構包含:基底載體,其中基底載體的整體由均質材料形成,且其中基底載體對於雷射束為透明的;含金屬吸收層在基底載體上,其中含金屬吸收層用以吸收雷射束;含金屬反射層在含金屬吸收層上,其中含金屬反射層用以反射雷射束;以及接合層在含金屬反射層上。在一實施例中,含金屬吸收層包含第一氮化鈦層。在一實施例中,含金屬吸收層包含鈦層及第二氮化鈦層,其中鈦層位於第一氮化鈦層與第二氮化鈦層之間且與第一氮化鈦層及第二氮化鈦層實體接觸。在一實施例中,含金屬反射層包含鋁、銀或金。
前文概述了若干實施例的特徵,使得本領域的通常知識者可更佳地理解本揭露的各種態樣。本領域的通常知識者應理解,其可容易地將本揭露用作設計或修改其他製程及結構的基礎,以實現與本文介紹的實施例相同的目的及/或達成相同的優點。本領域的通常知識者亦應認識到,此類等效結構不脫離本揭露的精神及範圍,且在不背離本揭露的精神及範圍的情況下,可對其進行各種改變、替換及更改。
20:基底載體
22:層
24:吸收層
26:襯墊層
28:反射層
30:接合層
34:接合層
36:基板
38:通孔
40:積體電路裝置
42:互連結構
46:接觸插塞
48:介電層
56:表面介電層
60:晶圓
62:載體
64:基底載體
66:接合層
67:複合晶圓
68:雷射束

Claims (10)

  1. 一種形成半導體結構之方法,包含:接合一封裝組件至一複合載體,其中該複合載體包含:一基底載體;以及一吸收層,其中該吸收層位於該基底載體與該封裝組件之間,該吸收層包含一氮化鈦/鈦/氮化鈦複合層;照射一雷射束至該複合載體上,其中該雷射束穿透該基底載體以剝離該吸收層;以及分離該基底載體與該封裝組件。
  2. 如請求項1所述之方法,其中該複合載體進一步包含位於該吸收層與該封裝組件之間的一反射層,其中該反射層將該雷射束反射回至該吸收層。
  3. 如請求項1所述之方法,其中接合該封裝組件至該複合載體包含熔融接合。
  4. 如請求項1所述之方法,進一步包含:封裝該封裝組件在一間隙填充材料中,其中該封裝組件包含一第一裝置晶粒;接合一第二裝置晶粒至該第一裝置晶粒,其中在接合該第二裝置晶粒之後照射該雷射束;以及在分離該基底載體與該封裝組件之後,進行一切割製程以形成一封裝,其中該第一裝置晶粒與該第二裝置晶粒位 於該封裝內。
  5. 一種半導體結構,包含:一複合載體,包含:一矽基板;一透明層;一吸收層在該透明層上,其中該吸收層包含一氮化鈦/鈦/氮化鈦複合層;以及一接合層在該吸收層上,其中該透明層、該吸收層及該接合層中的每一者的一整體為一平面層。
  6. 如請求項5所述之半導體結構,進一步包含:一襯墊層在該吸收層上;以及一反射層在該襯墊層上,其中該襯墊層及該反射層位於該接合層與該吸收層之間。
  7. 如請求項5所述之半導體結構,進一步包含:一裝置晶粒接合至該複合載體,其中該裝置晶粒包含經由熔融接合而接合至該接合層的一額外接合層。
  8. 一種半導體結構,包含:一基底載體,其中該基底載體的一整體由一均質材料形成,且其中該基底載體對於該雷射束為透明的;一含金屬吸收層在該基底載體上,其中該含金屬吸收層 用以吸收該雷射束,該含金屬吸收層包含一第一氮化鈦層、一鈦層及一第二氮化鈦層,其中該鈦層位於該第一氮化鈦層與該第二氮化鈦層之間且與該第一氮化鈦層及該第二氮化鈦層實體接觸;一含金屬反射層在該含金屬吸收層上,其中該含金屬反射層用以反射該雷射束;以及一接合層在該含金屬反射層上。
  9. 如請求項8所述之半導體結構,其中該含金屬反射層包含鋁、銀或金。
  10. 如請求項8所述之半導體結構,更包含一透明層,在該含金屬吸收層與該基底載體之間,該透明層包含氧化矽。
TW111107403A 2021-06-17 2022-03-01 半導體結構及其形成方法 TWI808663B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163211723P 2021-06-17 2021-06-17
US63/211,723 2021-06-17
US17/479,467 2021-09-20
US17/479,467 US11908708B2 (en) 2021-06-17 2021-09-20 Laser de-bonding carriers and composite carriers thereof

Publications (2)

Publication Number Publication Date
TW202301595A TW202301595A (zh) 2023-01-01
TWI808663B true TWI808663B (zh) 2023-07-11

Family

ID=83758330

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111107403A TWI808663B (zh) 2021-06-17 2022-03-01 半導體結構及其形成方法

Country Status (5)

Country Link
US (3) US11908708B2 (zh)
KR (1) KR102700870B1 (zh)
CN (1) CN115274531A (zh)
DE (1) DE102022100806A1 (zh)
TW (1) TWI808663B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11908708B2 (en) * 2021-06-17 2024-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Laser de-bonding carriers and composite carriers thereof
FR3143188B1 (fr) * 2022-12-12 2026-02-06 Aledia Procédé et structure de transfert d’un dispositif semiconducteur
TWI863094B (zh) * 2023-01-17 2024-11-21 何崇文 封裝載板及其製作方法與晶片封裝結構
US20240282761A1 (en) * 2023-02-22 2024-08-22 Taiwan Semiconductor Manufacturing Company, Ltd. Carrier structure and methods of forming the same
WO2025034222A1 (en) * 2023-08-10 2025-02-13 Tokyo Electron Limited Release layer for ir laser lift-off process
FR3155625A1 (fr) * 2023-11-20 2025-05-23 Soitec Support muni d’un miroir de bragg, prevu pour le transfert d’une couche par separation laser
WO2025230922A1 (en) * 2024-04-28 2025-11-06 Peiching Ling Integrated circuit devices and manufacturing methods thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW360901B (en) * 1996-08-27 1999-06-11 Seiko Epson Corp Method of peeling thin-film device, method of transferring thin-film device, thin-film device thereby, thin-film IC circuit device, and liquid crystal display device
TW365701B (en) * 1997-06-23 1999-08-01 Samsung Electronics Co Ltd Integrated circuits having fusible metallic fuse links and manufacturing process of the same
TW201936411A (zh) * 2017-12-01 2019-09-16 日商日立化成股份有限公司 半導體裝置的製造方法、暫時固定材用硬化性樹脂組成物、暫時固定材用膜及暫時固定材用積層膜

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5089438A (en) * 1991-04-26 1992-02-18 At&T Bell Laboratories Method of making an article comprising a TiNx layer
EP0858110B1 (en) * 1996-08-27 2006-12-13 Seiko Epson Corporation Separating method, method for transferring thin film device, and liquid crystal display device manufactured by using the transferring method
US6165855A (en) * 1998-12-04 2000-12-26 Advanced Micro Devices, Inc. Antireflective coating used in the fabrication of microcircuit structures in 0.18 micron and smaller technologies
US6423565B1 (en) * 2000-05-30 2002-07-23 Kurt L. Barth Apparatus and processes for the massproduction of photovotaic modules
US20070190711A1 (en) * 2006-02-10 2007-08-16 Luo Tien Y Semiconductor device and method for incorporating a halogen in a dielectric
KR101445333B1 (ko) * 2008-08-29 2014-10-01 삼성전자주식회사 가변저항 메모리 장치의 형성방법
JP5629898B2 (ja) * 2010-09-13 2014-11-26 トーカロ株式会社 耐プラズマエロージョン性に優れるサーメット皮膜の形成方法とサーメット皮膜被覆部材
TWI497133B (zh) * 2012-07-02 2015-08-21 Panasonic Corp 光波導及光波導製作用乾式薄膜
CN107611075A (zh) * 2017-09-04 2018-01-19 华进半导体封装先导技术研发中心有限公司 一种临时键合结构及临时键合方法
US11056347B2 (en) * 2019-05-28 2021-07-06 Tokyo Electron Limited Method for dry etching compound materials
US11908708B2 (en) * 2021-06-17 2024-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Laser de-bonding carriers and composite carriers thereof

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW360901B (en) * 1996-08-27 1999-06-11 Seiko Epson Corp Method of peeling thin-film device, method of transferring thin-film device, thin-film device thereby, thin-film IC circuit device, and liquid crystal display device
TW365701B (en) * 1997-06-23 1999-08-01 Samsung Electronics Co Ltd Integrated circuits having fusible metallic fuse links and manufacturing process of the same
TW201936411A (zh) * 2017-12-01 2019-09-16 日商日立化成股份有限公司 半導體裝置的製造方法、暫時固定材用硬化性樹脂組成物、暫時固定材用膜及暫時固定材用積層膜

Also Published As

Publication number Publication date
KR102700870B1 (ko) 2024-08-29
CN115274531A (zh) 2022-11-01
US11908708B2 (en) 2024-02-20
US20220406621A1 (en) 2022-12-22
KR20220168964A (ko) 2022-12-26
US20250293052A1 (en) 2025-09-18
TW202301595A (zh) 2023-01-01
US20240153786A1 (en) 2024-05-09
DE102022100806A1 (de) 2022-12-22
US12347696B2 (en) 2025-07-01

Similar Documents

Publication Publication Date Title
TWI808663B (zh) 半導體結構及其形成方法
US12412882B2 (en) Buffer design for package integration
US11031354B2 (en) Mixing organic materials into hybrid packages
CN113809018B (zh) 集成电路器件及其形成方法
KR101074762B1 (ko) 낮은 유전상수의 유전체 라이너를 갖는 관통 실리콘 비아
US20230420330A1 (en) Semiconductor Packages and Methods of Forming the Same
KR102538818B1 (ko) 반도체 패키지 및 이를 형성하는 방법
US12489016B2 (en) Integrated circuit packages and methods of forming the same
TWI856536B (zh) 積體電路封裝及其製造方法
US20240379517A1 (en) Wafer bonding incorporating thermal conductive paths
TWI809823B (zh) 半導體元件的製作方法
KR102912907B1 (ko) 열 방산 구조물 및 뒤틀림 제어를 갖는 3dic
TWI896000B (zh) 半導體結構及其形成方法
TWI889095B (zh) 積體電路封裝中的表面處理及方法
US20230395517A1 (en) 3D Stacking Architecture Through TSV and Methods Forming Same
CN119517759A (zh) 半导体装置的制造方法
CN117276191A (zh) 封装件及其形成方法