[go: up one dir, main page]

TWI893531B - 雙系統伺服器 - Google Patents

雙系統伺服器

Info

Publication number
TWI893531B
TWI893531B TW112144418A TW112144418A TWI893531B TW I893531 B TWI893531 B TW I893531B TW 112144418 A TW112144418 A TW 112144418A TW 112144418 A TW112144418 A TW 112144418A TW I893531 B TWI893531 B TW I893531B
Authority
TW
Taiwan
Prior art keywords
connector
interface
management controller
dual
baseboard management
Prior art date
Application number
TW112144418A
Other languages
English (en)
Other versions
TW202522211A (zh
Inventor
黃麗紅
王穆新
林宏州
陳俞帆
Original Assignee
英業達股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英業達股份有限公司 filed Critical 英業達股份有限公司
Priority to TW112144418A priority Critical patent/TWI893531B/zh
Publication of TW202522211A publication Critical patent/TW202522211A/zh
Application granted granted Critical
Publication of TWI893531B publication Critical patent/TWI893531B/zh

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

一種雙系統伺服器,包括:中央處理器、第一基板管理控制器、第二基板管理控制器以及複雜可程式邏輯裝置。第一基板管理控制器經由第一快捷週邊組件互連介面連接於中央處理器。第二基板管理控制器經由第二快捷週邊組件互連介面連接於中央處理器。複雜可程式邏輯裝置經由第一積體電路之間介面連接於第一基板管理控制器,及經由第二積體電路之間介面連接於第二基板管理控制器。

Description

雙系統伺服器
本發明係關於一種雙系統伺服器。
目前大多伺服器都是採用雙基座(socket),且兩個基座之間以超通道互連(ultra path interconnect,UPI)連接。然而,此架構的成本較高,且容易因其中一個基座損壞而導致整體系統無法正常運行。
鑒於上述,本發明提供一種解決上述問題的雙系統伺服器。
依據本發明一實施例的雙系統伺服器,包含:中央處理器、第一基板管理控制器、第二基板管理控制器以及複雜可程式邏輯裝置。第一基板管理控制器經由第一快捷週邊組件互連介面連接於中央處理器。第二基板管理控制器經由第二快捷週邊組件互連介面連接於中央處理器。複雜可程式邏輯裝置經由第一積體電路之間介面連接於第一基板管理控制器,及經由第二積體電路之間介面連接於第二基板管理控制器。
綜上所述,依據本發明一或多個實施例的雙系統伺服器,可以實現在一個主板上有兩個單路伺服器的架構,且可同時兼容雙系統的功能,進而降低伺服器的成本。
以上之關於本揭露內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者了解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。以下之實施例係進一步詳細說明本發明之觀點,但非以任何觀點限制本發明之範疇。
請參考圖1,其中圖1係依據本發明第一實施例所繪示的雙系統伺服器的方塊圖。如圖1所示,雙系統伺服器1包括中央處理器10、第一基板管理控制器11、第二基板管理控制器12以及複雜可程式邏輯裝置13。
第一基板管理控制器11經由第一快捷週邊組件互連介面101連接於中央處理器10。第二基板管理控制器12經由第二快捷週邊組件互連介面102連接於中央處理器10。複雜可程式邏輯裝置13經由第一積體電路之間介面103連接於第一基板管理控制器11,及經由第二積體電路之間介面104連接於第二基板管理控制器12。
第一基板管理控制器11及第二基板管理控制器12較佳為相同型號的基板管理控制器。在圖1的架構中,第一基板管理控制器11及第二基板管理控制器12可各自讀取中央處理器10。透過圖1的架構,可以實現在一個主板上有兩個單路伺服器的架構,且可同時兼容雙系統的功能,進而降低伺服器的成本。
複雜可程式邏輯裝置13更連接於風扇控制器A1。複雜可程式邏輯裝置13可包括多個暫存器(register),用於儲存風扇的脈衝寬度調變值。複雜可程式邏輯裝置13可根據暫存器的脈衝寬度調變值判斷風扇的最高轉速。此外,複雜可程式邏輯裝置13可在讀取不到第一積體電路之間介面103及第二積體電路之間介面104中的任一者時,以安全轉速控制風扇。換言之,複雜可程式邏輯裝置13可檢測第一積體電路之間介面103及第二積體電路之間介面104,當複雜可程式邏輯裝置13檢測不到第一積體電路之間介面103及第二積體電路之間介面104中的任一者時,可能表示對應的基板管理控制器掛失。因此,複雜可程式邏輯裝置13可輸出安全轉速至風扇控制器A1,以控制風扇以安全轉速運作。據此,可以確保系統風扇正常運行,不會因為異常狀況(例如,溫度過高)導致假當機(hang)的情況。
請接著參考圖2,其中圖2係依據本發明第二實施例所繪示的雙系統伺服器的方塊圖。如圖2所示,雙系統伺服器2包括中央處理器20、第一基板管理控制器21、第二基板管理控制器22、複雜可程式邏輯裝置23以及解多工晶片24。
第一基板管理控制器21經由第一快捷週邊組件互連介面201連接於中央處理器20。第二基板管理控制器22經由第二快捷週邊組件互連介面202連接於中央處理器20。複雜可程式邏輯裝置23經由第一積體電路之間介面203連接於第一基板管理控制器21,及經由第二積體電路之間介面204連接於第二基板管理控制器22。解多工器24可連接於第一基板管理控制器21、第二基板管理控制器22及複雜可程式邏輯裝置23。
雙系統伺服器2的中央處理器20、第一基板管理控制器21、第二基板管理控制器22及複雜可程式邏輯裝置23分別與圖1的雙系統伺服器1的中央處理器10、第一基板管理控制器11、第二基板管理控制器12及複雜可程式邏輯裝置13,故不於此贅述。
解多工器24用於允許第一積體電路之間介面203及第二積體電路之間介面204中的一者的通訊,及停止另一者的通訊。換言之,以第一積體電路之間介面203為被允許通訊的介面為例,解多工器24可作為仲裁元件,用於允許第一積體電路之間介面203通訊,及控制第二積體電路之間介面204在第一積體電路之間介面203進行通訊的期間不進行通訊。舉例而言,解多工器24的型號可為PCA9641。
請接著參考圖3,其中圖3係依據本發明第三實施例所繪示的雙系統伺服器的方塊圖。如圖3所示,雙系統伺服器3包括中央處理器30、第一基板管理控制器31、第二基板管理控制器32、複雜可程式邏輯裝置33、薄型連接器34、訊號連接器35、第一M.2連接器36及第二M.2連接器37以及溫度感測器38。
第一基板管理控制器31經由第一快捷週邊組件互連介面301連接於中央處理器30。第二基板管理控制器32經由第二快捷週邊組件互連介面302連接於中央處理器30。複雜可程式邏輯裝置33經由第一積體電路之間介面303連接於第一基板管理控制器31,及經由第二積體電路之間介面304連接於第二基板管理控制器32。
雙系統伺服器3的中央處理器30、第一基板管理控制器31、第二基板管理控制器32及複雜可程式邏輯裝置33分別與圖1的雙系統伺服器1的中央處理器10、第一基板管理控制器11、第二基板管理控制器12及複雜可程式邏輯裝置13,故不於此贅述。
如圖3所示,雙系統伺服器3更包括主板300A,中央處理器30、第一基板管理控制器31、第二基板管理控制器32、複雜可程式邏輯裝置33、薄型連接器34以及訊號連接器35可共同設置於主板300A上。薄型連接器34可為J3連接器,訊號連接器35可為J4連接器,且可為主板300A上的旁帶(sideband)連接器。並且,雙系統伺服器3更包括M.2背板300B,以及設置於M.2背板300B上的第一M.2連接器36及第二M.2連接器37。
M.2背板300B連接於主板300A。薄型連接器34連接於第一M.2連接器36及第二M.2連接器37。訊號連接器35連接於第一M.2連接器36及第二M.2連接器37。舉例而言,薄型連接器34及訊號連接器35可分別透過Y型連接線連接於第一M.2連接器36及第二M.2連接器37。第一M.2連接器36及第二M.2連接器37可分別連接M.2硬碟,其中M.2硬碟可用於儲存開機系統。並且,第一M.2連接器36及第二M.2連接器37可支援第五代快捷週邊組件互連標準,且可各自有四個插槽。
換言之,主板300A上的元件(例如,第一基板管理控制器31及第二基板管理控制器32)產生的訊號可透過薄型連接器34及訊號連接器35輸出至第一M.2連接器36及第二M.2連接器37,以控制第一M.2連接器36及第二M.2連接器37各自連接的M.2硬碟(例如,控制上電)。具體而言,薄型連接器34可分別向第一M.2連接器36以及第二M.2連接器37傳輸快捷週邊組件互連訊號、待機電壓(例如,3.3伏特)、偵測是否存在M.2硬碟的偵測訊號及時脈訊號等。透過上述架構,即使其中一個M.2連接器出現問題時,另一個M.2連接器仍可正常運作。
雙系統伺服器3的溫度感測器38設置於M.2背板300B上且連接於訊號連接器35。溫度感測器38可用於感測M.2背板300B對應的溫度。舉例而言,溫度感測器38可用於感測第一M.2連接器36、第二M.2連接器37及/或第一M.2連接器36及第二M.2連接器37各自連接的M.2硬碟的溫度。並且,溫度感測器38的感測結果可經由訊號連接器35傳輸至第一基板管理控制器31及第二基板管理控制器32。
此外,主板300A上可更設置現場可更換單元(field replacement unit,FRU),連接於M.2背板300B。現場可更換單元可將M.2背板300B的資訊(例如,M.2背板300B的序列號等)傳輸至主板300A。
請接著參考圖4,其中圖4係依據本發明第四實施例所繪示的雙系統伺服器的方塊圖。如圖4所示,雙系統伺服器4包括中央處理器40、第一基板管理控制器41、第二基板管理控制器42、複雜可程式邏輯裝置43、薄型連接器44、第一網口連接器45以及第二網口連接器46。
第一基板管理控制器41經由第一快捷週邊組件互連介面401連接於中央處理器40。第二基板管理控制器42經由第二快捷週邊組件互連介面402連接於中央處理器40。複雜可程式邏輯裝置43經由第一積體電路之間介面403連接於第一基板管理控制器41,及經由第二積體電路之間介面404連接於第二基板管理控制器42。
雙系統伺服器4的中央處理器40、第一基板管理控制器41、第二基板管理控制器42及複雜可程式邏輯裝置43分別與圖1的雙系統伺服器1的中央處理器10、第一基板管理控制器11、第二基板管理控制器12及複雜可程式邏輯裝置13,故不於此贅述。
第一基板管理控制器41及第二基板管理控制器42可共同連接於薄型連接器44,其中薄型連接器44例如為J1連接器。薄型連接器44更分別連接於第一網口連接器45及第二網口連接器46。第一網口連接器45及第二網口連接器46可為J2的雙網口連接器。第一網口連接器45及第二網口連接器46可分別為RJ45網口連接器。
第一網口連接器45及第二網口連接器46可輸出各自的網口速率至薄型連接器44,網口速率可經由薄型連接器44被傳輸至第一基板管理控制器41及第二基板管理控制器42。舉例而言,薄型連接器44可將網口速率傳輸至如上述的現場可更換單元,及由現場可更換單元將網口速率傳輸至第一基板管理控制器41及第二基板管理控制器42。
此外,薄型連接器44更連接於第三網口連接器。第三網口連接器可為J2的單網口連接器。第三網口連接器可為RJ45網口連接器。另外,薄型連接器44可與第一網口連接器45、第二網口連接器46及第三網口連接器分別執行雙向溝通,例如傳輸媒體相依介面(medium dependent interface,MDI)訊號。透過上述架構,可以兼容單節點及雙節點的網口功能,有效降低雙系統伺服器的設計成本。
請接著參考圖5,其中圖5係依據本發明第五實施例所繪示的雙系統伺服器的方塊圖。如圖5所示,雙系統伺服器5包括中央處理器50、第一基板管理控制器51、第二基板管理控制器52、複雜可程式邏輯裝置53、第一連接器54、第二連接器55、第三連接器56、第四連接器57、溫度感測器58以及現場可更換單元59。
第一基板管理控制器51經由第一快捷週邊組件互連介面501連接於中央處理器50。第二基板管理控制器52經由第二快捷週邊組件互連介面502連接於中央處理器50。複雜可程式邏輯裝置53經由第一積體電路之間介面503連接於第一基板管理控制器51,及經由第二積體電路之間介面504連接於第二基板管理控制器52。
雙系統伺服器5的中央處理器50、第一基板管理控制器51、第二基板管理控制器52及複雜可程式邏輯裝置53分別與圖1的雙系統伺服器1的中央處理器10、第一基板管理控制器11、第二基板管理控制器12及複雜可程式邏輯裝置13,故不於此贅述。
如圖5所示,雙系統伺服器5更包括主板500A及耳板500B。中央處理器50、第一基板管理控制器51、第二基板管理控制器52、複雜可程式邏輯裝置53、第一連接器54以及第二連接器55可共同設置於主板500A上。第一連接器54到第四連接器57可共同設置於耳板500B上,且可以板上纜線(cable on board)的方式焊接於耳板500B上。第一連接器54連接於第二連接器55、溫度感測器58及現場可更換單元59,第二連接器55連接於第三連接器56及顯示器A2,及第三連接器56連接於第四連接器57。此外,現場可更換單元59更連接於第一基板管理控制器51及第二基板管理控制器52。透過將第一連接器54到第四連接器57可共同設置於耳板500B上架構,可以使連接器共用一個耳板,進而降低雙系統伺服器的成本。
第一連接器54到第四連接器57可分別為J1連接器、J2連接器、J7連接器及J5連接器,舉例而言,第一連接器54可為MP連接器,第二連接器55可為顯示埠,第三連接器56可為薄型連接器,第四連接器57可為C型(type C)的通用序列匯流排連接器,且第四連接器57的數量可為一個或兩個。
第一連接器54可與第二連接器55之間進行雙向溝通,例如互相傳遞視訊圖形陣列(video graphic array,VGA)訊號。此外,第一連接器54可更與第二連接器55進行改善積體電路之間介面偵錯(debug)。第三連接器56可輸出溝通訊號至第二連接器55。第三連接器56可更連接於多個發光二極體,分別用於發出電力狀態、使用者識別碼(user identifier,UID)及訊號狀態等的顏色的光。第四連接器57可與第三連接器56進行通用序列匯流排的雙向溝通。
溫度感測器58可用於感測耳板500B的進風口的溫度,且可經由第一連接器54及現場可更換單元59將感測到的溫度輸出至第一基板管理控制器51及第二基板管理控制器52。
請接著參考圖6,其中圖6係依據本發明第六實施例所繪示的雙系統伺服器的方塊圖。如圖6所示,雙系統伺服器6包括中央處理器60、第一基板管理控制器61、第二基板管理控制器62、複雜可程式邏輯裝置63、第一長硬碟64、第二長硬碟65以及短硬碟66。
第一基板管理控制器61經由第一快捷週邊組件互連介面601連接於中央處理器60。第二基板管理控制器62經由第二快捷週邊組件互連介面602連接於中央處理器60。複雜可程式邏輯裝置63經由第一積體電路之間介面603連接於第一基板管理控制器61,及經由第二積體電路之間介面604連接於第二基板管理控制器62。
雙系統伺服器6的中央處理器60、第一基板管理控制器61、第二基板管理控制器62及複雜可程式邏輯裝置63分別與圖1的雙系統伺服器1的中央處理器10、第一基板管理控制器11、第二基板管理控制器12及複雜可程式邏輯裝置13,故不於此贅述。
如圖6所示,雙系統伺服器6更包括主板600A及背板600B。中央處理器60、第一基板管理控制器61、第二基板管理控制器62及複雜可程式邏輯裝置63可共同設置於主板600A上。第一長硬碟64、第二長硬碟65及短硬碟66可分別連接於背板600B。具體而言,第一長硬碟64可經第一快捷週邊組件互連介面連接於背板600B;第二長硬碟65可經第二快捷週邊組件互連介面連接於背板600B;以及短硬碟66可經第三快捷週邊組件互連介面連接於背板600B。進一步而言,背板600B可包括三個迷你冷邊輸入輸出(mini cool edge input/output,MCIO)連接器,分別連接第一長硬碟64、第二長硬碟65及短硬碟66。
此外,第一快捷週邊組件互連介面及第二快捷週邊組件互連介面各自對應八個插槽,第三快捷週邊組件互連介面可對應四個插槽。換言之,第一長硬碟64及第二長硬碟65各自透過為快捷週邊組件互連介面的八個插槽連接於背板600B,短硬碟66透過為快捷週邊組件互連介面的四個插槽連接於背板600B。
第一快捷週邊組件互連介面、第二快捷週邊組件互連介面及第三快捷週邊組件互連介面符合企業與資料中心固態硬碟外觀規格(enterprise and data center standard form factor,EDSFF)。第一長硬碟64、第二長硬碟65及短硬碟66可為企業與資料中心固態硬碟外觀規格硬碟。例如,第一長硬碟64及第二長硬碟65可為E3長硬碟,短硬碟66可為E3短硬碟。
透過上述以一個板子兼容長硬碟及短硬碟的配置,可有效降低雙系統伺服器的成本,及提高資源的利用率。
另需說明的是,依據本發明的雙系統伺服器更可為第一實施例到第六實施例中的多者的組合。
綜上所述,依據本發明一或多個實施例的雙系統伺服器,可以實現在一個主板上有兩個單路伺服器的架構,且可同時兼容雙系統的功能,進而降低伺服器的成本,且可以確保系統風扇正常運行,不會因為異常狀況導致假當機(hang)的情況。透過多個網口連接器的架構,可以兼容單節點及雙節點的網口功能,有效降低雙系統伺服器的設計成本。透過將多個連接器可共同設置於耳板上架構,可以使連接器共用一個耳板,進而降低雙系統伺服器的成本。並且,透過以一個板子兼容長硬碟及短硬碟的配置,可有效降低雙系統伺服器的成本,及提高資源的利用率。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
1,2,3,4,5,6:雙系統伺服器 10,20,30,40,50,60:中央處理器 11,21,31,41,51,61:第一基板管理控制器 12,22,32,42,52,62:第二基板管理控制器 13,23,33,43,53,63:複雜可程式邏輯裝置 101,201,301,401,501,601:第一快捷週邊組件互連介面 102,202,302,402,502,602:第二快捷週邊組件互連介面 103,203,303,403,503,603:第一積體電路之間介面 104,204,304,404,504,604:第二積體電路之間介面 24:解多工晶片 34,44:薄型連接器 35:訊號連接器 36:第一M.2連接器 37:第二M.2連接器 38,58:溫度感測器 45:第一網口連接器 46:第二網口連接器 54:第一連接器 55:第二連接器 56:第三連接器 57:第四連接器 59:現場可更換單元 64:第一長硬碟 65:第二長硬碟 66:短硬碟 300A,500A,600A:主板 300B,600B:背板 500B:耳板 A1:風扇控制器 A2:顯示器
圖1係依據本發明第一實施例所繪示的雙系統伺服器的方塊圖。 圖2係依據本發明第二實施例所繪示的雙系統伺服器的方塊圖。 圖3係依據本發明第三實施例所繪示的雙系統伺服器的方塊圖。 圖4係依據本發明第四實施例所繪示的雙系統伺服器的方塊圖。 圖5係依據本發明第五實施例所繪示的雙系統伺服器的方塊圖。 圖6係依據本發明第六實施例所繪示的雙系統伺服器的方塊圖。
1:雙系統伺服器
10:中央處理器
11:第一基板管理控制器
12:第二基板管理控制器
13:複雜可程式邏輯裝置
101:第一快捷週邊組件互連介面
102:第二快捷週邊組件互連介面
103:第一積體電路之間介面
104:第二積體電路之間介面
A1:風扇控制器

Claims (10)

  1. 一種雙系統伺服器,包含: 一中央處理器;一第一基板管理控制器,經由一第一快捷週邊組件互連介面連接於該中央處理器;一第二基板管理控制器,經由一第二快捷週邊組件互連介面連接於該中央處理器;以及一複雜可程式邏輯裝置,經由一第一積體電路之間介面連接於該第一基板管理控制器,及經由一第二積體電路之間介面連接於該第二基板管理控制器。
  2. 如請求項1所述的雙系統伺服器,其中該複雜可程式邏輯裝置用於在讀取不到該第一積體電路之間介面及該第二積體電路之間介面中的任一者時,以一安全轉速控制風扇。
  3. 如請求項1所述的雙系統伺服器,更包含: 一解多工晶片,連接於該第一基板管理控制器、該第二基板管理控制器及該複雜可程式邏輯裝置,該解多工晶片用於允許該第一積體電路之間介面及該第二積體電路之間介面中的一者的通訊,及停止另一者的通訊。
  4. 如請求項1所述的雙系統伺服器,更包含: 一主板,其中該中央處理器、該第一基板管理控制器、該第二基板管理控制器及該複雜可程式邏輯裝置係設置於該主板上; 一M.2背板,連接於該主板;一薄型連接器,設置於該主板上;一訊號連接器,設置於該主板上;一第一M.2連接器,設置於該M.2背板上,且連接於該薄型連接器及該訊號連接器;以及一第二M.2連接器,設置於該M.2背板上,且連接於該薄型連接器及該訊號連接器,其中該第一M.2連接器及該第二M.2連接器支援第五代快捷週邊組件互連標準。
  5. 如請求項4所述的雙系統伺服器,更包含一溫度感測器,連接於該訊號連接器,且用於感測該第一M.2連接器及該第二M.2連接器中的至少一者的溫度。
  6. 如請求項1所述的雙系統伺服器,更包含: 一薄型連接器,連接於該第一基板管理控制器及該第二基板管理控制器;一第一網口連接器,連接於該薄型連接器;以及一第二網口連接器,連接於該薄型連接器。
  7. 如請求項1所述的雙系統伺服器,更包含: 一現場可更換單元,連接於該第一基板管理控制器及該第二基板管理控制器;一第一連接器,連接於該現場可更換單元;一第二連接器,連接於該第一連接器及一顯示器,用於與該第一連接器進行視訊圖形陣列的雙向溝通;一第三連接器,連接於該第二連接器,用於輸出溝通訊號至該第二連接器;以及一第四連接器,連接於該第三連接器,用於與該第三連接器進行通用序列匯流排的雙向溝通。
  8. 如請求項7所述的雙系統伺服器,其中該第二連接器更用於與該第一連接器進行一改善積體電路之間介面偵錯。
  9. 如請求項7所述的雙系統伺服器,更包含: 一耳板,其中該第一連接器、該第二連接器、該第三連接器及該第四連接器設置於該耳板上;以及一溫度感測器,連接於該第一連接器,且用於感測該耳板的進風口的溫度。
  10. 如請求項1所述的雙系統伺服器,更包含: 一主板,其中該中央處理器、該第一基板管理控制器、該第二基板管理控制器及該複雜可程式邏輯裝置係設置於該主板上;一背板,連接於該主板;一第一長硬碟,用於經一第一快捷週邊組件互連介面連接於該背板;一第二長硬碟,用於經一第二快捷週邊組件互連介面連接於該背板;以及一短硬碟,用於經一第三快捷週邊組件互連介面連接於該背板,其中該第一快捷週邊組件互連介面及該第二快捷週邊組件互連介面各自對應八個插槽,該第三快捷週邊組件互連介面對應四個插槽,且該第一快捷週邊組件互連介面、該第二快捷週邊組件互連介面及該第三快捷週邊組件互連介面符合企業與資料中心固態硬碟外觀規格。
TW112144418A 2023-11-17 2023-11-17 雙系統伺服器 TWI893531B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW112144418A TWI893531B (zh) 2023-11-17 2023-11-17 雙系統伺服器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112144418A TWI893531B (zh) 2023-11-17 2023-11-17 雙系統伺服器

Publications (2)

Publication Number Publication Date
TW202522211A TW202522211A (zh) 2025-06-01
TWI893531B true TWI893531B (zh) 2025-08-11

Family

ID=97224363

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112144418A TWI893531B (zh) 2023-11-17 2023-11-17 雙系統伺服器

Country Status (1)

Country Link
TW (1) TWI893531B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120079156A1 (en) * 2010-09-24 2012-03-29 Safranek Robert J IMPLEMENTING QUICKPATH INTERCONNECT PROTOCOL OVER A PCIe INTERFACE
CN109538517A (zh) * 2018-11-20 2019-03-29 郑州云海信息技术有限公司 一种双控存储设备在关机掉电期间的风扇稳控方法及装置
CN210983372U (zh) * 2019-12-19 2020-07-10 苏州浪潮智能科技有限公司 一种双分区模式下的硬件仲裁装置
CN111459751A (zh) * 2020-03-20 2020-07-28 苏州浪潮智能科技有限公司 一种高端服务器管理系统
CN114610584A (zh) * 2022-03-25 2022-06-10 苏州浪潮智能科技有限公司 一种散热策略冗余的方法、装置、设备及介质
CN114706462A (zh) * 2022-03-25 2022-07-05 云尖信息技术有限公司 多节点bmc风扇控制方法、系统、计算机设备和存储介质
US20230120652A1 (en) * 2021-10-15 2023-04-20 Dell Products, L.P. Inter-baseboard management controler (bmc) integration for high performance computing platforms
CN116909372A (zh) * 2023-07-28 2023-10-20 苏州浪潮智能科技有限公司 一种服务器散热控制方法、电路及设备

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120079156A1 (en) * 2010-09-24 2012-03-29 Safranek Robert J IMPLEMENTING QUICKPATH INTERCONNECT PROTOCOL OVER A PCIe INTERFACE
CN109538517A (zh) * 2018-11-20 2019-03-29 郑州云海信息技术有限公司 一种双控存储设备在关机掉电期间的风扇稳控方法及装置
CN210983372U (zh) * 2019-12-19 2020-07-10 苏州浪潮智能科技有限公司 一种双分区模式下的硬件仲裁装置
CN111459751A (zh) * 2020-03-20 2020-07-28 苏州浪潮智能科技有限公司 一种高端服务器管理系统
US20230120652A1 (en) * 2021-10-15 2023-04-20 Dell Products, L.P. Inter-baseboard management controler (bmc) integration for high performance computing platforms
CN114610584A (zh) * 2022-03-25 2022-06-10 苏州浪潮智能科技有限公司 一种散热策略冗余的方法、装置、设备及介质
CN114706462A (zh) * 2022-03-25 2022-07-05 云尖信息技术有限公司 多节点bmc风扇控制方法、系统、计算机设备和存储介质
CN116909372A (zh) * 2023-07-28 2023-10-20 苏州浪潮智能科技有限公司 一种服务器散热控制方法、电路及设备

Also Published As

Publication number Publication date
TW202522211A (zh) 2025-06-01

Similar Documents

Publication Publication Date Title
US6813150B2 (en) Computer system
US9164861B2 (en) Drive mapping using a plurality of connected enclosure management controllers
US10417167B2 (en) Implementing sideband control structure for PCIE cable cards and IO expansion enclosures
TWI621022B (zh) 於多重電纜pci快捷io互連中實施電纜故障切換
US8996775B2 (en) Backplane controller for managing serial interface configuration based on detected activity
US7597582B2 (en) Backplane for use in a push-in rack for peripherals
US7490176B2 (en) Serial attached SCSI backplane and detection system thereof
US8051216B2 (en) Method and integrated circuit for providing enclosure management services utilizing multiple interfaces and protocols
US20120151112A1 (en) System and Method for Mapping a Logical Drive Status to a Physical Drive Status for Multiple Storage Drives Having Different Storage Technologies within a Server
US6957288B2 (en) Embedded control and monitoring of hard disk drives in an information handling system
US6532500B1 (en) System and method to support out-band storage subsystem management via SCSI bus when operating power to a computer system is off
US20020199040A1 (en) High speed communications device/system
US6950969B2 (en) Cascadable dual fan controller
US7076588B2 (en) High speed multiple ported bus interface control
US20040162928A1 (en) High speed multiple ported bus interface reset control system
US20040168008A1 (en) High speed multiple ported bus interface port state identification system
US6954358B2 (en) Computer assembly
TWI893531B (zh) 雙系統伺服器
US20040177198A1 (en) High speed multiple ported bus interface expander control system
US20040162927A1 (en) High speed multiple port data bus interface architecture
US12423263B2 (en) Dual system server
CN113220092A (zh) 服务器
TWI564728B (zh) 微型伺服器系統
Hughes et al. BladeCenter processor blades, I/O expansion adapters, and units
GB2393817A (en) A computer system comprising a host processor and a service processor