TWI888779B - 半導體結構及其形成方法 - Google Patents
半導體結構及其形成方法 Download PDFInfo
- Publication number
- TWI888779B TWI888779B TW112100789A TW112100789A TWI888779B TW I888779 B TWI888779 B TW I888779B TW 112100789 A TW112100789 A TW 112100789A TW 112100789 A TW112100789 A TW 112100789A TW I888779 B TWI888779 B TW I888779B
- Authority
- TW
- Taiwan
- Prior art keywords
- seed layer
- gate
- forming
- layer
- gate via
- Prior art date
Links
Images
Classifications
-
- H10W20/045—
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/06—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material
- C23C16/08—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material from metal halides
- C23C16/14—Deposition of only one other metal element
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/56—After-treatment
-
- H10P14/43—
-
- H10W20/033—
-
- H10W20/043—
-
- H10W20/054—
-
- H10W20/42—
-
- H10W20/062—
-
- H10W20/425—
-
- H10W20/4403—
-
- H10W20/47—
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
在形成金屬汲極接觸件(Metal Drain Contact, MD)之後沉積晶種層以減少或防止晶種層朝向金屬汲極接觸件的磊晶生長。例如,可以使用化學氣相沉積(Chemical Vapor Deposition, CVD)及保形乾式蝕刻來沉積晶種層。在一些實施方式中,晶種層可以由釕(Ru)、鉬(Mo)或鎢(W)形成。因此,晶種層有助於減少或防止在閘極導孔(Via Gate, VG)中形成接縫,從而容許藉由自下而上的金屬生長來降低閘極導孔的電阻。此外,減少甚至防止從閘極導孔到金屬汲極接觸件的漏電流。如此一來,提高了裝置性能及效率,也提高了閘極結構的崩潰電壓。此外,由於短路的可能性較小了,提高了良率,從而節省了在製造過程中本來會消耗的電力、原料及加工資源。
Description
本發明實施例是關於半導體技術,特別是關於導體結構及其形成方法。
一些電子裝置,例如處理器、記憶裝置或其它種類的電子設備,都包括將前段製程(Front End of Line,FEOL)區域中的電晶體電性連接到後段製程(Back End of Line,BEOL)區域的中段製程(Middle End of Line,MEOL)區域。後段製程(BEOL)區域或中段製程(MEOL)區域可包括介電層及形成在介電層中的導孔插塞(via plugs)。一個插塞可包括一種或多種用於電性連接的金屬。
本發明實施例提供一種半導體結構的形成方法,包括一凹槽形成於至少一介電層中且毗鄰於一源極/汲極結構,利用保形(conformal)化學氣相沉積在該凹槽內形成一晶種層,其中該晶種層含有在化學氣相沉積過程中缺乏基板依賴性的一金屬;自該凹槽的側壁蝕刻該晶種層,其中一剩餘的晶種層在該
凹槽的底面上;以及於該凹槽內及該剩餘的晶種層上形成一閘極導孔。
本發明實施例提供一種半導體結構的形成方法,包括形成複數個凹槽於至少一介電層中且毗鄰於一源極/汲極結構;
以一前驅物進行保形(conformal)化學氣相沉積以在該些凹槽內形成一晶種層,其中該前驅物選自十二羰基釕、氯化鉬、氟化鎢、或上述之組合。自該些凹槽的側壁蝕刻該晶種層,其中一剩餘的晶種層在該些凹槽的底面上;以及於該些凹槽內及該剩餘的晶種層上形成一閘極導孔。
本發明實施例提供一種半導體結構,包括一閘極結構,毗鄰於一源極/汲極結構;一晶種層,形成於該閘極結構上方;以及一閘極導孔,形成於該晶種層上方且通過該晶種層電性連接至該閘極結構,其中該閘極導孔之一底面之寬度約相等於該晶種層之一頂面之寬度且該晶種層之該頂面與該閘極導孔之該底面齊平。
100:方法
102/104/106:方框
108/110/112:方框
114/116:方框
200:示例裝置
202:基板
204:鰭片狀結構
206:介電層
208:蝕刻停止層(etch stop layer,ESL)
210:介電層
212:蝕刻停止層
212a:蝕刻停止層
212b:蝕刻停止層
214:介電層
214a:介電層
214b:介電層
216:蝕刻停止層
218:介電層
220:蝕刻停止層
222:介電層
224:蝕刻停止層
226:介電層
228:磊晶區域
230:金屬汲極接觸件
232:閘極
234:間隙物
236:間隙物
238:源極或汲極內連線
240:閘極導孔
242:閘極接觸件
244:導電結構
246:導電結構
248:導孔
250:導孔
252:導電結構
254:導電結構
300:半導體結構
301:晶種層
303:附加層
305:附加層
400:半導體結構
410:半導體結構
420:半導體結構
500:示例實施
501:介電層
503:凹槽
600:裝置
610:匯流排
620:處理器
630:存儲器
640:輸入元件
650:輸出元件
660:通信元件
700:製程
710/720/730:區塊
740:區塊
h1,h2,h3,h4,h5,h6,h7:高度
w5:寬度
由以下的詳細敘述配合所附圖式,可最好地理解本發明實施方式。應注意的是,依據在業界的標準做法,各種特徵並未按照比例繪製。事實上,可任意地放大或縮小各種元件的尺寸,以清楚地表現出本發明實施方式之特徵。
第1圖是本文描述的系統及/或方法可以被實施的示例環境示意圖。
第2圖是本文描述的示例半導體結構示意圖。
第3圖是本文描述的示例半導體結構示意圖。
第4A-4C圖是本文描述的示例實施圖。
第5A-5K圖是本文描述的示例實施圖。
第6圖是本文描述的第1圖中一個或多個設備的示例元件圖。
第7圖是形成本文所述的半導體結構相關示例過程流程圖。
以下揭露提供了許多的實施方式或範例,用於實施所提供的標的物之不同元件。各元件及其配置的具體範例描述如下,以簡化本發明實施方式之說明。當然,這些僅僅是範例,並非用以限定本發明實施方式。舉例而言,敘述中若提及第一元件形成在第二元件之上,可以包含第一及第二元件直接接觸的實施方式,也可以包含額外的元件形成在第一及第二元件之間,使得它們不直接接觸的實施方式。此外,本發明實施方式可以在各種範例中重複參考數值以及/或字母。如此重複是為了簡明及清楚之目的,而非用以表示所討論的不同實施方式及/或配置之間的關係。
再者,其中可以用到與空間相對用詞,例如「在......之下」、「下方」、「較低的」、「上方」、「較高的」等類似用詞,是為了便於描述圖式中一個(些)部件或特徵與另一個(些)部件或特徵之間的關係。空間相對用詞用以包括使用中或操作中的裝置之不同方位,以及圖式中所描述的方位。當裝置被轉向不同方位時(旋轉90度或其它方位),其中所使用的空間相對形容詞也將依轉向後的方位來解釋。
在形成用於半導體結構的閘極結構(也稱為“MG”,Metal Gate)之後,形成內連線(也稱為閘極導孔或“VG”,Via Gate)以接觸該閘極結構。為了增進在閘極結構及閘極導孔之間的電性接觸,在形成相鄰的金屬汲極接觸件
(也稱為“MD”,Drain Contact)之前沉積一金屬晶種層。然而,該晶種層的磊晶成長可以朝金屬汲極接觸件橫向延伸。如此一來,電流可以從閘極導孔漏到金屬汲極接觸件,降低閘極結構的效率及崩潰電壓(breakdown voltage)。在某些情況下,如果該晶種層延伸得太遠,閘極導孔可以會發生短路。
本文描述的一些實施方式提供了在形成金屬汲極接觸件之後沉積一晶種層以便減少或防止該晶種層朝向金屬汲極接觸件磊晶成長的技術及設備。例如,可以使用保形化學氣相沉積(CVD,chemical vapor deposition)及保形乾式蝕刻來沉積晶種層。在一些實施方式中,晶種層可以由釕(Ru)、鉬(Mo)或鎢(W)形成。因此,晶種層有助於減少或防止在閘極導孔中形成接縫,從而容許藉由自下而上的金屬生長來降低閘極導孔的電阻。此外,減少甚至防止從閘極導孔到金屬汲極接觸件的電流外漏。如此一來,提高了裝置性能及效率,也提高了閘極結構的崩潰電壓。此外,由於短路的可能性較小了,提高了良率,從而節省了在製造過程中本來會消耗的電力、原料及加工資源。
第1圖是示例環境100示意圖,在此環境中可以實施本文描述的系統和/或方法。示例環境100包括可用於形成半導體結構及裝置的半導體製程設備,例如本文所述的導電結構。
如第1圖所示,環境100可包括多個半導體製程設備102-114以及一晶圓/晶粒傳輸設備116。該些半導體製程設備102-114可包括沉積設備102、曝光設備104、顯影設備106、蝕刻設備108、平坦化設備110、電鍍設備112、離子佈植設備114及/或其它半導體製程設備。示例環境100中包括的設備可以被包括在半導體潔淨室、半導體代工廠、半導製程或製造設施或其它位置中。
沉積設備102是半導體製程設備,其包括半導體製程腔室及能夠
將各種類型的材料沉積到基板上的一個或多個裝置。在一些實施方式中,沉積設備102包括能夠在諸如晶圓的基板上沉積光阻層的旋塗設備。在一些實施方式中,沉積設備102可以包括化學氣相沉積(CVD)設備,例如電漿輔助化學氣相沉積(PECVD,plasma-enhanced CVD)設備、高密度電漿化學氣相沉積(HDP-CVD,high-density plasma CVD)設備、次大氣壓化學氣相沉積(SACVD,sub-atmospheric CVD)設備、原子層沉積(ALD,atomic layer deposition)設備、電漿輔助原子層沉積(PEALD,plasma enhanced atomic layer deposition)設備或其它類型的化學氣相沉積設備。在一些實施方式中,沉積設備102包括物理氣相沉積(PVD,physical vapor deposition)設備,例如濺鍍設備或其它物理氣相沉積設備。在一些實施方式中,示例環境100包括多種類型的沉積設備102。
曝光設備104是能夠將光阻層暴露於輻射源的半導體製程設備,所述輻射源諸如紫外光(UV)源(例如,深紫外光源、極紫外光(EUV,extreme UV)源及/或相似物)、X射線源、電子束(e-beam)源及/或其它類型的曝光設備。曝光設備104能將光阻層暴露於輻射源以將圖案從光罩轉移到光阻層。圖案可以包括用於形成一個或多個半導體結構的一個或多個半導體結構層圖案,可以包括用於形成半導體結構的一個或多個結構的圖案,可以包括用於蝕刻半導體結構各個部分的圖案,及/或相似物。在一些實施方式中,曝光設備104包括掃描式曝光機(scanner)、步進式曝光機(stepper)或相似類型的曝光設備。
顯影設備106是能夠顯影已經暴露於輻射源的光阻層以顯影從曝光設備104轉移到光阻層的圖案的半導體製程設備。在一些實施方式中,顯影設備106通過去除光阻層的未曝光部分來顯影圖案。在一些實施方式中,顯影設備106通過去除光阻層的暴露部分來顯影圖案。在一些實施方式中,顯影設備106
通過使用化學顯影劑溶解光阻層的曝光或未曝光部分來顯影圖案。
蝕刻設備108是能夠蝕刻基板、晶圓或半導體結構上各種類型材料的半導體製程設備。例如,蝕刻設備108可以包括濕式蝕刻設備、乾式蝕刻設備及/或其它類型的蝕刻設備。在一些實施方式中,蝕刻設備108包括充滿蝕刻劑的腔室,並且基板被放置在腔室中持續一段特定時間以去除基板一個或多個部分上的特定量。在一些實施方式中,蝕刻設備108使用電漿表面蝕刻或電漿輔助表面蝕刻來蝕刻基板的一個或多個部分,這可涉及使用離子氣體以等向地或定向地蝕刻該一個或多個部分。
平坦化設備110是能夠拋光或平坦化晶圓或半導體結構中各層的半導體製程設備。例如,平坦化設備110可以包括化學機械平坦化(CMP,chemical mechanical planarization)設備及/或其它用以拋光或平坦化沉積或電鍍材料層或表面的的平坦化設備。平坦化設備110可以用化學力及機械力的組合(例如,化學蝕刻及無磨料研磨(free abrasive polishing))來拋光或平坦化半導體結構的表面。平坦化設備110可以結合拋光墊片及晶圓固定環(例如,通常具有比半導體結構更大的直徑)來使用有磨蝕作用及腐蝕性的化學研磨液。拋光墊片及半導體結構可以由動態研磨頭壓在一起並由晶圓固定環保持在適當位置。動態拋光頭可以以不同的旋轉軸旋轉,以去除材料並平整化半導體結構的任何不規則形貌,使半導體結構平坦或平面。
電鍍設備112是能夠以一種或多種金屬電鍍基板(例如,晶圓、半導體結構及/或相似物)或其一部分的半導體製程設備。例如,電鍍設備112可以包括電鍍銅裝置、電鍍鋁裝置、電鍍鎳裝置、電鍍錫裝置、複合材料或合金(例如,錫一銀、錫一鉛及/或相似物)電鍍裝置、及/或用於一種或多種其它類
型的導電材料、金屬及/或相似類型材料的電鍍裝置。
離子佈植設備114是能夠將離子植入基板的半導體製程設備。離子佈植設備114可以在電弧腔室中從諸如氣體或固體的源材料(source material)產生離子。將源材料供應到電弧腔室中,並且在陰極和電極之間釋放電弧電壓以產生包含源材料離子的離子電漿。可使用一個或多個提取電極(extraction electrode)從電弧腔室中的電漿中提取離子並加速離子以形成離子束。離子束可以被導向基板,使得離子被注入到基板表面之下。
晶圓/晶粒傳輸設備116包括移動機器人、機器臂、電車或軌道車、空中走行式搬運車(overhead hoist transfer,OHT)、自動化物料搬運系統(automated material handling system,AMHS)、及/或其它類型的設備,這些設備用於傳輸晶圓及/或晶粒於半導體製程設備102-114之間及/或往返其它位置(例如晶圓架、儲藏室或其它位置)。在一些實施方式中,晶圓/晶粒傳輸設備116被設定行進特定路徑及/或可以半自主地或自主地運作。
一個或多個半導體製程設備102-112可以執行一系列操作。例如,且如第5A-5K圖及本文其它地方更詳盡地描述,這一系列操作可以包括形成一凹槽於至少一介電層中且毗鄰於一源極/汲極結構。該系列操作還可以包括:使用保形化學氣相沉積在凹槽內形成晶種層,晶種層含有缺乏基板依賴性的金屬(a metal lacking substrate dependency);以及從凹槽的側壁蝕刻晶種層以暴露閘極結構的表面。該系列操作因此可以包括在凹槽內及閘極結構的暴露表面上方形成閘極導孔。
第1圖中的設備數量及配置作為一個或多個範例提供。實際上,可以存在相比於第1圖所示更多的設備、更少的設備、不同的設備或不同配置的
設備。此外,第1圖中所示的兩個或更多個設備可以在單個設備內運作;抑或是第1圖中所示的單個設備可以以多個或分散式設備來運作。額外地或替代地,環境100的一套設備(例如,一個或多個設備)也可以執行一項或多項環境100中另一組設備所執行的功能。
第2圖是本文描述的示例裝置200的部分圖示,裝置200包括存儲裝置、邏輯裝置、處理器、輸入/輸出裝置及/或包括一個或多個電晶體的其它類型半導體結構。
裝置200可包括基板202、主動層和一個或多個堆疊層,包括介電層206、蝕刻停止層(etch stop layer,ESL)208、介電層210、蝕刻停止層212、介電層214,蝕刻停止層216、介電層218、蝕刻停止層220、介電層222、蝕刻停止層224和介電層226等。介電層206、210、214、218、222和226存在於裝置200中以電性隔離裝置200中的各種結構。介電層206、210、214、218、222及226可以包括氮化矽(SiNx)、氧化物(例如,氧化矽(SiOx)及/或其它氧化物材料),及/或其它類型的介電材料。蝕刻停止層208、212、216、220、224包括一層被配置以使裝置200的各個部分(或其中包括的層)能被選擇性地蝕刻或防止蝕刻以形成裝置200中的一個或多個結構。例如,蝕刻停止層208、212、216、220及224可各自包括氮化矽(SiNx)、氧化物(例如,氧化矽(SiOx)、氧氮化矽(SiOxNx)金屬氧化物,及/或金屬氧氮化物。
如第2圖中的示例,裝置200可以包括多個磊晶(epi)區域228,這些磊晶區域成長或以其它方式形成在基板202上的鰭片結構204上及/或其周圍。磊晶區域228是通過磊晶生長形成。在一些實施方式中,磊晶區域228形成在鰭片結構204的凹槽部分中。凹槽部分可以通過對鰭片結構204施以源極/汲極
應變(strained source drain,SSD)蝕刻及/或其它類型的蝕刻操作來形成。磊晶區域228作為在裝置200中的電晶體的源極或汲極區,並且可以稱為前段製程(FEOL)區域。
磊晶區域228電性連接到裝置200中電晶體的金屬汲極接觸件230。金屬源極或汲極接觸件(MDs)230包括鈷(Co)、釕(Ru)及/或其它導電或金屬材料。電晶體還包括由多晶矽材料、金屬(例如,鎢(W)或其它金屬)及/或其它類型的導電材料形成的閘極232。在一些實施方式中,閘極232可包括多層材料,例如多層金屬或包括至少一層多晶矽層和至少一層金屬層的多層結構等。金屬汲極接觸件230和閘極232間由一個或多個側壁間隙物電性隔離,包括在金屬汲極接觸件230每一側的間隙物234及在閘極232每一側的間隙物236。間隙物234及236包括氧化矽(SiOx)、氮化矽(SixNy)、碳氧化矽(SiOC)、碳氮化矽(SiOCN)及/或其它合適的材料。在一些實施方式中,間隙物234會從金屬汲極接觸件230的側壁中省略。
如第2圖中進一步所示,金屬汲極接觸件230及閘極232電性連接到一種或多種類型的內連線(例如,在中段製程(MEOL)區域中)。內連線將裝置200的電晶體電性連接及/或將電晶體連接到裝置200的其它區域及/或元件。在一些實施方式中,內連線將電晶體電性連接到裝置200的後段製程(BEOL)區域。
金屬汲極接觸件230電性連接到源極或汲極內連線238(例如,源極或汲極導孔或VDs)。一個或多個閘極232電性連接到閘極導孔240240(例如,閘極導孔或VGs)。內連線238及閘極導孔240240包括導電材料,例如鎢、鈷、釕、銅及/或其它類型的導電材料。在一些實施方式中,閘極232通過閘極接
觸件242(CB或MP)電性連接到閘極導孔240240,以降低閘極232和閘極導孔240240之間的接觸電阻。閘極接觸件242包括鎢(W)、鈷(Co)、釕(Ru)、鈦(Ti)、鋁(Al)、銅(Cu)或金(Au)以及其它能作為範例的導電材料。
如第2圖中進一步所示,內連線238和閘極導孔240240電性連接到多個MEOL和BEOL層,每個MEOL和BEOL層包括一個或多個金屬化層及/或導孔。作為示例,內連線238和閘極導孔240240可以電性連接到包括導電結構244和246的M0金屬化層。M0金屬化層電性連接到包括導孔248及250的V0導孔層。V0導孔層電性連接到包括導電結構252和254的M1金屬化層。在一些實施方式中,裝置200的BEOL層中包括將裝置200連接到封裝體的附加金屬化層及/或導孔。
如第2圖中進一步所示及結合圖3進一步詳細描述的,裝置200包括晶種層301。晶種層301使其能夠形成基本上沒有接縫的閘極導孔240。如本文所用,“基本上沒有”是指缺少寬度大於0.1奈米(nm)及長度大於1奈米的接縫。例如,閘極導孔240可以具有至少為2的深寬比,使得在沒有晶種層301的情況下通常會形成接縫。藉由選擇至少為2的深寬比,閘極232的效率和崩潰電壓得以增加。此外,減少或防止閘極導孔240中的接縫降低了閘極導孔240的電阻。同樣地,晶種層301與閘極導孔240間形成基本上沒有空隙的界面。如本文所用,“空隙”是指寬度介於約2.2奈米至約10奈米範圍內的間隙。如本文所用,“基本上沒有”是指在界面處不超過一個空隙。減少或防止空隙能降低界面處的電阻。
在一些實施方式中,閘極導孔240的高度可以是晶種層301高度的約2至約30倍。藉由選擇閘極導孔240的高度至少為晶種層301高度的兩倍,閘極導孔240能保持足夠高以實現至少為2的深寬比。藉由選擇閘極導孔240的高
度不超過晶種層301的高度的三十倍,晶種層301足夠高以減少或防止接縫在閘極導孔240中形成;否則,晶種層301在對應凹槽的填充(例如,結合第5H-5J圖描述的凹槽503)將不足以減少或防止接縫在閘極導孔240中形成。
如第2圖中進一步所示,閘極導孔240的底面的寬度約等於晶種層301的頂面的寬度。如此一來,從閘極導孔240到金屬汲極接觸件230漏電流被減少甚至消除。在一些實施方式中,晶種層301的頂面高於與晶種層301相鄰的蝕刻停止層212的頂面。如第5A-5K圖所示,可以在形成金屬汲極接觸件230之後形成晶種層301,使得晶種層301可以比蝕刻停止層212a高,這有助於讓閘極導孔240在即使深寬比增加的情況下也能保持沒有接縫。替代地,晶種層301的頂面可以與鄰近晶種層的蝕刻停止層212的頂面大致齊平(例如,如第3圖所示)。
如上所述,第2圖作僅作為示例提供。其它範例可以不同於關於第2圖所描述的。
第3圖是本文描述的示例半導體結構300的示意圖。半導體結構300包括以晶種層301形成於閘極結構232上方並與金屬汲極接觸件230相鄰的閘極導孔240。如第3圖所示,閘極導孔240可以形成在蝕刻停止層212a上方的介電層214a中及形成在蝕刻停止層212b上方的介電層214b中。每個介電層214a和214b可包括氧化鑭(LaO)、氧化鋁(Al2O)、氧化釔(YO)、碳氮化鉭(TaCN)、矽化鋯(ZrSi)、碳氧化矽(SiOCN)、碳氧化矽(SiOC)、碳氮化矽(SiCN)、氮化鋯(ZrN)、鋯-氧化鋁(ZrAlO)、氧化鈦(TiO)、氧化鉭(TaO)、氧化鋯(ZrO)、氧化鉿(HfO)、氮化矽(SiN)、矽化鉿(HfSi)、氧氮化鋁(AlON)、氧化矽(SiO)、碳化矽(SiC)及/或氧化鋅(ZnO)。同樣地,
每個蝕刻停止層212a及212b可包括氧化鑭(LaO)、氧化鋁(AlO)、氧化釔(YO)、碳氮化鉭(TaCN)、矽化鋯(ZrSi)、氮氧化矽(SiOCN)、矽中的一種或多種碳氧化物(SiOC)、碳氮化矽(SiCN)、氮化鋯(ZrN)、鋯-氧化鋁(ZrAlO)、氧化鈦(TiO)、氧化鉭(TaO)、氧化鋯(ZrO)、氧化鉿(HfO)、矽氮化物(SiN)、矽化鉿(HfSi)、氧氮化鋁(AlON)、氧化矽(SiO)、碳化矽(SiC)及/或氧化鋅(ZnO)。介電層214a(及/或介電層214b)的高度與蝕刻停止層212a(及/或蝕刻停止層212b)的高度比例可以介於約1.0至約13.4。藉由選擇至少1.0的比例,使介電層214a(及/或介電層214b)大到足以支撐具有至少2深寬比的閘極導孔240。藉由選擇不超過13.4的比例,使蝕刻停止層212a(及/或蝕刻停止層212b)大到足以停止蝕刻製程。例如,使蝕刻停止層212a(及/或蝕刻停止層212b)的高度可以介於約3奈米至約20奈米。同樣地,介電層214a(及/或介電層214b)的高度可以介於約3奈米至約40奈米。
儘管所示為單層,但每個蝕刻停止層212a及212b皆可替代地包括由上述材料組合形成的多層蝕刻停止層。或者,一些實施方式可以省略蝕刻停止層212a及/或蝕刻停止層212b(例如,當使用自組裝技術形成閘極導孔240時)。
如第3圖中進一步所示,金屬汲極接觸件230可以被間隙物234包圍。間隙物234可以由氧化鑭(LaO)、氧化鋁(AlO)、氧化釔形成(YO)、碳氮化鉭(TaCN)、矽化鋯(ZrSi)、碳氮氧化矽(SiOCN)、碳氧化矽(SiOC)、碳氮化矽(SiCN)、氮化鋯(ZrN)、鋯鋁氧化物(ZrAlO)、二氧化鈦(TiO)、二氧化鉭(TaO)、二氧化鋯(ZrO)、氧化鉿(HfO)、氮化矽(SiN)、矽化鉿(HfSi)、氧氮化鋁(AlON)、氧化矽(SiO)、碳化矽(SiC)及/或氧
化鋅(ZnO)形成。間隙物234可以幫助將金屬汲極接觸件230與閘極導孔240電性地絕緣。
如第3圖中進一步所示,閘極232可以被間隙物236包圍。閘極232的寬度與間隙物236的寬度比例可以介於約0.01至約100。閘極232可以由氧化鑭(LaO)、氧化鋁(AlO)、氧化釔(YO)、碳氮化鉭(TaCN)、矽化鋯(ZrSi)、碳氧化矽(SiOCN)、碳氧化矽(SiOC)、矽形成碳氮化物(SiCN)、氮化鋯(ZrN)、鋯-氧化鋁(ZrAlO)、氧化鈦(TiO)、氧化鉭(TaO)、氧化鋯(ZrO)、氧化鉿(HfO)、氮化矽(SiN)、鉿矽化物(HfSi)、氧氮化鋁(AlON)、氧化矽(SiO)、碳化矽(SiC)及/或氧化鋅(ZnO)、鉿-氧化鋁(HfAlO)、氮化鉬(MoN)、氮化鎢(WN)、鉑(Pt)及/或鋁(Al)形成。同樣地,間隙物236可以由氧化鑭(LaO)、氧化鋁(AlO)、氧化釔(YO)、碳氮化鉭(TaCN)、矽化鋯(ZrSi)、碳氧化矽(SiOCN)、碳氧化矽(SiOC)、碳氮化矽(SiCN)、氮化鋯(ZrN)、鋯-氧化鋁(ZrAlO)、氧化鈦(TiO)、氧化鉭(TaO)、氧化鋯(ZrO),氧化鉿(HfO)、氮化矽(SiN)、矽化鉿(HfSi)、氧氮化鋁(AlON)、氧化矽(SiO)、碳化矽(SiC),及/或氧化鋅(ZnO)、鉿-氧化鋁(HfAlO)、氮化鉬(MoN)、氮化鎢(WN)、鉑(Pt)及/或鋁(Al)形成。
此外,如第3圖中所示,閘極232可以是多層的,因此包括一個或多個附加層303及/或305。閘極232的寬度與附加層303(及/或附加層305)的寬度的比例可以介於約0.01至約100。每個附加層303及305可由氧化鑭(LaO)、氧化鋁(AlO)、氧化釔(YO)、碳氮化鉭(TaCN)、矽化鋯(ZrSi)、碳氧化矽(SiOCN)、碳氧化矽(SiOC)、碳氮化矽(SiCN)、氮化鋯(ZrN)、
鋯-氧化鋁(ZrAlO)、氧化鈦(TiO)、氧化鉭(TaO)、氧化鋯(ZrO)、氧化鉿(HfO)、氮化矽(SiN)、矽化鉿(HfSi)、氧氮化鋁(AlON)、氧化矽(SiO)、碳化矽(SiC)及/或氧化鋅(ZnO)、鉿-氧化鋁(HfAlO)、氮化鉬(MoN)、鎢氮化物(WN)、鉑(Pt)及/或鋁(Al)形成。
如結合第5I圖所述,晶種層301可包括鎢(W)、鉬(Mo)及/或釕(Ru)。此外,閘極導孔240可由不同的材料形成,例如鋁(Al)、鈦(Ti)、氮化鈦(TiN)、銅(Cu)、鈷(Co)。額外地或替代地,閘極導孔240可選自任何不包括在晶種層301中的鎢(W)、鉬(Mo)及/或釕(Ru)。如此一來,晶種層301允許多材料閘極接觸件的形成。替代地,晶種層301和閘極導孔240240可以由相同的材料形成。如此一來,晶種層301容許用材料自下而上地填充而不會在閘極導孔240240中形成接縫。
如上所述,第3圖作僅作為示例提供。其它範例可以不同於關於第3圖所描述的。
第4A圖繪示了本文描述的示例半導體結構400。半導體結構400在結構上類似於結合第3圖描述的半導體結構300。如第4A圖所示,蝕刻停止層212a的高度h1介於約3奈米至約20奈米,介電層214a的高度h2介於約3奈米至約40奈米。同樣地,蝕刻停止層212b的高度h3介於約3奈米至約20奈米,介電層214b的高度h4介於約3奈米至約40奈米。如第4A圖進一步所示,閘極結構(例如,每個包括閘極232、間隙物236、附加層303及/或附加層305的結構)可以各自具有介於約2奈米至約50奈米的寬度w。
第4B圖繪示了本文描述的示例半導體結構410。閘極結構410可包括在結合第3圖描述的半導體結構300中。如第4B圖所示,多層閘極結構可各
自包括閘極232、間隙物236、附加層303及/或附加層305。閘極232、附加層303及附加層305可在間隙物236內以任意順序排列;如第4B圖兩個範例所示。間隙物236的寬度w1可介於約0.1奈米至約10奈米。同樣地,閘極232、附加層303及/或附加層305的寬度可各自被記為w2、w3及/或w4且各自可以介於約0.1奈米至約10奈米。
第4C圖繪示了本文描述的示例閘極導孔結構420。導孔結構420可以包括在結合第3圖描述的半導體結構300中。如第4C圖所示,閘極導孔240具有介於約5奈米至約40奈米的高度h5。此外,閘極導孔240具有寬度w5,使得閘極導孔240的深寬比至少為2。深寬比代表結構的高度(例如,h5)和結構的寬度(例如,w5)之間的比例。通常,深寬比是以在結構中點(或具中點幾奈米內)的位置計算的。例如,對於閘極導孔結構400,深寬比可在閘極導孔240的中點處或附近計算,或者可以在假定閘極導孔240和晶種層301是單一結構的情況下在中點處或附近計算。
同樣地,晶種層301具有介於約5奈米至約40奈米的高度h6。另外,閘極導孔240可以比相鄰的蝕刻停止層(例如,蝕刻停止層212a)高出h7的量。h7可以介於約0.1奈米至約37奈米。
如上所述,第4A-4C圖作僅作為範例提供。其它範例可以不同於關於第4A-4C圖所描述的。
第5A-5K圖是本文描述的示例實施500的圖。示例實施500可以是在閘極232上方形成帶有晶種層301的閘極導孔240的示例製程。晶種層301減少或防止閘極導孔240中的接縫形成以降低電阻,這又增加了包括閘極導孔240的電子設備的電子效能。
如第5A圖所示,用於形成閘極導孔240的示例製程可以結合前段製程(FEOL)執行。在一些實施方式中,前段製程(FEOL)包括閘極232。附加層303及/或305可以附加地包括在間隙物236內。閘極232可以形成在介電層206中。此外,蝕刻停止層212a和介電層501可佔用到用於形成源極或金屬汲極接觸件230的體積。
如第5B圖所示,蝕刻停止層212a可以延伸至閘極232上方。沉積設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、原子層沉積技術(ALD)或其它類型的沉積技術來沉積用於蝕刻停止層212a的附加材料。平坦化設備110可以在蝕刻停止層212a被延伸之後將其平坦化。
如第5C圖所示,介電層214a可以在蝕刻停止層212a上方形成。例如,沉積設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、原子層沉積技術(ALD)或其它類型的沉積技術來沉積介電層214a。平坦化設備110可以在介電層214a被沉積之後將其平坦化。
如第5D圖所示,可以蝕刻介電層214a和介電層501以形成與閘極232相鄰的開口。在一些實施方式中,源極/汲極的表面可以被暴露。例如,沉積設備102可以在介電層214a上(或在介電層214a上所形成的蝕刻停止層上)形成光阻層,曝光設備104可以將光阻層暴露於輻射源以圖案化光阻層,顯影設備106可以顯影和去除部分光阻層以暴露圖案,並且蝕刻設備108可以蝕刻部分介電層214a。在一些實施方式中,在蝕刻設備108蝕刻介電層214a和501之後,光阻層去除設備會去除光阻層的剩餘部分(例如,使用化學剝離液(chemical stripper)、電漿灰化設備(plasma asher)及/或其它技術)。
另外,如第5D圖進一步所示,可以形成間隙物234。例如,沉積
設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、原子層沉積技術(ALD)或其它類型的沉積技術來沉積間隙物234。可以使用具選擇性的前驅材料形成間隙物234,使得間隙物234形成在介電層214a和蝕刻停止層212a上而不是暴露的源極/汲極表面上。平坦化設備110可以去除(例如,通過CMP)任何形成於介電層214a水平表面上的間隙物234材料。
如第5E圖所示,可以形成金屬汲極接觸件230。沉積設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、原子層沉積技術(ALD)或其它類型的沉積技術來沉積金屬汲極接觸件230的材料,電鍍設備112可以使用電鍍操作來沉積金屬汲極接觸件230的材料,或者上述之組合。
在一些實施方式中,金屬汲極接觸件230的材料也流過介電層214a。因此,金屬汲極接觸件230可以被平坦化。平坦化設備110可以在沉積金屬汲極接觸件230之後將其平坦化。此外,部分沉積在介電層214a上的金屬汲極接觸件230可以在平坦化過程中被去除。在一些實施方式中,平坦化設備110使用化學機械研磨(CMP)。
因此,金屬汲極接觸件230在晶種層301沉積之前形成,這減少或防止了晶種層301朝向金屬汲極接觸件230的橫向生長,如下所述。如第5F圖所示,可以在介電層214a上方形成蝕刻停止層212b。沉積設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、原子層沉積技術(ALD)或其它類型的沉積技術來沉積蝕刻停止層212b。平坦化設備110可以在沉積蝕刻停止層212b之後將其平坦化。
如第5G圖所示,可以在蝕刻停止層212b上方形成介電層214b。沉積設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、
原子層沉積技術(ALD)或其它類型的沉積技術來沉積蝕刻介電層214b。平坦化設備110可以在沉積蝕刻介電層214b之後將其平坦化。
如第5H圖所示,可以蝕刻介電層214a和介電層214b以形成與金屬汲極接觸件230鉬鄰的開口(生成凹槽503)。在一些實施方式中,閘極232的表面會被暴露。例如,沉積設備102可以在介電層214b上(或在介電層214b上所形成的蝕刻停止層上)形成光阻層,曝光設備104可以將光阻層暴露於輻射源以圖案化光阻層,顯影設備106可以顯影和去除部分光阻層以暴露圖案,並且蝕刻設備108可以蝕刻部分介電層214b。在一些實施方式中,在蝕刻設備108蝕刻介電層214b之後,光阻層去除設備會去除光阻層的剩餘部分(例如,使用化學剝離液、電漿灰化設備及/或其它技術)。對於如第5H圖所示的雙鑲嵌製程中,此蝕刻循環會在介電層214a上重複。其它實施方式可以使用單鑲嵌製程。因此,一些實施方式可以省略蝕刻停止層212b及/或介電層214b。
如第5I圖所示,晶種層301可以形成在凹槽503中(以及在介電層214b上方)。沉積設備102可以使用保形化學氣相沉積技術來沉積晶種層301。此外,晶種層301可以選自不表現出基板依賴性的材料,使得沉積是超保形(super conformal)的。如此一來,晶種層301在凹槽503的底表面上形成得比在凹槽503的側壁上更厚。
在一些實施方式中,晶種層301包括釕。因此,沉積設備102可以使用包括具有(或不具有)游離一氧化碳(CO)的十二羰基釕(Ru(CO)12)為前驅物。沉積設備102可以於壓力約0.005托(T)至約1T及於溫度約攝氏150度(℃)至約250度下執行沉積。沉積設備102可以執行沉積直到滿足時間閥值,其中時間閥值是基於凹槽503內晶種層301的期望厚度來選擇。
在一些實施方式中,晶種層301包括鉬。因此,沉積設備102可以使用包括具有(或不具有)環己二烯共反應物的氯化鉬(MoClx)作為前驅物。沉積設備102可以於壓力約0.5托(T)至約50T及於溫度約攝氏255度(℃)至約295度下執行沉積。沉積設備102可以執行沉積直到滿足時間閥值,其中時間閥值是基於凹槽503內晶種層301的期望厚度來選擇。
在一些實施方式中,晶種層301包括鎢。因此,沉積設備102可以使用包括具有(或不具有)矽甲烷(SiH4)的氟化鎢作為前驅物。沉積設備102可以於壓力約0.1托(T)至約50T及於溫度約攝氏200度(℃)至約450度下執行沉積。沉積設備102可以執行沉積直到滿足時間閥值,其中時間閥值是基於凹槽503內晶種層301的期望厚度來選擇。
如第5J圖所示,晶種層301可以從凹槽503的側壁(以及從介電層214b的水平表面)被蝕刻。在一些實施方式中,蝕刻設備108可以使用等向性蝕刻,這導致剩餘的晶種層301在凹槽503的底表面上但不會在側壁上,因為在底表面上的晶種層301比在側壁上更厚。
在一些實施方式中,蝕刻設備108使用氯(Cl2)電漿進行蝕刻。因此,蝕刻設備108可以使用介於約10標準立方公分每分鐘(sccm)至約200標準立方公分每分鐘的氯,使用(或不使用)介於約50標準立方公分每分鐘(sccm)至約400標準立方公分每分鐘的氧氣(O2)。蝕刻設備108可以使用介於約400瓦特(W)至約800W的電漿頂部射頻(RF)及介於約0伏特(V)至約700V的偏壓。蝕刻設備108可以於壓力約1毫托(mT)至約50毫托及於溫度約攝氏50度至約120度下執行蝕刻。沉積設備108可以執行沉積直到滿足時間閥值,其中時間閥值是基於凹槽503內晶種層301的期望厚度來選擇。
在一些實施方式中,蝕刻設備108使用臭氧(O3)電漿進行蝕刻。因此,蝕刻設備108可使用介於約100公克每立方公尺(g/m3)至約500公克每立方公尺的臭氧,以及介於約8000標準立方公分每分鐘(sccm)至約15000標準立方公分每分鐘的氧氣(O2)。蝕刻設備108可以於壓力約1托(T)至約5托及於溫度約攝氏150度至約200度下執行蝕刻。沉積設備108可以執行沉積直到滿足時間閥值,其中時間閥值是基於凹槽503內晶種層301的期望厚度來選擇。
如第5K圖所示,可以形成閘極導孔240。沉積設備102可以使用化學氣相沉積技術(CVD)、物理氣相沉積技術(PVD)、原子層沉積技術(ALD)或其它類型的沉積技術來沉積用於閘極導孔240的材料,電鍍設備112可以使用電鍍操作來沉積閘極導孔240的材料,或者上述之組合。
在一些實施方式中,閘極導孔240的材料也流過介電層214b。因此,閘極導孔240可以被平坦化。平坦化設備110可以在沉積閘極導孔240之後將其平坦化。此外,部分沉積在介電層214b上的閘極導孔240可以在平坦化過程中被去除。在一些實施方式中,平坦化設備110使用化學機械研磨(CMP)。
因此,晶種層301使其能夠形成沒有接縫的閘極導孔240,這降低了閘極導孔240的電阻。此外,晶種層301在金屬汲極接觸件230之後形成,這減少或防止晶種層301向金屬汲極接觸件230橫向生長,並減少或防止在晶種層301和閘極導孔240之間的界面處形成空隙。如此一來,進一步降低了電阻並且減少甚至防止了向金屬汲極接觸件230的電流外漏。
如上所述,第5A-5K圖作僅作為範例提供。其它範例可以不同於關於第5A-5K圖所描述的。例如,在一些實施方式中,可以省略附加層303及/或附加層305。額外地或替代地,在一些實施方式中,可以省略蝕刻停止層212a
及/或蝕刻停止層212b。
第6圖是裝置600的示例元件圖。在一些實施方式中,半導體製程設備102-114及/或晶圓/晶粒傳輸設備116中可以包括一個或多個裝置600及/或裝置600的一個或多個元件。如第6圖所示,裝置600可以包括匯流排610、處理器620、存儲器630、輸入元件640、輸出元件650及通信元件660。
匯流排610包括一個或多個元件,這些元件實現裝置600的元件間的有線及/或無線通信。匯流排610可以將第6圖的兩個或更多個元件耦合在一起,例如通過操作耦合、通信耦合、電子耦合及/或電耦合。處理器620包括中央處理單元、圖形處理單元、微處理器、控制器、微控制器、數字信號處理器、現場可程式化邏輯閘陣列、專用集成電路及/或其它類型的處理元件。處理器620以硬體或硬體和軟體的組合來實現。在一些實施方式中,處理器620包括一個或多個處理器,該處理器能夠被編程以執行本文別處描述的一個或多個操作或過程。
記憶體630包括揮發性及/或非揮發性記憶體。例如,記憶體630可以包括隨機存取記憶體(RAM)、唯讀記憶體(ROM)、硬盤驅動器及/或其它類型的記憶體(例如,閃存、磁記憶體及/或光學記憶體)。記憶體630可以包括內部記憶體(例如,RAM、ROM或硬碟驅動器)及/或可抹除式記憶體(例如,通過通用序列匯流排可抹除)。記憶體630可以是非暫態電腦可讀取介質。記憶體630存儲與裝置600的操作有關的資訊、指令及/或軟體(例如,一個或多個軟體應用)。在一些實施方式中,記憶體630包括一個或多個記憶體,其耦合到一個或多個處理器(例如,處理器620),例如通過匯流排610。
輸入元件640使裝置600能夠接收輸入,例如使用者輸入及/或感
測輸入。例如,輸入元件640可以包括觸摸螢幕、鍵盤、小鍵盤、滑鼠、按鈕、麥克風、開關、傳感器、全球定位系統傳感器、加速度計、陀螺儀及/或執行器。輸出元件650使裝置600能夠提供輸出,例如通過顯示器、揚聲器及/或發光二極體。通信元件660使裝置600能夠通過有線連接及/或無線連接與其它設備通訊。例如,通信元件660可以包括接收器、發射器、收發器、調製解調器、網絡接口卡及/或天線。
裝置600可以執行本文描述的一個或多個操作或過程。例如,非暫態電腦可讀取介質(例如,記憶體630)可以存儲一組指令(例如,一個或多個指令或代碼)以供處理620執行。處理器620可以執行指令集以完成這裡描述的一個或多個操作或過程。在一些實施方式中,由一個或多個處理器620執行指令集引發一個或多個處理器620及/或裝置600執行本文描述的一個或多個操作或過程。在一些實施方式中,固線式電路可用於代替指令或與指令組合來執行本文所述的一個或多個操作或過程。因此,這裡描述的實施方式不限於固線式電路和軟件的任何特定組合。
第6圖中的設備數量及配置作為一個示例提供。裝置600可以包括相比於第6圖所示更多的元件、更少的元件、不同的元件或不同配置的元件。額外地或替代地,裝置600的一組元件(例如,一個或多個元件)可以執行所描述由裝置600的另一組元件執行的一個或多個功能。
第7圖是形成本文所述的導體結構相關示例過程流程圖700。在一些實施方式中,第7圖的一個或多個製程區塊由一個或多個半導體製程工具(例如,半導體製程工具102-114中的一個或多個)執行。額外地或替代地,第7圖的一個或多個製程區塊可以由裝置600的一個或多個元件執行,例如處理器620、
記憶體630、輸入元件640、輸出元件650及/或通信元件660。
如第7圖所示,製程700可以包括形成一凹槽於至少介電層中且毗鄰於源極/汲極結構(區塊710)。例如,一個或多個半導體製程工具102-114可以在至少一個介電層214中且毗鄰於源極/汲極結構230形成凹槽503,如本文所述。
如第7圖中進一步所示,製程700可以包括使用化學氣相沉積在凹槽內形成晶種層,其中晶種層包括不具基板依賴性的金屬(區塊720)。例如,一個或多個半導體製程工具102-114可以使用保形化學氣相沉積在凹槽503內形成晶種層301,其中晶種層301包括不具基板依賴性的金屬,如本文所述。
如第7圖中進一步所示,製程700可以包括從凹槽的側壁蝕刻晶種層,其中剩餘的晶種層在凹槽的底表面上方(區塊730)。例如,一個或多個半導體製程工具102-114可以從凹槽503的側壁蝕刻晶種層301,其中剩餘的晶種層301位於凹槽503的底面之上,如本文所述。
如第7圖中進一步所示,製程700可以包括在凹槽內和剩餘晶種層上方形成閘極導孔(區塊740)。例如,一個或多個半導體製程工具102-114可以在凹槽503內和剩餘晶種層301上方形成閘極導孔240,如本文所述。
製程700可以包括額外的實施方式,例如下文描述任何單個實施方式或實施方式的任何組合及/或與本文別處描述的一個或多個其它製程結合。
在第一實施方式中,晶種層選自釕(Ru)、鉬(Mo)、鎢(W)或它們的組合。
在第二實施方式中,單獨或與第一實施方式組合,閘極導孔由選自釕(Ru)、鉬(Mo)、鎢(W)、鋁(Al)、鈦(Ti)、氮化鈦(TiN)、
銅(Cu)、鈷(Co)或其組合的材料形成。
在第三實施方式中,單獨或與第一實施方式和第二實施方式中的一個或多個組合,利用氯氣(Cl2)或臭氧(O3)電漿從凹槽側壁移除晶種層,其中剩餘的晶種層之高度被蝕刻降低。
在第四實施方式中,單獨或與第一至第三實施方式中的一個或多個組合,製程700進一步包括在閘極導孔240下方的閘極232上執行化學機械研磨,並在形成極/汲極結構230之前形成晶種層301。
在第五實施方式中,單獨或與第一至第四實施方式中的一個或多個結合,製程700進一步包括在閘極導孔240上執行化學機械研磨。
在第六實施方式中,單獨或與第一至第五實施方式中的一個或多個組合,形成晶種層包括進行化學氣相沉積,其中前驅物選自十二羰基釕、氯化鉬、氟化鎢或其組合。
在第七實施方式中,單獨或與第一至第六實施方式中的一個或多個組合,形成晶種層包括進行化學氣相沉積,其中共反應選自一氧化碳、環己二酮、矽烷或其組合。
在第八實施方式中,單獨或與第一至第七實施方式中的一個或多個組合,形成晶種層包括在約攝氏150度至約攝氏450度下進行化學氣相沉積。
在第九實施方式中,單獨或與第一至第八實施方式中的一個或多個組合,形成晶種層包括於約0.005托至約50托的壓力下進行化學氣相沉積。
雖然第7圖示出了製程700的示例區塊,但是在一些實施方式中,製程700包括相比於第7圖中描繪的更多的區塊、更少的區塊、不同的區塊或不同排列的區塊。額外地或替代地,製程700的兩個或更多個區塊可以同時執行。
在這種方式下,在形成金屬汲極接觸件之後沉積晶種層以減少或防止晶種層朝向金屬汲極接觸件的磊晶生長。例如,可以使用保形化學氣相沉積(CVD)及保形乾式蝕刻來沉積晶種層。在一些實施方式中,晶種層可以由釕(Ru)、鉬(Mo)或鎢(W)形成。因此,晶種層有助於減少或防止在閘極導孔中形成接縫,從而容許藉由自下而上的金屬生長來降低閘極導孔的電阻。此外,減少甚至防止從閘極導孔到金屬汲極接觸件的電流外漏。如此一來,提高了裝置性能及效率,也提高了閘極結構的崩潰電壓。此外,由於短路的可能性較小了,提高了產率,從而節省了在製造過程中本來會消耗的電力、原材料及加工資源。
如上面更詳細地描述,本文描述的一些實施方式提供了一種方法。此方法包括形成凹槽於至少一介電層中且毗鄰於源極/汲極結構。此方法包括使用保形化學氣相沉積在凹槽內形成晶種層,晶種層含有缺乏基板依賴性的金屬。此方法包括從凹槽的側壁蝕刻晶種層,其中剩餘的晶種層在凹槽的底表面上方。此方法包括在凹槽內和剩餘晶種層上方形成閘極導孔。
如上面更詳細地描述,本文描述的一些實施方式提供了一種方法。此方法包括形成凹槽於至少一介電層中且毗鄰於源極/汲極結構。此方法包括形成晶種層包括進行化學氣相沉積,其中前驅物選自十二羰基釕、氯化鉬、氟化鎢或其組合。此方法包括從凹槽的側壁蝕刻晶種層,其中剩餘的晶種層在凹槽的底表面上方。此方法包括在凹槽內和剩餘晶種層上方形成閘極導孔。
如上面更詳細地描述,本文描述的一些實施方式提供了一種半導體結構。此半導體結構包括與源極/汲極結構相鄰的閘極結構。此半導體結構包括形成在閘極結構上方並且包括第一金屬的晶種層。此半導體結構包括形成在
晶種層上方的閘極導孔,通過晶種層電性連接到閘極結構,並且包括第二金屬,其中閘極導孔基本上沒有接縫。
如本文所用,“滿足閾值”可以根據上下文指大於閾值、大於或等於閾值、小於閾值、小於或等於閾值的值,等於閾值、不等於閾值等。
以上概述了幾個實施例的特徵,以便本領域技術人員可以更好地理解本公開的各個方面。本領域的技術人員應該理解,他們可以容易地使用本公開作為設計或修改其它製程及結構以執行本文描述的相同目的及/或達到相同優點。本領域技術人員也應該意識到,這樣的等效結構並不脫離本發明的精神和範圍,並且可以在不脫離本發明的精神和範圍的情況下對本文進行各種改動、替換和變更。
200:工作件
202:基板
204:鰭片狀結構
206:介電層
208:蝕刻停止層(etch stop layer,ESL)
210:介電層
212:蝕刻停止層
214:介電層
216:蝕刻停止層
218:介電層
220:蝕刻停止層
222:介電層
224:蝕刻停止層
226:介電層
228:磊晶區域
230:金屬汲極接觸件
232:閘極
234:間隙物
236:間隙物
238:源極或汲極內連線
240:閘極導孔
242:閘極接觸件
244:導電結構
246:導電結構
248:導孔
250:導孔
252:導電結構
254:導電結構
301:晶種層
Claims (9)
- 一種半導體結構的形成方法,包括: 形成一凹槽於至少一介電層中且毗鄰於一源極/汲極結構; 利用保形(conformal)化學氣相沉積在該凹槽內形成一晶種層,其中該晶種層含有在化學氣相沉積過程中缺乏基板依賴性的一金屬; 自該凹槽的側壁蝕刻該晶種層,其中一剩餘的晶種層在該凹槽的底面上且在一閘極接觸件上方;以及 於該凹槽內及該剩餘的晶種層上形成一閘極導孔,其中該閘極導孔高度至少為該晶種層高度之兩倍。
- 如請求項1之半導體結構的形成方法,其中該晶種層選自釕(Ru)、鉬(Mo)、鎢(W)、或上述之組合。
- 如請求項1之半導體結構的形成方法,其中形成該晶種層包括: 以一前驅物進行化學氣相沉積,其中該前驅物選自十二羰基釕、氯化鉬、氟化鎢、或上述之組合。
- 如請求項1之半導體結構的形成方法,其中形成該晶種層包括: 以一共反應物進行化學氣相沉積,其中該共反應物選自一氧化碳、環己二酮、矽烷、或上述之組合。
- 如請求項1之半導體結構的形成方法,其中蝕刻該晶種層包括: 利用氯氣或臭氧電漿從該凹槽側壁移除該晶種層, 其中該剩餘的晶種層之高度被蝕刻降低。
- 如請求項1-5中任一項之半導體結構形成方法,更包括: 對該閘極導孔下之一閘極結構進行化學機械研磨;以及 在形成該晶種層之前形成該源極/汲極結構。
- 一種半導體結構的形成方法,包括: 形成複數個凹槽於至少一介電層中且毗鄰於一源極/汲極結構; 以一前驅物進行保形(conformal)化學氣相沉積以在該些凹槽內形成一晶種層,其中該前驅物選自十二羰基釕、氯化鉬、氟化鎢、或上述之組合; 自該些凹槽的側壁蝕刻該晶種層,其中一剩餘的晶種層在該些凹槽的底面上且在一閘極接觸件上方;以及 於該些凹槽內及該剩餘的晶種層上形成一閘極導孔,其中該閘極導孔高度至少為該晶種層高度之兩倍。
- 一種半導體結構,包括: 一閘極結構,毗鄰於一源極/汲極結構; 一閘極接觸件,形成於閘極結構上方; 一晶種層,形成於該閘極結構上方以及該閘極接觸件上方;以及 一閘極導孔,形成於該晶種層上方且通過該晶種層電性連接至該閘極結構, 其中該閘極導孔之一底面之寬度約相等於該晶種層之一頂面之寬度且該晶種層之該頂面與該閘極導孔之該底面齊平,其中該閘極導孔高度至少為該晶種層高度之兩倍,並且其中該閘極導孔高度不超過該晶種層的高度的三十倍。
- 如請求項8之半導體結構,其中該閘極導孔具有一至少為2之深寬比。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/805,605 | 2022-06-06 | ||
| US17/805,605 US20230395429A1 (en) | 2022-06-06 | 2022-06-06 | Conductive structures and methods of forming the same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202349468A TW202349468A (zh) | 2023-12-16 |
| TWI888779B true TWI888779B (zh) | 2025-07-01 |
Family
ID=88977088
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW112100789A TWI888779B (zh) | 2022-06-06 | 2023-01-09 | 半導體結構及其形成方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20230395429A1 (zh) |
| CN (1) | CN220510042U (zh) |
| TW (1) | TWI888779B (zh) |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201923977A (zh) * | 2017-11-20 | 2019-06-16 | 台灣積體電路製造股份有限公司 | 半導體結構的製造方法 |
| TW201937675A (zh) * | 2018-02-26 | 2019-09-16 | 台灣積體電路製造股份有限公司 | 接觸結構 |
| TW201946148A (zh) * | 2018-04-30 | 2019-12-01 | 台灣積體電路製造股份有限公司 | 半導體裝置之製造方法 |
| TW202021002A (zh) * | 2018-11-29 | 2020-06-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其形成方法 |
| TW202114230A (zh) * | 2019-09-16 | 2021-04-01 | 台灣積體電路製造股份有限公司 | 半導體裝置 |
| TW202129723A (zh) * | 2020-01-30 | 2021-08-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其形成方法 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8021926B2 (en) * | 2009-09-22 | 2011-09-20 | Freescale Semiconductor, Inc. | Methods for forming semiconductor devices with low resistance back-side coupling |
| US10804180B2 (en) * | 2017-11-30 | 2020-10-13 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method for manufacturing the same |
| US11211348B2 (en) * | 2019-08-22 | 2021-12-28 | Wuhan Xinxin Semiconductor Manufacturing Co., Ltd. | First wafer, fabricating method thereof and wafer stack |
| US11361992B2 (en) * | 2019-10-08 | 2022-06-14 | Eugenus, Inc. | Conformal titanium nitride-based thin films and methods of forming same |
| US11239115B2 (en) * | 2019-10-30 | 2022-02-01 | International Business Machines Corporation | Partial self-aligned contact for MOL |
| US11316030B2 (en) * | 2020-02-19 | 2022-04-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field-effect transistor device and method |
| US12237388B2 (en) * | 2020-12-16 | 2025-02-25 | Intel Corporation | Transistor arrangements with stacked trench contacts and gate straps |
-
2022
- 2022-06-06 US US17/805,605 patent/US20230395429A1/en active Pending
-
2023
- 2023-01-09 TW TW112100789A patent/TWI888779B/zh active
- 2023-06-06 CN CN202321424060.7U patent/CN220510042U/zh active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201923977A (zh) * | 2017-11-20 | 2019-06-16 | 台灣積體電路製造股份有限公司 | 半導體結構的製造方法 |
| TW201937675A (zh) * | 2018-02-26 | 2019-09-16 | 台灣積體電路製造股份有限公司 | 接觸結構 |
| TW201946148A (zh) * | 2018-04-30 | 2019-12-01 | 台灣積體電路製造股份有限公司 | 半導體裝置之製造方法 |
| TW202021002A (zh) * | 2018-11-29 | 2020-06-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其形成方法 |
| TW202114230A (zh) * | 2019-09-16 | 2021-04-01 | 台灣積體電路製造股份有限公司 | 半導體裝置 |
| TW202129723A (zh) * | 2020-01-30 | 2021-08-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN220510042U (zh) | 2024-02-20 |
| TW202349468A (zh) | 2023-12-16 |
| US20230395429A1 (en) | 2023-12-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20240387382A1 (en) | Low-resistance copper interconnects | |
| TW201742194A (zh) | 用於整合磁性隨機存取記憶體裝置的互連覆蓋程序及所得結構 | |
| US20240387259A1 (en) | Conductive structures with barriers and liners of varying thicknesses | |
| US20240371962A1 (en) | Semiconductor device and method of manufacturing the same | |
| US20220367242A1 (en) | Semiconductor device and method for manufacturing the same | |
| US20240379423A1 (en) | Barrier layer for an interconnect structure | |
| US20250364324A1 (en) | Conductive structures with bottom-less barriers and liners | |
| US20250366174A1 (en) | Semiconductor devices and methods of manufacture | |
| TW202230479A (zh) | 半導體裝置 | |
| US20250364317A1 (en) | Semiconductor device and methods of formation via etching operations | |
| US20250192052A1 (en) | Graphene liners and caps for semiconductor structures | |
| TWI802378B (zh) | 半導體裝置及其形成方法 | |
| TWI888779B (zh) | 半導體結構及其形成方法 | |
| TWI861748B (zh) | 半導體裝置及其製造方法 | |
| TW202307928A (zh) | 半導體裝置的形成方法 | |
| US20220320300A1 (en) | Semiconductor device interconnects and methods of formation | |
| TWI856786B (zh) | 半導體裝置及其製備方法 | |
| US20240112987A1 (en) | Semiconductor device and methods of manufacturing | |
| US20230377961A1 (en) | Metal nitride diffusion barrier and methods of formation |