TWI888131B - 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 - Google Patents
可雙向驅動的緩衝器、電子晶片及資訊處理裝置 Download PDFInfo
- Publication number
- TWI888131B TWI888131B TW113117260A TW113117260A TWI888131B TW I888131 B TWI888131 B TW I888131B TW 113117260 A TW113117260 A TW 113117260A TW 113117260 A TW113117260 A TW 113117260A TW I888131 B TWI888131 B TW I888131B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- gate
- coupled
- input
- input terminal
- Prior art date
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
本發明主要揭示一種可雙向驅動的緩衝器,包括:一第一P型MOSFET元件、一第一N型MOSFET元件、一第一邏輯單元、一第二P型MOSFET元件、一第二N型MOSFET元件、以及一第二邏輯單元,其中,該第一P型MOSFET元件與該第一N型MOSFET元件疊接為一第一CMOS單元,該第一邏輯單元耦接於一第一輸入/輸出端與該第一CMOS單元之間,且該第一CMOS單元耦接一第二輸入/輸出端。相對地,該第二P型MOSFET元件與該第二N型MOSFET元件疊接為一第二CMOS單元,該第二邏輯單元耦接於所述第二輸入/輸出端與該第二CMOS單元之間,且該第二CMOS單元耦接所述第一輸入/輸出端。
Description
本發明為顯示驅動晶片之有關技術領域,尤指應用於該顯示驅動晶片的多個源極驅動模塊之中的一種具有降低/消除峰值電流功能的可雙向驅動緩衝器。
圖1為習知的一種平面顯示器的方塊圖。如圖1所示,習知的平面顯示器1a係主要包括:一顯示面板10a、至少一顯示驅動晶片11a以及一時序控制器(Tcon)12a,其中,該顯示驅動晶片11a內含N個源極驅動模塊111a用以產生N個顯示驅動信號(即,數據電壓或驅動電流)對應驅動至該顯示面板10a的N條源極線。
圖2為圖1所示之N個源極驅動模塊111a的方塊圖。如圖2所示,該顯示驅動晶片11a還具有一顯示介面實體層(D-PHY)110a,且該顯示介面實體層110a被配置自該時序控制器12a所傳送接收顯示數據(RGB DATA)、時鐘信號(CLK)等信號,並將所述顯示數據和所述時鐘信號傳送至左側的N/2個源極驅動模塊111a以及右側的N/2個源極驅動模塊111a。物理層傳送給各個輸出通道(output channel)。如圖2所示,由於信號傳輸通道多、信號頻率高,因此,伴隨著數據的寫入,在傳輸數據在低電壓位準時易形成較大的peak current(峰值電流)。相關量測數據顯示,峰值電流除了增加了顯示驅動晶片12a的整體功耗,還
同時降低電源電壓(VDD),因此會對顯示驅動晶片12a電路正常工作造成負面影響。
圖3為圖2所示之源極驅動模塊111a的內部電路方塊圖。如圖3所示,所述源極驅動模塊111a通常包括:一移位寄存器1111a、一數據鎖存器1112a、一電平移位器1113a、一數位類比轉換器1114a、一緩衝器1115a、與一正交多工器1116a。並且,為了降低因傳輸訊號的變化所衍生的峰值電流(peak current),現有技術配置所述顯示介面實體層110a與所述數位類比轉換器1114a具有編碼映像(Code mapping)之功能,同時,配置該移位寄存器1111a依據一第一時鐘信號(CLK_EVEN)與一第二時鐘信號(CLK_ODD)對所述顯示數據(即,RGB DATA)進行奇偶分相位取樣寄存。
對於中、大尺寸屏幕的平面顯示器1a而言,其使用的顯示驅動晶片11a相對地具有較多的驅動通道。因此,為了簡化該顯示驅動晶片11a的電路佈局,現有技術在該顯示驅動晶片11a的電路佈局的左側與右側各設置一個顯示介面實體層110a。易於理解的,左側的顯示介面實體層110a傳送對應的顯示數據和時鐘信號等信號至左側的N/2個源極驅動模塊111a,而右側的顯示介面實體層110a則傳送對應的顯示數據和時鐘信號等信號至右側的N/2個源極驅動模塊111a。值得說明的是,前述之Code mapping與奇偶分相位取樣寄存同樣可以用於降低峰值電流(peak current)。然而,因具有較多的驅動通道,應用於驅動中、大尺寸的顯示面板10a的顯示驅動晶片11a的電路面積也相對較大,致使所述源極驅動模塊111a所包含的緩衝器1115a被要求具有高驅動能力以及雙向驅動功能。實務經驗顯示,當所述緩衝器1115a被設計為具有高驅動能力及雙向驅動功能的情況下,因傳輸訊號的變化所生成的峰值電流(peak current)變得顯著。
更詳細地說明,圖4為圖3所示之緩衝器1115a的電路拓撲圖。如圖4所示,習知的緩衝器1115a為單向驅動,且包括:一反相器1117a、一P型MOSFET元件1118a以及與該P型MOSFET元件1118a疊接(Cascode)的一N型MOSFET元件1119a。另一方面,圖5為具有高驅動能力及雙向驅動功能的緩衝器的電路拓撲圖。如圖5所示,所述具有高驅動能力及雙向驅動功能的緩衝器2a包括:一第一反相器20a、一第一P型MOSFET元件21a、一第二P型MOSFET元件22a、一第一N型MOSFET元件23a、一第二N型MOSFET元件24a、一第二反相器25a、一第三P型MOSFET元件26a、一第四P型MOSFET元件27a、一第三N型MOSFET元件28a、以及一第四N型MOSFET元件29a。
為了進一步提高驅動能力,如圖4與圖5所示,所述第一P型MOSFET元件21a、所述第二P型MOSFET元件22a、所述第三P型MOSFET元件26a、與所述第四P型MOSFET元件27a的面積(即,W×L)皆為所述P型MOSFET元件1118a。如此可知,就P型MOSFET元件而言,所述具有高驅動能力及雙向驅動功能的緩衝器2a的總面積為所述緩衝器1115a的8倍。
綜上所述,就應用於驅動中、大尺寸的顯示面板10a的顯示驅動晶片11a而言,若其源極驅動模塊111a的緩衝器1115a(如圖3、圖4所示)替換成具有高驅動能力以及雙向驅動功能的緩衝器2a(如圖5所示),不僅峰值電流(peak current)會變得顯著,同時源極驅動模塊111a的緩衝器的電路面積也會倍數地增大。有鑑於此,應考慮對如圖5所示之具有高驅動能力以及雙向驅動功能的緩衝器2a進行重新設計或改良,使其電路面積在保有降低/消除峰值電流功能的前提下有效縮小。
由上述說明可知,本領域亟需一種可雙向驅動的緩衝器。
本發明之主要目的在於提供一種可雙向驅動的緩衝器,用於整合在一源極驅動模塊之中。值得一提的是,習知的單向驅動緩衝器、習知的具有高驅動能力及雙向驅動功能的緩衝器與本發明之可雙向驅動的緩衝器的電路面積比為1:8:2。換句話說,本發明之可雙向驅動的緩衝器的電路面積僅為習知的單向驅動緩衝器的2倍,且為習知的具有高驅動能力及雙向驅動功能的緩衝器的1/4倍。因此,與習知的具有高驅動能力及雙向驅動功能的緩衝器相比,本發明之可雙向驅動的緩衝器的電電路成本大幅下降75%。
進一步地,在所述可雙向驅動的緩衝器的一第一輸入/輸出端與該第一邏輯單元之間設置一第一鎖存單元以及在所述可雙向驅動的緩衝器的一第二輸入/輸出端與該第二邏輯單元之間設置一第二鎖存單元之後,通過對該第一鎖存單元與該第一鎖存單元的工作時序控制,可以在緩衝器致能之前與關閉之後將其輸出設為0電位或1電位,從而實現大幅降低(或消除)峰值電流(peak current)的具體效果。同時,還可達到降低電源電壓掉壓(power drop)以及消除電路EMI(電磁干擾)之額外效果。
為了達成上述目的,一種可雙向驅動的緩衝器乃被提出,其包括:一第一P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接一工作電壓;一第一N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第一P型MOSFET元件的該汲極端一同耦接在一第一共接點;一第一邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第一P型MOSFET
元件的該閘極端,該第二輸出端耦接該第一N型MOSFET元件的該閘極端,該第二輸入端耦接一第一控制信號,且該第三輸入端耦接一第二控制信號;一第二P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接所述工作電壓;一第二N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第二P型MOSFET元件的該汲極端一同耦接在一第二共接點;以及一第二邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第二P型MOSFET元件的該閘極端,該第二輸出端耦接該第二N型MOSFET元件的該閘極端,該第二輸入端耦接所述第二控制信號,且該第三輸入端耦接所述第一控制信號;其中,該第一邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第一輸入/輸出端,且同時耦接至該第二共接點;其中,該第二邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第二輸入/輸出端,且同時耦接至該第一共接點。
在一實施例中,該第一邏輯單元包括:一第一反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別該作為所述第一邏輯單元的該第二輸入端與該第一輸出端;以及一第一反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別該作為所述第一邏輯單元的該第三輸入端與該第二輸出端;
其中,該第一反及閘的該第二閘輸入端與該第一反或閘的該第一閘輸入端皆耦接至所述第一邏輯單元的該第一輸入端。
在一實施例中,該第二邏輯單元包括:一第二反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別該作為所述第二邏輯單元的該第二輸入端與該第一輸出端;以及一第二反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別該作為所述第二邏輯單元的該第三輸入端與該第二輸出端;其中,該第二反及閘的該第二閘輸入端與該第二反或閘的該第一閘輸入端皆耦接至所述第二邏輯單元的該第一輸入端。
在一可行實施例中,所述可雙向驅動的緩衝器更包括耦接於該第一邏輯單元的該第一輸入端與所述第一輸入/輸出端之間的一第一鎖存單元,且該第一鎖存單元包括:一第一反相器,具一輸入端與一輸出端,且該輸出端耦接該第一邏輯單元的該第一輸入端;一第一開關元件,具一第一端、一第二端與一控制端,其中,該第一端耦接所述第一輸入/輸出端,該第二端耦接該第一反相器的該輸入端,且該控制端耦接一第一開關控制信號;一第二反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第一邏輯單元的該第一輸入端與該第一反相器的該輸出端;
一第二開關元件,具一第一端、一第二端與一控制端,其中,該第一端同時耦接所述第一輸入/輸出端與該第一開關元件的該第一端,該第二端耦接該第二反相器的該輸入端,且該控制端耦接一第二開關控制信號。
在又一可行實施例中,所述可雙向驅動的緩衝器更包括耦接於該第二邏輯單元的該第一輸入端與所述第二輸入/輸出端之間的一第二鎖存單元,且該第二鎖存單元包括:一第三反相器,具一輸入端與一輸出端,且該輸出端耦接該第二邏輯單元的該第一輸入端;一第三開關元件,具一第一端、一第二端與一控制端,其中,該第二端耦接所述第二輸入/輸出端,該第一端耦接該第三反相器的該輸入端,且該控制端耦接所述第一開關控制信號;一第四反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第二邏輯單元的該第一輸入端與該第三反相器的該輸出端;一第四開關元件,具一第一端、一第二端與一控制端,其中,該第二端同時耦接所述第二輸入/輸出端與該第三開關元件的該第一端,該第一端耦接該第四反相器的該輸入端,且該控制端耦接所述第二開關控制信號。
為了達成上述目的,本發明進一步提出一種可雙向驅動的緩衝器,其具有:一第一端及一第二端;一第一閘控緩衝電路,具有一第一輸入端、一第一對控制端及一第一輸出端,該第一輸入端耦接該第一端,該第一對控制端耦接一對第一互補控制信號,且該第一輸出端耦接該第二端;以及
一第二閘控緩衝電路,具有一第二輸入端、一第二對控制端及一第二輸出端,該第二輸入端耦接該第二端,該第二對控制端耦接一對第二互補控制信號,且該第二輸出端耦接該第一端,其中,該對第二互補控制信號係該對第一互補控制信號之反相信號。
並且,本發明同時提供一種電子晶片,其係用以對一顯示面板進行顯示驅動,且內含複數個源極驅動模塊;其特徵在於,各所述源極驅動模塊皆具有至少一可雙向驅動的緩衝器,且該可雙向驅動的緩衝器包括:一第一P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接一工作電壓;一第一N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第一P型MOSFET元件的該汲極端一同耦接在一第一共接點;一第一邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第一P型MOSFET元件的該閘極端,該第二輸出端耦接該第一N型MOSFET元件的該閘極端,該第二輸入端耦接一第一控制信號,且該第三輸入端耦接一第二控制信號;一第二P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接所述工作電壓;一第二N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第二P型MOSFET元件的該汲極端一同耦接在一第二共接點;一第二邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第二P型MOSFET
元件的該閘極端,該第二輸出端耦接該第二N型MOSFET元件的該閘極端,該第二輸入端耦接所述第二控制信號,且該第三輸入端耦接所述第一控制信號;其中,該第一邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第一輸入/輸出端,且同時耦接至該第二共接點;其中,該第二邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第二輸入/輸出端,且同時耦接至該第一共接點。
在一實施例中,該電子晶片為選自於由顯示驅動晶片和觸控顯示驅動整合(touch and display driver integration,TDDI)晶片所組成群組之中的任一者。
在一實施例中,該第一邏輯單元包括:一第一反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別該作為所述第一邏輯單元的該第二輸入端與該第一輸出端;以及一第一反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別該作為所述第一邏輯單元的該第三輸入端與該第二輸出端;其中,該第一反及閘的該第二閘輸入端與該第一反或閘的該第一閘輸入端皆耦接至所述第一邏輯單元的該第一輸入端。
在一實施例中,該第二邏輯單元包括:一第二反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別該作為所述第二邏輯單元的該第二輸入端與該第一輸出端;以及
一第二反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別該作為所述第二邏輯單元的該第三輸入端與該第二輸出端;其中,該第二反及閘的該第二閘輸入端與該第二反或閘的該第一閘輸入端皆耦接至所述第二邏輯單元的該第一輸入端。
在一可行實施例中,該可雙向驅動的緩衝器更包括耦接於該第一邏輯單元的該第一輸入端與所述第一輸入/輸出端之間的一第一鎖存單元,且該第一鎖存單元包括:一第一反相器,具一輸入端與一輸出端,且該輸出端耦接該第一邏輯單元的該第一輸入端;一第一開關元件,具一第一端、一第二端與一控制端,其中,該第一端耦接所述第一輸入/輸出端,該第二端耦接該第一反相器的該輸入端,且該控制端耦接一第一開關控制信號;一第二反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第一邏輯單元的該第一輸入端與該第一反相器的該輸出端;一第二開關元件,具一第一端、一第二端與一控制端,其中,該第一端同時耦接所述第一輸入/輸出端與該第一開關元件的該第一端,該第二端耦接該第二反相器的該輸入端,且該控制端耦接一第二開關控制信號。
在又一可行實施例中,該雙向驅動的緩衝器更包括耦接於該第二邏輯單元的該第一輸入端與所述第二輸入/輸出端之間的一第二鎖存單元,且該第二鎖存單元包括:
一第三反相器,具一輸入端與一輸出端,且該輸出端耦接該第二邏輯單元的該第一輸入端;一第三開關元件,具一第一端、一第二端與一控制端,其中,該第二端耦接所述第二輸入/輸出端,該第一端耦接該第三反相器的該輸入端,且該控制端耦接所述第一開關控制信號;一第四反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第二邏輯單元的該第一輸入端與該第三反相器的該輸出端;一第四開關元件,具一第一端、一第二端與一控制端,其中,該第二端同時耦接所述第二輸入/輸出端與該第三開關元件的該第一端,該第一端耦接該第四反相器的該輸入端,且該控制端耦接所述第二開關控制信號。
本發明還提供一種電子晶片,其係用以對一顯示面板進行顯示驅動,且內含複數個源極驅動模塊;其特徵在於,各所述源極驅動模塊皆具有至少一雙向驅動的緩衝器,且該可雙向驅動的緩衝器包括:一第一端及一第二端;一第一閘控緩衝電路,具有一第一輸入端、一第一對控制端及一第一輸出端,該第一輸入端耦接該第一端,該第一對控制端耦接一對第一互補控制信號,且該第一輸出端耦接該第二端;以及一第二閘控緩衝電路,具有一第二輸入端、一第二對控制端及一第二輸出端,該第二輸入端耦接該第二端,該第二對控制端耦接一對第二互補控制信號,且該第二輸出端耦接該第一端,其中,該對第二互補控制信號係該對第一互補控制信號之反相信號。
進一步地,本發明還提供一種資訊處理裝置,其具有至少一個顯示裝置,並且,其特徵在於該顯示裝置具有一顯示面板與至少一個如前所述本發明之電子晶片。
在可能的實施例中,該資訊處理裝置可為多媒體資訊顯示裝置(KIOSK)、頭戴式顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、數位相機或視訊式門口機。
1a:平面顯示器
10a:顯示面板
11a:顯示驅動晶片
110a:顯示介面實體層
111a:源極驅動模塊
1111a:移位寄存器
1112a:數據鎖存器
1113a:電平移位器
1114a:數位類比轉換器
1115a:緩衝器
1116a:正交多工器
1117a:反相器
1118a:P型MOSFET元件
1119a:N型MOSFET元件
12a:時序控制器
2a:具有高驅動能力及雙向驅動功能的緩衝器
20a:第一反相器
21a:第一P型MOSFET元件
22a:第二P型MOSFET元件
23a:第一N型MOSFET元件
24a:第二N型MOSFET元件
25a:第二反相器
26a:第三P型MOSFET元件
27a:第四P型MOSFET元件
28a:第三N型MOSFET元件
29a:第三N型MOSFET元件
1:顯示裝置
11:顯示面板
12:電子晶片
121:源極驅動模塊
2:可雙向驅動的緩衝器
21:第一P型MOSFET元件
22:第一N型MOSFET元件
23:第一邏輯單元
231:第一反及閘
232:第一反或閘
24:第二P型MOSFET元件
25:第二N型MOSFET元件
26:第二邏輯單元
261:第二反及閘
262:第二反或閘
27:第一鎖存單元
271:第一反相器
272:第一開關元件
273:第二反相器
274:第二開關元件
28:第二鎖存單元
281:第三反相器
282:第三開關元件
283:第四反相器
284:第四開關元件
圖1為習知的一種平面顯示器的方塊圖;圖2為圖1所示之N個源極驅動模塊的方塊圖;圖3為圖2所示之源極驅動模塊的內部電路方塊圖;圖4為圖3所示之緩衝器的電路拓撲圖;圖5為具有高驅動能力及雙向驅動功能的緩衝器的電路拓撲圖;圖6為包含本發明之一種可雙向驅動的緩衝器的一顯示裝置的方塊圖;圖7為本發明之一種可雙向驅動的緩衝器的第一電路圖;以及圖8為本發明之可雙向驅動的緩衝器的第二電路圖。
為使 貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
圖6為包含本發明之一種可雙向驅動的緩衝器的一顯示裝置的方塊圖。如圖6所示,該顯示裝置1包括一顯示面板11以及用以驅動該顯示面板11進行圖像顯示的至少一個電子晶片12。在可行的實施例中,該電子晶片12可以是但不限於顯示驅動晶片或觸控顯示驅動整合(touch and display driver integration,TDDI)晶片。並且,該顯示面板11可以是但不限於液晶顯示面板、OLED顯示面板、LED顯示面板、和Micro-LED顯示面板所組成群組之中的任一者。更進一步地說明,該電子晶片12內含複數個源極驅動模塊121,其中各所述源極驅動模塊121具有至少一個本發明之可雙向驅動的緩衝器。
圖7為本發明之一種可雙向驅動的緩衝器的第一電路圖。如圖7所示,本發明之可雙向驅動的緩衝器2包括:一第一P型MOSFET元件21、一第一N型MOSFET元件22、一第一邏輯單元23、一第二P型MOSFET元件24、一第二N型MOSFET元件25、以及一第二邏輯單元26,其中,該第一P型MOSFET元件21具有一閘極端、一源極端與一汲極端,其中該源極端耦接一工作電壓。相對地,該第一N型MOSFET元件22具有一閘極端、一源極端與一汲極端,其中該汲極端和該第一P型MOSFET元件21的該汲極端一同耦接在一第一共接點。另一方面,該第二P型MOSFET元件24具有一閘極端、一源極端與一汲極端,其中該源極端耦接所述工作電壓。並且,該第二N型MOSFET元件25具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第二P型MOSFET元件24的該汲極端一同耦接在一第二共接點。
依據本發明之設計,如圖7所示,該第一邏輯單元23具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第一P型MOSFET元件21的該閘極端,該第二輸出端耦
接該第一N型MOSFET元件22的該閘極端,該第二輸入端耦接一第一控制信號,且該第三輸入端耦接一第二控制信號。具體地,該第一邏輯單元23由一第一反及閘231與一第一反或閘232組成,且其第一輸入端耦接所述可雙向驅動的緩衝器2的一第一輸入/輸出端並同時耦接至該第二共接點。如圖7所示,該第一反及閘231具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中該第一閘輸入端與該閘輸出端分別該作為所述第一邏輯單元23的該第二輸入端與該第一輸出端。另一方面,該第一反或閘232同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別該作為所述第一邏輯單元23的該第三輸入端與該第二輸出端。值得注意的是,該第一反及閘231的該第二閘輸入端與該第一反或閘232的該第一閘輸入端皆耦接至所述第一邏輯單元23的該第一輸入端。
如圖7所示,該第二邏輯單元26具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第二P型MOSFET元件24的該閘極端,該第二輸出端耦接該第二N型MOSFET元件25的該閘極端,該第二輸入端耦接所述第二控制信號,且該第三輸入端耦接所述第一控制信號。具體地,該第二邏輯單元26由一第二反及閘261與一第二反或閘262組成,且其第一輸入端耦接所述可雙向驅動的緩衝器2的一第二輸入/輸出端並同時耦接至該第一共接點。如圖7所示,該第二反及閘261具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別該作為所述第二邏輯單元26的該第二輸入端與該第一輸出端。另一方面,該第二反或閘262同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別該作為所述第二邏輯單元26
的該第三輸入端與該第二輸出端。值得注意的是,該第二反及閘261的該第二閘輸入端與該第二反或閘262的該第一閘輸入端皆耦接至所述第二邏輯單元26的該第一輸入端。
舉例而言,正常工作時,在第一控制信號為高準位(即,DIR=1)且第二控制信號為低準位(即,DIRB=0)的情況下,本發明之可雙向驅動的緩衝器2以其第一輸入/輸出端進行數據接收,且以其第二輸入/輸出端進行數據發送。相反地,在第二控制信號為高準位(即,DIRB=1)且第一控制信號為低準位(即,DIR=0)的情況下,本發明之可雙向驅動的緩衝器2以其第二輸入/輸出端進行數據接收,且以其第一輸入/輸出端進行數據發送。
由上述可知,本發明揭露了一種可雙向驅動的緩衝器,其具有:一第一端及一第二端;一第一閘控緩衝電路,具有一第一輸入端、一第一對控制端及一第一輸出端,該第一輸入端耦接該第一端,該第一對控制端耦接一對第一互補控制信號,且該第一輸出端耦接該第二端;以及一第二閘控緩衝電路,具有一第二輸入端、一第二對控制端及一第二輸出端,該第二輸入端耦接該第二端,該第二對控制端耦接一對第二互補控制信號,且該第二輸出端耦接該第一端,其中,該對第二互補控制信號係該對第一互補控制信號之反相信號。
另外,值得一提的是,習知的單向驅動緩衝器(如圖4所示)、習知的具有高驅動能力及雙向驅動功能的緩衝器(如圖5所示)與本發明之可雙向驅動的緩衝器(如圖7所示)的電路面積比為1:8:2。換句話說,本發明之可雙向驅動的緩衝器2的電路面積僅為習知的單向驅動緩衝器的2倍,且為習知的具有高驅動能力及雙向驅動功能的緩衝器的1/4倍。因此,易於計算的,與習知的具有高
驅動能力及雙向驅動功能的緩衝器相比,本發明之可雙向驅動的緩衝器2的電電路成本大幅下降75%。
進一步地,圖8為本發明之可雙向驅動的緩衝器的第二電路圖。如圖8所示,在所述第一輸入/輸出端與該第一邏輯單元23之間設置一第一鎖存單元27以及在所述第二輸入/輸出端與該第二邏輯單元26之間設置一第二鎖存單元28之後,通過對該第一鎖存單元27與該第二鎖存單元28的工作時序控制,可以在所述可雙向驅動的緩衝器2致能之前與關閉之後將其輸出設為0電位或1電位,從而實現大幅降低(或消除)峰值電流(peak current)的具體效果。
如圖8所示,該第一鎖存單元27耦接於該第一邏輯單元23的該第一輸入端與所述第一輸入/輸出端之間,且包括:一第一反相器271、一第一開關元件272、一第二反相器273以及一第二開關元件274,其中,該第一反相器271具一輸入端與一輸出端,且該輸出端耦接該第一邏輯單元23的該第一輸入端。相對地,該第二反相器273具一輸入端與一輸出端,且該輸出端同時耦接該第一邏輯單元23的該第一輸入端與該第一反相器271的該輸出端。另一方面,該第一開關元件272具一第一端、一第二端與一控制端,其中,該第一端耦接所述第一輸入/輸出端,該第二端耦接該第一反相器271的該輸入端,且該控制端耦接一第一開關控制信號。並且,該第二開關元件274具一第一端、一第二端與一控制端,其中,該第一端同時耦接所述第一輸入/輸出端與該第一開關元件272的該第一端,該第二端耦接該第二反相器273的該輸入端,且該控制端耦接一第二開關控制信號。
另一方面,該第二鎖存單元28耦接於該該第二邏輯單元26的該第一輸入端與所述第二輸入/輸出端之間,且包括:一第三反相器281、一第三開關
元件282、一第四反相器283以及一第四開關元件284,其中,該第三反相器281具一輸入端與一輸出端,且該輸出端耦接該第二邏輯單元26的該第一輸入端。相對地,該第四反相器283具一輸入端與一輸出端,且該輸出端同時耦接該第二邏輯單元26的該第一輸入端與該第三反相器281的該輸出端。如圖8所示,該第三開關元件282具一第一端、一第二端與一控制端,其中,該第二端耦接所述第二輸入/輸出端,該第一端耦接該第三反相器281的該輸入端,且該控制端耦接所述第一開關控制信號。並且,該第四開關元件284具一第一端、一第二端與一控制端,其中,該第二端同時耦接所述第二輸入/輸出端與該第三開關元件282的該第一端,該第一端耦接該第四反相器283的該輸入端,且該控制端耦接所述第二開關控制信號。
如此設置,在該第一開關控制信號為高準位(即,EN=1)且該第二開關控制信號為低準位(即,ENB=0)的情況下,本發明之可雙向驅動的緩衝器2以其第一輸入/輸出端進行數據接收(或數據發送)並且其第二輸入/輸出端進行數據發送(或數據接收)。相反地,在該第二開關控制信號為高準位(即,ENB=1)且該第一開關控制信號為低準位(即,EN=0)的情況下,本發明之可雙向驅動的緩衝器2的輸出維持(latch)在最後一筆更新的資料。因此,當EN/ENB的準位再次反轉時,若前端電路的傳輸數據沒有更新,本發明之可雙向驅動的緩衝器2也不會產生額外的峰值電流。同時,還可達到降低電源掉壓(power drop)以及消除電路EMI之額外效果。
如此,上述已完整且清楚地說明本發明之可雙向驅動的緩衝器;並且,經由上述可得知本發明具有下列優點:
(1)本發明提供一種可雙向驅動的緩衝器,用於整合在一源極驅動模塊之中,且包括:一第一P型MOSFET元件、一第一N型MOSFET元件、一第一邏輯單元、一第二P型MOSFET元件、一第二N型MOSFET元件、以及一第二邏輯單元。值得一提的是,習知的單向驅動緩衝器、習知的具有高驅動能力及雙向驅動功能的緩衝器與本發明之可雙向驅動的緩衝器的電路面積比為1:8:2。換句話說,本發明之可雙向驅動的緩衝器的電路面積僅為習知的單向驅動緩衝器的2倍,且為習知的具有高驅動能力及雙向驅動功能的緩衝器的1/4倍。因此,與習知的具有高驅動能力及雙向驅動功能的緩衝器相比,本發明之可雙向驅動的緩衝器的電電路成本大幅下降75%。
(2)進一步地,在所述可雙向驅動的緩衝器的一第一輸入/輸出端與該第一邏輯單元之間設置一第一鎖存單元以及在所述可雙向驅動的緩衝器的一第二輸入/輸出端與該第二邏輯單元之間設置一第二鎖存單元之後,通過對該第一鎖存單元與該第一鎖存單元的工作時序控制,可以在緩衝器致能之前與關閉之後將其輸出設為0電位或1電位,從而實現大幅降低(或消除)峰值電流(peak current)的具體效果。同時,還可達到降低電源掉壓(power drop)以及消除電路EMI(電磁干擾)之額外效果。
(3)並且,本發明同時提供一種電子晶片,其用以對一顯示面板進行顯示驅動,且內含複數個源極驅動模塊;其特徵在於,各所述源極驅動模塊皆具有至少一個如前所述本發明之可雙向驅動的緩衝器。
(4)進一步地,本發明還提供一種資訊處理裝置,其具有至少一個顯示裝置,並且,其特徵在於該顯示裝置具有一顯示面板與至少一個如前所述本發明之電子晶片。在可能的實施例中,該資訊處理裝置可為多媒體資訊顯
示裝置(KIOSK)、頭戴式顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、數位相機或視訊式門口機。
必須強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請 貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
2:可雙向驅動的緩衝器
21:第一P型MOSFET元件
22:第一N型MOSFET元件
23:第一邏輯單元
231:第一反及閘
232:第一反或閘
24:第二P型MOSFET元件
25:第二N型MOSFET元件
26:第二邏輯單元
261:第二反及閘
262:第二反或閘
Claims (12)
- 一種可雙向驅動的緩衝器,包括: 一第一P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接一工作電壓; 一第一N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第一P型MOSFET元件的該汲極端一同耦接在一第一共接點; 一第一邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第一P型MOSFET元件的該閘極端,該第二輸出端耦接該第一N型MOSFET元件的該閘極端,該第二輸入端耦接一第一控制信號,且該第三輸入端耦接一第二控制信號; 一第二P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接所述工作電壓; 一第二N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第二P型MOSFET元件的該汲極端一同耦接在一第二共接點;以及 一第二邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第二P型MOSFET元件的該閘極端,該第二輸出端耦接該第二N型MOSFET元件的該閘極端,該第二輸入端耦接所述第二控制信號,且該第三輸入端耦接所述第一控制信號; 其中,該第一邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第一輸入/輸出端,且同時耦接至該第二共接點; 其中,該第二邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第二輸入/輸出端,且同時耦接至該第一共接點。
- 如請求項1所述之可雙向驅動的緩衝器,其中,該第一邏輯單元包括: 一第一反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別作為所述第一邏輯單元的該第二輸入端與該第一輸出端;以及 一第一反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別作為所述第一邏輯單元的該第三輸入端與該第二輸出端; 其中,該第一反及閘的該第二閘輸入端與該第一反或閘的該第一閘輸入端皆耦接至所述第一邏輯單元的該第一輸入端。
- 如請求項2所述之可雙向驅動的緩衝器,其中,該第二邏輯單元包括: 一第二反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別作為所述第二邏輯單元的該第二輸入端與該第一輸出端;以及 一第二反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別作為所述第二邏輯單元的該第三輸入端與該第二輸出端; 其中,該第二反及閘的該第二閘輸入端與該第二反或閘的該第一閘輸入端皆耦接至所述第二邏輯單元的該第一輸入端。
- 如請求項1所述之可雙向驅動的緩衝器,更包括耦接於該第一邏輯單元的該第一輸入端與所述第一輸入/輸出端之間的一第一鎖存單元,且該第一鎖存單元包括: 一第一反相器,具一輸入端與一輸出端,且該輸出端耦接該第一邏輯單元的該第一輸入端; 一第一開關元件,具一第一端、一第二端與一控制端,其中,該第一端耦接所述第一輸入/輸出端,該第二端耦接該第一反相器的該輸入端,且該控制端耦接一第一開關控制信號; 一第二反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第一邏輯單元的該第一輸入端與該第一反相器的該輸出端;以及 一第二開關元件,具一第一端、一第二端與一控制端,其中,該第一端同時耦接所述第一輸入/輸出端與該第一開關元件的該第一端,該第二端耦接該第二反相器的該輸入端,且該控制端耦接一第二開關控制信號。
- 如請求項4所述之可雙向驅動的緩衝器,更包括耦接於該第二邏輯單元的該第一輸入端與所述第二輸入/輸出端之間的一第二鎖存單元,且該第二鎖存單元包括: 一第三反相器,具一輸入端與一輸出端,且該輸出端耦接該第二邏輯單元的該第一輸入端; 一第三開關元件,具一第一端、一第二端與一控制端,其中,該第二端耦接所述第二輸入/輸出端,該第一端耦接該第三反相器的該輸入端,且該控制端耦接所述第一開關控制信號; 一第四反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第二邏輯單元的該第一輸入端與該第三反相器的該輸出端;以及 一第四開關元件,具一第一端、一第二端與一控制端,其中,該第二端同時耦接所述第二輸入/輸出端與該第三開關元件的該第一端,該第一端耦接該第四反相器的該輸入端,且該控制端耦接所述第二開關控制信號。
- 一種電子晶片,用以對一顯示面板進行顯示驅動,且內含複數個源極驅動模塊;其特徵在於,各所述源極驅動模塊皆具有至少一可雙向驅動的緩衝器,且該可雙向驅動的緩衝器包括: 一第一P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接一工作電壓; 一第一N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第一P型MOSFET元件的該汲極端一同耦接在一第一共接點; 一第一邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第一P型MOSFET元件的該閘極端,該第二輸出端耦接該第一N型MOSFET元件的該閘極端,該第二輸入端耦接一第一控制信號,且該第三輸入端耦接一第二控制信號; 一第二P型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該源極端耦接所述工作電壓; 一第二N型MOSFET元件,具有一閘極端、一源極端與一汲極端,其中,該汲極端和該第二P型MOSFET元件的該汲極端一同耦接在一第二共接點; 一第二邏輯單元,具有一第一輸入端、一第二輸入端、一第三輸入端、一第一輸出端、與一第二輸出端,其中,該第一輸出端耦接該第二P型MOSFET元件的該閘極端,該第二輸出端耦接該第二N型MOSFET元件的該閘極端,該第二輸入端耦接所述第二控制信號,且該第三輸入端耦接所述第一控制信號; 其中,該第一邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第一輸入/輸出端,且同時耦接至該第二共接點; 其中,該第二邏輯單元的該第一輸入端耦接所述可雙向驅動的緩衝器的一第二輸入/輸出端,且同時耦接至該第一共接點。
- 如請求項6所述之電子晶片,其中,該電子晶片為選自於由顯示驅動晶片和觸控顯示驅動整合(touch and display driver integration, TDDI)晶片所組成群組之中的任一者。
- 如請求項6所述之電子晶片,其中,該第一邏輯單元包括: 一第一反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別作為所述第一邏輯單元的該第二輸入端與該第一輸出端;以及 一第一反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別作為所述第一邏輯單元的該第三輸入端與該第二輸出端; 其中,該第一反及閘的該第二閘輸入端與該第一反或閘的該第一閘輸入端皆耦接至所述第一邏輯單元的該第一輸入端。
- 如請求項6所述之電子晶片,其中,該第二邏輯單元包括: 一第二反及閘,具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第一閘輸入端與該閘輸出端分別作為所述第二邏輯單元的該第二輸入端與該第一輸出端;以及 一第二反或閘,同樣具有一第一閘輸入端、一第二閘輸入端與一閘輸出端,其中,該第二閘輸入端與該閘輸出端分別作為所述第二邏輯單元的該第三輸入端與該第二輸出端; 其中,該第二反及閘的該第二閘輸入端與該第二反或閘的該第一閘輸入端皆耦接至所述第二邏輯單元的該第一輸入端。
- 如請求項6所述之電子晶片,其中,該可雙向驅動的緩衝器更包括耦接於該第一邏輯單元的該第一輸入端與所述第一輸入/輸出端之間的一第一鎖存單元,且該第一鎖存單元包括: 一第一反相器,具一輸入端與一輸出端,且該輸出端耦接該第一邏輯單元的該第一輸入端; 一第一開關元件,具一第一端、一第二端與一控制端,其中,該第一端耦接所述第一輸入/輸出端,該第二端耦接該第一反相器的該輸入端,且該控制端耦接一第一開關控制信號; 一第二反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第一邏輯單元的該第一輸入端與該第一反相器的該輸出端; 一第二開關元件,具一第一端、一第二端與一控制端,其中,該第一端同時耦接所述第一輸入/輸出端與該第一開關元件的該第一端,該第二端耦接該第二反相器的該輸入端,且該控制端耦接一第二開關控制信號。
- 如請求項10所述之電子晶片,其中,該可雙向驅動的緩衝器更包括耦接於該第二邏輯單元的該第一輸入端與所述第二輸入/輸出端之間的一第二鎖存單元,且該第二鎖存單元包括: 一第三反相器,具一輸入端與一輸出端,且該輸出端耦接該第二邏輯單元的該第一輸入端; 一第三開關元件,具一第一端、一第二端與一控制端,其中,該第二端耦接所述第二輸入/輸出端,該第一端耦接該第三反相器的該輸入端,且該控制端耦接所述第一開關控制信號; 一第四反相器,具一輸入端與一輸出端,且該輸出端同時耦接該第二邏輯單元的該第一輸入端與該第三反相器的該輸出端; 一第四開關元件,具一第一端、一第二端與一控制端,其中,該第二端同時耦接所述第二輸入/輸出端與該第三開關元件的該第一端,該第一端耦接該第四反相器的該輸入端,且該控制端耦接所述第二開關控制信號。
- 一種資訊處理裝置,具有至少一個顯示裝置,其特徵在於,該顯示裝置具有一顯示面板與至少一個如請求6至請求項11之中任一項所述之電子晶片。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW113117260A TWI888131B (zh) | 2024-05-09 | 2024-05-09 | 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW113117260A TWI888131B (zh) | 2024-05-09 | 2024-05-09 | 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI888131B true TWI888131B (zh) | 2025-06-21 |
| TW202544765A TW202544765A (zh) | 2025-11-16 |
Family
ID=97227653
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW113117260A TWI888131B (zh) | 2024-05-09 | 2024-05-09 | 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI888131B (zh) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200846745A (en) * | 2007-05-31 | 2008-12-01 | Tpo Displays Corp | Driving device of a liquid crystal display device |
| TW200905636A (en) * | 2007-05-23 | 2009-02-01 | Samsung Electronics Co Ltd | Method and apparatus for driving display panel |
| US20160307513A1 (en) * | 2013-12-09 | 2016-10-20 | Joled Inc. | Gate drive integrated circuit used in image display device, image display device, and organic el display |
-
2024
- 2024-05-09 TW TW113117260A patent/TWI888131B/zh active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200905636A (en) * | 2007-05-23 | 2009-02-01 | Samsung Electronics Co Ltd | Method and apparatus for driving display panel |
| TW200846745A (en) * | 2007-05-31 | 2008-12-01 | Tpo Displays Corp | Driving device of a liquid crystal display device |
| US20160307513A1 (en) * | 2013-12-09 | 2016-10-20 | Joled Inc. | Gate drive integrated circuit used in image display device, image display device, and organic el display |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN113781913B (zh) | 显示面板及显示装置 | |
| CN102184697B (zh) | 移位缓存器电路 | |
| KR100316722B1 (ko) | 표시용 구동장치와 그 제조방법 및 그를 사용한 액정모듈 | |
| JP4968671B2 (ja) | 半導体回路、走査回路、及びそれを用いた表示装置 | |
| TW201738868A (zh) | 顯示器面板 | |
| CN108182905A (zh) | 开关电路、控制单元、显示装置、栅极驱动电路及方法 | |
| CN105788509B (zh) | Goa扫描单元、goa扫描电路、显示面板及显示装置 | |
| US7366274B2 (en) | Bidirectional shift register | |
| US7406146B2 (en) | Shift register circuit | |
| CN108320692A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示面板 | |
| CN107978294A (zh) | 移位寄存器单元、移位寄存器电路、显示面板 | |
| KR100793507B1 (ko) | 쌍방향 시프트 레지스터 | |
| JPH0369447B2 (zh) | ||
| CN101303838A (zh) | 用纵向移位寄存器产生非重叠输出信号以显示影像的系统 | |
| TWI888131B (zh) | 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 | |
| JPH04298115A (ja) | フリップフロップ回路 | |
| CN114241973B (zh) | 栅极驱动电路及包含其的显示面板 | |
| US7508247B2 (en) | Source drive circuit | |
| CN220691685U (zh) | 移位寄存器、栅极驱动电路和显示面板 | |
| TWI875336B (zh) | 源極驅動電路、顯示驅動晶片、顯示裝置及資訊處理裝置 | |
| TW202544765A (zh) | 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 | |
| TW202544768A (zh) | 可雙向驅動的緩衝器、電子晶片及資訊處理裝置 | |
| CN100449604C (zh) | 移位寄存器电路及搭载该电路的显示器装置 | |
| US6683485B1 (en) | Double translation voltage level shifter and method | |
| US8115727B2 (en) | System for displaying image |