[go: up one dir, main page]

TWI885321B - 晶圓測試機以及晶圓測試方法及系統 - Google Patents

晶圓測試機以及晶圓測試方法及系統 Download PDF

Info

Publication number
TWI885321B
TWI885321B TW112102364A TW112102364A TWI885321B TW I885321 B TWI885321 B TW I885321B TW 112102364 A TW112102364 A TW 112102364A TW 112102364 A TW112102364 A TW 112102364A TW I885321 B TWI885321 B TW I885321B
Authority
TW
Taiwan
Prior art keywords
test
wafer
wafers
programs
program
Prior art date
Application number
TW112102364A
Other languages
English (en)
Other versions
TW202405658A (zh
Inventor
王慶中
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW202405658A publication Critical patent/TW202405658A/zh
Application granted granted Critical
Publication of TWI885321B publication Critical patent/TWI885321B/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2601Apparatus or methods therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0416Connectors, terminals
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • G01R31/2831Testing of materials or semi-finished products, e.g. semiconductor wafers or substrates
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2834Automated test systems [ATE]; using microprocessors or computers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2894Aspects of quality control [QC]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

本揭示內容提供一種晶圓測試方法,包含:將多個測試程式指定給多個晶圓,其中每一測試程式包含用以量測晶圓參數的測試演算法;設定用於多個測試程式的多組測試條件;以及藉由根據相應的一組測試條件執行相應的一測試程式來測試晶圓中的至少一者。

Description

晶圓測試機以及晶圓測試方法及系統
本揭示內容係關於一種晶圓測試方法、晶圓測試機以及晶圓測試系統,特別係關於一種用以將多個測試程式指定給多個晶圓的晶圓測試方法、晶圓測試機以及晶圓測試系統。
在傳統的晶圓測試方法中,測試機一次僅能執行一個測試程式來測試一整批晶圓,而花費大量時間來量測不必要的參數或不必要的晶圓,因此效率較低。此外,長時間的測試亦使探針卡的接腳容易損壞,且將進一步導致錯誤的測試結果。
本案的一實施例提供一種晶圓測試方法,包括:將多個測試程式指定給多個晶圓,其中測試程式的每一者包含多個測試演算法,測試演算法用以量測晶圓的多個參數;設定用於測試程式的多組測試條件;以及藉由根據測試條件中的相應一者執行測試程式中的相應一者,測試晶圓中的至少一晶圓。
本案的另一實施例提供一種晶圓測試機,包括非暫態電腦可讀取媒介、處理器以及測試頭。非暫態電腦可讀取媒介用以儲存多個測試程式、多組測試條件以及多組測試位置。處理器耦接非暫態電腦可讀取媒介。測試頭耦接處理器。響應於處理器執行測試程式,測試頭用以根據測試程式、測試條件以及測試位置測試多個晶圓。測試程式中的每一者包括多個測試演算法,測試演算法用以量測晶圓的多個參數。測試條件中的每一者對應測試程式中的一者。測試位置中的每一者標示出晶圓中一者的至少一晶粒。
本案的另一實施例提供一種晶圓測試系統,包括測試機以及探針台。一測試機,包括非暫態電腦可讀取媒介、處理器以及測試頭。非暫態電腦可讀取媒介用以儲存多個測試程式、多組測試條件以及多組測試位置。處理器耦接非暫態電腦可讀取媒介且用以將測試程式指定給多個晶圓。測試頭耦接處理器。探針台包括探針卡。探針卡耦接至測試頭且用以在測試頭與晶圓中的至少一者之間建立電通道。測試頭用以根據測試程式中的相應一者透過探針卡測試晶圓中的至少一者。測試程式中的每一者包括多個測試演算法,測試演算法用以量測晶圓的多個參數。測試條件中的每一者對應測試程式中的一者。測試位置中的每一者標示出晶圓中一者的至少一晶粒。
下列係舉實施例配合所附圖示做詳細說明,但所提供之實施例並非用以限制本揭露所涵蓋的範圍,而結構運作之描述非用以限制其執行順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本揭露所涵蓋的範圍。另外,圖示僅以說明為目的,並未依照原尺寸作圖。為使便於理解,下述說明中相同元件或相似元件將以相同之符號標示來說明。
於本文中,除非內文對於冠詞有特別限定,否則『一』與『該』可泛指單一個或多個。此外,本文使用之『包含』、『包括』、『具有』、以及相似詞彙,係用以指明所記載的特徵、區域、整數、步驟、操作、元件及/或組件。
於本文中,當一元件被描述為係『連接』、『耦接』或『電性連接』至另一元件時,該元件可為直接連接、直接耦接或直接電性連接至該另一元件,亦可為該二元件之間有一額外元件存在,而該元件間接連接、間接耦接或間接電性連接至該另一元件。此外,雖然本文中使用『第一』、『第二』、…等用語描述不同元件,該用語僅是用以區別以相同技術用語描述的元件或操作。
本揭示內容提供一種晶圓測試系統。第1圖為根據本揭示一些實施例之晶圓測試系統100的示意圖。晶圓測試系統100包含測試機(tester)120及探針台(prober)140。測試機120用以執行測試程式並使用測試頭128來量測晶圓WAF的參數,晶圓WAF放置於探針台140中。探針台140用以將探針卡PBC固定住,並移動晶圓WAF,使晶圓WAF接觸探針卡PBC,以進行晶圓WAF的電性測試。
測試機120包含非暫態電腦可讀取媒介122、處理器124、接線126以及測試頭128。非暫態電腦可讀取媒介122用以儲存多個測試程式、多組測試條件以及多組測試位置。處理器124耦接非暫態電腦可讀取媒介122,且用以根據測試條件及測試位置來執行測試程式。測試頭128透過接線126耦接該處理器124。當處理器124執行測試程式時,測試頭128用以根據測試程式、測試條件及測試位置來測試晶圓WAF。
在一些實施例中,儲存於非暫態電腦可讀取媒介122中的每一測試程式包含多個測試演算法。此些測試演算法用以量測晶圓WAF的各種參數或性質,例如晶圓WAF的電流、電壓、電阻、電容等。
在一些實施例中,多組測試條件為處理器124執行多個測試程式時使用的條件。在一些實施例中,儲存在非暫態電腦可讀取媒介122中的每一組測試條件對應儲存在非暫態電腦可讀取媒介122中的每一測試程式。在一些實施例中,每一組測試條件標示了探針卡PBC的輸入電流、輸入電壓及/或特定接墊(pad),以及其他用於決定測試頭128及探針卡PBC操作的條件。
在一些實施例中,上述多組測試位置用以標示出晶圓WAF的至少一晶粒(die)。換言之,測試位置用以顯示晶圓WAF上需受測試的晶粒。在一些實施例中,晶圓測試系統100用以測試多個晶圓,例如用以測試儲存在探針台140或一晶圓盒(未繪示於圖中)中的一批晶圓。每一組測試位置對應多個晶圓中的一片晶圓,且用以標示出此晶圓的至少一晶粒。
在一些實施例中,上述多組測試位置於非暫態電腦可讀取媒介122中是儲存為多組座標,每一組座標標示出一晶圓上的待測晶粒的位置。在一些實施例中,上述多組測試位置被實施為多張地圖或圖式,此些地圖或圖式繪示晶圓WAF的待測晶粒。
在一些實施例中,非暫態電腦可讀取媒介122為記憶體,例如隨機存取記憶體(random access memory,RAM)、唯讀記憶體(read only memory,ROM)或其他用於儲存資料及/或資料的裝置。
在一些實施例中,處理器124為中央處理單元(central processing unit,CPU)、圖像處理單元(graphic processing unit,GPU)或其他用於運算、處理資訊及/或資料或用於執行程式的裝置。
探針台140包含台座142及探針卡PBC。台座142用以固定並移動晶圓WAF,以使探針卡PBC可以在正確的位置接觸晶圓WAF,而測試頭128可以透過探針卡PBC測試晶圓WAF。
探針卡PBC用作測試頭128與晶圓WAF之間的介面,且用以建立測試頭128與晶圓WAF之間的電通道。
在一些實施例中,探針卡PBC包含多個接腳(pin),此些接腳用以接觸晶圓WAF並量測晶圓WAF的參數。
在一些實施例中,晶圓測試系統100進一步包含晶圓盒(未繪示於圖中),晶圓盒設置在探針台140外且連接探針台140。晶圓盒用以儲存一批晶圓,且探針台140用以將晶圓從晶圓盒中移動至台座142上,或者將晶圓從台座142上移動至晶圓盒中。在一些實施例中,探針台140進一步包含一或多個機械手臂(未繪示於圖中),機械手臂用以在晶圓盒與台座142之間移動晶圓。
在一些實施例中,上述晶圓盒是設置於探針台140中,且有多個待測晶圓被儲存於探針台140中。
以下段落說明晶圓測試系統100的詳細操作。
首先,處理器124存取儲存在非暫態電腦可讀取媒介122中的測試程式,並將多個測試程式指定給多個晶圓。
在一些實施例中,處理器124將一個測試程式指定給一批晶圓中的一個晶圓。換言之,測試程式與晶圓之間具有一對一的對應關係。在不同的實施例中,處理器124將一個測試程式指定給一批晶圓中多於一個的晶圓。
在一些實施例中,測試程式用以對晶圓執行不同的測試。在一些實施例中,每一測試程式包含不同的測試演算法,測試演算法用以量測晶圓的參數。舉例來說,測試程式中的一第一測試程式包含第一複數個測試演算法,測試程式中的一第二測試程式包含第二複數個測試演算法,且第一複數個測試演算法與第二複數個測試演算法彼此互不相同,而用以量測晶圓的不同參數。
在一些實施例中,一批晶圓中的每一晶圓彼此相同。在一些實施例中,一批晶圓中的晶圓具有相同的結構、電路及/或材料。
在一些實施例中,一批晶圓中的每一晶圓彼此不相同。在一些實施例中,一批晶圓中的晶圓具有不同的結構、電路及/或材料。由於晶圓之間存有差異,因此不同的晶圓需要進行不同的測試來確保它們效能及功能。在如此實施例中,不同的測試程式被指定給不同的晶圓,以使晶圓測試系統100在後續操作中執行不同的測試程式來測試不同的晶圓。
在一些實施例中,非暫態電腦可讀取媒介122進一步用以儲存一資料,此資料記錄晶圓的結構、電路、材料等資訊,以及具有相應結構、電路、材料的晶圓所需進行的測試之資訊。在一些實施例中,處理器124用以存取並處理此些資料,並將測試程式指定給晶圓。換言之,處理器124用以基於上述資料中的資訊,辨識每一晶圓所對應的測試程式,並將對應的測試程式指定給每一晶圓。
在一些實施例中,處理器124將儲存在非暫態電腦可讀取媒介122的多個測試程式中的第一測試程式指定給一批晶圓中的第一晶圓,並將儲存在非暫態電腦可讀取媒介122的多個測試程式中的第二測試程式指定給一批晶圓中的第二晶圓。
在一些實施例中,處理器124將儲存在非暫態電腦可讀取媒介122的多個測試程式中的第一測試程式指定給一批晶圓中的第一複數個晶圓,並將儲存在非暫態電腦可讀取媒介122的多個測試程式中的第二測試程式指定給一批晶圓中的第二複數個晶圓。
在一些實施例中,當處理器124在將測試程式指定給晶圓時,處理器124進一步用以將測試程式中的至少一演算法指定給一批晶圓中的一晶圓。由於一測試程式可以包含多個用於量測晶圓不同參數的演算法,處理器124可以進一步決定一測試程式中的哪些演算法將被用來測試一晶圓。因此,在第一測試程式包含第一複數個測試演算法且第二測試程式包含第二複數個測試演算法的實施例中,處理器124可進一步用以將第一複數個測試演算法中的至少一演算法指定給第一晶圓,並將第二複數個測試演算法中的至少一演算法指定給第二晶圓。
接著,處理器124用以設定用於測試程式的多組測試條件。在一些實施例中,每一組測試條件對應一測試程式。
在一些實施例中,處理器124用以存取儲存於非暫態電腦可讀取媒介122中的多組測試條件,且在處理器124將測試程式指定給晶圓之後,設定用於該些測試程式的對應測試條件。舉例來說,在第一測試程式被指定給第一晶圓且第二測試程式被指定給第二晶圓的實施例中,處理器124可進一步用以設定用於第一測試程式的一第一組測試條件,並設定用於第二測試程式的一第二組測試條件。
在一些實施例中,處理器124進一步用以將多組測試位置指定給晶圓。舉例來說,處理器124用以將一第一組測試位置指定給第一晶圓,並將一第二組測試位置指定給第二晶圓。每一組測試位置用以標示出一晶圓的至少一晶粒(die)。換言之,每一組測試位置用以顯示一晶圓中的哪些晶粒需要被測試。
在處理器124將測試程式指定給晶圓、設定用於測試程式的測試條件且將測試位置指定給晶圓之後,處理器124開始根據相應的測試條件及測試位置,執行儲存於非暫態電腦可讀取媒介122中的測試程式。
在第一複數個測試演算法中的至少一者被指定給第一晶圓且第二複數個測試演算法中的至少一者被指定給第二晶圓的實施例中,處理器124可以進一步用以藉由執行第一複數個測試演算法中的至少一者來量測第一晶圓的至少一第一參數,並藉由執行第二複數個測試演算法中的至少一者來量測第二晶圓的至少一第二參數。
在對第一測試程式設定第一組測試條件且對第二測試程式設定第二組測試條件的實施例中,處理器124可進一步用以藉由根據第一組測試條件執行第一測試程式來測試第一晶圓,並藉由根據第二組測試條件執行第二測試程式來測試第二晶圓。
當處理器124執行測試程式時,測試機120的測試頭128根據被執行的測試程式透過探針卡PBC來測試晶圓WAF。
在處理器124將第一測試程式指定給第一晶圓並將第二測試程式指定給第二晶圓的實施例中,測試頭128可進一步用以根據第一測試程式量測第一晶圓的至少一第一參數,並根據第二測試程式量測第二晶圓的至少一第二參數。
在處理器124將第一組測試位置指定給第一晶圓且將第二組測試位置指定給第二晶圓的實施例中,測試頭128可進一步用以根據第一組測試位置量測第一晶圓的至少一第一參數,並根據第二組測試位置量測第二晶圓的至少一第二參數。
晶圓測試系統100的操作亦可透過第3A圖及第3B圖來說明。第3A圖及第3B圖為根據本揭示一些實施例之根據多個配方檔案執行多個測試程式以測試多個晶圓的示意圖。
請參照第 1圖及第3A圖。在第3A圖的實施例中,四個測試程式(亦即第3A圖所示的測試程式1~4)儲存於非暫態電腦可讀取媒介122中,且用以測試一批相同的晶圓(亦即第3A圖所示之25片的晶圓1)。在一些實施例中,處理器124將測試程式1~4指定給25片的晶圓1。舉例來說,將測試程式1指定給晶圓1中的第一片晶圓,將測試程式2指定給晶圓1中的第五片晶圓,將測試程式3指定給晶圓1中的第十片晶圓,將測試程式4指定給晶圓1中的第十五片晶圓。在此例子中,負責測試晶圓的人員可以選擇一批晶圓中的特定晶圓,並以特定程式來對其進行測試,而不須對該批晶圓中的25片的晶圓1皆執行4個測試程式1~4。應注意的是,此例子僅為例示性質,並不意欲限制本揭露內容。
第3A圖亦示出4個配方檔案(亦即圖中的配方檔案1~4)。在一些實施例中,配方檔案1~4包含前述實施例中的多組測試條件及/或多組測試位置,且配方檔案1~4分別對應測試程式1~4。
因此,如第3A圖所示,測試機120可根據對應的配方檔案1~4執行測試程式1~4,以量測25片晶圓1的參數。
請參照第1圖及第3B圖。在第3B圖的實施例中,與第3A圖的實施例不同地,測試機120用來測試不同的晶圓(亦即第3B圖中的晶圓1~4)。換言之,晶圓1~4為具有不同電路、結構、材料等性質的晶圓。在如此實施例中,測試程式1~4可被指定給不同的晶圓,以用來測試不同的晶圓。舉例來說,將測試程式1指定給晶圓1,將測試程式2指定給晶圓2,將測試程式3指定給晶圓3,並將測試程式4指定給晶圓4。因此,測試機120可根據相應的配方檔案1執行測試程式1以量測晶圓1的參數,根據相應的配方檔案2執行測試程式2以量測晶圓2的參數,諸如此類。應注意的是,此例子僅為例示性質,並不意欲限制本揭露內容。
本揭露內容亦提供一種晶圓測試方法。第2圖為根據本揭示一些實施例之晶圓測試方法200的流程圖。晶圓測試方法200包含步驟S220、S240及S260。
晶圓測試方法200的步驟可以透過前述的晶圓測試系統100及其元件來執行或實現。
在步驟S220,如先前實施例所描述,處理器124將儲存在非暫態電腦可讀取媒介122中的多個測試程式指定給多個晶圓。
在一些實施例中,將多個測試程式指定給多個晶圓包含將多個測試程式中的第一測試程式指定給多個晶圓中的第一晶圓,以及將多個測試程式中的第二測試程式指定給多個晶圓中的第二晶圓。
在一些實施例中,第一測試程式包含第一複數個測試演算法,第二測試程式包含第二複數個測試演算法,且第一複數個測試演算法及第二複數個測試演算法彼此互不相同。
在一些實施例中,將第一測試程式指定給第一晶圓包含將第一複數個測試演算法中的至少一演算法指定給第一晶圓,且將第二測試程式指定給第二晶圓包含將第二複數個測試演算法中的至少一演算法指定給第二晶圓。
在步驟S240,如先前實施例所描述,處理器124設定用於多個測試程式的對應多組測試條件,測試條件儲存於非暫態電腦可讀取媒介122中。
在一些實施例中,對測試程式設定測試條件包含對第一測試程式設定第一組測試條件,並對第二測試程式設定第二組測試條件。
在步驟S260,處理器124藉由執行相應的測試程式來測試晶圓。在處理器124用以對測試程式設定測試條件的實施例中,每一測試程式是根據相應的一組測試條件被執行。
在一些實施例中,藉由執行相應的程式來測試晶圓包含藉由執行第一複數個測試演算法中的至少一演算法來量測第一晶圓的至少一第一參數,並藉由執行第二複數個測試演算法中的至少一演算法來量測第二晶圓的至少一第二參數。
在一些實施例中,藉由執行相應的程式來測試晶圓包含藉由根據第一組測試條件執行第一測試程式來測試第一晶圓,並藉由根據第二組測試條件執行第二測試程式來測試第二晶圓。
在一些實施例中,晶圓測試方法200進一步包含將多組測試位置指定給多個晶圓,每一組測試位置標示出其中一個晶圓的至少一晶粒。
總結來說,透過本揭示所揭露的晶圓測試系統100及晶圓測試方法200,一批晶圓可以更有效率地被測試。不同的晶圓可以指定不同的測試程式及測試位置,而測試機120及探針台140可以據此來測試晶圓。在一些例子中,測試機一次僅能執行一個測試程式來測試一批晶圓中的所有晶圓。在如此例子中,測試機將花費大量時間來量測不必要的晶圓參數,因此效率將降低。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本發明。任何熟習此技藝之人,在不脫離本揭示內容之精神及範圍內,當可作各種更動及潤飾。本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
100:晶圓測試系統 120:測試機 122:非暫態電腦可讀取媒介 124:處理器 126:接線 128:測試頭 140:探針台 142:台座 PBC:探針卡 WAF:晶圓 200:晶圓測試方法 S220,S240,S260:步驟
第1圖為根據本揭示一些實施例之晶圓測試系統的示意圖。 第2圖為根據本揭示一些實施例之晶圓測試方法的流程圖。 第3A圖為根據本揭示一些實施例之根據多個配方檔案(recipe file)執行多個測試程式以測試多個晶圓的示意圖。 第3B圖為根據本揭示一些實施例之根據多個配方檔案執行多個測試程式以測試多個晶圓的示意圖。
100:晶圓測試系統
120:測試機
122:非暫態電腦可讀取媒介
124:處理器
126:接線
128:測試頭
140:探針台
142:台座
PBC:探針卡
WAF:晶圓

Claims (10)

  1. 一種晶圓測試方法,包括: 將複數個測試程式指定給複數個彼此互不相同的晶圓,其中該些測試程式的每一者包含多個測試演算法,該些測試演算法用以量測該些晶圓的多個參數; 設定用於該些測試程式的複數組測試條件;以及 藉由根據該複數組測試條件中的相應一者執行該些測試程式中的相應一者,測試該些晶圓中的至少一晶圓,其中將該些測試程式指定給該些晶圓包括: 將該些測試程式中一第一測試程式指定給該些晶圓中的一第一晶圓;以及 將該些測試程式中的一第二測試程式指定給該些晶圓中的一第二晶圓; 其中該第一測試程式包括複數個第一測試演算法,該第二測試程式包括複數個第二測試演算法,且該些第一測試演算法與該些第二測試演算法彼此互不相同; 其中將該第一測試程式指定給該第一晶圓包括將該些第一測試演算法中的至少一者指定給該第一晶圓; 其中將該第二測試程式指定給該第二晶圓包括將該些第二測試演算法中的至少一者指定給該第二晶圓; 其中設定用於該些測試程式的該複數組測試條件包括: 設定用於該第一測試程式的一第一組測試條件;以及 設定用於該第二測試程式的一第二組測試條件; 其中藉由根據該複數組測試條件中的該相應一者執行該些測試程式中的該相應一者測試該些晶圓中的該至少一晶圓包括: 藉由根據該第一組測試條件執行該第一測試程式,測試該第一晶圓;以及 藉由根據該第二組測試條件執行該第二測試程式,測試該第二晶圓。
  2. 如請求項1所述的晶圓測試方法,其中藉由根據該複數組測試條件中的該相應一者執行該些測試程式中的該相應一者測試該些晶圓中的該至少一晶圓包括: 藉由執行該些第一測試演算法中的該至少一者,量測該第一晶圓的至少一第一參數;以及 藉由執行該些第二測試演算法中的該至少一者,量測該第二晶圓的至少一第二參數。
  3. 如請求項1所述的晶圓測試方法,進一步包括: 將複數組測試位置指定給該些晶圓,其中該複數組測試位置中的每一組測試位置標示出該些晶圓中一者的至少一晶粒。
  4. 一種晶圓測試機,包括: 一非暫態電腦可讀取媒介,用以儲存複數個測試程式、複數組測試條件以及複數組測試位置; 一處理器,耦接該非暫態電腦可讀取媒介;以及 一測試頭,耦接該處理器; 其中,響應於該處理器執行該些測試程式,該測試頭用以根據該些測試程式、該複數組測試條件以及該複數組測試位置測試複數個彼此互不相同的晶圓; 該處理器用以設定用於該些測試程式的複數組測試條件; 該處理器用以藉由根據該複數組測試條件中的相應一者執行該些測試程式中的相應一者,測試該些晶圓中的至少一晶圓,其中將該些測試程式指定給該些晶圓包括:將該些測試程式中的一第一測試程式指定給該些晶圓中的一第一晶圓,並將該些測試程式中的一第二測試程式指定給該些晶圓中的一第二晶圓; 該些測試程式中的每一者包括多個測試演算法,該些測試演算法用以量測該些晶圓的多個參數; 該複數組測試條件中的每一者對應該些測試程式中的一者;以及 該複數組測試位置中的每一者標示出該些晶圓中一者的至少一晶粒; 其中該第一測試程式包括複數個第一測試演算法,該第二測試程式包括複數個第二測試演算法,且該些第一測試演算法與該些第二測試演算法彼此互不相同; 其中將該第一測試程式指定給該第一晶圓包括將該些第一測試演算法中的至少一者指定給該第一晶圓; 其中將該第二測試程式指定給該第二晶圓包括將該些第二測試演算法中的至少一者指定給該第二晶圓; 其中設定用於該些測試程式的該複數組測試條件包括: 設定用於該第一測試程式的一第一組測試條件;以及 設定用於該第二測試程式的一第二組測試條件; 其中藉由根據該複數組測試條件中的該相應一者執行該些測試程式中的該相應一者測試該些晶圓中的該至少一晶圓包括: 藉由根據該第一組測試條件執行該第一測試程式,測試該第一晶圓;以及 藉由根據該第二組測試條件執行該第二測試程式,測試該第二晶圓。
  5. 如請求項4所述的晶圓測試機,其中該測試頭進一步用以根據該第一測試程式測試該第一晶圓,並根據該第二測試程式測試該第二晶圓。
  6. 如請求項4所述的晶圓測試機,其中該處理器用以將該複數組測試位置指定給該些晶圓。
  7. 一種晶圓測試系統,包括: 一測試機,包括: 一非暫態電腦可讀取媒介,用以儲存複數個測試程式、複數組測試條件以及複數組測試位置; 一處理器,耦接該非暫態電腦可讀取媒介且用以設定用於該些測試程式的複數組測試條件,並將該些測試程式指定給複數個彼此互不相同的晶圓;以及 一測試頭,耦接該處理器;以及 一探針台,包括一探針卡,其中該探針卡耦接至該測試頭且用以在該測試頭與該些晶圓中的至少一者之間建立一電通道; 其中該測試頭用以根據該些測試程式中的相應一者透過該探針卡測試該些晶圓中的該至少一者; 該處理器用以藉由根據該複數組測試條件中的相應一者執行該些測試程式中的相應一者,測試該些晶圓中的至少一晶圓,其中將該些測試程式指定給該些晶圓包括:將該些測試程式中的一第一測試程式指定給該些晶圓中的一第一晶圓,並將該些測試程式中的一第二測試程式指定給該些晶圓中的一第二晶圓; 該些測試程式中的每一者包括複數個測試演算法,該些測試演算法用以量測該些晶圓的多個參數; 該複數組測試條件中的每一者對應該些測試程式中的一者;以及 該複數組測試位置中的每一者標示出該些晶圓中一者的至少一晶粒; 其中該第一測試程式包括複數個第一測試演算法,該第二測試程式包括複數個第二測試演算法,且該些第一測試演算法與該些第二測試演算法彼此互不相同; 其中將該第一測試程式指定給該第一晶圓包括將該些第一測試演算法中的至少一者指定給該第一晶圓; 其中將該第二測試程式指定給該第二晶圓包括將該些第二測試演算法中的至少一者指定給該第二晶圓; 其中設定用於該些測試程式的該複數組測試條件包括: 設定用於該第一測試程式的一第一組測試條件;以及 設定用於該第二測試程式的一第二組測試條件; 其中藉由根據該複數組測試條件中的該相應一者執行該些測試程式中的該相應一者測試該些晶圓中的該至少一晶圓包括: 藉由根據該第一組測試條件執行該第一測試程式,測試該第一晶圓;以及 藉由根據該第二組測試條件執行該第二測試程式,測試該第二晶圓。
  8. 如請求項7所述的晶圓測試系統,其中該測試頭進一步用以根據該第一測試程式量測該第一晶圓的至少一第一參數,並根據該第二測試程式量測該第二晶圓的至少一第二參數。
  9. 如請求項7所述的晶圓測試系統,其中該處理器用以將該複數組測試位置中的一第一組測試位置指定給該些晶圓中的該第一晶圓,並將該複數組測試位置中的一第二組測試位置指定給該些晶圓中的該第二晶圓。
  10. 如請求項9所述的晶圓測試系統,其中該測試頭進一步用以根據該第一組測試位置量測該第一晶圓的至少一第一參數,並根據該第二組測試位置量測該第二晶圓的至少一第二參數。
TW112102364A 2022-07-21 2023-01-18 晶圓測試機以及晶圓測試方法及系統 TWI885321B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/813,934 US20240027518A1 (en) 2022-07-21 2022-07-21 Wafer tester and wafer testing method and system
US17/813,934 2022-07-21

Publications (2)

Publication Number Publication Date
TW202405658A TW202405658A (zh) 2024-02-01
TWI885321B true TWI885321B (zh) 2025-06-01

Family

ID=89557160

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112102364A TWI885321B (zh) 2022-07-21 2023-01-18 晶圓測試機以及晶圓測試方法及系統

Country Status (3)

Country Link
US (1) US20240027518A1 (zh)
CN (1) CN117434409A (zh)
TW (1) TWI885321B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN119936609B (zh) * 2025-04-02 2025-07-04 杭州广立测试设备有限公司 晶圆的差异化测试方法、系统、电子设备和存储介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120316803A1 (en) * 2011-06-06 2012-12-13 Qualtera Semiconductor test data analysis system
US8666691B2 (en) * 2008-12-08 2014-03-04 Advantest Corporation Test apparatus and test method
TWI491884B (zh) * 2012-06-13 2015-07-11 台灣積體電路製造股份有限公司 定位探針與晶圓之方法
CN103678529B (zh) * 2013-11-29 2017-01-18 上海华力微电子有限公司 晶圆多次测试数据的整合方法
CN105161439B (zh) * 2015-07-22 2018-06-26 上海华力微电子有限公司 晶圆测试管理系统及方法
TWI665457B (zh) * 2018-02-12 2019-07-11 京元電子股份有限公司 量測系統及其量測方法
TWI666695B (zh) * 2016-12-30 2019-07-21 Analog Devices Global Unlimited Company 具劃線導體之半導體晶圓及測試方法
CN114678284A (zh) * 2020-12-24 2022-06-28 紫光同芯微电子有限公司 一种晶圆组芯片潜在失效筛选方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1265505C (zh) * 2001-02-19 2006-07-19 株式会社鼎新 具有硅指状触点的接触结构和使用其的总叠层结构
US20020152046A1 (en) * 2001-04-13 2002-10-17 Velichko Sergey A. Concurrent control of semiconductor parametric testing
US7162386B2 (en) * 2002-04-25 2007-01-09 Micron Technology, Inc. Dynamically adaptable semiconductor parametric testing
DE10326338A1 (de) * 2003-06-05 2004-12-30 Infineon Technologies Ag Halbleiter-Bauelement-Test-Verfahren, sowie Test-System zum Testen von Halbleiter-Bauelementen
US7543200B2 (en) * 2005-02-17 2009-06-02 Advantest Corporation Method and system for scheduling tests in a parallel test system
JP2006237365A (ja) * 2005-02-25 2006-09-07 Agilent Technol Inc 半導体特性評価装置の管理方法及びそのプログラム
KR101138194B1 (ko) * 2007-06-29 2012-05-10 가부시키가이샤 어드밴티스트 시험 장치
WO2011140233A2 (en) * 2010-05-05 2011-11-10 Teradyne, Inc. System for concurrent test of semiconductor devices
CN106935524B (zh) * 2015-12-24 2020-04-21 台湾积体电路制造股份有限公司 探针卡和晶圆测试系统及晶圆测试方法
JP6804353B2 (ja) * 2017-03-22 2020-12-23 東京エレクトロン株式会社 ウエハ検査装置及びウエハ検査装置の診断方法
CN109741784B (zh) * 2018-12-29 2021-06-11 西安紫光国芯半导体有限公司 一种存储器晶圆测试方法
US11635682B2 (en) * 2019-06-26 2023-04-25 Kla Corporation Systems and methods for feedforward process control in the manufacture of semiconductor devices
JP2021043060A (ja) * 2019-09-11 2021-03-18 キオクシア株式会社 試験システムおよび試験方法
CN114152858A (zh) * 2022-02-08 2022-03-08 广州粤芯半导体技术有限公司 切割道器件的电性测试装置及测试方法
KR20230166743A (ko) * 2022-05-31 2023-12-07 에스케이하이닉스 주식회사 웨이퍼 테스트 시스템 및 웨이퍼 테스트 시스템의 동작 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8666691B2 (en) * 2008-12-08 2014-03-04 Advantest Corporation Test apparatus and test method
US20120316803A1 (en) * 2011-06-06 2012-12-13 Qualtera Semiconductor test data analysis system
TWI491884B (zh) * 2012-06-13 2015-07-11 台灣積體電路製造股份有限公司 定位探針與晶圓之方法
CN103678529B (zh) * 2013-11-29 2017-01-18 上海华力微电子有限公司 晶圆多次测试数据的整合方法
CN105161439B (zh) * 2015-07-22 2018-06-26 上海华力微电子有限公司 晶圆测试管理系统及方法
TWI666695B (zh) * 2016-12-30 2019-07-21 Analog Devices Global Unlimited Company 具劃線導體之半導體晶圓及測試方法
TWI665457B (zh) * 2018-02-12 2019-07-11 京元電子股份有限公司 量測系統及其量測方法
CN114678284A (zh) * 2020-12-24 2022-06-28 紫光同芯微电子有限公司 一种晶圆组芯片潜在失效筛选方法

Also Published As

Publication number Publication date
US20240027518A1 (en) 2024-01-25
CN117434409A (zh) 2024-01-23
TW202405658A (zh) 2024-02-01

Similar Documents

Publication Publication Date Title
US9159451B2 (en) Testing system and testing method thereof
CN113326168B (zh) 用于芯片测试的引脚映射方法
CN114678288B (zh) 晶圆的测试方法、装置及计算机可读存储介质
TWI885321B (zh) 晶圓測試機以及晶圓測試方法及系統
CN116598219B (zh) 一种可视化晶圆图的生成方法、装置及电子设备
CN112420535A (zh) 一种芯片制作方法及系统
CN106154097A (zh) 基板检查装置、基板检查方法以及基板检查程序
CN107589364A (zh) 一种晶圆上mmic裸片的快速自动测试方法
CN111999570A (zh) 测试电子组件的设备及方法
CN108983072A (zh) 晶圆测试方法、晶圆测试装置以及晶圆测试系统
CN115223882A (zh) 晶圆测试映射图错位的确定方法、装置、设备及存储介质
JP2951166B2 (ja) 半導体テスト装置、半導体テスト回路チップ及びプローブカード
US20230305046A1 (en) Capacitance measurement method, system and apparatus, electronic device, and storage medium
CN116504661A (zh) 针卡最优layout选择方法及系统
US20110254579A1 (en) Semiconductor test method and semiconductor test system
US11714106B2 (en) Test apparatus, test method and recording medium
US7355423B2 (en) Method for optimizing probe card design
CN115598493A (zh) 集成电路装置的检测系统、信号源及电源供应装置
CN109801667B (zh) 一种并行静态存储器地址线断路测试方法
JPH0252446A (ja) 集積回路の試験装置
TWI906183B (zh) 量測機台與半導體晶片的故障偵測方法
CN115063432B (zh) 对准标记图形的识别方法及装置、计算机设备和存储介质
US11555828B2 (en) Testing probe system for testing semiconductor die, multi-channel die having shared pads, and related systems and methods
CN114004778A (zh) 失效图形的获取方法和获取装置
JP2014150170A (ja) 電気特性測定装置および方法