TWI881055B - 用於在euv圖案化中減少缺陷的多層硬遮罩 - Google Patents
用於在euv圖案化中減少缺陷的多層硬遮罩 Download PDFInfo
- Publication number
- TWI881055B TWI881055B TW110107029A TW110107029A TWI881055B TW I881055 B TWI881055 B TW I881055B TW 110107029 A TW110107029 A TW 110107029A TW 110107029 A TW110107029 A TW 110107029A TW I881055 B TWI881055 B TW I881055B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- hard mask
- substrate
- etching
- processing
- Prior art date
Links
Images
Classifications
-
- H10P76/405—
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/448—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for generating reactive gas streams, e.g. by evaporation or sublimation of precursor materials
- C23C16/4486—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for generating reactive gas streams, e.g. by evaporation or sublimation of precursor materials by producing an aerosol and subsequent evaporation of the droplets or particles
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45512—Premixing before introduction in the reaction chamber
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45517—Confinement of gases to vicinity of substrate
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45563—Gas nozzles
- C23C16/45565—Shower nozzles
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/50—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
- C23C16/505—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
- C23C16/509—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
- C23C16/5096—Flat-bed apparatus
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32798—Further details of plasma apparatus not provided for in groups H01J37/3244 - H01J37/32788; special provisions for cleaning or maintenance of the apparatus
- H01J37/32899—Multiple chambers, e.g. cluster tools
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32917—Plasma diagnostics
- H01J37/32926—Software, data control or modelling
-
- H10P50/267—
-
- H10P50/283—
-
- H10P50/73—
-
- H10P72/0432—
-
- H10P72/0434—
-
- H10P72/0441—
-
- H10P72/0462—
-
- H10P72/0466—
-
- H10P72/0602—
-
- H10P72/3306—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
-
- H10P50/287—
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Analytical Chemistry (AREA)
- Dispersion Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Drying Of Semiconductors (AREA)
- Inorganic Chemistry (AREA)
Abstract
此處之諸多實施例係關於在使用極紫外光光阻來圖案化半導體基板的背景下利用多層硬遮罩的方法、設備和系統。該多層硬遮罩包括(1)上層,其包括含金屬材料,例如金屬氧化物、金屬氮化物或金屬氧氮化物,以及(2)下層,其包括無機介電含矽材料。多層硬遮罩的這些層一起提供了絕佳的蝕刻選擇性並減少了例如微橋和斷線等缺陷的形成。某些實施例係關於多層硬遮罩的沉積。其他實施例係關於多層硬遮罩的蝕刻。一些實施例則關於多層硬遮罩的沉積和蝕刻兩者。
Description
隨著半導體裝置尺寸不斷縮小,便需要新的處理技術。例如,隨著時間的推移,微影技術已經發展到可以生產更小、更高品質的特徵部。極紫外光(EUV) 微影是使用一系列極紫外光波長來對基板進行圖案化的一個新興領域。
此處所提供之背景描述係為了總體上呈現本揭露內容之上下文的目的。目前列名的發明人之工作成果到在此先前技術部分中所描述的範圍內,以及在提出申請時可能無法以其他方式視為先前技術的描述方面,均未明確或隱含視為不利於本揭露內容的先前技術。
極紫外光(EUV)微影技術在半導體製程領域越來越受歡迎。然而,EUV技術仍然面臨許多挑戰。例如,在實施傳統EUV技術時,EUV光阻層的厚度是將圖案轉移到三層和四層圖案化堆疊中之底層硬遮罩膜的主要限制。具體而言,光阻浮渣和光阻線的局部變細可導致不希望的微橋和斷線。可能發生這些問題的一種情況是以次30 nm間距對特徵部進行圖案化。在這些尺寸下,光阻高度並不足以打開硬遮罩(例如將圖案從EUV光阻轉移到硬遮罩)而不形成微橋(例如開口)或斷線(由於光阻變薄(例如短路))。因此,傳統的EUV製程技術會因此導致大量缺陷以及相關的低產量和高處理成本。
本文的各個實施例係關於處理半導體基板的方法、設備和系統。具體而言,本文描述了多層硬遮罩,尤其是與用於圖案化應用的極紫外光光阻一起使用。
在本揭露實施例之一態樣中,提供了一種處理基板的方法,本方法包含:(a)接收基板,該基板包含:(i)底層材料,(ii)位於底層材料上方的有機平坦化層,(iii)位於有機平坦化層上方的多層硬遮罩,該多層硬遮罩包含:(1)包含無機介電含矽材料的下層,以及(2)包含金屬氧化物、金屬氮化物或金屬氧氮化物的上層,以及(iv)位於多層硬遮罩上方的極紫外光(EUV)光阻層,其中該EUV光阻層係經圖案化以包含凹陷特徵部,且其中多層硬遮罩之部分上層係暴露在凹陷特徵部內;(b)蝕刻多層硬遮罩之上層的外露部分,從而將凹陷特徵部延伸到多層硬遮罩之上層中並暴露出多層硬遮罩的部分下層;(c)蝕刻多層硬遮罩之下層的外露部分,從而將凹陷特徵部延伸到多層硬遮罩的下層中並暴露出部分的有機平坦化層;(d)蝕刻有機平坦化層的外露部分,從而將凹陷特徵部延伸到有機平坦化層中並暴露出部分的底層材料;(e)蝕刻底層材料的外露部分,從而將凹陷特徵部延伸到底層材料中。
在一些實施例中,多層硬遮罩的下層可以包含選自由下列各者組成之群組中的材料:非晶矽、矽氧化物、矽碳化物、矽氧碳化物、矽氮化物、矽氧氮化物、以及其組合。在這些或其他實施例中,多層硬遮罩的下層可具有約10 nm或更小的厚度。在這些或其他實施例中,多層硬遮罩之上層的金屬氧化物、金屬氮化物或金屬氧氮化物可包含選自由下列各者組成之群組中的金屬:鈦、鉭、鉿、錫、釕、以及其組合。在這些或其他實施例中,多層硬遮罩的上層可具有約10 nm或更小的厚度。
在某些情況下,本方法可能包含進一步的步驟。例如,本方法可以進一步包含在(b)之前,將基板暴露於第一電漿以移除凹陷特徵部內的過量EUV光阻。在這些或其他實施例中,蝕刻多層硬遮罩之上層的外露部分的步驟可以包含將基板暴露於第二反應劑,第二反應劑係包含含氯蝕刻劑和/或含溴反應劑。在這些或其他實施例中,蝕刻多層硬遮罩之上層的外露部分的步驟可以包含將基板暴露於第二電漿。在這些或其他實施例中,蝕刻多層硬遮罩之下層的外露部分的步驟可以包含將基板暴露於第三反應劑,第三反應劑係包含含氟反應劑和/或含氯反應劑。在這些或其他實施例中,蝕刻多層硬遮罩之下層的外露部分的步驟可以包含將基板暴露於第三電漿。在這些或其他實施例中,多層硬遮罩的上層和下層兩者均可以具有約10 nm或更小的厚度。
在某些實施方式中,底層材料可以包含位於有機平坦化層下方的氧化物層、定位於氧化物層下方之鈦氮化物層或鈦氧氮化物層、以及定位於鈦氮化物層或鈦氧氮化物層下方之矽氮化物層,且蝕刻底層材料之外露部分的步驟可以將凹陷特徵部延伸至氧化物層中、鈦氮化物層或鈦氧氮化物層中,且在至少(b)及(c)中的蝕刻步驟可以由感應耦合電漿所驅動。在這些或其他實施例中,本方法還可以包含在凹陷特徵部延伸到氧化物層和鈦氮化物或氧鈦氮化物層中之後移除有機平坦化層。
在一些實施方式中,底層材料可以包含位於有機平坦化層下方的犧牲硬遮罩層、位於犧牲硬遮罩層下方的超低k介電層和位於超低k介電層下方的蓋層,且蝕刻底層材料之外露部分的步驟可以將凹陷特徵部延伸到犧牲硬遮罩層、超低k介電層和蓋層中,且至少(b)和(c)中的蝕刻可以由電容耦合電漿驅動。在這些或其他情況下,犧牲硬遮罩層可以包含矽氮化物。在這些或其他情況下,本方法還可以包含在凹陷特徵部延伸到犧牲硬遮罩層、超低k介電層和蓋層中之後移除有機平坦化層。
在所揭露之實施例的另一態樣中,提供了一種處理基板的方法,本方法包含:(a)接收其上具有底層材料的基板;(b)在底層材料上沉積多層硬遮罩的下層,其中多層硬遮罩的下層包含無機介電含矽材料;(c)在底層材料上沉積多層硬遮罩的上層,其中多層硬遮罩的上層包含金屬氧化物、金屬氮化物或金屬氮氧化物;以及(d)在多層硬遮罩的上層沉積極紫外光光阻。
在一些實施例中,多層硬遮罩之下層和上層中的每一個均具有約10 nm或更小的厚度。在這些或其他情況下,多層硬遮罩之下層和上層中的每一個可以藉由原子層沉積法或電漿增強原子層沉積法來沉積。在其他情況下,這些層中的一或多個可以藉由化學氣相沉積法或電漿增強化學氣相沉積法、或藉由物理氣相沉積法等沉積。
在所揭露之實施例的另一態樣中,提供了一種用於處理基板的設備,該設備包含:(a)反應室;(b)位於反應室內的基板支架;(c)配置用以在反應室內產生電漿的電漿產生器;(d)通往反應室的一或多個入口;(e)具有至少一處理器以及記憶體的控制器,其中該至少一處理器和該記憶體係彼此通訊連接,且該記憶體係儲存用於控制該至少一處理器的電腦可執行指令以進行此處說明之任一方法。
在所揭露之實施例的另一態樣中,提供了一種用於處理基板的設備,該設備包含:(a)反應室;(b)位於反應室內的基板支架;(c)配置用以在反應室內產生電漿的電漿產生器;(d)通往反應室的一或多個入口;(e)具有至少一處理器和記憶體的控制器,其中該至少一處理器和該記憶體係彼此通訊連接,且該記憶體係儲存用於控制該至少一處理器的電腦可執行指令以致使:(i)在反應室中接收基板,該基板包含:(1)底層材料,(2)位於底層材料上方的有機平坦化層,(3)位於有機平坦化層上方的多層硬遮罩,該多層硬遮罩包含:(a)包含無機介電含矽材料的下層,和(b)包含金屬氧化物、金屬氮化物或金屬氧氮化物的上層,以及(4)位於多層硬遮罩上方之極紫外光(EUV)光阻層,其中該EUV光阻層係經圖案化以包含凹陷特徵部,且多層硬遮罩之部分上層係暴露在凹陷特徵部中;(ii)蝕刻多層硬遮罩之上層的外露部分,從而將凹陷特徵部延伸到多層硬遮罩的上層中並暴露出多層硬遮罩的部分下層;(iii)蝕刻多層硬遮罩之下層的外露部分,從而將凹陷特徵部延伸到多層硬遮罩的下層中並暴露出部分有機平坦化層;(iv)蝕刻有機平坦化層的外露部分,從而將凹陷特徵部延伸到有機平坦化層中並暴露出部分底層材料;(v)蝕刻底層材料的外露部分,從而將凹陷特徵部延伸到底層材料中。
在所揭露實施例的另一態樣中,提供了一種用於處理基板的系統,該系統包含:(a) 配置用以執行沉積的第一反應室;(b) 配置用以執行蝕刻的第二反應室;(c)具有至少一處理器和一記憶體的控制器,其中該至少一處理器和該記憶體係彼此通訊連接,且該記憶體係儲存用於控制該至少一處理器的電腦可執行指令以致使:(i)在第一反應室中接收基板,(ii)在基板上沉積多層硬遮罩的下層,其中多層硬遮罩的下層係包含無機介電含矽材料,(iii)在多層硬遮罩的下層上沉積多層硬遮罩的上層,其中多層硬遮罩的上層包含金屬氧化物、金屬氮化物或金屬氮氧化物,(iv)在多層硬遮罩之上層上方沉積極紫外光光阻層,(v)圖案化極紫外光光阻層以界定凹陷特徵部,從而暴露出多層硬遮罩的部分上層,(vi)將基板轉移到第二反應室;(vii)蝕刻多層硬遮罩之上層的外露部分,從而將凹陷特徵部延伸到多層硬遮罩的上層並暴露出多層硬遮罩的部分下層;(viii)蝕刻多層硬遮罩之下層的外露部分,從而將凹陷特徵部延伸到多層硬遮罩的下層中,並暴露出位於多層硬遮罩之下層下方的部分基板。
在一些實施例中,第二反應室可以包含感應耦合電漿產生器,且記憶體可以儲存用於控制至少一處理器的電腦可執行指令,而致使產生第一感應耦合電漿以蝕刻(vii)中多層硬遮罩之上層的外露部分,並致使產生第二感應耦合電漿以蝕刻(viii)中多層硬遮罩之下層的外露部分。在一些其他實施例中,第二反應室可以包含電容耦合電漿產生器,且記憶體可以儲存用於控制至少一處理器的電腦可執行指令,而致使產生第一電容耦合電漿以蝕刻(vii)中多層硬遮罩之上層的外露部分,並致使產生第二電容耦合電漿以蝕刻(viii)中的多層硬遮罩之下層的外露部分。
將參考附圖而在下面進一步描述這些和其它態樣。
在以下描述中,闡述了許多具體細節以提供對所呈現實施例的透徹理解。可以在沒有這些特定細節中的一些或全部的情況下實踐所揭露之實施例。在其他情況下,不詳細描述為人熟知之處理步驟及/或結構,以免不必要地模糊所揭露之實施例。雖然將結合具體實施例來描述所揭露之實施例,但是應當理解,其並非旨在限制所揭露之實施例。
極紫外光(EUV)微影技術在半導體製程領域越來越受歡迎。然而,EUV技術仍然面臨許多挑戰。例如,在實施傳統EUV技術時,EUV光阻層的厚度是將圖案轉移到三層和四層圖案化堆疊中之底層硬遮罩膜的主要限制。具體而言,光阻浮渣和光阻線的局部變細可導致不希望的微橋和斷線。可能發生這些問題的一種情況是以次30 nm間距對特徵部進行圖案化。在這些尺寸下,光阻高度並不足以打開硬遮罩(例如將圖案從EUV光阻轉移到硬遮罩)而不形成微橋(例如開口)或斷線(由於光阻變薄(例如短路))。因此,傳統的EUV製程技術會因此導致大量缺陷以及相關的低產量和高處理成本。
在本文的各個實施例中,新型硬遮罩係與EUV圖案化結合使用以將圖案從EUV光阻層轉移到硬遮罩層,接著圖案便可以轉移到底層材料中。硬遮罩包含多個層,這些層一起提供了EUV光阻和硬遮罩材料之間改良的選擇性,如此允許通過各個層而進行忠實的圖案轉移。
吾人亦應理解,雖然本揭露係關於微影圖案化技術和材料,以及以EUV微影為例,但其亦適用於其他的下一世代微影技術。除了EUV,包含目前正在使用和開發的標準13.5 nm EUV波長,與這種微影最相關的輻射源是DUV(深紫外光),一般是指使用248 nm或193 nm準分子雷射光源、X射線,其正式包含X射線範圍之較低能量範圍的EUV以及可以覆蓋較寬能量範圍的電子束。
硬遮罩至少包含上層和下層。硬遮罩的上層包含含金屬材料。示例性含金屬材料包含金屬氧化物、金屬氮化物和金屬氧氮化物。在含金屬材料中的金屬可以包含鈦、鉭、鉿、錫、鋅、鉬、釕等及其組合。因此,硬遮罩的上層可以包含例如鈦氧化物、鈦氮化物、鈦氧氮化物、鉭氧化物、鉭氮化物、鉭氧氮化物、鉿氧化物、鉿氮化物、鉿氧氮化物、錫氧化物、錫氮化物、錫氧氮化物、釕氧化物、釕氮化物、釕氧氮化物等。硬遮罩上層之含金屬材料在EUV微影曝光期間提供二次電子生成。這種二次電子生成是有益的,因為它減少了曝光製程中形成的光阻浮渣數量,從而提高了特徵部充分開放的程度。此外,在EUV曝光期間產生的二次電子提供了針對尺寸給劑的好處,這意味著由於來自硬遮罩之上層之含金屬材料的電子生成增加,因此可以在較低的曝光劑量下實現相同程度的EUV光阻移除。與本揭露之硬遮罩相關聯的另一個好處是硬遮罩上層中的含金屬材料能夠使EUV光阻直接粘附在硬遮罩的上層上,而無需使用額外的有機粘附層。
硬遮罩的上層可以藉由任何可用的沉積方法形成。在某些實施例中,硬遮罩的上層係藉由原子層沉積形成,其可由電漿能量或熱能驅動。在其它實施例中,硬遮罩的上層可以藉由電漿或熱增強化學氣相沉積、或物理氣相沉積、或旋塗來形成。在各個實施例中,硬遮罩的上層具有約10 nm或更小的厚度。
硬遮罩的下層包含無機介電含矽材料。示例性的含矽材料包含但不限於非晶矽(例如a-Si)、矽氧化物、矽碳化物、矽氧碳化物、矽氮化物、矽氧氮化物。在圖案轉移製程中,硬遮罩的下層相對於下面的層提供了優異的選擇性。與傳統硬遮罩相比,這種高度的選擇性確保了高品質的圖案轉移,並大幅減少了短路形成的數量且提高了產量。
硬遮罩的下層可以藉由任何可用的沉積方法形成。在某些實施例中,硬遮罩的下層係藉由原子層沉積形成,其可由電漿能量或熱能驅動。在其它實施例中,硬遮罩的下層可以藉由電漿或熱增強化學氣相沉積、或物理氣相沉積、或旋塗來形成。在各個實施例中,硬遮罩的下層具有約10 nm或更小的厚度。
圖1為一流程圖,說明根據本文的各個實施例之圖案化基板的方法。圖2A-2H描繪了經歷圖1中所示方法之部分製造的半導體基板。圖1的操作將參考圖2A-2H中所示的基板200來描述。
圖1的方法開始於圖2A所示的基板200。 基板200包含底層材料201。底層材料201可以包含在其上表面的有機平坦化層(OPL)。在一些情況下,有機平坦化層可以包含旋塗玻璃、非晶碳和/或類似材料。底層材料201還可以包含一系列的層(例如氧化物、氮化物、超低k介電材料等的一或多個層),而特徵部將於其中形成。這一系列層的組成和佈局取決於應用。下面提供了與特定實施方式相關的更多細節。
在操作101,多層硬遮罩202之下層202b係沉積在底層材料201上,如圖2B所示。如上所述,除了其他方法之外,下層202b可以藉由原子層沉積或電漿增強原子層沉積形成。下層202b包含如上所述之含金屬材料。接下來,在操作103,多層硬遮罩202之上層202a係沉積在多層硬遮罩202之下層202b上,如圖2C所示。除了其他方法之外,上層202a可以藉由原子層沉積或電漿增強原子層沉積形成。上層202a包含如上所述之無機介電含矽材料。此時,多層硬遮罩202已完全沉積。接著,在操作105,係在多層硬遮罩202之上層202a上沉積並圖案化一層光阻203,如圖2D所示。在各個實施例中,光阻203可以是極紫外光(EUV)光阻。在某些實施例中,沉積時光阻203可以具有約10-50 nm之間的厚度。光阻203可以藉由微影技術圖案化。
在光阻203圖案化之後,典型上在基板200會殘留一些過量的光阻(如箭頭203a處所示)。此過量光阻203a可以位於圖案化光阻203中之相鄰突出特徵部之間,如圖2D所示。因為過量光阻203a在光阻203中的相鄰突出特徵部之間形成了一個小橋,這種配置可以稱為微橋接缺陷(或微橋)。過量光阻203a可能是沉積在整個基板200(例如光阻203較薄的區域可能在微影圖案化之後減少了過量光阻203a,如此可能導致線圖案斷裂)上之光阻203厚度不均勻的結果。
在操作107中,移除過量光阻203a,如圖2E所示。在各個實施例中,過量光阻203a係在除渣操作中移除,其涉及將基板200暴露到電漿。有利地,多層硬遮罩202之上層202a對於用來移除過量光阻203a的化學物質/條件具有高度耐受性。因此,在移除過量光阻203a的同時,多層硬遮罩202之上層202a基本上沒有被蝕刻。因此,用於移除過量光阻203a的條件可以比其他硬遮罩(例如矽基硬遮罩)可接受的條件更強/更苛刻,其他硬遮罩在類似的處理條件下可能會損壞。
不同類型的電漿可用於不同的應用。例如,在某些情況下,可以使用感應耦合電漿進行除渣。可以使用感應耦合電漿的一個例子是在硬遮罩開口製程的背景下。下面進一步描述的圖3A-3E係提供了與此類實施例相關的額外細節。在其他情況下,可以使用電容耦合電漿來完成除渣。可以使用電容耦合電漿的一個例子是在後段製程介電質蝕刻的背景下,例如用於蝕刻通孔的製程。下面進一步描述的圖4A-4D提供了與此類實施例相關的額外細節。
選擇除渣化學物質和電漿條件使得它們對多層硬遮罩202之上層202a具選擇性(例如,使得從相鄰光阻特徵部之間移除過量光阻203a,同時基本保存了上層202a)。在使用感應耦合電漿進行除渣的一個示例中,除渣化學物質可以包含例如Cl
2、HBr、CF
4和O
2的任意組合。可以向基板施加低偏壓(例如約100V或更小)。用於產生感應耦合電漿的功率可為約500 W或更小。偏壓和/或電漿功率可以是脈衝的,以例如最小化對光阻的損壞並改善粗糙度。在使用電容耦合電漿進行除渣的另一個示例中,除渣化學物質可以包含CF
4、N
2、H
2、O
2、C
xF
y等的任何組合。可以以60 MHz施加低偏壓到基板。用於產生電容耦合電漿的功率可以是大約100-300W之間。可以脈衝偏壓以最小化對光阻的損壞並改善粗糙度。即使偏壓和/或電漿產生功率可能相對較低,它們也可能高於傳統遮罩材料所使用的功率,而可能更容易損壞傳統遮罩材料。
至少因為用於移除過量光阻203a之相對強的處理條件,以及在EUV曝光期間從上層202a產生的二次電子,多層硬遮罩202顯著減少了形成在基板上的微橋和類似的缺陷。這代表了對傳統技術的顯著改進。
回到圖1,本方法接著進行操作109,其中藉由各向異性地將凹陷特徵部204蝕刻到多層硬遮罩202之上層202a中來延伸凹陷特徵部204,如圖2F所示。此蝕刻製程可以是反應性離子蝕刻。在此蝕刻操作期間,光阻203係充當遮罩而保護光阻203存在之區域中的多層硬遮罩202之上層202a。如此,蝕刻便被限制在光阻203已先被移除的凹陷特徵部204的區域。操作109中的蝕刻係高度選擇性的,使得上層202a的材料被移除而光阻203被基本保留。這種高度的選擇性有助於防止斷線。在此蝕刻操作期間可能會消耗一定量的光阻203。
在各個實施例中,用於蝕刻上層202a的化學物質可以包含基於氯的化學物質和/或基於溴的化學物質。不同類型的電漿可用於不同的應用。例如,在一些情況下,可以使用感應耦合電漿來蝕刻上層202a。可以使用感應耦合電漿的一個例子是在硬遮罩開口製程的背景下。下文進一步描述的圖3A-3E提供了與此類實施例相關的額外細節。在其他情況下,可以使用電容耦合電漿蝕刻上層202a。可以使用電容耦合電漿的一個例子是在後段製程介電質蝕刻的背景下,例如用於蝕刻通孔的製程。下文進一步描述的圖4A-4D提供了與此類實施例相關的額外細節。
在使用感應耦合電漿蝕刻上層202a的情況下,可以向反應室提供以下氣體的任意組合:HBr、Cl
2、H
2、C
xH
y。在一些情況下可以提供額外的反應劑或其他氣體。基板可以在大約300V或更小下偏置,且可以在大約300W或更小的功率下產生感應耦合電漿。電漿可以在工作週期大約為30%或更小的情況下脈衝。反應室中的壓力可以在約5-20 mTorr之間(例如約0.66-2.67 Pa)。基板支架可保持在約30℃或更低的溫度。在使用電容耦合電漿蝕刻上層202a的情況下,用於蝕刻的化學物質可以包含C
xH
y、H
2和C
xF
y的任何組合。在一些情況下可以提供額外的反應劑或其他氣體。可以在60 MHz和27 MHz施加較低功率,例如介於約100-800 W的功率位準。電漿可以在約為20-30%的工作週期下脈衝。反應室中的壓力可以約20-80 mTorr之間(例如約2.66-10.7 Pa)。
接下來,在操作111,凹陷特徵部204係被各向異性蝕刻而延伸進入多層硬遮罩202之下層202b,如圖2G所示。此蝕刻製程可以是反應性離子蝕刻製程。在此蝕刻操作期間,光阻203和多層硬遮罩的上層202a係充當遮罩,而保護這些材料存在之區域中的下層202b。因此,此蝕刻便限於未受保護之凹陷特徵部204的區域。在凹陷特徵部204被蝕刻到多層硬遮罩202之下層202b中的同時,可能會消耗部分光阻203。在其他實施例中,光阻203可能在此操作期間被完全消耗(例如在這種情況下,圖2G中所示之基板會缺少光阻203)。在這樣的實施例中,上層202a便繼續充當遮罩以保護有上層202a存在之區域中的下層202b。操作111中的蝕刻為高度選擇性的,使得下層202b的材料被移除而上層202a的材料基本上被保留。這種高度的選擇性降低了形成不需要的斷線的可能性。
在各個實施方式中,用於蝕刻下層202b的化學物質可以包含基於氟的化學物質和/或基於氯的化學物質。通常,用於蝕刻上層202a的化學物質係不同於用於蝕刻下層202b的化學物質。例如,上層202a可以用基於氯的化學品蝕刻,而下層202b可以用基於氟的化學品蝕刻。在另一個例子中,上層202a可以用基於溴的化學物質蝕刻,而下層202b可以用基於氯的化學物質蝕刻。上面提供了基於氯和基於溴的化學物質。基於氟的化學物質範例包含例如C
xF
y和C
xH
yF
z。
不同類型的電漿可用於不同的應用。例如,在一些情況下,可以使用感應耦合電漿來蝕刻下層202b。可以使用感應耦合電漿的一個例子是在硬遮罩開口製程的背景下。如上所述,圖3A-3E提供了與此類實施例相關的額外細節。在其他情況下,可以使用電容耦合電漿蝕刻下層202b。可以使用電容耦合電漿的一個例子是在後段製程介電質蝕刻的背景下,例如用於蝕刻通孔的製程。圖4A-4D提供了與此類實施例相關的額外細節。
用於蝕刻下層202b的化學物質係經選擇,使得其對光阻203和上層202a具有選擇性(例如使得化學物質以移除下層202b為目標)。這種選擇性有助於防止斷線。在以感應耦合電漿蝕刻下層202b的實施例中,使用的化學物質可以包含C
xF
y、O
2、N
2、C
xH
yF
z、Ar、SF
6、及NF
3的任何組合。在一些情況下可以提供額外的反應劑或其他氣體。基板可以在大約300V或更小下偏置,且可以在大約300W或更小的功率下產生感應耦合電漿。電漿可以在工作週期大約為10-30%的情況下脈衝。反應室中的壓力可以在約5-20 mTorr之間(例如約0.66-2.67 Pa)。基板支架可保持在約10-60℃的溫度。在使用電容耦合電漿蝕刻下層202b的情況下,用於蝕刻的化學物質可以包含C
xF
y、O
2、N
2、C
xH
yF
z、及Ar的任何組合。在一些情況下可以提供額外的反應劑。可以在60 MHz和27 MHz施加較低功率,例如介於約100-800 W的功率位準。電漿可以在約為10-30%的工作週期下脈衝。基板可保持在約0-60℃的溫度。
回到圖1,本方法在操作113處繼續,其中藉由各向異性地將凹陷特徵部204蝕刻到底層材料201中來延伸凹陷特徵部204,如圖2H所示。在此蝕刻操作期間,多層硬遮罩202之上層202a和下層202b(以及任何剩餘的光阻203)係充當遮罩以保護多層硬遮罩202(或其中一部分)存在區域處的底層材料201。因此,蝕刻係限制在未受保護之凹陷特徵部204的區域中。底層材料201可以在多個不同的步驟中被蝕刻,取決於基板200上存在的材料和結構。例如,底層材料201內的不同層可以在不同的步驟中被蝕刻,每個步驟係以移除特定類型的層為目標。
隨著底層材料201的蝕刻,任何剩餘的光阻203都被消耗掉。在光阻203消耗完之後,便消耗多層硬遮罩202之上層202a。一旦消耗完了上層202a,就消耗多層硬遮罩200的下層202b。下層202b提供相對於底層材料201的優良選擇性。換言之,用於將凹陷特徵部204蝕刻到底層材料201中的蝕刻製程是具高度選擇性的,使得底層材料201被移除而同時大部分保留下層202b。當然,利用充分的電漿暴露或其他處理,可以藉由作為遮罩材料來消耗或透過專門設計用於移除下層202b的步驟中來移除下層202b。
在一些實施例中,底層材料201包含在另一結構(例如一系列的層)上方的有機平坦化層,該有機平坦化層係位於底層材料201之頂表面。在一些這樣的實施例中,有機平坦化層(其可以具有約40-100 nm之間的厚度)係藉由不完全消耗多層硬遮罩202之上層202a的方式而被完全蝕刻。在這種實施例中,上層202a可以繼續充當遮罩而凹陷特徵部204便被蝕刻到有機平坦化層下方的一系列層中。在其他情況下,多層硬遮罩202之上層202a可能在蝕刻穿過有機平坦化層時被完全消耗。在這種情況下,多層硬遮罩202之下層202b可以在完成有機平坦化層的蝕刻和/或在蝕刻有機平坦化層下方的一系列層時充當遮罩。
雖然圖1描述了可以執行的許多不同操作,吾人應當理解在某些實施例中可以省略許多這些操作。例如,本方法可以從接收基板開始,如圖2A-2E中任一者所示。在這種情況下,圖1中所示的許多操作都可以省略(特別是那些朝向方法起點的操作)可以省略。在一實施例中,本方法始於圖2B所示的基板上的操作103。在另一實施例中,本方法始於圖2C所示的基板上的操作105。在另一實施例中,本方法開始於圖2D所示的基板上的操作107。在另一實施例中,本方法始於圖2E所示之基板上的操作109。通常這些實施例都涉及在基板上存在多層硬遮罩的同時蝕刻基板。其他實施例可以包含與形成多層硬遮罩相關的沉積步驟而沒有一些或所有的蝕刻步驟。例如,在一實施例中,本方法涉及操作101和103。在另一實施例中,本方法涉及操作101、103和105。這些操作之後可以接續也可以不要接續圖1所示的其他操作。
圖1和2A-2H一起描述了可以在各個實施例中使用的技術。圖3A-3E顯示實施某些實施例的特定上下文。更具體地,圖3A-3E描繪了硬遮罩開口製程的各個階段,其中凹陷特徵部係形成在有機平坦化層中、然後形成在氧化物層中、然後形成在鈦氮化物層中。吾人可以理解,雖然圖3A-3E描繪了特定的結構和材料,這些僅代表所揭露技術的一種實施方式,且此類結構和材料並非旨在進行限制。一般而言,關於圖3A-3E描述的蝕刻操作可以發生在配置用以產生感應耦合電漿的反應室中。換言之,感應耦合電漿可用於驅動圖3A-3E 中描述的蝕刻操作。
圖3A說明了具有超低k介電層315、矽氮化物層314、鈦氮化物層313、氧化物層312、有機平坦化層311和具有上層202a和下層202b的多層硬遮罩202的基板200。超低k介電材料範例包含例如各種版本的SiCOH。在一些情況下,鈦氮化物層313可以進一步包含氧,使得它是鈦氧氮化物層。在某些實施例中,氧化物層312可以是基於TEOS的氧化物層(例如矽氧化物層)。圖3A的基板200可以藉由圖1(例如操作101-111或其子操作集)和圖2A-2G中描述的製程流程來形成。為了簡潔起見,不再重複描述。圖3A的基板200係類似於圖2G的基板200,圖2G的底層材料201係對應於圖3A的層311、312、313、314和315。
如圖3A所示,在凹陷特徵部204被轉移到多層硬遮罩202之上層202a和下層202b之後,凹陷特徵部204便延伸到有機平坦化層311中,如圖3B所示。此蝕刻製程可以是反應性離子蝕刻製程。在此各向異性蝕刻期間,任何剩餘的光阻203可以充當遮罩,從而保護光阻203下方的材料。如果、並且當光阻203消耗完時,多層硬遮罩的上層202a可以繼續充當遮罩。在有機平坦化層311中形成凹陷結構204的蝕刻製程係具選擇性的,使得針對有機平坦化層311的材料以較高的蝕刻速率移除,而以較低的速率蝕刻剩餘的光阻203和/或多層硬遮罩202之上層202a。
在使用感應耦合電漿來蝕刻有機平坦化層的情況下,該蝕刻化學物質可以使用SO
x、CH
4、O
2、N
2、H
2以及CO
x的任何組合。在使用電容耦合電漿蝕刻有機平坦化層的情況下,其蝕刻化學物質可以使用CO
x、N
2、H
2和O
2的任何組合。在任一情況下,於一些實施方式中可以提供額外的反應劑或其他氣體。一般而言,可以使用習知之製程條件來執行此蝕刻步驟。
接下來,凹陷特徵部204便延伸到氧化物層312中,如圖3C所示。此蝕刻製程可以是反應性離子蝕刻。在此各向異性氧化物蝕刻期間,多層硬遮罩202之上層202a的剩餘部分係充當遮罩,以確保凹陷特徵部204按需要轉移。如果並且當多層硬遮罩202之上層202a消耗完時,多層硬遮罩202之下層202b便繼續充當遮罩。此蝕刻製程是選擇性的,使得以較高的蝕刻速率移除氧化物層312的材料,而以較低的蝕刻速率移除多層硬遮罩202之上層202a和/或下層202b的材料。在某些實施例中,用於將凹陷特徵部204蝕刻到氧化物層312中的化學物質可以包含C
xF
y、C
xH
yF
z、N
2、O
2、H
2、C
xH
y、SF
6、NF
3和He的任何組合。在一些情況下可以提供其他反應劑或處理氣體。一般而言,可以使用習知之的製程條件來實現該步驟。
接下來,凹陷特徵部204係延伸到鈦氮化物層313中,如圖3D所示。此蝕刻製程可以是反應性離子蝕刻。在此各向異性鈦氮化物蝕刻中,多層硬遮罩202之下層202b的剩餘部分係用作遮罩,以確保凹陷特徵部204如所期望的被轉移。如果並且當多層硬遮罩202之下層202b消耗完時,有機平坦化層311便繼續充當遮罩。此蝕刻製程係具選擇性的,使得鈦氮化物層313的材料係以較高的蝕刻速率移除,而下部層202b和/或有機平坦化層311的材料則以較低蝕刻速率移除。在某些實施方式中,用於將凹陷特徵部204蝕刻到鈦氮化物層313中的化學物質可以包含Cl
2、HBr、CH
4、Ar、N
2、He的任何組合。在一些情況下,可以提供額外的反應劑或其他處理氣體。如上所述,電漿可以是感應耦合電漿。
在將凹陷特徵部204蝕刻到鈦氮化物層313中之後,便移除有機平坦化層311,如圖3E所示。在一些實施例中,可以藉由將基板200暴露於例如含氧電漿的灰化電漿來移除有機平坦化層311。有機平坦化層311的移除是具選擇性的,使得有機平坦化層311的材料以相對較高的移除速率被移除,而氧化物層312、鈦氮化物層313和矽氮化物層314被基本保留(和/或以相對於有機平坦化層311低得多的速率蝕刻)。
圖2A-2H和3A-3E中描述的製程流程係說明硬遮罩開口製程,其中所揭露的多層硬遮罩可用於將特徵部從圖案化的EUV光阻層轉移到包含位於氧化物層下方的鈦氮化物層的堆疊中。在某些實施例中,關於圖3A-3D或3A-3E中描述的各個蝕刻操作可以在具有至少一感應耦合電漿產生器的單一反應室中進行。
圖4A-4D說明了可以與圖2A-2H 所示之製程流程結合使用的另一製程流程。本例是在通孔蝕刻的上下文中提供的。在某些實施例中,關於圖4A-4D中所描述的蝕刻操作可以在具有電容耦合電漿產生器的反應室中進行。換句話說,圖4A-4D的蝕刻反應可以由電容耦合電漿驅動。
圖4A顯示基板200,其具有底層結構425、蓋層424、超低k介電層423、犧牲硬遮罩層422、有機平坦化層411、包含上層202a和下層202b的多層硬遮罩202、以及光阻203。蓋層424可以稱之為介電蓋。蓋層424通常是矽氮化物,但實施例不限於此。超低k介電層423的示例材料包含各種類型的SiCOH和類似材料。用於犧牲硬遮罩層422的一種示例材料為矽氮化物,但實施例不限於此。圖4A所示的基板200可以藉由圖1(例如操作101-111)和圖2A-2G中描述的製程形成。為了簡潔起見,將不再重複描述。圖4A的基板200係類似於圖2G的基板200,而圖2G的底層材料201係對應於圖4A中的層411、422、423、424和425。
如圖4A 所示,在將凹陷特徵部204轉移到多層硬遮罩202之上層202a和下層202b之後,凹陷特徵部204便延伸到有機平坦化層411中,如圖4B所示。此蝕刻製程可以是反應性離子蝕刻。在此各向異性蝕刻製程期間,任何剩餘的光阻203都可以作為遮罩,從而保護光阻203下方的材料。如果並且當光阻203消耗完時,多層硬遮罩之上層202a可以繼續充當遮罩。用於在有機平坦化層411中形成凹陷特徵部204的蝕刻製程係具選擇性的,使得有機平坦化層411的材料係以更高的蝕刻速率被移除,而剩餘的光阻203和/或多層硬遮罩202之上層202a則以較低的速率被蝕刻。在一些情況下,此步驟的化學物質可包含O
2、N
2、H
2和CO
x的任何組合。在一些情況下可以提供其他的反應劑或處理氣體。一般而言,此步驟可以使用習知的製程條件。
接下來,凹陷特徵部204便延伸到犧牲硬遮罩層422、超低k介電層423和蓋層424中,如圖4C所示。這可以在一或多個各向異性蝕刻操作中完成,每一操作係旨在移除一或多個層。此蝕刻操作可以是反應性離子蝕刻操作。在此蝕刻製程期間,多層硬遮罩202之上層202a和下層202b以及有機平坦化層411係充當遮罩以將圖案轉移穿過各個層。例如,當上層202a存在時,其係作用為保護下面的材料免受蝕刻。如果並且當上層202a消耗完時,下層202b便繼續充當遮罩以保護下面的材料免受蝕刻。如果並且當下層202b消耗完時,有機平坦化層411便繼續充當遮罩以保護下面的材料不被蝕刻。以此方式,可轉移凹陷特徵部204的圖案穿過各個層,以到達圖4C中所示的基板200。一般而言,傳統的化學物質(例如C
xH
yF
z、C
xF
y、N
2、O
2、CO
x、Ar等)可以與習知之製程條件一起使用以完成這些步驟。
在將凹陷特徵部204蝕刻到蓋層424中之後,可以移除剩餘的有機平坦化層411,如圖4D所示。例如,此移除可以類似於關於圖3E所描述之有機平坦化層311移除,雖然可以使用不同的電漿和電漿產生條件。在某些實施例中,可以使用包含例如O
2、CO
x、N
2和H
2之任何組合的剝離化學物質來移除一或多個層。雖然這些圖顯示了在凹陷特徵部204延伸到蓋層424中之後移除有機平坦化層411,但在一些情況下,這可以以不同的順序進行。例如,可以在凹陷特徵部204延伸到超低k介電層423中之後移除有機平坦化層411。在一些實施例中,圖4A-4D中所描述的所有蝕刻操作均可以在單一反應室中進行。
圖1、圖2A-2H和圖4A-4D中所描述的製程流程可在某些實施例中使用,例如在蝕刻通孔或類似之特徵部的情況下。圖3A-3E和4A-4D係提供其中可以使用所揭露之多層硬遮罩的兩個應用範例。根據需要,所揭露的多層硬遮罩還可用於其他應用。
設備
此處描述的技術可以在多種設備上執行。一或多個反應室可配置用以執行沉積,例如沉積多層硬遮罩的上層和/或下層以及/或本文所述之任何其他的層/材料。此外,一或多個反應室可配置用以執行蝕刻,例如蝕刻穿過多層硬遮罩的上層和/或下層以及/或本文所述之任何其他的層/材料。類似地,一或多個反應室可配置用以執行其他材料的移除操作,例如灰化和/或清潔。這些可以是乾式(例如基於電漿的)操作或濕式(例如基於液體的)操作。在某些實施例中,單一反應室可以配置用以執行多於一種類型的任務,例如沉積和蝕刻兩者。在一些實施例中,多個反應室可以組合在單一設備上,每一反應室係配置用以執行例如沉積或蝕刻的特定目的。在一些實施例中,多個設備可以組合在單一系統中,每一設備係配置用以執行例如沉積或蝕刻的特定目的。許多配置都是可能的。
圖5示意性地顯示可使用原子層沉積(ALD)和/或化學氣相沉積(CVD)(兩者任一都可以是電漿增強的)來沉積材料之處理站500的實施例。處理站500可用於沉積本文所述之各個層,包含多層硬遮罩的上層和/或下層。類似的,處理站500可用來沉積關於圖2A-2H、3A-3E和4A-4D中描述的各個其它層。當然,可以根據特定操作或應用的需要使用其他沉積室。為簡單起見,處理站500係描繪為具有用於維持低壓環境之處理室主體502的獨立處理站。然而,吾人應當理解,在共用處理工具環境中可以包含複數個處理站500。此外,吾人應當理解,在一些實施例中,處理站500的一或多個硬體參數,包含下面詳細討論的那些,可以由一或多個電腦控制器以程式化方式調整。
處理站500係與反應劑輸送系統501流體連通,以用於輸送處理氣體至分配噴淋頭506。反應劑輸送系統501包含混合容器504,以用於混合和/或調理運送至噴淋頭506的處理氣體。一或多個混合容器入口閥520可以控制處理氣體到混合容器504的引入。類似地,噴淋頭入口閥505可以控制處理氣體到噴淋頭506的引入。
如BTBAS的一些反應劑可以在汽化之前、於輸送到處理站時或之後輸送到處理站時以液體形式儲存。例如,圖5的實施例包含汽化點503,用於汽化欲供給到混合容器504的液體反應劑。在一些實施例中,汽化點503可以是加熱的汽化器。從這種汽化器產生的反應劑蒸氣可能在下游輸送管道中冷凝。不相容的氣體暴露於冷凝的反應劑可能會產生小顆粒。這些小顆粒可能會堵塞管道、阻礙閥門操作、污染基板等。解決這些問題的一些方法係涉及清洗和/或抽空輸送管道以移除殘留的反應劑。然而,清洗輸送管道可能會增加處理站的循環時間、降低處理站的產出。因此,在一些實施例中,汽化點503下游的輸送管道可被伴熱。在一些範例中,混合容器504也可以是伴熱的。在一非限制性範例中,汽化點503下游的管道在混合容器504處具有從大約100°C延伸至大約150°C的增加溫度分佈。
在一些實施例中,反應劑液體可以在液體注入器處汽化。例如,液體注入器可以將液體反應劑的脈衝注入到混合容器上游的載氣流中。在一情況中,液體注入器可以藉由將液體從較高的壓力至較低的壓力急速汽化來汽化反應劑。在另一個情況中,液體注入器可以將液體霧化成分散的微滴,隨後將其在加熱的輸送管中汽化。吾人將理解到,較小的液滴可以比較大的液滴更快地汽化,從而減少了液體注入和完全汽化之間的延遲。更快的汽化可以縮短從汽化點503下游配管的長度。在一種情況下,液體注入器可直接安裝到混合容器504。在另一情況下,液體注入器可直接安裝到噴淋頭506。
在一些實施例中,可以提供汽化點503上游的液體流量控制器,以控制用於汽化並輸送到處理室500之液體的質量流量。例如,液體流量控制器(LFC)可以包含位於LFC下游的熱質量流量計(MFM)。接著可以調整LFC的柱塞閥,以回應於與MFM電連通之比例積分微分(PID)控制器所提供之反饋控制信號。但是,使用反饋控制可能需要一秒鐘或更長時間來穩定液體流動。這可能會延長給劑液體反應劑的時間。因此,在一些實施例中,LFC可以在反饋控制模式和直接控制模式之間動態切換。在一些實施例中,這可以藉由禁用LFC的感測管和PID控制器來動態地將LFC從反饋控制模式切換到直接控制模式。
噴淋頭506係將處理氣體朝向基板512分配。在圖5所示的實施例中,基板512係位於噴淋頭506下方,並顯示為擱置在基座508上。吾人將理解到,噴淋頭506可以具有任何合適的形狀,且可以具有用於將處理氣體分配到基板512的任何合適數量和佈置的端口。在本文的多個實施例中,噴淋頭506可以以分階段的方式分配處理氣體,以例如實現仰賴處理氣體在基板表面上的循環輸送和吸附的原子層沉積。
在一些實施例中,微體積507係位於噴淋頭506下方。在微體積中而不是在處理站的整個體積中執行ALD和/或CVD製程可以減少反應劑暴露和清洗時間、可以減少改變製程條件(例如壓力、溫度等)的時間、可以限制處理站機器人暴露於處理氣體等。微體積範例尺寸包含但不限於介於0.1公升到2公升之間的體積。此微體積也會影響生產量。雖然每一循環的沉積速率下降,但循環時間也同時減少。在某些情況下,對於給定的目標薄膜厚度,後者的影響大到足以提高模組的整體產量。
在一些實施例中,可升高或降低基座508以將基板512暴露於微體積507和/或改變微體積507的體積。例如,在基板轉移階段,可降低基座508以讓基板512裝載到基座508上。在沉積製程階段期間,可以升高基座508以將基板512定位在微體積507內。在一些實施例中,微體積507可以完全包圍基板512以及基座508的一部分,以產生沉積製程期間中的高流動阻抗。
可選地,在沉積製程的部分期間,可以降低和/或升高基座508以調節微體積507內的製程壓力、反應劑濃度等。在一情況下,處理室主體502在沉積製程中保持在基礎壓力,降低基座508可以讓微體積507排空。微體積與處理室體積的範例比率包含但不限於介於1:500和1:10之間的體積比率。吾人應理解到,在一些實施例中,可以藉由合適的電腦控制器以程式化方式調整基座高度。
在另一種情況下,調整基座508的高度可以允許電漿密度在包含在沉積製程中的電漿激活和/或處理循環期間改變。在沉積製程階段結束時,基座508可在另一基板傳送階段期間降低,以允許從基座508移除基板512。
雖然這裡描述的範例微體積變化是指高度可調的基座,但是吾人將理解到在一些實施例中,可以相對於基座508來調節噴淋頭506的位置,以改變微體積507的體積。此外,吾人將理解到基座508和/或噴淋頭506的垂直位置可以藉由本揭露內容範圍內的任何合適機構來改變。在一些實施例中,基座508可以包含用於旋轉基板512之取向的旋轉軸。吾人將理解到在一些實施例中,這些範例調整中的一或多個可以藉由一或多個合適的電腦控制器以程式化方式執行。
回到圖5所示的實施例,噴淋頭506和基座508係與用於向電漿供電的RF電源514和匹配網路516電連通。在一些實施例中,可以透過控制處理站壓力、氣體濃度、RF源功率、RF源頻率和電漿功率脈衝時間中的一或多個來控制電漿能量。例如,RF電源514和匹配網路516可以以任何合適的功率操作,以形成具有期望之自由基物種組合的電漿。合適的功率範例已包含在上述內容。類似地,RF電源514可以提供任何合適頻率的RF功率。在一些實施例中,RF電源514可以配置用以彼此獨立地控制高頻和低頻RF電源。低頻RF頻率範例可以包含但不限於50 kHz到500 kHz之間的頻率。高頻RF頻率範例可以包含但不限於1.8 MHz和2.45 GHz之間的頻率。吾人應當理解,可以離散地或連續地調製任何合適的參數以為表面反應提供電漿能量。在一非限制性範例中,相對於連續供電的電漿,可以間歇地脈衝電漿功率以減少對基板表面的離子轟擊。
在一些實施例中,可以透過一或多個電漿監測器來原位監測電漿。在一種情況下,可以透過一或多個電壓、電流感應器(例如VI探針)來監視電漿功率。在另一種情況下,可以藉由一或多個光學發射光譜感應器(OES)來測量電漿密度和/或處理氣體濃度。在一些實施例中,可基於來自此類原位電漿監測器的測量值以程式化的方式調整一或多個電漿參數。例如,可以在反饋迴路中使用OES感應器,以提供對電漿功率的程式控制。吾人將理解的是,在一些實施例中,可以使用其他監測器來監測電漿和其他處理特性。這樣的監測器可以包含但不限於紅外(IR)監測器、聲學監測器和壓力感應器。
在一些實施例中,可以經由輸入/輸出控制(IOC)排序指令來控制電漿。在一例中,用於設置電漿處理階段之電漿條件的指令可以包含在沉積處理配方的相應電漿激活配方階段中。在某些情況下,處理配方階段可以依序排列,以便沉積處理階段的所有指令與該處理階段同時執行。在一些實施例中,用於設定一或多個電漿參數的指令可以包含在電漿處理階段前的配方階段中。例如,第一配方階段可以包含用於設置惰性氣體和/或反應氣體之流速的指令、用於將電漿產生器設定至一功率設定點的指令、以及用於第一配方階段的時間延遲指令。後續的第二配方階段可以包含用於啟動電漿產生器的指令以及第二配方階段的時間延遲指令。第三配方階段可以包含用於關閉電漿產生器的指令以及第三配方階段的時間延遲指令。吾人將理解到,在本揭露內容的範圍內,可以以任何合適的方式進一步細分和/或迭代這些配方階段。
在一些沉積製程中,電漿撞擊係持續約幾秒鐘或更長時間。在某些實施方式中,可以使用更短的電漿撞擊。這些可以在約10 ms到1秒,典型上大約20到80 ms,其中50 ms是具體示例。這種非常短的RF電漿撞擊係涉及電漿的極快速穩定。為了實現這一點,電漿產生器可以配置用以使得阻抗匹配預設為特定電壓,同時允許頻率浮動。傳統上,高頻電漿係以大約13.56 MHz的RF頻率產生。在本文揭露的各個實施例中,允許頻率浮動到與此標準值不同的值。藉由將阻抗匹配固定到預定電壓的同時允許頻率浮動,電漿便可以更快地穩定,當使用與某些類型的沉積循環相關聯之非常短的電漿撞擊時,這個結果可能是很重要的。
在一些實施例中,基座508可以藉由加熱器510進行溫度控制。此外,在一些實施例中,沉積處理站500的壓力控制可以由蝶形閥518提供。在圖5所示的實施例中,蝶形閥518係節流控制由下游真空泵(未示出)提供的真空。然而,在一些實施例中,還可以藉由改變引入到處理站500的一或多種氣體的流速來調整處理站500的壓力控制。
圖6顯示具有入站負載鎖602以及出站負載鎖604的多站式處理工具600之實施例的示意圖,入站負載鎖602以及出站負載鎖604中的一或兩者都可以包含遠端電漿源。處於大氣壓下的機器人606係配置用以將晶圓從透過盒608裝載的匣中藉由大氣端口610而移動到入站裝載鎖602中。機器人606係將晶圓放置在入站負載鎖602中的基座612上,關閉大氣端口610,並且抽空入站負載鎖602。其中入站負載鎖602包含遠端電漿源,晶圓可以在引入到處理室614之前暴露至入站負載鎖602中的遠端電漿處理。此外,晶圓也可以在入站負載鎖602中加熱,以例如去除水分和吸附的氣體。接著,打開通向處理室614的腔室輸送口616,且另一個機器人(未示出)會將晶圓放入用於處理之反應器中所示之第一站之基座上的反應器中。儘管圖6中描繪的實施例包含負載鎖,但吾人應當理解,在一些實施例中,可以提供晶圓直接進入處理站。
所描繪的處理室614包含四個處理站,在圖6所示的實施例中從1到4編號。每一站都有一個加熱的基座(顯示在站1的618)和氣體管線入口。吾人將理解的是,在一些實施例中,每個處理站可以具有不同或多個目的。例如,在一些實施例中,一處理站可以配置用以沉積多層硬遮罩之下層,而另一處理站可以配置用以沉積多層硬遮罩之上層。每一處理站可以是如上關於圖5所描述者。儘管所示的處理室614包含四個站,但吾人應理解,根據本揭露內容之處理室可具有任何合適數量的站。例如,在一些實施例中,處理室可以具有五個或更多的站,而在其他實施例中,處理室可以具有三個或更少的站。
圖6描繪了用於在處理室614內傳送晶圓之晶圓處理系統690的實施例。在一些實施例中,晶圓處理系統690可以在各個處理站之間和/或在處理站與負載鎖之間傳送晶圓。吾人將理解到可以採用任何合適的晶圓處理系統。非限制性範例包含晶圓傳送帶和晶圓處理機器人。圖6還描繪了用於控制處理工具600之處理條件和硬體狀態的系統控制器650的實施例。系統控制器650可以包含一或多個記憶體裝置656、一或多個大容量儲存裝置654以及一或多個處理器652。處理器652可以包含CPU或電腦、類比和/或數位輸入/輸出連接器、步進馬達控制器面板等。
在一些實施例中,系統控制器650係控制了處理工具600的所有活動。系統控制器650係執行系統控制軟體658,系統控制軟體658乃儲存在大容量儲存裝置654中、加載到記憶體裝置656中,並在處理器652中執行。系統控制軟體658可以包含用於控制時間、氣體混合物、氣體流速,腔室和/或站壓力、腔室和/或站溫度、吹掃條件及時間、晶圓溫度、RF功率位準、RF頻率、基板、基座、卡盤和/或承受器位置以及由處理工具600執行之特定處理的其他參數。系統控制軟體658可以任何合適的方式配置。例如,可以編寫諸多處理工具部件副程式或控制對象,以控制處理工具部件的操作,以執行根據本揭露方法之各個處理工具製程。系統控制軟體658可以用任何合適的電腦可讀程式語言來編碼。
在一些實施例中,系統控制軟體658可以包含用於控制上述諸多參數的輸入/輸出控制(IOC)排序指令。例如,PEALD製程的每個階段可以包含一或多個由系統控制器650執行的指令。用於設置PEALD製程階段之製程條件的指令可以包含在對應的PEALD配方階段中。在一些實施例中,PEALD配方階段可以順序排列,使得PEALD製程階段的所有指令與該製程階段同時執行。
在一些實施例中,可以採用儲存在與系統控制器650相關聯之大容量儲存裝置654和/或記憶體裝置656上的其他電腦軟體和/或程式。為此目的之程式或程式段的範例包含基板定位程式、處理氣體控制程式、壓力控制程式、加熱器控制程式和電漿控制程式。
基板定位程式可以包含用於處理工具部件的程式碼,其係用於將基板裝載到基座618上,並控制基板與處理工具600的其他部分之間的間距。
處理氣體控制程式可包含用於下列各者之編碼:控制氣體組成物、流速以及可選地用於在沉積之前使氣體流入一或多個處理站以穩定處理站中的壓力。處理氣體控制程式可包含用於將氣體組成物及流速控制在任一所揭露範圍內的編碼。壓力控制程式可以包含藉由調節例如處理站之排氣系統中的節流閥、流入處理站的氣體等來控制處理站中之壓力的編碼。壓力控制程式可以包含用於將處理站中的壓力保持在任何已揭露之壓力範圍內的編碼。
加熱器控制程式可以包含用於控制流至加熱單元之電流的編碼,該電流係用於加熱基板。可替代地,加熱器控制程式可以控制傳熱氣體(例如氦氣)向基板的輸送。加熱器控制程式可以包含將基板溫度保持在任何已揭露範圍內的指令。
根據本文的實施例,電漿控制程式可以包含用於設定施加到一或多個處理站中之處理電極的RF功率位準的編碼,例如使用本文揭露的任何RF功率位準。電漿控制程式還可包含用於控制每次電漿暴露之持續時間的編碼。
在一些實施例中,可以存在與系統控制器650相關聯的使用者介面。該使用者介面可以包含顯示器、設備和/或製程條件的圖形軟體顯示器、以及諸如指向裝置、鍵盤、觸控螢幕、麥克風等的使用者輸入裝置。
在一些實施例中,由系統控制器650調節的參數可以涉及製程條件。非限制性範例包含處理氣體成分、流速、溫度、壓力、電漿條件(例如RF功率位準、頻率以及暴露時間)等。這些參數可以利用使用者介面輸入而以配方的形式提供給使用者。
可以藉由來自諸多處理工具感應器之系統控制器650的類比和/或數位輸入連接器來提供用於監控處理的信號。用於控制處理的信號可以在處理工具600之類比和/或數位輸出連接器上輸出。可以監控之處理工具感應器的非限制性範例包含質量流量控制器、壓力感應器(例如壓力計)、熱電偶等。適當程式化的反饋和控制算法可與來自這些感應器的數據一起使用,以維持處理條件。
可以使用任何合適的腔室來實施所揭露之實施例。沉積設備的範例包含但不限於來自ALTUS
®產品系列、VECTOR
®產品系列以及/或SPEED
®產品系列的設備,該每一者均可從加州弗里蒙特市的Lam Research公司取得,或任何其他市售的處理系統。兩個或多個站可以執行相同的功能。類似地,兩個或更多站可以執行不同的功能。每個站都可以設計/配置用以根據需要執行特定的功能/方法。
圖7A-7C圖示了可用於執行本文所描述之蝕刻操作的可調間隙電容耦合受限RF電漿反應器700的實施例。例如,這種反應器可用於蝕刻穿過本文描述的任何一或多層,包含但不限於多層硬遮罩的上層和下層以及有機平坦化層和關於圖2A-2H和4A-4D所描述的其他層。可以根據特定應用的需要而使用具有不同或額外類型之電漿產生器的其他類型蝕刻反應器。如所描繪的,真空室702包含腔室外殼704,其圍繞容納下部電極706的內部空間。在腔室702的上部中,上部電極708係與下部電極706垂直間隔開。上部和下部電極708、706的平坦表面基本上為平行且正交於電極間的垂直方向。較佳地,上部和下部電極708、706是圓形的且相對於垂直軸同軸。上部電極708的下表面係與下部電極706的上表面相對。間隔開之相對電極表面在它們之間界定了可調節的間隙710。在操作期間,下部電極706係由RF電源(匹配)720供應RF功率。RF功率係藉由RF供應導管722、RF帶724和RF功率構件726而供應到下部電極706。接地防護罩736可以圍繞RF功率構件726,以向下部電極706提供更均勻的RF場域。晶圓係藉由穿過晶圓端口782插入並支撐在下部電極706上的間隙710中以進行處理,且將處理氣體供應至間隙710並藉由RF功率激發成電漿狀態。上部電極708可以通電或接地。
在圖7A-7C 所示的實施例中,下部電極706係支撐在下部電極支撐板716上。夾在下部電極706和下部電極支撐板716之間的絕緣環714係使下部電極706絕緣於支撐板716。
RF偏置外殼730將下部電極706支撐在RF偏置外殼碗732上。碗732係穿過腔室壁板718中的開口而藉由RF偏置外殼730的臂734連接到導管支撐板738。在一較佳實施例中,RF偏置外殼碗732和RF偏置外殼臂734係一體形成為一個部件,然而臂734和碗732也可以是螺栓連接或接合在一起的兩個單獨部件。
RF偏置外殼臂734包含一或多個中空通道,用於傳遞RF功率和設施,例如氣體冷卻劑、液體冷卻劑、RF能量、用於升降銷控制的電纜、電監控和來自真空室702外部的致動信號在下部電極706之背側上的空間處進入真空室702內部。RF供應導管722係與RF偏置外殼臂734絕緣,RF偏置外殼臂734係提供RF功率到RF電源720的返回路徑。設施導管740為設施部件提供通道。為了簡化描述,此處並未顯示設施部件的進一步細節。間隙710較佳地係被限制環組件或護罩(未示出)圍繞。真空室702的內部係藉由通過真空入口780連接到真空泵而保持在低壓。
導管支撐板738係附接到致動機構742。例如伺服機械馬達、步進馬達等的致動機構742係例如藉由如滾珠螺桿的螺旋齒輪746以及用於旋轉滾珠螺桿的馬達而附接到垂直線性軸承744。在調整間隙710尺寸的操作期間,致動機構742係沿著垂直線性軸承744行進。圖7A顯示當致動機構742處於線性軸承744上的高位置而導致小間隙710a的配置。圖7B則顯示當致動機構742處於線性軸承744上的中間位置時的佈置。如圖所示,下部電極706、RF偏置外殼730、導管支撐板738、RF電源720均移動到相對於腔室外殼704和上部電極708的較低位置,從而產生中等大小的間隙710b。
圖7C顯示當致動機構742處於線性軸承上之低位置時的大間隙710c。較佳地,上、下部電極708、706在間隙調整期間係保持共軸,且橫跨間隙兩側之上、下部電極的相對表面係保持平行。
本實施例允許間隙710在CCP室702中於多步驟製程配方(BARC、HARC和STRIP等)期間在下部和上部電極706、708之間進行調整,以例如為了維持在大直徑基板(例如300mm晶圓或平面顯示器)上進行均勻蝕刻。具體而言,本腔室涉及一種機械性的配置,其允許線性運動以提供下部和上部電極706、708之間的可調節間隙。
圖7A說明在導管支撐板738之近端處且在腔室壁板718之階梯式凸緣728之遠端處密封的橫向偏轉伸縮囊750。階梯式凸緣的內徑乃界定了腔室壁板718中的開口712,RF偏置外殼臂734係穿過該開口。伸縮囊750的遠端係由夾環752夾住。
橫向偏轉伸縮囊750提供真空密封,同時允許RF偏置外殼730、導管支撐板738和致動機構742垂直移動。RF偏置外殼730、導管支撐板738和致動機構742可被稱為懸臂組件。較佳地,RF電源720係與懸臂組件一起移動並且可以附接到導管支撐板738。圖7B顯示當懸臂組件處於中間位置時,伸縮囊750係處於中立位置。圖7C顯示當懸臂組件處於低位置時,伸縮囊750係橫向偏轉。
迷宮式密封件748係在伸縮囊750和電漿處理室外殼704之內部之間提供顆粒屏障。固定式防護罩756係不可移動地附接到在腔室壁板718處之腔室外殼704之內壁內,俾以提供迷宮式溝槽760(狹槽),其中於溝槽760中,可移動式防護板758乃垂直移動以容納懸臂組件的垂直移動。可移動式防護板758的外部在下部電極706的所有垂直位置均保持在該狹槽中。
在所示的實施例中,迷宮式密封件748包含固定式防護罩756,固定式防護罩756在界定迷宮式溝槽760之腔室壁板718中的開口712外圍處附接到腔室壁板718的內表面。附接的可移動式防護板758係從RF偏置外殼臂734徑向延伸,其中臂734係穿過腔室壁板718中的開口712。可移動式防護板758係延伸到迷宮式溝槽760中,同時與固定式防護罩756間隔第一間隙並與腔室壁板718之內表面間隔第二間隙,從而允許懸臂組件垂直移動。迷宮式密封件748乃阻擋了從伸縮囊750剝落的粒子遷移進入真空室內部705並阻擋了來自處理氣體電漿的自由基遷移到伸縮囊750,在那裡自由基可以形成隨後剝落的沉積物。
圖7A顯示當懸臂式組件處於高位置(小間隙710a)時,可移動式防護板758係位於RF偏置外殼臂734上方之迷宮式溝槽760中之較高的位置。圖7C顯示當懸臂式組件處於低位置(大間隙710c)時,可移動式防護板758係位於RF偏置外殼臂734上方之迷宮式溝槽760中之較低的位置。圖7B顯示當懸臂式組件處於中間位置(中等間隙710b)時,可移動式防護板758係位於迷宮式溝槽760內之中立或中間的位置。雖然迷宮式密封件748係顯示沿著RF偏置外殼臂734而對稱,但在其他實施例中,迷宮式密封件748可以沿著RF偏置臂734而不對稱。
在某些實施例中,可以使用不同種類的蝕刻反應器,例如具有用於形成不同類型電漿之替代性或額外電漿產生器的蝕刻反應器。在一些情況下,可以使用感應耦合電漿。基板可以直接暴露於電漿,或者電漿可以遠離基板而產生。在一些情況下可以使用的蝕刻設備範例包含來自Flex
®產品系列、Kiyo
®產品系列和Versys
®產品系列的產品,每種產品都可從加州弗里蒙特市的Lam Research Corporation取得。
圖8示意性地顯示根據本文某些實施例之感應耦合電漿蝕刻設備800的橫剖面圖。例如,這種裝置可用於蝕刻穿過本文描述的任何一或多層,包含但不限於多層硬遮罩的上層和下層以及有機平坦化層和關於圖2A-2H及3A-3E所描述之其他層。如上所述,可以根據特定應用的需要而使用具有不同或額外類型之電漿產生器的其他類型蝕刻反應器。感應耦合電漿蝕刻設備800包含整體蝕刻室,其結構上由腔室壁801和窗811界定。腔室壁801可以由不銹鋼或鋁製成。窗811可由石英或其他介電材料製成。可選的內部電漿柵格850係將整個蝕刻室分成上部子腔室802和下部子腔室803。電漿柵格850可以包含單個柵格或多個單獨的柵格。在許多實施例中,可以移除電漿格柵850,從而利用由子腔室802和803製成的腔室空間。
卡盤817係定位在下部子腔室803內之靠近底部內表面處。卡盤817係配置用以接收和支承在其上執行蝕刻製程的半導體晶圓819。卡盤817可以是靜電卡盤,用於在晶圓存在時支撐晶圓819。在一些實施例中,邊緣環(未示出)係圍繞卡盤817,並且當晶圓存在於卡盤817之上時,邊緣環之上表面係與晶圓819之頂表面大致平齊。卡盤817還包含用於夾持晶圓和使晶圓脫夾的靜電電極。為此可以提供濾波器和直流箝位電源(未示出)。也可以提供用於將晶圓819抬離卡盤817的其他控制系統。卡盤817可以使用RF電源823充電。RF電源823係藉由連接件827而連接到匹配電路821。匹配電路821係藉由連接件825而連接到卡盤817。以這種方式,RF電源823便連接到卡盤817。
線圈833係位於窗811上方。線圈833係由導電材料製成並且包括至少一完整的匝圈。圖8 所示之線圈833 範例包括三個匝圈。線圈833之橫剖面以符號顯示,具有「X」符號的線圈係旋轉延伸進入頁面,而具有「●」線圈則旋轉延伸出頁面。RF電源841之配置係用以供應RF功率至線圈833。一般而言,RF電源841係透過連接件845而連接到匹配電路839。匹配電路839則透過連接件843而連接到線圈833。 以這種方式,RF電源841係連接到線圈833。一種可選的法拉第屏蔽849係位於線圈833及窗811之間。法拉第屏蔽849係相對於線圈833而保持間隔開的關係。法拉第屏蔽849係設置在窗811的正上方。線圈833、法拉第屏蔽849以及窗811中之每一個的配置係用以實質與彼此平行。法拉第屏蔽可以防止金屬或其他物質沉積在電漿室的介電窗上。
處理氣體可透過位於上部腔室中的主注入口860及/或透過側注入口870(有時稱為STG)來供應。例如一段式或兩段式的機械乾式泵及/或渦輪分子泵840的真空泵可以在操作電漿處理期間用來將處理氣體自蝕刻室抽出、並藉由採用例如節流閥(未示出)或鐘擺閥(未示出)的封閉式-迴路-控制的限流裝置而維持蝕刻室內的壓力。
在設備操作期間,一或多種反應劑氣體可以透過注入口860和/或870供應。在某些實施例中,可僅透過主注入口860或僅透過側注入口870供應氣體。在一些情況下,注入口可以替換成噴淋頭。法拉第屏蔽849及/或可選的柵格850可以包括內部通道和孔,以允許將處理氣體輸送到腔室中。法拉第屏蔽849及/或可選的柵格850其中之一或兩者都可以用作輸送處理氣體的噴淋頭。
射頻功率係從RF電源841供應至線圈833,以引起RF電流流過線圈833。流過線圈833之RF電流會在線圈833附近產生電磁場。該電磁場則會在上部子腔室802 內產生感應電流。所產生之各個離子和自由基與晶圓819的物理及化學相互作用係選擇性地蝕刻晶圓上之特徵部。
如果使用電漿柵格850使得有上部子腔室802以及下部子腔室803兩者存在,感應電流便會作用於上部子腔室802中存在的氣體,而在上部子腔室802中產生電子-離子電漿。可選的內部電漿柵格850,如果存在的話,可能會作用於限制下部子腔室803中的熱電子數量。在某些實施例中,此設備的設計和操作係俾使存在於下部子腔室803中的電漿為離子-離子電漿。在其他實施例中,此設備的設計和操作係俾使存在於下部子腔室803中的電漿為電子-離子電漿。
揮發性的蝕刻副產物可以透過端口822 而自下部子腔室803中除去。本文揭露之卡盤817可以在約30℃至約250℃之間的升高溫度下操作。在一些情況下,卡盤817也可以在較低溫度下操作,例如當卡盤817被主動冷卻時。在這種情況下,卡盤817可以根據需要而在相當低的溫度下操作。溫度將取決於蝕刻製程操作和特定配方。在一些實施例中,設備800可以在約1 mTorr和約95 mTorr之間的範圍內的壓力下操作。在某些實施例中,壓力可以更高。
當安裝在潔淨室或製造設施中時,設備800可以與設施(未示出)耦合。設施包含提供處理氣體、真空、溫度控制和環境顆粒控制的管道。當安裝在目標製造設施中時,這些設施係耦合到設備800。此外,設備800可以耦合到傳送腔室,其允許機器人使用典型的自動化將半導體晶圓傳送進出設備800。
在一些實施例中,系統控制器830(其可包含一或多個物理或邏輯控制器)係控制蝕刻室的一些或全部操作。系統控制器830可以包含一或多個記憶體裝置和一或多個處理器。處理器可以包含中央處理單元(CPU)或電腦、類比和/或數位輸入/輸出連接件、步進馬達控制器面板和其他類似部件。在處理器上執行用於實現適當控制操作的指令。這些指令可以儲存在與系統控制器830相關聯的記憶體裝置上,或者它們可以藉由網路提供。在某些實施例中,系統控制器830係執行系統控制軟體。
在一些情況下,系統控制器830係控制氣體濃度、晶圓移動和/或提供給線圈833和/或靜電卡盤817的功率。系統控制器830可以藉由例如打開和關閉相關閥門來控制氣體濃度,以產生提供適當濃度之反應劑的一或多種入口氣流。晶圓移動可以藉由例如引導晶圓定位系統根據需要移動來控制。可以控制提供給線圈833和/或卡盤817的功率以提供特定的RF功率位準。類似地,如果使用內部柵格850,則可以由系統控制器830調整施加到柵格的任何RF功率。
系統控制器830可以基於感應器的輸出(例如當功率、電位、壓力等達到某個閾值時)、操作的時序(例如在處理中之特定時間打開閥門)、或基於收到的使用者指令來控制這些和其他方面。下面進一步討論控制器範例。
圖9 描繪了具有與真空傳輸模組938(VTM)相接之諸多模組的半導體製程叢集架構。用於在多個儲存設施和處理模組之間「轉移」晶圓之轉移模組的配置可以稱為「叢集工具架構」系統。在VTM 938中顯示具有四個處理模組920a-920d的氣匣930,也稱為負載鎖或轉移模組,其可以被個別最佳化以執行諸多製造處理。舉例來說,處理模組920a-920d可以安裝用於執行基板蝕刻、沉積、離子注入、晶圓清潔、濺射和/或其他半導體製程。一或多個基板蝕刻處理模組(920a-920d中的任一個)可以如本文所揭露之方式實現。氣匣930和處理模組920可被稱為「工作站」。每個工作站都有一個刻面936而使該工作站介接於VTM 938。在每一刻面內,感應器1-18被用於當晶圓926在各別工作站之間移動時檢測其通過。
機器人922 係在工作站之間轉移晶圓926。在一實施例中,機器人922具有一個臂,而在另一實施例中,機器人922具有兩個臂,其中每個臂具有末端執行器924,以拾取例如晶圓926的晶圓進行運輸。大氣傳送模組(ATM)940中的前端機器人932係用於將晶圓926從裝載端模組(LPM)942中的卡匣或前開式晶圓傳送盒(FOUP)934 傳送到氣匣930。處理模組920內之模組中心928是用於放置晶圓926的一個位置。在ATM 940中的對準器944係用於對準晶圓。
在一示例性處理方法中,係將晶圓放置在LPM 942的其中一個FOUP 934中。前端機器人932係將晶圓從FOUP 934傳送到對準器944,如此讓晶圓926在蝕刻或處理之前適當的置中。在對準之後,晶圓926便被前端機器人932移動到氣匣930中。因為氣匣模組具有匹配ATM和VTM之間的環境的能力,所以晶圓926能夠在兩個壓力環境下之間移動而不受損壞。晶圓926被機器人922從氣匣模組930移動穿過VTM 938而到處理模組 920a-920d 其中之一中。為了實現該晶圓移動,機器人922 係使用在其每個臂上的末端執行器924。一旦晶圓926處理完,便由機器人922將晶圓926從處理模組920a-920d移動到氣匣模組930。從這裡,晶圓926便可以被前端機器人932移動到FOUP 934其中之一或到對準器944。
吾人應該注意,控制晶圓移動的電腦可以位於叢集架構的當地,也可以位於製造樓層中之叢集架構的外部,或者位於遠端的位置而透過網路連接到叢集架構。
在一些實施方式中,控制器是系統的一部分,其可以是上述例子的一部分。這樣的系統可以包含半導體處理設備,其包含一或多個處理工具、一或多個腔室、一或多個用於處理的平台及/或特定的處理部件(晶圓基座、氣流系統等)。這些系統可以與電子設備整合在一起,以控制在半導體晶圓或基板的處理前、中、後的操作。電子設備可以稱之為「控制器」,其可以控制一或多個系統的各個部件或子部件。取決於處理要求及/或系統的類型,控制器可以經程式化而控制此處揭露的任何處理,包含處理氣體的輸送、溫度設定(例如加熱及/或冷卻)、壓力設定、真空設定、功率設定、射頻(RF)產生器設定、RF匹配電路設定、頻率設定、流速設定、流體輸送設定、位置和操作設定、晶圓傳送進出工具以及其他傳送工具及/或連接到特定系統或與特定系統相接的負載鎖。
廣義來說,系統控制器可以定義為具有各個積體電路、邏輯、記憶體及/或軟體的電子設備,其接收指令、發出指令、控制操作、啟用清潔操作、啟用端點測量等。積體電路可包含儲存程式指令之韌體形式的晶片、數位訊號處理器(DSP)、定義為專用積體電路(ASIC)的晶片及/或一或多個微處理器或執行程式指令之微控制器(例如軟體)。程式指令可以是以各種個別設定(或程式檔案)的形式傳遞給控制器的指令,其定義用於在半導體晶圓或系統上或針對半導體晶圓或系統執行特定處理的操作參數。在一些實施例中,操作參數可以是由製程工程師定義之配方的一部分,以在製造下列一或多個的期間完成一或多個處理步驟: 層、材料、金屬、氧化物、矽、二氧化矽、表面、電路以及/或晶圓之晶粒。
在一些實施方式中,控制器可以是電腦的一部份或是耦合至電腦,而電腦則是整合至系統、耦合至系統或與系統聯網,或前述的組合。例如,控制器可以在「雲端」中或可以是晶圓廠電腦主機系統的全部或一部分,如此可以允許對晶圓處理的遠端存取。該電腦可以啟動對系統進行遠端存取,以監控製造操作的當前進度、檢查過去製造操作的歷史、檢查來自多個製造操作的趨勢或性能指標、改變當前製程的參數、設定製程步驟以接續當前製程、或開始新的製程。在一些例子中,遠端電腦(例如伺服器)可以藉由網路向系統提供製程配方,該網路可以包含區域網路或網際網路。遠端電腦可以包含使用者介面,而使得能夠對參數及/或設定進行輸入或程式化,然後將參數及/或設定從遠端電腦傳送到系統。在一些例子中,控制器係接收數據形式的指令,其為在一或多個操作期間要執行的每個製程步驟指定參數。吾人應理解,參數係針對於欲進行製程的類型以及控制器用以與之相接或控制的工具類型。因此如上所述,可以例如透過包含被聯網在一起並朝著共同目的而工作的一或多個離散控制器來分佈控制器,例如本文中所描述的處理和控制。用於此種目的之分佈式控制器的例子為腔室中的一或多個積體電路,其與遠端(例如在平台等級或作為遠端電腦的一部分)的一或多個積體電路進行通信,這些積體電路相結合以控制腔室中的處理。
系統範例可以包含電漿蝕刻室或模組、沉積室或模組、旋轉清洗室或模組、金屬電鍍室或模組、清潔室或模組、斜面邊緣蝕刻室或模組、物理氣相沉積(PVD)室或模組、化學氣相沉積(CVD)室或模組、ALD室或模組、原子層蝕刻(ALE)室或模組、離子植入室或模組、徑跡室或模組、以及可以與半導體晶圓製造及/或生產中相關聯或用於其中之任何其他半導體處理系統,而不受任何限制。
如上所述,取決於工具要執行的一或多個處理步驟,控制器可以與下列一或多個通信: 其他工具電路或模組、其他工具部件、叢集工具、其他工具介面、相鄰工具、鄰近工具、遍布工廠各處的工具、主電腦、另一控制器或用於可將晶圓容器往返於半導體製造工廠的工具位置及/或裝載埠之材料運輸的工具。
結論
儘管出於清楚理解的目的已經詳細地描述了前述實施例,但是顯而易見的是,可以在所附申請專利範圍內進行某些改變和修改。應該注意的是,存在許多實現本實施例的製程、系統和設備的替代方式。因此,本實施例應被視為是說明性的而非限制性的,且實施例並不限於本文所給出的細節。
1-18:感應器
101:操作
103:操作
105:操作
107:操作
109:操作
111:操作
113:操作
200:基板
201:底層材料
202:多層硬遮罩
202a:上層
202b:下層
203:光阻
203a:過量光阻
204:凹陷特徵部
311:有機平坦化層
312:氧化物層
313:鈦氮化物層
314:矽氮化物層
315:超低k介電層
411:有機平坦化層
411,422,423,424:層
422:犧牲硬遮罩層
423:超低k介電層
424:蓋層
425:底層結構
500:處理站
501:反應劑輸送系統
502:處理室主體
503:汽化點
504:混合容器
505:噴淋頭入口閥
506:分配噴淋頭
507:微體積
508:基座
510:加熱器
512:基板
514:RF電源
516:匹配網路
518:蝶形閥
520:混合容器入口閥
600:處理工具
602:入站負載鎖
604:出站負載鎖
606:機器人
608:盒
610:大氣端口
612:基座
614:處理室
616:腔室輸送口
618:基座
650:系統控制器
652:處理器
654:大容量儲存裝置
656:記憶體裝置
658:系統控制軟體
690:晶圓處理系統
700:RF電漿反應器
702:真空室
704:腔室外殼
705:真空室內部
706:下部電極
708:上部電極
710:間隙
710a:小間隙
710b:中等間隙
710c:大間隙
712:開口
714:絕緣環
716:下部電極支撐板
718:腔室壁板
720:RF電源
722:RF供應導管
724:RF帶
726:RF功率構件
728:階梯式凸緣
730:RF偏置外殼
732:RF偏置外殼碗
734:RF偏置外殼臂
736:接地防護罩
738:導管支撐板
740:設施導管
742:致動機構
744:線性軸承
746:螺旋齒輪
748:迷宮式密封件
750:伸縮囊
752:夾環
756:固定式防護罩
758:可移動式防護板
760:溝槽
780:真空入口
782:晶圓端口
800:感應耦合電漿蝕刻設備
801:腔室壁
802:上部子腔室
803:下部子腔室
811:窗
817:卡盤
819:晶圓
821:匹配電路
822:端口
823:RF電源
825:連接件
827:連接件
830:系統控制器
833:線圈
839:匹配電路
840:機械乾式泵及/或渦輪分子泵
841:RF電源
843:連接件
845:連接件
849:法拉第屏蔽
850:電漿柵格
860:主注入口
870:側注入口
920:處理模組
920a-920d:處理模組
922:機器人
924:末端執行器
926:晶圓
928:模組中心
930:氣匣
932:前端機器人
934:前開式晶圓傳送盒(FOUP)
936:刻面
938:真空傳輸模組(VTM)
940:大氣傳送模組(ATM)
942:裝載端模組(LPM)
944:對準器
圖1為一流程圖,描述根據本文的某些實施例使用多層硬遮罩將凹陷特徵部蝕刻到基板中的方法。
圖2A-2H描繪了根據圖1之方法所進行處理的部分製造半導體基板。
圖3A-3E顯示根據某些實施例在經歷硬遮罩開口製程時的部分製造半導體基板。
圖4A-4D顯示根據某些實施例在經歷通孔蝕刻製程時的部分製造半導體基板。
圖5說明可用於沉積本文描述之各個層的反應室。
圖6描繪了可用於沉積本文描述之各個層的多站式處理工具。
圖7A-7C顯示可用於蝕刻本文描述之各個層的反應室。
圖8顯示可用於蝕刻本文描述之各個層的替代反應室。
圖9說明了具有多個模組的半導體製程叢集結構,每一模組均可以配置用以沉積和/或蝕刻本文描述的各個層。
101:操作
103:操作
105:操作
107:操作
109:操作
111:操作
113:操作
Claims (21)
- 一種基板的處理方法,其步驟包含: a. 接收一基板,其包含: i. 底層材料; ii. 定位於該底層材料上方之一有機平坦化層; iii. 定位於該有機平坦化層上方之一多層硬遮罩,該多層硬遮罩係包含: 1. 一下層,包含一無機介電含矽材料,以及 2. 一上層,包含一金屬氧化物、一金屬氮化物、或一金屬氧氮化物,以及 iv. 定位於該多層硬遮罩上方之一極紫外光(EUV)光阻層,其中該EUV光阻層係經圖案化以包含凹陷特徵部,以及其中該多層硬遮罩之部分該上層係暴露至該凹陷特徵部中; b. 蝕刻該多層硬遮罩之該上層的該外露部分,藉此將該凹陷特徵部延伸至該多層硬遮罩之該上層中並暴露出該多層硬遮罩之部分該下層; c. 蝕刻該多層硬遮罩之該下層的該外露部分,藉此將該凹陷特徵部延伸至該多層硬遮罩之該下層中並暴露出部分該有機平坦化層; d. 蝕刻該有機平坦化層的該外露部分,藉此將該凹陷特徵部延伸至該有機平坦化層中並暴露出部分該底層材料;以及 e. 蝕刻該底層材料的該外露部分,藉此將該凹陷特徵部延伸至該底層材料中。
- 如請求項1之基板的處理方法,其中該多層硬遮罩之該下層係包含選自由下列各者組成之群組中的一材料:非晶矽、矽氧化物、矽碳化物、矽氧碳化物、矽氮化物、矽氧氮化物、以及其組合。
- 如請求項1之基板的處理方法,其中該多層硬遮罩之該下層具有約10 nm或更小之一厚度。
- 如請求項1之基板的處理方法,其中該多層硬遮罩之該上層之該金屬氧化物、該金屬氮化物、或該金屬氧氮化物係包含選自由下列各者組成之群組中的一金屬:鈦、鉭、鉿、錫、釕、以及其組合。
- 如請求項1之基板的處理方法,其該多層硬遮罩之該上層具有約10 nm或更小之一厚度。
- 如請求項1之基板的處理方法,其步驟進一步包含: 在(b)之前,將該基板暴露至一第一電漿,以移除該凹陷特徵部內之過量EUV光阻。
- 如請求項1之基板的處理方法,其中蝕刻該多層硬遮罩之該上層的該外露部分的該步驟係包含將該基板暴露至一第二反應劑,該第二反應劑包含含氯蝕刻劑及/或含溴反應劑。
- 如請求項1之基板的處理方法,其中蝕刻該多層硬遮罩之該上層的該外露部分的該步驟係包含將該基板暴露至一第二電漿。
- 如請求項1之基板的處理方法,其中蝕刻該多層硬遮罩之該下層的該外露部分的該步驟係包含將該基板暴露至一第三反應劑,該第三反應劑包含含氟蝕刻劑及/或含氯反應劑。
- 如請求項1之基板的處理方法,其中蝕刻該多層硬遮罩之該下層的該外露部分的該步驟係包含將該基板暴露至一第三電漿。
- 如請求項1到10其中任一項之基板的處理方法,其中該多層硬遮罩之該上層及該下層兩者之每一個具有約10 nm或更小之一厚度。
- 如請求項1到10其中任一項之基板的處理方法,其中該底層材料包含定位於該有機平坦化層下方之一氧化物層、定位於該氧化物層下方之一鈦氮化物層或鈦氧氮化物層、以及定位於該鈦氮化物層或該鈦氧氮化物層下方之一矽氮化物層,其中蝕刻該底層材料之該外露部分的該步驟係將該凹陷特徵部延伸至該氧化物層中、該鈦氮化物層或該鈦氧氮化物層中,且其中在至少(b)及(c)中的該蝕刻步驟係由一感應耦合電漿所驅動。
- 如請求項12之基板的處理方法,其步驟進一步包含在該凹陷特徵部延伸至該氧化物層中以及該鈦氮化物層或該鈦氧氮化物層中之後,移除該有機平坦化層。
- 如請求項1到10其中任一項之基板的處理方法,其中該底層材料包含定位於該有機平坦化層下方之一犧牲硬遮罩層、定位於該犧牲硬遮罩層下方之一超低k介電層、以及定位於該超低k介電層下方之一蓋層,其中蝕刻該底層材料之該外露部分之該步驟係將該凹陷特徵部延伸至該犧牲硬遮罩層、該超低k介電層以及該蓋層中,其中在至少(b)及(c)中的該蝕刻步驟係由一電容耦合電漿所驅動。
- 如請求項14之基板的處理方法,其中該犧牲硬遮罩層係包含矽氮化物。
- 如請求項14之基板的處理方法,其步驟更包含在該凹陷特徵部延伸至該犧牲硬遮罩層、該超低k介電層以及該蓋層中之後,移除該有機平坦化層。
- 一種基板的處理設備,其包含: a. 一反應室; b. 定位於該反應室中之一基板支架; c. 用以在該反應室中產生一電漿之一電漿產生器; d. 通往該反應室之一或多個入口;以及 e. 一控制器,其具有至少一處理器以及一記憶體,其中該至少一處理器以及該記憶體係彼此通訊連接,且該記憶體係存放用以控制該至少一處理器之電腦可執行指令,以實現請求項1-16之任一項之基板的處理方法。
- 一種基板的處理設備,其包含: a. 一反應室; b. 定位於該反應室中之一基板支架; c. 用以在該反應室中產生一電漿之一電漿產生器; d. 通往該反應室之一或多個入口;以及 e. 一控制器,其具有至少一處理器以及一記憶體,其中該至少一處理器以及該記憶體係彼此通訊連接,且該記憶體係存放用以控制該至少一處理器之電腦可執行指令,以致使: i. 於該反應室中接收該基板,該基板係包含: 1. 底層材料; 2. 定位於該底層材料上方之一有機平坦化層; 3. 定位於該有機平坦化層上方之一多層硬遮罩,該多層硬遮罩係包含: a. 一下層,包含一無機介電含矽材料,以及 b. 一上層,包含一金屬氧化物、一金屬氮化物、或一金屬氧氮化物,以及 4. 定位於該多層硬遮罩上方之一極紫外光(EUV)光阻層,其中該EUV光阻層係經圖案化以包含凹陷特徵部,以及其中該多層硬遮罩之部分該上層係暴露至該凹陷特徵部中; ii. 蝕刻該多層硬遮罩之該上層的該外露部分,藉此將該凹陷特徵部延伸至該多層硬遮罩之該上層中並暴露出該多層硬遮罩之部分該下層; iii. 蝕刻該多層硬遮罩之該下層的該外露部分,藉此將該凹陷特徵部延伸至該多層硬遮罩之該下層中並暴露出部分該有機平坦化層; iv. 蝕刻該有機平坦化層的該外露部分,藉此將該凹陷特徵部延伸至該有機平坦化層中並暴露出部分該底層材料;以及 v. 蝕刻該底層材料的該外露部分,藉此將該凹陷特徵部延伸至該底層材料中。
- 一種基板的處理系統,其包含: a. 用以執行沉積之一第一反應室; b. 用以執行蝕刻之一第二反應室;以及 c. 一控制器,其具有至少一處理器以及一記憶體,其中該至少一處理器以及該記憶體係彼此通訊連接,且該記憶體係存放用以控制該至少一處理器之電腦可執行指令,以致使: i. 於該第一反應室中接收該基板, ii. 於該基板上沉積一多層硬遮罩之一下層,其中該多層硬遮罩之該下層係包含一無機介電含矽材料, iii. 於該多層硬遮罩之該下層上沉積該多層硬遮罩之一上層,其中該多層硬遮罩之該上層係包含一金屬氧化物、一金屬氮化物、或一金屬氧氮化物, iv. 於該多層硬遮罩之該上層上沉積一極紫外光光阻層, v. 圖案化該極紫外光光阻層以界定凹陷特徵部,藉此暴露出該多層硬遮罩之部分該上層, vi. 將該基板轉移至該第二反應室; vii. 蝕刻該多層硬遮罩之該上層的該外露部分,藉此將該凹陷特徵部延伸至該多層硬遮罩之該上層中並暴露出該多層硬遮罩之部分該下層;以及 viii. 蝕刻該多層硬遮罩之該下層的該外露部分,藉此將該凹陷特徵部延伸至該多層硬遮罩之該下層中並暴露出定位在該多層硬遮罩之該下層下方之部分該基板。
- 如請求項19之基板的處理系統,其中該第二反應室係包含一感應耦合電漿產生器,且其中該記憶體係存放用以控制該至少一處理器之電腦可執行指令,以致使產生一第一感應耦合電漿以蝕刻在(vii)中之該多層硬遮罩之該上層的該外露部分,且致使產生一第二感應耦合電漿以蝕刻在(viii)中之該多層硬遮罩之該下層的該外露部分。
- 如請求項19之基板的處理系統,其中該第二反應室係包含一電容耦合電漿產生器,且其中該記憶體係存放用以控制該至少一處理器之電腦可執行指令,以致使產生一第一電容耦合電漿以蝕刻在(vii)中之該多層硬遮罩之該上層的該外露部分,且致使產生一第二電容耦合電漿以蝕刻在(viii)中之該多層硬遮罩之該下層的該外露部分。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202062982956P | 2020-02-28 | 2020-02-28 | |
| US62/982,956 | 2020-02-28 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202219644A TW202219644A (zh) | 2022-05-16 |
| TWI881055B true TWI881055B (zh) | 2025-04-21 |
Family
ID=77490415
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110107029A TWI881055B (zh) | 2020-02-28 | 2021-02-26 | 用於在euv圖案化中減少缺陷的多層硬遮罩 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US12261044B2 (zh) |
| JP (1) | JP7702419B2 (zh) |
| KR (1) | KR20220148249A (zh) |
| CN (1) | CN115244664A (zh) |
| TW (1) | TWI881055B (zh) |
| WO (1) | WO2021173557A1 (zh) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10796912B2 (en) | 2017-05-16 | 2020-10-06 | Lam Research Corporation | Eliminating yield impact of stochastics in lithography |
| US12165878B2 (en) | 2019-02-27 | 2024-12-10 | Lam Research Corporation | Semiconductor mask reshaping using a sacrificial layer |
| TWI849083B (zh) | 2019-03-18 | 2024-07-21 | 美商蘭姆研究公司 | 基板處理方法與設備 |
| KR20210149893A (ko) | 2019-04-30 | 2021-12-09 | 램 리써치 코포레이션 | 극자외선 리소그래피 레지스트 개선을 위한 원자 층 에칭 및 선택적인 증착 프로세스 |
| US20250391667A1 (en) * | 2024-06-25 | 2025-12-25 | Tokyo Electron Limited | Method and apparatus for damascene etching |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201133618A (en) * | 2009-07-29 | 2011-10-01 | Tokyo Electron Ltd | Low damage method for ashing a substrate using CO2/CO-based process |
| US20190214295A1 (en) * | 2018-01-11 | 2019-07-11 | Samsung Electronics Co., Ltd. | Method of manufacturing semiconductor device |
| US20190348292A1 (en) * | 2018-05-10 | 2019-11-14 | International Business Machines Corporation | Transferring euv resist pattern to eliminate pattern transfer defectivity |
Family Cites Families (327)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3576755A (en) | 1964-09-24 | 1971-04-27 | American Cyanamid Co | Photochromism in plastic film containing inorganic materials |
| US3442648A (en) | 1965-06-16 | 1969-05-06 | American Cyanamid Co | Photographic dodging method |
| US3513010A (en) | 1966-07-11 | 1970-05-19 | Kalvar Corp | Conversion foil |
| US3529963A (en) | 1966-08-23 | 1970-09-22 | Du Pont | Image-yielding elements and processes |
| US3720515A (en) | 1971-10-20 | 1973-03-13 | Trw Inc | Microelectronic circuit production |
| US4341592A (en) | 1975-08-04 | 1982-07-27 | Texas Instruments Incorporated | Method for removing photoresist layer from substrate by ozone treatment |
| US4241165A (en) | 1978-09-05 | 1980-12-23 | Motorola, Inc. | Plasma development process for photoresist |
| US4328298A (en) | 1979-06-27 | 1982-05-04 | The Perkin-Elmer Corporation | Process for manufacturing lithography masks |
| JPS6074626A (ja) | 1983-09-30 | 1985-04-26 | Fujitsu Ltd | ウエハー処理方法及び装置 |
| JPS60115222A (ja) | 1983-11-28 | 1985-06-21 | Tokyo Ohka Kogyo Co Ltd | 微細パタ−ン形成方法 |
| JPS62160981A (ja) | 1986-01-08 | 1987-07-16 | Mitsubishi Heavy Ind Ltd | 石油タンカ−の改造法 |
| JPH0778629B2 (ja) | 1986-12-19 | 1995-08-23 | ミノルタ株式会社 | ポジ型レジスト膜及びそのレジストパターンの形成方法 |
| US5077085A (en) | 1987-03-06 | 1991-12-31 | Schnur Joel M | High resolution metal patterning of ultra-thin films on solid substrates |
| US4834834A (en) | 1987-11-20 | 1989-05-30 | Massachusetts Institute Of Technology | Laser photochemical etching using surface halogenation |
| US4845053A (en) | 1988-01-25 | 1989-07-04 | John Zajac | Flame ashing process for stripping photoresist |
| US4940854A (en) | 1988-07-13 | 1990-07-10 | Minnesota Mining And Manufacturing Company | Organic thin film controlled molecular epitaxy |
| US5240554A (en) | 1991-01-22 | 1993-08-31 | Kabushiki Kaisha Toshiba | Method of manufacturing semiconductor device |
| US5322765A (en) | 1991-11-22 | 1994-06-21 | International Business Machines Corporation | Dry developable photoresist compositions and method for use thereof |
| GEP20002074B (en) | 1992-05-19 | 2000-05-10 | Westaim Tech Inc Ca | Modified Material and Method for its Production |
| EP0635884A1 (de) | 1993-07-13 | 1995-01-25 | Siemens Aktiengesellschaft | Verfahren zur Herstellung eines Grabens in einem Substrat und dessen Verwendung in der Smart-Power-Technologie |
| JP3654597B2 (ja) | 1993-07-15 | 2005-06-02 | 株式会社ルネサステクノロジ | 製造システムおよび製造方法 |
| JPH07106224A (ja) | 1993-10-01 | 1995-04-21 | Hitachi Ltd | パターン形成方法 |
| US5534312A (en) | 1994-11-14 | 1996-07-09 | Simon Fraser University | Method for directly depositing metal containing patterned films |
| JPH08339950A (ja) | 1995-06-09 | 1996-12-24 | Sony Corp | フォトレジストパターン形成方法及びフォトレジスト処理装置 |
| US6007963A (en) | 1995-09-21 | 1999-12-28 | Sandia Corporation | Method for extreme ultraviolet lithography |
| US5925494A (en) | 1996-02-16 | 1999-07-20 | Massachusetts Institute Of Technology | Vapor deposition of polymer films for photolithography |
| US5914278A (en) | 1997-01-23 | 1999-06-22 | Gasonics International | Backside etch process chamber and method |
| JPH10209133A (ja) | 1997-01-28 | 1998-08-07 | Toshiba Corp | プラズマ灰化装置およびプラズマ灰化方法 |
| US6261938B1 (en) | 1997-02-12 | 2001-07-17 | Quantiscript, Inc. | Fabrication of sub-micron etch-resistant metal/semiconductor structures using resistless electron beam lithography |
| JP3411559B2 (ja) | 1997-07-28 | 2003-06-03 | マサチューセッツ・インスティチュート・オブ・テクノロジー | シリコーン膜の熱分解化学蒸着法 |
| US6030881A (en) | 1998-05-05 | 2000-02-29 | Novellus Systems, Inc. | High throughput chemical vapor deposition process capable of filling high aspect ratio structures |
| US6290779B1 (en) | 1998-06-12 | 2001-09-18 | Tokyo Electron Limited | Systems and methods for dry cleaning process chambers |
| JP2000003844A (ja) | 1998-06-15 | 2000-01-07 | Fujitsu Ltd | X線露光用マスク及びその製造方法 |
| US6348239B1 (en) | 2000-04-28 | 2002-02-19 | Simon Fraser University | Method for depositing metal and metal oxide films and patterned films |
| WO2000003058A1 (en) | 1998-07-10 | 2000-01-20 | Ball Semiconductor, Inc. | Cvd photo resist and deposition |
| ATE368756T1 (de) | 1998-09-16 | 2007-08-15 | Applied Materials Inc | Verfahren zum aufbringen von silizium mit hoher rate bei niedrigen druck |
| US6033952A (en) | 1998-11-30 | 2000-03-07 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a semiconductor device |
| JP2000228503A (ja) | 1998-11-30 | 2000-08-15 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
| US6253824B1 (en) | 1999-02-23 | 2001-07-03 | Wayne-Dalton Corp. | Disconnect for powered sectional door |
| US6261723B1 (en) | 1999-03-04 | 2001-07-17 | International Business Machines Corporation | Transfer layer repair process for attenuated masks |
| JP2000331992A (ja) | 1999-05-19 | 2000-11-30 | Sony Corp | 半導体装置の製造方法 |
| US20010024769A1 (en) | 2000-02-08 | 2001-09-27 | Kevin Donoghue | Method for removing photoresist and residues from semiconductor device surfaces |
| US6573030B1 (en) | 2000-02-17 | 2003-06-03 | Applied Materials, Inc. | Method for depositing an amorphous carbon layer |
| JP2001358218A (ja) | 2000-04-13 | 2001-12-26 | Canon Inc | 有機膜のエッチング方法及び素子の製造方法 |
| US20040191423A1 (en) | 2000-04-28 | 2004-09-30 | Ruan Hai Xiong | Methods for the deposition of silver and silver oxide films and patterned films |
| US20060001064A1 (en) | 2000-04-28 | 2006-01-05 | Hill Ross H | Methods for the lithographic deposition of ferroelectric materials |
| KR100406174B1 (ko) | 2000-06-15 | 2003-11-19 | 주식회사 하이닉스반도체 | 화학적 강화 화학 기상 증착 장비에 사용되는 샤워 헤드 |
| JP2002015971A (ja) | 2000-06-27 | 2002-01-18 | Matsushita Electric Ind Co Ltd | パターン形成方法及び半導体装置の製造装置 |
| KR100398312B1 (ko) | 2000-06-30 | 2003-09-19 | 한국과학기술원 | 유기금속을 함유하고 있는 노르보넨 단량체, 이들의고분자 중합체를 함유하는 포토레지스트, 및 그제조방법과, 포토레지스트 패턴 형성방법 |
| US6797439B1 (en) | 2001-03-30 | 2004-09-28 | Schott Lithotec Ag | Photomask with back-side anti-reflective layer and method of manufacture |
| US6686132B2 (en) | 2001-04-20 | 2004-02-03 | The Regents Of The University Of California | Method and apparatus for enhancing resist sensitivity and resolution by application of an alternating electric field during post-exposure bake |
| US6933673B2 (en) | 2001-04-27 | 2005-08-23 | Semiconductor Energy Laboratory Co., Ltd. | Luminescent device and process of manufacturing the same |
| US6926957B2 (en) | 2001-06-29 | 2005-08-09 | 3M Innovative Properties Company | Water-based ink-receptive coating |
| US6448097B1 (en) | 2001-07-23 | 2002-09-10 | Advanced Micro Devices Inc. | Measure fluorescence from chemical released during trim etch |
| JP2003213001A (ja) | 2001-11-13 | 2003-07-30 | Sekisui Chem Co Ltd | 光反応性組成物 |
| US6843858B2 (en) | 2002-04-02 | 2005-01-18 | Applied Materials, Inc. | Method of cleaning a semiconductor processing chamber |
| KR100815671B1 (ko) | 2002-04-11 | 2008-03-20 | 호야 가부시키가이샤 | 반사형 마스크 블랭크, 반사형 마스크 및 이들의 제조방법 |
| JP3806702B2 (ja) | 2002-04-11 | 2006-08-09 | Hoya株式会社 | 反射型マスクブランクス及び反射型マスク及びそれらの製造方法並びに半導体の製造方法 |
| US7169440B2 (en) | 2002-04-16 | 2007-01-30 | Tokyo Electron Limited | Method for removing photoresist and etch residues |
| DE10219173A1 (de) | 2002-04-30 | 2003-11-20 | Philips Intellectual Property | Verfahren zur Erzeugung von Extrem-Ultraviolett-Strahlung |
| US6846746B2 (en) | 2002-05-01 | 2005-01-25 | Applied Materials, Inc. | Method of smoothing a trench sidewall after a deep trench silicon etch process |
| US6841943B2 (en) | 2002-06-27 | 2005-01-11 | Lam Research Corp. | Plasma processor with electrode simultaneously responsive to plural frequencies |
| US7473377B2 (en) | 2002-06-27 | 2009-01-06 | Tokyo Electron Limited | Plasma processing method |
| US6713365B2 (en) | 2002-09-04 | 2004-03-30 | Macronix International Co., Ltd. | Methods for filling shallow trench isolations having high aspect ratios |
| US7169695B2 (en) | 2002-10-11 | 2007-01-30 | Lam Research Corporation | Method for forming a dual damascene structure |
| US7691541B2 (en) | 2002-10-21 | 2010-04-06 | Nanoink, Inc. | Methods for additive repair of phase shift masks by selectively depositing nanometer-scale engineered structures on defective phase shifters |
| JP4153783B2 (ja) | 2002-12-09 | 2008-09-24 | 株式会社東芝 | X線平面検出器 |
| KR100989107B1 (ko) | 2003-03-31 | 2010-10-25 | 인터내셔널 비지니스 머신즈 코포레이션 | 다층 포토레지스트 건식 현상을 위한 방법 및 장치 |
| KR100907368B1 (ko) | 2003-09-24 | 2009-07-10 | 히다치 가세고교 가부시끼가이샤 | 감광성 엘리먼트, 레지스트 패턴의 형성방법 및 프린트배선판의 제조방법 |
| JP4313749B2 (ja) | 2003-10-10 | 2009-08-12 | エーエスエムエル ネザーランズ ビー.ブイ. | 基板を支持部材上に配置する方法、及び基板ハンドラ |
| GB0323805D0 (en) | 2003-10-10 | 2003-11-12 | Univ Southampton | Synthesis of germanium sulphide and related compounds |
| US7126128B2 (en) | 2004-02-13 | 2006-10-24 | Kabushiki Kaisha Toshiba | Flat panel x-ray detector |
| US7723235B2 (en) | 2004-09-17 | 2010-05-25 | Renesas Technology Corp. | Method for smoothing a resist pattern prior to etching a layer using the resist pattern |
| JP2006253282A (ja) | 2005-03-09 | 2006-09-21 | Ebara Corp | 金属膜のパターン形成方法 |
| US20060068173A1 (en) | 2004-09-30 | 2006-03-30 | Ebara Corporation | Methods for forming and patterning of metallic films |
| US7885387B2 (en) | 2004-12-17 | 2011-02-08 | Osaka University | Extreme ultraviolet light and X-ray source target and manufacturing method thereof |
| FI117728B (fi) | 2004-12-21 | 2007-01-31 | Planar Systems Oy | Monikerrosmateriaali ja menetelmä sen valmistamiseksi |
| KR100601979B1 (ko) | 2004-12-30 | 2006-07-18 | 삼성전자주식회사 | 반도체 웨이퍼의 베이킹 장치 |
| KR100607201B1 (ko) | 2005-01-04 | 2006-08-01 | 삼성전자주식회사 | 극자외선 리소그래피 공정에서 웨이퍼 상의 임계 치수편차를 보정하는 방법 |
| US7381633B2 (en) | 2005-01-27 | 2008-06-03 | Hewlett-Packard Development Company, L.P. | Method of making a patterned metal oxide film |
| US7365026B2 (en) | 2005-02-01 | 2008-04-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | CxHy sacrificial layer for cu/low-k interconnects |
| US7868304B2 (en) | 2005-02-07 | 2011-01-11 | Asml Netherlands B.V. | Method for removal of deposition on an optical element, lithographic apparatus, device manufacturing method, and device manufactured thereby |
| US20060199082A1 (en) | 2005-03-01 | 2006-09-07 | International Business Machines Corporation | Mask repair |
| US7241683B2 (en) | 2005-03-08 | 2007-07-10 | Lam Research Corporation | Stabilized photoresist structure for etching process |
| KR100679449B1 (ko) | 2005-03-16 | 2007-02-07 | 서울옵토디바이스주식회사 | 반도체 소자 및 반도체 제조 방법 |
| JP4729763B2 (ja) | 2005-04-14 | 2011-07-20 | テクノクオーツ株式会社 | 基板のエッチング方法 |
| US7608367B1 (en) | 2005-04-22 | 2009-10-27 | Sandia Corporation | Vitreous carbon mask substrate for X-ray lithography |
| KR100705416B1 (ko) | 2005-06-15 | 2007-04-10 | 삼성전자주식회사 | 포토레지스트 제거용 조성물, 이의 제조방법, 이를 이용한포토레지스트의 제거 방법 및 반도체 장치의 제조 방법 |
| JP4530933B2 (ja) | 2005-07-21 | 2010-08-25 | 大日本スクリーン製造株式会社 | 基板熱処理装置 |
| US7829471B2 (en) | 2005-07-29 | 2010-11-09 | Applied Materials, Inc. | Cluster tool and method for process integration in manufacturing of a photomask |
| US7482280B2 (en) | 2005-08-15 | 2009-01-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for forming a lithography pattern |
| US20070049017A1 (en) | 2005-08-29 | 2007-03-01 | Chao-Ching Hsieh | Plug fabricating method for dielectric layer |
| US7909960B2 (en) | 2005-09-27 | 2011-03-22 | Lam Research Corporation | Apparatus and methods to remove films on bevel edge and backside of wafer |
| US8664124B2 (en) | 2005-10-31 | 2014-03-04 | Novellus Systems, Inc. | Method for etching organic hardmasks |
| JP5055743B2 (ja) | 2005-11-04 | 2012-10-24 | セントラル硝子株式会社 | 含フッ素高分子コーティング用組成物、該コーティング用組成物を用いた含フッ素高分子膜の形成方法、ならびにフォトレジストまたはリソグラフィーパターンの形成方法。 |
| US20070117040A1 (en) | 2005-11-21 | 2007-05-24 | International Business Machines Corporation | Water castable-water strippable top coats for 193 nm immersion lithography |
| WO2007064376A2 (en) | 2005-11-28 | 2007-06-07 | Honeywell International Inc. | Organometallic precursors and related intermediates for deposition processes, their production and methods of use |
| JP2007207530A (ja) | 2006-01-31 | 2007-08-16 | Toshiba Corp | 異方性導電膜及びこれを用いたx線平面検出器、赤外線平面検出器及び表示装置 |
| US7662718B2 (en) | 2006-03-09 | 2010-02-16 | Micron Technology, Inc. | Trim process for critical dimension control for integrated circuits |
| CN101416293B (zh) | 2006-03-31 | 2011-04-20 | 应用材料股份有限公司 | 用于介电膜层的阶梯覆盖与图案加载 |
| KR100956082B1 (ko) | 2006-04-20 | 2010-05-07 | 엘지이노텍 주식회사 | 포토마스크의 리페어 방법 |
| JP4913863B2 (ja) | 2006-04-20 | 2012-04-11 | デラウェア キャピタル フォーメーション インク | 過酷な環境用の被膜およびそれを用いたセンサ |
| US20070287073A1 (en) | 2006-06-07 | 2007-12-13 | Francis Goodwin | Lithography systems and methods |
| CN101473426A (zh) | 2006-06-22 | 2009-07-01 | 应用材料股份有限公司 | 用于从下向上填充间隙的介电材料沉积与回蚀方法 |
| SG140538A1 (en) | 2006-08-22 | 2008-03-28 | Lam Res Corp | Method for plasma etching performance enhancement |
| US7771895B2 (en) | 2006-09-15 | 2010-08-10 | Applied Materials, Inc. | Method of etching extreme ultraviolet light (EUV) photomasks |
| WO2008062600A1 (fr) | 2006-11-22 | 2008-05-29 | Sumitomo Precision Products Co., Ltd. | Structure de silicium à ouverture ayant un rapport hauteur/largeur élevé, procédé, appareil et programme de fabrication de cette structure et procédé de fabrication de masque de gravure pour cette structure de silicium |
| KR101392291B1 (ko) | 2007-04-13 | 2014-05-07 | 주식회사 동진쎄미켐 | 포토레지스트 조성물 및 이를 이용한 박막트랜지스터기판의 제조방법 |
| US8105660B2 (en) | 2007-06-28 | 2012-01-31 | Andrew W Tudhope | Method for producing diamond-like carbon coatings using PECVD and diamondoid precursors on internal surfaces of a hollow component |
| EP2203943A4 (en) | 2007-10-12 | 2015-10-14 | Omnipv Inc | SOLAR MODULES WITH INCREASED EFFICIENCIES THROUGH THE USE OF SPECTRAL CONCENTRATORS |
| US7976631B2 (en) | 2007-10-16 | 2011-07-12 | Applied Materials, Inc. | Multi-gas straight channel showerhead |
| KR100921932B1 (ko) | 2007-10-25 | 2009-10-15 | 포항공과대학교 산학협력단 | 다원자분자를 이용한 패터닝방법 |
| SG153748A1 (en) | 2007-12-17 | 2009-07-29 | Asml Holding Nv | Lithographic method and apparatus |
| US20090197086A1 (en) | 2008-02-04 | 2009-08-06 | Sudha Rathi | Elimination of photoresist material collapse and poisoning in 45-nm feature size using dry or immersion lithography |
| CN102084468B (zh) | 2008-02-08 | 2014-10-29 | 朗姆研究公司 | 包括横向波纹管和非接触颗粒密封的可调节间隙电容耦合rf等离子反应器 |
| JP4978501B2 (ja) | 2008-02-14 | 2012-07-18 | 日本電気株式会社 | 熱型赤外線検出器及びその製造方法 |
| US8153348B2 (en) | 2008-02-20 | 2012-04-10 | Applied Materials, Inc. | Process sequence for formation of patterned hard mask film (RFP) without need for photoresist or dry etch |
| US7985513B2 (en) | 2008-03-18 | 2011-07-26 | Advanced Micro Devices, Inc. | Fluorine-passivated reticles for use in lithography and methods for fabricating the same |
| CN101978468B (zh) | 2008-03-18 | 2013-03-20 | 旭硝子株式会社 | Euv光刻用反射型掩模基板及其制造方法 |
| US20090286402A1 (en) | 2008-05-13 | 2009-11-19 | Applied Materials, Inc | Method for critical dimension shrink using conformal pecvd films |
| US8277670B2 (en) | 2008-05-13 | 2012-10-02 | Lam Research Corporation | Plasma process with photoresist mask pretreatment |
| JP2009294439A (ja) | 2008-06-05 | 2009-12-17 | Toshiba Corp | レジストパターン形成方法 |
| JP5171422B2 (ja) | 2008-06-19 | 2013-03-27 | ルネサスエレクトロニクス株式会社 | 感光性組成物、これを用いたパターン形成方法、半導体素子の製造方法 |
| US20090321707A1 (en) | 2008-06-25 | 2009-12-31 | Matthew Metz | Intersubstrate-dielectric nanolaminate layer for improved temperature stability of gate dielectric films |
| US20090325387A1 (en) | 2008-06-26 | 2009-12-31 | Applied Materials, Inc. | Methods and apparatus for in-situ chamber dry clean during photomask plasma etching |
| JP5391594B2 (ja) | 2008-07-02 | 2014-01-15 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
| JP4966922B2 (ja) | 2008-07-07 | 2012-07-04 | 東京エレクトロン株式会社 | レジスト処理装置、レジスト塗布現像装置、およびレジスト処理方法 |
| CN102089860B (zh) | 2008-07-14 | 2014-03-12 | 旭硝子株式会社 | Euv光刻用反射型掩模基板及euv光刻用反射型掩模 |
| JP2011529126A (ja) | 2008-07-24 | 2011-12-01 | コヴィオ インコーポレイテッド | アルミニウムインク及びその製造方法、アルミニウムインクを堆積する方法、並びにアルミニウムインクの印刷及び/又は堆積により形成されたフィルム |
| US8105954B2 (en) | 2008-10-20 | 2012-01-31 | aiwan Semiconductor Manufacturing Company, Ltd. | System and method of vapor deposition |
| US7977235B2 (en) | 2009-02-02 | 2011-07-12 | Tokyo Electron Limited | Method for manufacturing a semiconductor device with metal-containing cap layers |
| JP2010239087A (ja) | 2009-03-31 | 2010-10-21 | Tokyo Electron Ltd | 基板支持装置及び基板支持方法 |
| JP5193121B2 (ja) | 2009-04-17 | 2013-05-08 | 東京エレクトロン株式会社 | レジスト塗布現像方法 |
| US8114306B2 (en) | 2009-05-22 | 2012-02-14 | International Business Machines Corporation | Method of forming sub-lithographic features using directed self-assembly of polymers |
| US20100304027A1 (en) | 2009-05-27 | 2010-12-02 | Applied Materials, Inc. | Substrate processing system and methods thereof |
| US20100310790A1 (en) | 2009-06-09 | 2010-12-09 | Nanya Technology Corporation | Method of forming carbon-containing layer |
| US8747684B2 (en) | 2009-08-20 | 2014-06-10 | Applied Materials, Inc. | Multi-film stack etching with polymer passivation of an overlying etched layer |
| WO2011031858A1 (en) | 2009-09-10 | 2011-03-17 | Matheson Tri-Gas, Inc. | High aspect ratio silicon oxide etch |
| EP2502268B1 (en) | 2009-11-17 | 2018-10-24 | Evatec AG | Apparatus and method for processing a substrate |
| US8247332B2 (en) | 2009-12-04 | 2012-08-21 | Novellus Systems, Inc. | Hardmask materials |
| JP5682573B2 (ja) | 2009-12-28 | 2015-03-11 | 旭硝子株式会社 | 感光性組成物、隔壁、カラーフィルタおよび有機el素子 |
| US20110177694A1 (en) | 2010-01-15 | 2011-07-21 | Tokyo Electron Limited | Switchable Neutral Beam Source |
| JP5544914B2 (ja) | 2010-02-15 | 2014-07-09 | 大日本印刷株式会社 | 反射型マスクの製造方法 |
| US20110207323A1 (en) | 2010-02-25 | 2011-08-25 | Robert Ditizio | Method of forming and patterning conformal insulation layer in vias and etched structures |
| US9257274B2 (en) | 2010-04-15 | 2016-02-09 | Lam Research Corporation | Gapfill of variable aspect ratio features with a composite PEALD and PECVD method |
| US8227352B2 (en) | 2010-04-30 | 2012-07-24 | Applied Materials, Inc. | Amorphous carbon deposition method for improved stack defectivity |
| US9176377B2 (en) | 2010-06-01 | 2015-11-03 | Inpria Corporation | Patterned inorganic layers, radiation based patterning compositions and corresponding methods |
| US8722543B2 (en) | 2010-07-30 | 2014-05-13 | Headway Technologies, Inc. | Composite hard mask with upper sacrificial dielectric layer for the patterning and etching of nanometer size MRAM devices |
| US8138097B1 (en) | 2010-09-20 | 2012-03-20 | Kabushiki Kaisha Toshiba | Method for processing semiconductor structure and device based on the same |
| US8524612B2 (en) | 2010-09-23 | 2013-09-03 | Novellus Systems, Inc. | Plasma-activated deposition of conformal films |
| TW201224190A (en) | 2010-10-06 | 2012-06-16 | Applied Materials Inc | Atomic layer deposition of photoresist materials and hard mask precursors |
| US8470711B2 (en) | 2010-11-23 | 2013-06-25 | International Business Machines Corporation | Tone inversion with partial underlayer etch for semiconductor device formation |
| JP5572560B2 (ja) | 2011-01-05 | 2014-08-13 | 東京エレクトロン株式会社 | 成膜装置、基板処理システム、基板処理方法及び半導体装置の製造方法 |
| US8836082B2 (en) | 2011-01-31 | 2014-09-16 | Brewer Science Inc. | Reversal lithography approach by selective deposition of nanoparticles |
| US8778816B2 (en) | 2011-02-04 | 2014-07-15 | Applied Materials, Inc. | In situ vapor phase surface activation of SiO2 |
| JP5708522B2 (ja) | 2011-02-15 | 2015-04-30 | 信越化学工業株式会社 | レジスト材料及びこれを用いたパターン形成方法 |
| JP5842338B2 (ja) | 2011-02-17 | 2016-01-13 | セイコーエプソン株式会社 | 波長可変干渉フィルター、光モジュール、および電子機器 |
| WO2012118847A2 (en) | 2011-02-28 | 2012-09-07 | Inpria Corportion | Solution processible hardmarks for high resolusion lithography |
| FR2975823B1 (fr) | 2011-05-27 | 2014-11-21 | Commissariat Energie Atomique | Procede de realisation d'un motif a la surface d'un bloc d'un substrat utilisant des copolymeres a bloc |
| WO2012173699A1 (en) | 2011-06-15 | 2012-12-20 | Applied Materials, Inc. | Methods and apparatus for performing multiple photoresist layer development and etching processes |
| EP2729844B1 (en) | 2011-07-08 | 2021-07-28 | ASML Netherlands B.V. | Lithographic patterning process and resists to use therein |
| US8741775B2 (en) | 2011-07-20 | 2014-06-03 | Applied Materials, Inc. | Method of patterning a low-K dielectric film |
| CN102610516B (zh) | 2011-07-22 | 2015-01-21 | 上海华力微电子有限公司 | 一种提高光刻胶与金属/金属化合物表面之间粘附力的方法 |
| EP2587518B1 (en) | 2011-10-31 | 2018-12-19 | IHI Hauzer Techno Coating B.V. | Apparatus and Method for depositing Hydrogen-free ta C Layers on Workpieces and Workpiece |
| CN102543875A (zh) | 2011-11-02 | 2012-07-04 | 上海华力微电子有限公司 | 一种在半导体器件中应用应力记忆技术的方法 |
| US8808561B2 (en) | 2011-11-15 | 2014-08-19 | Lam Research Coporation | Inert-dominant pulsing in plasma processing systems |
| US8968989B2 (en) | 2011-11-21 | 2015-03-03 | Brewer Science Inc. | Assist layers for EUV lithography |
| US8809994B2 (en) | 2011-12-09 | 2014-08-19 | International Business Machines Corporation | Deep isolation trench structure and deep trench capacitor on a semiconductor-on-insulator substrate |
| US20130177847A1 (en) | 2011-12-12 | 2013-07-11 | Applied Materials, Inc. | Photoresist for improved lithographic control |
| US8691476B2 (en) | 2011-12-16 | 2014-04-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | EUV mask and method for forming the same |
| EP2608247A1 (en) | 2011-12-21 | 2013-06-26 | Imec | EUV photoresist encapsulation |
| JP5705103B2 (ja) | 2011-12-26 | 2015-04-22 | 株式会社東芝 | パターン形成方法 |
| US8883028B2 (en) | 2011-12-28 | 2014-11-11 | Lam Research Corporation | Mixed mode pulsing etching in plasma processing systems |
| SG193093A1 (en) | 2012-02-13 | 2013-09-30 | Novellus Systems Inc | Method for etching organic hardmasks |
| CN103243310B (zh) | 2012-02-14 | 2017-04-12 | 诺发系统公司 | 在衬底表面上的等离子体激活的保形膜沉积的方法 |
| US8703386B2 (en) | 2012-02-27 | 2014-04-22 | International Business Machines Corporation | Metal peroxo compounds with organic co-ligands for electron beam, deep UV and extreme UV photoresist applications |
| CN104284776B (zh) | 2012-05-14 | 2016-01-06 | 柯尼卡美能达株式会社 | 气体阻隔性膜、气体阻隔性膜的制造方法及电子设备 |
| SG195494A1 (en) | 2012-05-18 | 2013-12-30 | Novellus Systems Inc | Carbon deposition-etch-ash gap fill process |
| US20140030444A1 (en) | 2012-07-30 | 2014-01-30 | Novellus Systems, Inc. | High pressure, high power plasma activated conformal film deposition |
| US9230825B2 (en) | 2012-10-29 | 2016-01-05 | Lam Research Corporation | Method of tungsten etching |
| SG2013083241A (en) | 2012-11-08 | 2014-06-27 | Novellus Systems Inc | Conformal film deposition for gapfill |
| US8969997B2 (en) | 2012-11-14 | 2015-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Isolation structures and methods of forming the same |
| US8927989B2 (en) | 2012-11-28 | 2015-01-06 | International Business Machines Corporation | Voltage contrast inspection of deep trench isolation |
| US9362133B2 (en) | 2012-12-14 | 2016-06-07 | Lam Research Corporation | Method for forming a mask by etching conformal film on patterned ashable hardmask |
| JP5913077B2 (ja) | 2012-12-18 | 2016-04-27 | 信越化学工業株式会社 | ポジ型レジスト材料及びこれを用いたパターン形成方法 |
| US9337068B2 (en) | 2012-12-18 | 2016-05-10 | Lam Research Corporation | Oxygen-containing ceramic hard masks and associated wet-cleans |
| FR3000602B1 (fr) | 2012-12-28 | 2016-06-24 | Commissariat A L Energie Atomique Et Aux Energies Alternatives | Procede de gravure d'un materiau dielectrique poreux |
| US8987139B2 (en) | 2013-01-29 | 2015-03-24 | Applied Materials, Inc. | Method of patterning a low-k dielectric film |
| JP6134522B2 (ja) | 2013-01-30 | 2017-05-24 | 株式会社ニューフレアテクノロジー | 気相成長装置および気相成長方法 |
| JP6068171B2 (ja) | 2013-02-04 | 2017-01-25 | 株式会社日立ハイテクノロジーズ | 試料の処理方法および試料処理装置 |
| US9304396B2 (en) | 2013-02-25 | 2016-04-05 | Lam Research Corporation | PECVD films for EUV lithography |
| US9607904B2 (en) | 2013-03-11 | 2017-03-28 | Intermolecular, Inc. | Atomic layer deposition of HfAlC as a metal gate workfunction material in MOS devices |
| US9223220B2 (en) | 2013-03-12 | 2015-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Photo resist baking in lithography process |
| US9632411B2 (en) | 2013-03-14 | 2017-04-25 | Applied Materials, Inc. | Vapor deposition deposited photoresist, and manufacturing and lithography systems therefor |
| US10074544B2 (en) | 2013-04-23 | 2018-09-11 | Massachusetts Institute Of Technology | Developer free positive tone lithography by thermal direct write |
| WO2014208104A1 (en) | 2013-06-27 | 2014-12-31 | Toyo Gosei Co., Ltd. | Reagent for enhancing generation of chemical species |
| CN104347490B (zh) | 2013-08-09 | 2017-12-05 | 上海华虹宏力半导体制造有限公司 | 硅通孔填充的方法 |
| US9310684B2 (en) | 2013-08-22 | 2016-04-12 | Inpria Corporation | Organometallic solution based high resolution patterning compositions |
| US9034748B2 (en) | 2013-09-04 | 2015-05-19 | International Business Machines Corporation | Process variability tolerant hard mask for replacement metal gate finFET devices |
| US9372402B2 (en) | 2013-09-13 | 2016-06-21 | The Research Foundation For The State University Of New York | Molecular organometallic resists for EUV |
| US9405204B2 (en) | 2013-09-18 | 2016-08-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of overlay in extreme ultra-violet (EUV) lithography |
| KR101860243B1 (ko) | 2013-11-08 | 2018-05-21 | 도쿄엘렉트론가부시키가이샤 | Euv 리소그래피를 가속화하기 위한 사후처리 방법을 이용한 방법 |
| JP5917477B2 (ja) | 2013-11-29 | 2016-05-18 | 株式会社日立国際電気 | 基板処理装置、半導体装置の製造方法及びプログラム |
| US9305839B2 (en) | 2013-12-19 | 2016-04-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Curing photo resist for improving etching selectivity |
| US9324606B2 (en) | 2014-01-09 | 2016-04-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Self-aligned repairing process for barrier layer |
| TWI639179B (zh) | 2014-01-31 | 2018-10-21 | 美商蘭姆研究公司 | 真空整合硬遮罩製程及設備 |
| TWI686499B (zh) | 2014-02-04 | 2020-03-01 | 荷蘭商Asm Ip控股公司 | 金屬、金屬氧化物與介電質的選擇性沉積 |
| TWI575566B (zh) | 2014-02-24 | 2017-03-21 | 東京威力科創股份有限公司 | 與光敏化化學放大光阻化學品及程序一起使用的方法及技術 |
| KR102233577B1 (ko) | 2014-02-25 | 2021-03-30 | 삼성전자주식회사 | 반도체 소자의 패턴 형성 방법 |
| KR102312211B1 (ko) | 2014-02-26 | 2021-10-14 | 닛산 가가쿠 가부시키가이샤 | 레지스트 상층막 형성 조성물 및 이것을 이용한 반도체장치의 제조방법 |
| US11264206B2 (en) | 2014-03-10 | 2022-03-01 | D2S, Inc. | Methods and systems for forming a pattern on a surface using multi-beam charged particle beam lithography |
| US10685846B2 (en) | 2014-05-16 | 2020-06-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor integrated circuit fabrication with pattern-reversing process |
| JP2017521715A (ja) | 2014-07-08 | 2017-08-03 | 東京エレクトロン株式会社 | ネガティブトーン現像剤相溶性フォトレジスト組成物及び使用方法 |
| GB201412201D0 (en) | 2014-07-09 | 2014-08-20 | Isis Innovation | Two-step deposition process |
| WO2016035549A1 (ja) | 2014-09-02 | 2016-03-10 | 富士フイルム株式会社 | パターン形成方法、電子デバイスの製造方法、レジスト組成物、及び、レジスト膜 |
| JP6572899B2 (ja) | 2014-09-17 | 2019-09-11 | Jsr株式会社 | パターン形成方法 |
| US20160086864A1 (en) | 2014-09-24 | 2016-03-24 | Lam Research Corporation | Movable gas nozzle in drying module |
| JP6784670B2 (ja) | 2014-10-23 | 2020-11-11 | インプリア・コーポレイションInpria Corporation | 有機金属溶液に基づいた高解像度パターニング組成物および対応する方法 |
| US9609730B2 (en) | 2014-11-12 | 2017-03-28 | Lam Research Corporation | Adjustment of VUV emission of a plasma via collisional resonant energy transfer to an energy absorber gas |
| US9576811B2 (en) | 2015-01-12 | 2017-02-21 | Lam Research Corporation | Integrating atomic scale processes: ALD (atomic layer deposition) and ALE (atomic layer etch) |
| US9551924B2 (en) | 2015-02-12 | 2017-01-24 | International Business Machines Corporation | Structure and method for fixing phase effects on EUV mask |
| IL254225B2 (en) | 2015-03-09 | 2024-03-01 | Versum Mat Us Llc | Process for depositing porous organosilicate glass films for use as resistive random access memory |
| JP6404757B2 (ja) | 2015-03-27 | 2018-10-17 | 信越化学工業株式会社 | レジスト下層膜材料用重合体、レジスト下層膜材料、及びパターン形成方法 |
| CN107407870B (zh) | 2015-04-01 | 2018-12-14 | 东丽株式会社 | 感光性树脂组合物、导电性图案的制造方法、基板、触摸面板及显示器 |
| CN107567650A (zh) | 2015-04-02 | 2018-01-09 | 东京毅力科创株式会社 | 使用双频电容耦合等离子体(ccp)以euv抗蚀剂进行的沟槽和孔图案化 |
| US20160314964A1 (en) | 2015-04-21 | 2016-10-27 | Lam Research Corporation | Gap fill using carbon-based films |
| US9870899B2 (en) | 2015-04-24 | 2018-01-16 | Lam Research Corporation | Cobalt etch back |
| DE102015208492A1 (de) | 2015-05-07 | 2016-11-10 | Reiner Diefenbach | Endlager für die Lagerung von radioaktivem Material, sowie Verfahren zu seiner Herstellung |
| US9829790B2 (en) | 2015-06-08 | 2017-11-28 | Applied Materials, Inc. | Immersion field guided exposure and post-exposure bake process |
| US9659771B2 (en) | 2015-06-11 | 2017-05-23 | Applied Materials, Inc. | Conformal strippable carbon film for line-edge-roughness reduction for advanced patterning |
| US9922839B2 (en) | 2015-06-23 | 2018-03-20 | Lam Research Corporation | Low roughness EUV lithography |
| JP6817692B2 (ja) | 2015-08-27 | 2021-01-20 | 東京エレクトロン株式会社 | プラズマ処理方法 |
| CN108351586B (zh) | 2015-09-02 | 2022-01-14 | Asml荷兰有限公司 | 用于制造隔膜组件的方法 |
| US9984858B2 (en) | 2015-09-04 | 2018-05-29 | Lam Research Corporation | ALE smoothness: in and outside semiconductor industry |
| JP6163524B2 (ja) | 2015-09-30 | 2017-07-12 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置およびプログラム |
| KR102204773B1 (ko) | 2015-10-13 | 2021-01-18 | 인프리아 코포레이션 | 유기주석 옥사이드 하이드록사이드 패터닝 조성물, 전구체 및 패터닝 |
| US9996004B2 (en) | 2015-11-20 | 2018-06-12 | Lam Research Corporation | EUV photopatterning of vapor-deposited metal oxide-containing hardmasks |
| JP6603115B2 (ja) | 2015-11-27 | 2019-11-06 | 信越化学工業株式会社 | ケイ素含有縮合物、ケイ素含有レジスト下層膜形成用組成物、及びパターン形成方法 |
| US10503070B2 (en) | 2015-12-10 | 2019-12-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Photosensitive material and method of lithography |
| JP6517678B2 (ja) | 2015-12-11 | 2019-05-22 | 株式会社Screenホールディングス | 電子デバイスの製造方法 |
| US20170178899A1 (en) | 2015-12-18 | 2017-06-22 | Lam Research Corporation | Directional deposition on patterned structures |
| US10948825B2 (en) | 2015-12-23 | 2021-03-16 | Asml Netherlands B.V. | Method for removing photosensitive material on a substrate |
| US9633838B2 (en) | 2015-12-28 | 2017-04-25 | L'Air Liquide, Société Anonyme pour l'Etude et l'Exploitation des Procédés Georges Claude | Vapor deposition of silicon-containing films using penta-substituted disilanes |
| CN109416334B (zh) | 2016-01-14 | 2021-11-16 | 罗斯韦尔生物技术股份有限公司 | 分子传感器及相关方法 |
| US10018920B2 (en) | 2016-03-04 | 2018-07-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Lithography patterning with a gas phase resist |
| CN108780739B (zh) | 2016-03-11 | 2023-09-15 | 因普里亚公司 | 预图案化光刻模板、基于使用该模板的辐射图案化的工艺及形成该模板的工艺 |
| US11315798B2 (en) | 2016-04-08 | 2022-04-26 | Intel Corporation | Two-stage bake photoresist with releasable quencher |
| US10483109B2 (en) | 2016-04-12 | 2019-11-19 | Tokyo Electron Limited | Self-aligned spacer formation |
| US10269566B2 (en) | 2016-04-29 | 2019-04-23 | Lam Research Corporation | Etching substrates using ale and selective deposition |
| CN109154772B (zh) | 2016-05-19 | 2023-11-07 | Asml荷兰有限公司 | 抗蚀剂组合物 |
| EP3258317B1 (en) | 2016-06-16 | 2022-01-19 | IMEC vzw | Method for performing extreme ultra violet (euv) lithography |
| US9824893B1 (en) | 2016-06-28 | 2017-11-21 | Lam Research Corporation | Tin oxide thin film spacers in semiconductor device manufacturing |
| WO2018004551A1 (en) | 2016-06-28 | 2018-01-04 | Intel Corporation | Polysilane-, polygermane-, and polystannane-based materials for euv and ebeam lithography |
| JP2018017780A (ja) | 2016-07-25 | 2018-02-01 | Jsr株式会社 | 感放射線性組成物及びパターン形成方法 |
| US10629435B2 (en) | 2016-07-29 | 2020-04-21 | Lam Research Corporation | Doped ALD films for semiconductor patterning applications |
| US10866516B2 (en) | 2016-08-05 | 2020-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Metal-compound-removing solvent and method in lithography |
| KR102791311B1 (ko) | 2016-08-12 | 2025-04-04 | 인프리아 코포레이션 | 금속 함유 레지스트로부터의 에지 비드 영역의 금속 잔류물 저감방법 |
| US10566211B2 (en) * | 2016-08-30 | 2020-02-18 | Lam Research Corporation | Continuous and pulsed RF plasma for etching metals |
| KR20190036547A (ko) | 2016-09-29 | 2019-04-04 | 후지필름 가부시키가이샤 | 처리액, 및 적층체의 처리 방법 |
| US10755942B2 (en) | 2016-11-02 | 2020-08-25 | Massachusetts Institute Of Technology | Method of forming topcoat for patterning |
| US10510538B2 (en) | 2016-11-29 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing EUV-induced material property changes |
| US9929012B1 (en) | 2016-12-14 | 2018-03-27 | International Business Machines Corporation | Resist having tuned interface hardmask layer for EUV exposure |
| KR102047538B1 (ko) | 2017-02-03 | 2019-11-21 | 삼성에스디아이 주식회사 | 레지스트 하층막용 조성물 및 이를 이용한 패턴형성방법 |
| US10096477B2 (en) | 2017-02-15 | 2018-10-09 | International Business Machines Corporation | Method to improve adhesion of photoresist on silicon substrate for extreme ultraviolet and electron beam lithography |
| US20180308687A1 (en) | 2017-04-24 | 2018-10-25 | Lam Research Corporation | Euv photopatterning and selective deposition for negative pattern mask |
| KR102457289B1 (ko) | 2017-04-25 | 2022-10-21 | 에이에스엠 아이피 홀딩 비.브이. | 박막 증착 방법 및 반도체 장치의 제조 방법 |
| US10494715B2 (en) | 2017-04-28 | 2019-12-03 | Lam Research Corporation | Atomic layer clean for removal of photoresist patterning scum |
| US10796912B2 (en) | 2017-05-16 | 2020-10-06 | Lam Research Corporation | Eliminating yield impact of stochastics in lithography |
| US10283566B2 (en) | 2017-06-01 | 2019-05-07 | Sandisk Technologies Llc | Three-dimensional memory device with through-stack contact via structures and method of making thereof |
| US10954129B2 (en) | 2017-06-08 | 2021-03-23 | Applied Materials, Inc. | Diamond-like carbon as mandrel |
| KR102067081B1 (ko) | 2017-11-01 | 2020-01-16 | 삼성에스디아이 주식회사 | 레지스트 하층막용 조성물 및 이를 이용한 패턴형성방법 |
| US11098070B2 (en) | 2017-11-20 | 2021-08-24 | Inpria Corporation | Organotin clusters, solutions of organotin clusters, and application to high resolution patterning |
| US10658174B2 (en) | 2017-11-21 | 2020-05-19 | Lam Research Corporation | Atomic layer deposition and etch for reducing roughness |
| US11022879B2 (en) | 2017-11-24 | 2021-06-01 | Asm Ip Holding B.V. | Method of forming an enhanced unexposed photoresist layer |
| WO2019108376A1 (en) | 2017-12-01 | 2019-06-06 | Applied Materials, Inc. | Highly etch selective amorphous carbon film |
| KR102632799B1 (ko) | 2017-12-18 | 2024-02-01 | 도쿄엘렉트론가부시키가이샤 | 리소그래피를 위한 표면 접착력을 강화하기 위한 플라즈마 처리 방법 |
| US10347486B1 (en) | 2017-12-19 | 2019-07-09 | International Business Machines Corporation | Patterning material film stack with metal-containing top coat for enhanced sensitivity in extreme ultraviolet (EUV) lithography |
| US10727075B2 (en) | 2017-12-22 | 2020-07-28 | Applied Materials, Inc. | Uniform EUV photoresist patterning utilizing pulsed plasma process |
| KR102540963B1 (ko) | 2017-12-27 | 2023-06-07 | 삼성전자주식회사 | 미세 패턴 형성 방법 및 기판 처리 장치 |
| JP7005369B2 (ja) | 2018-02-05 | 2022-01-21 | キオクシア株式会社 | 薬液塗布装置および半導体デバイスの製造方法 |
| CN111742262B (zh) | 2018-02-22 | 2024-11-26 | 株式会社大赛璐 | 基板亲水化处理剂 |
| TW202523764A (zh) | 2018-04-05 | 2025-06-16 | 美商英培雅股份有限公司 | 包含錫化合物的輻射可圖案化塗層及其應用 |
| US10787466B2 (en) | 2018-04-11 | 2020-09-29 | Inpria Corporation | Monoalkyl tin compounds with low polyalkyl contamination, their compositions and methods |
| US11673903B2 (en) | 2018-04-11 | 2023-06-13 | Inpria Corporation | Monoalkyl tin compounds with low polyalkyl contamination, their compositions and methods |
| JP7101036B2 (ja) | 2018-04-26 | 2022-07-14 | 東京エレクトロン株式会社 | 処理液供給装置及び処理液供給方法 |
| US10566194B2 (en) | 2018-05-07 | 2020-02-18 | Lam Research Corporation | Selective deposition of etch-stop layer for enhanced patterning |
| CN112020676A (zh) | 2018-05-11 | 2020-12-01 | 朗姆研究公司 | 制造euv可图案化硬掩模的方法 |
| KR20200142601A (ko) | 2018-05-16 | 2020-12-22 | 어플라이드 머티어리얼스, 인코포레이티드 | 원자 층 자기 정렬 기판 프로세싱 및 통합 툴셋 |
| WO2019230462A1 (ja) | 2018-05-29 | 2019-12-05 | 東京エレクトロン株式会社 | 基板処理方法、基板処理装置、及びコンピュータ読み取り可能な記録媒体 |
| US11972948B2 (en) | 2018-06-13 | 2024-04-30 | Brewer Science, Inc. | Adhesion layers for EUV lithography |
| US11016386B2 (en) | 2018-06-15 | 2021-05-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Photoresist composition and method of forming photoresist pattern |
| TWI822595B (zh) | 2018-06-21 | 2023-11-11 | 美商英培雅股份有限公司 | 包含溶劑與單烷基錫三烷氧化物之混合物的溶液、及使用其的方法 |
| US10770294B2 (en) | 2018-06-22 | 2020-09-08 | Tokyo Electron Limited | Selective atomic layer deposition (ALD) of protective caps to enhance extreme ultra-violet (EUV) etch resistance |
| FI129480B (en) | 2018-08-10 | 2022-03-15 | Pibond Oy | Silanol-containing organic-inorganic hybrid coatings for high resolution patterning |
| JP7241486B2 (ja) | 2018-08-21 | 2023-03-17 | 東京エレクトロン株式会社 | マスクの形成方法 |
| US10809613B2 (en) * | 2018-09-25 | 2020-10-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Mask for EUV lithography and method of manufacturing the same |
| TWI884927B (zh) | 2018-10-17 | 2025-06-01 | 美商英培雅股份有限公司 | 圖案化有機金屬光阻及圖案化的方法 |
| JP6816083B2 (ja) | 2018-10-22 | 2021-01-20 | キオクシア株式会社 | 半導体装置の製造方法 |
| CN113039486B (zh) | 2018-11-14 | 2024-11-12 | 朗姆研究公司 | 可用于下一代光刻法中的硬掩模制作方法 |
| US11217444B2 (en) | 2018-11-30 | 2022-01-04 | Asm Ip Holding B.V. | Method for forming an ultraviolet radiation responsive metal oxide-containing film |
| US12025919B2 (en) | 2018-11-30 | 2024-07-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of storing photoresist coated substrates and semiconductor substrate container arrangement |
| CN109521657A (zh) | 2018-12-11 | 2019-03-26 | 中国科学院光电技术研究所 | 一种表面等离子体光刻中小分子光刻胶的干法显影方法 |
| CN120762258A (zh) | 2018-12-20 | 2025-10-10 | 朗姆研究公司 | 抗蚀剂的干式显影 |
| US11966158B2 (en) | 2019-01-30 | 2024-04-23 | Inpria Corporation | Monoalkyl tin trialkoxides and/or monoalkyl tin triamides with low metal contamination and/or particulate contamination, and corresponding methods |
| US11498934B2 (en) | 2019-01-30 | 2022-11-15 | Inpria Corporation | Monoalkyl tin trialkoxides and/or monoalkyl tin triamides with particulate contamination and corresponding methods |
| US12165878B2 (en) | 2019-02-27 | 2024-12-10 | Lam Research Corporation | Semiconductor mask reshaping using a sacrificial layer |
| TWI849083B (zh) | 2019-03-18 | 2024-07-21 | 美商蘭姆研究公司 | 基板處理方法與設備 |
| KR20210149893A (ko) | 2019-04-30 | 2021-12-09 | 램 리써치 코포레이션 | 극자외선 리소그래피 레지스트 개선을 위한 원자 층 에칭 및 선택적인 증착 프로세스 |
| TWI869221B (zh) | 2019-06-26 | 2025-01-01 | 美商蘭姆研究公司 | 利用鹵化物化學品的光阻顯影 |
| KR20220025876A (ko) | 2019-06-27 | 2022-03-03 | 램 리써치 코포레이션 | 포토레지스트 건식 증착을 위한 장치 |
| TW202536930A (zh) | 2019-06-28 | 2025-09-16 | 美商蘭姆研究公司 | 光阻膜的乾式腔室清潔 |
| WO2020264556A1 (en) | 2019-06-28 | 2020-12-30 | Lam Research Corporation | Bake strategies to enhance lithographic performance of metal-containing resist |
| EP3990982A4 (en) | 2019-06-28 | 2023-07-26 | Lam Research Corporation | Photoresist with multiple patterning radiation-absorbing elements and/or vertical composition gradient |
| CN114730133A (zh) | 2019-10-02 | 2022-07-08 | 朗姆研究公司 | 利用用于高性能euv光致抗蚀剂的高euv吸收剂的衬底表面改性 |
| KR20220076498A (ko) | 2019-10-08 | 2022-06-08 | 램 리써치 코포레이션 | Cvd euv 레지스트 막들의 포지티브 톤 현상 (positive tone development) |
| US11314168B2 (en) | 2020-01-15 | 2022-04-26 | Lam Research Corporation | Underlayer for photoresist adhesion and dose reduction |
| CN115398347A (zh) | 2020-02-04 | 2022-11-25 | 朗姆研究公司 | 提高含金属euv抗蚀剂干式显影性能的涂敷/暴露后处理 |
| US11705332B2 (en) | 2020-03-30 | 2023-07-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Photoresist layer surface treatment, cap layer, and method of forming photoresist pattern |
| TWI876020B (zh) | 2020-04-03 | 2025-03-11 | 美商蘭姆研究公司 | 處理光阻的方法、以及用於沉積薄膜的設備 |
| US12266534B2 (en) | 2020-06-15 | 2025-04-01 | Tokyo Electron Limited | Forming a semiconductor device using a protective layer |
| KR102781895B1 (ko) | 2020-07-07 | 2025-03-18 | 램 리써치 코포레이션 | 방사선 포토레지스트 패터닝을 패터닝하기 위한 통합된 건식 프로세스 |
| WO2022016127A1 (en) | 2020-07-17 | 2022-01-20 | Lam Research Corporation | Photoresists from sn(ii) precursors |
| JP2023534962A (ja) | 2020-07-17 | 2023-08-15 | ラム リサーチ コーポレーション | 金属含有フォトレジストの現像のための金属キレート剤 |
| CN116194838A (zh) | 2020-07-17 | 2023-05-30 | 朗姆研究公司 | 利用有机共反应物的干式沉积光致抗蚀剂 |
| KR20230051195A (ko) | 2020-07-17 | 2023-04-17 | 램 리써치 코포레이션 | 감광성 하이브리드 막들을 형성하는 방법 |
| US20230288798A1 (en) | 2020-07-17 | 2023-09-14 | Lam Research Corporation | Photoresists containing tantalum |
| KR102673863B1 (ko) | 2020-11-13 | 2024-06-11 | 램 리써치 코포레이션 | 포토레지스트의 건식 제거를 위한 프로세스 툴 |
-
2021
- 2021-02-23 KR KR1020227033671A patent/KR20220148249A/ko active Pending
- 2021-02-23 JP JP2022550875A patent/JP7702419B2/ja active Active
- 2021-02-23 CN CN202180017694.8A patent/CN115244664A/zh active Pending
- 2021-02-23 US US17/759,896 patent/US12261044B2/en active Active
- 2021-02-23 WO PCT/US2021/019245 patent/WO2021173557A1/en not_active Ceased
- 2021-02-26 TW TW110107029A patent/TWI881055B/zh active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201133618A (en) * | 2009-07-29 | 2011-10-01 | Tokyo Electron Ltd | Low damage method for ashing a substrate using CO2/CO-based process |
| US20190214295A1 (en) * | 2018-01-11 | 2019-07-11 | Samsung Electronics Co., Ltd. | Method of manufacturing semiconductor device |
| US20190348292A1 (en) * | 2018-05-10 | 2019-11-14 | International Business Machines Corporation | Transferring euv resist pattern to eliminate pattern transfer defectivity |
Also Published As
| Publication number | Publication date |
|---|---|
| JP7702419B2 (ja) | 2025-07-03 |
| US12261044B2 (en) | 2025-03-25 |
| US20230343593A1 (en) | 2023-10-26 |
| JP2023516588A (ja) | 2023-04-20 |
| CN115244664A (zh) | 2022-10-25 |
| TW202219644A (zh) | 2022-05-16 |
| KR20220148249A (ko) | 2022-11-04 |
| WO2021173557A1 (en) | 2021-09-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI881055B (zh) | 用於在euv圖案化中減少缺陷的多層硬遮罩 | |
| KR102625972B1 (ko) | 패터닝 애플리케이션들을 위한 ale (atomic layer etch), 반응성 전구체들 및 에너제틱 소스들 | |
| JP6948797B2 (ja) | 不揮発性金属をパターニングするためのチャンバ | |
| KR102608585B1 (ko) | Ale (atomic layer etch) 리셋을 사용한 선택적인 증착 | |
| KR102695879B1 (ko) | 포토레지스트 패터닝 스컴 (scum) 의 제거를 위한 원자 층 세정 | |
| TWI680509B (zh) | 用於高深寬比圓筒狀物蝕刻的側壁鈍化層之沉積技術 | |
| JP6415035B2 (ja) | ギャップフィルのための共形膜蒸着 | |
| TWI878558B (zh) | 用於含金屬光阻沉積的表面改質 | |
| US20230298904A1 (en) | Electron excitation atomic layer etch | |
| US20230298896A1 (en) | Metal-based liner protection for high aspect ratio plasma etch | |
| KR20170058272A (ko) | 에칭 프로세스 및 증착 프로세스를 위한 컴퓨터 어드레싱가능한 플라즈마 밀도 수정 | |
| CN111886689B (zh) | 无倒角通孔集成方案 | |
| KR20150103642A (ko) | 금속 산화물 막 및 금속 질화물 막의 표면 거칠기를 감소시키기 위한 rf 사이클 퍼지 | |
| TW202548435A (zh) | 用於在euv圖案化中減少缺陷的多層硬遮罩 | |
| JP7667167B2 (ja) | コア除去 | |
| KR102918166B1 (ko) | 비휘발성 금속들을 패터닝하기 위한 챔버 |