[go: up one dir, main page]

TWI869661B - 製造半導體裝置的方法和半導體裝置 - Google Patents

製造半導體裝置的方法和半導體裝置 Download PDF

Info

Publication number
TWI869661B
TWI869661B TW111110932A TW111110932A TWI869661B TW I869661 B TWI869661 B TW I869661B TW 111110932 A TW111110932 A TW 111110932A TW 111110932 A TW111110932 A TW 111110932A TW I869661 B TWI869661 B TW I869661B
Authority
TW
Taiwan
Prior art keywords
source
drain region
fin
gate stack
opening
Prior art date
Application number
TW111110932A
Other languages
English (en)
Other versions
TW202305893A (zh
Inventor
黃玉蓮
李資良
李志鴻
張祺澔
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202305893A publication Critical patent/TW202305893A/zh
Application granted granted Critical
Publication of TWI869661B publication Critical patent/TWI869661B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/517Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
    • H10D64/518Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6211Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/014Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/43FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 1D charge carrier gas channels, e.g. quantum wire FETs or transistors having 1D quantum-confined channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6735Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • H10D62/119Nanowire, nanosheet or nanotube semiconductor bodies
    • H10D62/121Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/015Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • H10D62/822Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/23Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
    • H10D64/251Source or drain electrodes for field-effect devices
    • H10D64/256Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nanotechnology (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

一種方法包括:在半導體鰭片中形成第一源極/汲極區域和第二源極/汲極區域;在第一源極/汲極區域和第二源極/汲極區域上方沉積第一介電層;蝕刻一開口其穿過第一介電層,其中蝕刻此開口包含蝕刻第一介電層;在開口的側壁上形成多個第一側壁間隔物;以及在開口中形成閘極堆疊,其中閘極堆疊設置在介於多個第一側壁間隔物之間。

Description

製造半導體裝置的方法和半導體裝置
本揭示內容係關於在半導體裝置中的電晶體的閘極結構的製造方法、以及以此製造方法所形成的半導體裝置。
半導體裝置用於各種電子應用,像是例如,個人電腦、行動電話、數位相機、和其他的電子設備。製造半導體裝置通常經由在半導體基板上方依序地沉積絕緣層或介電層、導電層、和半導體層的材料,以及使用微影來將各個材料層圖案化,以形成多個電路組件和在其上的多個元件。
半導體產業不斷提高各種電子組件的集成密度(例如,電晶體、二極體、電阻器、電容器等),經由不斷地減小特徵尺寸,這允許更多的組件集成在一給定的區域之內。
本揭示內容的一些實施方式提供了一種製造半導 體裝置的方法,包含:在半導體鰭片中形成第一源極/汲極區域和第二源極/汲極區域;在第一源極/汲極區域和第二源極/汲極區域上方沉積第一介電層;蝕刻開口其穿過第一介電層,其中蝕刻開口包含蝕刻第一介電層;在開口的多個側壁上形成多個第一側壁間隔物;以及在開口中形成閘極堆疊,其中閘極堆疊設置在介於這些第一側壁間隔物之間。
本揭示內容的另一些實施方式提供了一種製造半導體裝置的方法,包含:在半導體鰭片中形成第一源極/汲極區域和第二源極/汲極區域;在半導體鰭片、第一源極/汲極區域、和第二源極/汲極區域上方沉積接觸蝕刻停止層;在接觸蝕刻停止層上方沉積第一介電層;蝕刻第一介電層和接觸蝕刻停止層,以形成開口其暴露半導體鰭片,其中在形成開口之後,第一介電層包含底腳區域其具有延伸至開口內的彎曲的側壁;以及在開口中形成閘極堆疊,其中閘極堆疊的至少一下部在朝向半導體鰭片的方向在寬度上逐漸變窄。
本揭示內容的又另一些實施方式提供了一種半導體裝置,包含:半導體鰭片、第一源極/汲極區域和一第二源極/汲極區域、層間介電質、閘極堆疊、第一源極/汲極接觸件、以及第二源極/汲極接觸件。半導體鰭片從半導體基板延伸。第一源極/汲極區域和第二源極/汲極區域在半導體鰭片內。層間介電質在半導體基板上方。閘極堆疊介於第一源極/汲極區域和第二源極/汲極區域之間,其中閘 極堆疊的至少一下部在朝向半導體基板的方向在寬度上減小。第一源極/汲極接觸件延伸穿過層間介電質至第一源極/汲極區域。第二源極/汲極接觸件延伸穿過層間介電質至第二源極/汲極區域。
50:基板
50N:n型區域
50P:p型區域
52:鰭片
54:絕緣材料
55:奈米結構
56:淺溝槽隔離區域(隔離區域)
57:內部間隔物
58:通道區域
60:硬遮罩
62:凹陷處
82:源極/汲極區域
87:接觸蝕刻停止層
88:第一層間介電質
88A:底腳區域
90:硬遮罩
91:開口(凹陷處)
92:閘極介電層(閘極介電材料)
92A:界面層
92B:高介電常數介電材料
93:間隔物層
94:閘極電極
94A:襯墊層
94B:功函數調諧層
94C:填充材料
95:側壁間隔物
96:閘極堆疊
98:閘極遮罩
100:源極/汲極接觸件
101:矽化物
102:蝕刻停止層
104:第二層間介電質
110:閘極接觸件
112:源極/汲極接觸件
A-A:截面
B-B:截面
C-C:截面
D1:距離
H1:高度
H2:厚度
L1:長度
T1:厚度
T2:厚度
W1:最大寬度
W2:寬度
X-X:截面
Y-Y:截面
本揭示內容的多個態樣可由以下的詳細描述並且與所附圖式一起閱讀,得到最佳的理解。注意的是,根據產業中的標準做法,各個特徵並未按比例繪製。事實上,為了討論的清楚起見,可任意地增加或減少各個特徵的尺寸。
第1圖繪示了根據一些實施方式在三維視圖中的鰭式場效電晶體的實施例。
第2圖、第3圖、第4圖、第5圖、第6圖、第7A圖、第7B圖、第7C圖、第8A圖、第8B圖、第8C圖、第8D圖、第8E圖、第9A圖、第9B圖、第9C圖、第10A圖、第10B圖、第11A圖、第11B圖、第12A圖、第12B圖、第13A圖、第13B圖、第14A圖、第14B圖、第15A圖、第15B圖、第16A圖、第16B圖、第16C圖、第17A圖、第17B圖、和第17C圖是根據一些實施方式在鰭式場效電晶體的製造中的多個中間階段的截面視圖。
第18A圖、第18B圖、和第18C圖是根據一些實施方式的鰭式場效電晶體的截面視圖。
第19圖是根據一些實施方式的平面型電晶體的截面視圖。
第20圖繪示了根據一些實施方式的奈米結構場效電晶體的透視圖。第21A圖、第21B圖、和第21C圖是根據一些實施方式的奈米結構場效電晶體的截面視圖。
之後的揭示內容提供了許多不同的實施方式或實施例,以實現本揭示內容的不同的特徵。以下描述組件和佈置的具體實施例,以簡化本揭示內容。當然,這些僅僅是實施例而不是限制性的。例如,在隨後的描述中,形成第一特徵其在第二特徵上方或之上,可包括第一特徵和第二特徵以直接接觸而形成的實施方式,且也可包括附加的特徵可形成在介於第一特徵和第二特徵之間,因此第一特徵和第二特徵可不是直接接觸的實施方式。另外,本揭示內容可在各個實施例中重複參考標號和/或字母。這樣的重複,是為了是簡化和清楚起見,重複本身並不是意指所討論的各個實施方式之間和/或配置之間的關係。
此外,為了便於描述如在圖式中所繪示的一個元件或特徵與另一個元件或特徵之間的關係,在此可能使用空間相對性用語,例如「之下」、「低於」、「較下」、「高於」、「較上」、和類似的用語。除了在圖式中所描繪的方向之外,空間相對性用語旨在涵蓋裝置在使用中或操作中的不同方向。設備可經其他方式定向(旋轉90度或處於 其他定向),並且由此可同樣地解讀本文所使用的空間相對性描述詞。
各個實施方式提供了在電晶體裝置中的閘極結構及其形成方法。可在沒有首先形成任何虛設閘極結構(例如,多晶矽閘極結構)的情况下形成閘極結構。例如,層間介電質(interlayer dielectric,ILD)可直接地沉積在基板的通道區域和源極/汲極區域上然後可蝕刻層間介電質,以定義暴露通道區域的開口,並且可在開口中沉積閘極介電質和閘極電極材料的各個層,從而形成閘極堆疊。據此,可以實現各種優點,例如簡化的製程流程、更容易的處理(例如,沒有圖案化為高縱橫比、虛設閘極)、以及降低的製造成本。
第1圖繪示了根據一些實施方式在三維視圖中的鰭式場效電晶體的實施例。鰭式場效電晶體包含在基板50(例如半導體基板)上的鰭片52。隔離區域56設置基板50內,並且鰭片52從介於相鄰的多個隔離區域56之間突出且高於相鄰的多個隔離區域56。儘管將隔離區域56描述/繪示為與基板50分隔,但是如本文中所使用的用語「基板」可用以指代只有半導體基板、或包括隔離區域的半導體基板。另外,儘管將鰭片52繪示為與基板50為單一的、連續的材料,但鰭片52和/或基板50可包含單一種材料或複數種材料。在本文中,鰭片52指的是在介於相鄰的多個隔離區域56之間延伸的部分。
閘極介電層92沿著鰭片52的側壁並且在鰭片52 的頂表面上方,並且閘極電極94在閘極介電層92上方。源極/汲極區域82相對於閘極介電層92和閘極電極94而設置在鰭片52的相對的兩側內。第1圖還繪示了在之後的圖式中所使用的參考截面。截面A-A沿著閘極電極94的縱軸並且在例如垂直於鰭式場效電晶體的介於多個源極/汲極區域82之間的電流流動的方向。截面B-B垂直於截面A-A且沿著鰭片52的縱軸,並且在例如鰭式場效電晶體的介於多個源極/汲極區域82之間的電流流動的方向。截面C-C平行於截面A-A,並且延伸穿過鰭式場效電晶體的源極/汲極區域。為了清楚起見,後續的圖式參照了這些參考截面。
本文所討論的一些實施方式是在使用閘極後製程(gate-last process)所形成的鰭式場效電晶體的情況中。在其他的實施方式中,可使用閘極先製程(gate-first process)。另外,一些實施方式構思了用於平面型裝置中的多個方面,例如平面型場效電晶體、奈米結構(例如,奈米片、奈米線、閘極全環、或類似者)場效電晶體(nanostructure field effect transistors,NSFETs)、或類似者。
第2圖至第17C圖是根據一些實施方式在鰭式場效電晶體的製造中的多個中間階段的截面視圖。第2圖至第6圖繪示了在第1圖中所繪示的參考截面A-A,除了多個鰭片/鰭式場效電晶體。第7A圖、第8A圖、第9A圖、第10A圖、第11A圖、第12A圖、第13A圖、第14A 圖、第15A圖、第16A圖、和第17A圖是沿著在第1圖中所繪示的參考截面A-A而繪示,而第7B圖、第8B圖、第8C圖、第9B圖、第10B圖、第11B圖、第12B圖、第13B圖、第14B圖、第15B圖、第16B圖、和第17B圖是沿著在第1圖中所繪示的類似截面B-B而繪示,除了多個鰭片/鰭式場效電晶體。第7C圖、第8D圖、第8E圖、第9C圖、第16C圖、和第17C圖是沿著在第1圖中所繪示的參考截面C-C而繪示,除了多個鰭片/鰭式場效電晶體。
在第2圖中,提供了基板50。基板50可能是半導體基板,例如塊體半導體、絕緣體上半導體(SOI)基板、或類似者,半導體基板可能是摻雜的(例如以p型或n型摻質)或未摻雜的。基板50可能是晶圓,例如矽晶圓。一般而言,絕緣體上半導體基板是在絕緣體層上所形成的半導體材料的一個層。絕緣體層可例如是埋入的氧化物(buried oxide,BOX)層、矽氧化物層、或類似者。在基板上提供絕緣體層,基板通常是矽基板或玻璃基板。也可使用其他的基板,例如多層的基板或梯度基板。在一些實施方式中,基板50的半導體材料可包括:矽;鍺;化合物半導體其包括矽碳化物、砷化鎵、磷化鎵、磷化銦、砷化銦、和/或銻化銦;合金半導體其包括矽鍺、磷化砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、和/或磷化砷化鎵銦;或其組合。
基板50具有n型區域50N和p型區域50P。n 型區域50N可以用於形成n型裝置,例如NMOS電晶體,例如n型鰭式場效電晶體。p型區域50P可以用於形成p型裝置,側如PMOS電晶體,例如p型鰭式場效電晶體。n型區域50N可與p型區域50P物理性分隔(如由分界線51所繪示),並且任何數量的裝置特徵(例如,其他的主動裝置、摻雜的區域、隔離結構等)可設置在介於n型區域50N和p型區域50P之間。
在第3圖中,在基板50中形成多個鰭片52。鰭片52是半導體條帶。在一些實施方式中,在基板50中形成多個鰭片52可經由在基板50中蝕刻多個溝槽。蝕刻可能是任何可接受的蝕刻製程,諸如反應性離子蝕刻(reactive ion etch,RIE)、中性束蝕刻(neutral beam etch,NBE)、類似者、或其組合。蝕刻可能是異向性的。
將鰭片圖案化可經由任何合適的方法。例如,將鰭片52圖案化可使用一或多個光微影和蝕刻製程,包括雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合了光微影和自對準的製程(self-aligned processes),允許待創建的圖案其具有例如比使用單一的直接光微影製程所獲得的節距更小的節距。例如,在一個實施方式中,在基板上方形成犧牲層,並且使用光微影製程將犧牲層圖案化。使用自對準的製程沿著圖案化的犧牲層側部來形成間隔物。然後移除犧牲層,並且然後可使用剩餘的間隔物以將鰭片圖案化。在一些實施方式中,遮罩(或其他的層)可保留在鰭片52上。
在第4圖中,絕緣材料54形成在基板50上方並且在介於相鄰的多個鰭片52之間。絕緣材料54可能是氧化物,例如矽氧化物、氮化物、類似者、或其組合,並且形成絕緣材料54可經由高密度電漿化學氣相沉積(high density plasma chemical vapor deposition,HDP-CVD)、可流動的化學氣相沉積(flowable CVD,FCVD)(例如,在遠程電漿系統中沉積基於化學氣相沉積的材料並且後固化以使此材料轉化為另一種材料,例如氧化物)、類似者、或其組合。可使用經由任何可接受的製程所形成的其他的絕緣材料。在所繪示的實施方式中,絕緣材料54是經由可流動的化學氣相沉積製程所形成的矽氧化物。一旦形成絕緣材料,可執行退火製程。在一實施方式中,形成絕緣材料54使得過量的絕緣材料54覆蓋鰭片52。儘管將絕緣材料54繪示為單一個層,但是一些實施方式可利用多個層。例如,在一些實施方式中,可首先沿著基板50和鰭片52的表面形成襯墊(未示出)。此後,可在襯墊上方形成諸如以上所討論的填充材料。
在第5圖中,移除製程施加在絕緣材料54,以移除在鰭片52上方的過量的絕緣材料54。在一些實施方式中,可利用平坦化製程,例如化學機械研磨(CMP)、回蝕刻製程、其組合、或類似者。平坦化製程暴露鰭片52,使得在完成平坦化製程之後,鰭片52的頂表面和絕緣材料54的頂表面是齊平的。在其中遮罩保留在鰭片52上的實施方式中,平坦化製程可暴露遮罩或移除遮罩,使得在完 成平坦化製程之後,遮罩的頂表面或鰭片52的頂表面分別地與絕緣材料54齊平。
在第6圖中,將絕緣材料54凹陷化,以形成多個淺溝槽隔離(Shallow Trench Isolation,STI)區域56。將絕緣材料54凹陷化,使得在n型區域50N和在p型區域50P中的鰭片52的上部從介於相鄰的多個淺溝槽隔離區域56之間突出。此外,多個淺溝槽隔離區域56的多個頂表面可具有如所繪示的平坦的表面、凸表面、凹表面(例如碟狀)、或其組合。多個淺溝槽隔離區域56的多個頂表面可經由適當的蝕刻而形成為平的、凸的、和/或凹的。將淺溝槽隔離區域56凹陷化可使用可接受的蝕刻製程,例如對絕緣材料54的材料有選擇性的蝕刻製程(例如,以比起蝕刻鰭片52的材料更快的速率來蝕刻絕緣材料54的材料)。例如,可使用氧化物移除,例如使用稀氫氟酸(dilute hydrofluoric,dHF)。
關於第2圖至第6圖所描述的製程僅是可如何形成鰭片52的一個實施例。在一些實施方式中,形成這些鰭片可經由外延的成長製程。例如,介電層可以形成在基板50的頂表面上方,並且可以穿過介電層來蝕刻多個溝槽,以暴露在下方的基板50。可以在溝槽中外延地成長多個同質外延的結構,並且可以將介電層凹陷化,使得多個同質外延的結構從介電層突出以形成多個鰭片。另外,在一些實施方式中,多個異質外延的結構可以用於鰭片52。例如,在第5圖中的鰭片52可以凹陷化,並且可在凹陷化的鰭片 52上方外延地成長與鰭片52不同的材料。在這樣的實施方式中,鰭片52包含凹陷化的材料以及設置在凹陷化的材料上方的外延地成長的材料。在更進一步的實施方式中,可以在基板50的頂表面上方形成介電層,並且可以穿過介電層而蝕刻多個溝槽。然後,可以使用與基板50不同的材料在多個溝槽中外延地成長多個異質外延的結構,並且可以將介電層凹陷化,使得多個異質外延的結構從介電層突出以形成多個鰭片52。在一些實施方式中,在外延地成長同質外延的或異質外延的結構時,外延地成長的材料可在成長期間進行原位摻雜,這可以免於之前和之後的佈植,儘管原位摻雜和佈植摻雜可一起使用。
此外更進一步而言,在n型區域50N(例如,NMOS區域)中外延地成長一材料其不同於在p型區域50P(例如,PMOS區域)中的材料可能是有利的。在各個實施方式中,形成鰭片52的上部可來自矽鍺(SixGe1-x,其中x可以在0到1的範圍內)、矽碳化物、純或基本上純的鍺、III-V化合物半導體、II-VI化合物半導體、或類似者。例如,用於形成III-V族化合物半導體的可行的材料包括但不限於砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化鎵銦、砷化鋁銦、銻化鎵、銻化鋁、磷化鋁、磷化鎵、或類似者。
進一步而言在第6圖中,在鰭片52和/或基板50中可形成適當的多個阱(未示出)。在一些實施方式中,可在n型區域50N中形成P阱,並且可在p型區域50P中 形成N阱。在一些實施方式中,在n型區域50N和p型區域50P中均形成P阱或N阱。
在具有不同的阱類型的實施方式中,可使用光阻和/或其他的遮罩(未示出)而實現用於n型區域50N和p型區域50P的不同的佈植步驟。例如,可在n型區域50N中的鰭片52和淺溝槽隔離區域56上方形成光阻。將光阻圖案化,以暴露基板50的p型區域50P。形成光阻可以經由使用旋塗技術,並且將光阻圖案化可以使用可接受的光微影技術。一旦將光阻圖案化,在p型區域50P中執行n型雜植佈植,並且光阻可作為遮罩,以基本上防止將n型雜質佈植到n型區域50N中。n型雜質可能是佈植至此區域內的磷、砷、銻、或類似者,將n型雜質佈植至等於或小於1018cm-3的濃度,例如約1016cm-3和約1018cm-3之間。在佈植之後,移除光阻,例如經由可接受的灰化製程。
在p型區域50P的佈植之後,在p型區域50P中的鰭片52和淺溝槽隔離區域56上方形成光阻。將光阻圖案化以暴露基板50的n型區域50N。形成光阻可以經由使用旋塗技術,並且將光阻圖案化可使用可接受的光微影技術。一旦將光阻圖案化,在n型區域50N中可執行p型雜質佈植,並且光阻可作為遮罩,以基本上防止將p型雜質佈植到p型區域50P中。p型雜質可能是佈植到此區域的硼、氟化硼、銦、或類似者,將p型雜質佈植至等於或小於1018cm-3的濃度,例如約1016cm-3和約1018 cm-3之間。在佈植之後,可移除光阻,例如經由可接受的灰化製程。
在n型區域50N和p型區域50P的佈植之後,可執行退火,以修復佈植損傷並激活所佈植的p型和/或n型雜質。在一些實施方式中,在成長期間可原位摻雜外延的鰭片的成長材料,這可避免佈植,儘管原位摻雜和佈植摻雜可一起使用。
第7A圖至第17C圖繪示了在實施方式裝置的製造中各個附加的步驟。第7A圖至第17C圖繪示了在n型區域50N和P型區域50P的任一者中的特徵。例如,在第7A圖至第17C圖中所繪示的結構可適用於n型區域50N和p型區域50P兩者。在n型區域50N的結構中和p型區域50P的結構中的差異(如果有的話)在每張圖所附的內文中描述。
在第7A圖至第8D圖中,在鰭片52中形成外延的源極/汲極區域82。在一些實施方式中,外延的源極/汲極區域82可延伸到鰭片52中並且可選擇性地穿透鰭片52。參考第7A圖至第7C圖,使用光微影和蝕刻的組合,將凹陷處62圖案化到鰭片中。例如,可在鰭片52上方形成硬遮罩60。硬遮罩60可包含矽氮化物、矽氧氮化物、或類似者,其允許硬遮罩60以比在下方的特徵(諸如淺溝槽隔離區域56和鰭片52)更快的速率被圖案化。沉積硬遮罩60可經由化學氣相沉積、原子層沉積、物理氣相沉積、或類似者。隨後,將硬遮罩60圖案化可使用一或多個光微 影和蝕刻製程,包括雙重圖案化或多重圖案化製程。
然後可以應用一或多個蝕刻製程,以將在鰭片52中的凹陷處62圖案化。在所繪示的實施方式中,凹陷處62可延伸到淺溝槽隔離區域56的頂表面之下(見第7C圖),使得在截面C-C中,鰭片52的頂表面低於淺溝槽隔離區域56的頂表面。在其他的實施方式中,鰭片52的頂表面可與淺溝槽隔離區域56的頂表面齊平或者高於淺溝槽隔離區域56的頂表面。多個凹陷處62可被鰭片52的相應的通道區域58隔開(見第7B圖),並且在隨後的製程步驟中,可在通道區域58的側壁上方並沿著通道區域58的側壁形成閘極結構。在將凹陷處62圖案化之後,可使用例如一或多種濕式清潔製程、或類似者來移除硬遮罩60。
在第8A圖至第8D圖中,外延的源極/汲極區域82可形成在凹陷處62中。可選擇外延的源極/汲極區域82的材料,以在相應的通道區域58中施加應力,從而提高性能。形成在n型區域50N中的外延的源極/汲極區域82可經由遮蓋p型區域50P。然後,在凹陷處62中外延地成長在n型區域50N中的外延的源極/汲極區域82。外延的源極/汲極區域82可包括任何可接受的材料,例如適合用於n型鰭式場效電晶體。例如,如果鰭片52是矽,則在n型區域50N中的外延的源極/汲極區域82可包括在通道區域58中施加拉伸應變的材料,例如矽、矽碳化物、磷摻雜的矽碳化物、矽磷化物、或類似者。在n型區域50N中的外延的源極/汲極區域82可具有從鰭片52的相應的 表面升高的表面並且可具有多個晶面。
形成在p型區域50P中的外延的源極/汲極區域82可經由遮蓋n型區域50N。然後,在凹陷處62中外延地成長在p型區域50P中的外延的源極/汲極區域82。外延的源極/汲極區域82可包括任何可接受的材料,例如適合用於p型鰭式場效電晶體。例如,如果鰭片52是矽,在p型區域50P中的外延的源極/汲極區域82可包含在通道區域58中施加壓縮應變的材料,例如矽鍺,硼摻雜的矽鍺、鍺、鍺錫、或類似者。在p型區域50P中的外延的源極/汲極區域82可具有從鰭片52的相應的表面升高的表面並且可具有多個晶面。
外延的源極/汲極區域82和/或鰭片52可用摻質來佈植,以形成源極/汲極區域,類似於先前所討論的用於形成輕摻雜的源極/汲極區域,隨後進行退火。源極/汲極區域可具有約1019cm-3和約1021cm-3之間的雜質濃度。用於源極/汲極區域的n型和/或p型雜質可是先前所討論的雜質中的任何一者。在一些實施方式中,可在成長期間原位(in situ)摻雜外延的源極/汲極區域82。
由於使用外延製程以形成在n型區域50N和在p型區域50P中的外延的源極/汲極區域82的結果,外延的源極/汲極區域82的上表面具有多個晶面其側向向外擴展超過鰭片52的側壁。此外,外延的源極/汲極區域82的上表面可在高於鰭片52的上表面延伸距離D1。距離D1可大於10奈米,例如在一些實施方式中大於20奈米。在 其他的實施方式中,外延的源極/汲極區域82的上表面可與鰭片52的上表面齊平(見第8A圖和第8B圖)。在一些實施方式中,這些晶面導致一個相同的鰭式場效電晶體的鄰近的多個源極/汲極區域82合併,如由第8C圖所繪示。在其他的實施方式中,如由第8E圖所繪示,在完成外延製程之後,鄰近的多個源極/汲極區域82保持為分隔的(例如,仍然是未合併的)。在一些實施方式中,根據電路設計和裝置密度,單個晶片可包括合併的源極/汲極區域82和未合併的源極/汲極區域82二者。
在第9A圖和第9C圖中,將第一層間介電質(ILD)88沉積在第8A圖至第8E圖中所繪示的結構上方。儘管第9A圖至第9C圖以及隨後的圖式僅繪示了對具有凸起上表面的合併的外延的源極/汲極區域82的實施方式的處理(例如,根據第8B圖和第8C圖),但是類似的處理也可以應用於未合併的外延的源極/汲極區域82(例如,參見第8D圖)、和/或沒有凸起上表面的外延的源極/汲極區域82(例如,參見第8E圖)。
第一層間介電質88可由介電材料所形成,並且沉積第一層間介電質88可經由任何合適的方法,例如化學氣相沉積、電漿促進化學氣相沉積(PECVD)、或可流動的化學氣相沉積。在沉積之後,可執行諸如化學機械研磨的平坦化製程,以平整第一層間介電質88的頂表面。第一層間介電質88可包括磷矽酸鹽玻璃(phospho-silicate glass,PSG)、硼矽酸鹽玻璃(boro-silicate glass, BSG)、硼摻雜的磷矽酸鹽玻璃(boron-doped phospho-silicate glass,BPSG)、未摻雜的矽酸鹽玻璃(undoped silicate glass,USG)、或類似者。可使用經由任何可接受的製程所形成的其他絕緣材料。在一些實施方式中,接觸蝕刻停止層(contact etch stop layer,CESL)87設置在介於第一層間介電質88以及外延的源極/汲極區域82和鰭片52之間。接觸蝕刻停止層87可包含介電材料,例如矽氮化物、矽氧化物、矽氧氮化物、或類似者,接觸蝕刻停止層87具有比在上方的第一層間介電質88的材料低的蝕刻速率。第一層間介電質88和接觸蝕刻停止層87可覆蓋通道區域58,並且還可在介於相鄰的成對的外延的源極/汲極區域82之間連續地延伸。在一些實施方式中,接觸蝕刻停止層87的厚度T1可在約2奈米(nm)至約10奈米的範圍內。值得注意的是,第一層間介電質88和接觸蝕刻停止層87可在形成任何閘極結構(例如,任何虛設閘極或任何功能性閘極)之前形成。
如由第9A圖至第9C圖進一步所繪示,可在第一層間介電質88上方形成硬遮罩90並將硬遮罩90圖案化,以暴露對應於隨後形成的閘極堆疊的區域。硬遮罩90可包含矽氮化物、矽氧氮化物、或類似者,其允許硬遮罩90以比起在下方的特徵(例如第一層間介電質88)更快的速率被圖案化。沉積硬遮罩90可經由化學氣相沉積、原子層沉積、物理氣相沉積、或類似者。隨後,將硬遮罩90圖案化可使用一或多個光微影和蝕刻製程,包括雙重圖案化或多 重圖案化製程。
在第10A圖至第10B圖中,使用硬遮罩90作為蝕刻遮罩,穿過第一層間介電質88和接觸蝕刻停止層87來蝕刻開口91。蝕刻開口91可使用濕式蝕刻製程、乾式蝕刻製程、其組合、或類似者。蝕刻可能是異向性的。開口91可延伸穿過第一層間介電質88和接觸蝕刻停止層87,以暴露鰭片52的頂表面,例如鰭片52的通道區域。開口91可設置在介於鄰近的多個外延的源極/汲極區域82之間。
作為蝕刻製程的結果,第一層間介電質88的側壁可在開口91的底部處為彎曲的(例如,凹入的)。第一層間介電質88的這個區域(例如,具有彎曲的側壁)可稱為底腳區域88A。在一些實施方式中,底腳區域88A的長度L1可在約0.5奈米至約2奈米的範圍內。長度L1可指的是介於第一層間介電質88的垂直側壁和延伸至開口91內的第一層間介電質88的最遠的點之間的側向距離。在其他的實施方式中,底腳區域88A可具有不同的長度。底腳區域88A可進一步導致在開口91中的底部在朝向鰭片52的方向在寬度上逐漸變窄和減小。
在第11A圖和第11B圖中,沿著凹陷處91的側壁和底表面而沉積間隔物層93。形成間隔物層93可經由保形地沉積絕緣材料,例如,矽氧化物、矽氮化物、矽氧氮化物、矽碳氮化物、其組合、或類似者。在一些實施方式中,例如,間隔物層93的厚度T2可在約2奈米至約 10奈米的範圍內。由於第一層間介電質88的底腳區域88A,間隔物層93的底部部分也可具有彎曲的側壁。
隨後,如在第12A圖和第12B圖中所繪示,可執行異向性蝕刻製程,以移除間隔物層93的側向部分,從而形成側壁間隔物95。在一些實施方式中,在底腳區域88A中的側壁間隔物95的部分可具有彎曲的側壁,並且間隔物可在鄰近於底腳區域88A在寬度上逐漸變窄(例如,减小)。側壁間隔物95可襯在凹陷處91的側壁,以在介於隨後形成的閘極堆疊和外延的源極/汲極區域82之間提供絕緣和適當的間隔。
在第13A圖和第13B圖中,形成閘極介電層92和閘極電極94,用於替換閘極。閘極介電層92包括沉積在凹陷處91中的一或多層,例如在鰭片52的頂表面和側壁上、並且在側壁間隔物95的側壁上。閘極介電層92也可形成在第一層間介電質88的頂表面上。在一些實施方式中,閘極介電層92包含一或多層介電層,例如一或多層的矽氧化物、矽氮化物、金屬氧化物、金屬矽化物、或類似者。例如,在一些實施方式中,閘極介電層92包括經由熱氧化或化學氧化所形成的矽氧化物的界面層92A、以及上覆的高介電常數(high-k)介電材料92B,例如鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛的金屬氧化物或矽酸鹽、或其組合。例如,高介電常數介電材料92B可具有大於約7.0的介電常數值(k value)。閘極介電層92的形成方法可包括分子束沉積(Molecular-Beam Deposition,MBD)、物理 氣相沉積、原子層沉積、電漿輔助化學氣相沉積、或類似者。
多個閘極電極94分別地沉積在多個閘極介電層92上方,並且多個填充凹陷處91的其餘部分。閘極電極94可包括含金屬的材料,例如鈦氮化物、鈦氧化物、鉭氮化物、鉭碳化物、鈷、釕、鋁、鎢、其組合、或其多層。閘極電極94可包含任意數量的襯墊層94A(例如,擴散阻障層、黏附層、和/或類似者)、任意數量的功函數調諧層94B、和填充材料94C。在一些實施方式中,一或多個襯墊層94A可插入在介於功函數調諧層94B和填充材料94C之間。在凹陷處91的填充之後,可執行例如化學機械研磨的平坦化製程,以移除閘極介電層92和閘極電極94的材料的過量部分,這些層和材料的過量部分在第一層間介電質88的頂表面上方。閘極電極94的材料和閘極介電層92的多個其餘部分因此形成所得的鰭式場效電晶體的功能性閘極。閘極電極94和閘極介電層92可統稱為「閘極堆疊96」。閘極堆疊96可沿著鰭片52的通道區域58的側壁延伸。
在一些實施方式中,閘極堆疊96可具有與第一層間介電質88的底腳區域88A鄰近的彎曲的側壁,並且接觸蝕刻停止層87的一部分可在閘極堆疊96/側壁間隔物95的下方直接地延伸。此外,閘極堆疊96可具有在約10奈米至約100奈米範圍內的最大寬度W1(例如,在第一層間介電質88的頂表面處的寬度)。閘極堆疊96的下部可 在朝向鰭片52的方向在寬度上逐漸變窄(例如,减小)。此外,介於鄰近的多個閘極堆疊96之間的第一層間介電質88的寬度W2可在約10奈米至約100奈米的範圍內。
在各個實施方式中,可形成閘極堆疊96,而無需首先形成任何其他的閘極堆疊(包括任何虛設閘極)。結果,可以簡化用於形成半導體裝置的製造製程,從而降低製造成本。此外,可以形成相對薄的側壁間隔物,從而擴大用於形成閘極堆疊96的製程窗口,並在用於形成閘極堆疊96的多個層(例如,閘極介電層92和閘極電極94)的沉積製程期間减小縱橫比。已經觀察到,經由提供厚度在約2奈米至約10奈米範圍內的側壁間隔物95,可以减少由於高縱橫比間隙填充所引起的製造缺陷,同時仍然在介於閘極堆疊96和隨後形成的源極/汲極接觸件之間提供足夠的隔離。
在n型區域50N和p型區域50P中的多個閘極介電層92的形成可同時地發生,使得在每個區域中的多個閘極介電層92由相同的材料所形成,並且多個閘極電極94的形成可同時地發生,使得在每個區域中的多個閘極電極94由相同的材料所形成。在一些實施方式中,在每個區域中的多個閘極介電層92可經由有區別的多個製程所形成,使得多個閘極介電層92可能是不同的材料,和/或在每個區域中的多個閘極電極94可經由有區別的多個製程所形成,使得多個閘極電極94可能是不同的材料。當使用有區別的多個製程時,可使用各種遮蓋步驟,以遮蓋並暴 露適當的區域。
在第14A圖至第15B圖中,閘極遮罩98形成在閘極堆疊96(包括閘極介電層92和對應的閘極電極94)上方,並且閘極遮罩可設置在介於側壁間隔物95的相對的多個部分之間。在一些實施方式中,形成閘極遮罩98包括將閘極堆疊96凹陷化,使得凹陷處直接地形成在閘極堆疊上方並且在介於側壁間隔物95的相對的多個部分之間。在凹陷化之後,閘極堆疊96的高度H1可在約10奈米至約80奈米的範圍內。在凹陷處(見第14A圖至第14B圖)中填充包含一或多層的介電材料(例如矽氮化物、矽氧氮化物、或類似者)的閘極遮罩98,隨後經由平坦化製程,以移除在第一層間介電質88上方延伸的介電材料的過量部分(見第15A圖至第15B圖)。在平坦化之後,閘極遮罩98的厚度H2可在約10奈米至約89奈米的範圍內。閘極遮罩98可比閘極堆疊96更厚、更薄、或者具有與閘極堆疊96相等的厚度。閘極遮罩98是可選的,並且在一些實施方式中可省略。在這樣的實施方式中,閘極堆疊可保持與第一層間介電質88的頂表面齊平。
在第16A圖至第16C圖中,根據一些實施方式,穿過第一層間介電質88而形成第一層級源極/汲極接觸件100。穿過第一層間介電質88而形成用於源極/汲極接觸件100的開口。形成多個開口可使用可接受的光微影和蝕刻技術。在一些實施方式中,形成開口也可蝕刻外延的源極/汲極區域的上部。在一些實施方式中,在形成開口之後, 外延的源極/汲極區域82在高於鰭片52延伸的距離可以是至少約10奈米。在開口中形成襯墊(未示出)(例如擴散阻障層、黏附層、或類似者)以及導電材料。襯墊可包括鈦、鈦氮化物、鉭、鉭氮化物、或類似者。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳、或類似者。可執行例如化學機械研磨的平坦化製程,以從第一層間介電質88的表面移除過量的材料。其餘的襯墊和導電材料在開口中形成源極/汲極接觸件100。可執行退火製程,以在介於外延的源極/汲極區域82和源極/汲極接觸件100之間的界面處形成矽化物101。源極/汲極接觸件100物理性和電性耦合到外延的源極/汲極區域82。
在第17A圖至第17C圖中,第二層間介電質104沉積在第一層間介電質88上方。在一些實施方式中,第二層間介電質104是經由可流動的化學氣相沉積方法所形成的可流動的膜。在一些實施方式中,第二層間介電質104由例如磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼摻雜的磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、或類似者的介電材料所形成,並且可經由例如化學氣相沉積和電漿促進化學氣相沉積的任何合適的方法而沉積。可選的蝕刻停止層102可形成在介於第一層間介電質88和第二層間介電質104之間。在一些實施方式中,蝕刻停止層(ESL)102可包含矽氮化物、矽氧氮化物、矽氧化物、或類似者,並且可經由化學氣相沉積、物理氣相沉積、原子層沉積、或類似者而沉積。
也繪示在第17A圖至第17C圖中,根據一些實施 方式,穿過第二層間介電質104和蝕刻停止層102,形成閘極接觸件110和源極/汲極接觸件112。穿過第二層間介電質104和蝕刻停止層102而形成用於源極/汲極接觸件112的多個開口,並且穿過第二層間介電質104和閘極遮罩98(如果存在的話)而形成用於閘極接觸件110的多個開口。在一些實施方式中,用於源極/汲極接觸件112和/或閘極接觸件110的開口可以分別地進一步蝕刻源極/汲極接觸件100和/或閘極電極94。形成多個開口可使用可接受的光微影和蝕刻技術。在開口中形成襯墊(未示出)(例如擴散阻障層、黏附層、或類似者)以及導電材料。襯墊可包括鈦、鈦氮化物、鉭、鉭氮化物、或類似者。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳、或類似者。可執行平坦化製程,例如化學機械研磨,以從第二層間介電質104的表面移除過量的材料。其餘的襯墊和導電材料在開口中形成源極/汲極接觸件112和閘極接觸件110。通過源極/汲極接觸件100,源極/汲極接觸件112物理性和電性耦合到外延的源極/汲極區域82,並且閘極接觸件110物理性和電性耦合到閘極電極94。源極/汲極接觸件112和閘極接觸件110可在不同的製程中形成,或者可在相同的製程中形成。雖然示出為在相同的截面中形成,但應當理解,源極/汲極接觸件112和閘極接觸件110中的各者可形成在不同的截面中,這可避免這些接觸件的短路。
在一些實施方式中(例如,如由第17A圖至第17C 圖所繪示),第一層級源極/汲極接觸件100已經接觸側壁間隔物95,並且可進一步從一個第一側壁間隔物95連續地延伸到鄰近的側壁間隔物95(未明確地繪示)。在其他的實施方式中,如由第18A圖至第18C圖所繪示,第一層間介電質88的一部分可保留在介於源極/汲極接觸件100和側壁間隔物95之間,並將源極/汲極接觸件100和側壁間隔物95物理性分隔。第18A圖是沿著在第1圖中所繪示的參考截面A-A而繪示,而第18B圖是沿著在第1圖中所繪示的類似截面B-B而繪示,除了多個鰭片/鰭式場效電晶體。第18C圖是沿著在第1圖中所繪示的參考截面C-C而繪示,除了多個鰭片/鰭式場效電晶體。
所揭示的鰭式場效電晶體實施方式也可應用於其他類型的電晶體(例如平面型電晶體)、奈米結構裝置(例如奈米結構(例如,奈米片、奈米線、閘極全環、或類似者)場效電晶體(NSFETs)、或類似者。在平面型電晶體實施方式中,不包括鰭片52,並且閘極堆疊96形成在半導體基板的平坦表面上。第19圖繪示了平面型裝置實施方式,其中相似的參考標號表示由與第2圖至第17C圖的實施方式相似的製程所形成的相似的元件。在第19圖中,不包括鰭片52,並且閘極堆疊96不沿著任何通道區域58的側壁延伸。
在奈米結構場效電晶體實施方式中,鰭片以奈米結構替換,形成此奈米結構經由圖案化多個通道層和多個犧牲層的交替的多層的一堆疊。用與以上所描述的實施方式 類似的方式來形成虛設閘極堆疊和源極/汲極區域。如上所述,閘極隔離結構也形成為延伸穿過虛設閘極堆疊。在移除虛設閘極堆疊之後,可以在通道區域中部分地或完全地移除犧牲層。用與以上所描述的實施方式類似的方式來形成替換閘極結構,經由移除犧牲層,替換閘極結構可部分地或完全地填充所留下的多個開口,並且替換閘極結構可部分地或完全地圍繞在奈米結構場效電晶體裝置的通道區域中的多個通道層。可用與以上所描述的實施方式類似的方式來形成層間介電質以及連到替換閘極結構和源極/汲極區域的接觸件。
第20圖繪示了根據一些實施方式的奈米結構場效電晶體的透視圖第21A圖至第21C圖繪示了在奈米結構場效電晶體情況中的各個實施方式閘極隔離結構的截面視圖。參看第20圖,奈米結構場效電晶體裝置包含在基板50(例如半導體基板)上的鰭片52上方的奈米結構55(例如奈米片、奈米線、或類似者),其中奈米結構55充當用於奈米結構場效電晶體裝置的通道區域。奈米結構55可包括p型奈米結構、n型奈米結構、或其組合。淺溝槽隔離區域56設置在介於鄰近的多個鰭片52之間,鰭片52可突出高於相鄰的多個淺溝槽隔離區域56和從介於相鄰的多個淺溝槽隔離區域56之間突出。閘極介電材料92在鰭片52的頂表面上方,並且沿著奈米結構55的頂表面、側壁、和底表面。閘極電極94在閘極介電材料92上方。外延的源極/汲極區域82設置在閘極堆疊96(閘極介電材料 92/閘極電極94)相對的多個側的鰭片52上。內部間隔物57作為介於外延的源極/汲極區域82和閘極堆疊96(閘極介電材料92/閘極電極94)之間的隔離特徵。
第20圖還繪示了在之後的圖式中所使用的參考截面。截面X-X沿著閘極電極94的縱軸並且在例如垂直於奈米結構場效電晶體裝置的多個外延的源極/汲極區域82之間的電流流動的方向。截面Y-Y垂直於截面X-X且平行於奈米結構場效電晶體裝置的鰭片52的縱軸,並且在例如奈米結構場效電晶體裝置的介於多個外延的源極/汲極區域82之間的電流流動的方向。第21A圖繪示了沿著第20圖的截面X-X結合了閘極堆疊96(例如,如以上在第2圖至第16C圖中所形成和描述的閘極堆疊96)的實施方式奈米結構場效電晶體裝置,並且第21B圖繪示了沿著第20圖的截面Y-Y結合了閘極堆疊96的奈米結構場效電晶體裝置。第21A圖和第21B圖的各個特徵可類似於以上在第1圖至第17C圖中所描述的那些特徵,其中相似的參考標號表示由相似的製程所形成的相似的元件。例如,在第21A圖和第21B圖中,經由在第一層間介電質88中直接地蝕刻開口以暴露通道區域並且在開口中形成閘極堆疊96,可在任何其它的閘極結構(例如,虛設閘極)之前形成閘極堆疊96。閘極堆疊96的下部可在朝向在下方的基板50的方向在寬度逐漸變窄(例如,减小)。此外,閘極側壁間隔物可設置在介於閘極堆疊96和外延的源極/汲極區域82之間,以防止電性短路。
各個實施方式提供了在電晶體裝置中的閘極結構及其形成方法。可在沒有首先形成任何虛設閘極結構(例如,多晶矽閘極結構)的情况下形成閘極結構。例如,層間介電質(ILD)可直接地沉積在基板的通道區域和源極/汲極區域上。然後可蝕刻層間介電質以定義暴露通道區域的開口,並且可在開口中沉積閘極介電質和閘極電極材料的各個層,從而形成閘極堆疊。因此,可以實現各種優點,例如簡化的製程流程、更容易的處理(例如,沒有圖案化為高縱橫比、虛設閘極)以及降低的製造成本。
在一實施方式中,一種方法包括在半導體鰭片中形成第一源極/汲極區域和第二源極/汲極區域;在第一源極/汲極區域和第二源極/汲極區域上方沉積第一介電層;蝕刻開口其穿過第一介電層,其中蝕刻開口包含蝕刻第一介電層;在開口的側壁上形成多個第一側壁間隔物;以及在開口中形成閘極堆疊,其中閘極堆疊設置在介於多個第一側壁間隔物之間。可選地,在一些實施方式中,在開口的下部區域中的開口的寬度在朝向半導體鰭片的方向在寬度上减小。可選地,在一些實施方式中,介於第一側壁間隔物和第一介電層之間的界面是彎曲的。可選地,在一些實施方式中,介於第一側壁間隔物和閘極堆疊之間的界面是彎曲的。可選地,在一些實施方式中,此方法還包括在沉積第一介電層之前,在半導體鰭片的上表面上、第一源極/汲極區域上方、和第二源極/汲極區域上方沉積接觸蝕刻停止層(CESL),其中將開口圖案化包含蝕刻接觸蝕刻停止層。 可選地,在一些實施方式中,沉積第一介電層包含沉積第一介電層的一部分,以從第一源極/汲極區域連續地延伸到第二源極/汲極區域;沉積接觸蝕刻停止層包含沉積接觸蝕刻停止層的一部分以從第一源極/汲極區域連續地延伸到第二源極/汲極區域;以及蝕刻開口包含移除第一介電層的此部分和移除接觸蝕刻停止層的此部分。可選地,在一些實施方式中,多個第一側壁間隔物中的各者的厚度在2奈米至10奈米的範圍內。可選地,在一些實施方式中,此方法還包括將閘極堆疊凹陷化並且在閘極堆疊上方形成絕緣的閘極遮罩。
在一實施方式中,一種方法包括在半導體鰭片中形成第一源極/汲極區域和第二源極/汲極區域;在半導體鰭片、第一源極/汲極區域、和第二源極/汲極區域上方沉積接觸蝕刻停止層;在接觸蝕刻停止層上方沉積第一介電層;蝕刻第一介電層和接觸蝕刻停止層,以形成暴露半導體鰭片的開口,其中在形成開口之後,第一介電層包含底腳區域,底腳區域具有延伸至開口中的彎曲的側壁;以及在開口中形成閘極堆疊,其中閘極堆疊的至少下部在朝向半導體鰭片的方向在寬度上逐漸變窄。可選地,在一些實施方式中,介於第一介電層的垂直側壁和延伸到在開口中的底腳區域的最遠的點之間的側向距離在0.5奈米至2奈米的範圍內。可選地,在一些實施方式中,此方法還包括在開口的側壁和底表面上沉積間隔物層;以及蝕刻間隔物層,以在開口的側壁上形成側壁間隔物。可選地,在一些實施 方式中,間隔物層的厚度在2奈米至10奈米的範圍內。可選地,在一些實施方式中,多個側壁間隔物中的各者的至少下部在朝向半導體鰭片的方向在寬度上逐漸變窄。可選地,在一些實施方式中,此方法還包括形成第一源極/汲極接觸件其穿過第一介電層,其中第一源極/汲極接觸件電性連接到第一源極/汲極區域;以及形成第二源極/汲極接觸件其穿過第一介電層,其中第二源極/汲極接觸件電性連接到第二源極/汲極區域。
在一實施方式中,一種裝置包括:從半導體基板延伸的半導體鰭片;在半導體鰭片中的第一源極/汲極區域和第二源極/汲極區域;在半導體基板上方的層間介電質;在介於第一源極/汲極區域和第二源極/汲極區域之間的閘極堆疊,其中閘極堆疊的至少下部在朝向半導體基板的方向在寬度上减小;穿過層間介電質延伸到第一源極/汲極區域的第一源極/汲極接觸件;以及穿過層間介電質延伸到第二源極/汲極區域的第二源極/汲極接觸件。可選地,在一些實施方式中,此裝置還包括在半導體鰭片的頂表面上的接觸蝕刻停止層,其中接觸蝕刻停止層直接地設置在閘極堆疊下方。可選地,在一些實施方式中,閘極堆疊的下部具有彎曲的側壁。可選地,在一些實施方式中,此裝置還包括在介於閘極堆疊和第一源極/汲極接觸件之間的第一側壁間隔物;以及在介於閘極堆疊和第二源極/汲極接觸件之間的第二側壁間隔物。可選地,在一些實施方式中,第一側壁間隔物和第二側壁間隔物各自在朝向半導體基板的方 向在寬度上减小。可選地,在一些實施方式中,第一側壁間隔物的厚度在2奈米至10奈米的範圍內,並且其中第二側壁間隔物的厚度在2奈米至10奈米的範圍內。
以上概述了數個實施方式的多個特徵,以便本領域技術人員可較佳地理解本揭示內容的多個態樣。本領域的技術人員應理解,他們可能容易地使用本揭示內容,作為其他製程和結構之設計或修改的基礎,以實現與在此介紹的實施方式的相同的目的,和/或達到相同的優點。本領域技術人員亦應理解,與這些均等的建構不脫離本揭示內容的精神和範圍,並且他們可進行各種改變、替換、和變更,而不脫離本揭示內容的精神和範圍。
50:基板
52:鰭片
58:通道區域
82:外延的源極/汲極區域
87:接觸蝕刻停止層
92:閘極介電層
94:閘極電極
95:側壁間隔物
96:閘極堆疊
98:閘極遮罩
100:源極/汲極接觸件
101:矽化物
102:蝕刻停止層
104:第二層間介電質
110:閘極接觸件
112:源極/汲極接觸件

Claims (10)

  1. 一種製造半導體裝置的方法,包含:在一半導體鰭片中形成一第一源極/汲極區域和一第二源極/汲極區域;在該第一源極/汲極區域和該第二源極/汲極區域上方沉積一第一介電層;蝕刻一開口其穿過該第一介電層,其中蝕刻該開口包含蝕刻該第一介電層;在該開口的多個側壁上形成多個第一側壁間隔物;以及在該開口中形成一閘極堆疊,其中該閘極堆疊設置在介於該些第一側壁間隔物之間。
  2. 如請求項1所述之製造半導體裝置的方法,其中在該開口的一下部區域中的該開口的一寬度在朝向該半導體鰭片的一方向在寬度上減小。
  3. 如請求項1所述之製造半導體裝置的方法,其中介於該些第一側壁間隔物和該第一介電層之間的一界面是彎曲的。
  4. 如請求項1所述之製造半導體裝置的方法,其中介於該些第一側壁間隔物和該閘極堆疊之間的一界面是彎曲的。
  5. 如請求項1所述之製造半導體裝置的方法,還包含:在沉積該第一介電層之前,在該半導體鰭片的一上表面上、該第一源極/汲極區域上方、和該第二源極/汲極區域上方沉積一接觸蝕刻停止層(CESL),其中所述蝕刻該開口包含蝕刻該接觸蝕刻停止層。
  6. 一種製造半導體裝置的方法,包含:在一半導體鰭片中形成一第一源極/汲極區域和一第二源極/汲極區域;在該半導體鰭片、該第一源極/汲極區域、和該第二源極/汲極區域上方沉積一接觸蝕刻停止層;在該接觸蝕刻停止層上方沉積一第一介電層;蝕刻該第一介電層和該接觸蝕刻停止層,以形成一開口其暴露該半導體鰭片,其中在形成該開口之後,該第一介電層包含一底腳區域其具有延伸至該開口內的一彎曲的側壁;以及在該開口中形成一閘極堆疊,其中該閘極堆疊的至少一下部在朝向該半導體鰭片的一方向在寬度上逐漸變窄。
  7. 如請求項6所述之製造半導體裝置的方法,其中介於該第一介電層的一垂直側壁和延伸至該開口內的該底腳區域的一最遠的點之間的一側向距離在0.5奈米至 2奈米範圍內。
  8. 一種半導體裝置,包含:一半導體鰭片,從一半導體基板延伸;一第一源極/汲極區域和一第二源極/汲極區域,在該半導體鰭片內;一層間介電質,在該半導體基板上方;一閘極堆疊,介於該第一源極/汲極區域和該第二源極/汲極區域之間,其中該閘極堆疊的至少一下部在朝向該半導體基板的一方向在寬度上減小;一第一源極/汲極接觸件,延伸穿過該層間介電質至該第一源極/汲極區域;一第二源極/汲極接觸件,延伸穿過該層間介電質至該第二源極/汲極區域;一第一側壁間隔物,介於該閘極堆疊和該第一源極/汲極接觸件之間;以及一第二側壁間隔物,介於該閘極堆疊和該第二源極/汲極接觸件之間;其中該第一側壁間隔物和該第二側壁間隔物各自在朝向該半導體基板的方向在寬度上減小。
  9. 如請求項8所述之半導體裝置,還包含一接觸蝕刻停止層,在該半導體鰭片的一頂表面上,其中該接觸蝕刻停止層直接地設置在該閘極堆疊下方。
  10. 如請求項8所述之半導體裝置,其中該閘極堆疊的該下部具有一彎曲的側壁。
TW111110932A 2021-07-29 2022-03-23 製造半導體裝置的方法和半導體裝置 TWI869661B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163226828P 2021-07-29 2021-07-29
US63/226,828 2021-07-29
US17/668,143 US12237419B2 (en) 2021-07-29 2022-02-09 Gate structures in transistor devices and methods of forming same
US17/668,143 2022-02-09

Publications (2)

Publication Number Publication Date
TW202305893A TW202305893A (zh) 2023-02-01
TWI869661B true TWI869661B (zh) 2025-01-11

Family

ID=83717670

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111110932A TWI869661B (zh) 2021-07-29 2022-03-23 製造半導體裝置的方法和半導體裝置

Country Status (3)

Country Link
US (2) US12237419B2 (zh)
CN (1) CN217691181U (zh)
TW (1) TWI869661B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12484251B2 (en) * 2021-10-14 2025-11-25 Taiwan Semiconductor Manufacturing Company, Ltd Multigate device structure with engineered gate
US20240290864A1 (en) 2023-02-27 2024-08-29 Taiwan Semiconductor Manufacturing Co., Ltd. Backside gate contact, backside gate etch stop layer, and methods of forming same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202036682A (zh) * 2018-10-31 2020-10-01 台灣積體電路製造股份有限公司 半導體裝置的製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9105490B2 (en) 2012-09-27 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US9236300B2 (en) 2012-11-30 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Contact plugs in SRAM cells and the method of forming the same
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9406804B2 (en) 2014-04-11 2016-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with contact-all-around
US9443769B2 (en) 2014-04-21 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. Wrap-around contact
US9831183B2 (en) 2014-08-07 2017-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure and method of forming
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
KR20170066914A (ko) * 2015-12-07 2017-06-15 삼성전자주식회사 반도체 장치 제조 방법
US9548366B1 (en) 2016-04-04 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. Self aligned contact scheme
US10020198B1 (en) * 2016-12-15 2018-07-10 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure having low-k spacer and method of manufacturing the same
KR102789288B1 (ko) * 2019-06-17 2025-04-01 삼성전자주식회사 집적회로 장치 및 그 제조 방법
CN112466945B (zh) * 2019-09-06 2023-10-20 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
JP2022552850A (ja) * 2019-10-22 2022-12-20 アプライド マテリアルズ インコーポレイテッド 選択的なエピタキシ再成長によるゲートオールアラウンドi/o形成のための方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202036682A (zh) * 2018-10-31 2020-10-01 台灣積體電路製造股份有限公司 半導體裝置的製造方法

Also Published As

Publication number Publication date
US20250151317A1 (en) 2025-05-08
US12237419B2 (en) 2025-02-25
TW202305893A (zh) 2023-02-01
CN217691181U (zh) 2022-10-28
US20230033289A1 (en) 2023-02-02

Similar Documents

Publication Publication Date Title
KR102526328B1 (ko) 후면 측 비아들을 포함한 반도체 디바이스들 및 그 형성 방법들
TWI831110B (zh) 半導體裝置及其製造方法
US11444177B2 (en) Semiconductor device and method
US11923432B2 (en) Semiconductor device and method
TWI878746B (zh) 金屬閘極鰭片電極結構及其形成方法
TWI878727B (zh) 半導體裝置及其製造方法
TWI866095B (zh) 半導體結構及其製造方法
US12107149B2 (en) Air spacer and method of forming same
US20250151317A1 (en) Gate structures in transistor devices and methods of forming same
TW202410163A (zh) 奈米結構場效電晶體及其製造方法
US20250126822A1 (en) Semiconductor Device and Method
TWI807706B (zh) 半導體裝置及其製造方法
US20250311400A1 (en) Semiconductor Device and Method for Forming Capacitor Structure
US20250194202A1 (en) Semiconductor Device Including Multiple Inner Spacers with Different Etch Rates and Method of Making
TWI889014B (zh) 半導體元件及其製造方法
TWI821698B (zh) 半導體元件及其製造方法
CN114551578A (zh) 半导体装置和其形成方法
US20250287666A1 (en) Semiconductor device and method
US20250344427A1 (en) Semiconductor device and method of forming same
CN118412280A (zh) 半导体器件及其形成方法