TWI869594B - 垂直高電子遷移率電晶體及其製造方法 - Google Patents
垂直高電子遷移率電晶體及其製造方法 Download PDFInfo
- Publication number
- TWI869594B TWI869594B TW110119335A TW110119335A TWI869594B TW I869594 B TWI869594 B TW I869594B TW 110119335 A TW110119335 A TW 110119335A TW 110119335 A TW110119335 A TW 110119335A TW I869594 B TWI869594 B TW I869594B
- Authority
- TW
- Taiwan
- Prior art keywords
- vertical
- layer
- nanowire
- contact
- heterostructure
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 40
- 239000002070 nanowire Substances 0.000 claims abstract description 154
- 239000000463 material Substances 0.000 claims abstract description 47
- 238000004519 manufacturing process Methods 0.000 claims abstract description 8
- 239000000758 substrate Substances 0.000 claims description 59
- 229910002704 AlGaN Inorganic materials 0.000 claims description 28
- 238000000151 deposition Methods 0.000 claims description 20
- 229910052710 silicon Inorganic materials 0.000 claims description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 11
- 239000010703 silicon Substances 0.000 claims description 11
- 230000000903 blocking effect Effects 0.000 claims description 7
- 230000005540 biological transmission Effects 0.000 claims description 5
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 38
- 229910002601 GaN Inorganic materials 0.000 description 37
- 230000008901 benefit Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 5
- 238000005530 etching Methods 0.000 description 5
- 239000013590 bulk material Substances 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 101100012902 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FIG2 gene Proteins 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-M Chloride anion Chemical compound [Cl-] VEXZGXHMUGYJMC-UHFFFAOYSA-M 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000001404 mediated effect Effects 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 230000005533 two-dimensional electron gas Effects 0.000 description 1
- 238000000927 vapour-phase epitaxy Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/477—Vertical HEMTs or vertical HHMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/014—Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/472—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having lower bandgap active layer formed on top of wider bandgap layer, e.g. inverted HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/114—PN junction isolations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
- H10D62/118—Nanostructure semiconductor bodies
- H10D62/119—Nanowire, nanosheet or nanotube semiconductor bodies
- H10D62/122—Nanowire, nanosheet or nanotube semiconductor bodies oriented at angles to substrates, e.g. perpendicular to substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
Landscapes
- Junction Field-Effect Transistors (AREA)
Abstract
提供一種垂直高電子遷移率電晶體及其製造方法。垂直高電子遷移率電晶體包括有汲極觸點、奈米線層、異質結構、至少一源極觸點、以及閘極觸點。奈米線層佈置在汲極觸點上並包括至少一垂直奈米線與支撐材料。支撐材料橫向包圍至少一垂直奈米線。異質結構佈置在奈米線層上並包括AlGaN層和GaN層。AlGaN層和GaN層一起形成異質結。至少一源極觸點與異質結構接觸。閘極觸點異質結構接觸並佈置在垂直奈米線上方。其中,至少一垂直奈米線在汲極觸點和異質結構之間形成一電子傳輸通道。還提供一種用於製造垂直高電子遷移率電晶體的方法。
Description
本發明關於一種垂直高電子遷移率電晶體、高電子遷移率電晶體及其製造方法。具體地,本發明關於一種垂直高電子遷移率電晶體,所述垂直表示主電流係豎直地定向或垂直於表面。
高電子遷移率電晶體是一種場效電晶體,包括具有不同帶隙的材料(例如GaN和AlGaN)的異質結。電晶體的方向可以是橫向的或垂直的,所述橫向或垂直表示電晶體源極觸點和汲極觸點之間的電流可以垂直或平行於電晶體的表面或電晶體所基於的基底。在垂直高電子遷移率電晶體中,汲極觸點可以放置在元件的底部,而源極觸點可以放置在頂部。電晶體操作(即,電流是否在源極觸點和汲極觸點之間傳導)是透過向閘極觸點施加電壓來控制。在更傳統的水平高電子遷移率電晶體中,電流透過所謂的二維電子氣(2-dimensional electron gas,2DEG)的介導而主要在水平方向上流過電晶體,其中所述二維電子氣在不同帶隙材料的異質結之間的界面上形成。在垂直高電子遷移率電晶體中,顧名思義,電流還包括重要的垂直分量。垂直高電子遷移率電晶體的主要垂直導電部分通常稱為垂直高電子遷移率電晶體的孔徑。可能因垂直高電子遷移率電晶體可更有效地使用底部/背面進行接觸,垂直高電子遷移率電晶體通常能夠改善電晶體的面積縮
小。然而,為了繼續縮小垂直高電子遷移率電晶體,需要進一步改進,並且需要考量高電子遷移率電晶體的新的方面。
本發明的一個目的是至少解決上述問題。
根據第一方面,本發明提供了一種垂直高電子遷移率電晶體。垂直高電子遷移率電晶體包括汲極觸點。垂直高電子遷移率電晶體包括奈米線層。奈米線層設置在汲極觸點上。奈米線層包括至少一垂直奈米線。奈米線層包括支撐材料,支撐材料橫向包圍至少一垂直奈米線。垂直高電子遷移率電晶體包括佈置在奈米線層上的異質結構。異質結構包括AlGaN層和GaN層,AlGaN層和GaN層一起形成異質結。垂直高電子遷移率電晶體包括至少一源極觸點,源極觸點與異質結構接觸。垂直高電子遷移率電晶體包括閘極觸點,閘極觸點與異質結構接觸且佈置在至少一垂直奈米線上方。至少一垂直奈米線在汲極觸點和異質結構之間形成電子傳輸通道。
從元件的側視圖/橫截面視圖看(其中基底位於視圖的底部),佈置在另一層或結構上的層或結構應被理解為所述層或結構實質上位於另一層或結構之上。只要所述層或結構實質上位在另一層或結構上面,所述層或結構可以與另一層或結構直接接觸或以其他方式接觸。然而,從同一側視圖/橫截面視圖所見,上述結構不應被解釋為限制兩個層或結構彼此垂直重疊。上述對上下方的解釋亦適用於在相同的上下文中諸如垂直地或橫向地的方向用語。
異質結構之用語應理解為一種單一的整體結構,它實質上由兩種不同的結構組成,兩者之間具有明確定義的界面/過渡。
發明人已經了解到透過利用垂直奈米線結構作為垂直高電子遷移率電晶體孔徑可以進一步縮小垂直高電子遷移率電晶體。在極端情況下,
僅使用一條奈米線作為電子傳輸通道,可以創造真正微小尺寸的高電子遷移率電晶體。
由於垂直奈米線具有基本上是一維的電子傳輸特性,垂直奈米線還應被認為在垂直高電子遷移率電晶體中具有優勢。此特徵可歸因於材料結構及其形成奈米線的方式,且不應解釋為具有相同或相似元素組成之塊材的相似尺寸結構。
與所述塊材相比,奈米線的材料缺陷可顯著減少,進一步增加了其應用的好處。較少的缺陷通常導致改善的導電特性。
由於奈米線在磊晶形成過程中基本上是自對準的,因此垂直奈米線的製造也可能比類似規模、高品質、孔徑的塊材簡單。
與矽相比,基於氮化鎵(GaN)的半導體,即包含(但不只包含)鎵和氮的化合物,具有許多優勢。基於此的電子元件(例如高電子遷移率電晶體和垂直高電子遷移率電晶體)為替代許多基於矽的元件提供了具有前景的選擇。
基於GaN的高電子遷移率電晶體可以提供更快的開關速度、更高的電子遷移率、更低的電阻、更大的崩潰電壓等。與基於矽的電晶體相比,基於GaN的元件在用作電壓轉換器應用的功率開關電晶體時可提供低導通電阻和低開關損耗。
此外,GaN可能在室溫下表現出彈道傳輸,尤其是如果GaN是一維結構的形式,例如奈米線。彈道傳輸可歸因於具有高光聲子能的GaN。GaN的光聲子能可能比其他III-V族半導體的光聲子能高4倍左右。彈道傳輸和/或高光聲子能可導致高電子遷移率和低導通電阻Rds(on),這可能對功率晶片有利。Matioli等人在“III族氮化物異質結構中的室溫彈道傳輸”(Nano letters,(2015)15(2),1070-1075)中討論了GaN中的彈道傳輸。
至少一垂直奈米線的第一端與汲極觸點直接接觸,並且所述至少一垂直奈米線的第二端與異質結構直接接觸。
垂直奈米線的材料可能與支撐材料不同。
由於至少一垂直奈米線與支撐材料的材料不同,可以透過支撐材料實現電流阻擋層,同時透過至少一垂直奈米線建立電子傳輸通道。這為高電子遷移率電晶體的重要特徵的原位生長和高效製造創造了可能性。包圍至少一奈米線的支撐層的結構可以消除對諸如離子注入的繁瑣製造方法的需要。
至少一垂直奈米線可以包括GaN。
GaN奈米線通常可預見地在纖鋅礦晶體結構中形成。GaN奈米線可以形成良好的一維電流傳輸通道。
至少一垂直奈米線可以包括n摻雜GaN。支撐材料包括p摻雜GaN。
奈米線層因此可以由具有基本相同晶格常數的至少一垂直奈米線和支撐材料形成。而這可能會導致垂直高電子遷移率電晶體的缺陷更少並提高結構完整性。不同的摻雜材料仍可確保支撐層充當圍繞至少一垂直奈米線的電流阻擋層。
支撐材料可以配置為電流阻擋層。
電流阻擋層之用語應理解為阻止電流離開電子傳輸通道的層。使支撐材料充當電流阻擋層可以減少去往/來自至少一垂直奈米線電子傳輸通道的漏電流。而這可能會導致電晶體損耗降低和運行效率更高。
至少一垂直奈米線可以與閘極觸點橫向對齊。
經由橫向對齊,應可理解當俯視時至少一垂直奈米線至少與閘極觸點區域重疊。
閘極可以在從源極觸點到至少一垂直奈米線的異質結界面形成二維電子氣。為此,將閘極與源極觸點橫向對齊放置可能更有效。
至少一垂直奈米線的長度可以在50nm至500nm的範圍內。所述長度可以優選地在150nm到250nm的範圍內。
更短的垂直奈米線可能對應於整體更薄的材料,反之亦然。更薄的材料通常會使垂直高電子遷移率電晶體更薄,並且可能需要更少的材料來製造。較厚的材料有助於將源極觸點和汲極觸點間隔得更遠,而這可以與透過降低崩潰電流繞過至少一垂直奈米線和異質結的風險來共同改善高壓特性。
如果相比於源極觸點和汲極觸點位於元件的同一側且其橫向間隔非常接近的情況,將源極觸點和汲極觸點垂直地間隔得更遠可使其絕緣,因此一般來說,垂直高電子遷移率電晶體相對於水平高電子遷移率電晶體更具優勢。
奈米線層可以包括多個垂直的奈米線。
多條額外的垂直奈米線可以平行於所述至少一垂直奈米線放置。更多的奈米線可以為模組化元件設計提供選擇。透過添加更多奈米線,由於總孔徑橫截面面積的增加,穿過垂直高電子遷移率電晶體的可能的電流密度可以按比例增加。由於奈米線改進的導電特性,使用多條奈米線可能比使用具有相同總橫截面積的孔徑的單個塊材更有利。
GaN層可以佈置在AlGaN層上。
AlGaN層也可以佈置在GaN層上,只要AlGaN層和GaN層形成共同的異質結即可。
根據第二方面,本發明提供了一種製造垂直高電子遷移率電晶體的方法。所述方法包括提供基層,其中基層包括基底。所述方法包括在基
層上形成奈米線層。奈米線層包括至少一垂直奈米線和支撐材料,支撐材料橫向包圍至少一垂直奈米線。所述方法包括在奈米線層上沉積異質結構,且異質結構與至少一垂直奈米線接觸。所述方法包括形成至少一與異質結構接觸的源極觸點。所述方法包括形成與異質結構接觸的閘極觸點。所述方法包括形成至少一垂直奈米線接觸的汲極觸點。
形成之用語可以理解為透過任何適用的方法形成特定的層和結構。形成可以理解為如沉積、磊晶生長、蝕刻或基於集成光刻的圖案轉移工藝等示例。
根據第一方面,所述方法提供了一種有效且低複雜性/容易獲得的方法來形成垂直高電子遷移率電晶體。因此,第一方面具有的相同的優點也適用於第二方面。
基底可以是矽基底。基層可以包括佈置在基底上的AlN層。
矽基底便宜且容易獲得。相對於矽,晶格錯配材料(例如GaN)的垂直奈米線可以直接形成在矽基底上,從而具有比GaN塊材更好的材料品質。AlN層可以充當矽基底和奈米線層之間的過渡層。
所述方法還可以包括將基底與AlN層分離。所述方法還可以包括在AlN層中形成溝槽。所述方法還可以包括暴露至少一垂直奈米線。形成汲極觸點的步驟可以包括在溝槽中形成汲極觸點。
這樣的方法可以用現有設備來執行,並且提供了在奈米線層下方形成汲極觸點的通道。
所述方法可以進一步包括將基底或另一基底接合到AlN層和/或汲極觸點。一旦形成汲極觸點,所述基底或另一基底可以重新接合而形成組合結構。因此可以實現與基底上的元件、結構和電路的更緊密的共整合。
沉積異質結構的步驟可以包括沉積AlGaN層。沉積異質結構的步驟可以包括沉積GaN層。AlGaN層和GaN層可以一起形成異質結。
應當理解的是,可能沒有必要將所述基底或另一基底重新接合到AlN層和/或汲極觸點,或者,垂直高電子遷移率電晶體可以沒有接合到AlN層的基底和/或沒有接合到汲極觸點的基底。如同一示例中,垂直高電子遷移率電晶體可以沒有基底。如同另一示例中,具有溝槽的基底可以接合到AlN層,溝槽可以具有與汲極觸點相同的尺寸並且與汲極觸點對齊,使得汲極觸點不接合到基底。如同另一示例中,具有溝槽的基底可以接合到AlN層,溝槽可以具有與汲極觸點類似的尺寸,例如在汲極觸點尺寸的1到5倍之間,並且與汲極觸點對齊,使得汲極觸點和周圍區域不與基底接合。在上述例子中,基底中的溝槽可以由穿過基底的孔代替。
在汲極觸點和/或汲極觸點附近區域中不存在基底可以提高垂直高電子遷移率電晶體的工作電壓能力。這樣的元件可能會在1000V以上運行。在汲極觸點處和/或在汲極觸點附近的區域中不存在基底可以確保在汲極觸點處和/或在汲極觸點附近的區域中沒有電荷陷阱。因此,可以確保在閘極觸點附近沒有電荷陷阱。此外,AlN層可以是濺鍍的AlN層。這種層可以進一步提高垂直高電子遷移率電晶體的工作電壓性能。與磊晶生長的AlN相比,濺鍍的AlN可能具有更少的電荷陷阱。
一般而言,申請專利範圍中所使用的所有用語,除本說明書另有明確規定外,均應按照其在技術領域中的一般含義進行解釋。除非另有明確說明,所有對「一/該[元件、器件、組件、裝置、步驟等]」的參照都應被廣意解釋為指的是所述元件、器件、組件、裝置、步驟等的至少一個示例。除非明確說明,否則本文公開的任何方法的步驟不必按照所公開的確切順序執行。
自下文的詳細描述中,本發明的進一步適用範圍將更明白易懂。然而,應當理解的是,詳細說明和具體實施例僅用於說明本發明的優選實施例,因基於此詳細說明,本領域技術人員在本發明範圍內的所做各種變化和修改為顯而易見的。
因此,應當理解,因元件和方法可以變化,故本發明不限於所描述的元件的特定組成部分或所描述的方法的動作。還應理解的是,本文中使用的術語僅用於描述特定實施例的目的,並不旨在進行限制。
必須指出的是,在說明書和所附請求項中,冠詞「一」、「一個」、「該」和「所述」旨在表示存在一個或多個,除非上下文另有明確規定。因此,例如,對「一個單元」或「該單元」的引用可以包括多個元件等。此外,詞語「包括」、「具有」、「包含」和類似的詞語不排除其他要素或步驟。
100:垂直高電子遷移率電晶體
300:基層
310:基底
320:AlN層
410:汲極觸點
420a、420b:源極觸點
430:閘極觸點
500:奈米線層
510:垂直奈米線
511:第一端
512:第二端
520:支撐材料
600:異質結構
610:AlGaN層
620:GaN層
700:頂部氧化層
L:長度
S2020、S2030、S2040、S2050、S2060、S2070、S3020、S3030、S4020:步驟
以下將參照附圖更詳細地描述上述發明及本發明其他的方面。這些圖不應被視為限制性的;相反,它們應該被認為係用於解釋和理解。如圖所示之層和區域的尺寸係提供以說明一般結構,因此,可能出於說明目的而被誇大。特定的元件符號自始至終代表特定的元件。
圖1a-b為垂直高電子遷移率電晶體的側視圖。
圖2為製造垂直高電子遷移率電晶體的方法的流程圖。
以下將參考附圖更全面地描述本發明,其中示出了本發明的當前優選實施例。然而,本發明可以以許多不同的形式體現並且不應被解釋為
限於這裡闡述的實施例;相反,提供這些實施例是為了徹底和完整,並向技術人員充分傳達本發明的範圍。
圖1a示出了垂直高電子遷移率電晶體100。垂直高電子遷移率電晶體100包括汲極觸點410。
如圖所示,汲極觸點410可以佈置在基底310上。基底310可以是矽基底。基底可以具有<111>的密勒指數(Miller index)。
汲極觸點410也可以被AlN層320橫向包圍。
垂直高電子遷移率電晶體100包括佈置在汲極觸點410上的奈米線層500。奈米線層500可以包括至少一垂直奈米線510和支撐材料520。支撐材料520橫向包圍至少一垂直奈米線510。
至少一垂直奈米線510在汲極觸點410和異質結構600之間形成電子傳輸通道。
至少一垂直奈米線510可以包括第一端511和第二端512,分別位在垂直奈米線的兩個相對的垂直邊界處。第一端511可以與汲極觸點410直接接觸。第二端512可以與異質結構600直接接觸。
如圖1a中的情況所示,至少一垂直奈米線510可以與閘極觸點430橫向對齊。
至少一垂直奈米線510的長度L可以在50nm到500nm的範圍內,並且可以優選地在150nm到250nm的範圍內。
至少一垂直奈米線510可以具有六邊形或圓形徑向截面。至少一垂直奈米線510可具有10nm至500nm範圍內的直徑以限制徑向上的狀態密度。至少一垂直奈米線510的直徑可以優選地在10nm到100nm的範圍內。所述直徑可以沿著至少一奈米線510的長度L固定。所述直徑(實際上還有徑向橫截面形狀),可以沿著至少一奈米線510的長度L變化。
至少一垂直奈米線510可以包括GaN。
至少一垂直奈米線510的材料可以不同於支撐材料520。
至少一垂直奈米線510可以包括n摻雜GaN。GaN可以是摻雜C或Si雜質原子的n摻雜。支撐材料520可以包括p摻雜的GaN。GaN可以是摻雜Mg雜質原子的p摻雜。
支撐材料520可以被配置為電流阻擋層。
奈米線層500可以包括多條垂直奈米線510。多條垂直奈米線510可以以方形陣列或六邊形陣列橫向排列。
垂直高電子遷移率電晶體100包括佈置在奈米線層上的異質結構600。異質結構600可以包括一起形成異質結的AlGaN層610和GaN層620。
GaN層620可以佈置在AlGaN層610上。
GaN層620可以包括或基本上由GaN組成。AlGaN層610可以包括或基本上由AlGaN組成。AlGaN可能具有許多不同的元素組成比。一般而言,AlGaN應視為AlxGa1-xN,其中0<x<1。
垂直高電子遷移率電晶體100包括至少一與異質結構600接觸的源極觸點420a、420b。然而,至少一源極觸點420a、420b應該從至少一垂直奈米線510橫向偏移。
如圖1a所示,垂直高電子遷移率電晶體100可以包括多個源極觸點420a、420b。多個源極觸點指420a、420b基本上是一體的並且對應於相同的電節點,因此圖1a所示的配置可替代地被理解為具有多個源極觸點指420a、420b的設置。多個源極觸點指420a、420b圍繞至少一垂直奈米線510的中心橫向等距地放置,更優選的,更均勻地分佈於整個異質結構600和至少一奈米線510中。
出於同樣的原因,源極觸點420a、420b可以替代地為圓形,以至少一垂直奈米線510的延伸中心線為中心。
在具有多個垂直奈米線510的情況下,源極觸點420a、420b可以被配置為網格,其中取代網格元素在整個網格上係以一致的方式對應至其單獨的垂直奈米線。例如,優選地,對於每個單獨的垂直奈米線510來說,垂直奈米線510的任何點與源極觸點420a、420b的任何點之間的最近距離應該相等。
垂直高電子遷移率電晶體100包括閘極觸點430,與異質結構600接觸並佈置在至少一垂直奈米線510上方。
閘極觸點430、至少一源極觸點420a、420b以及汲極觸點410可以包括或基本上由金屬材料組成。可單獨使用或以合金/化合物形式使用的金屬材料的示例可包括Cu、Al、Pd、Au、Ag、Ni、Ti、W。
參考圖1a,垂直高電子遷移率電晶體操作可被描述為閘極觸點430接收電壓。所述電壓可以是正電壓。如果電壓足夠大,在異質結處(即,AlGaN層610和GaN層620之間的界面處)可能形成2DEG,此足夠大的電壓並打開電晶體以在源極觸點420a、420b和汲極觸點410之間透過至少一奈米線510導通電流。電流的路徑可以沿著異質結直到它接近最靠近至少一垂直奈米線510的異質結部分。流經此至少一垂直奈米線510的電流繼續流向汲極觸點410。可以優化電流路徑中不同結構和層之間的界面,以具有跨每個界面的基本歐姆傳導。
圖1b示出了與圖1a稍具不同的垂直高電子遷移率電晶體100,其還包括頂部氧化層700。這種頂部氧化層700可以有利地減少例如閘極觸點430和源極觸點420a、420b之間的漏電流並且更好地絕緣和鈍化垂直高電子遷移率電晶體。
圖1b還示出了包括多個垂直奈米線510的奈米線層500的示例。在圖中,兩條相似的奈米線彼此平行。在這種情況下,閘極觸點430與兩條垂直奈米線510之間的中心點對齊,而不是如圖1a所示的與至少一條垂直奈米線對齊。
圖2為製造垂直高電子遷移率電晶體100的方法的流程圖。可選步驟在流程圖中以虛線框表示。
所述方法包括步驟S2020:提供基層300,其中基層300包括基底310。
基底310可以是矽基底。基層300可以包括佈置在基底310上的AlN層320。AlN層320可以透過合適的沉積技術,例如濺鍍或化學氣相沉積CVD,形成到基底310上。濺鍍的AlN因為可以提供低密度的電荷陷阱,例如在AlN層320和基底310之間的界面處的低密度的電荷陷阱,因此採用濺鍍的AlN可以是有利的。
所述方法包括步驟S2030:在基層300上形成奈米線層500。奈米線層500包括至少一垂直奈米線510和支撐材料520。支撐材料520橫向包圍至少一垂直奈米線510。
至少一垂直奈米線510可以透過選擇性區域磊晶成長技術形成,例如使用金屬有機氣相磊晶(metal organic vapor phase epitaxy,MOVPE),或者透過從半導體材料的體層選擇性蝕刻出垂直奈米線510,例如透過使用氯化物化學Ar/Cl的電漿蝕刻。形成至少一垂直奈米線510的步驟可以包括使用基於光刻的圖案轉移技術來定義至少一奈米線510的預期位置和幾何形狀。
支撐材料520可以透過諸如MOVPE或CVD的沉積技術形成以包圍至少一垂直奈米線510或者在存在有多條奈米線的情況下填充奈米線510之間的空間。
所述方法包括步驟S2040:在奈米線層500上沉積異質結構600並使異質結構600與至少一垂直奈米線510接觸。
異質結構600可以透過與至少一垂直奈米線510類似的技術(即,MOVPE)沉積。
沉積異質結構600的步驟S2040可以包括沉積AlGaN層610和沈積GaN層620。AlGaN層610和GaN層620可以一起形成異質結。
異質結構600的第一層,例如AlGaN層610,可以沉積在奈米線層500上。然後異質結構的第二層,在此情況下是GaN層620,可以沉積在AlGaN層610上。
所述方法包括步驟S2050:形成與異質結構600接觸的至少一源極觸點420a、420b。
源極觸點420a、420b可以透過諸如蒸鍍或濺鍍的沉積技術形成。如圖1a所示,源極觸點420a、420b可以垂直穿過異質結構600並形成在奈米線層500上。將源極觸點420a、420b垂直穿過異質結構600並形成在奈米線層500上可以在源極觸點420a、420b的沉積之前,透過以穿過異質結構的圖案轉移和選擇性區域蝕刻來實現。
所述方法包括步驟S2060:形成與異質結構600接觸的閘極觸點430。閘極觸點430可以使用類似於那些建議用於生成源極觸點410a、410b之沉積技術形成。如圖1a所示,閘極觸點430可以形成在異質結構600上。如圖1b,在具有頂部氧化層700的情況下,可以先使用蝕刻來穿過氧化物層以生成用於閘極觸點430的溝槽。
所述方法還可以包括步驟S3020:使用基底去除或分離技術將基底310從AlN層320分離。
所述方法還可以包括步驟S3030:在AlN層320中形成溝槽以暴露至少一垂直奈米線510。在這種情況下,形成汲極觸點410的步驟可以包括在溝槽中形成汲極觸點410。溝槽可以充當汲極觸點410的模具。如此,如圖1a-1b,溝槽與汲極觸點410共享其幾何形狀。
如圖所示,可以透過選擇性區域蝕刻從下方穿過AlN層320以形成溝槽。
所述方法包括步驟S2070:形成與至少一垂直奈米線510接觸的汲極觸點410。可以使用類似那些建議用於生成源極觸點410a、410b和閘極觸點430的沉積技術來形成汲極觸點410。
汲極觸點410的形成還可以包括從底部和穿過基底310的預蝕刻。溝槽可以被選擇性地蝕刻穿過基底底面之氧化層。剩餘的基底底面氧化層可以用作之後基底310的乾反應離子蝕刻的掩模層。
所述方法可以進一步包括步驟S4020:將基底310或另一基底接合到AlN層320和/或汲極觸點410。接合步驟S4020可能涉及到接合先前在步驟S3020中與結構的其餘部分分開的使用過基底310,或者可能涉及到接合完全不同的基底310。如果在連接中需要精確對齊,可以使用自動步進設備來輔助此步驟。接合步驟S4020可能涉及到將具有溝槽的基底310接合到AlN層。溝槽可以具有與汲極觸點410相同的尺寸並且與汲極觸點410對齊。因為基底310中的溝槽可以防止基底310和汲極觸點410之間的接觸,因此,基底310可以接合到AlN層320但不接合到汲極觸點410。或者,溝槽可以具有與汲極觸點410類似的尺寸,例如在汲極觸點410的尺寸的1到5倍之間,並且與汲極觸點410對齊。因此,基底310可以接合到AlN層320但不接合到AlN層320在汲極觸點410周圍的區域。
此外,本領域技術人員在實踐所要求保護的發明時,透過研究附圖、發明內容和所附請求項,可以理解和實現對所發明實施例的變型。
100:垂直高電子遷移率電晶體
300:基層
310:基底
320:AlN層
410:汲極觸點
420a、420b:源極觸點
430:閘極觸點
500:奈米線層
510:垂直奈米線
511:第一端
512:第二端
520:支撐材料
600:異質結構
610:AlGaN層
620:GaN層
L:長度
Claims (15)
- 一種垂直高電子遷移率電晶體,包括:一汲極觸點,被一AlN層橫向包圍;一奈米線層,佈置在該汲極觸點和橫向包圍該汲極觸點的該AlN層上,該奈米線層並包括至少一垂直奈米線以及一支撐材料,其中,該垂直奈米線的直徑在10nm至500nm範圍內,該支撐材料橫向包圍該至少一垂直奈米線;一異質結構,佈置在該奈米線層上並包括一AlGaN層和一GaN層,其中,該AlGaN層和該GaN層一起形成一異質結;至少一源極觸點,與該異質結構接觸,其中,該至少一源極觸點從該至少一垂直奈米線橫向偏移;以及一閘極觸點,與該異質結構接觸並佈置在該至少一垂直奈米線上方,其中,該至少一垂直奈米線在該汲極觸點和該異質結構之間形成一電子傳輸通道。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線的一第一端與該汲極觸點直接接觸,且該至少一垂直奈米線的一第二端與該異質結構直接接觸。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線的材料不同於該支撐材料。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線包括GaN。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線包括n摻雜GaN,並且該支撐材料包括p摻雜GaN。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該支撐材料被配置為一電流阻擋層。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線與該閘極觸點橫向對齊。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線的長度在50nm到500nm的範圍內。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該至少一垂直奈米線的長度在150nm到250nm的範圍內。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該奈米線層包括多條該垂直奈米線。
- 如請求項1所述之垂直高電子遷移率電晶體,其中,該GaN層佈置在該AlGaN層上。
- 一種製造垂直高電子遷移率電晶體的方法,該方法包括:提供一基層,其中,該基層包括一基底及佈置在該基底上的一AlN層;在該基層上形成一奈米線層,其中,該奈米線層包括至少一垂直奈米線與一支撐材料,該垂直奈米線的直徑在10nm至500nm範圍內,該支撐材料橫向包圍該至少一垂直奈米線;在該奈米線層上沉積一異質結構並與該至少一垂直奈米線接觸,其中,該異質結構包括一AlGaN層和一GaN層,該AlGaN層和該GaN層一起形成一異質結;形成與該異質結構接觸的至少一源極觸點,其中,該至少一源極觸點從該至少一垂直奈米線橫向偏移; 形成與該異質結構接觸並佈置在該至少一垂直奈米線上方的一閘極觸點;以及形成由該AlN層橫向包圍的汲極觸點,且該汲極觸點與該至少一垂直奈米線接觸,其中,該至少一垂直奈米線在該汲極觸點和該異質結構之間形成一電子傳輸通道。
- 如請求項12所述之方法,其中,該基底是一矽基底,且該基層包括佈置在該基底上的一AlN層。
- 如請求項13所述之方法,其中,該方法還包括:將該基底與該AlN層分離;以及在該AlN層中形成一溝槽,以暴露該至少一垂直奈米線,其中,形成該汲極觸點包括:在該溝槽中形成該汲極觸點。
- 如請求項12所述之方法,其中,沉積該異質結構包括:沉積該AlGaN層;以及沉積該GaN層;其中,該AlGaN層和該GaN層一起形成該異質結。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| EP20177453.6A EP3916804A1 (en) | 2020-05-29 | 2020-05-29 | A vertical hemt and a method to produce a vertical hemt |
| EP20177453.6 | 2020-05-29 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202201555A TW202201555A (zh) | 2022-01-01 |
| TWI869594B true TWI869594B (zh) | 2025-01-11 |
Family
ID=70975691
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110119335A TWI869594B (zh) | 2020-05-29 | 2021-05-28 | 垂直高電子遷移率電晶體及其製造方法 |
| TW113147281A TWI889609B (zh) | 2020-05-29 | 2021-05-28 | 垂直高電子遷移率電晶體及其製造方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW113147281A TWI889609B (zh) | 2020-05-29 | 2021-05-28 | 垂直高電子遷移率電晶體及其製造方法 |
Country Status (8)
| Country | Link |
|---|---|
| US (1) | US20230352575A1 (zh) |
| EP (2) | EP3916804A1 (zh) |
| JP (2) | JP7668294B2 (zh) |
| KR (2) | KR102813619B1 (zh) |
| CN (1) | CN115699327A (zh) |
| AU (2) | AU2021281038B2 (zh) |
| TW (2) | TWI869594B (zh) |
| WO (1) | WO2021239876A1 (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102654125B1 (ko) | 2018-04-22 | 2024-04-04 | 에피노바테크 에이비 | 강화 박막 필름 장치 |
| EP4521491A3 (en) | 2020-01-24 | 2025-03-26 | Epinovatech AB | Solid-state battery layer structure and method for producing the same |
| EP3866189B1 (en) | 2020-02-14 | 2022-09-28 | Epinovatech AB | A mmic front-end module |
| EP3879706A1 (en) | 2020-03-13 | 2021-09-15 | Epinovatech AB | Field-programmable gate array device |
| EP3907877A1 (en) | 2020-05-07 | 2021-11-10 | Epinovatech AB | Induction machine |
| JP7613395B2 (ja) * | 2022-02-21 | 2025-01-15 | 豊田合成株式会社 | 半導体素子および半導体素子の製造方法 |
| US12471340B2 (en) * | 2022-10-27 | 2025-11-11 | Panjit International Inc. | Manufacturing method of forming semiconductor device and semiconductor device |
| CN115768230A (zh) * | 2022-11-16 | 2023-03-07 | 湖北九峰山实验室 | 一种异质结、其制备方法及应用 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150333164A1 (en) * | 2010-03-19 | 2015-11-19 | Fujitsu Limited | Compound semiconductor device and method for fabricating the same |
| US20170200820A1 (en) * | 2016-01-07 | 2017-07-13 | Lawrence Livermore National Security, Llc | Three dimensional vertically structured electronic devices |
| US20170229569A1 (en) * | 2014-05-21 | 2017-08-10 | Arizonaa Board Of Regents On Behalf Of Arizona State University | Iii-nitride based n polar vertical tunnel transistor |
| TW201803117A (zh) * | 2016-03-29 | 2018-01-16 | 羅伯特博斯奇股份有限公司 | 高電子遷移率的電晶體以及用於製造高電子遷移率的電晶體之方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2008096521A1 (ja) * | 2007-02-07 | 2008-08-14 | Nec Corporation | 半導体装置 |
| EP2117040B1 (en) * | 2007-02-27 | 2018-05-16 | Fujitsu Limited | Compound semiconductor device and process for producing the same |
| US8188513B2 (en) * | 2007-10-04 | 2012-05-29 | Stc.Unm | Nanowire and larger GaN based HEMTS |
| JP5182189B2 (ja) * | 2009-03-27 | 2013-04-10 | 富士通株式会社 | 半導体装置の製造方法 |
| US9653286B2 (en) * | 2012-02-14 | 2017-05-16 | Hexagem Ab | Gallium nitride nanowire based electronics |
| JP6222174B2 (ja) * | 2015-06-26 | 2017-11-01 | トヨタ自動車株式会社 | 窒化物半導体装置 |
| JP7027949B2 (ja) * | 2018-02-23 | 2022-03-02 | 富士通株式会社 | 半導体装置、受信機及び半導体装置の製造方法 |
| KR102654125B1 (ko) * | 2018-04-22 | 2024-04-04 | 에피노바테크 에이비 | 강화 박막 필름 장치 |
| CN113646894B (zh) * | 2018-08-24 | 2024-07-16 | 马修·哈滕斯维尔德 | 纳米线发光开关装置及其方法 |
| TWI827644B (zh) * | 2018-08-28 | 2024-01-01 | 日商索尼半導體解決方案公司 | 半導體裝置及其製造方法 |
-
2020
- 2020-05-29 EP EP20177453.6A patent/EP3916804A1/en not_active Withdrawn
-
2021
- 2021-05-27 KR KR1020227044114A patent/KR102813619B1/ko active Active
- 2021-05-27 US US17/999,605 patent/US20230352575A1/en active Pending
- 2021-05-27 KR KR1020257016997A patent/KR20250083573A/ko active Pending
- 2021-05-27 JP JP2022571884A patent/JP7668294B2/ja active Active
- 2021-05-27 CN CN202180038445.7A patent/CN115699327A/zh active Pending
- 2021-05-27 WO PCT/EP2021/064208 patent/WO2021239876A1/en not_active Ceased
- 2021-05-27 EP EP21727492.7A patent/EP4158692A1/en active Pending
- 2021-05-27 AU AU2021281038A patent/AU2021281038B2/en active Active
- 2021-05-28 TW TW110119335A patent/TWI869594B/zh active
- 2021-05-28 TW TW113147281A patent/TWI889609B/zh active
-
2024
- 2024-07-25 AU AU2024205097A patent/AU2024205097B2/en active Active
-
2025
- 2025-04-11 JP JP2025065756A patent/JP2025112313A/ja active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150333164A1 (en) * | 2010-03-19 | 2015-11-19 | Fujitsu Limited | Compound semiconductor device and method for fabricating the same |
| US20170229569A1 (en) * | 2014-05-21 | 2017-08-10 | Arizonaa Board Of Regents On Behalf Of Arizona State University | Iii-nitride based n polar vertical tunnel transistor |
| US20170200820A1 (en) * | 2016-01-07 | 2017-07-13 | Lawrence Livermore National Security, Llc | Three dimensional vertically structured electronic devices |
| TW201803117A (zh) * | 2016-03-29 | 2018-01-16 | 羅伯特博斯奇股份有限公司 | 高電子遷移率的電晶體以及用於製造高電子遷移率的電晶體之方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20250083573A (ko) | 2025-06-10 |
| KR20230018402A (ko) | 2023-02-07 |
| WO2021239876A1 (en) | 2021-12-02 |
| AU2024205097B2 (en) | 2025-07-10 |
| AU2021281038A1 (en) | 2023-01-05 |
| AU2024205097A1 (en) | 2024-08-15 |
| JP2025112313A (ja) | 2025-07-31 |
| JP7668294B2 (ja) | 2025-04-24 |
| TWI889609B (zh) | 2025-07-01 |
| EP3916804A1 (en) | 2021-12-01 |
| TW202537419A (zh) | 2025-09-16 |
| KR102813619B1 (ko) | 2025-05-29 |
| TW202201555A (zh) | 2022-01-01 |
| TW202517036A (zh) | 2025-04-16 |
| EP4158692A1 (en) | 2023-04-05 |
| CN115699327A (zh) | 2023-02-03 |
| AU2021281038B2 (en) | 2024-05-16 |
| US20230352575A1 (en) | 2023-11-02 |
| JP2023526982A (ja) | 2023-06-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI869594B (zh) | 垂直高電子遷移率電晶體及其製造方法 | |
| JP5923712B2 (ja) | 半導体装置及びその製造方法 | |
| CN110233103B (zh) | 具有深载流子气接触结构的高电子迁移率晶体管 | |
| CN103311291B (zh) | 半导体器件及方法 | |
| TW201036145A (en) | Semiconductor structure, an integrated circuit including a semiconductor structure and a method for manufacturing a semiconductor structure | |
| US20150179566A1 (en) | Semiconductor devices with inner via | |
| JP2010171416A (ja) | 半導体装置、半導体装置の製造方法および半導体装置のリーク電流低減方法 | |
| CN111613535A (zh) | 一种半导体结构及其制备方法 | |
| US7465968B2 (en) | Semiconductor device and method for fabricating the same | |
| KR101172857B1 (ko) | 인헨스먼트 노멀리 오프 질화물 반도체 소자 및 그 제조방법 | |
| CN114823850B (zh) | P型混合欧姆接触的氮化镓晶体管 | |
| CN110970499A (zh) | GaN基横向超结器件及其制作方法 | |
| TWI912214B (zh) | 垂直高電子遷移率電晶體及其製造方法 | |
| CN110649098A (zh) | 基于纳米阵列的弹道输运垂直型晶体管及其制作方法 | |
| CN117995875A (zh) | 半导体结构及其制备方法 | |
| CN114823851A (zh) | 氮化镓反向导通晶体管 | |
| JP2008159842A (ja) | 半導体装置及びその製造方法 | |
| KR102868853B1 (ko) | 전력반도체 소자의 제조방법 및 그 전력반도체 소자 | |
| EP4614576A1 (en) | A semiconductor structure and a method to produce a semiconductor structure | |
| JP5285252B2 (ja) | 窒化物半導体装置 | |
| JP2024166957A (ja) | 窒化物半導体デバイス | |
| WO2026035596A1 (en) | Gallium nitride-based semiconductor devices with dielectric segments and methods of fabrication thereof | |
| CN118315414A (zh) | 提升纵向功率电子器件关态电学特性的结构、方法及应用 |