[go: up one dir, main page]

TWI865025B - 像素電路操作方法、閘極驅動電路及資訊處理裝置 - Google Patents

像素電路操作方法、閘極驅動電路及資訊處理裝置 Download PDF

Info

Publication number
TWI865025B
TWI865025B TW112134364A TW112134364A TWI865025B TW I865025 B TWI865025 B TW I865025B TW 112134364 A TW112134364 A TW 112134364A TW 112134364 A TW112134364 A TW 112134364A TW I865025 B TWI865025 B TW I865025B
Authority
TW
Taiwan
Prior art keywords
pixel circuit
enable
segment
data writing
control signal
Prior art date
Application number
TW112134364A
Other languages
English (en)
Other versions
TW202512147A (zh
Inventor
郭品彥
謝宗哲
Original Assignee
大陸商集創北方(珠海)科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商集創北方(珠海)科技有限公司 filed Critical 大陸商集創北方(珠海)科技有限公司
Priority to TW112134364A priority Critical patent/TWI865025B/zh
Application granted granted Critical
Publication of TWI865025B publication Critical patent/TWI865025B/zh
Publication of TW202512147A publication Critical patent/TW202512147A/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本發明主要揭示一種像素電路操作方法,係由一閘極驅動單元執行,且包括以下步驟:在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內;以及在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該致能區段的一部分落在該數據寫入時間區間內。

Description

像素電路操作方法、閘極驅動電路及資訊處理裝置
本發明為OLED、Micro-LED顯示器的有關技術領域,尤指供一閘極驅動電路執行的一種像素電路操作方法。
已知,平面顯示器包含非自發光型平面顯示器以及自發光型平面顯示器,其中液晶顯示器為使用已久的一種非自發光型平面顯示器,而有機發光二極體(Organic light-emitting diode, OLED)顯示器以及發光二極體(Light-emitting diode, LED)顯示器則為目前具有主流應用的自發光型平面顯示器。
圖1為習知的一種OLED顯示器的方塊圖。如圖1所示,習知的OLED顯示器1a係主要包括:一OLED顯示面板11a、一時序控制器120a、一源極驅動電路(或稱顯示驅動電路)121a、以及一閘極驅動電路122a,其中該OLED顯示面板11a包括複數個像素電路111a以及複數個子像素(即,OLED元件)112a,且該源極驅動電路121a透過復數條源極線分別提供顯示數據信號VDATA至各個像素電路111a。另一方面,該閘極驅動電路122a包括複數個閘極驅動單元12Ga,且各所述閘極驅動單元12Ga包含至少一移位寄存器(shift register)以及一發光控制器(emission controller),用以分別提供至少一掃描信號(或稱閘極控制信號)與一發光調控信號至該像素電路111a。
熟悉像素電路之設計的電子工程師都知道,採6T1C、7T1C、7T2C、8T1C、或8T2C架構之像素電路111a必然含有一個驅動元件、一個顯示數據寫入元件、至少一個儲存電容、以及至少一個發光調控元件。圖2為圖1所示之像素電路111a所包含之一驅動元件M1a、一顯示數據寫入元件M2a、一儲存電容C1a、以及一發光調控元件M3a的示圖。如圖2所示,該驅動元件M1a、該顯示數據寫入元件M2a和該發光調控元件M3a皆可為一TFT元件或者一MOSFET元件,且皆具有一閘極端、一第一元件電性端以及一第二元件電性端。更詳細地說明,該驅動元件M1a的第二元件電性端耦接至該OLED元件112a的陽極端,且其閘極端耦接至該儲存電容C1a的第一端。另一方面,該顯示數據寫入元件M2a的閘極端、第一元件電性端和第二元件電性端分別耦接一閘極控制信號G<n>、一顯示數據信號VDATA以及該驅動元件M1a的閘極端。並且,該發光調控元件M3a的閘極端、第一元件電性端和第二元件電性端分別耦接一發光調控信號EM<n>、一第一驅動電壓ELVDD以及該驅動元件M1a的第一元件電性端。
圖3為圖2所示之閘極控制信號和發光調控信號的工作時序圖。如圖2與圖3所示,在一顯示數據寫入階段(t PROM),該閘極控制信號G<n>為低準位且該發光調控信號EM<n>為高準位,因此該發光調控元件M3a關閉且該顯示數據寫入元件M2a導通,使得該顯示數據信號VDATA的數據電壓被寫入該儲存電容C1a。接著,在一發光階段(t EM),該閘極控制信號G<n>為高準位且該發光調控信號EM<n>為低準位,因此該顯示數據寫入元件M2a關閉且該發光調控元件M3a和該驅動元件M1a皆導通,使得該OLED元件112a受電壓驅動而發光。
實務上,如圖2所示,一寄生電容Cpa係形成於一節點A與一節點B之間,其中該節點A和該節點B分別為該驅動元件M1a的閘極端與第一元件電性端。進一步地,如圖2與圖3所示,由於該發光調控元件M3a在顯示數據寫入階段關閉(off)且在發光階段導通(on),因此節點B在顯示數據寫入階段處於浮接狀態(floating),且節點B的端電壓在發光階段快速上升至ELVDD。值得注意的是,正常情況下,節點A在顯示數據寫入階段結束時應處於浮接狀態(floating),然而,受到該寄生電容Cpa的電容coupling影響,節點A的端電壓在顯示數據寫入階段結束時被升高,這種現象稱為饋通效應(feedthrough)。可想而知,在發光階段(t EM),此饋通電壓會對施加至該OLED元件112a的驅動電壓造成負面影響,導致該OLED元件112a所發出的光的亮度與預定亮度不同。
綜上所述,在該寄生電容Cpa無法被完全移除的情況下,應考慮變更如圖3所示之閘極控制信號G<n>及/或發光調控信號EM<n>的工作時序,以將該寄生電容Cpa的饋通效應的負面影響降至最低或根除。
由上述說明可知,本領域亟需一種新式的像素電路操作方法。
本發明之主要目的在於提供一種像素電路操作方法,係由一閘極驅動電路執行,其中該閘極驅動電路整合在一顯示裝置之中,且該顯示裝置還包括一源極驅動電路、一時序控制器、以及一包含複數個像素電路與複數個子像素的顯示面板。在應用本發明之像素電路操作方法的情況下,由所述像素電路之中的一驅動元件所含有的寄生電容所造成的饋通效應(feedthrough)可以被消除,使得各所述子像素均勻發光。
為達成上述目的,本發明提出所述像素電路操作方法的一第一實施例,其係由一閘極驅動單元執行,且包括以下步驟: 在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內;以及 在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該致能區段的一部分落在該數據寫入時間區間內。
在一可行實施例中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
在另一可行實施例中,該像素電路包括複數個半導體開關元件以及至少一儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
並且,本發明同時提出所述像素電路操作方法的一第二實施例,其係由一閘極驅動單元執行,且包括以下步驟: 在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內;以及 在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該非致能區段的後沿落在該數據寫入時間區間的一起始時間之上。
在一可行實施例中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
在另一可行實施例中,該像素電路包括複數個半導體開關元件以及至少一儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
為達成上述目的,本發明還提出一種閘極驅動電路的一第一實施例,其係整合在一顯示裝置之中,其中該顯示裝置還包括一源極驅動電路、一時序控制器、以及一包含複數個像素電路與複數個子像素的顯示面板;其特徵在於,該閘極驅動電路執行一像素電路操作方法以控制各所述像素電路,且該像素電路操作方法包括以下步驟: 在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內;以及 在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該致能區段的一部分落在該數據寫入時間區間內。
在一可行實施例中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
在另一可行實施例中,該像素電路包括複數個半導體開關元件以及至少一儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
並且,本發明同時提出所述閘極驅動電路的一第二實施例,其係整合在一顯示裝置之中,其中該顯示裝置還包括一源極驅動電路、一時序控制器、以及一包含複數個像素電路與複數個子像素的顯示面板;其特徵在於,該閘極驅動電路執行一像素電路操作方法以控制各所述像素電路,且該像素電路操作方法包括以下步驟: 在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內;以及 在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該非致能區段的後沿落在該數據寫入時間區間的一起始時間之上。
在一可行實施例中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
在另一可行實施例中,該像素電路包括複數個半導體開關元件以及至少一儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
進一步地,本發明還提供一種資訊處理裝置的一實施例,其特徵在於,具有一顯示裝置,且該顯示裝置包含如前所述本發明之閘極驅動電路的第一實施例或第二實施例。
在一實施例中,該資訊處理裝置為選自於由OLED顯示裝置、Micro-LED顯示裝置、QLED顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、筆記型電腦、一體式電腦、車載娛樂系統、頭戴式顯示裝置、視訊式門口機、多媒體資訊顯示裝置、和數位相機所組成群組之中的一種電子裝置。
為使  貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
圖4為包含本發明之一種閘極驅動電路的一顯示裝置的方塊圖。如圖4所示,該顯示裝置1包括:一顯示面板11、一時序控制器120、一源極驅動電路121、以及一本發明之閘極驅動電路122,其中,該顯示面板11包括複數個像素電路111以及複數個子像素112。例如,該顯示面板11為一OLED顯示面板,其包括複數個OLED像素電路以及複數個OLED元件。在其它可行的實施例中,該顯示面板11亦可為一Micro-LED顯示面板或一QLED顯示面板,此時該像素電路111對應地為一Micro-LED像素電路或一QLED像素電路。
熟悉像素電路之設計的電子工程師都知道,所述像素電路111包括複數個半導體開關元件以及至少一儲存電容,其中所述半導體開關元件可以是薄膜電晶體(Thin-film transistor, TFT)元件或金屬-氧化物-半導體場效電晶體(Metal oxide semiconductor field effect transistor, MOSFET)元件。例如,所述像素電路111的架構為6T1C、7T1C、7T2C、8T1C、或8T2C。更詳細地說明,在該複數個半導體開關元件之中,存在一個所述半導體開關元件作一驅動元件,存在一個所述半導體開關元件作為耦接於一顯示數據寫入元件,且存在一個所述半導體開關元件作為一發光調控元件。
圖5為圖4所示之像素電路111所包含之一驅動元件M1、一顯示數據寫入元件M2、一儲存電容C1、以及一發光調控元件M3的示圖。如圖3所示,該驅動元件M1、該顯示數據寫入元件M2和該發光調控元件M3皆可為一TFT元件或者一MOSFET元件,且皆具有一閘極端、一第一元件電性端以及一第二元件電性端。更詳細地說明,該驅動元件M1的第二元件電性端耦接至該子像素112的一電性端,且其閘極端耦接至該儲存電容C1的第一端。另一方面,該顯示數據寫入元件M2的閘極端、第一元件電性端和第二元件電性端分別耦接一閘極控制信號G<n>、一顯示數據信號VDATA以及該驅動元件M1的閘極端。並且,該發光調控元件M3的閘極端、第一元件電性端和第二元件電性端分別耦接一發光調控信號EM<n>、一第一驅動電壓ELVDD以及該驅動元件M1的第一元件電性端。
如圖4所示,該源極驅動電路121(亦稱顯示驅動電路)透過復數條源極線分別提供所述顯示數據信號VDATA至各所述像素電路111。另一方面,該閘極驅動電路122包括複數個閘極驅動單元12G,且各所述閘極驅動單元12G包含至少一移位寄存器(shift register)以及一發光控制器(emission controller),用以分別提供至少一閘極控制信號G<n>(或稱掃描信號)與一發光調控信號EM<n>至各所述像素電路111。
圖6為圖5所示多個信號的第一工作時序圖。特別地,本發明提出一種像素電路操作方法的一第一實施例,供該閘極驅動電路122執行,以使所述閘極驅動單元12G提供具有指定工作時序的閘極控制信號G<n>及發光調控信號EM<n>至其對應的所述像素電路111。圖7為本發明之一種像素電路操作方法的第一流程圖。如圖5、圖6與圖7所示,方法流程首先執行步驟S1:在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號G<n>至一像素電路111之中的一顯示數據寫入元件M2,使該閘極控制信號G<n>的該致能區段落在一數據寫入時間區間 內。接著,方法流程係執行步驟S2:在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號EM<n>至該像素電路111之中的一發光調控元件M3,使該發光調控信號EM<n>的該致能區段的一部分落在該數據寫入時間區間 內。
如圖5與圖6所示,一寄生電容Cp係形成於一節點A與一節點B之間,其中該節點A和該節點B分別為該驅動元件M1的閘極端與第一元件電性端。在一數據寫入時間區間 內,該閘極控制信號G<n>為的致能區段為低準位,因此該顯示數據寫入元件M2導通(on),從而使該顯示數據信號VDATA的數據電壓寫入該儲存電容C1。值得注意的是,該發光調控信號EM<n>的非致能區段和致能區段分別為高準位與低準位,且一半的非致能區段和一半的致能區段落在該數據寫入時間區間 內。因此,在該數據寫入時間區間 內,B節點係初始地處於浮接狀態(floating),且在該發光調控信號EM<n>自非致能區段翻轉準位至致能區段之時快速上升至ELVDD。另一方面,受到該寄生電容Cp的電容coupling影響,節點A的端電壓在B節點上升至ELVDD之時被升高,這種現象稱為饋通效應(feedthrough)。接著,在該數據寫入時間區間 內,節點A的端電壓(即,儲存電容C1的端電壓)仍會受到所述數據電壓的充電,從而回復原電位。如此,在進入一幀顯示週期的一發光時間區間 之後,便不存在會對該子像素112的驅動電壓造成負面影響的節點A端電壓,從而保證了各所述子像素112的均勻發光。
圖8為圖4之中的四個像素電路111與四個子像素112的示圖,且圖9為四個子像素的第一發光示圖。如圖5、圖8與圖9所示,在受到寄生電容Cp的饋通效應的影響下,由四個像素電路111分別驅動的四個子像素112的展現出不同的發光亮度,亦即發光亮度不均勻。相對地,圖10為四個子像素的第二發光示圖。如圖4、圖5、圖8、與圖10所示,在該閘極驅動電路122使用本發明之像素電路操作方法的情況下,各所述像素電路111之中的一驅動元件M1所含有的寄生電容Cp所造成的饋通效應(feedthrough)可以被消除,使得各所述子像素112均勻發光。
特別地,本發明還提出一種像素電路操作方法的一第二實施例。圖11為本發明之一種像素電路操作方法的第二流程圖,且圖12為圖5所示多個信號的第二工作時序圖。如圖5、圖11與圖12所示,第二實施例的方法流程首先執行步驟S1a:在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號G<n>至一像素電路111之中的一顯示數據寫入元件M2,使該閘極控制信號G<n>的該致能區段落在一數據寫入時間區間 內。接著,方法流程係執行步驟S2a:在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號EM<n>至該像素電路111之中的一發光調控元件M3,使該發光調控信號EM<n>的該非致能區段的後沿落在該數據寫入時間區間 的一起始時間之上。
如圖5與圖12所示,在一幀顯示週期的一數據寫入時間區間 內,該閘極控制信號G<n>為的致能區段為低準位,因此該顯示數據寫入元件M2導通(on),從而使該顯示數據信號VDATA的數據電壓寫入該儲存電容C1。依據本發明之像素電路操作方法的第二實施例,該發光調控信號EM<n>的非致能區段和致能區段分別為高準位與低準位,且設定非致能區段的後沿落在該數據寫入時間區間 的一起始時間之上,從而保證了致能區段落在該數據寫入時間區間 內。依此設計,在進入該數據寫入時間區間 之前,B節點係在該發光調控信號EM<n>的非致能區段(即,高準位)內處於浮接狀態(floating),且在該發光調控信號EM<n>自非致能區段翻轉準位至致能區段之時快速上升至ELVDD。亦即,B節點在進入該數據寫入時間區間 的起始點上被快速上升至ELVDD。
受到該寄生電容Cp的電容coupling影響,節點A的端電壓在B節點上升至ELVDD之時被升高,這種現象稱為饋通效應(feedthrough)。接著,在該數據寫入時間區間 內,節點A的端電壓(即,儲存電容C1的端電壓)仍會受到所述數據電壓的充電,從而回復原電位。如此,在進入一幀顯示週期的一發光時間區間 之後,便不存在會對該子像素112的驅動電壓造成負面影響的節點A端電壓,從而保證了各所述子像素112的均勻發光。
如此,上述已完整且清楚地說明本發明之一種像素電路操作方法;並且,經由上述可得知本發明具有下列優點:
(1)本發明揭示一種像素電路操作方法,係由一閘極驅動電路執行,其中該閘極驅動電路整合在一顯示裝置之中,且該顯示裝置還包括一源極驅動電路、一時序控制器、以及一包含複數個像素電路與複數個子像素的顯示面板。在應用本發明之像素電路操作方法的情況下,由所述像素電路之中的一驅動元件所含有的寄生電容所造成的饋通效應(feedthrough)可以被消除,使得各所述子像素均勻發光。
(2)本發明同時揭示整合在一顯示裝置之中的一種閘極驅動電路,其特徵在於,該閘極驅動電路執行如前所述本發明之像素電路操作方法,以使各個閘極驅動單元提供具有指定工作時序的一閘極控制信號及一發光調控信號至其對應的像素電路,藉以消除饋通效應(feedthrough)所衍生的不良影響。
(3)本發明還揭示一種資訊處理裝置,其特徵在於,具有一顯示裝置,且該顯示裝置包含如前所述本發明之閘極驅動電路。其中,該資訊處理裝置為選自於由OLED顯示裝置、Micro-LED顯示裝置、QLED顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、筆記型電腦、一體式電腦、車載娛樂系統、頭戴式顯示裝置、視訊式門口機、多媒體資訊顯示裝置、和數位相機所組成群組之中的一種電子裝置。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請  貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
1a:OLED顯示器
11a:OLED顯示面板
111a:像素電路
112a:OLED元件
120a:時序控制器
121a:源極驅動電路
122a:閘極驅動電路
12Ga:閘極驅動單元
M1a:驅動元件
M2a:顯示數據寫入元件
M3a:發光調控元件
C1a:儲存電容
1:顯示裝置
11:顯示面板
111:像素電路
112:子像素
120:時序控制器
121:源極驅動電路
122:閘極驅動電路
12G:閘極驅動單元
M1:驅動元件
M2:顯示數據寫入元件
M3:發光調控元件
C1:儲存電容
S1:在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內
S2:在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該致能區段的一部分落在該數據寫入時間區間內
S1a:在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內
S2a:在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該非致能區段的後沿落在該數據寫入時間區間的一起始時間之上
圖1為習知的一種OLED顯示器的方塊圖; 圖2為圖1所示之像素電路所包含之一驅動元件、一顯示數據寫入元件、一儲存電容、以及一發光調控元件的示圖; 圖3為圖2所示之閘極控制信號和發光調控信號的工作時序圖; 圖4為包含本發明之一種閘極驅動電路的一顯示裝置的方塊圖; 圖5為圖4所示之像素電路所包含之一驅動元件、一顯示數據寫入元件、一儲存電容、以及一發光調控元件的示圖; 圖6為圖5所示多個信號的第一工作時序圖; 圖7為本發明之一種像素電路操作方法的第一流程圖; 圖8為圖4之中的四個像素電路與四個子像素的示圖; 圖9為四個子像素的第一發光示圖; 圖10為為四個子像素的第二發光示圖; 圖11為本發明之一種像素電路操作方法的第二流程圖;以及 圖12為圖5所示多個信號的第二工作時序圖。
S1:在一幀顯示週期內提供包含一致能區段與一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,使該閘極控制信號的該致能區段落在一數據寫入時間區間內
S2:在該幀顯示週期內提供包含一致能區段與一非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該致能區段的一部分落在該數據寫入時間區間內

Claims (14)

  1. 一種像素電路操作方法,係由一閘極驅動單元執行,且包括以下步驟:在一幀顯示週期內提供包含一第一致能區段與一第一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,該閘極控制信號的該第一致能區段決定一數據寫入時間區間;以及在該幀顯示週期內提供包含一第二致能區段與一第二非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該第二致能區段的一部分落在該數據寫入時間區間內;其中,該第一非致能區段和該第一致能區段分別為高準位與低準位,該第二非致能區段和該第二致能區段分別為高準位與低準位;在該數據寫入時間區間內,該閘極控制信號係處於該第一致能區段而導通該顯示數據寫入元件,從而使一顯示數據信號的數據電壓寫入一儲存電容並呈現在一第一節點上;且該發光調控信號之該第二非致能區段係起始於該數據寫入時間區間之前並結束於該數據寫入時間區間之中,用以使與該發光調控元件之輸出端耦接之一第二節點處於浮接狀態,且該發光調控信號係在該第二非致能區段結束後進入該第二致能區段以使該第二節點快速上升至一直流電壓,其中,該第二節點與該第一節點之間存在由一驅動元件產生之一寄生電容。
  2. 如請求項1所述之像素電路操作方法,其中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
  3. 如請求項1所述之像素電路操作方法,其中,該像素電路包括複數個半導體開關元件以及至少一所述儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
  4. 一種像素電路操作方法,係由一閘極驅動單元執行,且包括以下步驟:在一幀顯示週期內提供包含一第一致能區段與一第一非致能區段的一閘極控制信號至一像素電路之中的一顯示數據寫入元件,該閘極控制信號的該第一致能區段決定一數據寫入時間區間;以及在該幀顯示週期內提供包含一第二致能區段與一第二非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該第二非致能區段的後沿落在該數據寫入時間區間的一起始時間之上;其中,該第一非致能區段和該第一致能區段分別為高準位與低準位,該第二非致能區段和該第二致能區段分別為高準位與低準位;在該數據寫入時間區間內,該閘極控制信號係處於該第一致能區段而導通該顯示數據寫入元件,從而使一顯示數據信號的數據電壓寫入一儲存電容並呈現在一第一節點上;且該發光調控信號之該第二非致能區段係起始於該數據寫入時間區間之前並結束於該數據寫入時間區間之中,用以使與該發光調控元件之輸出端耦接之一第二節點處於浮接狀態,且該發光調控信號係在該第二非致能區段結束後進入該第二致能區段以使該第二節點快速上升至一直流電壓,其中,該第二節點與該第一節點之間存在由一驅動元件產生之一寄生電容。
  5. 如請求項4所述之像素電路操作方法,其中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
  6. 如請求項4所述之像素電路操作方法,其中,該像素電路包括複數個半導體開關元件以及至少一所述儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
  7. 一種閘極驅動電路,係整合在一顯示裝置之中,其中該顯示裝置還包括一源極驅動電路、一時序控制器、以及一包含複數個像素電路與複數個子像素的顯示面板;其特徵在於,該閘極驅動電路執行一像素電路操作方法以控制各所述像素電路,且該像素電路操作方法包括以下步驟:在一幀顯示週期內提供包含一第一致能區段與一第一非致能區段的一閘極控制信號至所述像素電路之中的一顯示數據寫入元件,該閘極控制信號的該第一致能區段決定一數據寫入時間區間;以及在該幀顯示週期內提供包含一第二致能區段與一第二非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該第二致能區段的一部分落在該數據寫入時間區間內;其中,該第一非致能區段和該第一致能區段分別為高準位與低準位,該第二非致能區段和該第二致能區段分別為高準位與低準位;在該數據寫入時間區間內,該閘極控制信號係處於該第一致能區段而導通該顯示數據寫入元件,從而使一顯示數據信號的數據電壓寫入一儲存電容並呈現在一第一節點上;且該發光調控信號之該第二非致能區段係起始於該數據寫入時間區間之前並 結束於該數據寫入時間區間之中,用以使與該發光調控元件之輸出端耦接之一第二節點處於浮接狀態,且該發光調控信號係在該第二非致能區段結束後進入該第二致能區段以使該第二節點快速上升至一直流電壓,其中,該第二節點與該第一節點之間存在由一驅動元件產生之一寄生電容。
  8. 如請求項7所述之閘極驅動電路,其中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
  9. 如請求項7所述之閘極驅動電路,其中,該像素電路包括複數個半導體開關元件以及至少一所述儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
  10. 一種閘極驅動電路,係整合在一顯示裝置之中,其中該顯示裝置還包括一源極驅動電路、一時序控制器、以及一包含複數個像素電路與複數個子像素的顯示面板;其特徵在於,該閘極驅動電路執行一像素電路操作方法以控制各所述像素電路,且該像素電路操作方法包括以下步驟:在一幀顯示週期內提供包含一第一致能區段與一第一非致能區段的一閘極控制信號至所述像素電路之中的一顯示數據寫入元件,該閘極控制信號的該第一致能區段決定一數據寫入時間區間;以及在該幀顯示週期內提供包含一第二致能區段與一第二非致能區段的一發光調控信號至該像素電路之中的一發光調控元件,使該發光調控信號的該第二非致能區段的後沿落在該數據寫入時間區間的一起始時間之上;其中,該第一非致能區段和該第一致能區段分別為高準位與低準位,該第二非致能區段和該第二致能區段分別為高準位與低準位; 在該數據寫入時間區間內,該閘極控制信號係處於該第一致能區段而導通該顯示數據寫入元件,從而使一顯示數據信號的數據電壓寫入一儲存電容並呈現在一第一節點上;且該發光調控信號之該第二非致能區段係起始於該數據寫入時間區間之前並結束於該數據寫入時間區間之中,用以使與該發光調控元件之輸出端耦接之一第二節點處於浮接狀態,且該發光調控信號係在該第二非致能區段結束後進入該第二致能區段以使該第二節點快速上升至一直流電壓,其中,該第二節點與該第一節點之間存在由一驅動元件產生之一寄生電容。
  11. 如請求項10所述之閘極驅動電路,其中,該像素電路為選自於由OLED像素電路、Micro-LED像素電路和QLED像素電路所組成群組之中的任一者。
  12. 如請求項10所述之閘極驅動電路,其中,該像素電路包括複數個半導體開關元件以及至少一所述儲存電容,且所述半導體開關元件為選自於由TFT元件和MOSFET元件所組成群組之中的任一者。
  13. 一種資訊處理裝置,其特徵在於,具有一顯示裝置,且該顯示裝置包含如請求項7至請求項9中任一項所述之閘極驅動電路。
  14. 一種資訊處理裝置,其特徵在於,具有一顯示裝置,且該顯示裝置包含如請求項10至請求項12中任一項所述之閘極驅動電路。
TW112134364A 2023-09-08 2023-09-08 像素電路操作方法、閘極驅動電路及資訊處理裝置 TWI865025B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW112134364A TWI865025B (zh) 2023-09-08 2023-09-08 像素電路操作方法、閘極驅動電路及資訊處理裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112134364A TWI865025B (zh) 2023-09-08 2023-09-08 像素電路操作方法、閘極驅動電路及資訊處理裝置

Publications (2)

Publication Number Publication Date
TWI865025B true TWI865025B (zh) 2024-12-01
TW202512147A TW202512147A (zh) 2025-03-16

Family

ID=94769271

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112134364A TWI865025B (zh) 2023-09-08 2023-09-08 像素電路操作方法、閘極驅動電路及資訊處理裝置

Country Status (1)

Country Link
TW (1) TWI865025B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150187281A1 (en) * 2013-12-31 2015-07-02 Lg Display Co., Ltd. Organic light emitting diode display device and method driving the same
US20160217739A1 (en) * 2015-01-22 2016-07-28 Samsung Display Co., Ltd. Display device and driving method thereof
US20210407379A1 (en) * 2019-05-22 2021-12-30 Boe Technology Group Co., Ltd. A pixel circuit with photo-sensing function, a driving method, and a display apparatus
TW202322086A (zh) * 2021-11-24 2023-06-01 中國商京東方科技集團股份有限公司 顯示基板及其驅動方法、顯示裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150187281A1 (en) * 2013-12-31 2015-07-02 Lg Display Co., Ltd. Organic light emitting diode display device and method driving the same
US20160217739A1 (en) * 2015-01-22 2016-07-28 Samsung Display Co., Ltd. Display device and driving method thereof
US20210407379A1 (en) * 2019-05-22 2021-12-30 Boe Technology Group Co., Ltd. A pixel circuit with photo-sensing function, a driving method, and a display apparatus
TW202322086A (zh) * 2021-11-24 2023-06-01 中國商京東方科技集團股份有限公司 顯示基板及其驅動方法、顯示裝置

Also Published As

Publication number Publication date
TW202512147A (zh) 2025-03-16

Similar Documents

Publication Publication Date Title
CN112599055B (zh) 显示装置及其驱动方法
TWI596592B (zh) 像素補償電路
KR20210013215A (ko) 디스플레이 패널 및 디스플레이 디바이스
CN105702207A (zh) 防止关机时显示面板的画面残影的驱动方法及显示装置
US10403203B2 (en) Organic light emitting display device
JP7237918B2 (ja) 画素回路、表示装置、画素回路の駆動方法および電子機器
CN113077832B (zh) 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置
CN113823226A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN113870793A (zh) 像素电路及其驱动方法、显示基板和显示装置
TWI845085B (zh) 顯示裝置及其驅動方法
WO2021063314A1 (zh) 显示装置、栅极驱动电路、移位寄存电路及其驱动方法
WO2021203521A1 (zh) 发光驱动电路及其驱动方法、显示面板
TWI865025B (zh) 像素電路操作方法、閘極驅動電路及資訊處理裝置
WO2025201461A1 (zh) 一种像素驱动电路和显示屏
TWI847772B (zh) 畫素電路、oled顯示裝置及資訊處理裝置
US12469461B2 (en) Scan driver circuit and control method thereof, display panel, display device
US12205540B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display panel
TWI868912B (zh) 亮度調控方法、閘極驅動電路及資訊處理裝置
US7388567B2 (en) Liquid crystal display
TWI847773B (zh) 畫素電路、oled顯示裝置及資訊處理裝置
US20170039982A1 (en) Array substrate, method for fabricating the same, display device and method for driving display device
TWI854715B (zh) 畫素電路、oled顯示裝置及資訊處理裝置
TWI847770B (zh) 畫素電路、oled顯示裝置及資訊處理裝置
TWI875006B (zh) 電子裝置
TWI854251B (zh) 畫素電路、oled顯示裝置及資訊處理裝置