TWI864671B - 驅動電流補償方法及電流補償裝置 - Google Patents
驅動電流補償方法及電流補償裝置 Download PDFInfo
- Publication number
- TWI864671B TWI864671B TW112113478A TW112113478A TWI864671B TW I864671 B TWI864671 B TW I864671B TW 112113478 A TW112113478 A TW 112113478A TW 112113478 A TW112113478 A TW 112113478A TW I864671 B TWI864671 B TW I864671B
- Authority
- TW
- Taiwan
- Prior art keywords
- node
- current curve
- current
- pixel
- compensation
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 40
- 230000015556 catabolic process Effects 0.000 claims description 115
- 238000006731 degradation reaction Methods 0.000 claims description 115
- 238000013507 mapping Methods 0.000 claims 5
- 238000010586 diagram Methods 0.000 description 36
- 230000005669 field effect Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 241001270131 Agaricus moelleri Species 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0272—Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
驅動電流補償方法之步驟:獲得面板之第一畫素之初始電流曲線;量測第一畫素之第一電流曲線及相鄰於第一畫素之第二畫素之第二電流曲線;判斷第一電流曲線之第一節點是否超過極限範圍;若第一節點超過極限範圍,則判定第一節點為歧異點,並判斷第二電流曲線中與第一節點對應至同一灰階之第二節點是否超過極限範圍;若第二節點未超過極限範圍,根據第二節點替換第一節點,產生第三電流曲線;輸入原始灰階至初始電流曲線,計算目標電流,映射至第三電流曲線,獲得補償灰階;及根據補償灰階輸入灰階補償電壓至第一畫素補償第一畫素之驅動電流。
Description
本案涉及一種補償方法及電子裝置。詳細而言,本案涉及一種驅動電流補償方法及電流補償裝置。
現今時序控制器量測畫素電路之驅動電流資料時,容易因為雜訊或是畫素電路之驅動電流曲線劣化嚴重,導致畫素電路之外部補償演算法出現錯誤。
因此,上述技術尚存諸多缺陷,而有待本領域從業人員研發出其餘適合的驅動電流補償方法。
本案的一面向涉及一種驅動電流補償方法。驅動電流補償方法包含以下步驟:獲得面板之第一畫素之初始電流曲線;量測第一畫素之第一劣化電流曲線及相鄰於第一畫素之第二畫素之第二劣化電流曲線;判斷第一劣化電流曲線之第一節點是否超過第一極限範圍;若第一節點超過第一極限範圍,則判定第一節點為歧異點,並判斷第二劣化電流曲線中與第一節點對應至同一灰階之第二節點是否超過第二極限範圍;若第二節點未超過第二極限範圍,則根據第二劣化電流曲線之第二節點以替換第一劣化電流曲線之第一節點,以產生第三劣化電流曲線;輸入原始灰階至初始電流曲線,以計算目標電流;根據目標電流映射至第三劣化電流曲線,以獲得補償灰階;以及根據補償灰階輸入灰階補償電壓至第一畫素以補償第一畫素之驅動電流。
本案的另一面向涉及一種驅動電流補償方法。驅動電流補償方法包含以下步驟:獲得面板之第一畫素之初始電流曲線;量測第一畫素之第一劣化電流曲線及相鄰於第一畫素之第二畫素之第二劣化電流曲線;判斷第一劣化電流曲線之第一節點及第二節點之間的第一斜率是否低於第一預設斜率,第一節點對應至第一灰階,第二節點對應至第二灰階;若第一斜率低於第一預設斜率,則判定第一節點為歧異點,並判斷第二劣化電流曲線之第三節點及第四節點之間的第二斜率是否低於第二預設斜率,第三節點對應至第一灰階,第四節點對應至第二灰階;若第二斜率未低於第二預設斜率,則根據第二劣化電流曲線之第三節點以替換第一劣化電流曲線之第一節點,以產生第三劣化電流曲線;輸入原始灰階至初始電流曲線,以計算目標電流,根據目標電流映射至第三劣化電流曲線,以獲得補償灰階;以及根據補償灰階輸入灰階補償電壓至第一畫素以補償第一畫素之驅動電流。
本案的另一面向涉及一種電流補償裝置。電流補償裝置包含面板以及時序控制器。面板包含第一畫素以及第二畫素。第一畫素及第二畫素相鄰。時序控制器耦接於第一畫素及第二畫素,並用以儲存第一畫素之初始電流曲線。時序控制器用以量測第一畫素之第一劣化電流曲線及第二畫素之第二劣化電流曲線。時序控制器用以判斷第一劣化電流曲線之第一節點是否超過第一極限範圍。若第一節點超過第一極限範圍,則時序控制器用以判定第一節點為歧異點,並判斷第二劣化電流曲線中與第一節點對應至同一灰階之第二節點是否超過第二極限範圍。若第二節點未超過第二極限範圍,則時序控制器用以根據第二劣化電流曲線之第二節點以替換第一劣化電流曲線之第一節點,以產生第三劣化電流曲線。時序控制器用以輸入原始灰階至初始電流曲線,以計算目標電流。時序控制器用以根據目標電流映射至第三劣化電流曲線,以獲得補償灰階。時序控制器用以根據補償灰階輸入灰階補償電壓至第一畫素以補償第一畫素之驅動電流。
有鑑於前述之現有技術的缺點及不足,本案提供一種驅動電流補償方法及電流補償裝置,藉由相鄰畫素之電流曲線互相補償,藉以自外部提供補償畫素之灰階補償電壓,以補償畫素之驅動電流。
以下將以圖式及詳細敘述清楚說明本案之精神,任何所屬技術領域中具有通常知識者在瞭解本案之實施例後,當可由本案所教示之技術,加以改變及修飾,其並不脫離本案之精神與範圍。
本文之用語只為描述特定實施例,而無意為本案之限制。單數形式如“一”、“這”、“此”、“本”以及“該”,如本文所用,同樣也包含複數形式。
關於本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但不限於。
關於本文中所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在本案之內容中與特殊內容中的平常意義。某些用以描述本案之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本案之描述上額外的引導。
第1圖為根據本案一些實施例繪示的電流補償裝置100之電路方塊示意圖。在一些實施例中,請參閱第1圖,電流補償裝置100包含面板110、時序控制器120、閘極驅動器130、源極驅動器140及感測電路150。面板110包含第一畫素P1、第二畫素P2至第N個畫素PN、複數個閘極線(例如:閘極線G1至第N個閘極線GN)、複數個資料線(例如:資料線DL1、資料線DL2至第N個資料線DLN)以及訊號線L1至第N個訊號線LN。第一畫素P1及第二畫素P2相鄰。
閘極驅動器130透過複數個閘極線耦接於第一畫素P1、第二畫素P2至第N個畫素PN。源極驅動器140透過複數個資料線耦接於第一畫素P1、第二畫素P2至第N個畫素PN。時序控制器120間接透過源極驅動器140及複數個資料線耦接於第一畫素P1、第二畫素P2至第N個畫素PN。感測電路150透過訊號線L1至第N個訊號線LN耦接於第一畫素P1、第二畫素P2至第N個畫素PN,並用以感測第一畫素P1、第二畫素P2至第N個畫素PN之複數個感測驅動電流。
第2圖為根據本案一些實施例繪示的第1圖之電流補償裝置100中畫素區域Z放大示意圖。在一些實施例中,請參閱第1圖及第2圖,第2圖為第1圖之電流補償裝置100中畫素區域Z放大示意圖。第2圖之第一畫素P1對應至第1圖之電流補償裝置100之第一畫素P1。第2圖之第二畫素P2對應至第1圖之電流補償裝置100之第二畫素P2。
在一些實施例中,請參閱第1圖及第2圖,第一畫素P1產生感測驅動電流SI1,並透過訊號線L1經由感測電路150回傳至時序控制器120。時序控制器120用以根據感測驅動電流SI1以輸出補償灰階(圖中未示),藉以根據補償灰階(圖中未示)輸出灰階補償電壓Vdata1至第一畫素P1,以補償第一畫素P1之驅動電流I1。
相似地,相鄰於第一畫素P1之第二畫素P2產生感測驅動電流SI2,並透過訊號線L2經由感測電路150回傳至時序控制器120。時序控制器120用以根據感測驅動電流SI2以輸出補償灰階(圖中未示),藉以根據補償灰階(圖中未示)輸出灰階補償電壓Vdata2至第二畫素P2,以補償第二畫素P2之驅動電流I2。
在一些實施例中,請參閱第1圖及第2圖,第一畫素P1之複數個電晶體包含P型金屬氧化物半導體場效電晶體(P-type Metal-Oxide-Semiconductor Field-Effect Transistor, PMOS)。第二畫素P2之複數個電晶體包含P型金屬氧化物半導體場效電晶體(P-type Metal-Oxide-Semiconductor Field-Effect Transistor, PMOS)。
在一些實施例中,請參閱第1圖及第2圖,第一畫素P1之複數個電晶體包含N型金屬氧化物半導體場效電晶體(N-type Metal-Oxide-Semiconductor Field-Effect Transistor, PMOS)。第二畫素P2之複數個電晶體包含N型金屬氧化物半導體場效電晶體(N-type Metal-Oxide-Semiconductor Field-Effect Transistor, PMOS)。
須說明的是,第一畫素P1及第二畫素P2之內部畫素電路並不以本案圖式實施例為限。
第3A圖及第3B圖為根據本案一些實施例繪示的驅動電流補償方法300之步驟流程示意圖。在一些實施例中,為使本案驅動電流補償方法300易於理解,請一併參閱第1圖至第4B圖。第4A圖為根據本案一些實施例繪示的第2圖之第一畫素P1之感測驅動電流SI1之第一劣化電流曲線C1示意圖。第4B圖為根據本案一些實施例繪示的第2圖之第二畫素P2之感測驅動電流SI2之第二劣化電流曲線C2示意圖。在一些實施例中,驅動電流補償方法300可由第1圖之電流補償裝置100所執行。
於步驟310中,獲得面板之第一畫素之初始電流曲線。
在一些實施例中,請參閱第1圖至3B圖,時序控制器120用以獲得電流補償裝置100之記憶體(圖中未示)所儲存第一畫素P1之初始電流曲線(圖中未示)。
於步驟320中,量測第一畫素之第一劣化電流曲線及相鄰於第一畫素之第二畫素之第二劣化電流曲線。
在一些實施例中,請參閱第1圖至第4B圖,時序控制器120用以儲存第一畫素P1之初始電流曲線(圖中未示)。時序控制器120用以量測第一畫素P1之第一劣化電流曲線C1及第二畫素P2之第二劣化電流曲線C2。
在一些實施例中,第一劣化電流曲線C1包含節點N1至節點N5。節點N1至節點N5分別對應至不同灰階(例如:灰階GL1至灰階GL5)。第二劣化電流曲線C2包含節點N6至節點N10。節點N6至節點N10分別對應至不同灰階(例如:灰階GL1至灰階GL5)。須說明的是,第一劣化電流曲線C1之節點N1及第二劣化電流曲線C2之節點N6對應至同一灰階GL1。節點N2及節點N7對應至同一灰階GL2。節點N3及節點N8對應至同一灰階GL3。節點N4及節點N9對應至同一灰階GL4。節點N5及節點N10對應至同一灰階。在一些實施例中,灰階階數包含256種。在一些實施例中,灰階階數包含2
n種,其中n為正整數。
於步驟330中,判斷第一劣化電流曲線之第一節點是否超過第一極限範圍。
在一些實施例中,請參閱第1圖、第2圖、第3A圖及第4A圖,時序控制器120用以判斷第一劣化電流曲線C1之第一節點(例如:節點N1至節點N5)是否超過第一極限範圍(即上限UL1及下限LL1所夾擠之範圍)。若第一劣化電流曲線C1之第一節點未超過第一極限範圍,則藉由時序控制器120執行步驟331。若第一劣化電流曲線C1之第一節點超過第一極限範圍,則藉由時序控制器120執行步驟340。須說明的是,時序控制器120用以判斷第一劣化電流曲線C1上所有節點是否超過第一極限範圍。
步驟331,輸出第一劣化電流曲線之第一節點之灰階。在一些實施例中,請參閱第1圖、第2圖、第3A圖及第4A圖,若第一劣化電流曲線C1之第一節點(例如:節點N1至節點N3、節點N5)未超過第一極限範圍,時序控制器120用以輸出第一劣化電流曲線C1之第一節點(例如:節點N1至節點N3、節點N5)之灰階(例如:灰階GL1至灰階GL3、灰階GL5)。
於步驟340中,判斷第二劣化電流曲線中與第一節點對應至同一灰階之第二節點是否超過第二極限範圍。
在一些實施例中,承上述步驟330,若第一節點(例如:節點N4)超過第一極限範圍(例如:上限UL1),則時序控制器120用以判定第一節點為歧異點,並判斷第二劣化電流曲線C2中與第一節點(例如:節點N4)對應至同一灰階(例如:灰階GL4)之第二節點(例如:節點N9)是否超過第二極限範圍(即上限UL2及下限LL2所夾擠之範圍)。
接著,若第二劣化電流曲線C2中與第一節點對應至同一灰階之第二節點超過第二極限範圍,則藉由時序控制器120執行步驟341。若第二劣化電流曲線C2中與第一節點(例如:節點N4)對應至同一灰階(例如:灰階GL4)之第二節點(例如:節點N9)未超過第二極限範圍,則藉由
時序控制器120執行步驟350。
於步驟341中,停止獲得補償灰階,以原始灰階之電壓輸入至第一畫素。在一些實施例中,請參閱第1圖及第2圖,時序控制器120用以停止獲得補償灰階(圖中未示),以原始灰階之電壓作為灰階補償電壓Vdata1輸入至第一畫素P1。
於步驟350中,根據第二劣化電流曲線之第二節點以替換第一劣化電流曲線之第一節點,以產生第三劣化電流曲線。
在一些實施例中,請參閱第1圖、第2圖、第3B圖及第4B圖,若第二節點(例如:節點N9)未超過第二極限範圍,則時序控制器120用以根據第二劣化電流曲線C2之第二節點(例如:節點N9)以替換第一劣化電流曲線C1之第一節點(例如:節點N4),以產生第三劣化電流曲線(圖中未示)。
於步驟360中,輸入原始灰階至初始電流曲線,以計算目標電流。
在一些實施例中,請參閱第1圖至第4B圖,時序控制器120用以輸入原始灰階(圖中未示)至初始電流曲線(圖中未示),以計算目標電流(圖中未示)。
於步驟370中,根據目標電流映射至第三劣化電流曲線,以獲得補償灰階。在一些實施例中,請參閱第1圖至第3B圖,時序控制器120用以根據目標電流(圖中未示)映射至第三劣化電流曲線(圖中未示),以獲得補償灰階(圖中未示)。
於步驟380中,根據補償灰階輸入灰階補償電壓至第一畫素以補償第一畫素之驅動電流。在一些實施例中,請參閱第1圖至第3B圖,時序控制器120用以根據補償灰階(圖中未示)輸入灰階補償電壓Vdata1至第一畫素P1以補償第一畫素P1之驅動電流I1。同樣地,時序控制器120補償第二畫素P2之方式相似於時序控制器120補償第一畫素P1之方式,於此不作贅述。
第5A圖為根據本案一些實施例繪示的第2圖之第一畫素P1之第一劣化電流曲線C1及初始電流曲線OC1示意圖。第5B圖為根據本案一些實施例繪示的第2圖之第二畫素P2之第二劣化電流曲線C2及初始電流曲線OC2示意圖。
在一些實施例中,請參閱第5A圖,上限UL1可調整為上限UL1’及上限UL1’’其中一者。在一些實施例中,下限LL1可調整為下限LL1’及下限LL1’’其中一者。第一極限範圍之上限UL1及下限LL1可依據實際需求調整,並不以本案實施例為限。初始電流曲線OC1則為第一畫素P1剛出廠之電流曲線。第一劣化電流曲線C1為第一畫素P1運行一段時間之電流曲線。
在一些實施例中,請參閱第5B圖,上限UL2可調整為上限UL2’及上限UL2’’其中一者。在一些實施例中,下限LL2可調整為下限LL2’及下限LL2’’其中一者。第二極限範圍之上限UL2及下限LL2可依據實際需求調整,並不以本案實施例為限。初始電流曲線OC2則為第二畫素P2剛出廠之電流曲線。第二劣化電流曲線C2為第二畫素P2運行一段時間之電流曲線。
在一些實施例中,請參閱第5A圖及第5B圖,第一劣化電流曲線C1之第一極限範圍及第二劣化電流曲線C2之第二極限範圍可相同或不相同。須說明的是,由於第一畫素P1及第二畫素P2為相鄰畫素,初始電流曲線OC1及初始電流曲線OC2。實作上,初始電流曲線OC1及初始電流曲線OC2因製程誤差會有些微差異。
第6A圖為根據本案一些實施例繪示的第2圖之第一畫素P1之第三劣化電流曲線C3示意圖。第5B圖為根據本案一些實施例繪示的第2圖之第二畫素P2之劣化電流曲線C4示意圖。
在一些實施例中,請參閱第1圖、第4A圖、第4B圖、第6A圖,若第二劣化電流曲線C2之第二節點(例如:節點N9)未超過第二極限範圍,則時序控制器120用以根據第二劣化電流曲線C2之第二節點(例如:節點N9)以替換第一劣化電流曲線C1之第一節點(例如:節點N4),以產生如第6A圖所示之第三劣化電流曲線C3,其中第6A圖之第一劣化電流曲線C1之節點N4被替換如第6A圖第三劣化電流曲線C3之節點N4’。
在一些實施例中,請參閱第1圖、第4A圖、第4B圖、第6B圖,時序控制器120更用以判斷第二劣化電流曲線C2之第二節點(例如:節點N6至節點N10)是否超過第二極限範圍(即上限UL2及下限LL2所夾擠之範圍)。
接者,若第二節點(例如:節點N7)超過第一極限範圍(例如:下限LL2),則時序控制器120用以判定第二節點(例如:節點N7)為歧異點,並判斷第一劣化電流曲線C1中與第二節點(例如:節點N7)對應至同一灰階(例如:灰階GL2)之第一節點(例如:節點N2)是否超過第一極限範圍(即上限UL1及下限LL1所夾擠之範圍)。
再者,請參閱第1圖、第4A圖、第4B圖、第6B圖,若第一節點(例如:節點N2)未超過第二極限範圍,則時序控制器120用以根據第一劣化電流曲線C1之第一節點(例如:節點N2)以替換第二劣化電流曲線C1之第二節點(例如:節點N7),以產生如第6B圖所示劣化電流曲線C4,其中第4B圖之第二劣化電流曲線C2之節點N7被替換如第6B圖之劣化電流曲線C4之節點N7’。
第7圖為根據本案一些實施例繪示的第一畫素P1之初始電流曲線OC1及第三劣化電流曲線C3示意圖。第7圖之實施例為第5A圖之第一畫素P1之第三劣化電流曲線C3加上第一畫素P1之初始電流曲線OC1。
在一些實施例中,請參閱第1圖、第2圖及第7圖,時序控制器120用以輸入原始灰階GLO至初始電流曲線OC1,以計算目標電流IT。時序控制器120用以根據目標電流IT映射至第三劣化電流曲線C3,以獲得補償灰階GLT。時序控制器120用以根據補償灰階GLT輸入灰階補償電壓Vdata1至第一畫素P1以補償第一畫素P1之驅動電流I1。
在一些實施例中,時序控制器120更用以判斷目標電流I
T是否能從初始電流曲線OC1映射至第三劣化電流曲線C3。若目標電流I
T能從初始電流曲線OC1映射至第三劣化電流曲線C3,則獲得補償灰階GL
T。
第8圖為根據本案一些實施例繪示的第一畫素P1之初始電流曲線OC1及劣化電流曲線C5示意圖。在一些實施例中,請參閱第1圖、第2圖及第8圖,時序控制器120用以輸入原始灰階GL
O至初始電流曲線OC1,以計算目標電流I
T。時序控制器120用以根據目標電流I
T映射至劣化電流曲線C5,以獲得補償灰階GL
T,藉以根據補償灰階GL
T以輸出第2圖所示之灰階補償電壓Vdata1。
在一些實施例中,時序控制器120更用以判斷目標電流I
T是否能從初始電流曲線OC1映射至劣化電流曲線C5。若目標電流I
T未能從初始電流曲線OC1映射至劣化電流曲線C5,時序控制器120用以設定最高灰階電壓作為第2圖所示之灰階補償電壓Vdata1。在一些實施例中,色彩深度為8位元(bit),其灰階範圍為第0階至第255階。灰階數量總共256階。此處最高灰階電壓為第1圖之電流補償裝置100之面板110輸出的資料電壓中灰階第255階對應的電壓值。在一些實施例中,色彩深度為n位元(bit),其灰階數量為2
n階,其中n為正整數。此處最高灰階電壓為第1圖之電流補償裝置100之面板110輸出的資料電壓中灰階第2
n-1階對應的電壓值。
須說明的是,劣化電流曲線C5為第一劣化電流曲線C1之節點被判定歧異點並經替換後之曲線。進一步說明的是,由於劣化電流曲線C5之劣化程度嚴重,導致初始電流曲線OC1之節點N13以上之節點無法對應至劣化電流曲線C5。
第9A圖及第10A圖為根據本案一些實施例繪示的第2圖之第一畫素P1之感測驅動電流SI1之劣化電流曲線C6示意圖。第9B圖及第10B圖為根據本案一些實施例繪示的第2圖之第二畫素P2之感測驅動電流SI2之劣化電流曲線C7示意圖。劣化電流曲線C6及劣化電流曲線C7皆包含複數個線段。
在一些實施例中,請參閱第1圖、第2圖及第9A圖,時序控制器120用以判斷劣化電流曲線C6之節點(例如:節點N21至節點N25)是否超過第一極限範圍(即上限UL1及下限LL1所夾擠之範圍)。
接著,若節點N23超過第一極限範圍(例如:上限UL1),則時序控制器120用以判定節點N23為歧異點,並判斷劣化電流曲線C7中與節點N23對應至同一灰階(例如:灰階GL3)之節點N28是否超過第二極限範圍(即上限UL2及下限LL2所夾擠之範圍)。
再者,請參閱第1圖、第2圖、第9A圖至第10B圖,若節點N28超過第二極限範圍,則時序控制器120用以判定節點N28為歧異點,並設定節點N23為零,且設定第一畫素P1之劣化電流曲線C6之複數個線段中與節點N23相連的兩線段(即線段N22N23及線段N23N24)為停止補償區間,以產生如第10A圖之劣化電流曲線C6。
此外,請參閱第1圖、第2圖、第9A圖至第10B圖,時序控制器120用以設定節點N28為零,且設定第二畫素P1之劣化電流曲線C7之複數個線段中與節點N28相連的兩線段(即線段N27N28及線段N28N29)為停止補償區間,以產生如第10B圖之劣化電流曲線C7。
第11圖為根據本案一些實施例繪示的第一畫素P1之初始電流曲線OC1及劣化電流曲線C8示意圖。第10A圖之實施例為劣化電流曲線C6之節點N23’為歧異點,且第10B圖之實施例為劣化電流曲線C7之節點N28’為歧異點。因此,將與節點N23’連線之相鄰兩線段設為停止補償區間A2,以產生如第11圖所示之劣化電流曲線C8。
接著,請參閱第1圖、第2圖及第11圖,若目標電流I
T從初始電流曲線OC1映射至劣化電流曲線C8之停止補償區間A2時,且劣化電流曲線C8之斜率異常,則時序控制器120用以停止獲得補償灰階(圖中未示),並採用原始灰階GL
O之電壓作為灰階補償電壓Vdata1以輸入至第一畫素P1,藉以補償第一畫素P1之驅動電流I1。
若目標電流I
T從初始電流曲線OC1映射至劣化電流曲線C8之停止補償區間A2外(即區間A1及區間A3)時,則獲得補償灰階(圖中未示),藉以根據補償灰階(圖中未示)輸出灰階補償電壓Vdata1,藉以補償第一畫素P1之驅動電流I1。
第12A圖及第12B圖為根據本案一些實施例繪示的驅動電流補償方法400之步驟流程示意圖。在一些實施例中,為使本案驅動電流補償方法400易於理解,請一併參閱第1圖、第2圖、第4A圖及第4B圖。在一些實施例中,驅動電流補償方法400可由第1圖之電流補償裝置100所執行。
於步驟410中,獲得面板之第一畫素之初始電流曲線。在一些實施例中,請參閱第1圖、第2圖、第4A圖、第4B圖及第12A圖,時序控制器120用以獲得電流補償裝置100之記憶體(圖中未示)所儲存第一畫素P1之初始電流曲線(圖中未示)。
於步驟420中,量測第一畫素之第一劣化電流曲線及相鄰於第一畫素之第二畫素之第二劣化電流曲線。
在一些實施例中,請參閱第1圖、第2圖、第4A圖、第4B圖及第12A圖,時序控制器120用以儲存第一畫素P1之初始電流曲線。時序控制器120用以量測第一畫素P1之第一劣化電流曲線C1及第二畫素P2之第二劣化電流曲線C2。
於步驟430中,判斷第一劣化電流曲線之第一節點及第二節點之間的第一斜率是否低於第一預設斜率。
在一些實施例中,請參閱第1圖、第4A圖及第
12A圖,時序控制器120更用以判斷第一劣化電流曲線C1之第一節點(例如:節點N4)及第二節點(例如:節點N5)之間的第一斜率是否低於第一預設斜率。第一節點(例如:節點N4)對應至第一灰階(例如:灰階GL4)。第二節點(例如:節點N5)對應至第二灰階(例如:灰階GL5)。
接著,若第一斜率未低於第一預設斜率,則藉由時序控制器120執行步驟431。若第一斜率低於第一預設斜率,則藉由時序控制器120執行步驟440。須說明的是,時序控制器120用以判斷第一劣化電流曲線C1上所有節點與節點之間的斜率是否超過第一預設斜率。
步驟431,輸出第一劣化電流曲線之第一節點之灰階。在一些實施例中,請參閱第1圖、第2圖、第4A圖及第12A圖,若第一劣化電流曲線C1之第一節點(例如:節點N1至節點N3、節點N5)未超過第一極限範圍,時序控制器120用以輸出第一劣化電流曲線C1之第一節點(例如:節點N1至節點N3、節點N5)之灰階(例如:灰階GL1至灰階GL3、灰階GL5)。
於步驟440中,判斷第二劣化電流曲線之第三節點及第四節點之間的第二斜率是否低於第二預設斜率。在一些實施例中,承上述步驟430,請參閱第4B圖及第12A圖,若第一斜率低於第一預設斜率,則判定第一節點為歧異點,並判斷第二劣化電流曲線C2之第三節點(例如:節點N9)及第四節點(例如:節點N10)之間的第二斜率是否低於第二預設斜率。第三節點(例如:節點N9)對應至第一灰
階(例如:灰階GL4)。第四節點(例如:節點10)對應至第二灰階(例如:灰階GL5)。
接著,若第二劣化電流曲線C2之第三節點(例如:節點N9)及第四節點(例如:節點N10)之間的第二斜率低於第二預設斜率,則藉由時序控制器120執行步驟441。若第二劣化電流曲線C2之第三節點(例如:節點N9)及第四節點(例如:節點N10)之間的第二斜率未低於第二預設斜率,則藉由時序控制器120執行步驟450。
於步驟441中,停止獲得補償灰階,以原始灰階之電壓輸入至第一畫素。在一些實施例中,請參閱第1圖及第12A圖,時序控制器120用以停止獲得補償灰階(圖中未示),以原始灰階(圖中未示)之電壓輸入至第一畫素P1。
於步驟450中,根據第二劣化電流曲線之第三節點以替換第一劣化電流曲線之第一節點,以產生第三劣化電流曲線。在一些實施例中,請參閱第1圖、第2圖、第4B圖及第12B圖,若第二斜率未低於第二預設斜率,則根據第二劣化電流曲線C2之第三節點(例如:節點N9)以替換該第一劣化電流曲線C1之第一節點(例如:節點N4),以產生第三劣化電流曲線(圖中未示)。須說明的是,第一預設斜率及第二預設斜率可相同或不同,並皆可依據實際需求設計。
於步驟460中,輸入原始灰階至初始電流曲線,以計算目標電流。
在一些實施例中,請參閱第1圖、第2圖、第4B圖及第12B圖,時序控制器120用以輸入原始灰階至初始電流曲線(圖中未示),以計算目標電流(圖中未示)。
於步驟470中,根據目標電流映射至第三劣化電流曲線,以獲得補償灰階。在一些實施例中,請參閱第1圖、第2圖、第4B圖及第12B圖,時序控制器120用以根據目標電流(圖中未示)映射至第三劣化電流曲線(圖中未示),以獲得灰階補償電壓(圖中未示)。
於步驟480中,根據補償灰階輸入灰階補償電壓至第一畫素以補償第一畫素之驅動電流。在一些實施例中,請參閱第1圖、第2圖、第4B圖及第12B圖,時序控制器120用以根據補償灰階(圖中未示)輸入灰階補償電壓Vdata1至第一畫素P1,藉以補償第一畫素P1之驅動電流I1。同樣地,時序控制器120補償第二畫素P2之方式相似於時序控制器120補償第一畫素P1之方式,於此不作贅述。
在一些實施例中,本案電流補償裝置100用以單獨執行驅動電流補償方法300。在一些實施例中,本案電流補償裝置100用以單獨執行驅動電流補償方法400。
在一些實施例中,本案電流補償裝置100可同時執行驅動電流補償方法300及驅動電流補償方法400,即可以同時判斷劣化電流曲線之複數個節點是否超過極限範圍以及節點之間線段斜率是否超過預設斜率。
第13圖為根據本案一些實施例繪示的第2圖之第
一畫素P1之初始電流曲線OC及劣化電流曲線C9示意圖。在一些實施例中,請參閱第1圖、第2圖及第13圖,劣化電流曲線C9之複數個節點均未超過極限範圍(即上限UL及下限LL所夾擠之範圍),但劣化電流曲線C9之曲線線段之斜率低於預設斜率。因此,將凹形曲線線段設定為上述停止補償區間。以下將第13圖之初始電流曲線OC及劣化電流曲線C9之數值表列如下。
請參閱表一及第13圖,第13圖之實施例為色彩深度為12bits之第1圖之面板110之任意畫素之劣化電流曲線,其灰階數量為4096階。第13圖之劣化電流曲線
C9中介於灰階第880階至灰階第3104階之間的曲線線段為停止補償區間(圖中未示),並以原始灰階(圖中未示)之電壓作為灰階補償電壓(圖中未示)。於停止補償區間(圖中未示)之外,均為根據目標電流(圖中未示)從初始電流曲流OC映射至劣化電流曲線C9,以獲得補償灰階(圖中未示),藉以根據補償灰階(圖中未示)以獲得灰階補償電壓(圖中未示)。
依據前述實施例,本案提供一種驅動電流補償方法及電流補償裝置,藉由相鄰畫素之電流曲線互相補償,藉以自外部提供補償畫素之灰階補償電壓,以補償畫素之驅動電流。此外,若相鄰畫素之電流曲線之部分區間無法互相補償,則輸入原始灰階之電壓。
雖然本案以詳細之實施例揭露如上,然而本案並不排除其他可行之實施態樣。因此,本案之保護範圍當視後附之申請專利範圍所界定者為準,而非受於前述實施例之限制。
對本領域技術人員而言,在不脫離本案之精神和範圍內,當可對本案作各種之更動與潤飾。基於前述實施例,所有對本案所作的更動與潤飾,亦涵蓋於本案之保護範圍內。
100:電流補償裝置
110:面板
120:時序控制器
130:閘極驅動器
140:源極驅動器
150:感測電路
P1~PN:畫素
DL1~DLN:資料線
G1~GN:閘極線
Z:畫素區域
L1~LN:訊號線
I1~I2:驅動電流
SI1~SI2:感測驅動電流
Vdata1~Vdata2:灰階補償電壓
C1~C9:劣化電流曲線
N1~N30,N4’,N7’,N23’,N28’:節點
UL,UL1,UL1’,UL1”,UL2,UL2’,UL2”:上限
LL,LL1,LL1’,LL1”,LL2,LL2’,LL2”:下限
GL1~GL5:灰階
OC,OC1~OC2:初始電流曲線
GLO:原始灰階
GLT:補償灰階
IT:目標電流
A1,A3:區間
A2:停止補償區間
300:方法
310~380:步驟
400:方法
410~480:步驟
參照後續段落中的實施方式以及下列圖式,當可更佳地理解本案的內容:
第1圖為根據本案一些實施例繪示的電流補償裝置之電路方塊示意圖;
第2圖為根據本案一些實施例繪示的電流補償裝置之畫素區域放大示意圖;
第3A圖及第3B圖為根據本案一些實施例繪示的驅動電流補償方法之步驟流程示意圖;
第4A圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第4B圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第5A圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第5B圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第6A圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第6B圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第7圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第8圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第9A圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第9B圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第10A圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第10B圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第11圖為根據本案一些實施例繪示的畫素之電流曲線示意圖;
第12A圖及第12B圖為根據本案一些實施例繪示的驅動電流補償方法之步驟流程示意圖;以及
第13圖為根據本案一些實施例繪示的畫素之電流曲線示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
OC1:初始電流曲線
C3:劣化電流曲線
N1~N3, N5, N11~N15, N4’:節點
GL1~ GL5:灰階
GL
O:原始灰階
GL
T:補償灰階
I
T:目標電流
Claims (10)
- 一種驅動電流補償方法,包含: 獲得一面板之一第一畫素之一初始電流曲線; 量測該第一畫素之一第一劣化電流曲線及相鄰於該第一畫素之一第二畫素之一第二劣化電流曲線; 判斷該第一劣化電流曲線之一第一節點是否超過一第一極限範圍; 若該第一節點超過該第一極限範圍,則判定該第一節點為一歧異點,並判斷該第二劣化電流曲線中與該第一節點對應至同一灰階之一第二節點是否超過一第二極限範圍; 若該第二節點未超過該第二極限範圍,則根據該第二劣化電流曲線之該第二節點以替換該第一劣化電流曲線之該第一節點,以產生一第三劣化電流曲線; 輸入一原始灰階至該初始電流曲線,以計算一目標電流; 根據該目標電流映射至該第三劣化電流曲線,以獲得一補償灰階;以及 根據該補償灰階輸入一灰階補償電壓至該第一畫素以補償該第一畫素之一驅動電流。
- 如請求項1所述之驅動電流補償方法,其中根據該目標電流映射至該第三劣化電流曲線,以獲得該補償灰階之步驟包含: 判斷該目標電流是否能從該初始電流曲線映射至該第三劣化電流曲線;以及 若該目標電流能從該初始電流曲線映射至該第三劣化電流曲線,則獲得該補償灰階。
- 如請求項2所述之驅動電流補償方法,其中根據該目標電流映射至該第三劣化電流曲線,以獲得該補償灰階之步驟更包含: 若該目標電流未能從該初始電流曲線映射至該第三劣化電流曲線,則設定一最高灰階電壓作為該灰階補償電壓,其中該最高灰階電壓包含該面板輸出的一資料電壓中灰階第2 n-1階對應的一電壓值,其中n為正整數。
- 如請求項1所述之驅動電流補償方法,其中該第一劣化電流曲線包含複數個線段,其中若該第一節點超過該第一極限範圍,則判定該第一節點為該歧異點,並判斷該第二劣化電流曲線中與該第一節點對應至同一灰階之該第二節點是否超過該第二極限範圍之步驟包含: 若該第二節點超過該第二極限範圍,則判定該第二節點為該歧異點,並設定該第一節點及該第二節點為零,且設定該第一劣化電流曲線之該些線段中與該第一節點相連的兩線段為一停止補償區間,以產生該第三劣化電流曲線。
- 如請求項4所述之驅動電流補償方法,其中根據該目標電流映射至該第三劣化電流曲線,以獲得該補償灰階之步驟包含: 若該目標電流從該初始電流曲線映射至該第三劣化電流曲線之該停止補償區間時,則停止獲得該補償灰階,並採用該原始灰階之一電壓值以輸入至該第一畫素,藉以補償該第一畫素之該驅動電流;以及 若該目標電流從該初始電流曲線映射至該第三劣化電流曲線之該停止補償區間外時,則獲得該補償灰階,藉以補償該第一畫素之該驅動電流。
- 一種驅動電流補償方法,包含: 獲得一面板之一第一畫素之一初始電流曲線; 量測該第一畫素之一第一劣化電流曲線及相鄰於該第一畫素之一第二畫素之一第二劣化電流曲線; 判斷該第一劣化電流曲線之一第一節點及一第二節點之間的一第一斜率是否低於一第一預設斜率,其中該第一節點對應至一第一灰階,其中該第二節點對應至一第二灰階; 若該第一斜率低於該第一預設斜率,則判定該第一節點為一歧異點,並判斷該第二劣化電流曲線之一第三節點及一第四節點之間的一第二斜率是否低於一第二預設斜率,其中該第三節點對應至該第一灰階,其中該第四節點對應至該第二灰階; 若該第二斜率未低於該第二預設斜率,則根據該第二劣化電流曲線之該第三節點以替換該第一劣化電流曲線之該第一節點,以產生一第三劣化電流曲線; 輸入一原始灰階至該初始電流曲線,以計算一目標電流; 根據該目標電流映射至該第三劣化電流曲線,以獲得一補償灰階;以及 根據該補償灰階輸入一灰階補償電壓至該第一畫素以補償該第一畫素之一驅動電流。
- 如請求項6所述之驅動電流補償方法,其中根據該目標電流映射至該第三劣化電流曲線,以獲得該補償灰階之步驟包含: 判斷該目標電流是否能從該初始電流曲線映射至該第三劣化電流曲線;以及 若該目標電流能從該初始電流曲線映射至該第三劣化電流曲線,則獲得該補償灰階。
- 如請求項7所述之驅動電流補償方法,其中根據該目標電流映射至該第三劣化電流曲線,以獲得該補償灰階之步驟更包含: 若該目標電流未能從該初始電流曲線映射至該第三劣化電流曲線,則設定一最高灰階電壓作為該灰階補償電壓,其中該最高灰階電壓包含該面板輸出的一資料電壓中灰階第2 n-1階對應的一電壓值,其中n為正整數。
- 一種電流補償裝置,包含: 一面板,包含: 一第一畫素;以及 一第二畫素,其中該第一畫素及該第二畫素相鄰;以及 一時序控制器,耦接於該第一畫素及該第二畫素,並用以儲存該第一畫素之一初始電流曲線,其中該時序控制器用以量測該第一畫素之一第一劣化電流曲線及該第二畫素之一第二劣化電流曲線,其中該時序控制器用以判斷該第一劣化電流曲線之一第一節點是否超過一第一極限範圍,其中若該第一節點超過該第一極限範圍,則該時序控制器用以判定該第一節點為一歧異點,並判斷該第二劣化電流曲線中與該第一節點對應至同一灰階之一第二節點是否超過一第二極限範圍,其中若該第二節點未超過該第二極限範圍,則該時序控制器用以根據該第二劣化電流曲線之該第二節點以替換該第一劣化電流曲線之該第一節點,以產生一第三劣化電流曲線,其中該時序控制器用以輸入一原始灰階至該初始電流曲線,以計算一目標電流,其中該時序控制器用以根據目標電流映射至該第三劣化電流曲線,以獲得一補償灰階,其中該時序控制器用以根據該補償灰階輸入一灰階補償電壓至該第一畫素以補償該第一畫素之一驅動電流。
- 如請求項9所述之電流補償裝置,其中該第一劣化電流曲線包含複數個線段,其中若該第二節點超過該第二極限範圍,則該時序控制器用以判定該第二節點為該歧異點,並設定該第一節點及該第二節點為零,且設定該第一劣化電流曲線中與該第一節點相連的兩區間線段為一停止補償區間,以產生該第三劣化電流曲線,其中若該目標電流從該初始電流曲線映射至該第三劣化電流曲線之該停止補償區間時,則該時序控制器用以停止獲得該補償灰階,並採用該原始灰階之一電壓值以輸入至該第一畫素,藉以補償該第一畫素之該驅動電流,其中若該目標電流從該初始電流曲線映射至該第三劣化電流曲線之該停止補償區間外時,則該時序控制器用以獲得該補償灰階,藉以根據該補償灰階以補償該第一畫素之該驅動電流。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW112113478A TWI864671B (zh) | 2023-04-11 | 2023-04-11 | 驅動電流補償方法及電流補償裝置 |
| CN202311171005.6A CN118116302A (zh) | 2023-04-11 | 2023-09-12 | 驱动电流补偿方法及电流补偿装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW112113478A TWI864671B (zh) | 2023-04-11 | 2023-04-11 | 驅動電流補償方法及電流補償裝置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202443533A TW202443533A (zh) | 2024-11-01 |
| TWI864671B true TWI864671B (zh) | 2024-12-01 |
Family
ID=91212999
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW112113478A TWI864671B (zh) | 2023-04-11 | 2023-04-11 | 驅動電流補償方法及電流補償裝置 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN118116302A (zh) |
| TW (1) | TWI864671B (zh) |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201811017A (zh) * | 2016-05-31 | 2018-03-16 | 樂金顯示科技股份有限公司 | 一種顯示裝置以及用於顯示裝置之畫素補償模組及畫素補償方法 |
| CN113658565A (zh) * | 2021-08-30 | 2021-11-16 | 深圳市华星光电半导体显示技术有限公司 | 显示面板和电子设备 |
-
2023
- 2023-04-11 TW TW112113478A patent/TWI864671B/zh active
- 2023-09-12 CN CN202311171005.6A patent/CN118116302A/zh active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201811017A (zh) * | 2016-05-31 | 2018-03-16 | 樂金顯示科技股份有限公司 | 一種顯示裝置以及用於顯示裝置之畫素補償模組及畫素補償方法 |
| CN113658565A (zh) * | 2021-08-30 | 2021-11-16 | 深圳市华星光电半导体显示技术有限公司 | 显示面板和电子设备 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202443533A (zh) | 2024-11-01 |
| CN118116302A (zh) | 2024-05-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN103035196B (zh) | 有机发光显示设备 | |
| CN101685595B (zh) | 伽玛修正系统和方法 | |
| KR102071631B1 (ko) | 표시 장치 및 감마 편차 보정 방법 | |
| CN109949769A (zh) | 能够灰度扩展的显示装置 | |
| CN114664267B (zh) | 一种电压补偿方法、装置及显示器件 | |
| KR20060123951A (ko) | 계조 값 보정방법, 보정 회로, 및 이를 구비하는디스플레이 장치 | |
| CN102402956B (zh) | 驱动液晶显示器之动态极性控制方法及极性控制电路 | |
| CN114913816B (zh) | 像素电路、显示面板及显示装置 | |
| CN114758607A (zh) | 伽马电压生成电路和包括其的显示装置 | |
| CN114093304A (zh) | 亮度补偿装置、显示系统和补偿显示面板的亮度的方法 | |
| CN106910471B (zh) | 数据驱动器及其数据电压设置方法 | |
| CN105405415A (zh) | 补偿像素电压减损的显示装置及其显示方法 | |
| TWI864671B (zh) | 驅動電流補償方法及電流補償裝置 | |
| KR100814182B1 (ko) | D/a 변환 회로, 유기 el 구동 회로 및 유기 el 표시장치 | |
| CN110070826A (zh) | 像素电路 | |
| CN101231399B (zh) | 液晶过激驱动精确度调整方法与装置 | |
| CN116072051A (zh) | 显示装置 | |
| US12451047B2 (en) | Display device and method of driving the same | |
| US11030928B2 (en) | Apparatus and method for sensing display panel | |
| CN113785345B (zh) | 显示装置及其驱动方法 | |
| KR20230050546A (ko) | 표시 장치 및 이의 구동 방법 | |
| US10210783B2 (en) | Apparatus and method for sensing display panel | |
| CN111443754B (zh) | 伽马电压输出电路及模块、校准方法及装置、显示装置 | |
| WO2020107525A1 (zh) | 显示面板的电压补偿方法 | |
| CN1979627A (zh) | 具有改善图像的液晶显示器及其图像信号的修正方法 |