TWI858881B - 測試器系統、測試受測裝置之方法、電子電路、自動化測試裝備系統及非暫時性電腦可讀媒體 - Google Patents
測試器系統、測試受測裝置之方法、電子電路、自動化測試裝備系統及非暫時性電腦可讀媒體 Download PDFInfo
- Publication number
- TWI858881B TWI858881B TW112131498A TW112131498A TWI858881B TW I858881 B TWI858881 B TW I858881B TW 112131498 A TW112131498 A TW 112131498A TW 112131498 A TW112131498 A TW 112131498A TW I858881 B TWI858881 B TW I858881B
- Authority
- TW
- Taiwan
- Prior art keywords
- duts
- test
- low
- low power
- performance processor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31917—Stimuli generation or application of test patterns to the device under test [DUT]
- G01R31/31924—Voltage or current aspects, e.g. driver, receiver
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31721—Power aspects, e.g. power supplies for test circuits, power saving during test
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318307—Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31907—Modular tester, e.g. controlling and coordinating instruments in a bus based architecture
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
一種測試器系統包括用於對複數個受測裝置(DUT)之測試進行協調及控制之一測試電腦系統,以及耦合至該測試電腦系統並由該測試電腦系統控制之一硬體介面模組,該硬體介面模組可操作以將測試輸入信號施加至該等複數個DUT,並且可操作以從該等複數個DUT接收測試輸出信號。該硬體介面模組包括用於儲存指令及資料之一記憶體、耦合至該記憶體之一高效能處理器,該高效能處理器可操作以高速進行測試功能來將測試信號施加至該等複數個DUT,該高效能處理器可操作以在來自該記憶體之指令及資料的控制下、及在來自該測試電腦系統之軟體命令的控制下進行該測試功能,其中進一步該高效能處理器天生不能夠進行低功率模式操作。該測試系統亦包括耦合至該高效能處理器並位於其外部之一低功率模組,該低功率模組能夠在至少一種低功率模式中運作,該高效能處理器用於引導該低功率模組將複數個DUT組配成進入至少一種低功率模式,並且進一步用於在低功率下使用命令及資料來測試該等複數個DUT。該測試系統更包括驅動器硬體,用於以低功率將命令及資料施加至被組配用於在該測試期間進行低功率操作之該等複數個DUT。
Description
本申請案訴求De La Puente等人於2022年9月15日提出申請之美國臨時性專利申請案63/407,074(代理人案號ATSY-0109-00.00US)之利益及優先權。本申請案訴求De La Puente等人於2023年1月23日提出申請之美國臨時性專利申請案63/440,597(代理人案號ATSY-0109-01.01US)之利益及優先權。本申請案係有關於美國專利申請案第13/773,569號,現為美國專利10,162,007,係於2013年2月21日提出申請。本申請案亦有關於美國專利申請案第15/914,553號,現為美國專利11,009,550,係於2018年3月7日提出申請。另外,本申請案係有關於美國專利申請案第15/982,910號,現為美國專利10,288,681,係於2018年5月17日提出申請。本申請案係進一步有關於美國專利申請案第17/135,731及17/135,790號,係於12/28/2020提出申請。所有此類申請案之全文特此係以參考方式併入本文。
本發明之實施例係有關於電子器件之製造及測試領域。更具體而言,本發明之實施例係有關於用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之系統及方法。
自動化測試裝備(ATE)可以是對半導體裝置或電子總成進行一測試之任何測試總成。ATE總成可用於執行快速進行測量並產生測試結果之自動化測試,可接著對該等測試結果進行分析。一ATE總成可包含一複合體自動化測試總成,該複合體自動化測試總成可包括一自訂、專屬電腦控制系統及許多不同測試儀器,該等測試儀器有自動測試電子部件及/或半導體晶圓測試之能力,諸如系統晶片(SOC)測試、積體電路測試、網路介面、及/或固態驅動機(SSD)。ATE系統減少在測試裝置上花費之時間量以確保裝置按設計作用,同時還當作一診斷工具,用以確定一給定裝置在送達消費者之前,裡面是否存在故障組件。
受測裝置(DUT)之測試大致包含發送一系列測試型樣或「向量」以激勵一裝置,以及收集該裝置之回應。對於複合體總成,例如網路介面、通用串列匯流排(USB)配接器及/或SSD,此類測試型樣可採用高階指令之形式,例如「讀取」或「寫入」、扇區位址、以及「資料」。在習知技術下,用於測試裝置之型樣及工作負載已經使用一演算法型樣產生器(APG)及一硬體加速器在硬體中產生。舉例而言,一硬體式APG將產生一資料型樣、將一指令發送至例如SSD以將資料寫入一特定位址或位址範圍、以及讀回資料。APG通常會收集異動之效能資料,並且將寫入之資料與接收到之資料作比較以檢測錯誤。這使得測試系統能夠以DUT之最大速度產生資料,其中測試器不會成為瓶頸。
另外,在習知技術下,許多DUT在一標準「週邊」介面上運作,例如序列附接SCSI(SAS)、序列AT附接(SATA)、串列週邊介面(SPI)、內部整合電路(12C)、通用串列匯流排(USB)、及類似者。此類介面通常需要來自一更通用「主要」或「處理器」匯流排,例如快速週邊組件互連(PCIe),之轉換電子器件。
這些設計通常會在一現場可規劃閘陣列(FPGA)中實施,以實現更快之上市時間及設計靈活性。
隨著效能不斷提高,越來越多電腦週邊裝置正在捨棄特殊化匯流
排介面,並且正在採用「主要」匯流排介面,例如PCIe。舉例而言,高效能SSD正在從序列AT附接(SATA)介面移轉至「M.2」PCIe介面。習知技術測試器中使用之FPGA無法跟上測試此類新興裝置所需增加之資料率,並且FPGA在實施主匯流排協定,例如PCIe「第5代」及/或PCIe CXL,方面係進一步面臨挑戰。
較新之ATE系統可運用(諸)高效能處理器代替上述FPGA以產生型樣、指令、及/或工作負載來測試DUT。此類高效能處理器可俗稱或稱為「伺服器」、「工作站」、「高核心數(HCC)」、及/或「企業」處理器。此一處理器之一項實例係Intel® Xeon®「Sapphire Rapids」處理器系列。一般需要此類高效能處理器才能實現測試多個、高層次受測裝置(DUT)所需之資料產生及資料轉移率。不幸的是,此類高效能處理器一般對於「主」匯流排介面,例如PCIe,用之低功率模式缺乏支援。舉例而言,高效能處理器用之目標系統係針對效能進行最佳化,並且一般不實施低功率模式。然而,對於實施低功率模式之DUT,此類低功率模式之測試非常重要。
因此,需要測試器中用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之系統及方法。另外還需要用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之測試器系統及測試方法,其能夠測試實施低功率模式之裝置。更需要用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之系統及方法,其與測試電子裝置之現有系統及方法相容且互補。
根據本發明之一實施例,一種測試器系統包括用於對複數個受測裝置(DUT)之測試進行協調及控制之一測試電腦系統,以及耦合至該測試電腦系統並由該測試電腦系統控制之一硬體介面模組,該硬體介面模組可操作以將測試輸入信號施加至該等複數個DUT,並且可操作以從該等複數個DUT接收測試輸出信號。該硬體介面模組包括用於儲存指令及資料之一記憶體、耦合至該記
憶體之一高效能處理器,該高效能處理器可操作以高速進行測試功能來將測試信號施加至該等複數個DUT,該高效能處理器可操作以在來自該記憶體之指令及資料的控制下、及在來自該測試電腦系統之軟體命令的控制下進行該測試功能,其中進一步該高效能處理器天生不能夠進行低功率模式操作。該測試系統亦包括耦合至該高效能處理器並位於其外部之一低功率模組,該低功率模組能夠在至少一種低功率模式中運作,該高效能處理器用於引導該低功率模組將複數個DUT組配成進入至少一種低功率模式,並且進一步用於在低功率下使用命令及資料來測試該等複數個DUT。該測試系統更包括驅動器硬體,用於以低功率將命令及資料施加至被組配用於在該測試期間進行低功率操作之該等複數個DUT。
實施例包括以上內容並且更包括其中該高效能處理器係一高核心數(HCC)處理器。
實施例包括以上內容並且更包括其中該HCC處理器包含16至32個核心。
實施例包括以上內容,並且更包括其中該HCC處理器包含N個核心,以及其中N可基於一規定測試效能調整大小。
實施例包括以上內容,並且更包括其中儲存在該記憶體中之該等指令可藉由該電腦系統規劃,以及其中進一步該等指令控制該高效能處理器之操作。
根據本發明之一方法實施例,一種在處於低功率模式時測試複數個受測裝置(DUT)之方法包括使用一電腦系統來協調及控制該等複數個受測裝置(DUT)之測試,以及組配該等複數個DUT進入低功率模式,將低功率測試信號施加至該等複數個DUT並且從該等複數個DUT接收低功率輸出測試信號。該組配、該施加及該接收係藉由一硬體介面模組來進行,並且更包括使用與該電腦
系統通訊之一高效能處理器來自動產生用於測試該等複數個DUT之測試向量,其中該等測試向量係在該電腦系統之控制下產生,並且其中進一步該高效能處理器天生不能夠進行低功率模式操作;以及使用位於該高效能處理器外部並且在該高效能處理器與該等複數個DUT之間耦合之一低功率模組,用以將該等複數個DUT組配成處於低功率模式,用以向該等複數個DUT提供該等低功率測試信號,並且用以從該等複數個DUT接收該等低功率輸出測試信號以供在該低功率模式中對其進行測試。
實施例包括以上內容並且更包括其中該高效能處理器係一高核心數(HCC)處理器。
實施例包括以上內容並且更包括其中該HCC處理器包含16至32個核心。
實施例包括以上內容,並且更包括其中該HCC處理器包含N個核心,以及其中N可基於一規定測試效能調整大小。
實施例包括以上內容並且更包括其中該等複數個DUT係ASIC裝置。
實施例包括以上內容並且更包括其中該等複數個DUT係記憶體裝置。
100:測試系統
110:測試控制器
120,510:低功率模式控制邏輯
122,124:信號
126:閘
130:CPU
135,145,165:PCIe匯流排
140,160:重計時器
150A,150N,170A,170N:DUT
599:電路系統
610,620,630,640:步驟
700:電子系統
705:中央處理器複合體
710:非依電性記憶體
715:依電性記憶體
720:可變更、非依電性記憶體
725:顯示單元
730:輸入裝置
735:擴充介面
740:通訊埠
750:匯流排
760:網路介面
附圖係予以併入並形成本說明書之一部分,繪示本發明之實施例,並且連同本說明,用於解釋本發明之原理。除非另有註記,圖式可不按照比例繪示。
圖1根據本發明之實施例,為不具低功率模式之高效能處理器例示用於低功率環境之一例示性系統的一例示性方塊圖。
圖2根據本發明實施例,例示用於一測試系統之例示性L1.1及L2.2
啟用條件。
圖3根據本發明之實施例,例示用於L1.1退出之例示性時序。
圖4根據本發明之實施例,例示時脈信號REFCLK進入及離開L1子狀態之例示性控制。
圖5根據本發明之實施例,例示一例示性低功率模式控制邏輯。
圖6根據本發明之實施例,例示對處於低功率模式時之複數個受測裝置(DUT)進行測試之一例示性方法。
圖7例示一例示性電子系統的一方塊圖,其當作一平台用於實施及/或當作一控制系統用於實施本發明之實施例。
現將詳細參照本發明之各項實施例,附圖中繪示其實例。儘管本發明將搭配這些實施例作說明,據瞭解,該等實施例並非意欲限制本發明對這些實施例之揭示。反之,本發明係意欲涵蓋可在由隨附申請專利範圍所定義之本發明之精神及範疇內包括之替代例、修改及均等例。再者,在本發明之以下詳細說明中,許多特定細節係為了透徹理解本發明而提出。然而,所屬技術領域中具有通常知識者將會認知,本發明無需這些特定細節也可實踐。在其他例子中,為了避免非必要地混淆本發明之態樣,並未詳細說明眾所周知之方法、程序、組件、以及電路。
以下詳細說明(例如:方法600)有些部分係依據程序、步驟、邏輯區塊、處理、以及可在電腦記憶體上進行之資料位元上之操作之其他符號表示型態來呈現。這些說明與表示型態係資料處理領域中具有通常知識者用來最有效傳達其工作內容予所屬技術領域中具有通常知識者的手段。一程序、電腦執行步驟、邏輯區塊、過程等在這裡、並且大致係視為導致一所欲結果之步驟或指令之一自相一致性序列。該等步驟係那些需要對物理量進行實體操縱之步
驟。這些量採取的形式通常,但非必要,係能夠在一電腦系統中被儲存、轉移、組合、比較、以及按其他方式操縱之電氣或磁性信號。將這些信號稱為位元、值、元件、符號、字元、用語、數字、資料、或類似者,有時原則上是為了常見用法,這是可以便利證實的。
然而,應記住的是,這些與類似用語全都與適當物理量相關聯,而且只是套用到這些量之便利標示。除非具體敍述,否則如以下論述顯而易見,據了解,在本發明全文中,利用諸如「施加」或「控制」或「產生」或「測試」或「加熱」或「帶來」或「擷取」或「儲存」或「讀取」或「分析」或「解析」或「接受」或「選擇」或「確定」或「顯示」或「呈現」或「運算」或「發送」或「接收」或「降低」或「檢測」或「設定」或「存取」或「置放」或「形成」或「裝配」或「移除」或「中止」或「停止」或「塗布」或「處理」或「進行」或「調整」或「建立」或「執行」或「繼續」或「標引」或「平移」或「計算」或「測量」或「蒐集」或「運行」等用語或類似用語的論述意指為一電腦系統、或類似電子運算裝置之動作與過程、或處於其控制下,其操縱並且將此電腦系統之暫存器與記憶體內表示為物理(電子)量的資料轉換成該等電腦系統記憶體或暫存器或其他此類資訊儲存器、傳輸或顯示裝置內以類似方式表示為物理量的其他資料。
「非暫時性電腦可讀媒體」之意義應該視為僅排除那些被發現落在可專利標的內容範疇外之暫時性電腦可讀媒體,其依據為35 U.S.C.§101 in In re Nuijten,500 F.3d 1346,1356-57(Fed.Cir.2007)。此用語之使用據瞭解是要僅將傳播暫時性信號本身從申請專利範圍移除,並且不放棄對所有標準電腦可讀媒體之權利,其並非只是傳播暫時性信號本身而已。
在以下說明中,根據本發明之實施例之各種元件及/或特徵係單獨呈現,以便更加例示此類特徵,並且不會不必要地模糊本發明之諸態樣。然而,
據了解,舉例如關於一第一圖式所揭示之此類特徵可採用各種組合與其他圖式中所揭示之其他特徵組合。所有此類實施例都在預期中及列入考量,並且可代表根據本發明之實施例。
根據本發明之例示性實施例在本文中大致係呈現為與一快速週邊組件互連(PCIe)電腦擴充匯流排標準有關。據了解,根據本發明之實施例不受限於所示PCIe實施例。反而,根據本發明之實施例非常適用於與多種其他眾所周知之電腦擴充匯流排配合使用,舉例而言,包括運算快速鏈路(CXL)、InfiniBand、RapidIO、HyperTransport、Intel快速路徑互連、VMEbus(ANSI/IEEE 1014-1987)、及/或行動產業處理器介面(MIPI),並且此類實施例係視為在本發明之範疇內。
用於不具低功率模式之高效能處理器之低功率環境
圖1根據本發明之實施例,為不具低功率模式之高效能處理器例示用於低功率環境之一例示性系統100的一例示性方塊圖。測試系統100包含一測試控制器110,其舉例而言,可以是經特殊規劃以供測試應用之一通用電腦系統。測試系統100亦包含一CPU 130。在一些實施例中,CPU 130可包含匯流排,例如PCIe,支援組件,其包括附加積體電路裝置。CPU 130可俗稱或稱為「伺服器」、「工作站」、「高核心數(HCC)」、及/或「企業」處理器。此一處理器之一項實例係Intel® Xeon®「Sapphire Rapids」處理器系列。在一些實施例中,CPU 130可包含16至32個核心。在一些實施例中,CPU 130可包含多於32個核心。舉例而言,目前有包含56個核心之處理器可用。在一些實施例中,CPU 130中之核心數可基於一規定測試效能來調整大小、或選擇。
CPU 130係耦合至記憶體132。在一些實施例中,記憶體132可包含高頻寬記憶體(HBM)。記憶體132可採用任何眾所周知之方式耦合至CPU 130。舉例而言,記憶體132可直接耦合至CPU 130,記憶體132可經由一「晶片
組」耦合至CPU 130,及/或記憶體132可經由匯流排135耦合至CPU 130。
CPU 130在功能上耦合至PCIe匯流排135。在一些實施例中,CPU 130、或其他相關聯匯流排控制組件可產生一信號REFCLK。在一些實施例中,REFCLK可由其他來源提供,例如一時脈模組,如對於各種PCIe實施例已知者。
PCIe標準規定,在傳送及接收裝置兩者處,100MHz時脈(REFCLK)對於第1、2、3及4代有至少±300ppm之頻率穩定性,對於第5代有至少±100ppm之頻率穩定性。如下文將進一步論述者,REFCLK在PCIe低功率模式中扮演一重要角色。
CPU 130係經由PCIe匯流排135耦合至複數個重計時器,例如重計時器140、160。所示重計時器之數量屬於例示性。一般而言,PCIe重計時器係主動參與PCIe協定以在一根複合體,例如PCIe匯流排135,與一端點,例如PCIe匯流排145,之間促進通訊之信號調節裝置。藉由在一系統中提供改良型信號完整性,重計時器增加最大可允許PCIe走線長度,並且為系統設計提供更大靈活性。例示性重計時器可包括PT5161L PCI Express® Retimer,其可從美國加利福尼亞州聖塔克拉拉之Astera Labs購得。
重計時器140產生PCIe匯流排145,其在功能上鏡射PCIe匯流排135。舉例而言,耦合至PCIe匯流排145之裝置係在功能上耦合至PCIe匯流排135上之裝置,例如CPU 130。類似的是,重計時器160產生PCIe匯流排165,其在功能上鏡射PCIe匯流排135。
複數個受測裝置(DUT),例如DUT 150A至DUT 150N,係耦合至PCIe匯流排145。類似的是,一受測裝置(DUT),例如DUT 150A至DUT 150N,係耦合至PCIe匯流排165。在一些實施例中,八個DUT可耦合至一單一CPU,例如CPU 130。在一些實施例中,附加CPU可採用與圖1所示類似之方式耦合至附加重計時器及附加DUT。舉例而言,在一雙CPU實施例中,可有四個重計時器,
例如各CPU兩個,以及16個DUT,例如各CPU八個。
CPU 130舉例而言,係經由軟體被組配用以測試一受測裝置,例如DUT 150A,之電氣及功能效能與特性。舉例而言,CPU產生要發送至一DUT之資料及命令,並且從該DUT接收結果。
在一例示性固態驅動機(SSD)DUT實施例中,CPU 130可經由PCIe匯流排135向一SSD DUT發出一「寫入」命令。CPU 130可向SSD發送、或寫入大量資料以藉由SSD儲存。在一些實施例中,CPU 130可經由一演算法、或在CPU 130上運作之演算法型樣產生器(APG)軟體產生資料。在一些實施例中,CPU 130可從耦合至CPU 130之一電腦可讀媒體,例如DRAM,存取資料。CPU 130通常會向SSD發出一「讀取」命令以讀回先前寫入之資料。在一些實施例中,CPU 130可例如經由直接記憶體存取(DMA),向/從一DUT致使資料直接發送/接收自/至一記憶體。CPU 130可將發送至SSD之資料與從SSD接收之資料作比較,以確認SSD之正確操作及/或確定SSD之錯誤操作。
在一些實施例中,測試系統100亦可對複數個DUT進行電氣、功率、及/或環境測試。此類測試在MPT3000ARC測試系統中屬於已知,其可從美國加利福尼亞州聖荷西之Advantest America,Inc.購得。
測試系統100非常適用於測試調適成在主匯流排,例如一PCIe匯流排,上運作之任何裝置。此類例示性裝置舉例而言,可包括SSD、DRAM模組、連至例如光學驅動機及磁性硬碟機(HDD)等旋轉媒體之介面、RAID(獨立磁碟容錯陣列)控制器、包括例如WIFI之LAN、廣域網路(WAN)、及/或光纖互連在內之網路介面卡(NIC)、圖形卡、音效卡、數據機、掃描器、視訊擷取卡、USB介面、保全數位(SD)卡介面、TV調諧器卡、及類似者。
第5代PCIe已就其功率控制機制實施所謂的「L1子狀態」。PCIe接腳「CLKREQ#」新增一新功能以提供一信令協定。這允許PCIe收發器關閉其
高速電路,並且依賴新信令以將其再次喚醒。定義了兩個新子狀態:L1.1及L1.2,其提供自有功率與退出潛時取捨選擇之對照關係。L1.1子狀態之恢復時間等級約為20微秒(比L1狀態允許之時間長5至10倍),而L1.2子狀態之目標時間等級約為100微秒(最大比L1允許之時間長50倍)。L1.1及L1.2兩者都許可PCIe收發器連同其接收器及傳送器關閉其鎖相迴路(PLL),而L1.2則允許關閉共模保持器電路。
為了實施L1.1及/或L1.2低功率狀態,「上游」及「下游」埠口兩者都可監測CLKREQ#信號之邏輯狀態。據了解,CPU 130不支援L1低功率子狀態(L1.1、L1.2)。CPU 130未例示為存取CLKREQ#信號/接腳。因此,CPU 130天生無法支援L1.1及/或L1.2低功率模式。然而,多種電腦週邊裝置希望利用L1低功率子狀態。舉例而言,此類裝置旨在用於功率消耗具有重要性之系統中,例如用在膝上型電腦系統中。為了測試這些模式,測試系統100包含低功率模式控制邏輯120。
在一些實施例中,低功率模式控制邏輯120與CPU 130分開存在,並且可由測試控制器110控制。低功率模式控制邏輯120之作用係回應於CLKREQ#信號而控制參考時脈REFCLK。低功率模式控制邏輯120包含儲存位置,例如暫存器位元,用以指出L1子狀態是否啟用。這些暫存器係進一步在下文參照圖5作說明。如果L1.1狀態啟用並且L1.2狀態未啟用,則低功率模式控制邏輯120將藉由停用REFCLK之使用以及藉由停用電氣閒置檢測電路來回應於CLKREQ#信號之解除宣告。PCIe匯流排上之任何裝置,例如重計時器140及/或DUT 150A,均可藉由解除宣告CLKREQ#來請求一L1子狀態低功率模式。在一些實施例中,測試控制器110可藉由解除宣告CLKREQ#來命令低功率模式控制邏輯120進入L1子狀態低功率模式。回應於CLKREQ#之解除宣告,低功率模式控制邏輯120將解除宣告信號122及124 REFCLK啟用,這將關閉閘126,並且不允許REFCLK信號傳播至例如重計時器140及/或受測裝置150A等裝置。在一些
實施例中,閘126可以是一三態緩衝區。
如果設定L1.2啟用位元,則回應於CLKREQ#信號之解除宣告而進入L1.2子狀態。
測試系統100可進行與一DUT進入及退出一低功率模式有關之各種測試及/或測量。舉例而言,測試系統100可在一DUT處於低功率模式時測量功率消耗。測試系統100亦可為一DUT測量潛時以退出(諸)低功率模式,直到該DUT部分及/或完全起作用為止。據了解,CPU 130在測試複數個DUT時可不實施及/或執行各種低功率模式。舉例而言,當一DUT處於低功率模式時,CPU 130可需要執行指令及/或進行其他操作。
在習知技術下,DUT係耦合至一硬體匯流排配接器插座,其將一主電腦擴充匯流排,例如PCIe,轉換成一更特殊化之週邊匯流排,例如通用串列匯流排(USB)、序列附接SCSI(SAS)、及/或序列AT附接(SATA)等,如藉由DUT使用者。根據本發明之實施例,一DUT係耦合至一主電腦擴充匯流排,例如PCIe。
圖2根據本發明實施例,例示用於測試系統100之例示性L1.1及L2.2啟用條件。如藉由PCIe標準所設想,L1.1及L1.2啟用位元未含在CPU 130內。反而,根據本發明之實施例,這些位元係含在低功率模式控制邏輯120內。
當L1 PM子狀態係L1.0並且LTSSM(鏈路訓|練狀態機)透過PCI-PM相容電力管理進入L1時,Link係視為處於PCI-PM(PCI匯流排電力管理介面規範)L1.0。當L1 PM子狀態處於L1.0並且LTSSM透過ASPM進入L1時,Link係視為處於ASPM(作動狀態電力管理)狀態L1.0。
以下規則定義如何進入L1.1及L1.2子狀態:
.上游及下游兩埠口都可監測CLKREQ#信號之邏輯狀態。
.當處於PCI-PM L1.0並且PCI-PM L1.2 Enable位元係Set時,可在CLKREQ#解除宣告時進入L1.2子狀態。
.當處於PCI-PM L1.0並且PCI-PM L1.1 Enable位元係Set時,可在CLKREQ#解除宣告並且PCI-PM L1.2 Enable位元係Clear時進入L1.1子狀態。
.當處於ASPM L1.0並且ASPM L1.2啟用位元係Set時,可在CLKREQ#解除宣告並且以下條件全都成立時進入L1.2子狀態:
○藉由此Port最後發送或接收之已回報窺探LTR值大於或等於藉由LTR_L1.2_THRESHOLD Value及Scale欄位設定之值,或者沒有窺探服務潛時要求。
○藉由此Port值最後發送或接收之已回報非窺探LTR值大於或等於藉由LTR_L1.2_THRESHOLD Value及Scale欄位設定之值,或者沒有非窺探服務潛時要求。
.當處於ASPM L1.0並且ASPM L1.1 Enable位元係Set時,可在CLKREC#解除宣告並且不滿足進入L1.2子狀態之條件時進入L1.1子狀態。
當滿足L1.2之進入條件時,適用以下規則:
.上游及下游兩埠口都可監測CLKREQ#輸入信號之邏輯狀態。
.一上游埠口可不解除宣告CLKREQ#,直到Link已進入L1.0為止。
.許可任一埠口宣告CLKREQ#以防止Link進入L1.2。
.意欲阻絕進入L1.2之下游埠口可在Link進入L1之前宣告CLKREQ#。
.當CLKREQ#解除宣告時,埠口進入L1.2之L1.2.Entry子狀態。
圖3根據本發明之實施例,例示用於L1.1退出之例示性時序。如果上游或下游埠口需要發起從L1.1之退出,則其可宣告CLKREQ#,直到Link退出Recovery為止。上游埠口可在進入Recovery時宣告CLKREQ#,並且可繼續宣告CLKREQ#,直到下一次進入g、或允許CLKREQ#解除宣告之其他狀態為止。
.如果宣告CLKREQ#,則下一個狀態係L1.0(L1)。
○REFCLK最終將如PCI Express Mini CEM規範中之定義開啟,這可根
據上游埠口通告之LTR予以延遲。
圖4根據本發明之實施例,例示時脈信號REFCLK進入及離開L1子狀態之例示性控制。每當上游鏈路進入L1鏈路狀態時,便應允許藉由解除宣告CLKREQ#來關閉其參考時脈。若要退出,裝置可宣告CLKREQ#以重新啟用REFCLK。
圖5根據本發明之實施例,例示一例示性低功率模式控制邏輯510。在一些實施例中,低功率模式控制邏輯510可等效於低功率模式控制邏輯(圖1)。圖5亦在一些實施例中例示位於低功率模式控制邏輯510外面之附加電路系統599。
低功率模式控制邏輯510允許來自一DUT,舉例如圖1中所述之DUT 150A,之CLKREQ啟用/停用時脈信號REFCLK。低功率模式控制邏輯510亦啟用CLKREQ_OEN以迫使一DUT進入低功率狀態。
圖6根據本發明之實施例,例示對處於低功率模式時之複數個受測裝置(DUT)進行測試之一例示性方法600。在610中,該等複數個受測裝置(DUT)之測試係使用一電腦系統來協調及控制。
在620中,組配該等複數個DUT進入低功率模式,以及向該等複數個DUT施加低功率測試信號並從該等複數個DUT接收低功率輸出測試信號。該配置、該施加及該接收係藉由一硬體介面模組來進行。
在630中,與該電腦系統通訊之一高效能處理器自動產生用於測試該等複數個DUT之測試向量。該等測試向量係在來自該電腦系統之控制下產生,並且其中進一步該高效能處理器天生不能夠進行低功率模式操作。
在640中,該等複數個DUT係使用位於該高效能處理器外部、以及在該高效能處理器與該等複數個DUT之間耦合之一低功率模組來組配成處於低功率模式。該低功率模組向該等複數個DUT提供該等低功率測試信號,並且從
該等複數個DUT接收該等低功率輸出測試信號以供在該低功率模式中對其進行測試。
圖7例示一例示性電子系統700的一方塊圖,其當作一平台用於實施本發明之實施例,及/或當作一控制系統,例如系統控制器110及/或CPU 130,如圖1中所述,用於本發明之實施例。在一些實施例中,電子系統700可以是一「伺服器」電腦系統。電子系統700包括用於傳遞資訊之一位址/資料匯流排750、在功能上與匯流排耦合以供處理資訊及指令之一中央處理器複合體705。匯流排750舉例而言,可包括一快速週邊組件互連(PCIe)電腦擴充匯流排、工業標準架構(ISA)、擴充型ISA(EISA)、微通道、多匯流排、IEEE 796、IEEE 1196、IEEE 1496、PCI、電腦自動化測量與控制(CAMAC)、MBus、Runway匯流排、運算快速鏈路(CXL)、及類似者。
在一些實施例中,中央處理器複合體705可包含一單一處理器或多個處理器,例如一多核心處理器或多個單獨處理器。中央處理器複合體705可採用任何組合包含各種類型之眾所周知之處理器,舉例而言,包括數位信號處理器(DSP)、圖形處理器(GPU)、複雜指令集(CISC)處理器、精簡指令集(RISC)處理器、及/或超長字元指令集(VLIW)處理器。在一些實施例中,例示性中央處理器複合體705可包含一有限狀態機,例如在一或多個現場可規劃閘陣列(FPGA)中實現者,其可搭配其他類型之處理器運作及/或予以替換以控制根據本發明之實施例。
電子系統700亦可包括與匯流排750耦合之一依電性記憶體715(例如:隨機存取記憶體RAM)以供儲存用於中央處理器複合體705之資訊及指令,以及與匯流排750耦合之一非依電性記憶體710(例如:唯讀記憶體ROM)以供儲存用於中央處理器複合體705之靜態資訊及指令。電子系統700亦可任選地包括一可變更、非依電性記憶體720(例如:NOR快閃)以供儲存用於中央處理器複合體705之資訊及指令,其可在製造系統700之後更新。在一些實施例中,可僅呈
現ROM 710或快閃720中之一者。
圖7之電子系統700中亦包括一任選輸入裝置730。裝置730可將資訊及命令選擇傳遞至中央處理器複合體705。輸入裝置730可以是向電子系統700傳遞資訊及/或命令用之任何適合的裝置。舉例而言,輸入裝置730可採用一鍵盤、諸按鈕、一搖桿、一軌跡球、例如一麥克風之一音訊換能器、一觸敏數化器面板、眼球掃描器、及類似者之形式。
電子系統700可包含一顯示單元725。顯示單元725可包含一液晶顯示(LCD)裝置、陰極射線管(CRT)、場發射裝置(FED,亦稱為平板CRT)、發光二極體(LED)、電漿顯示裝置、電致發光顯示器、電子紙、電子墨水(e-ink)或適合建立使用者可辨識之圖形影像及/或文數字元用之其他顯示裝置。在一些實施例中,顯示單元725可具有一相關聯照明裝置。
電子系統700亦任選地包括與匯流排750耦合之一擴充介面735。擴充介面735可實施許多眾所周知之標準擴充介面,包括但不限於保全數位卡介面、通用串列匯流排(USB)介面、精簡快閃、個人電腦(PC)卡介面、CardBus、週邊組件互連(PCI)介面、快速週邊組件互連(PCI Express)、迷你PCI介面、IEEE 1394、小型電腦系統介面(SCSI)、個人電腦記憶卡國際協會(PCMCIA)介面、工業標準架構(ISA)介面、RS-232介面、及/或類似者。在本發明之一些實施例中,擴充介面735可包含與匯流排750之信號實質相符之信號。
多種眾所周知之裝置可經由匯流排750及/或擴充介面735附接至電子系統700。此類裝置之實例包括但不限於旋轉磁性記憶體裝置、快閃記憶體裝置、數位相機、無線通訊模組、數位音訊播放器、及全球定位系統(GPS)裝置。
系統700亦任選地包括一通訊埠740。通訊埠740可實施成擴充介面735之部分。當實施成一單獨介面時,通訊埠740通常可用於經由通訊導向資料轉移協定與其他裝置交換資訊。通訊埠之實例包括但不限於RS-232連接埠、通
用非同步接收器/傳送器(UART)、USB連接埠、紅外光收發器、乙太網路連接埠、IEEE 1394及同步連接埠。
系統700任選地包括一網路介面760,其可實施一有線或無線網路介面。在一些實施例中,電子系統700可包含附加軟體及/或硬體特徵(圖未示)。
系統700之各種模組可存取電腦可讀媒體,並且該用語已知或據瞭解包括卸除式媒體,例如保全數位(「SD」)卡、CD及/或DVD ROM、磁片及類似者,以及非卸除式或內部媒體,例如硬碟機、固態驅動機(SSD)、RAM、ROM、快閃、及類似者。
根據本發明之實施例提供用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之系統及方法。另外,根據本發明之實施例提供用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之系統及方法,其能夠測試實施低功率模式之裝置。再者,根據本發明之實施例提供用於對於低功率模式缺乏支援之高效能處理器的低功率環境用之系統及方法,其與測試電子裝置之現有系統及方法相容且互補。
雖然本發明已針對某一或某些例示性實施例示出及說明,所屬技術領域中具有通常知識者在閱讀並理解本說明書及附圖後仍將想到等效更改及修改。特別對於藉由上述組件(總成、裝置等)來進行之各種功能而言,用於說明此類組件之用語(包括對於一「手段」之參照)除非另有所指,係意欲對應於進行所述組件指定功能(例如功能等效)之任何組件,即使與進行本文中所示本發明之例示性實施例中之功能的所揭示結構在結構上不等效亦然。另外,儘管已僅就數項實施例其中一者揭示本發明之一特定特徵,由於對於任何給定或特定應用可能為所欲且有助益,此特徵仍可與其他實施例之一或多個特徵組合。
因此說明本發明之各項實施例。儘管本發明已經在特定實施例中作說明,應了解的是,本發明仍不應該詮釋為受此類實施例限制,而是根據下
面申請專利範圍來詮釋。
100:測試系統
110:測試控制器
120:低功率模式控制邏輯
122,124:信號
126:閘
130:CPU
135,145,165:PCIe匯流排
140,160:重計時器
150A,150N,170A,170N:DUT
Claims (20)
- 一種測試器系統,其包含:一測試電腦系統,其係用於協調及控制複數個受測裝置(DUT)之測試;以及一硬體介面模組,其係耦合至該測試電腦系統並由該測試電腦系統控制,該硬體介面模組可操作以將測試輸入信號施加至該等複數個DUT,並且可操作以從該等複數個DUT接收測試輸出信號,該硬體介面模組包含:一記憶體,其用於儲存指令及資料;一高效能處理器,其係耦合至該記憶體,該高效能處理器可操作以高速進行測試功能來將測試信號施加至該等複數個DUT,該高效能處理器可操作以在來自該記憶體之指令及資料的控制下、及在來自該測試電腦系統之軟體命令的控制下進行該測試功能,其中進一步該高效能處理器天生不能夠進行低功率模式操作;一低功率模組,其係耦合至該高效能處理器並位於其外部,該低功率模組能夠在至少一種低功率模式中運作,該高效能處理器用於引導該低功率模組將該等複數個DUT組配成進入至少一種低功率模式,並且進一步用於在低功率下使用命令及資料來測試該等複數個DUT;以及驅動器硬體,其用於以低功率將該等命令及資料施加至被組配用於在該測試的期間進行低功率操作之該等複數個DUT。
- 如請求項1之測試器系統,其中該高效能處理器係一高核心數(HCC)處理器。
- 如請求項2之測試器系統,其中該HCC處理器包含16至32個核心。
- 如請求項2之測試器系統,其中該HCC處理器包含N個核心,並且其中N可基於一規定測試效能調整大小。
- 如請求項1之測試器系統,其中儲存在該記憶體中之該等指令可由該電腦系統規劃,並且其中該等指令更控制該高效能處理器之操作。
- 一種測試複數個受測裝置(DUT)之方法,其係在低功率模式時測試,該方法包含:使用一電腦系統來協調及控制該等複數個受測裝置(DUT)之測試;以及組配該等複數個DUT進入低功率模式,向該等複數個DUT施加低功率測試信號並從該等複數個DUT接收低功率輸出測試信號,其中該配置、該施加及該接收係藉由一硬體介面模組來進行,並且更包含:使用與該電腦系統通訊之一高效能處理器來自動產生用於測試該等複數個DUT之測試向量,其中該等測試向量係在來自該電腦系統之控制下產生,並且其中進一步該高效能處理器天生不能夠進行低功率模式操作;以及使用位於該高效能處理器外部並且在該高效能處理器與該等複數個DUT之間耦合之一低功率模組,用以將該等複數個DUT組配成處於低功率模式,用以向該等複數個DUT提供該等低功率測試信號,並且用以從該等複數個DUT接收該等低功率輸出測試信號以供在該低功率模式中對其進行測試。
- 如請求項6之測試方法,其中該高效能處理器係一高核心數(HCC)處理器。
- 如請求項7之測試方法,其中該HCC處理器包含16至32個核心。
- 如請求項7之測試方法,其中該HCC處理器包含N個核心,並且其中N可基於一規定測試效能調整大小。
- 如請求項6之測試方法,其中該等複數個DUT係ASIC裝置。
- 如請求項6之測試方法,其中該等複數個DUT係記憶體裝置。
- 一種電子電路,其包含: 一暫存器,其包含複數個位元以指出對於複數種低功率模式之許可狀態;以及控制邏輯,其被組配用以回應於接收對於該等複數種低功率模式中之至少一者的請求、及對於該等複數種低功率模式中之至少一者的該許可狀態,閘控阻斷送至其他組件之一時脈信號。
- 如請求項12之電子電路,其被組配用以實施用於一系統之複數種低功率模式,其中該系統包含一主機處理器,該主機處理器未實施該等複數種低功率模式中之至少一者。
- 如請求項12之電子電路,其中用於一系統之該等複數種低功率模式包含一PCIe L1.1低功率子狀態。
- 如請求項14之電子電路,其中用於一系統之該等複數種低功率模式包含一PCIe L1.2低功率子狀態。
- 一種自動化測試裝備(ATE)系統,其包含:一測試電腦系統,其係用於協調及控制複數個受測裝置(DUT)之測試;一記憶體,其係耦合至該測試電腦系統用於儲存指令及資料;一高效能處理器,其係耦合至該記憶體,該高效能處理器可操作以基於儲存在該記憶體中之指令,高速進行測試功能來將測試信號施加至該等複數個DUT,其中該高效能處理器天生不能夠控制該等複數個DUT之所有低功率模式;以及一低功率模組,其係耦合至該高效能處理器並位於其外部,該低功率模組被組配用以控制該等複數個DUT進入該等複數個DUT之該等所有低功率模式。
- 如請求項16之ATE系統,其中該等複數個DUT係耦合至一PCIe匯流排。
- 如請求項17之ATE系統,其中該低功率模組被組配用以控制一PCIe L1.1低功率子狀態。
- 如請求項17之ATE系統,其中該低功率模組被組配用以控制一PCIe L1.2低功率子狀態。
- 一種非暫時性電腦可讀媒體,其上儲存有指令,該等指令回應於藉由一電子系統之執行,致使該電子系統進行操作以在處於低功率模式時測試複數個受測裝置(DUT),該等操作包含:使用一電腦系統來協調及控制該等複數個受測裝置(DUT)之測試;以及組配該等複數個DUT進入低功率模式,向該等複數個DUT施加低功率測試信號並從該等複數個DUT接收低功率輸出測試信號,其中該配置、該施加及該接收係藉由一硬體介面模組來進行,並且更包含:使用與該電腦系統通訊之一高效能處理器來自動產生用於測試該等複數個DUT之測試向量,其中該等測試向量係在來自該電腦系統之控制下產生,並且其中進一步該高效能處理器天生不能夠進行低功率模式操作;以及使用位於該高效能處理器外部並且在該高效能處理器與該等複數個DUT之間耦合之一低功率模組,用以將該等複數個DUT組配成處於低功率模式,用以向該等複數個DUT提供該等低功率測試信號,並且用以從該等複數個DUT接收該等低功率輸出測試信號以供在該低功率模式中對其進行測試。
Applications Claiming Priority (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202263407074P | 2022-09-15 | 2022-09-15 | |
| US63/407,074 | 2022-09-15 | ||
| US202363440597P | 2023-01-23 | 2023-01-23 | |
| US63/440,597 | 2023-01-23 | ||
| US18/229,965 US20240094287A1 (en) | 2022-09-15 | 2023-08-03 | Low power environment for high performance processor without low power mode |
| US18/229,965 | 2023-08-03 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202429111A TW202429111A (zh) | 2024-07-16 |
| TWI858881B true TWI858881B (zh) | 2024-10-11 |
Family
ID=90244629
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW112131498A TWI858881B (zh) | 2022-09-15 | 2023-08-22 | 測試器系統、測試受測裝置之方法、電子電路、自動化測試裝備系統及非暫時性電腦可讀媒體 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20240094287A1 (zh) |
| TW (1) | TWI858881B (zh) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201443462A (zh) * | 2012-12-28 | 2014-11-16 | Nvidia Corp | 核心的全域低功率擷取方法 |
| TW201629485A (zh) * | 2015-01-30 | 2016-08-16 | 惠普研發公司 | 微流體晶片上的信號傳輸頻寬分配 |
| US20170108546A1 (en) * | 2014-03-28 | 2017-04-20 | Hewlett Packard Enterprise Development Lp | Testing electronic devices |
| US20220178997A1 (en) * | 2020-12-04 | 2022-06-09 | Samsung Electronics Co., Ltd. | Test devices, test systems, and operating methods of test systems |
-
2023
- 2023-08-03 US US18/229,965 patent/US20240094287A1/en active Pending
- 2023-08-22 TW TW112131498A patent/TWI858881B/zh active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201443462A (zh) * | 2012-12-28 | 2014-11-16 | Nvidia Corp | 核心的全域低功率擷取方法 |
| US20170108546A1 (en) * | 2014-03-28 | 2017-04-20 | Hewlett Packard Enterprise Development Lp | Testing electronic devices |
| TW201629485A (zh) * | 2015-01-30 | 2016-08-16 | 惠普研發公司 | 微流體晶片上的信號傳輸頻寬分配 |
| US20220178997A1 (en) * | 2020-12-04 | 2022-06-09 | Samsung Electronics Co., Ltd. | Test devices, test systems, and operating methods of test systems |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202429111A (zh) | 2024-07-16 |
| US20240094287A1 (en) | 2024-03-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP3274836B1 (en) | System and method to enable closed chassis debug control interface using a usb type-c connector | |
| US11301406B2 (en) | Method, apparatus and system for role transfer functionality for a bus master | |
| TWI477783B (zh) | 用於晶片上系統的功率量測之方法與裝置 | |
| US11231937B2 (en) | Autonomous host detection for communication port management | |
| US7213172B2 (en) | Debugging power management | |
| US20110078350A1 (en) | Method for generating multiple serial bus chip selects using single chip select signal and modulation of clock signal frequency | |
| US20050015532A1 (en) | Integrated circuit capable of communicating using different communication protocols | |
| US9454213B2 (en) | Method, apparatus, system for lane staggering and determinism for serial high speed I/O lanes | |
| JPH08180013A (ja) | コンピュータシステム、pciバスクロック信号周波数における変化に応答してpciバス装置のコンフィギュレーションレジスタを再構成する方法、およびpciバス装置がpciバスと異なる動作速度を有することをオペレータに通知する方法 | |
| US20150067412A1 (en) | Providing Error Handling Support To Legacy Devices | |
| US11232060B2 (en) | Method, apparatus and system for power supply policy exchange on a bus | |
| CN107194257B (zh) | 一种基于国产tcm芯片的可信系统 | |
| KR20170078662A (ko) | 전자 시스템들에서의 멀티-인터페이싱된 디버깅을 위한 내장된 유니버셜 직렬 버스 (usb) 디버그 (eud) | |
| US11989563B2 (en) | Dynamic bios policy for hybrid graphics platforms | |
| TWI858881B (zh) | 測試器系統、測試受測裝置之方法、電子電路、自動化測試裝備系統及非暫時性電腦可讀媒體 | |
| TWI906652B (zh) | 用於測試器系統之處理器測試型樣產生及應用技術 | |
| US6950894B2 (en) | Techniques using integrated circuit chip capable of being coupled to storage system | |
| TWI879034B (zh) | 用以提高在自動測試設備系統中之流通量的記憶體佇列操作 | |
| TW202418082A (zh) | 用於測試器系統之處理器測試型樣產生及應用技術 | |
| KR20240037861A (ko) | 저전력 모드가 없는 고성능 프로세서를 위한 저전력 환경 | |
| CN117707863A (zh) | 不具有低功率模式的高性能处理器的低功率环境 | |
| US11880289B2 (en) | Auto-detection of interconnect hangs in integrated circuits | |
| KR20240037866A (ko) | 테스터 시스템을 위한 프로세서 테스트 패턴 생성 및 적용 기법 | |
| CN117707864A (zh) | 用于测试仪系统的处理器测试模式的生成和应用 | |
| KR20240037857A (ko) | Ate 시스템에서 처리량을 증가시키는 메모리 큐 동작 |