TWI857391B - 發光顯示裝置 - Google Patents
發光顯示裝置 Download PDFInfo
- Publication number
- TWI857391B TWI857391B TW111142828A TW111142828A TWI857391B TW I857391 B TWI857391 B TW I857391B TW 111142828 A TW111142828 A TW 111142828A TW 111142828 A TW111142828 A TW 111142828A TW I857391 B TWI857391 B TW I857391B
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- gate line
- line
- buffer
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0221—Addressing of scan or signal lines with use of split matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0275—Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
- G09G2330/045—Protection against panel overheating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
Abstract
一種發光顯示裝置包含閘極驅動器。閘極驅動器包含多個階級和連接到多個階級的多個閘極線。多個階級的每一個包含移位暫存器與連接到移位暫存器的兩個緩衝器,構成第n階級的兩個緩衝器中的第1-1緩衝器與構成第n階級的第一移位暫存器被設置在第n水平部分,並且兩個緩衝器中的第1-2緩衝器被設置在第n+2水平部分(其中n為奇數),並且第n水平部分係包括沿著4n-3閘極線與4n-2閘極線排列的多個像素的區域,第n+2水平部分係包括沿著4n+1閘極線與4n+2閘極線排列的多個像素的區域。
Description
本揭露係關於一種發光顯示裝置。
閘極驅動器基於板內閘極類型(gate-in-panel)可以直接設置在構成發光顯示裝置的發光顯示面板的非顯示區域中。
近年來,為了實現高解析度及增加用戶的沉浸感,非顯示區域的寬度已經逐漸減小,並且已經發表了不包含非顯示區域的發光顯示裝置。然而,在減小被包含在閘極驅動器中的電晶體的面積方面存在限制。
因此,已經發表了一種發光顯示面板,其中構成閘極驅動器的電晶體設置在顯示區域中。在這種情況下,構成閘極驅動器的訊號線被沿著閘極線佈置。
然而,隨著發光顯示面板的解析度增加,設置訊號線的區域逐漸減小。
因此,需要一種減少沿著閘極線設置的訊號線數量的方法。
因此,本揭露旨在提供一種發光顯示裝置,其基本上消除了由於現有技術的限制和缺點而導致的一個或多個問題。
本揭露的一方面旨在提供一種發光顯示裝置,其中構成一個階級的兩個緩衝器其中一者和構成所述階級的移位暫存器設置在第n水平線中,並且另一個緩衝器設置在第n+2水平線中。
本揭露的其他優點和特徵將部分地在下面的說明中闡述,並且對於本領域熟習相關技藝者在檢查以下內容後將變得顯而易見,或者可以從本揭露的實踐中獲知。本揭露的目的和其他優點可以藉由說明書和請求項以及附圖中特別指出的結構來實施和獲得。
為了實施這些和其他優點並且根據本揭露的目的,如本文所體現和廣泛說明的,提供了一種發光顯示裝置,包含閘極驅動器,閘極驅動器包含被提供在基板中的階級和連接到所述階級的多條閘極線。每一階級包含移位暫存器和被連接到移位暫存器的兩個緩衝器,構成第n階級的兩個緩衝器中的第1-1緩衝器和構成第n階級的第一移位暫存器設置在第n水平部分中被題中並且兩個緩衝器中的第1-2緩衝器在第n+2水平部分中被提供(其中n為奇數),構成第n+1階級的兩個緩衝器中的第2-2緩衝器以及構成第n+1階級的第二移位暫存器被提供在第n+3水平部分中且兩個緩衝器中的第2-1緩衝器被提供在地n+1緩衝部
分,且第n水平部分是包含沿著第4n+1閘極線與第4n+2閘極線佈置的的像素的區域、第n+1水平部分是包含沿著第4n-1閘極線及第4n閘極線佈置的像素的區域、第n+2水平部分是包含沿著第4n+1閘極線以及第4n+2閘極線佈置的像素的區域並且第n+3水平部分是包含沿著第4n+3閘極線和第4n+4閘極線排列的像素的區域。
應當理解,本揭露的前述整體說明和以下詳細說明都是示例性和解釋性的,並且旨在提供對所要求保護的本揭露的進一步解釋。
100:發光顯示面板
101:基板
110:像素
110a:單元像素
120:顯示區域
130:非顯示區域
200:閘極驅動器
203:第一訊號線
203R:第一右訊號線
204:第二訊號線
204R:第二右訊號線
210a,210a_1,210b:移位暫存器
220a,220b:訊號輸出單元
220b_1,220b_2:緩衝器
220a_1,220a_2:緩衝器
300:資料驅動器
400:控制器
A:虛線箭頭
B1~B4:藍色像素
BC:電路單元
BC1_R,BC2_R:右支電路單元
C1:第一穩定電容
Ca:電容
CRCLK1:開關時脈
Cst:儲存電容
Data:影像資料
DCS:資料控制訊號
DL,DL1~DLd:資料線
ED:發光設備
EVDD,EVDD_e,EVDD_o:高電壓
G1~G4:綠色像素
GCS:閘極控制器
GL,GL1~GLg:閘極線
GP1~GP8:閘極脈衝
GS:閘極訊號
GVSS:低電壓
H1~Hg/2:水平部分
ML:金屬線
PDC:像素驅動電路
PLA:高壓電源線
Pu1~Pu8:上拉電晶體
Q,Qb,Qb_e:節點
Q1,Q2:Q節點訊號
R1~R4:紅色像素
Rest:復位訊號
SCL:感測控制線
SCCLK1~SCCLK8:閘極時脈/閘極時脈脈衝
SL:訊號線
SS:控制訊號
Stage1~stage n+1:階級
Td:下拉電晶體
Tdr:驅動電晶體
Trs:復位電晶體
Tst:啟動電晶體
Tsw1:開關電晶體
Tsw2:感測電晶體
Tu:上拉電晶體
VD:高電壓
Vdata:資料電壓
Vref:參考電壓
Vst:啟動訊號
W1~W4:白色像素
IN:反相器
TA:開關電晶體
L1~L4,LQ,LQb,LQb_e:線
附圖被包含以提供對本揭露的進一步理解並且被併入本申請並構成本申請的一部分,本揭露被繪示的實施例與說明書一起用於解釋本揭露的原理。在附圖中:圖1是根據本揭露繪示的發光顯示裝置的配置的示例圖;圖2是根據本揭露繪示被應用在發光顯示裝置中的像素的結構的示例圖;圖3是根據本揭露繪示的應用在發光顯示裝置中的閘極驅動器結構的示例圖;圖4是示意性地繪示圖3中所示的各階級的結構的示例圖;圖5是繪示圖4中所示的第一訊號輸出單元和第二訊號輸出單元中的每一個的結構的示例圖;
圖6是詳細繪示以上參考圖3至圖5說明的階級的示例圖;圖7為根據本揭露繪示應用於發光顯示裝置的發光顯示面板的結構示例圖;圖8是根據本揭露繪示應用於發光顯示裝置的階級的佈置結構的示例圖;圖9為繪示在圖8中所示的在水平部分中被提供的訊號線的示例圖;圖10為根據本揭露繪示應用於發光顯示裝置的階級的佈置結構的另一示例圖;圖11為根據本揭露繪示應用於發光顯示裝置的階級的佈置結構的另一示例圖;圖12為根據本揭露繪示出應用於根據本揭露的發光顯示裝置的階級的佈置結構的另一示例圖;圖13是用於說明圖5所示的階級的驅動方法的波形圖;圖14是表示圖4所示的第一訊號輸出部分和第二訊號輸出部分的結構的一個示例圖;圖15是用於說明圖14所示的階級的驅動方法的波形圖。
現在將詳細參考本揭露的示例性實施例,示例性實施例的例子在附圖中示出。相同的參考數字將在整個附圖中在所有可能之處使用相同的附圖標記來代表相同或相似的部件。
本揭露的優點和特徵及前述之實施方法將藉由以下參考附圖說明的實施例而變得清晰。然而,本揭露可用不同的形式實施並且不應被解釋為受限於本文中闡述的實施例。相反的,這些實施例被提供以使本揭露徹底和完整,並將本揭露的範圍充分傳達給本領域技術人員。進一步的說,本揭露只由請求項的反為界定。
在用於說明本揭露的實施例的附圖中發明的形狀、尺寸、比例、角度和數量僅是示例,因此,本揭露不限於所繪示出的細節。相同的附圖標記通篇代表相同的元件。在以下說明中,當相關的已知功能或配置的詳細說明被判斷將不必要地模糊本揭露的重點時,詳細說明將會被省略。當使用本說明書中說明的「包含」、「具有」和「包含」被使用時,可以添加另一部件,除非「僅」被使用。除非另有說明,否則單數形式的詞語可以包含複數形式。
在解釋一個元件時,儘管沒有明確說明這種誤差或容差範圍,元件被解釋為包含一個誤差或容差範圍。
在說明位置關係時,例如,當兩個部件之間的位置關係被說明為例如「之上」、「上方」、「下方」和「下一個」時,一個或多個其他部件可以設置在兩個部件之間,除非使用了更具限制性的詞語,例如「僅」或「直接(地)」。
在說明時間關係時,例如,當時間順序被說明為,例如「之後」、「接著」、「下一個」和「之前」時,不連續的情況可以被包含,除非更限制性地詞語,像是「僅」、「立即(地)」或「直接(地)」被使用。
應當理解,儘管詞語「第一」、「第二」等可以在本文中被使用以說明各種元件,這些元件不應受這些詞語的限制。這些詞語僅用於區分一個元件與另一個元件。例如,可以將第一元件稱為第二元件,並且類似地,可以將第二元件稱為第一元件,而不脫離本揭露的範圍。
在說明本揭露的元件時,詞語「第一」、「第二」、「A」、「B」、「(a)」、「(b)」等可被使用。這些詞語旨在從其他元件中識別對應的元件,並且對應元件的基礎、順序或數量不應受這些詞語的限制。除非另有說明,一個元件與另一個元件或層「連接」、「耦接」或「粘附」的表述指該元件或層不僅可直接連接或粘附至另一個元件或層,還可與一個或多個「被設置」或「被插入」所述元件或層之間的中介層一起間接連接或粘附至另一個元件或層。
詞語「至少一個」應理解為包含一個或多個相關列舉物件的任何和所有組合。例如,「第一物件、第二物件和第三物件中的至少一個」的含義表示從第一物件、第二物件和第三物
件中的兩個或多個提出的所有物件的組合以及第一物件、第二物件或第三物件。
在添加參考數字至每個附圖的元件中,即使相同的元件在不同的附圖中被繪示,相同的參考數字可以代表相同的元件。另外,為了便於說明,附圖所示的各元件的比例與實際的比例不同,因此並不受限於附圖所示的比例。
在下文中,本揭露的實施例將參考附圖被詳細地說明。
圖1是根據本揭露繪示的發光顯示裝置的配置的示例圖,且圖2是根據本揭露繪示被應用在發光顯示裝置中的像素的結構的示例圖。
根據本揭露一實施例的發光顯示裝置可以配置各種電子設備。電子設備可以包含,例如,智慧型手機、平板個人電腦(PC)、電視(TV)和顯示器。
根據本揭露的發光顯示裝置,如圖1所示,可以包含發光顯示面板100,顯示面板100包括顯示影像的顯示區域120和被提供在顯示區域120外部的非顯示區域130、向設置在發光顯示面板100的顯示區域120中的多閘極線GL1至GLg提供閘極訊號的閘極驅動器200、向被提供在發光顯示面板100中的多資料線DL1至DLd提供資料電壓的資料驅動器300、控制閘極驅動器200的驅動和資料驅動器300的驅動的控制器400,以及向
控制器、閘極驅動器、資料驅動器和發光顯示面板提供電力的電源。特別地,在根據本揭露的發光顯示裝置中,包括在閘極驅動器200中的階級可在顯示區域120中被提供,並且連接到所述階級的閘極線GL1至GLg可以提供在發光顯示面板100中。
首先,發光顯示面板100可以包顯示區域120與非顯示區域130。
顯示影像的多個像素110可在顯示區域120中被提供,並且非顯示區域130可以環繞顯示區域120。
在本揭露中,因為被包含在閘極驅動器200中的階級被提供在顯示區域120中,非顯示區域130的寬度可以被最小化。
特別地,在本揭露中,非顯示區域130可被省略。也就是說,顯示區域120可被設置在發光顯示面板100的前表面的一整個表面。在這個情況下,如上所述,因為連接到閘極線的閘極驅動器200在顯示區域中被提供,用於閘極驅動器200的非顯示區域可以被省略。並且,舉例來說,連接到資料驅動器300的資料線的一端可以延伸至如圖1所繪示的發光顯示面板100的上端以及透過被連接至上端的側面連接到發光顯示面板的後表面上端且可被連接到在發光顯示面板後表面的資料驅動器300。因此,閘極驅動器200的非顯示區域以及資料驅動器300以及用於連接閘極線與資料線至閘極驅動器200與資料驅動器300的墊可以不
在發光顯示面板100的前表面被提供。因此,在本揭露中,非顯示區域130可以被省略。
然而,本揭露不受限於上述。因此,用於配置各種線的非顯示區域130可以設置在顯示區域120之外。
閘極線GL1至GLg、資料線DL1至DLd以及像素110可在顯示區域120中被提供。因此,顯示區域120可顯示影像。在此g與d可各自為自然數。
被包含在發光顯示面板100中的像素110,如圖2所示,可以包含像素驅動電路PDC,像素驅動電路PDC包含開關電晶體Tsw1、儲存電容Cst、驅動電晶體Tdr和感測電晶體Tsw2,以及包含發光設備ED的發光區域。
驅動電晶體Tdr的第一端可以被連接到提供高電壓EVDD高電壓電源線PLA,並且驅動電晶體Tdr的第二端可被連接到發光設備ED。
開關電晶體Tsw1的第一端可以被連接到資料線DL、開關電晶體Tsw1的第二端可以被連接到驅動電晶體Tdr的閘極,並且開關電晶體Tsw1的閘極可以被連接到閘極線GL。
資料電壓Vdata可被提供至資料線DL,且閘極訊號GS可以提供至閘極線GL。
感測電晶體Tsw2可被提供以測量驅動電晶體的閾值電壓或移動率。感測電晶體Tsw2的第一端可以被連接到驅動
電晶體Tdr的第二端和發光設備ED,感測電晶體Tsw2的第二端可以連接到提供參考電壓Vref的參考電壓線RL,且感測電晶體Tsw2的閘極可被連接到提供感測控制訊號SS的感測控制線SCL。
被包含在發光顯示面板100中的像素110的結構不限於圖12所示的結構。因此,像素110的結構可以改變為各種形狀。
構成像素110的絕緣層和各種電極可以設置在諸如玻璃基板或薄膜的基底基板(以下簡稱為基板)上。也就是說,發光顯示面板100可以包含基板、被提供在基板上的多個絕緣層、以及被提供在基板上的多個電極。
資料驅動器300可被提供在附著在發光顯示面板100上的薄膜覆晶(chip-on-film)上。在這種情況下,資料驅動器300可以連接到被包含在發光顯示面板100中的資料線DL1至DLd和包含在主基板中的控制器400。
資料驅動器300可直接被配備在發光顯示面板100中,接著,可被連接到被包含在主基板中的控制器400。在此情況下,資料驅動器300可由包含在發光顯示面板100中的電晶體配置。
資料驅動器300可與控制器400一起被實現為一個積體電路(IC)。在這種情況下,IC可以是被安裝在COF上,或者可直接被配備在發光顯示面板100中。
除此之外,如上所述,資料驅動器300可以連接到發光顯示面板100的上端和資料線,在發光顯示面板100的後表面透過連接到上端的側表面延伸至發光顯示面板100的後表面。
控制器400可藉由從外部系統傳送的時序同步訊號重新對齊從外部系統傳輸的輸入影音資料,並且可以產生提供給資料驅動器300的資料控制訊號DCS和被提供給閘極驅動器200的閘極控制訊號GCS。
為此,控制器400可包含:資料對齊器,其重新對齊輸入影音資料以產生影像資料Data並將影像資料Data提供給資料驅動器300、控制訊號發生器,其藉由使用時序同步訊號產生閘極控制訊號GCS和資料控制訊號DCS、輸入單元,其接收從外部系統傳送的時序同步訊號和影像輸入資料,並分別將輸入影音資料及時序同步訊號傳送到資料對齊器和控制訊號發生器以及輸出單元,其向資料驅動器300提供由資料對齊器產生的影像資料Data和由控制訊號發生器產生的資料控制訊號DCS,並向閘極驅動器200提供由控制訊號發生器產生的閘極控制訊號GCS。
外部系統可以執行驅動控制器400和電子設備的功能。例如,當電子設備為電視時,外部系統可以透過通訊網絡接收多種聲音資訊、影音資訊和文字資訊,並且可將被接收的影音資訊傳送到控制器400。在這種情況下,影像資訊可包含輸入影音資訊。
電源可以產生各種電力且可將被產生的電力提供至控制器400、閘極驅動器200、資料驅動器300和發光顯示面板100。
閘極驅動器200可將閘極脈衝提供至閘極線GL1至GLg。當由閘極驅動器200產生的閘極脈衝被提供至被包含在像素110的開關電晶體Tsw1的閘極時,開關電晶體Tsw1可被導通。當開關電晶體Tsw1被導通時,透過資料線被提供的資料電壓可被提供至像素110。當由閘極驅動器200產生的閘極關斷訊號被提供至開關電晶體Tsw1時,開關電晶體Tsw1可以被關斷。當開關電晶體Tsw1被關斷時,資料電壓可不被提供至像素110。被提供至閘極線GL的閘極訊號GS可包含閘極脈衝和閘極關斷訊號。
閘極驅動器200可包含多個階級,並且這些階級可以連接至閘極線GL1至GLg。
階級可以設置在構成發光顯示面板100的基板中,並且具體地,可被提供在顯示區域120中。
下文中,將參照附圖說明閘極驅動器200的配置和功能。
圖3是根據本揭露繪示的應用在發光顯示裝置中的閘極驅動器結構的示例圖。在圖3中,n可以為小於g的奇數。
閘極驅動器200可包含第一階級至第四分之g階級Stage1至Stage g/4。第一階級至第四分之g階級Stage1至Stage g/4中的每一個可輸出四個閘極脈衝。在以下描說明中,在說明所有閘極脈衝的情況下,在不需要考慮閘極脈衝的依序的情況下,或者在不需要限制輸出閘極脈衝的閘極驅動器的情況下,閘極脈衝可以透過簡單的表示來使用。在需要所有階級的通用名稱或不需要階級順序的情況下,可以階級可透過簡單的表達被使用。在需要所有關斷訊號的通用名稱的情況下或者不需要閘極關斷訊號的順序的情況下,可以閘極關斷訊號可透過簡單的表示被使用。
第一階級Stage1可被連接第一閘極線GL1、第二閘極線GL2、第五閘極線GL5和第六閘極線GL6,且第二階級Stage2可被連接第三閘極線GL3、第四閘極線GL4、第七閘極線GL7和第八閘極線GL8。
在這種情況下,從第一階級輸出的第一閘極脈衝GP1可以輸出到第一閘極線GL1,從第二階級輸出的第二閘極脈衝GP2可輸出至第三閘極線GL3,從第一階級輸出的第三閘極脈衝
GP3可被輸出至第二閘極線GL2,從第二階級輸出的第四閘極脈衝GP4可被輸出至第四閘極線GL4,從第一階級輸出的第五閘極脈衝GP5可被輸出到第五閘極線GL5,從第二階級輸出的第六閘極脈衝GP6可被輸出至第七閘極線GL7,從第一階級輸出的第七閘極脈衝GP7可被輸出到第六閘極線GL6,且從第二階級輸出的第八閘極脈衝GP8可被輸出到第八閘極線GL8。
於此,GL1至GL8可是閘極線的佈置順序,GP1至GP8可是閘極脈衝的輸出順序。也就是說,在本揭露中,閘極線可按照第一閘極線至第八閘極線GL1至GL8的順序被佈置,並且閘極脈衝可在第一閘極線GL1、第三閘極線GL3、第二閘極線GL2、第四閘極線GL4、第五閘極線GL5、第七閘極線GL7、第六閘極線GL6和第八閘極線GL8的順序中輸出。在下文中,這種順序可以被稱為之字形。
可以按上述順序每兩階級和八閘極線輸出閘極脈衝。
圖4是示意性地繪示圖3中所示的各階級的結構的示例圖,且特別地,係示意性地繪示第n階級與第n+1階級的示例圖。於此,n可為小於g的奇數。圖5是繪示圖4中所示的第一訊號輸出單元和第二訊號輸出單元中的每一個的結構的示例圖。
每個階級可包含多個電晶體,並且閘極控制訊號
GCS可以分別被提供給所述階級。每個階級可透過使用各種種類的訊號和電壓產生閘極脈衝,且可依序地提供閘極脈衝至閘極線GL1至GLg。
為此,每一階級可以包括移位暫存器及連接到移位暫存器的兩個緩衝器。
舉例來說,如圖4所示,第n階級Stage n(其中n為奇數)可包括第一移位暫存器210a和第一訊號輸出單元220a,第一訊號輸出單元220a基於由第一移位暫存器210a產生的控制訊號輸出閘極脈衝GP4n-3、GP4n-1、GP4n+1和GP4n+3,並且第一訊號輸出單元220a可包括第1-1緩衝器220a_1和第1-2緩衝器220a_2。
第n+1階級Stage n+1,如圖4所示,可以包括第二移位暫存器210b和第二訊號輸出單元220b,第二訊號輸出單元220b基於由第二移位暫存器210b產生的控制訊號輸出閘極脈衝GP4n-2、GP4n、GP4n+2和GP4n+4,並且第二訊號輸出單元220b可以包括第2-1緩衝器220b_1和第2-2緩衝器220b_2。
首先,第一移位暫存器210a可包括多個電晶體。為了說明應用於本揭露的第一移位暫存器210a的基本結構和基本功能,包括兩個電晶體Tst和Trs以及反相器IN的第一移位暫存器210a在圖4中被繪示。也就是說,應用於本揭露的第一移位暫存器210a的一個示例在圖4所中示意性地被繪示。
在第一移位暫存器210a中,啟動電晶體Tst可以由啟動訊號Vst導通並且可以透過Q節點Q將高電壓VD傳送到第1-1緩衝器220a_1和第1-2緩衝器220a_2。因此,閘極脈衝可從第1-1緩衝器220a_1和第1-2緩衝器220a_2輸出。穿過啟動電晶體Tst的高電壓VD可被反相器IN轉變為低於高電壓的電壓並且可被傳送到Qb節點Qb。
當啟動電晶體Tst被關斷且復位電晶體Trs由復位訊號Rest導通時,低電壓GVSS可透過復位電晶體Trs被提供到Q節點Q。低電壓GVSS可由反相器IN移位為至高於低電壓GVSS的電壓並且可以被傳送到Qb節點Qb。因此,閘極關斷訊號可以被輸出到第1-1緩衝器220a_1和第1-2緩衝器220a_2。
反相器IN可用包括至少一個電晶體的多種結構被形成以執行上述功能。也就是說,第一移位暫存器210a可用包括至少三個電晶體的多種結構以執行上述功能。
其次,第二移位暫存器210b可用與第一移位暫存器210a相同的結構被形成。因此,第二移位暫存器210b也可用包括至少三個電晶體的多種結構被形成以執行上述功能。
第三,如圖5所示,第1-1緩衝器220a_1可包括用於將閘極脈衝和閘極關斷訊號輸出到第4n-3閘極線GL4n-3的第一上拉電晶體Pu1和第一下拉電晶體,以及用於將閘極脈衝和閘極關斷訊號輸出到第4n-2閘極線GL4n-2的第二上拉電晶體Pu2
和第二下拉電晶體。第一上拉電晶體Pu1和第二上拉電晶體Pu2可被連接到第一移位暫存器210a的Q節點Q,並且第一下拉電晶體和第二下拉電晶體可以連接到第一移位暫存器210a的Qb節點Qb。
第四,如圖5所示,第1-2緩衝器220a_2可以包括用於輸出閘極脈衝和閘極截止訊號到第4n+1閘極線GL4n+1的第三上拉電晶體Pu3和第三下拉電晶體,以及用於將閘極脈衝和閘極截止訊號輸出到第4n+2閘極線GL4n+2的第四上拉電晶體Pu4和第四下拉電晶體。第三上拉電晶體Pu3和第四上拉電晶體Pu4可被連接到第一移位暫存器210a的Q節點Q,第三下拉電晶體和第四下拉電晶體可以連接到第一移位暫存器210a的Qb節點Qb。
用於同時將施加到Q節點Q的訊號提供給第一上拉電晶體至第四上拉電晶體Pu1至Pu4的開關電晶體TA7c可基於第1-1緩衝器220a_1和第1-2緩衝器220a_2的每一者的佈置位置被包括在第1-1緩衝器220a_1和第1-2緩衝器220a_2中,並且開關時脈CRCLK1可被提供至開關電晶體TA7c。在這種情況下,為了穩定地執行開關電晶體TA7c和第一上拉電晶體至第四上拉電晶體Pu1至Pu4的操作,電容可被連接到開關電晶體TA7c和第一上拉電晶體至第四上拉電晶體Pu1至Pu4的每一個。
第五,如5圖所示,第2-1緩衝器220b_1可包括用
於將閘極脈衝和閘極關斷訊號輸出到第4n-1閘極線GL4n-1的第五上拉電晶體Pu5和第五下拉電晶體,以及用於將閘極脈衝和閘極關斷訊號輸出到第4n閘極線GL4n的第六上拉電晶體Pu6和第六下拉電晶體。第五上拉電晶體Pu5和第六上拉電晶體Pu6可被連接到第二移位暫存器210b的Q節點Q,第五下拉電晶體和第六下拉電晶體可以連接到第二移位暫存器210b的Qb節點Qb。
第六,如圖5所示,第2-2緩衝器220b_2可包括用於將閘極脈衝和閘極關斷訊號輸出到第4n+3閘極線GL4n+3的第七上拉電晶體Pu7和第七下拉電晶體,以及用於向第4n+4閘極線GL4n+4輸出閘極脈衝和閘極關斷訊號的第八上拉電晶體Pu8和第八下拉電晶體。第七上拉電晶體Pu7和第八上拉電晶體Pu8可被連接到第二移位暫存器210b的Q節點Q,且第七下拉電晶體和第八下拉電晶體可被連接到第二移位暫存器210b的Qb節點Qb。
用於將施加到Q節點Q的訊號同時提供給第五上拉電晶體至第八上拉電晶體Pu5至Pu8的開關電晶體T7c可基於第2-1緩衝器220b_1和第2-2緩衝器220b_2佈置位置被包含在第2-1緩衝器220b_1與第2-2緩衝器220b_2中,並且開關時脈CRCLK1可被提供至開關電晶體T7c。在這種情況下,為了穩定地執行開關電晶體T7c和第五上拉電晶體至第八上拉電晶體Pu5至Pu8的操作,電容器可被連接到開關電晶體T7c和第五上拉電
晶體至第八上拉電晶體Pu5至Pu8中的每一個。
也就是說,第1-1緩衝器220a_1和第2-1緩衝器220b_1可以交替地輸出閘極脈衝,並且第1-2緩衝器220a_2和第2-2緩衝器220b_2可以交替地輸出閘極脈衝。
在這種情況下,基於提供給第n階級和第n+1階級的第一閘極時脈至第八閘極時脈SCCLK1至SCCLK8,第4n-3閘極脈衝至第4n+4閘極脈衝GP4n-3至GP4n+4可被依序輸出並且可被提供給第4n-3閘極線GL4n-3、第4n-1閘極線GL4n-1、第4n-2閘極線GL4n-2、第4n閘極線GL4n、第4n+1閘極線GL4n+1、4n第+3閘極線GL4n+3、第4n+2閘極線GL4n+2以及第4n+4閘極線GL4n+4。
因此,如圖5中的虛線箭頭A所示,沿著資料線DL被佈置的像素可以以鋸齒型形式驅動。
也就是說,根據本揭露,在資料電壓被提供給第一紅色像素R1之後,資料電壓可被提供至第二紅色像素R2,並且在資料電壓被提供給第一白色像素W1之後,資料電壓可被提供給第二白色像素W2。
因此,根據本揭露,資料切換可以減少二分之一。當資料切換減少時,配置有資料驅動器的IC中出現熱量的問題可被解決。因此,根據本揭露的顯示裝置的品質可被加強。
圖6是詳細繪示以上參考圖3至圖5說明的階級的
示例圖。階級的詳細結構可不是本揭露的特徵,並因此,將省略圖6中所示的每個電晶體的詳細結構和功能的詳細說明,並且將參考說明圖6說明階級的基本結構和功能。在下文中,將參考圖6說明第n階級,並且以下的說明可應用於第n+1階級。
舉例來說,在構成圖6所示的第n階級的第一移位暫存器210a中,當啟動電晶體Tst由啟動訊號Vst導通時,高電壓VD可以透過Q節點Q被提供至第1-1緩衝器220a_1和第1-2緩衝器220a_2。被提供在第1-1緩衝器220a_1和第1-2緩衝器220a_2的前端的開關電晶體T7c和電容Ca可以執行將被提供至Q節點Q的高電壓VD穩定地提供給第1-1緩衝器220a_1和第1-2緩衝器220a_2的功能。
在這種情況下,藉由依序輸入的第一閘極時脈SCCLK1、第三閘極時脈SCCLK3、第五閘極時脈SCCLK5和第七閘極時脈SCCLK7,第一上拉電晶體至第四上拉電晶體Tu1至Tu4可被依序導通並且第4n-3閘極脈衝GP4n-3、第4n-1閘極脈衝GP4n-1、第4n+1閘極脈衝GP4n+1和第4n+3閘極脈衝GL4n+3可以依序輸出到第4n-3閘極線GL4n-3、第4n-1閘極線GL4n-1、第4n+1閘極線GL4n+1和第4n+3閘極線GL4n+3。
除此之外,當啟動電晶體Tst被關斷並且復位電晶體Trs由復位訊號Rest導通時,低電壓GVSS可透過復位電晶體Trs施加到Q節點Q。在這種情況下,因為第一上拉電晶體至第
四上拉電晶體Tu1至Tu4由低電壓GVSS關斷,第1-1緩衝器220a_1和第1-2緩衝器220a_2可不再輸出閘極脈衝。
在這種情況下,低電壓GVSS可藉由構成反相器IN的電路轉變為高於低電壓GVSS的電壓,並且可被提供到Qb節點Qb。因此,閘極關斷訊號可以透過被包括在第1-1緩衝器220a_1和第1-2緩衝器220a_2中的第一下拉電晶體至第四下拉電晶體Td1至Td4輸出。在圖6中,高於低電壓GVSS的電壓可交替地提供給Qb節點Qb和Qb_e節點Qb_e。也就是說,除了輸出閘極脈衝的時序之外,閘極關斷訊號可在一個框週期的所有週期中連續地輸出到閘極線。在這種情況下,當輸出到一條閘極線的閘極關斷訊號由一個下拉電晶體輸出時,所述下拉電晶體可能會在短時間內劣化。為了解決這樣的問題,如圖6所示,兩個下拉電晶體可在一條閘極線中被提供,並且高於低電壓GVSS的電壓可被交替地提供給Qb節點Qb和Qb_e節點Qb_e。例如,在第一框中,第一下拉電晶體Td1可被導通且閘極關斷訊號可透過第一下拉電晶體Td1輸出到第4n-3閘極線GL4n-3,並且在第二框中,第1-1下拉電晶體Td1a可被導通,且閘極關斷訊號可透過第1-1下拉電晶體Td1a輸出到第4n-3閘極線GL4n-3。除此之外,第2-1電晶體至第4-1電晶體Td2a至Td4a及第二下拉電晶體至第四下拉電晶體Td2至Td4可為交替地導通。
圖6中所示的第一移位暫存器210a,如上述圖4所
示,可包括啟動電晶體Tst、復位電晶體Trs和構成反相器IN的各種電晶體。
在這種情況下,構成第n+1階級的第二移位暫存器210b、第2-1緩衝器220b_1和第2-2緩衝器220b_2可以與構成第n階級的第一移位暫存器210a、第1-1緩衝器220a_1以及第1-2緩衝器220a_2以相同的形式來配置。
圖7為根據本揭露繪示應用於發光顯示裝置的發光顯示面板的結構示例圖;圖8是根據本揭露繪示應用於發光顯示裝置的階級的佈置結構的示例圖;圖9為繪示在圖8中所示的在水平部分中被提供的訊號線的示例圖;圖10為根據本揭露繪示應用於發光顯示裝置的階級的佈置結構的另一示例圖。在以下說明中,相同或相似於以上參考圖1至圖6說明的細節的細節被省略或簡要說明。
根據本揭露的發光顯示裝置可以包括閘極驅動器300,所述閘極驅動器300包括被包含在設置在基板101中的階級Stage1至Stageg/4,以及被連接到階級Stage1至Stageg/4的閘極線GL1至GLg。
階級Stage1至Stageg/4中的每一個階級,如圖3至圖6所示,可以包括一個移位暫存器和連接到所述移位暫存器的兩個緩衝器。
首先,構成第n階級Stage n的兩個緩衝器中的第1-
1緩衝器220a_1和構成第n階級Stage n的第一移位暫存器210a可在在第n水平部分Hn中被提供,並且所述兩個緩衝器中的第1-2緩衝器220a_2可在第n+2水平部分Hn+2中被提供(其中n是奇數)。
除此之外,構成n+1階級Stage n+1的兩個緩衝器中的第2-2緩衝器220b_2和構成n+1階級Stage n+1的第二移位暫存器210b可以設置在第n+3水平部分Hn+3中,並且所述兩個緩衝器中的第2-1緩衝器220b_1可以設置在第n+1水平部分Hn+1中。
第n水平部分Hn可為包括沿著第4n-3閘極線和第4n-2閘極線佈置的像素的區域,第n+1水平部分Hn+1可為包括沿著第4n-1閘極線和第4n閘極線佈置的像素的區域,第n+2水平部分Hn+2可為包括沿第4n+1閘極線和第4n+2閘極線佈置的像素的區域,以及第n+3水平部分Hn+3可為包括沿著第4n+3閘極線和第4n+4閘極線佈置的像素的區域。
舉例來說,當n為1時,如圖7和圖8所示,構成第一階級Stage1的兩個緩衝器中的第1-1緩衝器220a_1和構成第一階級Stage1的第一移位暫存器210a可在第一水平部分H1中被提供,並且所述兩個緩衝器中的第1-2緩衝器220a_2可在第三水平部分H3中被提供。
除此之外,構成第二階級Stage2的兩個緩衝器中的
第2-2緩衝器220b_2和構成第二階級Stage2的第二移位暫存器210b可在第四水平部分H4中被提供,並且所述兩個緩衝器中的第2-1緩衝器220b_1可在第二水平部分H2中被提供。
第一水平部分H1可為包括沿著第一閘極線GL1和第二閘極線GL2佈置的像素的區域,第二水平部分H2可為包括沿著第三閘極線GL3和第四閘極線GL4佈置的像素的區域,第三水平部分H3可為包括沿著第五閘極線GL5和第六閘極線GL6佈置的像素的區域,並且第四水平部分H4可為包括沿著第七閘極線GL7和第八閘極線GL8佈置的像素的區域。
也就是說,在本揭露中,每個水平部分可以包括分支電路單元BC,所述電路單元BC包括構成階級的至少一個電晶體。分支單元BC如圖7所示,可在像素110之間提供。具體來說,分支電路單元BC可被提供在沿著彼此相鄰的兩閘極線被佈置的單元像素110a之間。
舉例來說,當單元像素110a包括紅色像素R、藍色像素B、白色像素W和綠色像素G時,如圖7示,四個像素110可沿著彼此相鄰的兩閘極線(例如,GL1和GL2)被佈置。特別地,紅色像素R和藍色像素B可沿一個閘極線(例如GL1)彼此相鄰地被佈置,白色像素W和綠色像素G可沿另一個閘極線(例如,GL2)彼此相鄰地被佈置,並且紅色像素R、藍色像素B、白色像素W和綠色像素G可為彼此相鄰地被佈置。
在這種情況下,單元像素110a和分支電路單元BC可為沿著彼此相鄰的兩條閘極線(例如,GL1和GL2)交替地被佈置。
然而,當單位像素110a的數量多於設置在一個水平部分H中的電晶體的數量時,電晶體可不被提供在分支電路單元BC中。意即,不包括電晶體的分支電路單元BC可以存在。在下文中,不包括電晶體的分支電路單元BC可以簡稱為虛擬分支電路。
為了提供額外的說明,三十個電晶體可被包括在圖6所示的第一移位暫存器210a中,九個電晶體可被提供在第1-1緩衝器220a_1中,並且六個電晶體可被提供在第1-2緩衝器220a_2中。
在這種情況下,三十九個電晶體可被包括在第一移位暫存器210a和第1-1緩衝器220a_1中。因此,三十九個第一分支電路單元BC1可被包含在第一移位暫存器210a和第1-1緩衝器220a_1被提供的水平部分,且六個第一分支電路單元BC1可被包含在第1-2緩衝器220a_2被提供的水平部分中。
因此,三十九個第二分支電路單元BC2可被包含在第二移位暫存器210b和第2-2緩衝器220b_2被提供的水平部分中,並且六個第二分支電路單元BC2可被包含在第2-1緩衝器220b_1被提供的水平部分中。
構成第n階級Stage n的第1-1緩衝器220a_1可被連接到第4n-3閘極線GL4n-3和第4n-2閘極線GL4n-2,且構成第n階級Stage n的第1-2緩衝器220a_2可被連接到第4n+1閘極線GL4n+1和第4n+2閘極線GL4n+2。
舉例來說,當n為1時,如圖3至圖8所示,構成第一階級Stage1的第1-1緩衝器220a_1可被連接到第一閘極線GL1和第二閘極線GL2,並且構成第一階級Stage1的第1-2緩衝器220a_2可以連接到第五閘極線GL5和第六閘極線GL6。
構成第n+1階級Stage n+1的第2-2緩衝器220b_2可被連接到第4n+3閘極線GL4n+3和第4n+4閘極線GL4n+4,並且構成第n+1階級Stagen+1的第2-1緩衝器220b_1可以連接到第4n-1閘極線GL4n-1和第4n閘極線GL4n。
舉例來說,當n為1時,如圖3至圖8所示,構成第二階級Stage2的第2-2緩衝器220b_2可被連接到第七閘極線GL7和第八閘極線GL8,並且構成第二階級Stage2的第2-1緩衝器220b_1可被連接到第三閘極線GL3和第四閘極線GL4。
連接到第1-1緩衝器220a_1和第一移位暫存器210a的至少一條第n訊號線203和被連接到第2-1緩衝器220b_1的三個第n+1訊號線204可在第n水平部分Hn和第n+1水平部分Hn+1之間的第n個訊號線部分SLn中被提供。
至少一個第n訊號線203中的三個第n訊號線可以
延伸至第n+2水平部分Hn+2和第n+3水平部分Hn+3之間的第n+2訊號線部分SLn+2。
三個第n+1訊號線204可以延伸至第n+2訊號線部分SLn+2。
連接到第2-2緩衝器220b_2和第二移位暫存器210b的至少一第n+1訊號線可以進一步在第n+2訊號線部分SLn+2中被提供。
舉例來說,當n為1時,如圖7至圖9所示,連接到第1-1緩衝器220a_1和第一移位暫存器210a的至少一第一訊號線203和被連接到第2-1緩衝器220b_1的三條第二訊號線204可在第一水平部分H1和第二水平部分H2之間的第一訊號線部分SL1被提供。
至少一個第n訊號線203中的三條第一訊號線203可以延伸至第三水平部分H3和第四水平部分H4之間的第三訊號線部分SL3。
三條第二訊號線204可以延伸至第三訊號線部分SL3。
被連接到第2-2緩衝器220b_2和第二移位暫存器210b的至少一第二訊號線204可進一步在至少一第二訊號線204中被提供。
於此,第n訊號線203或第一訊號線203可表示被
包含在第n階級Stage n中的線,且第n+1訊號線204或第二訊號線204可表示被包含在第n+1階級Stage n+1中的線。
舉例來說,在被應用在本揭露的階級如圖6中被實現的情況中,七條第n訊號線203以及三條n+1訊號線24如圖9中一般被包含在第n水平部分Hn。。
七條第n訊號線203可包括被連接至圖6中繪示的第n階級Stage n中的Q節點Q、Qb節點Qb、Qb_e節點Qb_e,以及第四節點至第七節點N4至N7的線LQ、LQb、LQb_e以及L4至L7n。
所述三條第n+1訊號線204可包含被連接至第n+1級Stage n+1中的Q節點Q、Qb節點Qb以及Qb_e節點Qb_e的線LQ、線LQb和線LQb_e。
為了提供額外的說明,如圖7至圖9所示,被連接到第1-1緩衝器220a_1和第一移位暫存器210a的七條第一訊號線203和被連接到第2-1緩衝器220b_1的三條第二訊號線204可在第一水平部分H1和第二水平部分H2之間的第一訊號線部分SL1中被提供。
然而,第一訊號線203的數量和第二訊號線204的數量可基於階級Stage的結構進行各種改變。
被連接到包括在第n階級stagen中的Q節點Q的線LQ、被連接到Qb節點Qb的線LQb和被連接到Qb_e節點Qb_e
的線LQb_e可以共同被連接到第1-1緩衝器220a_1和第1-2緩衝器220a_2。
除此之外,連接到包括在第n+1階級中的Q節點的線LQ、連接到Qb節點的線LQb和連接到Qb_e節點的線LQb_e可以共同連接到第2-1緩衝器220b_1和2-第2個緩衝器220b_2。
因此,包括在第n+2訊號線部分SLn+2中的三條第n訊號線203可以連接到第1-2緩衝器220a_2,且包括在第n+2訊號線部分SLn+2中的三條第n+1訊號線204可被連接到第2-2緩衝器220b_2和第二移位暫存器210b。
舉例來說,在圖9中,連接到第1-1緩衝器220a_1的三條線(意即,連接到Q節點的線LQ、連接到Qb節點的線LQb和連接到Qb_e節點的線LQb_e)可延伸至第三訊號線部分SL3並且可以連接到第1-2緩衝器220a_2。
除此之外,在圖9中,連接到第2-1緩衝器220b_1的三線(即,連接到Q節點的線LQ、連接到Qb節點的線LQb和連接到Qb_e節點的線LQb_e)可以延伸至第三訊號線SL3部分並且可以連接到第2-1緩衝器220b_1和第二移位暫存器210b。
在這種情況下,從第一訊號線部分SL1延伸的三條第n訊號線203、從第一訊號線部分SL1延伸的三條第n+1訊號線204以及被連接到第2-1緩衝器220b_1的四條第n+1訊號線和第二移位暫存器210b被包含在第三訊號線部分SL3。
因此,十條訊號線可被包含在第一訊號部分SL1級第三訊號線部分SL3的每一者。
意即,如圖6所繪示的第n階級Stage n中,第一移位暫存器210a、第1-1緩衝器220a_1和第1-2緩衝器220a_2藉由七條訊號線連接,且第1-1緩衝器220a_1和第1-2緩衝器220a_2可由三條訊號線連接。
因此,在以與第n階級Stage n相同的結構實現的第n+1階級Stage n+1中,第二移位暫存器210b、第2-1緩衝器220b_1和第2-2緩衝器220b_2可由七條訊號連接線,並且第2-1緩衝器220b_1和第2-2緩衝器220b_2可以由三條訊號線連接。
隨著第n階級和第n+1階級中的每一個的結構改變,被包括在每一個訊號線部分中的訊號線的數量可被改變。
在這種情況下,訊號線可不在第一水平部分H1的上端、第二水平部分H2和第三水平部分H3之間的第二訊號線部分以及第四水平部分H4和第五水平部分H5之間的第四訊號線部分中被提供。
然而,第一水平部分H1的上端的寬度、每個水平部分的寬度以及第(g/2)個水平部分Hg/2的下端的寬度可相等的被形成。因此,發光顯示面板的所有區域可在相同的結構中被形成。
除此之外,圖9所示的金屬線ML線可為被提供圖6
所示的高電壓VD、GVDD_o和GVDD_e、低電壓GVSS以及時脈CRCLK1、SCCLK1、SCCLK3、SCCLK5和SCCLK7的線。在圖9所示的金屬線ML中,可存在不被提供任何訊號的虛擬金屬線。
如上所述,三條第n訊號線203和三條第n+1訊號線204應該延伸至相同的訊號線部分SL。
在這種情況下,包括在第n訊號線部分SLn中的三條第n訊號線203的一側端和被包括在第n+1訊號線部分SLn+1中的三條第n+1訊號線204的一側端可以透過圖7和圖8所示相同的區域延伸至第n+2訊號線部分SLn+2。
為了提供額外說明,包括在第n訊號線部分SLn中的三條第n訊號線203的一側端可透過被包含第n+1水平部分Hn+1和第n+2水平部分Hn+2的閘極線的一側端被提供的第一區域延伸至第n+2訊號線部分SLn+2,並且包括在第n訊號線部分SLn中的三條第n+1訊號線204的一側端可透過延第一區域延伸至第n+2訊號線部分SLn+2。於此,第一區域可為發光顯示面板的左端,或者可為發光顯示面板的右端。
也就是說,如圖7和圖8所示的發光顯示面板中,包含在第n訊號線部分SLn中三條第n訊號線203的一側端和被包含在第n+1訊號線部分SLn+1中的三條第n+1訊號線204的一側端可透過發光顯示面板的左端延伸至第n+2訊號線部分SLn+2。
然而,包括在第n訊號線部分SLn中的三條第n訊號線203的一側端和包括在第n+1訊號線部分SLn+1中的三條第n+1訊號線204的一側端亦可透過發光顯示面板的右端延伸至第n+2訊號線部分SLn+2。
最後,被包括在第n訊號線部分SLn中的三條第n訊號線203的一側端和包括在第n+1訊號線部分SLn+1中的三條第n+1訊號線204的一側端可透過不同的區域延伸至第n+2訊號線部分SLn+2。
為了提供額外說明,被包括在第n訊號線部分SLn中的三條第n訊號線203的一側端可透過被包含在第n+1水平部分Hn+1和第n+2水平部分Hn+2中的閘極線的一側端被提供的第一區域延伸至第n+2訊號線部分SLn+2,並且包括在第n訊號線部分SLn中的三條第n+1訊號線204的一側端可透過被包含在第n+1水平部分Hn+1和第n+2水平部分Hn+2閘極線的另一端被提供的第二區域延伸至第n+2訊號線部分SLn+2。於此,第一區域及第二區域可待錶面朝彼此的相對區域。例如,在圖7中,第一區域可在閘極線GL的左端和發光顯示面板的一端之間,第二區域可在閘極線GL的右端和發光顯示面板的一端之間。
也就是說,在圖10所示的發光顯示面板中,被包括在第n訊號線部分SLn中的三條第n訊號線203的一側端可藉由發光顯示面板的左端延伸至第n+2訊號線部分SLn+2,並且包括
在第n+1訊號線部分SLn+1中的三條第n+1訊號線204的一側端可以藉由發光顯示面板的右端延伸至第n+2訊號線部分SLn+2。
圖11為根據本揭露繪示應用於發光顯示裝置的階級的佈置結構的另一示例圖。在下面的說明中,與以上參考圖1至圖10說明的細節相同或相似的細節將被省略或將簡要說明。
當發光顯示面板的寬度增加時,閘極線的長度會增加,且因此,閘極脈衝傳輸速度會降低。在這種情況下,閘極脈衝的大小和相位可基於閘極線的未至被改變。
為了解決這樣的問題,在本揭露中,如圖11所示,階級可在發光顯示面板的左區域和右區域中的每一個中被提供。
在這種情況下,構成發光顯示面板的基板101可以相對於與垂直於閘極線的方向相對應的邊界分為左區和右區。也就是說,基板101可以相對於與基板101的中心交叉的邊界線BL分為左區域和右區域。
首先,參考圖1至圖10說明的第n階級Stage n和第n+1階級Stage n+1可在左側區域中提供。
與第n階級Stage n對應的第n右階級Stage n_R和與第n+1階級Stage n+1對應的第n+1右階級Stage n+1_R可在右側區域中被提供。第n個右階級Stage n_R和第n+1個右階級Stage n+1_R可用與第n階級Stage n和第n+1階級Stage n+1相同的結構實施。
舉例來說,如圖11所示,第一階級Stage1和第二階級Stage2可在左側區域中被提供,對應於第一階級Stage1的第一右階級Stage1_R和第二右階級Stage2_R可在右側區域中被提供。第一右支電路單元BC1_R可被包括在第一右階級Stage1_R中,第二右支電路單元BC2_R可被包括在第二右階級Stage2_R中。
構成第n個右階級Stage n_R的兩個緩衝器中的第3-2個緩衝器R220a_2和構成第n個右階級的第三移位暫存器R210a可在第n+2水平部分Hn+2中被提供,前述兩緩衝器中的第3-1個緩衝器R220a_1緩衝器可在第n水平部分Hn中被提供,構成第n+1右階級n+1_R的兩個緩衝器中的第4-1緩衝器R220b_1和構成第n+1右階級的第三移位暫存器R210b可在第n+1水平部分Hn+1中被提供,並且兩個緩衝器中的第4-2緩衝器R220b_2可在第n+3水平部分Hn+3中被提供。
如上所述,被包括在第一移位暫存器210a和第二移位暫存器210b中的電晶體的數量可以多於被包括在第1-1緩衝器220a_1、第1-2緩衝器220a_2、第2-1緩衝器220b_1以及第2-2緩衝器220b_2中的電晶體的數量。
因此,當兩個移位暫存器在同一水平部分被提供時,被包括在兩個移位暫存器中的電晶體可不在水平部分中被提供。
因此,一個移位暫存器和兩個緩衝器可在一個水平
部分中被提供。
在這種情況下,第3-2緩衝器R220a_2可被連接到第4n+1閘極線GL4n+1和第4n+2閘極線GL4n+2,並且第3-1緩衝器R220a_1可被連接到第4n-3閘極線GL4n-3和第4n-2閘極線GL4n-2。第4-1緩衝器R220b_1可被連接到第4n-1閘極線GL4n-1和第4n閘極線GL4n,並且第4-2緩衝器R220b_2可被連接到第4n+3閘極線GL4n+3和4n+第4閘極線GL4n+4。
因此,第1-1緩衝器220a_1和第3-1緩衝器R220a_1可輸出相同的閘極脈衝,第1-2緩衝器220a_2和第3-2緩衝器R220a_2可輸出相同的閘極脈衝,第2-1緩衝器220b_1和第4-1緩衝器R220b_1可輸出相同的閘極脈衝,且第2-2緩衝器220b_2和第4-2緩衝器R220b_2可輸出相同的閘極脈衝。
也就是說,第一移位暫存器210a可用與第三移位暫存器R210a相同的結構實現,第二移位暫存器210b可用與第四移位暫存器R210b相同的結構實線,第1-1緩衝器220a_1和第3-1緩衝器R220a_1可用相同結構實施,第1-2緩衝器220a_2和第3-2緩衝器R220a_2可用相同結構實施,第2-1緩衝器220b_1和第4-1緩衝器R220b_1可用相同的結構實施,且第2-2緩衝器220b_1和第4-2緩衝器R220b_2可用相同的結構實施。
被包括在第n水平部分Hn中的第4n-3閘極線GL4n-3和第4n-2閘極線GL4n-2以及包括在第n+2水平部分Hn+2中
的第4n+1閘極線GL4n+1和第4n+2閘極線GL4n+2可被連接到第n階級Stage n和第n右階級Stage n_R。例如,在圖11中,第一階級Stage1和第一右階級Stage1_R可被連接到相同的閘極線。
除此之外,被包含在第n+1水平部分Hn+1中的第4n-1閘極線GL4n-1和第4n閘極線GL4n以及被包含在第n+3水平部分Hn+3中的第4n+3閘極線GL4n+3和第4n+4閘極線GL4n+4可被連接到第n+1階級Stage n+1和第n+1右階級Stage n+1_R。例如,在圖11中,第二階級Stage2和第二右階級Stage2_R可被連接到相同的閘極線。
也就是說,第n階級Stage n和第n右階級Stage n_R可被連接到相同的閘極線,並且第n+1階級Stage n+1和第n+1右階級Stage n+1_R可被連接到相同的閘極線。
最後,如圖11所示,連接第1-1緩衝器220a_1與第1-2緩衝器220a_2的三條第n訊號線203和連接第2-1緩衝器220b_1與第2-2緩衝器220b_2的三條第n+1訊號線204可在第一區域中被提供(例如,穿過發光顯示面板的左端的不同訊號線部分)。
在這種情況下,如11圖所示,將第3-1緩衝器R220a_1連接到第3-2緩衝器R220a_2的三條第n右訊號線203a和將第4-1個緩衝器R220b_1連接到第4-2個緩衝器R220b_2的
三條第n+1右訊號線204a可在相對於第一區域的第二區域中被提供(例如,穿過發光顯示面板右端的不同訊號線部分)。
當訊號線203、203a、204和204a與閘極線重疊時,雜訊可能會被施加到閘極線,從而導致每個開關電晶體Tsw1的異常操作,因此,訊號線203、203a、204和204a可被設置在不與閘極線重疊的位置。
圖12為根據本揭露繪示出應用於根據本揭露的發光顯示裝置的階級的佈置結構的另一示例圖。除了閘極線相對於邊界線BL彼此分開之外,圖12所示的發光顯示面板可具有與圖11中所示的發光顯示面板相同的結構。因此,在下文中,只會說明圖12中與圖11不同的特徵。
首先,對應於設置在基板左側區域中的第4n-3閘極線至第4n+4閘極線GL4n-3至GL4n+4的第4n-3右閘極線至第4n+4右閘極線GL4n-3a至GL4n+4a可在基板的右側區域中被提供。
在這種情況下,第4n-3閘極線至第4n+4閘極線GL4n-3至GL4n+4可以與第4n-3右閘極線至第4n+4右閘極線GL4n-3a至GL4n+4a分開。
第4n-3閘極線GL4n-3、第4n-2閘極線GL4n-2、第4n+1閘極線GL4n+1和第4n+2閘極線GL4n+2可被連接到第n階級Stage n,且第4n-3右閘極線GL4n-3a、第4n-2右閘極線
GL4n-2a、第4n+1右閘極線GL4n+1a和第4n+2右閘極線GL4n+2a可被連接到第n右階級Stage n_R。
第4n-1閘極線GL4n-1、第4n閘極線GL4n、第4n+3閘極線GL4n+3和第4n+4閘極線GL4n+4可被連接到第n+1階級Stage n+1,且第4n-1右閘極線GL4n-1a、第4n右閘極線GL4na、第4n+3右閘極線GL4n+3a和第4n+4右閘極線GL4n+4a可被連接到第n+1右閘極線階級Stage n+1_R。
最後,如圖12所示,將第1-1緩衝器220a_1連接到第1-2緩衝器220a_2的三條第n訊號線203可在第一區域中被提供(例如,穿過發光顯示面板的左端的不同訊號線部分)中,並且將第2-1緩衝器220b_1連接到第2-2緩衝器220b_2的三條第n+1訊號線204可在與第一區域相對的第三區域(例如,穿過與邊界線BL的左側相鄰的區域的不同訊號線部分)中被提供。
也就是說,在圖12所示的發光顯示面板中,因為閘極線相對於邊界線BL彼此分開,即使當第n+1訊號線204與邊界線BL相鄰的被佈置時,第n+1訊號線204可不與閘極線重疊。因此,不會出現由第n+1訊號線204和閘極線重疊引起的問題。
在這種情況下,如圖12所示,將第3-1緩衝器R220a_1連接到第3-2緩衝器R220a_2的三右訊號線203a可以設置在與第一區域相對的第二區域(例如,穿過發光顯示面板的右端的不同訊號線部分)中,並且連接第4-1緩衝器R220b_1和第
4-2緩衝器R220b_2的3第n+1右訊號線204a可以設置在與第二區域相對的第四區域(例如,穿過與邊界線BL的右側相鄰的區域的不同訊號線部分)中。
然而,第n訊號線203和第n右訊號線203a可在邊界線BL的左側和右側被提供,並且第n+1訊號線204和第n+1右訊號線204a可在發光顯示面板的左側和右側被提供。
圖13是用於說明圖5所示的階級的驅動方法的波形圖;圖14是表示圖4所示的第一訊號輸出部分和第二訊號輸出部分的結構的一個示例圖;圖15是用於說明圖14所示的階級的驅動方法的波形圖。
如上所述,閘極脈衝可被依序地輸出到第4n-3閘極線、第4n-1閘極線、第4n-2閘極線、第4n閘極線、第4n+1閘極線、第4n+3閘極線、第4n+2閘極線和第4n+4閘極線,且如此的輸出形式可被稱為鋸齒形。閘極脈衝GP1至GP8可基於以下說明的閘極時脈SCCLK1至SCCLK8產生。也就是說,被提供給第1-1緩衝器、第1-2緩衝器和第2-2緩衝器的第一閘極時脈至第八閘極時脈SCCLK1至SCCLK8可為第一閘極時脈至第八閘極脈衝GP1至GP8。
為此,如圖5和圖13所示,第一閘極時脈SCCLK1和第三閘極時脈SCCLK3可被提供至第1-1緩衝器220a_1,第五閘極時脈SCCLK5和第七閘極時脈SCCLK7可被提供至第1-2緩
衝器220a_2,第二閘極時脈SCCLK2及第四閘極時脈SCCLK4可被提供至第2-1緩衝器220b_1,並且第六閘極時脈SCCLK6和第八閘極時脈SCCLK8可被提供到第2-2緩衝器220b_2。
在這種情況下,施加到第n階級Stage n的Q節點Q的第一Q節點訊號Q1可與第一閘極時脈SCCLK1、第三閘極時脈SCCLK3、第五閘極時脈SCCLK5和第七閘極的下降一起下降並且第一Q節點訊號Q1可以與閘極時脈SCCLK7可與第一閘極時脈SCCLK1、第三閘極時脈SCCLK3、第五閘極時脈SCCLK5和第七閘極時脈SCCLK7的上升一起上升。
除此之外,施加到第n+1階級Stage n+1的Q節點Q的第二Q節點訊號Q2可與第二閘極時脈SCCLK2、第四閘極時脈SCCLK4、第六閘極時脈SCCLK6和第八閘極時脈SCCLK8的下降一起下降。並且第二Q節點訊號Q2可與第二閘極時脈SCCLK2、第四閘極時脈SCCLK4、第六閘極時脈SCCLK6和第八閘極時脈SCCLK8的上升一起上升。
也就是說,如圖13所示,當閘極時脈不重疊時,當所有閘極時脈都在上升時的條件可與當所有閘極時脈都在下降時的條件相同。
因此,基於閘極時脈產生的所有閘極脈衝的波形可保持相同的形式。
然而,由於隨著發光顯示裝置的解析度增加閘極脈
衝應同時被提供給更多條閘極線,因此閘極時脈之間的間隔可被減少。
因此,閘極時脈可重疊。
在這種情況下,因為第一閘極時脈的下降影響被第三閘極時脈的上升影響抵消,並且第三閘極時脈下降的影響被第五閘極時脈的上升影響抵消,所以在提供第一閘極時脈、第三閘極時脈和第五閘極時脈的同時,施加到第n階級Stage n的Q節點Q的第一Q節點訊號Q1可以保持在相同位準。因此,第一閘極時脈、第三閘極時脈和第五閘極時脈可用相同的形式輸出。
然而,因為在第七閘極時脈下降的時刻沒有上升的訊號,所以第一Q節點訊號Q1能下降。因此,第七閘極時脈輸出第七閘極脈衝的條件可以不同於基於第一閘極時脈、第三閘極時脈輸出第一閘極脈衝、第二閘極脈衝和第五閘極脈衝的條件。
因此,基於第七閘極時脈的第七閘極脈衝的波形可不同於第一閘極脈衝、第二閘極脈衝和第五閘極脈衝的波形。
在施加到第n+1階級Stage n+1的Q節點Q的第二Q節點訊號Q2中也可能出現上述現象。因此,基於第八閘極時脈的第八閘極脈衝的波形可以不同於基於第二閘極時脈、第四閘極時脈和第六閘極時脈的第二閘極脈衝、第四閘極脈衝和第六閘極脈衝的波形。
為了防止這樣的問題,如圖14所示,第一穩定電容
C1可被連接到第n階級Stage n的Q節點Q,並且第二穩定電容C2可被連接到第n+1階級Stage n+1的Q節點Q。
在這種情況下,第九閘極時脈SCCLK9可被提供至第一穩定電容C1,且第十閘極時脈SCCLK10可被提供至第二穩定電容C2。
舉例來說,第九閘極時脈SCCLK9可在第七閘極時脈SCCLK7下降時上升,而第十閘極時脈SCCLK10可在第八閘極時脈SCCLK8下降時上升。
因此,由於第七閘極時脈SCCLK7下降的影響被第九閘極時脈SCCLK9上升的影響抵消,所以當第七閘極時脈SCCLK7下降時的第一Q節點訊號Q1的位準可與當第一閘極時脈SCCLK1、第三閘極時脈SCCLK3和第五閘極時脈SCCLK5下降時第一Q節點訊號Q1的位準相同。
因此,基於第七閘極時脈SCCLK7的第七閘極脈衝GP7的波形可與基於第一閘極時脈SCCLK1、第三閘極時脈SCCLK3和第五閘極時脈SCCLK5的第一閘極脈衝GP1、第三閘極脈衝GP3和第五閘極脈衝GP5的波形相同。
除此之外,由於第八閘極時脈SCCLK8下降的影響被第十閘極時脈SCCLK10的上升的影響抵消,所以當第八閘極時脈SCCLK8下降時的第二Q節點訊號Q2的位準可以與當第二閘極時脈SCCLK2、第四閘極時脈SCCLK4和第六閘極時脈
SCCLK6下降時的第二Q節點訊號Q2的位準相同。
因此,基於第八閘極時脈SCCLK8的第八閘極脈衝GP8的波形可與基於第二閘極時脈SCCLK2、第四閘極時脈SCCLK4和第六閘極時脈SCCLK6的第二閘極脈衝GP2、第四閘極脈衝GP4和第六閘極脈衝GP6的波形相同。
因此,具有相同形式的閘極脈衝輸出可輸出到所有閘極線。
因此,發光顯示裝置的品質可以被加強。
根據本揭露,與現有技術的發光顯示面板相比,階級中包括的電晶體的數量和連接到階級的訊號線的數量可以減少。
因此,即使當發光顯示面板的解析度增加時,連接到階級的訊號線可以全部包含在顯示區域中。
除此之外,根據本揭露,因為從一階級輸出四個閘極脈衝,所以可以減少階級數,因此,與現有技術的發光顯示面板相比,可以減少設置階級的區域。
除此之外,根據本揭露,資料切換可以減少二分之一。當資料切換減少時,可以解決在配置資料驅動器的積體電路IC中出現熱量的問題。因此,可以提高根據本揭露的顯示裝置的品質。
根據本揭露的實施例的發光顯示面板可以包括:沿著第一方向延伸的多條資料線DL1、...、DLd;沿不同於第一方向
的第二方向延伸的g條閘極線GL1,…,GLg,所述閘極線分組為g/2對相鄰閘極線,其中g為4的倍數;多個子像素,其中每個子像素被佈置在個別的閘極線GL與個別的資料線DL的交叉部分並且被連接到個別的閘極線GL和個別的資料線DL;多個水平部分H,其中每個水平部分H是包括連接到所述一對相鄰閘極線之一的子像素的區域,並且包括多個分支電路單元BC;多個訊號線部分SL,所述訊號線部分的每個是兩個相鄰水平部分H之間的區域;用於驅動閘極線的閘極驅動器,該閘極驅動器包括數個g/4階級stage1,...,stage g/4,其中所述多個階級被分組為n對階級對stage n,stage n+1,其中n為奇數,每一階級對stage n,stage n+1包括第一階級stage 1和第二階級stage 2;第一階級stage 1包括:第一移位暫存器210a、第一之一緩衝器220a_1和第一之二緩衝器220a_2,其中兩個緩衝器220a_1、220a_2均連接到第一移位暫存器210a;其中,第一移位暫存器210a以及第一之一和第一之二緩衝器220a_1、220a_2各自包括多個電晶體T,這些電晶體T設置在分支電路單元BC中,其中第一之一緩衝器220a_1更連接到第一對相鄰的閘極線GL4n-3,GL4n-2,並且包括在第一移位暫存器210a和第一之一緩衝器220a_1中的電晶體T設置在包括在對應於第一對相鄰閘極線GL4n-3、GL4n-2的第一水平部分H1的分支單元電路BC並且由佈置在位於對應於第二對相鄰閘極線GL4n-1,GL4n的第一水平部分H1和第二水平
部分H2之間的第一訊號線部分SL1中的第一訊號線203連接;並且第一之二緩衝器220a_2更連接到第三對相鄰的閘極線GL4n+1,GL4n+2,並且包括在第一之二緩衝器220a_2中的電晶體T被設置在被包括在對應於所述第三對相鄰閘極線GL4n+1、GL4n+2的第三水平部分H3中的分支單元電路BC中且由佈置在位於所述水平部分H3以及對應於第四隊相鄰閘極線GL4n+3,GL4n+4的第四水平部分H4之間的第三訊號線部分SL3中的另外的第一訊號線203連接;其中,所述另外的第一訊號線203各自包括延伸穿過所述發光顯示面板的右端或左端的區域的個別的第一延伸部,所述第一延伸部連接到所述第一訊號線203中的對應的一個。
在本揭露的一些實施例中,第二階級stage 2包括:第二移位暫存器210b、第二之一緩衝器220b_1和第二之二緩衝器220b_2,其中前述兩個緩衝器220b_1、220b_2被連接到第二移位暫存器210b;其中,第二移位暫存器210b和第二之一緩衝器、第二緩衝器220b_1、220b_2各自包括多個電晶體T,這些電晶體T設置在分支電路單元BC中,其中,第二之二緩衝器220b_2更連接到第四對相鄰閘極線GL4n+3,GL4n+4,且第二移位暫存器210b和第二之二緩衝器220b_2中包含的電晶體T被設置在被包括在第四水平部分H4內的分支單元電路BC中;並且第二之一緩衝器220b_1更連接到第二對相鄰的閘極線GL4n-1,GL4n,
並且被包括在第二之一緩衝器220b_1中的電晶體T設置在包括在第二水平部分H2中的分支單元電路BC。
在本揭露的一些實施例中,第二移位暫存器210b和第二之二緩衝器220b_2中包括的電晶體T透過被佈置在第三訊號線部分SL3中的第二訊號線204連接;且被包含在第二之一緩衝器220b_1中的電晶體T由被佈置在第一訊號線部分SL1中的另外的第二訊號線204連接。
在本揭露的一些實施例中,另外的第二訊號線204各自包括延伸穿過發光顯示面板的右端或左端的區域的對應的個別第二延伸部,第二延伸部被連接到第二訊號線204中的對應的一個;其中,較佳地,第一延伸部延伸穿過一區域,所述區域相對於第一方向與第二延伸部穿過的區域相反。
在本揭露的一些實施例中,發光顯示面板包括左顯示區域,及在第二方向上與前述相鄰且不與左顯示區域不重疊的右顯示區域,閘極驅動器對應於左顯示區域,第一延伸部延伸穿過發光顯示面板的左端區域;右閘極驅動器包括數個g/4階級,所述數個4/g階級被分群為對應於右顯示區域的g/8對相鄰的右階級;其中,每對相鄰的右階級包括右第一階級stage 1_R和右第二階級stage 2_R;右第一階級stage 1_R包括:右第一移位暫存器R210a、右第一之一緩衝器R220a_1和右第一之二緩衝器R220a_2,其中前述兩個緩衝器R220a_1、R220a_2均被連接到右
第一移位暫存器R210a;其中,右第一移位暫存器R210a和右第一之一緩衝器和右第一之二緩衝器R220a_1,R220a_2分別包括多個電晶體T,所述電晶體T被設置在對應於右顯示區域的分支電路單元BC_R中。
在本揭露的一些實施例中,右第一之一緩衝器R220a_1進一步被連接到第一對相鄰的閘極線GL4n-3,GL4n-2,並且包括在右第一之一緩衝器R220a_1中的電晶體T被設置在被第一水平部分H1包括的分支單元電路BC_R中;且其中右第一之二緩衝器R220a_2更連接到第三對相鄰的閘極線GL4n+1;GL4n+2,並且被包括在第一右移位暫存器R210a和右第一之二緩衝器R220a_2中的電晶體T設置在第三水平部分H3所包括的分支單元電路BC_R中。
在本揭露的一些實施例中,第一右之二緩衝器R220a_2和第一右移位暫存器R210a中包括的電晶體T藉由佈置在第三訊號線部分SL3中的右第一訊號線203R連接;右第一之一緩衝器R220a_1中包括的電晶體T藉由佈置在第一訊號線部分SL1中的右第一訊號線203R連接。其中,所述右側第一訊號線203R分別包括延伸穿過所述發光顯示面板的右端區域的右側的個別第一延伸部,所述右側第一延伸部被連接到第一訊號線203R中的對應醫者。
在本揭露的一些實施例中,第二右階級stage 2_R包
括第二右移位暫存器R210b、第二之一右緩衝器R220b_1和第二之二右緩衝器R220b_2,其中兩個緩衝器R220b_1,R220b_2與第二右移位暫存器R210b相連;其中,第二右移位暫存器R210b、第二之一右緩衝器和右側第二之二緩衝器R220b_1、R220b_2分別包括多個電晶體T,所述電晶體T設置在對應於右顯示區域的分支電路單元BC中。
在本揭露的一些實施例中,第二之二右緩衝器R220b_2進一步連接到第四對相鄰閘極線GL4n+3,GL4n+4,以及包括在第二之二右緩衝器R220b_2中的電晶體T被設置在由第四水平部分H4包括的分支單元電路BC_R中;且其中第二之一右緩衝器R220b_1更連接到第二對相鄰的閘極線GL4n-1;GL4n,並且第二右移位暫存器R210b和第二之一右緩衝器R220b_1中包含的電晶體T被設置在由第二水平部分H2所包括的分支單元電路BC_R中。
在本揭露的一些實施例中,第二之一右緩衝器R220b_1和第二右移位暫存器R210b中包括的電晶體T由佈置在第一訊號線部分SL1中的第二右訊號線204R連接;第二之二右緩衝器R220b_2中包括的電晶體T由佈置在第三訊號線部分SL3中另外的第二右訊號線204R連接;其中,較佳地,另外的第二右訊號線204R中的任一者包括個別的第二右延伸部,所述第二右延伸部延伸穿過發光顯示面板的右端的區域,第二右延伸部被連
接到的第二右訊號線204R中的對應的一者。
在本揭露的一些實施例中,閘極線GL1、……、GLg各自包括在左右顯示區域之間的邊界線BL處的斷接;其中,較佳地,另外的第二訊號線204各自包括延伸穿過左側顯示區域中的邊界線BL旁邊的區域的個別第二延伸部,所述第二延伸部連接到第二訊號線204的對應的一個;且右側另外的第二訊號線R204各自包括延伸穿過右側顯示區域中的邊界線BL旁邊的區域的對個別的右第二延伸部,右第二延伸部連接到右第二訊號線R204中的對應一個。
在本揭露的一些實施例中,第一之一緩衝器220a_1包括連接在第一時脈脈衝SCCLK1線和第一閘極線GL4n-3之間的第一電晶體Pu1,並且包括連接在第三時脈SCCLK3線和第一對閘極線的第二閘極線GL4n-2之間的第二電晶體Pu2;其中第一之二緩衝器220a_2包括連接在第五時脈脈衝SCCLK5線和第五閘極線GL4n+1之間的第三電晶體Pu3,並且包括連接在第三對閘極線的第七時脈脈衝SCCLK7線和第六閘極線GL4n+2之間的第四電晶體Pu4。
在本揭露的一些實施例中,第一電晶體、第二電晶體、第三電晶體和第四電晶體Pu1、Pu2、Pu3、Pu4包括連接到第一移位暫存器210a的輸出訊號線Q的閘極端,所述輸出訊號線Q被包含在在第一訊號線203和另外的第一訊號線203中,並透
過電容C1耦接到第九時脈脈衝SCCLK9線。
在本揭露的一些實施例中,第二之一緩衝器220b_1包括在第二時脈脈衝SCCLK2線和第三閘極線GL4n-1之間連接的第五電晶體Pu5,並且包括被連接在第二對閘極線的第四時脈脈衝SCCLK4線和第四閘極線GL4n之間的第六電晶體Pu6;並且其中第二之二緩衝器220b_2包括被連接在第六時脈脈衝SSCLK6線和第七閘極線GL4n+3之間的第七電晶體Pu7,並且包括被連接在第四對閘極線的第八時脈脈衝SCCLK8線和第八閘極線GL4n+4之間的第八電晶體Pu8。
在根據本揭露實施例的用於發光顯示面板的閘極驅動器的驅動方法中,第一階級stage1和第二階級stage2透過各自的時脈線從控制器400接收多個時脈脈衝;其中,時脈脈衝包括至少八個緩衝時脈脈衝CCLK1,...,SCCLK8,所述緩衝時脈脈衝隨後以從第一緩衝時脈脈衝至第八緩衝時脈脈衝CCLK1,...,SCCLK8的時間順序提供到對應的時脈線上;其中第一之一緩衝器220a_1接收輸出到第一閘極線GL4n-3的第一時脈脈衝SSCLK1,以及輸出到第一對閘極線的第二閘極線GL4n-2的第三時脈脈衝SCCLK3;第一之二緩衝器220a_2接收輸出到第五閘極線GL4n+1的第五時脈脈衝SCCLK5和輸出到第三對閘極線的第六閘極線GL4n+2的第七時脈脈衝SCCLK7;第二之一緩衝器220b_1接收輸出到第三閘極線GL4n-1的第二時脈脈衝SCCLK2
和輸出到第二對閘極線的第四閘極線GL4n的第四時脈脈衝SCCLK4;第二之二緩衝器220b_2接收輸出到第七閘極線GL4n+3的第六時脈脈衝SSCLK6和輸出到第四對閘極線的第八閘極線GL4n+4的第八時脈脈衝SCCLK8。
本揭露的上述特徵、結構和效果包括在本揭露的至少一個實施例中,但不限於僅一個實施例。除此之外,本領域中具有通常知識者可以藉由對其他實施例的組合或修改來實現本揭露的至少一個實施例中說明的特徵、結構和效果。因此,與組合和修改相關的內容應解釋為在本揭露的範圍內。
對於本領域中具有通常知識者來說顯而易見的是,在不脫離本揭露的精神或範圍的情況下,可以對本揭露進行各種修改和變化。因此,本揭露旨在覆蓋本揭露的修改和變化,只要它們落入所附權利要求及其等同的範圍內。
100:發光顯示面板
110:像素
120:顯示區域
130:非顯示區域
200:閘極驅動器
300:資料驅動器
400:控制器
Data:影像資料
DCS:資料控制訊號
DL,DL1~DLd:資料線
GCS:閘極控制器
GL,GL1~GLg:閘極線
Claims (18)
- 一種發光顯示裝置,包含:一閘極驅動器,包括設置在基板的多個階級;以及多個閘極線,連接到該些階級,其中該些階級的每一個包含一移位暫存器以及連接到該移位暫存器的兩個緩衝器,構成一第n階級的兩個緩衝器中的一第1-1緩衝器與構成該第n階級的一第一移位暫存器被設置在一第n水平部分,並且該兩個緩衝器中的一第1-2緩衝器被設置在一第n+2水平部分(其中n為一奇數),構成一第n+1階級的兩個緩衝器中的一第2-2緩衝器與構成該第n+1階級的一第二移位暫存器被設置在一第n+3水平部分,並且該兩個緩衝器中的一第2-1緩衝器被設置在一第n+1水平部分,並且該第n水平部分係包括沿著一第4n-3閘極線與一第4n-2閘極線排列的多個像素的一區域,該第n+1水平部分係包括沿著一4n-1閘極線與一第4n閘極線排列的多個像素的一區域,該第n+2水平部分係包括沿著一第4n+1閘極線與一第4n+2閘極線排列的多個像素的一區域,該第n+3水平部分係包括沿著一第4n+3閘極線與一第4n+4閘極線排列的多個像素的一區域, 其中連接到該第1-1緩衝器與該第一移位暫存器的多個第n訊號線以及連接到該第2-1緩衝器的三個第n+1訊號線設置在該第n水平部分與該第n+1水平部分之間的一第n訊號線部分,該些第n訊號線的三個第n訊號線延伸至該第n+2水平部分與該第n+3水平部分之間的一第n+2訊號線部分,該三個第n+1訊號線延伸至該第n+2訊號線部分,並且連接到該第2-2緩衝器及該第二移位暫存器的至少一第n+1訊號線更設置於該第n+2訊號線部分。
- 如請求項1所述的發光顯示裝置,其中該第1-1緩衝器連接到該第4n-3閘極線與該第4n-2閘極線,並且該第1-2緩衝器連接到該第4n+1閘極線與該第4n+2閘極線。
- 如請求項1所述的發光顯示裝置,其中該第2-2緩衝器連接到該第4n+3閘極線與該第4n+4閘極線,並且該第2-1緩衝器連接到該第4n-1閘極線與該第4n閘極線。
- 如請求項1所述的發光顯示裝置,其中該些第n訊號線中設置在該第n+2訊號線部分的該三個第n訊號線連接到該第1-2緩衝器,並且設置在該第n+2訊號線部分的該三個第n+1訊號線連接到該第2-2緩衝器與該第二移位暫存器。
- 如請求項1所述的發光顯示裝置,其中設置在該第n訊號線部分的該三個第n訊號線的多個一側端與設置在該 第n訊號線部分的該三個第n+1訊號線的多個一側端透過相同區域延伸至該第n+2訊號線部分。
- 如請求項1所述的發光顯示裝置,其中設置在該第n訊號線部分的該三個第n訊號線的多個一側端透過一第一區域延伸至該第n+2訊號線部分,該第一區域中設置有包括在該第n+1水平部分與該第n+2水平部分中的多個閘極線的多個一側端,並且設置在該第n訊號線部分的該三個第n+1訊號線的多個一側端透過該第一區域延伸至該第n+2訊號線部分。
- 如請求項1所述的發光顯示裝置,其中設置在該第n訊號線部分的該三個第n訊號線的多個一側端與設置在該第n訊號線部分的該三個第n+1訊號線的多個一側端透過不同區域延伸至該第n+2訊號線部分。
- 如請求項1所述的發光顯示裝置,其中設置在該第n訊號線部分的該三個第n訊號線的多個一側端透過一第一區域延伸至該第n+2訊號部分,該第一區域中設置有包括在該第n+1水平部分與該第n+2水平部分中的多個閘極線的多個一側端,並且設置在該第n訊號線部分的該三個第n+1訊號線的多個一側端透過一第二區域延伸至該第n+2訊號線部分,該第二區域中設 置有包括在在該第n+1水平部分以及該第n+2水平部分中的多個另一側端。
- 如請求項1所述的發光顯示裝置,其中該基板相對於一邊界被劃分為一左側區域以及一右側區域,該邊界對應於垂直於該些閘極線的一方向,該第n階級與該第n+1階級被設置在該左側區域,並且對應於該第n階級的一第n右側階級與對應於該第n+1階級的一第n+1右側階級被設置在該右側區域。
- 如請求項9所述的發光顯示裝置,其中構成該第n右側階級的兩個緩衝器中的一第3-2緩衝器與構成該第n右側階級的一第三移位暫存器被設置在該第n+2水平部分,並且該兩個緩衝器中的一第3-1緩衝器被設置在該第n水平部分,並且構成該第n+1右側階級的兩個緩衝器中的一第4-1緩衝器與構成該n+1右側階級的一第三移位暫存器被設置在一第n+1水平部分,並且兩個緩衝器中的一第4-2緩衝器被設置在一第n+3水平部分。
- 如請求項10所述的發光顯示裝置,其中該第3-2緩衝器連接到該第4n+1閘極線與該第4n+2閘極線,並且該第3-1緩衝器連接到該第4n-3閘極線與該第4n-2閘極線。
- 如請求項10所述的發光顯示裝置,其中該第4-1緩衝器連接到該第4n-1閘極線與該第4n閘極線,並且該第4-2緩衝器連接到該第4n+3閘極線與該第4n+4閘極線。
- 如請求項9所述的發光顯示裝置,其中該第n階級與該第n右側階級連接到相同的多個閘極線,並且該第n+1階級與該第n+1右側階級連接到相同的多個閘極線。
- 如請求項9所述的發光顯示裝置,其中包含在該第n水平部分中的該第4n-3閘極線與該第4n-2閘極線以及包含在該第n+2水平部分中的該第4n+1閘極線與該第4n+2閘極線連接到該第n階級與該第n右側階級,並且包含在該第n+1水平部分中的該第4n-1閘極線與該第4n閘極線以及包含在該第n+3水平部分中的該第4n+3閘極線與該第4n+4閘極線連接到該第n+1階級與該第n+1右側階級。
- 如請求項9所述的發光顯示裝置,其中對應於設置在該基板的該左側區域第4n-3至第4n+4閘極線的第4n-3至4n+4右閘極線被設置在該基板的該右側區域,並且該第4n-3至第4n+4閘極線與該第4n-3至第4n+4右閘極線相對於該邊界隔開。
- 如請求項15所述的發光顯示裝置,其中該第4n-3閘極線、該第4n-2閘極線、該第4n+1閘極線以及該第4n+2閘極線連接到該第n階級, 該第4n-3右閘極線、該第4n-2右閘極線、該第4n+1右閘極線以及該第4n+2右閘極線連接到該第n右側階級,該第4n-1極線、該第4n極線、該第4n+3極線以及該第4n+4極線連接到該第n+1階級,並且該第4n-1右閘極線、該第4n右閘極線、該第4n+3右閘極線以及該第4n+4右閘極線連接到該第n+1右側階級。
- 如請求項1所述的發光顯示裝置,其中一閘級脈衝依序輸出到該第4n-3閘極線、該第4n-1閘極線、該第4n-2閘極線、該第4n閘極線、該第4n+1閘極線、該第4n+3閘極線、該第4n+2閘極線以及該第4n+4閘極線。
- 如請求項17所述的發光顯示裝置,其中該第n階級連接到該第4n-3閘極線、該第4n-2閘極線、該第4n+1閘極線以及該第4n+2閘極線,並且該第n+1階級連接到該第4n-1閘極線、該第4n閘極線、該第4n+3閘極線以及該第4n+4閘極線。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020210194754A KR20230103704A (ko) | 2021-12-31 | 2021-12-31 | 발광표시장치 |
| KR10-2021-0194754 | 2021-12-31 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202329079A TW202329079A (zh) | 2023-07-16 |
| TWI857391B true TWI857391B (zh) | 2024-10-01 |
Family
ID=84329383
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111142828A TWI857391B (zh) | 2021-12-31 | 2022-11-09 | 發光顯示裝置 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US11727846B2 (zh) |
| EP (1) | EP4207171B1 (zh) |
| JP (1) | JP7486563B2 (zh) |
| KR (1) | KR20230103704A (zh) |
| CN (1) | CN116416909B (zh) |
| TW (1) | TWI857391B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20250127885A (ko) * | 2024-02-20 | 2025-08-27 | 엘지디스플레이 주식회사 | 표시패널 및 이를 포함하는 표시장치 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20170103698A1 (en) * | 2015-03-17 | 2017-04-13 | Shenzhen China Star Optoelectronics Technoloy Co., Ltd. | Gate drive circuit and display device |
| US20190057638A1 (en) * | 2017-04-05 | 2019-02-21 | Boe Technology Group Co., Ltd. | Shift-buffer circuit, gate driving circuit, display panel and driving method |
| US20210327387A1 (en) * | 2020-04-17 | 2021-10-21 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit, display device provided with same, and driving method of scanning signal line |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5312758B2 (ja) * | 2007-06-13 | 2013-10-09 | 株式会社ジャパンディスプレイ | 表示装置 |
| KR101502174B1 (ko) * | 2008-12-23 | 2015-03-12 | 엘지디스플레이 주식회사 | 제어 드라이버 및 이를 구비한 표시장치 |
| US9330782B2 (en) * | 2010-07-13 | 2016-05-03 | Sharp Kabushiki Kaisha | Shift register and display device having the same |
| KR102022698B1 (ko) | 2012-05-31 | 2019-11-05 | 삼성디스플레이 주식회사 | 표시 패널 |
| JP5963551B2 (ja) * | 2012-06-06 | 2016-08-03 | キヤノン株式会社 | アクティブマトリクスパネル、検出装置、及び、検出システム |
| KR20170133579A (ko) | 2016-05-25 | 2017-12-06 | 삼성디스플레이 주식회사 | 표시 장치 |
| US10957755B2 (en) | 2016-11-15 | 2021-03-23 | Lg Display Co., Ltd. | Display panel having a gate driving circuit arranged distributively in a display region of the display panel and organic light-emitting diode display device using the same |
| KR20180067948A (ko) * | 2016-12-13 | 2018-06-21 | 엘지디스플레이 주식회사 | 시프트 레지스터 및 이를 포함하는 게이트 구동회로 |
| KR102700470B1 (ko) * | 2016-12-30 | 2024-08-28 | 엘지디스플레이 주식회사 | 유기발광표시패널 및 이를 이용한 유기발광표시장치 |
| KR102423863B1 (ko) * | 2017-08-04 | 2022-07-21 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 구비한 평판 표시 장치 |
| KR102512962B1 (ko) * | 2017-12-21 | 2023-03-21 | 엘지디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
| CN113096616A (zh) * | 2018-02-28 | 2021-07-09 | 华为技术有限公司 | 调整显示亮度的方法和电子设备 |
| KR102489224B1 (ko) * | 2018-05-31 | 2023-01-17 | 엘지디스플레이 주식회사 | 게이트 구동부를 포함하는 표시장치 |
| CN111179797B (zh) * | 2018-11-13 | 2021-11-02 | 合肥京东方卓印科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置 |
| KR102211928B1 (ko) | 2019-12-31 | 2021-02-03 | 엘지디스플레이 주식회사 | 발광 표시 장치 |
| KR102739489B1 (ko) | 2019-12-31 | 2024-12-05 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 포함하는 발광 표시 장치 |
| KR102821215B1 (ko) | 2019-12-31 | 2025-06-13 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 포함하는 표시 장치 |
| KR102720350B1 (ko) * | 2020-05-22 | 2024-10-23 | 엘지디스플레이 주식회사 | 게이트 구동회로 및 이를 이용한 표시장치 |
-
2021
- 2021-12-31 KR KR1020210194754A patent/KR20230103704A/ko active Pending
-
2022
- 2022-11-04 US US17/981,175 patent/US11727846B2/en active Active
- 2022-11-07 EP EP22205762.2A patent/EP4207171B1/en active Active
- 2022-11-08 CN CN202211395010.0A patent/CN116416909B/zh active Active
- 2022-11-08 JP JP2022178687A patent/JP7486563B2/ja active Active
- 2022-11-09 TW TW111142828A patent/TWI857391B/zh active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20170103698A1 (en) * | 2015-03-17 | 2017-04-13 | Shenzhen China Star Optoelectronics Technoloy Co., Ltd. | Gate drive circuit and display device |
| US20190057638A1 (en) * | 2017-04-05 | 2019-02-21 | Boe Technology Group Co., Ltd. | Shift-buffer circuit, gate driving circuit, display panel and driving method |
| US20210327387A1 (en) * | 2020-04-17 | 2021-10-21 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit, display device provided with same, and driving method of scanning signal line |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20230103704A (ko) | 2023-07-07 |
| US11727846B2 (en) | 2023-08-15 |
| EP4207171A1 (en) | 2023-07-05 |
| JP7486563B2 (ja) | 2024-05-17 |
| EP4207171B1 (en) | 2025-08-20 |
| CN116416909A (zh) | 2023-07-11 |
| JP2023099462A (ja) | 2023-07-13 |
| US20230215315A1 (en) | 2023-07-06 |
| TW202329079A (zh) | 2023-07-16 |
| CN116416909B (zh) | 2026-01-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1881474B (zh) | 移位寄存器和包括该移位寄存器的显示设备 | |
| CN101154006B (zh) | 液晶显示器 | |
| CN107342036A (zh) | 显示面板及显示装置 | |
| US20110128261A1 (en) | Liquid crystal display panel and liquid crystal display device | |
| US11120724B2 (en) | Display device and driving method thereof | |
| KR101904277B1 (ko) | 액정 디스플레이 장치 | |
| CN104777936B (zh) | 触控驱动单元和电路、显示面板及显示装置 | |
| JP2003076346A (ja) | 液晶表示装置 | |
| WO2021203471A1 (zh) | 显示面板和电子设备 | |
| KR20160017390A (ko) | 디스플레이 장치의 게이트 드라이버 | |
| KR20160017866A (ko) | 표시장치 | |
| WO2017063269A1 (zh) | 栅极驱动基板和使用栅极驱动基板的液晶显示器 | |
| US11935459B2 (en) | Display apparatus | |
| KR20200003069A (ko) | 스캔 드라이브 회로, 어레이 기판과 디스플레이 패널 | |
| JP2019504335A (ja) | Gip回路及びその駆動方法、並びにフラットパネルディスプレイ装置 | |
| TWI857391B (zh) | 發光顯示裝置 | |
| CN114512084A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 | |
| KR102495057B1 (ko) | 표시 장치 | |
| CN101017640A (zh) | 显示面板 | |
| CN107274826B (zh) | 显示器 | |
| KR20230096542A (ko) | 표시장치 | |
| KR20230101466A (ko) | 게이트 구동 회로 및 이를 포함하는 표시 장치 | |
| KR101363194B1 (ko) | 표시장치 | |
| CN112802419B (zh) | 信号产生电路及显示装置 | |
| TWI624820B (zh) | 顯示器 |