TWI850335B - 用於鍺n通道裝置的源極或汲極結構 - Google Patents
用於鍺n通道裝置的源極或汲極結構 Download PDFInfo
- Publication number
- TWI850335B TWI850335B TW109105667A TW109105667A TWI850335B TW I850335 B TWI850335 B TW I850335B TW 109105667 A TW109105667 A TW 109105667A TW 109105667 A TW109105667 A TW 109105667A TW I850335 B TWI850335 B TW I850335B
- Authority
- TW
- Taiwan
- Prior art keywords
- source
- semiconductor layer
- fin
- integrated circuit
- drain
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/797—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0215—Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned selective metal deposition simultaneously on gate electrodes and the source regions or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6219—Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/822—Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/834—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge further characterised by the dopants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H10P14/3411—
-
- H10P14/3444—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
描述了一種具有源極或汲極結構和鍺N通道的積體電路結構。在範例中,積體電路結構包含具有下鰭部和上鰭部的鰭,所述上鰭部包含鍺。閘極堆疊係在所述鰭的所述上鰭部上方。第一源極或汲極結構包含在所述閘極堆疊的所述第一側處嵌入所述鰭的磊晶結構。第二源極或汲極結構包含在所述閘極堆疊的所述第二側處嵌入所述鰭的磊晶結構。每個磊晶結構包含與所述上鰭部接觸的第一半導體層和在所述第一半導體層上的第二半導體層。所述第一半導體層包含矽、鍺和磷,而所述第二半導體層包含矽和磷。
Description
本發明的實施例在於先進積體電路結構製造的領域,具體地,在於具有源極或汲極結構與鍺N通道的積體電路結構。
在過去數十年,積體電路中之特徵的縮放(scaling)已是不斷成長的半導體工業背後之驅動力。縮放至越來越小的特徵致使了半導體晶片之有限面積上的功能性單元之增加的密度。例如,縮小電晶體尺寸使得在晶片上結合增加數目的記憶體或邏輯裝置,導致增加容量之產品的製造。然而,對於越來越多的容量之驅動並不是沒有問題的。將各裝置之效能最佳化的需求變得越來越重要。
傳統及目前已知的製造程序中之變化性可能限制將其進一步延伸入10奈米節點或次10奈米節點範圍之可能性。因此,用於未來技術節點所需之功能元件的製造可能需要引入新的方法或者將新的技術整合於目前製造程序中或取代目前的製造程序。
及
為了在裝置的通道中的改進電子遷移率,描述了一種具有源極或汲極結構與鍺N通道的積體電路結構,以及製造具有源極或汲極結構與鍺N通道的積體電路結構的方法。在以下描述中,闡述了許多具體細節,如具體的整合和材料方案,以提供對本發明的實施例的透徹理解。對於本領域技術人員將顯而易見的是,可以在沒有這些具體細節的情況下實踐本發明的實施例。在其它範例中,未詳細描述諸如積體電路設計佈局的眾所皆知特徵,以免不必要地模糊本發明的實施例。此外,要理解的是,圖式中所示的各種實施例是說明性的表示,並且不一定按比例繪製。
以下的詳細描述本質上僅是說明性,並不意於限制申請標的之實施例或此類實施例的應用以及使用。如本文中所使用的,詞語「範例性」是指「用作範例、例子或說明」。本文中描述為範例性的任何實現不一定被解釋為比其它實現較佳或有利。再者,並無意圖由先前技術領域、先前技術、簡單摘要或以下詳細說明中所提出之任何明確表達的或暗示性的理論所約束。
本說明書包含對「一個實施例」或「實施例」的參照。用語「在一個實施例中」或「在實施例中」的出現不一定指相同的實施例。可以按照與本發明一致的任何合適方式來組合特定特徵、結構或特性。
用語。以下段落為在本發明(包含所附請求項)中出現的用語提供了定義或上下文:
「包含」。此用語是開放式的。如在所附申請專利範圍中所使用的,此用語不排除額外的結構或操作。
「配置成」。各種單元或元件可以被描述或請求為「配置成」執行一或多個任務。在這種上下文中,「配置成」用於透過指出在操作期間包含執行這些一或多個任務的結構的單元或元件來表示結構。因此,即使指定的單元或元件當前並未工作(例如,未開啟或未啟用),也可以說所述單元或元件被配置成執行任務。明確指出將單元或電路或元件「配置成」進行一或多個工作是明確地表示針對所述單元或元件不要引用35 U.S.C. §112(第六段)。
「第一」、「第二」等。如本文中所使用,這些用語被使用為在其後方之名詞的標示,且並未暗示任何類型的排序(例如,空間、時間、邏輯等)。
「耦接」。下面的說明是指稱被「耦接」在一起的元件或節點或特徵。如本文中所使用,除非另有明確地聲明,「耦接」指的是一個元件或節點或特徵被直接地或間接地結合至另一元件或節點或特徵(或者直接地或間接地與另一元件或節點或特徵通訊),並且不一定是機械地。
此外,某些用語也可被用於以下描述中以僅供參考之目的,而因此不意欲為限制性的。例如,諸如「較高」、「較低」、「上方」,及「下方」是指稱所述參考所應用之圖形中的方向。諸如「前」、「後」、「後方」、「側面」、「外側」,及「內側」等用語係描述參考之恆定(但任意)框內的元件之部分的定向或位置或兩者,其係藉由參考描述討論中元件之文字及相關圖式而變得清楚明白。此種用語可包括以上所明確地提及之字詞、其衍生詞,及類似含義的字詞。
「禁止」。如本文中所使用,禁止被用來描述減少或最小化效果。當元件或特徵被描述為禁止行動、動作、或狀況時,其可完全地防止結果或後果或未來狀態。此外,「禁止」也可指稱可能另外地發生之後果、效能、或效果的減少或減輕。因此,當元件、元素、或特徵被指稱為禁止結果或狀態時,其無須完全地防止或去除所述結果或狀態。
本文所描述的實施例可以關於前段(FEOL)半導體處理和結構。FEOL是積體電路(IC)製造的第一部分,其中各個裝置(例如,電晶體、電容器、電阻器等)在半導體基板或層中被圖案化。FEOL通常覆蓋直至(但不包含)金屬互連層的沉積的一切。在最後FEOL操作之後,結果通常是具有隔離電晶體的晶圓(例如,沒有任何導線)。
本文描述的實施例可以針對後段(BEOL)半導體處理和結構。BEOL是IC製造的第二部分,其中各個裝置(例如,電晶體、電容器、電阻器等)以晶圓上的佈線(例如,一或多個金屬化層)變成互連。BEOL包含接點、絕緣層(介電質)、金屬層和用於晶片至封裝連接的接合部位。在製造階段的BEOL部分中,接點(墊)、互連線、通孔和介電質結構被形成。對於當代IC製程,可以在BEOL中加入大於10層金屬層。
下面描述的實施例可以適用於FEOL處理和結構、BEOL處理和結構,或FEOL和BEOL處理和結構兩者。具體地,儘管可以使用FEOL處理方案來說明範例性處理方案,但是這種方法也可以適用於BEOL處理。同樣地,儘管可以使用BEOL處理方案來說明範例性處理方案,但是這種方法也可以適用於FEOL處理。
根據本發明的一或多個實施例,描述了具有漸變的磷(或砷)摻雜的SiGe/Si源極/汲極結構的鍺N通道電晶體。實施例可以針對減少鍺通道n型Ge電晶體的相關接觸和本體源極/汲極電阻。
為了提供上下文,矽(Si)和鍺(Ge)之間的晶格常數的較大失配大約為4%,這對在Ge通道電晶體裝置中開發低電阻n型源極/汲極層提出了挑戰。解決此類問題的先前解決方案包含(1)使用磷摻雜的Ge作為N型磊晶(nEPI)源極或汲極(源極/汲極或S/D)結構,(2)使用磷摻雜的Si1-X
GeX
作為nEPI源極/汲極結構,或(3)使用磷摻雜的Si作為nEPI源極/汲極結構。
雖然解決方案(1)和(2)(在S/D處利用Ge和SiGe材料)提供了降低的應變,但是與解決方案(3)相比,這些方法可能與更大電阻的S/D區域的效能損失以及增加的摻雜物擴散和較低主動摻雜濃度有關。同時,解決方案(3)採用低電阻率的Si:P,但由於大的晶格失配,可以被關聯於在通道接面的高缺陷濃度。此外,解決方案(2)和(3)具有Ge和Si之間的k空間(動量空間)失配,其也可以增加接觸電阻,如下述。
根據本發明的一或多個實施例,組成上漸變的S/D區域被實現,以最大化低電阻S/D的材料的體積,同時最小化缺陷形成。此外,這種漸變可以有效地消除k空間失配,從而降低與穿越接面相關的接觸損失。在一個實施例中,梯度係來自磷摻雜(p型摻雜)、富Ge的SiGe介面層,其過渡到在S/D的本體中並在接觸區域的P摻雜的Si。
作為比較範例,圖1A顯示具有源極或汲極結構和鍺N通道的比較積體電路結構的截面圖。圖1B顯示根據本發明的實施例的具有源極或汲極結構和鍺N通道的積體電路結構的截面圖。
參照圖1A,積體電路結構100包含矽(Si)基板102和鍺(Ge)通道104。源極或汲極部106是或包含富含缺陷的磷摻雜矽(Si:P)。源極或汲極部108是或包含相對較高品質的Si:P。閘極電極110、閘極介電質112,和側壁間隔件114也被包含在積體電路結構100中。約4%的Si和Ge之間的晶格失配導致在S/D和通道介面(也就是說,作為源極或汲極部106)的缺陷區。這種介面區域可以在10奈米的數量級,可以具有降低的主動摻雜濃度,並且可以有助於顯著降低裝置效能。
參考圖1B,積體電路結構120包含矽(Si)基板122和鍺(Ge)通道124。源極或汲極部126是或包含磷和/或砷摻雜的矽鍺,其以在通道124附近富Ge成分和遠離通道124的Si:P區域的方式,在Ge的百分比上組成漸變(漸變的Si1-x
GeX
:P,As)。閘極電極130、閘極介電質132和側壁間隔件134也包含在積體電路結構120中。在一個實施例中,漸變的Si1-x
Gex
:P,As膜(126)減少S/D通道介面處的缺陷,並改善裝置的效能。
在此揭露的概念的說明,圖1C包含根據本發明的實施例的作為顯示不同介面的Ge-Si介面電阻的散射事件的函數的接觸電阻(歐姆/平方公分)的曲線圖150。參照圖1C的曲線圖150,顯示了與SiGe:P(154,不考慮k空間轉移)相比的Si:P(152,考慮k空間轉移)的資料。利用k空間轉移,Si:P之間的接觸電阻可以大於1E-7歐姆/平方公分。如果在Si/Ge介面有足夠的散射事件,使得k空間不成問題,則接觸電阻可急劇降低至例如小於3E-9歐姆/平方公分。
本文揭露的實施例的實現可以致使透過使用組成梯度來最佳化k空間失配和在整個S/D區域的電阻率,以致使相對較低的接觸電阻,直接轉換到在n型Ge通道裝置中的改善效能。此外,這種S/D結構可以提供可以進一步改善通道遷移率的應變。根據本文描述的一或多個實施例,具有P和/或As摻雜的可選的磊晶源極/汲極層在Ge通道裝置上的標準EPI程序位置處以來自通道附近的高Ge濃度(例如60至100%)連續組成梯度生長到2至20奈米的100%Si基體。結果可能是n型Ge裝置上的高導電性、最小缺陷的S/D區域,其在下一代電晶體節點的通道中可表現出改善的電子導電性。在一個實施例中,S/D內的摻雜程度的目標是1E18至5E21原子/立方公分。在一個實施例中,可將此類S/D結構實現為平面、三閘極、finFET、奈米線或奈米帶裝置等。
如同範例性處理流程,圖2A至圖2G顯示根據本發明的實施例的表示在製造具有用於鍺N通道的源極或汲極結構的積體電路結構的方法中的各種操作的截面圖。圖2G'顯示根據本發明的另一實施例的具有用於鍺N通道的源極或汲極結構的另一積體電路結構的截面圖。
參考圖2A,通道材料204係生長在基板202上,如矽基板或摻雜的矽基板。在實施例中,通道材料204包含鍺。在實施例中,通道材料204是鍺通道材料。
如貫穿全文使用的,除非明確地被稱為摻雜的矽層或基板,否則用語矽(例如,如在矽基板或矽鰭部中所使用的)可用於描述由非常大量的矽(如果不是全部的話)組成的矽材料。然而,應理解,實際上,可能難以形成100%純度的Si,因此,其可能包含極少量的雜質摻雜物(例如硼、磷或砷)和/或可能包含極少量的碳或鍺。這種雜質可以在矽沉積期間作為不可避免的雜質或成分被包含,或者在後沉積處理期間擴散時可能「污染」矽。
如貫穿全文使用的,除非明確地被稱為摻雜鍺層,否則用語鍺(例如,如在鍺成核層或鍺裝置層或鍺通道結構中使用的)可用於描述由非常大量的鍺(如果不是全部的話)組成的鍺材料。然而,應理解,實際上,可能難以形成100%純度的Ge,因此,其可能包含極少量的雜質摻雜物(例如硼、磷或砷)和/或可能包含極少量的矽或碳。這種雜質可以在鍺沉積期間作為不可避免的雜質或成分被包含,或者在後沉積處理期間擴散時可能「污染」Ge。因此,本文針對鍺成核層或鍺裝置層或鍺通道結構所述的實施例可包含鍺成核層或鍺裝置層或鍺通道結構,其包含相對少量(「雜質」程度)的非Ge原子或種類,例如Si。
參照圖2B,將通道材料204圖案化為鰭206。所述圖案化可以形成進入基板202的凹部208,如圖所示。
參照圖2C,鰭206之間的溝槽填充有淺溝槽隔離材料,接著將其研磨並凹陷以形成隔離結構210。所述程序可以進一步涉及介電質隔離屏障的沉積、圖案化和凹陷。所述程序繼續進行閘極氧化物材料和閘極電極材料(其可以是虛設閘極氧化物材料和虛設閘極電極材料或永久閘極氧化物和閘極電極)的沉積以及圖案化,以及閘極間隔件的形成,以形成閘極堆疊212和閘極間隔件214。不論是在此階段還是之後形成,永久閘極電極都是N型閘極電極。
參照圖2D,鰭206在位置218處與閘極堆疊212的相鄰側被蝕刻。蝕刻在閘極堆疊212下方留下通道區域216。
參照圖2E,源極或汲極結構被形成。在實施例中,源極或汲極結構的形成涉及磊晶結構的生長。在實施例中,源極或汲極結構的每個磊晶結構包含與上鰭部(216的上部)接觸的第一半導體層220。第二半導體層222係在第一半導體層220上。第一半導體層220包含矽、鍺和磷(例如,作為磷摻雜的矽鍺層,其可以是如下面更詳細描述的漸變層),而第二半導體層222包含矽和磷(例如,作為磷摻雜的矽層)。在一個實施例中,在沉積期間(例如,原位)或在沉積之後(例如,透過注入)或兩者,磷被包含在源極或汲極結構中。在實施例中,源極或汲極結構是N型源極或汲極結構。在實施例中,代替上述磷摻雜物或除上述磷摻雜物之外,使用了砷摻雜物雜質原子。
如貫穿全文使用的,除非明確地被稱為摻雜矽鍺層,否則用語矽鍺(例如,如在矽鍺裝置層或矽鍺通道結構中使用的)可用於描述由主要部分的矽鍺(如皆至少5%)組成的矽鍺材料。在一些實施例中,鍺的量大於矽的量。在其它實施例中,矽的量大於鍺的量。應理解,實際上,可能難以形成100%純度的矽鍺(通常稱為SiGe),因此,其可能包含極少量的雜質摻雜物(例如硼、磷或砷)和/或可能包含極少量的碳。這種雜質可以在SiGe沉積期間作為不可避免的雜質或成分被包含,或者在後沉積處理期間擴散時可能「污染」SiGe。因此,本文針對矽鍺裝置層或矽鍺通道結構所述的實施例可包含矽鍺裝置層或矽鍺通道結構,其包含相對少量(「雜質」程度)的非Ge原子或種類。
參考圖2F,隔離材料係形成在圖2E的源極或汲極結構上。接著,隔離材料被圖案化和凹陷,以暴露所述源極或汲極結構和形成次要間隔件226和溝槽228。在一個實施例中,隔離材料的凹陷係使用蝕刻程序來進行,其停止在或部分地進入第二半導體層222,在後者的情況下,如圖2F所示,形成了圖案化或凹陷的第二半導體層222'。
參考圖2G,其描述了使用蝕刻程序執行隔離材料的凹陷的例子,所述蝕刻程序在第二半導體層222上停止(並且不形成圖案化或凹陷的第二半導體層222'),源極或汲極接點材料沉積和圖案化被進行,以形成導電接點230。應當理解,儘管未顯示,但是接著可以在圖2G的結構上進行後端處理。
再次參照圖2G,根據本發明的實施例,積體電路結構具有鰭(216和基板202的圖案化部分)。鰭具有下鰭部(216的部分和隔離結構210的頂面下方202的圖案化部分)和上鰭部(隔離結構210的頂面上方的216的部分)。在實施例中,上鰭部實質上由鍺組成。閘極堆疊212係在鰭的上鰭部之上,閘極堆疊212具有與第二側相對的第一側。第一源極或汲極結構包含在閘極堆疊的第一側(例如,閘極堆疊212的左側側)處嵌入鰭中的磊晶結構。第二源極或汲極結構包含在閘極堆疊的第二側(例如,閘極堆疊212的右側)處嵌入鰭中的磊晶結構。第一和第二源極或汲極結構的每個磊晶結構包含與上鰭部(隔離結構210的頂面上方的216部分)接觸的第一半導體層220,以及第一半導體層220上方的第二半導體層222。第一半導體層包含矽、鍺和磷,而第二半導體層包含矽和磷。
再次參照圖2G,在實施例中,第一半導體層220係從靠近上鰭部(隔離結構210的頂面上方的216部分)的較高鍺濃度漸變到靠近所述第二半導體層222的較低鍺濃度。在特定的這種實施例中,較高的鍺濃度係大於60%的原子濃度(例如,大於Si0.4
Ge0.6
的Ge),而較低的鍺濃度係小於5%的原子濃度(例如,大於Si0.95
Ge0.05
的Ge),並且可能小於1%的原子濃度(例如,實質上僅含矽的部分)。在實施例中,第一半導體層220具有在5奈米至20奈米範圍內的厚度。
再次參照圖2G,在實施例中,第一和第二源極或汲極結構220/222的每個磊晶結構具有1E17原子/立方公分至5E21原子/立方公分的範圍內的磷和/或砷濃度。在一個實施例中,第一和第二源極或汲極結構具有小於大約3E-9歐姆/平方公分的接觸電阻。
在另一態樣中,在結合圖2F描述的接點開口蝕刻程序之後,形成新的磊晶層。新的磊晶層可以形成在層222上或凹陷的層222'上,其取決於層222是否在接點開口程序中被蝕刻。舉例而言,與圖2G相比,在圖2G'中,顯示在形成次要隔離物226之後形成覆蓋半導體層的實施例。具體地,第一和第二源極或汲極結構的磊晶結構各自包含在第二半導體層222(如圖所示)上或在層222'的凹部(未顯示)中的覆蓋半導體層225。導電接點230係在第一和第二源極或汲極結構的覆蓋半導體層225上。應當理解,儘管未顯示,但是接著可以在圖2G'的結構上進行後端處理。
再次參考圖2G',根據本發明的實施例,積體電路結構包含鰭(216和基板202的圖案化部分),所述鰭具有下鰭部(216的一部分和隔離結構210的頂面下方的202的圖案化部分)和上鰭部(隔離結構210的頂面上方的216部分)。在實施例中,上鰭部主要由鍺組成。閘極堆疊212係在鰭的上鰭部之上,閘極堆疊212具有與第二側相對的第一側。第一源極或汲極結構包含在閘極堆疊212的第一側(例如,左側)處嵌入鰭中的磊晶結構。第二源極或汲極結構包含在閘極堆疊212的第二側(例如,右側)處嵌入鰭中的磊晶結構。第一和第二源極或汲極結構的每個磊晶結構包含與上鰭部(隔離結構210的頂面上方的216部分)接觸的第一半導體層220、第一半導體層220上的第二半導體層222,以及第二半導體層222上的覆蓋半導體層225。第一半導體層220包含矽、鍺和磷,而第二半導體層222包含矽和磷。第一導電接點(左側230)係在第一源極或汲極結構的覆蓋半導體層上(左側225)。第二導電接點(右側230)係在第二源極或汲極結構的覆蓋半導體層上(右側225)。第一介電質間隔件(左側226)係沿著第一導電接點的側壁(左側230)。第一源極或汲極結構的覆蓋半導體層(左側225)被限制在第一介電質間隔件之間(左側226)。第二介電質間隔件(右側226)係沿著第二導電接點的側壁(右側230)。第二源極或汲極結構的覆蓋半導體層(右側225)被限制在第二介電質間隔件之間(右側226)。
再次參照圖2G',在實施例中,第一半導體層220係從靠近上鰭部(隔離結構210的頂面上方的216部分)的較高鍺濃度漸變到靠近第二半導體層222的較低鍺濃度。在特定的這種實施例中,較高的鍺濃度係大於60%的原子濃度(例如,大於Si0.4
Ge0.6
的Ge),而較低的鍺濃度係小於5%的原子濃度(例如,大於Si0.95
Ge0.05
的Ge),並且可能小於1%的原子濃度(例如,實質上僅含矽的部分)。在實施例中,第一半導體層220具有在5奈米至20奈米範圍內的厚度。
再次參照圖2G',在實施例中,第一和第二源極或汲極結構的每個磊晶結構220/222/225的覆蓋半導體層225包含矽和磷(例如,作為磷摻雜的矽層)。在實施例中,第一和第二源極或汲極結構的每個磊晶結構220/222/225具有1E19原子/立方公分至5E21原子/立方公分的範圍內的磷濃度。在實施例中,第一和第二源極或汲極結構具有小於大約3E-9歐姆/平方公分的接觸電阻。
在另一個態樣中,圖3A顯示根據本發明另一個實施例的在一對半導體鰭上的複數個閘極線的平面圖。
參考圖3A,複數個主動閘極線304係形成在複數個半導體鰭300上。虛設閘極線306係在複數個半導體鰭300的端部。閘極線304/306之間的間距308是其中溝槽接點可被配置以提供導電接點給源極或汲極區域(如源極或汲極區域351、352、353以及354)的位置。在實施例中,所述複數個閘極線304/306的圖案或複數個半導體鰭300的圖案被描述為光柵結構。在一個實施例中,所述光柵狀圖案包含所述複數個閘極線304/306和/或所述複數個半導體鰭300的圖案,其以一定的間距間隔開並且具有恆定寬度,或兩者。
圖3B顯示根據本發明另一個實施例的沿著圖3A的a-a'軸截取的橫截面圖。
參考圖3B,複數個主動閘極線364係形成在半導體鰭362上方,而半導體鰭362係形成在基板360上方。虛設閘極線366係在半導體鰭362的端部。介電質層370係在虛設閘極線366的外部。溝槽接點材料397係在主動閘極線364之間,並且在虛設閘極線366和主動閘極線364之間。包含第一半導體層368和第二半導體層369的源極或汲極結構的嵌入式磊晶結構(例如,對應於如上所述的層220和222)係在主動閘極線364之間並且在虛設閘極線366與主動閘極線364之間的半導體鰭362中。源極或汲極結構可以如結合圖2G的源極或汲極結構所描述的。可替代地,可以使用諸如結合圖2G'所描述的源極或汲極結構。
主動閘極線364包含閘極介電質結構398/399、功函數閘極電極部374和填充閘極電極部376,以及介電質覆蓋層378。介電質間隔件380在主動閘極線364和虛設閘極線366的側壁上排列。
在另一態樣中,描述了例如用於源極或汲極區域的溝槽接點結構。在範例中,圖4顯示根據本發明的另一實施例的具有用於NMOS裝置的溝槽接點的積體電路結構的截面圖。
參照圖4,積體電路結構450包含鰭452,如矽鍺鰭。閘極介電質層454係在鰭452上。閘極電極456係在閘極介電質層454之上。在實施例中,閘極電極456包含共形導電層458和導電填充物460。在實施例中,介電質蓋462係在閘極電極456之上並且在閘極介電質層454之上。閘極電極具有第一側面456A和與第一側456A相對的第二側456B。介電質間隔件係沿著閘極電極456的側壁。在一個實施例中,閘極介電質層454進一步位於介電質間隔件463中的第一者和閘極電極456的第一側456A之間,並且在介電質間隔件463中的第二者和閘極電極456的第二側456B之間,如所描繪。在實施例中,儘管未顯示,但是薄的氧化物層,如熱或化學氧化矽或二氧化矽層,係位於鰭452和閘極介電質層454之間。
第一半導體源極或汲極區域495和第二半導體源極或汲極區域497分別與閘極電極456的第一側456A和第二側456B相鄰。在一個實施例中,第一半導體源極或汲極區域495和第二半導體源極或汲極區域497分別包含含有第一半導體層464或466(例如,對應於層220,如上所述)的嵌入式磊晶結構,以及第二半導體層465或467(例如,對應於層222,如上所述)分別被嵌入在鰭452中。源極或汲極區域495和497可以是如結合圖2G的源極或汲極結構所描述的那樣。可替代地,可以使用諸如結合圖2G'所描述的源極或汲極結構。
第一溝槽接點結構468和第二溝槽接點結構470係分別在相鄰於閘極電極456的第一側456A和第二側456B的第一半導體源極或汲極區域495和第二半導體源極或汲極區域497之上。第一溝槽接點結構468和第二溝槽接點結構470皆包含U形金屬層472和在整個U形金屬層472之上的T形金屬層474。在一個實施例中,U形金屬層472和T形金屬層474的成分不同。在一個這種實施例中,U形金屬層472包含鈦,而T形金屬層474包含鈷。在一個實施例中,第一溝槽接點結構468和第二溝槽接點結構470皆進一步包含T形金屬層474上的第三金屬層476。在一個這種實施例中,第三金屬層476和U形金屬層472具有相同的組成。在特定實施例中,第三金屬層476和U形金屬層472包含鈦,並且T形金屬層474包含鈷。
第一溝槽接點通孔478係電連接到第一溝槽接點468。在具體的實施例中,第一溝槽接點通孔478係在第一溝槽接點468的第三金屬層476上並且與其耦接。第一溝槽接點通孔478進一步在介電質間隔件463中的一個的一部分上並且與其接觸,並在介電質蓋462的一部分上且與其接觸。第二溝槽接點通孔480係電連接到第二溝槽接點470。在具體的實施例中,第二溝槽接點通孔480係在第二溝槽接點470的第三金屬層476上並且與其耦接。第二溝槽接點通孔480進一步在介電質間隔件463中的另一個的一部分上且與其接觸,並在介電質蓋462的另一部分上並且與其接觸。
在實施例中,金屬矽化物層482分別直接在第一溝槽接點結構468和第二溝槽接點結構470以及第一半導體源極或汲極區域495和第二半導體源極或汲極區域497之間。在一個實施例中,金屬矽化物層482包含鈦和矽。在特定的此類實施例中,第一半導體源極或汲極區域495和第二半導體源極或汲極區域497是第一和第二N型半導體源極或汲極區域。在一個實施例中,金屬矽化物層482還包含磷或砷,或磷和砷兩者。
本文所述的一或多個實施例關於用於環繞式半導體接點的金屬化學氣相沉積的使用。實施例可適用於或包含化學氣相沉積(CVD)、電漿增強化學氣相沉積(PECVD)、原子層沉積(ALD)、導電接點製造或薄膜中的一或多種。特定實施例可包含使用接點金屬的低溫(例如,小於500攝氏度,或在400至500攝氏度的範圍內)的化學氣相沉積的鈦或類似金屬層的製造,以提供共形源極或汲極接點。這種共形源極或汲極接點的實現可以改善三維(3D)電晶體互補金屬氧化物半導體(CMOS)效能。
為了提供上下文,可以使用濺鍍來沉積金屬與半導體的接點層。濺鍍是一種視線程序,並且可能不太適合3D電晶體製造。已知的濺鍍溶液在裝置接點表面上具有較差或不完整的金屬-半導體接面,其與沈積的發生成一定角度。根據本發明的一或多個實施例,實現了低溫化學氣相沉積程序以製造接點金屬,以提供三維共形性並最大化金屬半導體接面接點面積。所得到的較大接點面積可以減少接面的電阻。實施例可包含在具有非平坦形貌的半導體表面上沉積,其中區域的形貌指本身的表面形狀和特徵,並且非平坦形貌包含非平坦的表面形狀和特徵或表面形狀和特徵的部分,即不完全平坦的表面形狀和特徵。在實施例中,沉積係在具有相對高的鍺含量的源極或汲極結構的半導體表面上。
本文所述的實施例可以包含環繞接點結構的製造。在一個這種實施例中,描述了透過化學氣相沉積、電漿增強的化學氣相沉積、原子層沉積或電漿增強的原子層沉積而共形沉積在電晶體源極-汲極接點上的純金屬的使用。這種共形沉積可用於增加金屬半導體接點的可用面積並減少電阻,從而改善電晶體裝置的效能。在實施例中,相對較低溫度的沉積致使最小的每單位面積接面電阻。
應當理解,可以使用關於如本文所述的金屬層沉積程序的整合方案來製造各種積體電路結構。根據本發明的實施例,一種製造積體電路結構的方法包含:在具有RF來源的化學氣相沉積(CVD)腔室中提供基板,所述基板在其上具有特徵。所述方法還包含使四氯化鈦(TiCl4
)與氫(H2
)反應,以在基板的特徵上形成鈦(Ti)層。在實施例中,鈦層具有包含98%或更多的鈦和0.5至2%的氯的總原子組成。在替代實施例中,使用相似的程序來製造鋯(Zr)、鉿(Hf)、鉭(Ta)、鈮(Nb)或釩(V)的高純度金屬層。
根據本發明的實施例,基板的特徵是暴露半導體源極或汲極結構的源極或汲極接點溝槽。鈦層(或其它高純度金屬層)是用於半導體源極或汲極結構的導電接點層。下面結合圖5描述這種實現的範例性實施例。
圖5顯示根據本發明實施例的在升高的源極或汲極區域上具有導電接點的積體電路結構的截面圖。
參考圖5,半導體結構550包含在基板554上方的閘極結構552。閘極結構552包含閘極介電質層552A、功函數層552B和閘極填充物552C。源極和汲極區域558係在閘極結構552的相對側上。源極或汲極接點562係電連接到源極或汲極區域558,並透過層間介電質層564或閘極介電質間隔件566中的一者或兩者與閘極結構552間隔開。源極和汲極區域558各包含形成在基板554的被蝕刻出區域的磊晶結構。在實施例中,磊晶結構中之各者包含第一半導體層558A(例如,對應於層220,如上所述),以及第二半導體層558B(例如,對應於層222,如上所述)。源極或汲極結構558可以是諸如結合圖2G所描述的源極或汲極結構。可替代地,可以使用諸如結合圖2G'所描述的源極或汲極結構。
在實施例中,源極或汲極接點562包含如上所述的高純度金屬層562A和導電溝槽填充材料562B。在一個實施例中,高純度金屬層562A具有包含98%或更多鈦的總原子組成。在一個這種實施例中,高純度金屬層562A的總原子組成還包含0.5至2%的氯。在實施例中,高純度金屬層562A具有30%或更小的厚度變化。在實施例中,導電溝槽填充材料562B是由諸如(但不限於)銅、鋁、鎢、鈷或其合金的導電材料組成。
在另一態樣中,描述了主動閘極上的接點(COAG)結構和製程。本發明的一或多個實施例涉及具有設置在半導體結構或裝置的閘極電極的主動部分上方的一或多個閘極接點結構(例如,作為閘極接點通孔)的半導體結構或裝置。本發明的一或多個實施例涉及製造具有形成在半導體結構或裝置的閘極電極的主動部分上方的一或多個閘極接點結構的半導體結構或裝置的方法。透過在主動閘極區域上形成閘極接點,本文描述的方法可用於減少標準單元面積。在一或多個實施例中,被製造為接觸閘極電極的閘極接點結構是自對準的通孔結構。
在實施例中,積體電路結構、半導體結構或裝置是非平面裝置,諸如(但不限於)鰭式FET或三閘極裝置。在這種實施例中,對應的半導體通道區域由三維主體組成或形成在三維主體中。在一個這種實施例中,閘極線的閘極電極堆疊至少圍繞三維主體的頂面和一對側壁。在另一個實施例中,至少在諸如閘極全環繞裝置中,將通道區域製成為獨立的三維主體。在一個這種實施例中,複數個閘極線的每個閘極電極堆疊完全圍繞通道區域。
更一般地,一或多個實施例涉及用於直接在主動電晶體閘極上降落閘極接點通孔的方法以及由其形成的結構。這種方法可以消除出於接點目的在隔離上延伸閘極線的需要。這種方法還可以消除對從閘極線或結構傳導訊號的獨立的閘極接點(GCN)層的需要。在實施例中,透過在溝槽接點(TCN)中使接點金屬凹陷並在程序流程中引入額外的介電質材料(例如,TILA)來實現消除上述特徵。包含額外的介電質材料作為溝槽接點介電質蓋層,其蝕刻特性不同於在閘極對準接點程序(GAP)處理方案(例如,GILA)中已經用於溝槽接點對準的閘極介電質材料蓋層。
在實施例中,提供積體電路結構涉及形成一接點圖案,其係極佳地對準一現存的閘極圖案,而同時免除使用一種具有極度嚴格的對準餘裕之微影操作。在一個這種實施例中,此方式致使了本質上高度選擇性的濕式蝕刻(例如,相對於乾式或電漿蝕刻)之使用,以產生接點開口。在實施例中,接點圖案係藉由利用現存的閘極圖案結合接點插塞微影操作來形成。在一個這種實施例中,所述方式致使免除了用以產生接點圖案之關鍵微影操作(如其他方式中所使用者)的需求。在實施例中,溝槽接點柵格未被分離地圖案化,而是被形成於多晶矽(閘極)線之間。例如,在一個這種實施例中,溝槽接點柵格在閘極光柵圖案化之後但在閘極光柵切割之前被形成。
此外,可以透過替換閘極程序來製造閘極堆疊結構。在這種方案中,可以移除虛設閘極材料,如多晶矽或氮化矽柱材料,並用永久閘極電極材料代替。在一個這種實施例中,相對於從較早的處理中進行,在此程序中還形成了永久閘極介電質層。在實施例中,透過乾式蝕刻或濕式蝕刻程序來移除虛設閘極。在一個實施例中,虛設閘極由多晶矽或非晶矽組成,並透過包含SF6
的乾式刻蝕程序來移除。在另一個實施例中,虛設閘極由多晶矽或非晶矽組成,並透過包含NH4
OH水溶液或氫氧化四基銨的濕式蝕刻程序來移除。在一個實施例中,虛設閘極由氮化矽組成,並用包含水磷酸的濕式蝕刻來移除。
在實施例中,本文描述的一或多種方法實質上設想了虛設和替換閘極程序與虛設和替換接點程序的組合,以完成積體電路結構。在一個這種實施例中,在替換閘極程序之後執行替換接點程序,以允許永久閘極堆疊的至少一部分的高溫退火。例如,在特定的這種實施例中,例如在形成閘極介電質層之後,對永久閘極結構的至少一部分進行的退火在大於約600攝氏度的溫度下進行。退火在形成永久性接點之前進行。
應當理解,可以製造絕緣閘極蓋層和絕緣溝槽接點蓋層之間的不同結構關係。舉例而言,圖6A和圖6B顯示根據本發明的實施例的各種積體電路結構的截面圖,每個積體電路結構具有包含上覆絕緣蓋層的溝槽接點並且具有包含上覆絕緣蓋層的閘極堆疊。
參考圖6A和圖6B,積體電路結構600A和600B分別包含鰭602,如矽鍺鰭。儘管以截面圖顯示,但是應當理解,鰭602具有頂部602A和側壁(進入和離開所示透視圖的頁面)。第一閘極介電質層604和第二閘極介電質層606係在鰭602的頂部602A之上並且橫向相鄰於鰭602的側壁。第一閘極電極608和第二閘極電極610係分別在第一閘極介電質層604和第二閘極介電質層606之上,其在鰭602的頂部602A之上並且橫向相鄰於鰭602的側壁。第一閘極電極608和第二閘極電極610各包含共形導電層609A,諸如功函數設定層,以及在共形導電層609A上方的導電填充材料609B。第一閘極電極608和第二閘極電極610都具有第一側612和與第一側612相對的第二側614。第一閘極電極608和第二閘極電極610也都具有含有頂面618的絕緣蓋616。
第一介電質間隔件620係相鄰於第一閘極電極608的第一側612。第二介電質間隔件622係相鄰於第二閘極電極610的第二側614。半導體源極或汲極區域624係相鄰於第一介電質間隔件620和第二介電質間隔件622。溝槽接點結構626係在相鄰於第一介電質間隔件620和第二介電質間隔件622的半導體源極或汲極區域624之上。在實施例中,半導體源極或汲極區域624具有諸如以上結合圖2G、2G'描述,和本文中所描述的其它實施例的結構。
溝槽接點結構626包含導電結構630上的絕緣蓋628。溝槽接點結構626的絕緣蓋628具有實質上與第一閘極電極608和第二閘極電極610的絕緣蓋616的頂面618共平面的頂面629。在實施例中,溝槽接點結構626的絕緣蓋628側向延伸到第一介電質間隔件620和第二介電質間隔件622中的凹部632中。在這種實施例中,溝槽接點結構626的絕緣蓋628懸垂於溝槽接點結構626的導電結構630。然而,在其它實施例中,溝槽接點結構626的絕緣蓋628並未側向延伸到第一介電質間隔件620和第二介電質間隔件622中的凹部632中,因此並未懸垂於接點結構626的導電結構630。
應當理解,溝槽接點結構626的導電結構630可以不是矩形的,如圖6A和6B所示。例如,溝槽接點結構626的導電結構630可以具有與圖6A的投影圖中所示的導電結構630A所示的幾何形狀相似或相同的橫截面幾何形狀。
在實施例中,溝槽接點結構626的絕緣蓋628具有不同於第一閘極電極608和第二閘極電極610的絕緣蓋616的成分。在一個這種實施例中,溝槽接點結構626的絕緣蓋628包含碳化物材料,例如碳化矽材料。第一閘極電極608和第二閘極電極610的絕緣蓋616包含氮化物材料,例如氮化矽材料。
在實施例中,第一閘極電極608和第二閘極電極610的絕緣蓋616都具有溝槽接點結構626的絕緣蓋628的底面628A下方的底面617A,如在圖6A中所描繪的。在其它實施例中,第一閘極電極608和第二閘極電極610的絕緣蓋616都具有實質上與溝槽接點結構626的絕緣蓋628的底面628B共平面的底面617B,如在圖6B中描繪的。在另一個實施例中,儘管未顯示,第一閘極電極608和第二閘極電極610的絕緣蓋616都具有在溝槽接點結構626的絕緣蓋628的底面上方的底面。
在實施例中,溝槽接點結構626的導電結構630包含U形金屬層634、在整個U形金屬層634之上和上面的T形金屬層636以及在T形金屬層636上的第三金屬層638。溝槽接點結構626的絕緣蓋628係在第三金屬層638上。在一個這種實施例中,第三金屬層638和U形金屬層634包含鈦,而T形金屬層636包含鈷。在特定的此類實施例中,T形金屬層636進一步包含碳。
在實施例中,金屬矽化物層640直接在溝槽接點結構626的導電結構630與半導體源極或汲極區域624之間。在一個這種實施例中,金屬矽化物層640包含鈦和矽。在特定的此類實施例中,半導體源極或汲極區域624是N型半導體源極或汲極區域。
如貫穿本申請案全文所描述的,基板可以由能夠經受製造程序並且電荷可以在其中遷移的半導體材料組成。在實施例中,基板在此被描述為本體基板,其由結晶矽、矽/鍺或摻雜有電荷載子的鍺層組成,諸如(但不限於)磷、砷、硼或其組合,以形成一個主動區。在一個實施例中,在這種本體基板中的矽原子的濃度大於97%。在另一實施例中,本體基板是由生長在不同的結晶基板頂上的磊晶層,例如生長在摻雜硼的本體矽單晶基板頂上的矽磊晶層。本體基板可以選擇性地由III-V族材料製成。在實施例中,本體基板是由III-V材料組成,諸如(但不限於)氮化鎵、磷化鎵、砷化鎵、銦化磷、銻化銦、砷化銦鎵、砷化鋁鎵、磷化銦鎵,或其組合。在一個實施例中,本體基板是由III-V族材料組成並且電荷載子摻雜物雜質原子是諸如(但不限於)碳、矽、鍺、氧、硫、硒或碲中的一些。
如遍及本申請案所述,諸如淺溝槽隔離區或子鰭隔離區的隔離區域可以由適於最終電隔離或有助於將永久閘極結構的部分與底層本體基板隔離或隔離在底層本體基板內形成的主動區,諸如隔離鰭式主動區的材料組成。例如,在一個實施例中,隔離區是由一或多層的介電質材料組成,諸如(但不限於)二氧化矽、氧氮化矽、氮化矽、摻雜碳的氮化矽,或其組合。
如遍及本申請案所述,閘極線或閘極結構可以由閘極電極堆疊組成,其包含閘極介電質層和閘極電極層。在實施例中,閘極電極堆疊的閘極電極由金屬閘極組成,而閘極介電質層由高k材料組成。例如,在一個實施例中,閘極介電質層由下列材料組成,諸如(但不限於)氧化鉿、氮氧化鉿、矽酸鉿、氧化鑭、氧化鋯、矽酸鋯、氧化鉭、鈦酸鍶鋇、鈦酸鋇、鈦酸鍶、氧化釔、氧化鋁、氧化鉛鈧鉭、鈮酸鉛鋅,或其組合。再者,閘極介電質層的一部分可包括從半導體基板之頂部數層所形成的本質氧化物之層。在實施例中,閘極介電質層係由頂部高k部分及下部(由半導體材料之氧化物所組成)所組成。在一個實施例中,閘極介電質層係由氧化鉿之頂部部分及二氧化矽或氮氧化矽之底部部分所組成。在某些實現中,閘極介電質的一部分為「U」形結構,其包括實質上平行於基板之表面的底部部分及實質上垂直於基板之頂部表面的兩個側壁部分。
在一個實施例中,閘極電極係由一種金屬層所組成,諸如(但不限於)金屬氮化物、金屬碳化物、金屬矽化物、金屬鋁化物、鉿、鋯、鈦、鉭、鋁、釕、鈀、鉑、鈷、鎳或導電金屬氧化物。在特定實施例中,閘極電極係由一種形成在金屬功函數設定層之上的非功函數設定填充材料所組成。閘極電極層可由P型功函數金屬或N型功函數金屬所組成,其取決於電晶體將是PMOS或NMOS電晶體。在某些實現中,閘極電極層可包括二或多個金屬層之堆疊,其中一或多個金屬層為功函數金屬層且至少一金屬層為導電填充層。對於PMOS電晶體,可用於閘極電極之金屬包括(但不限於)釕、鈀、鉑、鈷、鎳,及導電金屬氧化物,例如,氧化釕。P型金屬層將致使一種具有介於約4.9eV與約5.2eV之間的功函數的PMOS閘極電極之形成。對於NMOS電晶體,可用於閘極電極之金屬包括(但不限於)鉿、鋯、鈦、鉭、鋁、這些金屬之合金,及這些金屬之碳化物,諸如碳化鉿、碳化鋯、碳化鈦、碳化鉭,及碳化鋁。N型金屬層將致使一種具有介於約3.9eV與約4.2eV之間的功函數的NMOS閘極電極之形成。在某些實現中,閘極電極可包括「U」形結構,其包括實質上平行於基板之表面的底部部分及實質上垂直於基板之頂部表面的兩個側壁部分。在另一種實現中,形成閘極電極之金屬層的至少一者可僅為平面層,其係實質上平行於基板之頂部表面,而不包括實質上垂直於基板之頂部表面的側壁部分。在本發明的進一步實現中,閘極電極可包括U形結構及平面、非U形結構之組合。例如,閘極電極可包括一或多個U形金屬層,其係形成在一或多個平面、非U形層之頂部上。
如遍及本申請案所述,與閘極線或電極堆疊關聯之間隔件可由一種材料所組成,所述種材料適於最終地將永久閘極結構與相鄰的導電接點(諸如自對準接點)電隔離(或有助於隔離)。例如,在一個實施例中,間隔件係由一種介電質材料所組成,諸如(但不限於)二氧化矽、氮氧化矽、氮化矽、或碳摻雜的氮化矽。
在實施例中,本文中所述的方式可涉及形成一接點圖案,其係極佳地對準一現存的閘極圖案,而同時免除使用一種具有極度嚴格的對準餘裕之微影操作。在一個這種實施例中,此方式致使了本質上高度選擇性的濕式蝕刻(例如,相對於乾式或電漿蝕刻)之使用,以產生接點開口。在實施例中,接點圖案係藉由利用現存的閘極圖案結合接點插塞微影操作來形成。在一個這種實施例中,所述方式致使免除了用以產生接點圖案之關鍵微影操作(如其他方式中所使用者)的需求。在實施例中,溝槽接點柵格未被分離地圖案化,而是被形成於多晶矽(閘極)線之間。例如,在一個這種實施例中,溝槽接點柵格在閘極光柵圖案化之後但在閘極光柵切割之前被形成。
間距分割處理及圖案化方案可被實現以致使本文中所述的實施例或可被包括作為本文中所述的實施例的部分。間距分割圖案化通常是指稱間距減半、間距四分法等。間距分割方案可被應用於FEOL處理、BEOL處理、或FEOL(裝置)和BEOL(金屬化)處理兩者。依據本文中所述的一或多個實施例,光學微影被首先實現,而以預定義的間距來列印單向線(例如,嚴格地單向或主要是單向)。間距分割處理接著被實現為一種用以增加線密度之技術。
在實施例中,用於鰭、閘極線、金屬線、ILD線或硬掩模線之用語「光柵結構」,在本文中被用來指稱緊密間距光柵結構。在一個這種實施例中,緊密間距無法直接透過選定的微影來獲得。例如,如本領域中已知的,根據選定微影之圖案可首先被形成,但所述間距可藉由使用間隔件掩模圖案化來減半。甚至,原始間距可藉由第二輪的間隔件掩模圖案化來四等分。因此,本文中所述的光柵狀圖案可具有以實質上恆定間距來分隔並具有實質上恆定寬度之金屬線、ILD線或硬掩模線。例如,在一些實施例中,間距變化可在百分之十以內,而寬度變化可在百分之十以內,以及在一些實施例中,間距變化可在百分之五以內,而寬度變化可在百分之五以內。圖案可藉由間距減半或間距四分法(或其他間距分割)方式來製造。在實施例中,光柵不一定是單一間距。
在實施例中,如貫穿本說明書所使用的,層間介電質(ILD)材料係由介電質或絕緣材料層製成或包含介電質或絕緣材料層。合適的介電質材料的範例包含(但不限於)矽的氧化物(例如,二氧化矽(SiO2
))、摻雜的矽的氧化物、矽的氟化氧化物,矽的碳摻雜的氧化物、本領域中已知的各種低k介電質材料,以及其組合。層間介電質材料可以藉由諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)或其它沉積方法的技術形成。
在實施例中,如也遍及本說明書所使用的,金屬線或互連線材料(及通孔材料)係由一或多個金屬或其他導電結構所組成。一種常見的範例是使用銅線以及其可或可不包括介於銅與周圍ILD材料之間的障壁層之結構。如本文中所使用的,用語金屬包括數個金屬之合金、堆疊,及其他組合。例如,金屬互連線可包括障壁層(例如,包括Ta、TaN、Ti或TiN之一或多者的層)、不同金屬或合金之堆疊等。因此,互連線可以是單一材料層、或可被形成自數個層,包括導電襯墊層及填充層。任何合適的沉積程序(諸如電鍍、化學氣相沉積或物理氣相沉積)可被用來形成互連線。在實施例中,互連線係由導電材料所組成,諸如(但不限於)Cu、Al、Ti、Zr、Hf、V、Ru、Co、Ni、Pd、Pt、W、Ag、Au或其合金。在本領域中,互連線有時也被稱為跡線、佈線、線、金屬、或僅為互連。
在實施例中,如也遍及本說明書所使用的,硬掩模材料係由不同於層間介電質材料的介電質材料所組成。在一個實施例中,不同的硬掩模材料可被使用於不同的區域,以提供彼此不同且不同於下方介電質及金屬層的生長或蝕刻選擇性。在一些實施例中,硬掩模層包括矽之氮化物(例如氮化矽)的層或矽之氧化物的層、或兩者、或其組合。其他合適的材料可包括碳基的材料。在另一個實施例中,硬掩模材料包括金屬類。例如硬掩模或其他上覆材料可包括鈦或其他金屬之氮化物(例如,氮化鈦)的層。潛在地較少量之其他材料(諸如氧)可被包括在這些層之一或多者中。替代地,本領域中所已知的其他硬掩模層可根據特定實現來使用。硬掩模層可藉由CVD、PVD、或藉由其他沉積方法來形成。
在實施例中,如也遍及本說明書所使用的,微影操作係使用193nm浸潤式微影(i193)、極紫外線(EUV)微影或電子束直接寫入(EBDW)微影等來進行。正色調或負色調光阻可被使用。在一個實施例中,微影掩模是一種由地形遮蔽部分、抗反射塗層(ARC),及光阻層所組成的三層掩模。在特定的這種實施例中,地形遮蔽部分為碳硬掩模(CHM)層,而抗反射塗層為矽ARC層。
應當理解,並非上述程序之所有態樣均需被實行以落入本發明的實施例的精神及範圍內。例如,在一個實施例中,虛設閘極無須在製造閘極堆疊的主動部分之上的閘極接點之前曾被形成。如起初所形成的,上述閘極堆疊可實際上為永久閘極堆疊。同時,本文中所述的程序可被用來製造一或複數個半導體裝置。半導體裝置可以是電晶體或類似的裝置。例如,在實施例中,半導體裝置係用於邏輯或記憶體的金屬氧化物半導體(MOS)電晶體,或者為雙極性電晶體。同時,在實施例中,半導體裝置具有三維架構,諸如三閘極裝置、獨立存取的雙閘極裝置、FIN-FET、奈米線裝置或奈米帶裝置。一或多個實施例可特別有用於製造10奈米(10nm)技術節點或次10奈米(10nm)技術節點的半導體裝置。
用於FEOL層或結構製造之額外或中間操作可包括標準微電子製造程序,諸如微影、蝕刻、薄膜沉積、平坦化(諸如化學機械拋光(CMP))、擴散、度量、犧牲層之使用、蝕刻停止層之使用、平坦化停止層之使用、或與微電子元件製造相關之任何其他動作。同時,應當理解,針對之前程序流程所述的程序操作可用替代的順序被施行,不是每一操作均需被執行或者額外的程序操作可被執行、或兩者。
應當理解,在上述範例性FEOL實施例中,在實施例中,10奈米或次10奈米節點處理被直接地實現於製造方案以及所得結構中以作為技術驅動者。在其它實施例中,FEOL考量可由BEOL 10奈米或次10奈米處理需求所驅動。例如,用於FEOL層及裝置之材料選擇和佈局可能需要適應BEOL處理。在一個這種實施例中,材料選擇性及閘極堆疊架構被選擇以適應BEOL層之高密度金屬化,例如,用以減少形成於FEOL層中的電晶體結構中之邊緣電容,但藉由BEOL層之高密度金屬化來耦接在一起。
本文中所揭露之實施例可被用來製造多種不同類型的積體電路或微電子裝置。此等積體電路之範例包括(但不限於)處理器、晶片組元件、圖形處理器、數位訊號處理器、微控制器等。在其它實施例中,半導體記憶體可被製造。此外,積體電路或其他微電子裝置可被用於本領域中已知的多種電子裝置。例如,在電腦系統(例如,桌上型、膝上型、伺服器)、行動電話、個人電子裝置等中。積體電路可與系統中之匯流排或其他元件耦接。例如,處理器可藉由一或多個匯流排來耦接至記憶體、晶片組等。處理器、記憶體、晶片組中之各者可潛在地使用本文中所揭露之方式來製造。
圖7顯示根據本發明的一種實現的計算裝置700。計算裝置700容納板702。板702可以包含多個元件,包含但不限於處理器704和至少一個通訊晶片706。處理器704實體地電耦接至板702。在一些實現中,至少一個通訊晶片706也實體地電耦接至板702。在其它實現中,通訊晶片706是處理器704的一部分。
根據其應用,計算裝置700可以包含可能或可能並未實體地電耦接至板702的其它元件。這些其它元件包含但不限於揮發性記憶體(例如DRAM)、非揮發性記憶體(例如ROM)、快閃記憶體、圖形處理器、數位訊號處理器、加密處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、電源放大器、全球定位系統(GPS)裝置、羅盤、加速度計、陀螺儀、揚聲器、相機和大容量儲存裝置(諸如硬碟、光碟(CD)、數位多功能光碟(DVD)等)。
通訊晶片706致使往來計算裝置700之間的資料傳輸進行無線通訊。用語「無線」及其衍生詞用於描述電路、裝置、系統、方法、技術、通訊頻道等,其可藉由非固態媒體、藉由使用調變的電磁輻射來傳送資料。所述用語不暗示相關的裝置不包含任何導線,儘管在一些實施例中它們可能沒有。通訊晶片706可以實現任何數目的無線標準或協議,其包括但不限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽,其衍生物以及那些被指定為3G、4G、5G和之後的任何其它無線協定。計算裝置700可以包括複數個通訊晶片706。例如,第一通訊晶片706可專用於短範圍無線通訊,如Wi-Fi和藍芽,而第二通訊晶片706可專用於長範圍無線通訊,如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO和其它。
計算裝置700的處理器704包含封裝在處理器704內的積體電路晶粒。在本發明的一些實現中,處理器的積體電路晶粒包含一或多個結構,諸如根據本發明的實現構建的積體電路結構。用語「處理器」可以指處理來自暫存器或記憶體的電子資料,以將所述電子資料轉換成可儲存在暫存器或記憶體或兩者中的其它電子資料的任何裝置或裝置的部分。
通訊晶片706也可以包括封裝在通訊晶片706內的積體電路晶粒。根據本發明的其它實現,通訊晶片的積體電路晶粒是根據本發明的實現構建的。
在進一步的實現中,容納在計算裝置700中的另一元件可以包含根據本發明的實施例的實現構建的積體電路晶片。
在各個實施例中,計算裝置700可以是膝上型電腦、小筆電、筆記型電腦、超輕薄筆電、智慧型手機、平板電腦、個人數位助理(PDA)、超行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器或數位錄影機。在進一步的實現中,計算裝置700可以是處理資料的任何其它電子裝置。
圖8顯示包括本發明的一或多個實施例的中介層800。中介層800是用於將第一基板802橋接到第二基板804的居間基板。第一基板802可以是,例如,積體電路晶粒。第二基板804可以是,例如,記憶體模組、電腦主機板,或另一積體電路晶粒。通常,中介層800的目的是將連接散佈到更寬的間距或將連接重新路由到不同的連接。例如,中介層800可以將積體電路晶粒耦接到可以隨後被耦接到第二基板804的球柵陣列(BGA)806。在一些實施例中,第一和第二基板802/804被附接到中介層800的相對側。在其它實施例中,第一和第二基板802/804被附接到中介層800的相同側。並且在進一步的實施例中,三個或更多的基板係藉由中介層800的方式被互連。
中介層800可以由環氧樹脂、玻璃纖維增強環氧樹脂、陶瓷材料或聚合物材料,如聚醯亞胺形成。在進一步的實現中,中介層800可以由替代的可以包括在半導體基板中使用的上述相同材料,如矽、鍺以及其它III-V族和IV族的材料的剛性或柔性材料來形成。
中介層800可以包括金屬互連808和通孔810,其包含但不限於穿矽通孔(TSV)812。中介層800可以進一步包括嵌入式裝置814,其包括被動和主動裝置。這樣的裝置包括但不限於電容器、解耦電容器、電阻器、電感器、熔斷器、二極體、變壓器、感測器和靜電放電(ESD)裝置。更複雜的裝置,如射頻(RF)裝置、功率放大器、功率管理裝置、天線、陣列、感測器和MEMS裝置也可以在中介層800上形成。根據本發明的實施例,本文揭露的設備或程序可以用於製造中介層800或用於製造中介層800中包含的元件。
圖9為根據本發明的實施例的一種利用依據本文中所述的一或多個程序所製造的積體電路(IC)或者包括本文中所述的一或多個特徵的行動計算平台900之等角視圖。
行動計算平台900可以是任何可攜式裝置,其係針對電子資料顯示、電子資料處理,及無線電子資料傳輸之各者而被組態。例如,行動計算平台900可以是平板、智慧型手機、膝上型電腦等之任一者,並包括顯示螢幕905,其於範例實施例中為觸控螢幕(電容式、電感式、電阻式等)、晶片級(SoC)或封裝級整合系統910,及電池913。如圖所示,由較高電晶體封裝密度所致使之系統910中的整合等級越大,則可能由電池913或非揮發性儲存(諸如固態硬碟)所佔據之行動計算平台900的部分越大,或者用於改良的平台功能性之電晶體閘極數越大。類似地,系統910中之各電晶體的載子移動率越大,則功能性越大。因此,本文中所述的技術可致使行動計算平台900中之效能及形狀因數改善。
整合系統910被進一步顯示於放大圖920中。在範例實施例中,封裝裝置977包括依據本文中所述的一或多個程序所製造或包括本文中所述的一或多個特徵的至少一個記憶體晶片(例如,RAM)、或至少一個處理器晶片(例如,多核心微處理器及/或圖形處理器)。封裝裝置977進一步耦接至電路板960,連同一或多個電力管理積體電路(PMIC)915、RF(無線)積體電路(RFIC)925,其包括寬頻RF(無線)傳輸器及/或接收器(例如,包括數位寬頻,並且類比前端模組進一步包含在傳輸路徑上之功率放大器以及在接收路徑上之低雜訊放大器),及其控制器911。功能上,PMIC 915執行電池電力調節、DC至DC轉換等,而因此具有耦接至電池913之輸入,並具有提供電流供應給所有其他功能模組之輸出。如進一步所示的,在範例實施例中,RFIC 925具有耦接至天線之輸出以提供實現數種無線標準或協定之任一者,包括(但不限於)Wi-Fi(IEEE 802.11家族)、WiMAX(IEEE 802.16家族)、IEEE 802.20、長期演進技術(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生物,以及其被指定為3G、4G、5G,及之後的任何其他無線協定。在替代實現中,這些板階層模組各可被整合至耦接至封裝裝置977之封裝基板的分離IC上,或者在被耦接至封裝裝置977之封裝基板的單一IC(SoC)內。
在另一個態樣中,半導體封裝被用來保護積體電路(IC)晶片或晶粒,並且也用來提供至外部電路之電介面給晶粒。隨著對於更小電子裝置之漸增需求,半導體封裝被設計成甚至更為簡潔且必須支援更大的電路密度。再者,對於更高效能裝置之需求導致對致使薄封裝輪廓以及與後續組裝處理相容之低總翹曲的改良的半導體封裝之需求。
在實施例中,接合至陶瓷或有機封裝基板之佈線被使用。在另一個實施例中,C4程序被用於將晶粒安裝至陶瓷或有機封裝基板。特別是,C4焊球連接可被實現以提供介於半導體裝置與基板之間的覆晶互連。覆晶或受控制的崩潰晶片連接(C4)為一種用於半導體裝置之安裝類型,諸如積體電路(IC)晶片、MEMS或元件,其係利用焊料凸塊取代佈線接合。焊料凸塊係沉積在C4墊上,其被置於基板封裝之頂部側上。為了將半導體裝置安裝至基板,其被翻轉以具有在安裝區域上的主動側面朝下。焊料凸塊被用來將半導體裝置直接地連接至基板。
圖10顯示根據本發明的實施例的一種覆晶安裝的晶粒之截面圖。
參考圖10,一種設備1000包括根據本發明的實施例的諸如依據本文中所述的一或多個程序所製造的積體電路(IC)或者包括本文中所述的一或多個特徵的晶粒1002。晶粒1002包括金屬化墊1004於其上。封裝基板1006(諸如陶瓷或有機基板)包括連接1008於其上。晶粒1002及封裝基板1006係藉由被耦接至金屬化墊1004及連接1008之焊球1010而電連接。下填材料1012係圍繞焊球1010。
處理覆晶可類似於傳統IC製造,其具有一些額外操作。接近製造程序之末尾,裝附墊被金屬化以使其更容易被焊料接受。這通常由數個處置所組成。小點的焊料接著被沉積在各金屬化墊上。晶片接著如往常自晶圓切除。為了將覆晶安裝到電路中,所述晶片被反轉以將焊料點向下帶至下方電子裝置或電路板上之連接器上。所述焊料接著被再融化以產生電連接,其通常使用超音波或替代地回流焊料程序。這也在晶片的電路與下方安裝之間留下小空間。在大部分情況下,電絕緣黏著劑接著被「下填」以提供更強的機械連接、提供熱橋,及確保焊料接點不會由於晶片與系統之其它者的差異化加熱而受應力。
在其它實施例中,根據本發明的實施例,更新的封裝及晶粒至晶粒互連方式(諸如穿矽通孔(TSV)及矽中介層)被實現以製造結合依據本文中所述的一或多個程序所製造的積體電路(IC)或者包括本文中所述的一或多個特徵之高效能多晶片模組(MCM)及系統級封裝(SiP)。
因此,本發明的實施例描述了包含具有源極或汲極結構與鍺N通道的積體電路結構,以及製造具有源極或汲極結構與鍺N通道的積體電路結構的方法。
雖然特定實施例已於上面被描述,但這些實施例並非意圖限制本發明的範圍,即使其中僅有單一實施例係針對特定特徵被描述。除非另有聲明,本發明中所提供之特徵的範例意欲成為說明性的而非限制性的。以上描述意欲涵蓋此等替代方式、修改,及同等物,如熟悉本領域人士將理解其具有本發明的優點。
本發明的範圍包括本文中所揭露之任何特徵或特徵的組合(無論是明確地或暗示地)、或其任何的概括,無論其是否減輕本文中所處理之任何或所有問題。因此,新的申請專利範圍可在本申請案(或請求其優先權之申請案)的專利申請過程期間被構想至任何此等特徵的組合。特別是,參考後附申請專利範圍,來自附屬項之特徵可與獨立項的那些特徵結合,且來自個別獨立項之特徵可用任何適當方式被結合而非僅用後附申請專利範圍中所列舉的特定組合來結合。
下列範例係有關進一步的實施例。不同實施例的各種特徵可與所包括的某些特徵多樣地結合,而將其他特徵排除以適合多種不同應用。
範例實施例1:一種積體電路結構,包含具有下鰭部和上鰭部的鰭,所述上鰭部包含鍺。在所述鰭的所述上鰭部上方的閘極堆疊,所述閘極堆疊具有與第二側相對的第一側。第一源極或汲極結構,其包含在所述閘極堆疊的所述第一側處嵌入所述鰭的磊晶結構。第二源極或汲極結構包含在所述閘極堆疊的所述第二側處嵌入所述鰭的磊晶結構。所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構包含與所述上鰭部接觸的第一半導體層和在所述第一半導體層上的第二半導體層。所述第一半導體層包含矽、鍺和磷,而所述第二半導體層包含矽和磷。
範例實施例2:範例實施例1的積體電路結構,其中所述第一半導體層係從靠近所述上鰭部的較高鍺濃度漸變到靠近所述第二半導體層的較低鍺濃度。
範例實施例3:範例實施例1或2的積體電路結構,其中所述第一半導體層具有5至20奈米之間的厚度。
範例實施例4:範例實施例1、2或3的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構具有在1E19原子/立方公分至5E21原子/立方公分之間的磷濃度。
範例實施例5:範例實施例1、2、3或4的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構具有小於約3E-9歐姆/平方公分的接觸電阻。
範例實施例6:範例實施例1、2、3、4或5的積體電路結構,其中所述下鰭部包含底層本體單晶矽基板的一部分。
範例實施例7:範例實施例1、2、3、4、5或6的積體電路結構,還包含分別沿著所述閘極堆疊的所述第一側和所述第二側的第一介電質閘極側壁間隔件和第二介電質閘極側壁間隔件。
範例實施例8:範例實施例1、2、3、4、5、6或7的積體電路結構,還包含所述第一源極或汲極結構的所述磊晶結構上的第一導電接點,以及所述第二源極或汲極結構的所述磊晶結構上的第二導電接點。
範例實施例9:範例實施例8的積體電路結構,其中所述第一導電接點和所述第二導電接點分別在所述第一源極或汲極結構和所述第二源極或汲極結構的所述磊晶結構中的部分凹部中。
範例實施例10:一種積體電路結構,包含具有下鰭部和上鰭部的鰭,所述上鰭部包含鍺。在所述鰭的所述上鰭部上方的閘極堆疊,所述閘極堆疊具有與第二側相對的第一側。第一源極或汲極結構包含在所述閘極堆疊的所述第一側處嵌入所述鰭的磊晶結構。第二源極或汲極結構包含在所述閘極堆疊的所述第二側處嵌入所述鰭的磊晶結構。所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構包含與所述上鰭部接觸的第一半導體層、在所述第一半導體層上的第二半導體層以及在所述第二半導體層上的覆蓋半導體層。所述第一半導體層包含矽、鍺和磷,而所述第二半導體層包含矽和磷。第一導電接點係在所述第一源極或汲極結構的所述覆蓋半導體層上。第二導電接點係在所述第二源極或汲極結構的所述覆蓋半導體層上。第一介電質間隔件係沿著所述第一導電接點的側壁,而所述第一源極或汲極結構的所述覆蓋半導體層被限制在所述第一介電質間隔件之間。第二介電質間隔件係沿著所述第二導電接點的側壁,而所述第二源極或汲極結構的所述覆蓋半導體層被限制在所述第二介電質間隔件之間。
範例實施例11:範例實施例10的積體電路結構,其中所述第一半導體層係從靠近所述上鰭部的較高鍺濃度漸變到靠近所述第二半導體層的較低鍺濃度。
範例實施例12:範例實施例10或11的積體電路結構,其中所述第一半導體層具有5至20奈米之間的厚度。
範例實施例13:範例實施例10、11或12的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構具有在1E19原子/立方公分至5E21原子/立方公分之間的磷濃度。
範例實施例14:範例實施例10、11、12或13的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構具有小於約3E-9歐姆/平方公分的接觸電阻。
範例實施例15:範例實施例10、11、12、13或14的積體電路結構,其中所述下鰭部包含底層本體單晶矽基板的一部分。
範例實施例16:範例實施例10、11、12、13、14或15的積體電路結構,還包含分別沿著所述閘極堆疊的所述第一側和所述第二側的第一介電質閘極側壁間隔件和第二介電質閘極側壁間隔件。
範例實施例17:範例實施例10、11、12、13、14、15或16的積體電路結構,還包含所述第一源極或汲極結構的所述磊晶結構上的第一導電接點,以及所述第二源極或汲極結構的所述磊晶結構上的第二導電接點。
範例實施例18:根據範例實施例17的積體電路結構,其中所述第一導電接點和所述第二導電接點分別在所述第一源極或汲極結構和所述第二源極或汲極結構的所述磊晶結構中的部分凹部中。
範例實施例19:範例實施例10、11、12、13、14、15、16、17或18的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構中的所述覆蓋半導體層包含矽和磷。
範例實施例20:一種計算裝置,包含板和耦接到所述板的元件。所述元件包含積體電路結構,所述積體電路結構包含具有下鰭部和上鰭部的鰭,所述上鰭部包含鍺。在所述鰭的所述上鰭部上方的閘極堆疊,所述閘極堆疊具有與第二側相對的第一側。第一源極或汲極結構包含在所述閘極堆疊的所述第一側處嵌入所述鰭的磊晶結構。第二源極或汲極結構包含在所述閘極堆疊的所述第二側處嵌入所述鰭的磊晶結構。所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構包含與所述上鰭部接觸的第一半導體層和在所述第一半導體層上的第二半導體層。所述第一半導體層包含矽、鍺和磷,而所述第二半導體層包含矽和磷。
範例實施例21:範例實施例20的計算裝置,還包含與所述板耦接的記憶體。
範例實施例22:範例實施例20或21的計算裝置,還包含與所述板耦接的通訊晶片。
範例實施例23:範例實施例20、21或22的計算裝置,還包含與所述板耦接的相機。
範例實施例24:範例實施例20、21、22或23的計算裝置,還包含與所述板耦接的電池。
範例實施例25:範例實施例20、21、22、23或24的計算裝置,其中所述元件是封裝的積體電路晶粒。
100:積體電路結構
102:矽(Si)基板
104:鍺(Ge)通道
106:源極或汲極部
108:源極或汲極部
110:閘極電極
112:閘極介電質
114:側壁間隔件
120:積體電路結構
122:矽(Si)基板
124:鍺(Ge)通道
126:源極或汲極部
130:閘極電極
132:閘極介電質
134:側壁間隔件
150:曲線圖
152:考慮k空間轉移
154:不考慮k空間轉移
202:基板
204:通道材料
206:鰭
208:凹部
210:隔離結構
212:閘極堆疊
214:閘極間隔件
216:通道區
218:位置
220:第一半導體層
222:第二半導體層
222':圖案化或凹陷的第二半導體層
225:覆蓋半導體層
226:次要間隔件
228:溝槽
230:導電接點
300:半導體鰭
304:閘極線
306:虛設閘極線
308:間距
351:源極或汲極區域
352:源極或汲極區域
353:源極或汲極區域
354:源極或汲極區域
360:基板
362:半導體鰭
364:主動閘極線
366:虛設閘極線
368:第一半導體層
369:第二半導體層
370:介電質層
374:功函數閘極電極部
376:填充閘極電極部
378:介電質覆蓋層
380:介電質間隔件
397:溝槽接點材料
398:閘極介電結構
399:閘極介電結構
450:積體電路結構
452:鰭
454:閘極介電質層
456:閘極電極
456A:第一側
456B:第二側
458:共形導電層
460:導電填充物
462:介電質蓋
463:介電質間隔件
464:第一半導體層
465:凹部
466:第一半導體層
467:凹部
468:第一溝槽接點結構
470:第二溝槽接點結構
472:U形金屬層
474:T形金屬層
476:第三金屬層
478:第一溝槽接點通孔
480:第二溝槽接點通孔
482:金屬矽化物層
495:第一半導體源極或汲極區域
497:第二半導體源極或汲極區域
502:覆蓋半導體層
550:半導體結構
552:閘極結構
552A:閘極介電質層
552B:功函數層
552C:閘極填充物
554:基板
558:源極和汲極區域
558A:汲極區域
558B:第二半導體層
562:源極或汲極接點
564:層間介電質層
566:閘極介電質間隔件
600A:積體電路結構
600B:積體電路結構
602:鰭
602A:頂部
604:第一閘極介電質層
606:第二閘極介電質層
608:第一閘極電極
610:第二閘極電極
612:第一側
614:第二側
616:絕緣蓋
617A:底面
617B:底面
618:頂面
620:第一介電質間隔件
622:第二介電質間隔件
624:半導體源極或汲極區域
626:溝槽接點結構
628:絕緣蓋
628A:底面
629:頂面
630:導電結構
632:凹部
634:U形金屬層
636:T形金屬層
638:第三金屬層
640:金屬矽化物層
700:計算裝置
702:板
704:處理器
706:通訊晶片
800:中介層
802:第一基板
804:第二基板
806:球柵陣列(BGA)
808:金屬互連
810:通孔
812:穿矽通孔(TSV)
814:嵌入式裝置
900:行動計算平台
905:顯示螢幕
910:晶片級(SoC)或封裝級整合系統
911:控制器
913:電池
915:電力管理積體電路(PMIC)
920:放大圖
925:RF(無線)積體電路(RFIC)
960:電路板
977:封裝裝置
1000:設備
1002:晶粒
1004:金屬化墊
1006:封裝基板
1008:連接
1010:焊球
1012:下填材料
[圖1A]顯示具有源極或汲極結構和鍺N通道的比較積體電路結構的截面圖。
[圖1B]顯示根據本發明的實施例的具有源極或汲極結構和鍺N通道的積體電路結構的截面圖。
[圖1C]包含根據本發明的實施例的作為顯示不同介面的Ge-Si介面電阻的散射事件的函數的接觸電阻(歐姆/平方公分)的曲線圖。
[圖2A至圖2G]顯示根據本發明的實施例的表示在製造具有用於鍺N通道的源極或汲極結構的積體電路結構的方法中的各種操作的截面圖。
[圖2G']顯示根據本發明的另一實施例的具有用於鍺N通道的源極或汲極結構的另一積體電路結構的截面圖。
[圖3A]顯示根據本發明的另一實施例的在一對半導體鰭上方的複數個閘極線的平面圖。
[圖3B]顯示根據本發明的實施例的沿著圖3A的a-a'軸截取的截面圖。
[圖4]顯示根據本發明的另一實施例的具有用於NMOS裝置的溝槽接點的積體電路結構的截面圖。
[圖5]顯示根據本發明的實施例的在升高的源極或汲極區域上具有導電接點的積體電路結構的截面圖。
[圖6A和圖6B]顯示根據本發明的實施例的各種積體電路結構的截面圖,每個積體電路結構具有包含上覆絕緣蓋層的溝槽接點並且具有包含上覆絕緣蓋層的閘極堆疊。
[圖7]顯示根據本發明的一種實現的計算裝置。
[圖8]顯示包含本發明的一或多個實施例的中介層。
[圖9]是根據本發明的實施例的採用根據本文描述的一或多種程序製造或包含本文描述的一或多個特徵的IC的行動計算平台的立體圖。
[圖10]顯示根據本發明的實施例的倒裝晶片安裝的晶粒的截面圖。
100:積體電路結構
102:矽(Si)基板
104:鍺(Ge)通道
106:源極或汲極部
108:源極或汲極部
110:閘極電極
112:閘極介電質
114:側壁間隔件
Claims (15)
- 一種積體電路結構,包含:具有下鰭部和上鰭部的鰭,所述上鰭部包含鍺,以及所述上鰭部具有最上表面;在所述鰭的所述上鰭部上方的閘極堆疊,所述閘極堆疊具有與第二側相對的第一側;第一源極或汲極結構,其包含在所述閘極堆疊的所述第一側處嵌入所述鰭的磊晶結構;以及第二源極或汲極結構,其包含在所述閘極堆疊的所述第二側處嵌入所述鰭的磊晶結構,所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構包含與所述上鰭部接觸的第一半導體層和在所述第一半導體層上的第二半導體層,其中所述第一半導體層包含矽、鍺和磷,而所述第二半導體層包含矽和磷,其中所述第一半導體層至少部分地沿著所述第二半導體層的側壁,以及其中所述第一半導體層具有所述上鰭部的所述最上表面之上的最上表面。
- 如請求項1的積體電路結構,其中所述第一半導體層係從靠近所述上鰭部的較高鍺濃度漸變到靠近所述第二半導體層的較低鍺濃度。
- 如請求項1的積體電路結構,其中所述第一半導體層具有5至20奈米之間的厚度。
- 如請求項1的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊 晶結構具有在1E19原子/立方公分至5E21原子/立方公分之間的磷濃度。
- 如請求項1的積體電路結構,其中所述第一源極或汲極結構和所述第二源極或汲極結構具有小於約3E-9歐姆/平方公分的接觸電阻。
- 如請求項1的積體電路結構,其中所述下鰭部包含底層本體單晶矽基板的一部分。
- 如請求項1的積體電路結構,還包含:分別沿著所述閘極堆疊的所述第一側和所述第二側的第一介電質閘極側壁間隔件和第二介電質閘極側壁間隔件。
- 如請求項1的積體電路結構,還包含:所述第一源極或汲極結構的所述磊晶結構上的第一導電接點;以及所述第二源極或汲極結構的所述磊晶結構上的第二導電接點。
- 如請求項8的積體電路結構,其中所述第一導電接點和所述第二導電接點分別在所述第一源極或汲極結構和所述第二源極或汲極結構的所述磊晶結構中的部分凹部中。
- 一種計算裝置,包含:板;以及耦接到所述板的元件,所述元件包含積體電路結構,所述積體電路結構包含: 具有下鰭部和上鰭部的鰭,所述上鰭部包含鍺,以及所述上鰭部具有最上表面;在所述鰭的所述上鰭部上方的閘極堆疊,所述閘極堆疊具有與第二側相對的第一側;第一源極或汲極結構,其包含在所述閘極堆疊的所述第一側處嵌入所述鰭的磊晶結構;以及第二源極或汲極結構,其包含在所述閘極堆疊的所述第二側處嵌入所述鰭的磊晶結構,所述第一源極或汲極結構和所述第二源極或汲極結構中的每個磊晶結構包含與所述上鰭部接觸的第一半導體層和在所述第一半導體層上的第二半導體層,其中所述第一半導體層包含矽、鍺和磷,而所述第二半導體層包含矽和磷,其中所述第一半導體層至少部分地沿著所述第二半導體層的側壁,以及其中所述第一半導體層具有所述上鰭部的所述最上表面之上的最上表面。
- 如請求項10的計算裝置,還包含:與所述板耦接的記憶體。
- 如請求項10的計算裝置,還包含:與所述板耦接的通訊晶片。
- 如請求項10的計算裝置,還包含:與所述板耦接的相機。
- 如請求項10的計算裝置,還包含:與所述板耦接的電池。
- 如請求項10的計算裝置,其中所述元件 是封裝的積體電路晶粒。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/368,088 | 2019-03-28 | ||
| US16/368,088 US11973143B2 (en) | 2019-03-28 | 2019-03-28 | Source or drain structures for germanium N-channel devices |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202036839A TW202036839A (zh) | 2020-10-01 |
| TWI850335B true TWI850335B (zh) | 2024-08-01 |
Family
ID=72604910
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109105667A TWI850335B (zh) | 2019-03-28 | 2020-02-21 | 用於鍺n通道裝置的源極或汲極結構 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US11973143B2 (zh) |
| CN (1) | CN111755442A (zh) |
| DE (1) | DE102020105127A1 (zh) |
| TW (1) | TWI850335B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102821369B1 (ko) | 2019-08-07 | 2025-06-17 | 삼성전자주식회사 | 반도체 소자 |
| US11955482B2 (en) * | 2020-05-18 | 2024-04-09 | Intel Corporation | Source or drain structures with high phosphorous dopant concentration |
| US12040384B2 (en) * | 2021-08-27 | 2024-07-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Source/drain structure for semiconductor device |
| US20230207696A1 (en) * | 2021-12-23 | 2023-06-29 | Mohammad Hasan | Integrated circuits with gate plugs to induce compressive channel strain |
| US20240063274A1 (en) * | 2022-08-17 | 2024-02-22 | Intel Corporation | Source or drain structures with phosphorous and arsenic dopants |
| CN119403198B (zh) * | 2023-07-19 | 2025-09-26 | 长鑫科技集团股份有限公司 | 一种半导体结构及其制作方法 |
Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200742070A (en) * | 2006-04-27 | 2007-11-01 | Freescale Semiconductor Inc | Method for forming a semiconductor device having a fin and structure thereof |
| TW200917484A (en) * | 2007-08-31 | 2009-04-16 | Samsung Electronics Co Ltd | Fin field effect transistor and method of manufacturing the same |
| US20140264590A1 (en) * | 2013-03-13 | 2014-09-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with Bottom SiGe Layer in Source/Drain |
| TW201541645A (zh) * | 2014-04-25 | 2015-11-01 | 台灣積體電路製造股份有限公司 | 鰭式場效電晶體裝置之結構及其方法 |
| US20180174918A1 (en) * | 2015-06-15 | 2018-06-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Finfet devices and methods of forming |
| US20180323191A1 (en) * | 2017-05-08 | 2018-11-08 | Globalfoundries Inc. | Fin-type field effect transistors with single-diffusion breaks and method |
| US20180366560A1 (en) * | 2016-05-11 | 2018-12-20 | International Business Machines Corporation | Fabrication Of Vertical Field Effect Transistor Structure With Strained Channels |
| US20190006507A1 (en) * | 2017-06-30 | 2019-01-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| TWI647856B (zh) * | 2013-12-16 | 2019-01-11 | 英特爾股份有限公司 | 用於積體電路之元件和方法、以及計算裝置 |
| US20190221655A1 (en) * | 2018-01-12 | 2019-07-18 | United Microelectronics Corp. | Semiconductor device and method for fabricating the same |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10170555B1 (en) * | 2017-06-30 | 2019-01-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Intermetallic doping film with diffusion in source/drain |
| US11410890B2 (en) * | 2018-06-28 | 2022-08-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Epitaxial layers in source/drain contacts and methods of forming the same |
| US10672870B2 (en) * | 2018-07-16 | 2020-06-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
-
2019
- 2019-03-28 US US16/368,088 patent/US11973143B2/en active Active
-
2020
- 2020-02-21 TW TW109105667A patent/TWI850335B/zh active
- 2020-02-27 DE DE102020105127.1A patent/DE102020105127A1/de active Pending
- 2020-02-28 CN CN202010128448.7A patent/CN111755442A/zh active Pending
-
2024
- 2024-03-14 US US18/605,406 patent/US20240258427A1/en active Pending
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200742070A (en) * | 2006-04-27 | 2007-11-01 | Freescale Semiconductor Inc | Method for forming a semiconductor device having a fin and structure thereof |
| TW200917484A (en) * | 2007-08-31 | 2009-04-16 | Samsung Electronics Co Ltd | Fin field effect transistor and method of manufacturing the same |
| US20140264590A1 (en) * | 2013-03-13 | 2014-09-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with Bottom SiGe Layer in Source/Drain |
| TWI647856B (zh) * | 2013-12-16 | 2019-01-11 | 英特爾股份有限公司 | 用於積體電路之元件和方法、以及計算裝置 |
| TW201541645A (zh) * | 2014-04-25 | 2015-11-01 | 台灣積體電路製造股份有限公司 | 鰭式場效電晶體裝置之結構及其方法 |
| US20180174918A1 (en) * | 2015-06-15 | 2018-06-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Finfet devices and methods of forming |
| US20180366560A1 (en) * | 2016-05-11 | 2018-12-20 | International Business Machines Corporation | Fabrication Of Vertical Field Effect Transistor Structure With Strained Channels |
| US20180323191A1 (en) * | 2017-05-08 | 2018-11-08 | Globalfoundries Inc. | Fin-type field effect transistors with single-diffusion breaks and method |
| US20190006507A1 (en) * | 2017-06-30 | 2019-01-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US20190221655A1 (en) * | 2018-01-12 | 2019-07-18 | United Microelectronics Corp. | Semiconductor device and method for fabricating the same |
Also Published As
| Publication number | Publication date |
|---|---|
| CN111755442A (zh) | 2020-10-09 |
| DE102020105127A1 (de) | 2020-10-01 |
| US11973143B2 (en) | 2024-04-30 |
| TW202036839A (zh) | 2020-10-01 |
| US20200313001A1 (en) | 2020-10-01 |
| US20240258427A1 (en) | 2024-08-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI868104B (zh) | 具有閘極或接點插塞之自對準閘極端蓋(sage)架構 | |
| TWI839470B (zh) | 具有垂直溝槽之源極或汲極結構 | |
| US20250380478A1 (en) | Source or drain structures with relatively high germanium content | |
| TWI850335B (zh) | 用於鍺n通道裝置的源極或汲極結構 | |
| TWI845615B (zh) | 具有磷砷共摻雜物的源極或汲極結構 | |
| US12027585B2 (en) | Source or drain structures with low resistivity | |
| US20230343826A1 (en) | Integrated circuit structures with source or drain dopant diffusion blocking layers | |
| US11984449B2 (en) | Channel structures with sub-fin dopant diffusion blocking layers | |
| TWI879853B (zh) | 具有高磷摻雜物濃度的源極和汲極結構 | |
| US20210167210A1 (en) | Fin smoothing and integrated circuit structures resulting therefrom | |
| US11374100B2 (en) | Source or drain structures with contact etch stop layer | |
| US12027417B2 (en) | Source or drain structures with high germanium concentration capping layer | |
| TW202422879A (zh) | 具有閘極接點之自對準閘極端蓋(sage)架構 | |
| KR20230094131A (ko) | 후면 전력 전달을 갖는 집적 회로 구조 | |
| US20210408275A1 (en) | Source or drain structures with high surface germanium concentration | |
| US12520573B2 (en) | SiGe:GAB source or drain structures with low resistivity | |
| US20240063274A1 (en) | Source or drain structures with phosphorous and arsenic dopants | |
| US20230317789A1 (en) | Source or drain structures with selective silicide contacts thereon |