[go: up one dir, main page]

TWI846869B - 影像感測器 - Google Patents

影像感測器 Download PDF

Info

Publication number
TWI846869B
TWI846869B TW109115168A TW109115168A TWI846869B TW I846869 B TWI846869 B TW I846869B TW 109115168 A TW109115168 A TW 109115168A TW 109115168 A TW109115168 A TW 109115168A TW I846869 B TWI846869 B TW I846869B
Authority
TW
Taiwan
Prior art keywords
layer
pad electrode
electrode
storage
capacitor structure
Prior art date
Application number
TW109115168A
Other languages
English (en)
Other versions
TW202114192A (zh
Inventor
白寅圭
金鉉哲
崔津榕
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW202114192A publication Critical patent/TW202114192A/zh
Application granted granted Critical
Publication of TWI846869B publication Critical patent/TWI846869B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/803Pixels having integrated switching, control, storage or amplification elements
    • H10F39/8037Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/616Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/771Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising storage means other than floating diffusion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/60Capacitors
    • H10D1/68Capacitors having no potential barriers
    • H10D1/692Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/10Integrated devices
    • H10F39/12Image sensors
    • H10F39/18Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/802Geometry or disposition of elements in pixels, e.g. address-lines or gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/803Pixels having integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/805Coatings
    • H10F39/8053Colour filters
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/806Optical elements or arrangements associated with the image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/806Optical elements or arrangements associated with the image sensors
    • H10F39/8063Microlenses
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/807Pixel isolation structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/811Interconnections

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

提供一種影像感測器,所述影像感測器包括光電轉換層、積體電路層及電荷儲存層。光電轉換層包括界定畫素區的畫素分隔結構,每一畫素區包括光電轉換區。積體電路層自光電轉換區讀取電荷。電荷儲存層包括用於所述多個畫素區中的每一畫素區的堆疊電容器。堆疊電容器包括:下部接墊電極;中間接墊電極;上部接墊電極;接觸塞,將上部接墊電極連接至下部接墊電極;下部電容器結構,連接於下部接墊電極與中間接墊電極之間;以及上部電容器結構,連接於中間接墊電極與上部接墊電極之間。上部電容器結構堆疊於下部電容器結構上以當在平面圖中觀察時與下部電容器結構局部地交疊。

Description

影像感測器 [相關申請的交叉參考]
本申請主張優先於2019年6月5日在韓國智慧財產局提出申請的韓國專利申請案第10-2019-0066959號,所述韓國專利申請案的揭露內容全文併入本申請案供參考。
本揭露的實施例是有關於一種影像感測器,且更具體而言,是有關於一種能夠實行全域式快門操作的影像感測器。
影像感測器可為用於將光學影像轉換成電訊號的電子裝置。由於電腦行業及通訊行業已得到發展,因此越來越需要將高效能影像感測器結合至各種裝置(例如數位相機、攝錄影機(camcorder)、個人通訊系統(personal communication system,PCS)、遊戲控制台(game console)、安全相機及醫用微型相機(medical micro camera))中。另外,已開發出用於實現三維(three-dimensional,3D)影像以及彩色影像的影像感測器。
一或多個示例性實施例提供一種具有改善的快門效率(shutter efficiency)的影像感測器。
根據實施例的一個態樣,提供一種影像感測器,所述影像感測器包括光電轉換層、積體電路層、電荷儲存層,所述光電轉換層包括畫素分隔結構,所述畫素分隔結構界定多個畫素區,所述多個畫素區中的每一畫素區包括光電轉換區,所述積體電路層設置於所述光電轉換層上且包括用於自所述畫素區的所述光電轉換區讀取電荷的讀出電路,所述電荷儲存層設置於所述積體電路層上且包括用於所述多個畫素區中的每一畫素區的堆疊電容器,所述堆疊電容器包括:第一下部接墊電極;中間接墊電極;第一上部接墊電極;接觸塞,將所述第一上部接墊電極連接至所述第一下部接墊電極;第一下部電容器結構,連接於所述第一下部接墊電極與所述中間接墊電極之間且包括用於儲存自所述畫素區的所述光電轉換區讀取的電荷的多個第一下部儲存電極;以及上部電容器結構,連接於所述中間接墊電極與所述第一上部接墊電極之間且包括用於儲存自所述畫素區的所述光電轉換區讀取的電荷的多個上部儲存電極,所述上部電容器結構堆疊於所述第一下部電容器結構上以當在平面圖中觀察時與所述第一下部電容器結構局部地交疊。
根據實施例的另一態樣,提供一種影像感測器,所述影像感測器包括光電轉換層、積體電路層、第一電荷儲存層以及第二電荷儲存層,所述光電轉換層具有畫素分隔結構,所述畫素分隔結構界定光電轉換區,所述積體電路層設置於所述光電轉換層上且包括用於自所述光電轉換區讀取電荷的讀出電路,所述第一電 荷儲存層包括:第一電容器結構,包括用於儲存自所述光電轉換區讀取的電荷的多個第一儲存電極;以及第一翹曲控制層,所述第二電荷儲存層結合至所述第一電荷儲存層,所述第二電荷儲存層包括:第二電容器結構,包括用於儲存自所述光電轉換區讀取的電荷的多個第二儲存電極,所述第二電容器結構堆疊於所述第一電容器結構上以當在平面圖中觀察時與所述第一電容器結構局部地交疊;以及第二翹曲控制層,形成於所述第二電荷儲存層的與所述第一電荷儲存層面對的表面上。
根據實施例的另一態樣,提供一種影像感測器,所述影像感測器包括畫素陣列,所述畫素陣列包括多個畫素,所述多個畫素中的每一畫素包括堆疊電容器,所述堆疊電容器包括:下部接墊電極;第一中間接墊電極;第二中間接墊電極;上部接墊電極;下部電容器結構,連接於所述下部接墊電極與所述第一中間接墊電極之間;中間電容器結構,連接於所述第一中間接墊電極與所述第二中間接墊電極之間,所述中間電容器結構堆疊於所述下部電容器結構上以當在平面圖中觀察時與所述下部電容器結構局部地交疊;下部接觸塞,將所述第二中間接墊電極連接至所述下部接墊電極;上部電容器結構,連接於所述第二中間接墊電極與所述上部接墊電極之間,所述上部電容器結構堆疊於所述中間電容器結構上;以及上部接觸塞,將所述第二中間接墊電極連接至所述上部接墊電極。
10:畫素陣列
20:列解碼器
30:列驅動器
40:行解碼器
50:時序產生器
60:相關雙採樣器(CDS)
70:類比-數位轉換器(ADC)
80:輸入/輸出(I/O)緩衝器
100:光電轉換層
100-2:半導體裝置層
101:半導體基板
101a:第一表面/前表面
101b:第二表面/後表面
101sd:源極/汲極摻雜劑區
103:畫素分隔結構
105:隔離結構
107:裝置隔離層
110:影像感測器
111:光電轉換區
111a:第一光電轉換區
111b:第二光電轉換區
200:積體電路層
210:第一層間絕緣層
211:第一互連線
220、810、820、830:第二層間絕緣層
221:第二互連線
222:第一接墊電極
222a:下部接墊電極/第一下部接墊電極
222b:下部接墊電極/第二下部接墊電極
230:下部模製絕緣層/第一模製層
231:下部電極結構/儲存電極/下部儲存電極/第二下部儲存電極
231a:下部電極結構/第一下部儲存電極/儲存電極/下部儲存電極
231b:下部電極結構/第二下部儲存電極
233:下部介電層圖案/介電層圖案/第二下部介電層圖案
235:下部平板電極/平板電極/第二下部平板電極
237:中間接墊電極/第一中間接墊電極/第二接墊電極
237a:中間接墊電極
237b:第二上部接墊電極
240:上部模製絕緣層
241:儲存電極/上部儲存電極
241a:第一上部儲存電極/上部儲存電極/儲存電極
241b:第二上部儲存電極/上部儲存電極
243:介電層圖案/上部介電層圖案
243a:第一上部介電層圖案/介電層圖案/上部介電層圖案
243b:第二上部介電層圖案
245:平板電極/上部平板電極
245a:第一上部平板電極/平板電極
245b:第二上部平板電極
247:第二中間接墊電極/第四接墊電極/第一上部接墊電極
247a:上部接墊電極/第一上部接墊電極
247b:上部接墊電極/第二上部接墊電極
251:儲存電極
253、733:介電層圖案
255、735:平板電極
257:上部接墊電極
260:中間絕緣層
262、722:第三接墊電極
300:電荷儲存層
300-1:第一電荷儲存層
300-2:第二電荷儲存層
310:第三層間絕緣層/第一層間絕緣層/層間絕緣層
320:第四層間絕緣層/第一層間絕緣層/層間絕緣層
330:第五層間絕緣層/第一層間絕緣層/層間絕緣層
340:第六層間絕緣層
351:互連線/第三互連線
361:互連線/第四互連線
371:互連線/第五互連線
400:互連層
400-1:下部互連層
400-2:上部互連層
500:光透射層
510:平坦化絕緣層
515:光阻擋圖案
517:緩衝絕緣層
520:濾光層
525:導電接墊
601:上部半導體基板
710、720:下部層間絕緣層
711:導線
730:第二模製層
731:儲存電極/上部儲存電極
737:第四接墊電極
BCP:下部接觸塞
BCP1:第一下部接觸塞
BCP2、BCPb:第二下部接觸塞
BCPa:第一下部接觸塞
BLK1:下部阻擋絕緣層
BLK2:上部阻擋絕緣層
C1:第一電容器
C2:第二電容器
Ca:第一子電容器
Cb:第二子電容器
Cc:第三子電容器
Cd:第四子電容器
CAL:校準電晶體
CP1:第一接觸塞
CP2:第二接觸塞
CP3:第三接觸塞
CP4:第四接觸塞
D1:第一方向
D2:第二方向
D3:方向
EC1:下部電子裝置
EC2:上部電子裝置
ESL:蝕刻停止層
FD:電荷偵測節點/浮動擴散區
GE:閘極電極
I-I’、II-II’:線
LC:下部電容器結構/電容器結構
LC1:下部電容器結構/第一下部電容器結構
LC2:下部電容器結構/第二下部電容器結構
LCL:下部導線
MC:中間電容器結構/電容器結構
ML:微透鏡
n1:第一節點
n2:第二節點
P:單位畫素
PAD1:下部導電接墊
PAD2:上部導電接墊
PC:預充電電晶體
PD:光電轉換元件
PD1:第一光電轉換元件
PD2:第二光電轉換元件
PD3:第三光電轉換元件
PD4:第四光電轉換元件
PR:畫素區
PR1:第一畫素區
PR2:第二畫素區
R1:光接收區
R2:光阻擋區
RX:重設電晶體
SAM:採樣電晶體
SEL:選擇電晶體
SF1:第一源極跟隨器電晶體
SF2:第二源極跟隨器電晶體
SL:驅動訊號線
TCP:上部接觸塞
TCPa:第一上部接觸塞
TCPb:第二上部接觸塞
TG:轉移閘極電極
TR:電晶體
TSV:貫穿導電塞
TX:轉移電晶體
TX1:第一轉移電晶體
TX2:第二轉移電晶體
TX3:第三轉移電晶體
TX4:第四轉移電晶體
UC:上部電容器結構/電容器結構
UC1:上部電容器結構/第一上部電容器結構
UC2:上部電容器結構/第二上部電容器結構
UCL:上部導線
VC:電容器電壓
Vb:底部電壓
Vpix:電源電壓/校準電壓
Vout:輸出線
Vt:頂部電壓
W1、W2:寬度
WCL1:下部翹曲控制層
WCL2:上部翹曲控制層
結合附圖及隨附的詳細說明,該些態樣及其他態樣將變得更加顯而易見,其中:
圖1是示出根據一些實施例的影像感測器的示意性方塊圖。
圖2是示出根據一些實施例的影像感測器的畫素陣列的示意圖。
圖3A、圖3B及圖3C是示出根據一些實施例的畫素陣列的單位畫素的電路圖。
圖4A、圖4B及圖4C是示出根據一些實施例的設置於單位畫素中的電容器的電路圖。
圖5是示出根據一些實施例的影像感測器的示意性平面圖。
圖6A及圖6B是分別沿著圖5的線I-I’及II-II’截取的示出根據一些實施例的影像感測器的剖視圖。
圖7至圖18是示出根據一些實施例的影像感測器的剖視圖。
下文中將參照附圖詳細闡述根據本發明概念的實施例的影像感測器。在本說明書中,除非另外特別指出,否則在特徵的參考指示符附有字母的情況下具有所述參考指示符的特徵的結構與具有未附有字母的參考指示符的特徵的結構相同。舉例而言,除非另外特別陳述,否則下部電極結構231a及下部電極結構231b具有與下部電極結構231相同的結構。
圖1是示出根據一些實施例的影像感測器的示意性方塊圖。
參照圖1,影像感測器110可包括畫素陣列10、列解碼器20、列驅動器30、行解碼器40、時序產生器(timing generator)50、相關雙採樣器(correlated double sampler,CDS)60、類比-數位轉換器(analog-to-digital converter,ADC)70及輸入/輸出(input/output,I/O)緩衝器80。
畫素陣列10可包括沿著列及行排列的多個單位畫素且可將入射至單位畫素上的光轉換成電訊號。列解碼器20可以列為單位向單位畫素提供驅動訊號。可因應於驅動訊號而將在畫素陣列10中轉換的電訊號提供至相關雙採樣器60。列驅動器30可因應於在列解碼器20中進行解碼的結果而向畫素陣列10提供用於驅動單位畫素的驅動訊號。在單位畫素排列成矩陣形式的情況下,可以列為單位提供驅動訊號。
時序產生器50可控制列解碼器20及行解碼器40、相關雙採樣器60、類比-數位轉換器70以及I/O緩衝器80,且可在時序產生器50的操作中向列解碼器20及行解碼器40、相關雙採樣器60、類比-數位轉換器70以及I/O緩衝器80供應控制訊號(例如,時脈訊號及時序控制訊號)。時序產生器50可包括邏輯控制電路、鎖相環(phase lock loop,PLL)電路、時序控制電路及通訊介面電路。
相關雙採樣器60可接收自畫素陣列10產生的電訊號,且可對所接收到的電訊號進行保持及採樣。相關雙採樣器60可對特定雜訊水準(noise level)及電訊號的訊號水準進行採樣且可輸出 與雜訊水準和訊號水準之間的差值對應的差值水準(difference level)。
類比-數位轉換器70可將與自相關雙採樣器60輸出的差值水準對應的類比訊號轉換成數位訊號。類比-數位轉換器70可輸出數位訊號。I/O緩衝器80可對自類比-數位轉換器70輸出的數位訊號進行鎖存且可因應於在行解碼器40中進行解碼的結果而依序地將被鎖存的數位訊號輸出至影像訊號處理部件(未示出)。
圖2是示出根據一些實施例的影像感測器的畫素陣列的示意圖。
參照圖2,畫素陣列10可包括多條驅動訊號線SL及輸出線Vout、以及沿著多個列及多個行二維地排列的多個單位畫素P。
在單位畫素P中的每一者中,可由入射光產生電訊號。單位畫素P可由經由連接至單位畫素P的驅動訊號線SL傳輸的驅動訊號來驅動。驅動訊號線SL中的每一者可在列方向(例如,水平方向)上延伸以同時驅動包括於同一列中的單位畫素P。
單位畫素P中的每一者可包括光電轉換元件及多個金屬氧化物半導體(metal oxide semiconductor,MOS)電晶體。所述多個MOS電晶體可構成讀出電路及採樣電路。單位畫素P的光電轉換元件可產生與自外部入射的光的量成比例的光電荷(或電荷),且可儲存與所產生的光電荷的量成比例的電壓。換言之,在單位畫素P中的每一者中,可將入射光轉換成與所產生的光電荷的量成比例的電壓且可儲存所述電壓。
單位畫素P中的每一者可包括用於對自光電轉換元件產生的電荷進行保持及採樣的採樣電路,且因此根據一些實施例的影像感測器可實行全域式快門操作。換言之,在影像感測器的操作中,可同時曝光所有單位畫素P以在所有單位畫素P中同時儲存電荷,且可以列為單位依序地輸出畫素訊號。在一些實施例中,單位畫素P可具有相同的電路配置,且將參照圖3A、圖3B及圖3C來詳細闡述此電路配置。
圖3A、圖3B及圖3C是示出根據一些實施例的畫素陣列的單位畫素的電路圖。
參照圖3A,根據一些實施例的影像感測器可具有畫素內相關雙採樣(CDS)結構。
單位畫素P中的每一者可包括光電轉換元件PD、轉移電晶體TX、重設電晶體RX、第一源極跟隨器電晶體SF1、預充電電晶體PC、採樣電晶體SAM、校準電晶體CAL、第二源極跟隨器電晶體SF2、選擇電晶體SEL、第一電容器C1及第二電容器C2。在一些實施例中,以上闡述的所述多個MOS電晶體可包括轉移電晶體TX、重設電晶體RX、第一源極跟隨器電晶體SF1、預充電電晶體PC、採樣電晶體SAM、校準電晶體CAL、第二源極跟隨器電晶體SF2及選擇電晶體SEL。
轉移電晶體TX可連接於光電轉換元件PD與電荷偵測節點(例如,浮動擴散區)FD之間。轉移電晶體TX可將蓄積於光電轉換元件PD中的電荷轉移至電荷偵測節點FD。轉移電晶體TX 可由輸入至轉移閘極電極的電荷轉移訊號控制。
光電轉換元件PD可產生與自外部入射的光的量成比例的光電荷(或電荷)且可對所產生的光電荷進行蓄積。在一些實施例中,光電轉換元件PD可包括光電二極體、光電電晶體、光電閘、針紮光電二極體(pinned photodiode,PPD)或其任意組合。
電荷偵測節點FD可接收光電轉換元件PD中所產生的電荷且可累積地儲存所接收到的電荷。第一源極跟隨器電晶體SF1的閘極電極的電勢可根據電荷偵測節點FD中所蓄積的光電荷的量而改變。
重設電晶體RX可週期性地對電荷偵測節點FD中所蓄積的電荷進行重設。重設電晶體RX可由輸入至其閘極電極的重設訊號控制。重設電晶體RX的汲極可連接至電荷偵測節點FD,且重設電晶體RX的源極可連接至電源電壓Vpix。當重設電晶體RX被重設訊號接通時,連接至重設電晶體RX的源極的電源電壓Vpix可被傳輸至電荷偵測節點FD。換言之,當重設電晶體RX接通時,可對電荷偵測節點FD中所蓄積的光電荷進行放電以對電荷偵測節點FD進行重設。
第一源極跟隨器電晶體SF1可為源極跟隨器緩衝放大器,所述源極跟隨器緩衝放大器產生與提供至其閘極電極的光電荷的量成比例的源極-汲極電流。第一源極跟隨器電晶體SF1的汲極可連接至電源電壓Vpix,且第一源極跟隨器電晶體SF1的源極可連接至預充電電晶體PC的源極及採樣電晶體SAM的源極。
採樣電晶體SAM可連接於第一源極跟隨器電晶體SF1的源極與第一節點n1之間。第一電容器C1及第二電容器C2中的每一者的第一電極可連接至第一節點n1。電容器電壓VC可被施加至第一電容器C1的第二電極,且第二電容器C2的第二電極可連接至第二節點n2。
校準電晶體CAL的汲極可連接至電源電壓Vpix,且校準電晶體CAL的源極可連接至第二節點n2。第二節點n2可由校準電晶體CAL校準。
第二源極跟隨器電晶體SF2的閘極電極可連接至第二節點n2。第二源極跟隨器電晶體SF2的汲極可連接至電源電壓Vpix,且第二源極跟隨器電晶體SF2的源極可連接至選擇電晶體SEL的汲極。第二源極跟隨器電晶體SF2可放大第二節點n2中的電勢改變,且可經由選擇電晶體SEL向輸出線Vout輸出畫素訊號。
一種操作單位畫素P的方法可包括對光電轉換元件PD及電荷偵測節點FD進行重設的重設操作、在光電轉換元件PD中蓄積光電荷的光蓄積操作、以及將所蓄積的光電荷輸出為畫素訊號的採樣操作。採樣操作可包括重設訊號採樣操作及影像訊號採樣操作。
在重設操作中,可接通重設電晶體RX及轉移電晶體TX。因此,可將電源電壓Vpix提供至電荷偵測節點FD。如此一來,可對光電轉換元件PD及電荷偵測節點FD中的電荷進行放電,以對光電轉換元件PD及電荷偵測節點FD進行重設。
在對光電轉換元件PD及電荷偵測節點FD進行重設之後,可在光電轉換元件PD中產生並蓄積光電荷,直到在轉移電晶體TX斷開之後再次接通轉移電晶體TX為止(即,持續光電轉換時間)。
在光蓄積操作之後,可藉由電源電壓Vpix對電荷偵測節點FD進行重設。此處,重設訊號可包含雜訊分量(noise component)。包含雜訊分量的重設訊號可在第一源極跟隨器電晶體SF1中得到放大。
在重設訊號採樣操作中,可接通採樣電晶體SAM,且第一電容器C1及第二電容器C2可對重設訊號進行採樣。當重設訊號採樣操作開始時,可對第一電容器C1及第二電容器C2進行預充電以移除它們先前所採樣的電壓,使得第一源極跟隨器電晶體SF1可對新的電壓進行採樣。可使用預充電電晶體PC來實行此預充電操作。在重設訊號採樣操作中,可斷開校準電晶體CAL。在重設訊號採樣操作之後,可再次接通轉移電晶體TX,且在電荷偵測節點FD中偵測到的影像訊號可不包含雜訊。
在影像訊號採樣操作中,可接通採樣電晶體SAM,且第一電容器C1及第二電容器C2可對影像訊號進行採樣。此處,第一電容器C1的電壓可具有與被轉移電晶體TX轉移的電荷的量成比例的值。因此,第一電容器C1中的電壓值可為與先前的重設訊號的電壓值不同的新的電壓值。在影像訊號採樣操作中,可使第二電容器C2的第二節點n2浮動,且可將第二電容器C2的電荷的量 維持於前一重設訊號採樣操作中的電荷的量。此處,可使第二電容器C2的第二節點n2的電壓下降至第二電容器C2的第一節點n1的電壓,而非校準電壓(例如Vpix)。
在重設訊號採樣操作中,可按照校準電壓(例如Vpix)連續地校準第二電容器C2的第二節點n2,且因此第二電容器C2的第二節點n2可不包含雜訊分量。因此,可將不包含雜訊分量的畫素訊號傳輸至類比-數位轉換器。
在影像訊號採樣操作中,可以如下電壓來對第二電容器C2進行充電:所述電壓與在重設訊號採樣操作中充電的電壓(例如,重設訊號)和自單位畫素P產生的影像訊號之間的差值對應。
可在單位畫素P中的每一者中對影像的特定雜訊水準及影像訊號水準進行雙採樣,且可自單位畫素P中的每一者輸出與雜訊水準和影像訊號水準之間的差值對應的畫素訊號。換言之,單位畫素P中的每一者可產生與重設狀態下的電荷偵測節點FD的電勢和由影像訊號所產生的光電荷形成的電荷偵測節點FD的電勢之間的差值成比例的電壓。
根據圖3B中所例示的實施例,單位畫素P可包括第一光電轉換元件PD1及第二光電轉換元件PD2以及第一轉移電晶體TX1及第二轉移電晶體TX2。第一轉移電晶體TX1與第二轉移電晶體TX2可共享電荷偵測節點FD。第一轉移電晶體TX1與第二轉移電晶體TX2可由電荷轉移訊號彼此獨立地控制。因此,在一些實施例中,以上闡述的所述多個MOS電晶體可包括第一轉移電 晶體TX1及第二轉移電晶體TX2、重設電晶體RX、第一源極跟隨器電晶體SF1、預充電電晶體PC、採樣電晶體SAM、校準電晶體CAL、第二源極跟隨器電晶體SF2以及選擇電晶體SEL。
根據圖3C中所例示的實施例,單位畫素P可包括第一光電轉換元件PD1、第二光電轉換元件PD2、第三光電轉換元件PD3及第四光電轉換元件PD4以及第一轉移電晶體TX1、第二轉移電晶體TX2、第三轉移電晶體TX3及第四轉移電晶體TX4。第一轉移電晶體TX1至第四轉移電晶體TX4可共享電荷偵測節點FD。第一轉移電晶體TX1至第四轉移電晶體TX4可由電荷轉移訊號彼此獨立地控制。因此,在一些實施例中,以上闡述的所述多個MOS電晶體可包括第一轉移電晶體TX1至第四轉移電晶體TX4、重設電晶體RX、第一源極跟隨器電晶體SF1、預充電電晶體PC、採樣電晶體SAM、校準電晶體CAL、第二源極跟隨器電晶體SF2以及選擇電晶體SEL。
圖4A、圖4B及圖4C是示出根據一些實施例的設置於單位畫素中的電容器的電路圖。
參照圖4A,第一電容器C1及第二電容器C2中的每一者可包括第一子電容器Ca及第二子電容器Cb。第一子電容器Ca及第二子電容器Cb中的每一者可包括第一電極及第二電極。底部電壓Vb可被共同施加至第一子電容器Ca的第一電極及第二子電容器Cb的第一電極。頂部電壓Vt可被共同施加至第一子電容器Ca的第二電極及第二子電容器Cb的第二電極。換言之,第一子電容 器Ca與第二子電容器Cb可並聯連接至彼此,且因此可增加第一電容器C1及第二電容器C2中的每一者的電容。
參照圖4B,第一電容器C1及第二電容器C2中的每一者可包括第一子電容器Ca、第二子電容器Cb及第三子電容器Cc。第一子電容器Ca、第二子電容器Cb及第三子電容器Cc中的每一者可包括第一電極及第二電極。底部電壓Vb可被共同施加至第一子電容器Ca的第一電極、第二子電容器Cb的第一電極及第三子電容器Cc的第一電極,且頂部電壓Vt可被共同施加至第一子電容器Ca的第二電極、第二子電容器Cb的第二電極及第三子電容器Cc的第二電極。換言之,第一子電容器Ca、第二子電容器Cb及第三子電容器Cc可並聯連接至彼此,且因此第一電容器C1及第二電容器C2中的每一者的電容可較圖4A中所示的配置的第一電容器C1及第二電容器C2中的每一者的電容增加得多。
參照圖4C,第一電容器C1及第二電容器C2中的每一者可包括第一子電容器Ca、第二子電容器Cb、第三子電容器Cc及第四子電容器Cd。第一子電容器Ca、第二子電容器Cb、第三子電容器Cc及第四子電容器Cd中的每一者可包括第一電極及第二電極。底部電壓Vb可被共同施加至第一子電容器Ca的第一電極、第二子電容器Cb的第一電極、第三子電容器Cc的第一電極及第四子電容器Cd的第一電極,且頂部電壓Vt可被共同施加至第一子電容器Ca的第二電極、第二子電容器Cb的第二電極、第三子電容器Cc的第二電極及第四子電容器Cd的第二電極。換言之,第一子電容 器Ca、第二子電容器Cb、第三子電容器Cc及第四子電容器Cd可並聯連接至彼此。因此,第一電容器C1及第二電容器C2中的每一者的電容可較圖4B中所示的配置的第一電容器C1及第二電容器C2中的每一者的電容增加得多。根據一些實施例,第一電容器C1及第二電容器C2中的每一者的電容可與構成第一電容器C1及第二電容器C2中的每一者且並聯連接至彼此的子電容器的數目成比例地增加。
圖5是示出根據一些實施例的影像感測器的示意性平面圖。圖6A及圖6B分別是沿著圖5的線I-I’及II-II’截取的示出根據一些實施例的影像感測器的剖視圖。
參照圖5、圖6A及圖6B,根據一些實施例的影像感測器可包括光電轉換層100、積體電路層200、電荷儲存層300、互連層400及光透射層500。當在垂直視圖中觀察時,光電轉換層100可設置於積體電路層200與光透射層500之間。電荷儲存層300可設置於互連層400與積體電路層200之間。
光電轉換層100可包括半導體基板101、界定畫素區PR的畫素分隔結構103、以及設置於半導體基板101中的光電轉換區111。積體電路層200可設置於半導體基板101的第一表面101a上。積體電路層200可包括電性連接至光電轉換區111的讀出電路以及採樣電路。
積體電路層200可包括以上參照圖3A至圖3C所闡述的重設電晶體RX、第一源極跟隨器電晶體SF1及第二源極跟隨器電晶 體SF2、採樣電晶體SAM、預充電電晶體PC、校準電晶體CAL以及選擇電晶體SEL。
電荷儲存層300可設置於積體電路層200上且可在畫素區PR中的每一畫素區PR中包括第一電容器C1及第二電容器C2。第一電容器C1及第二電容器C2可連接至積體電路層200的讀出電路及採樣電路,如參照圖3A所闡述。在電荷儲存層300中,第一電容器C1及第二電容器C2中的每一者可包括位於下部接墊電極222a或222b與中間接墊電極237之間的下部電容器結構LC1或LC2、以及位於中間接墊電極237與上部接墊電極247a或247b之間的上部電容器結構UC1或UC2。亦即,舉例而言,第一電容器C1可包括位於下部接墊電極222a與中間接墊電極237之間的下部電容器結構LC1、以及位於中間接墊電極237與上部接墊電極247a之間的上部電容器結構UC1。
互連層400可設置於電荷儲存層300上且可包括互連線351、361及371,互連線351、361及371連接至積體電路層200的電晶體以及電荷儲存層300的第一電容器C1及第二電容器C2。
光透射層500可設置於半導體基板101的第二表面101b上。光透射層500可包括平坦化絕緣層510、光阻擋圖案515、濾光層520及微透鏡ML。
更詳細而言,半導體基板101可具有彼此相對的第一表面(或前表面)101a與第二表面(或後表面)101b。半導體基板101可為具有第一導電類型(例如,P型)的塊材矽(bulk silicon)基 板。
畫素分隔結構103可設置於半導體基板101中且可界定沿著第一方向D1及第二方向D2以矩陣形式排列的多個畫素區PR。當在平面圖中觀察時,畫素分隔結構103可環繞畫素區PR中的每一者。詳細而言,畫素分隔結構103可包括在第一方向D1上彼此平行延伸的第一部分、以及在第二方向D2上彼此平行延伸的與第一部分相交的第二部分。
畫素分隔結構103可由具有較半導體基板101(例如矽)的折射率低的折射率的絕緣材料形成且可包括一或多個絕緣層。畫素分隔結構103可穿透半導體基板101。換言之,畫素分隔結構103的垂直厚度可實質上等於半導體基板101的垂直厚度。作為另外一種選擇,畫素分隔結構103的垂直厚度可小於半導體基板101的垂直厚度。
隔離結構105可穿透畫素區PR中的每一者的半導體基板101且可界定光接收區R1及光阻擋區R2。換言之,畫素區PR中的每一者可包括光接收區R1及光阻擋區R2。隔離結構105可在第一方向D1或第二方向D2上延伸。
隔離結構105可具有與畫素分隔結構103實質上相同的結構。與畫素分隔結構103一樣,隔離結構105可由具有較半導體基板101(例如,矽)的折射率低的折射率的絕緣材料形成且可包括一或多個絕緣層。
光電轉換區111可設置於畫素區PR中的每一者的光接收 區R1中。光電轉換區111可藉由將第二導電類型的摻雜劑離子注入至半導體基板101中來形成。第二導電類型可與半導體基板101的第一導電類型相反。光電二極體可由具有第一導電類型的半導體基板101與具有第二導電類型的光電轉換區111的接合(junction)來形成。可在光電轉換區111中將自外部入射的光轉換成電訊號。
鄰近半導體基板101的第一表面101a可設置有裝置隔離層107。裝置隔離層107可界定主動區。
參照圖3A闡述的轉移電晶體TX、重設電晶體RX及第一源極跟隨器電晶體SF1可設置於光接收區R1的半導體基板101的第一表面101a上。參照圖3A闡述的採樣電晶體SAM、預充電電晶體PC、校準電晶體CAL、選擇電晶體SEL及第二源極跟隨器電晶體SF2可設置於光阻擋區R2的半導體基板101的第一表面101a上。
在畫素區PR中的每一者中,在半導體基板101的第一表面101a上可設置有參照圖3A至圖3C闡述的電晶體的轉移閘極電極TG及閘極電極GE。
轉移閘極電極TG的一部分可設置於半導體基板101中,且在轉移閘極電極TG與半導體基板101之間可設置有閘極絕緣層。
在半導體基板101中在轉移閘極電極TG的一側處可設置有浮動擴散區FD。除了浮動擴散區FD之外,半導體基板101中 亦可設置有參照圖3A至圖3C闡述的電晶體的源極/汲極摻雜劑區101sd。
浮動擴散區FD及源極/汲極摻雜劑區101sd可藉由對導電類型與半導體基板101的導電類型相反的摻雜劑進行離子注入來形成。舉例而言,浮動擴散區FD及源極/汲極摻雜劑區101sd可為N型摻雜劑區。
第一層間絕緣層210可覆蓋半導體基板101的第一表面101a以及電晶體。在第一層間絕緣層210上可設置有第一互連線211。第一互連線211可經由第一接觸塞CP1電性連接至電晶體。
在第一層間絕緣層210上可設置有第二層間絕緣層220,且第二層間絕緣層220可覆蓋第一互連線211。舉例而言,第一層間絕緣層210及第二層間絕緣層220中的每一者可包含氧化矽、氮化矽或氮氧化矽中的至少一者。
在第二層間絕緣層220上可設置有第二互連線221以及第一下部接墊電極222a及第二下部接墊電極222b。第二互連線221可經由第二接觸塞CP2選擇性地連接至第一互連線211中的一些第一互連線211。第二下部接墊電極222b可經由第二接觸塞CP2中的一者連接至第一互連線211中的至少一者。第二下部接墊電極222b可經由第一接觸塞CP1及第二接觸塞CP2以及第一互連線211電性連接至第二源極跟隨器電晶體的閘極電極以及校準電晶體的源極/汲極摻雜劑區。
第一下部接墊電極222a與第二下部接墊電極222b可在畫 素區PR中的每一者中彼此間隔開(參見圖6B)。第一下部接墊電極222a及第二下部接墊電極222b可具有板形狀。當在平面圖中觀察時,第一下部接墊電極222a及第二下部接墊電極222b可與光電轉換區111交疊。具有板形狀的第一下部接墊電極222a及第二下部接墊電極222b可朝光電轉換區111反射經由半導體基板101提供的光。
第二互連線221以及第一下部接墊電極222a及第二下部接墊電極222b可包含第一金屬材料,例如金屬(例如鎢、鈦及/或鉭)及/或導電金屬氮化物(例如氮化鈦、氮化鉭及/或氮化鎢)。
在第二層間絕緣層220上可設置有下部模製絕緣層230。下部模製絕緣層230可覆蓋第二互連線221以及第一下部接墊電極222a及第二下部接墊電極222b。
下部模製絕緣層230可具有暴露出第一下部接墊電極222a及第二下部接墊電極222b的多個開口。下部模製絕緣層230可包括氧化矽層、氮化矽層或氮氧化矽層中的至少一者。
在下部模製絕緣層230中可設置有第一下部電容器結構LC1及第二下部電容器結構LC2(參見圖6B)。第一下部電容器結構LC1可包括第一下部儲存電極231a、下部介電層圖案233及下部平板電極235。第二下部電容器結構LC2可包括第二下部儲存電極231b、下部介電層圖案233及下部平板電極235。
更詳細而言,下部儲存電極231a及231b可分別設置於下部模製絕緣層230的開口中。在一些實施例中,下部儲存電極231a 及231b可包括設置於第一下部接墊電極222a上的多個第一下部儲存電極231a、以及設置於第二下部接墊電極222b上的多個第二下部儲存電極231b。
第一下部儲存電極231a可在第一下部接墊電極222a上在第一方向D1及第二方向D2上排列,且彼此鄰近的第一下部儲存電極231a可被排列成彼此偏移開。換言之,第一下部儲存電極231a可以鋸齒形式或蜂巢形式排列(參見例如,圖5)。彼此鄰近的第二下部儲存電極231b可被排列成彼此偏移開。第二下部儲存電極231b可像第一下部儲存電極231a一樣以鋸齒形式或蜂巢形式排列於第二下部接墊電極222b上。舉例而言,第一下部儲存電極231a或第二下部儲存電極231b中的至少兩者的中心可彼此間隔開實質上相同的距離。由於第一下部儲存電極231a及第二下部儲存電極231b如上所述以鋸齒形式或蜂巢形式排列,因此第一下部儲存電極231a的直徑及第二下部儲存電極231b的直徑可增加,且第一下部儲存電極231a及第二下部儲存電極231b的積體密度可得到提高。在某些實施例中,第一下部儲存電極231a及第二下部儲存電極231b可在第一方向D1及第二方向D2上以相等的距離排列成矩陣形式。
舉例而言,第一下部儲存電極231a及第二下部儲存電極231b中的每一者可具有杯形狀,所述杯形狀共形地覆蓋下部模製絕緣層230的開口中的每一者的內表面。詳細而言,下部儲存電極231a及231b中的每一者可具有圓柱形形狀,所述圓柱形形狀 具有底部部分以及自底部部分的邊緣垂直地延伸以界定空的空間的側壁部分。下部儲存電極231a的頂表面及下部儲存電極231b的頂表面可位於與下部模製絕緣層230的頂表面實質上相同的水平處。
共形地覆蓋第一下部儲存電極231a及第二下部儲存電極231b中的每一者的下部介電層圖案233與下部平板電極235可依序地堆疊於下部模製絕緣層230上。下部介電層圖案233可具有均勻的厚度且可共形地覆蓋第一下部儲存電極231a及第二下部儲存電極231b中的每一者的內表面。下部平板電極235可設置於下部介電層圖案233上且可覆蓋第一下部儲存電極231a及第二下部儲存電極231b中的每一者。換言之,下部介電層圖案233及下部平板電極235中的每一者可以手指狀排列延伸至下部儲存電極231a及231b中。舉例而言,下部介電層圖案233的部分可分別在第一下部儲存電極231a中的鄰近的第一下部儲存電極231a之間延伸,且下部平板電極235的部分可分別在第一下部儲存電極231a中的鄰近的第一下部儲存電極231a之間延伸。
下部平板電極235可以均勻的厚度覆蓋下部介電層圖案233的表面。舉例而言,下部平板電極235可填充其中形成有第一下部儲存電極231a及第二下部儲存電極231b以及下部介電層圖案233的開口。再舉例而言,下部平板電極235可在下部模製絕緣層230的開口中界定間隙區。
第一下部儲存電極231a及第二下部儲存電極231b以及下 部平板電極235可包括難熔金屬層(例如,鈷、鈦、鎳、鎢及/或鉬)及/或金屬氮化物層(例如,氮化鈦(titanium nitride,TiN)層、氮化鈦矽(titanium-silicon nitride,TiSiN)層、氮化鈦鋁(titanium-aluminum nitride,TiAlN)層、氮化鉭(tantalum nitride,TaN)層、氮化鉭矽(tantalum-silicon nitride,TaSiN)層、氮化鉭鋁(tantalum-aluminum nitride,TaAlN)層及/或氮化鎢(tungsten nitride,WN)層)。
舉例而言,下部介電層圖案233可包括單個層或多層(multi-layer),所述單個層或多層包含金屬氧化物(例如,HfO2、ZrO2、Al2O3、La2O3、Ta2O3、及/或TiO2)及/或鈣鈦礦介電材料(perovskite dielectric material)(例如,SrTiO3(STO)、(Ba,Sr)TiO3(BST)、BaTiO3、PZT、及/或PLZT)。
中間接墊電極237可設置於下部平板電極235上。中間接墊電極237可包含與下部平板電極235不同的摻雜半導體材料或導電材料。舉例而言,中間接墊電極237可包含摻雜有摻雜劑的多晶矽或矽鍺、及/或可包含金屬(例如,鎢、銅、鋁、鈦、及/或鉭)。
當在平面圖中觀察時,中間接墊電極237可與第一下部接墊電極222a及第二下部接墊電極222b交疊。在一些實施例中,中間接墊電極237的厚度可大於第一下部接墊電極222a的厚度及第二下部接墊電極222b的厚度。在一些實施例中,中間接墊電極237可與設置於下部模製絕緣層230的頂表面上的下部平板電極 235的頂表面直接接觸。
上部模製絕緣層240可設置於下部模製絕緣層230上且可覆蓋中間接墊電極237。上部模製絕緣層240可具有暴露出中間接墊電極237的多個開口。上部模製絕緣層240可包括氧化矽層、氮化矽層或氮氧化矽層中的至少一者。上部模製絕緣層240的厚度可等於或不同於下部模製絕緣層230的厚度。
在上部模製絕緣層240中可設置有第一上部電容器結構UC1及第二上部電容器結構UC2(參見圖6B)。第一上部電容器結構UC1可包括第一上部儲存電極241a、第一上部介電層圖案243a及第一上部平板電極245a。第二上部電容器結構UC2可包括第二上部儲存電極241b、第二上部介電層圖案243b及第二上部平板電極245b。
更詳細而言,上部儲存電極241a及241b可分別設置於上部模製絕緣層240的開口中。在一些實施例中,上部儲存電極241a及241b可包括設置於第一下部儲存電極231a上的第一上部儲存電極241a以及設置於第二下部儲存電極231b上的第二上部儲存電極241b。
第一上部儲存電極241a及第二上部儲存電極241b可經由中間接墊電極237電性連接至下部平板電極235。第一上部儲存電極241a及第二上部儲存電極241b可像第一下部儲存電極231a及第二下部儲存電極231b一樣以鋸齒形式或蜂巢形式排列(參見例如,圖5)。另外,第一上部儲存電極241a及第二上部儲存電極 241b中的每一者可像第一下部儲存電極231a及第二下部儲存電極231b一樣具有共形地覆蓋上部模製絕緣層240的開口中的每一者的內表面的杯形狀或圓柱形形狀。第一上部儲存電極241a的頂表面及第二上部儲存電極241b的頂表面可位於與上部模製絕緣層240的頂表面實質上相同的水平處。在一些實施例中,第一上部儲存電極241a及第二上部儲存電極241b可包含與第一下部儲存電極231a及第二下部儲存電極231b相同的導電材料。
共形地覆蓋多個第一上部儲存電極241a的第一上部介電層圖案243a與第一上部平板電極245a可依序地堆疊於上部模製絕緣層240上。換言之,第一上部介電層圖案243a及第一上部平板電極245a中的每一者可以手指狀排列延伸至第一上部儲存電極241a中。舉例而言,第一上部介電層圖案243a的部分可分別在第一上部儲存電極241a中的鄰近的第一上部儲存電極241a之間延伸,且第一上部平板電極245a的部分可分別在第一上部儲存電極241a中的鄰近的第一上部儲存電極241a之間延伸。共形地覆蓋多個第二上部儲存電極241b的第二上部介電層圖案243b與第二上部平板電極245b可依序地堆疊於上部模製絕緣層240上。換言之,第二上部介電層圖案243b及第二上部平板電極245b中的每一者可以手指狀排列延伸至第二上部儲存電極241b中。舉例而言,第二上部介電層圖案243b的部分可分別在第二上部儲存電極241b中的鄰近的第二上部儲存電極241b之間延伸,且第二上部平板電極245b的部分可分別在第二上部儲存電極241b中的鄰近的 第二上部儲存電極241b之間延伸。
第一上部介電層圖案243a及第二上部介電層圖案243b可具有均勻的厚度且可分別覆蓋第一上部儲存電極241a的內表面及第二上部儲存電極241b的內表面。第一上部平板電極245a及第二上部平板電極245b可分別設置於第一上部介電層圖案243a及第二上部介電層圖案243b上且可分別覆蓋第一上部儲存電極241a及第二上部儲存電極241b。第一上部平板電極245a與第二上部平板電極245b可像第一下部接墊電極222a與第二下部接墊電極222b一樣彼此間隔開。
在一些實施例中,第一上部介電層圖案243a及第二上部介電層圖案243b可包含與下部介電層圖案233相同的介電材料。在其他實施例中,第一上部介電層圖案243a及第二上部介電層圖案243b可包含與下部介電層圖案233的介電材料不同的介電材料。
第一上部平板電極245a及第二上部平板電極245b可分別以均勻的厚度覆蓋第一上部介電層圖案243a的表面及第二上部介電層圖案243b的表面。第一上部平板電極245a及第二上部平板電極245b可分別填充其中形成有第一上部儲存電極241a及第二上部儲存電極241b以及第一上部介電層圖案243a及第二上部介電層圖案243b的開口。在一些實施例中,第一上部平板電極245a及第二上部平板電極245b可包含與下部平板電極235相同的導電材料。
第一上部接墊電極247a及第二上部接墊電極247b可分別設置於第一上部平板電極245a及第二上部平板電極245b上。在一些實施例中,第一上部接墊電極247a及第二上部接墊電極247b可包含與第一上部平板電極245a及第二上部平板電極245b不同的摻雜半導體材料或導電材料。舉例而言,第一上部接墊電極247a及第二上部接墊電極247b可包含摻雜有摻雜劑的多晶矽或矽鍺、及/或可包含金屬(例如,鎢、銅、鋁、鈦、及/或鉭)。
當在平面圖中觀察時,第一上部接墊電極247a及第二上部接墊電極247b可分別與第一下部接墊電極222a及第二下部接墊電極222b交疊(參見例如,圖6B)。在一些實施例中,第一上部接墊電極247a的厚度及第二上部接墊電極247b的厚度可大於第一下部接墊電極222a的厚度及第二下部接墊電極222b的厚度。在上部模製絕緣層240上可設置有第三層間絕緣層310,且第三層間絕緣層310可覆蓋第一上部接墊電極247a及第二上部接墊電極247b。
第一下部接觸塞BCP1可穿透下部模製絕緣層230及上部模製絕緣層240以連接至第一下部接墊電極222a。第二下部接觸塞BCP2可穿透下部模製絕緣層230及上部模製絕緣層240以連接至第二下部接墊電極222b。
第一上部接墊電極247a可連接至第一下部接觸塞BCP1,且第二上部接墊電極247b可連接至第二下部接觸塞BCP2。換言之,第一下部儲存電極231a可電性連接至第一上部平板電極 245a,且第二下部儲存電極231b可電性連接至第二上部平板電極245b。
在一些實施例中,第一下部接墊電極222a、中間接墊電極237、第一上部接墊電極247a、第一下部電容器結構LC1及第一上部電容器結構UC1可構成參照圖3A闡述的第一電容器C1。位於第二下部接墊電極222b與中間接墊電極237之間的第二下部電容器結構LC2以及位於中間接墊電極237與第二上部接墊電極247b之間的第二上部電容器結構UC2可構成參照圖3A闡述的第二電容器C2。此處,中間接墊電極237可共同連接至第一電容器C1及第二電容器C2。
上部接觸塞TCP可穿透第三層間絕緣層310及上部模製絕緣層240以連接至中間接墊電極237。第三接觸塞CP3可穿透第三層間絕緣層310以及上部模製絕緣層240及下部模製絕緣層230以連接至第二互連線221中的至少一者。
在一些實施例中,上部接觸塞TCP、第一下部接觸塞BCP1及第二下部接觸塞BCP2以及第三接觸塞CP3可包含相同的金屬材料。在一些實施例中,上部接觸塞TCP、第一下部接觸塞BCP1及第二下部接觸塞BCP2以及第三接觸塞CP3可包含與第一互連線211及第二互連線221相同的金屬材料(即,第一金屬材料)。舉例而言,第一金屬材料可包括金屬(例如鎢、鈦、及/或鉭)及/或導電金屬氮化物(例如氮化鈦、氮化鉭、及/或氮化鎢)。
第三互連線351可設置於第三層間絕緣層310上。第三互 連線351中的至少一者可經由第三接觸塞CP3電性連接至第二互連線221中的至少一者。第三互連線351中的另一者可經由第四接觸塞CP4連接至第一上部接墊電極247a。第三互連線351中的至少另一者可具有在一個方向上延伸的線形形狀且可經由上部接觸塞TCP連接至中間接墊電極237。
在一些實施例中,設置於較第三層間絕緣層310的頂表面高的高度水平處的第三互連線351及第四互連線361可包含與設置於第三層間絕緣層310的頂表面之下的第一互連線211及第二互連線221的第一金屬材料不同的第二金屬材料。第二金屬材料的電阻率可小於第一金屬材料的電阻率。舉例而言,第二金屬材料可包括銅或銅合金。
第三互連線351中的一些第三互連線351可與多個畫素區PR相交且可包括被施加電源電壓及電容器電壓的電源線。由於第三互連線351由具有低電阻率的第二金屬材料形成,因此可減少訊號延遲。第四層間絕緣層320可覆蓋第三層間絕緣層310及第三互連線351。在第四層間絕緣層320上可設置有第四互連線361,且在第四層間絕緣層320上可設置有覆蓋第四互連線361的第五層間絕緣層330。在第五層間絕緣層330上可設置有第五互連線371。在一些實施例中,第五互連線371可具有覆蓋畫素區PR中的每一者的板形狀。在第五層間絕緣層330上可設置有覆蓋第五互連線371的第六層間絕緣層340。
平坦化絕緣層510可覆蓋半導體基板101的第二表面 101b。平坦化絕緣層510可由具有與半導體基板101的折射率不同的折射率的絕緣材料形成。光阻擋圖案515可設置於光阻擋區R2中的平坦化絕緣層510上。光阻擋圖案515可反射及阻擋入射至半導體基板101的第二表面101b的光。換言之,入射至畫素區PR中的每一者的光阻擋區R2的光可被光阻擋圖案515阻擋,且因此光阻擋圖案515可防止在光阻擋區R2的半導體基板101中產生光電荷且亦可防止光入射至形成於光阻擋區R2中的半導體基板101的第一表面101a上的採樣電路。舉例而言,光阻擋圖案515可由例如鎢或鋁等金屬材料形成。在光阻擋區R2的平坦化絕緣層510上可設置有覆蓋光阻擋圖案515的緩衝絕緣層517。
在光接收區R1中的半導體基板101的第二表面101b上可設置有濾光層520。濾光層520可透射自外部提供的入射光中的特定波長帶的光。濾光層520可包括濾色器及/或紅外濾光器。
在濾光層520上可設置有分別與光電轉換區111對應的微透鏡ML。微透鏡ML可在彼此相交的第一方向D1與第二方向D2上二維地排列。微透鏡ML中的每一者可具有凸型形狀且可具有特定的曲率半徑。
在一些實施例中,光電轉換層100、積體電路層200、電荷儲存層300及互連層400可一起形成影像感測器的上部層,且影像感測器可更包括下部層,所述下部層包括基板及包含多個邏輯閘的一或多個附加層,其中上部層與下部層結合於一起。作為另外一種選擇,在其他實施例中,光電轉換層100、積體電路層 200、電荷儲存層300及互連層400可一起形成影像感測器的下部層,且影像感測器可更包括上部層,所述上部層包括基板及包含多個邏輯閘的一或多個附加層,其中上部層與下部層結合於一起。亦即,圖5、圖6A及圖6B中所示的堆疊電容器可包括於影像感測器的下部層中或包括於影像感測器的上部層中。
圖7至圖11是示出根據一些實施例的影像感測器的剖視圖。在下文中,為了易於及便於闡釋起見,與圖6A及圖6B中所示的以上實施例中相同的組件將由相同的參考編號或指示符表示,且將省略其說明。
參照圖7,下部接墊電極222、第一中間接墊電極237、第二中間接墊電極247及上部接墊電極257可垂直地堆疊於畫素區PR中的每一者的半導體基板101上。在下部接墊電極222與第一中間接墊電極237之間可設置有下部電容器結構LC,且在第一中間接墊電極237與第二中間接墊電極247之間可設置有中間電容器結構MC。另外,在第二中間接墊電極247與上部接墊電極257之間可設置有上部電容器結構UC。
下部電容器結構LC、中間電容器結構MC及上部電容器結構UC中的每一者可包括多個儲存電極231、241或251、介電層圖案233、243或253以及平板電極235、245或255。所述多個儲存電極251、介電層圖案253及平板電極255可分別具有與所述多個儲存電極231或241、介電層圖案233或243以及平板電極235或245的配置相似的配置。下部接墊電極222、第一中間接墊 電極237及第二中間接墊電極247、上部接墊電極257以及下部電容器結構LC、中間電容器結構MC及上部電容器結構UC可構成參照圖3A闡述的第一電容器C1及第二電容器C2中的一者。
在一些實施例中,下部接觸塞BCP可將下部接墊電極222電性連接至第二中間接墊電極247,且上部接觸塞TCP可將第一中間接墊電極237電性連接至上部接墊電極257。換言之,下部電容器結構LC的儲存電極231、中間電容器結構MC的平板電極245及上部電容器結構UC的儲存電極251可電性連接至彼此。另外,下部電容器結構LC的平板電極235、中間電容器結構MC的儲存電極241以及上部電容器結構UC的平板電極255可電性連接至彼此。
在圖7中所例示的實施例中,堆疊了三個電容器結構LC、MC及UC。然而,在某些實施例中,堆疊電容器結構的數目可為四個或更多個,且在電容器結構之間可分別設置有接墊電極。在其中設置有四個或更多個堆疊電容器結構的實施例中,奇數的接墊電極可電性連接至彼此,且偶數的接墊電極可電性連接至彼此。如上所述,可增加堆疊電容器結構的數目且可將電容器結構以並聯的方式電性連接至彼此,且因此可增大圖3A的第一電容器C1及/或第二電容器C2的電容。
參照圖8,下部電容器結構LC1及上部電容器結構UC1中的每一者可包括儲存電極231a或241a、介電層圖案233或243a、以及平板電極235或245a。
下部電容器結構LC1的下部儲存電極231a的寬度W1可與上部電容器結構UC1的上部儲存電極241a的寬度W2不同。舉例而言,下部儲存電極231a的寬度W1可小於上部儲存電極241a的寬度W2。在某些實施例中,附加地或作為另外一種選擇,彼此鄰近的下部儲存電極231a之間的距離可不同於彼此鄰近的上部儲存電極241a之間的距離。在某些實施例中,作為另外一種選擇或附加地,下部儲存電極231a的高度(在方向D3上)可不同於上部儲存電極241a的高度。
參照圖9,下部電容器結構LC1及上部電容器結構UC1中的每一者可包括儲存電極231a或241a、介電層圖案233或243a以及平板電極235或245a。
下部儲存電極231a及上部儲存電極241a可具有柱形狀。舉例而言,在一些實施例中,儲存電極231a中的每一者的寬度可大於在儲存電極231a之間延伸的平板電極235的各部分中的每一部分的寬度,且儲存電極241a中的每一者的寬度可大於在儲存電極241a之間延伸的平板電極245a的部分中的每一部分的寬度。在一些實施例中,下部儲存電極231a及上部儲存電極241a的寬度及/或高度可彼此相等或不同。如上所述,具有柱形狀的下部儲存電極231a及上部儲存電極241a可以鋸齒形式或蜂巢形式排列。
下部介電層圖案233及上部介電層圖案243a可具有均勻的厚度且可覆蓋下部儲存電極231a的外表面及上部儲存電極241a的外表面。下部介電層圖案233可覆蓋下部儲存電極231a之間的 下部接墊電極222a。上部介電層圖案243a可覆蓋上部儲存電極241a之間的中間接墊電極237。
下部平板電極235可設置於下部介電層圖案233上以覆蓋多個下部儲存電極231a,且可填充下部儲存電極231a之間的空間。上部平板電極245a可設置於上部介電層圖案243a上以覆蓋多個上部儲存電極241a,且可填充上部儲存電極241a之間的空間。
在圖9中,下部儲存電極231a及上部儲存電極241a二者具有柱形狀。然而,實施例並不僅限於此。在某些實施例中,下部儲存電極231a及上部儲存電極241a中的一者可具有柱形狀,且下部儲存電極231a及上部儲存電極241a中的另一者可具有參照圖6A闡述的圓柱形形狀。
參照圖10,影像感測器可更包括位於積體電路層200與電荷儲存層300之間的下部阻擋絕緣層BLK1以及位於電荷儲存層300與互連層400之間的上部阻擋絕緣層BLK2。舉例而言,下部阻擋絕緣層BLK1及上部阻擋絕緣層BLK2可包含絕緣材料,例如SiN、SiON、SiC、SiCN、SiOCH、SiOC及/或SiOF。在一些實施例中,下部阻擋絕緣層BLK1與上部阻擋絕緣層BLK2可具有相同的絕緣材料。在其他實施例中,下部阻擋絕緣層BLK1的材料與上部阻擋絕緣層BLK2的材料可不同。
下部阻擋絕緣層BLK1及上部阻擋絕緣層BLK2可防止在製造影像感測器時實行的氫(H2)或氘退火製程中氫或氘滲透至下部電容器結構LC1及上部電容器結構UC1中。因此,可防止下 部電容器結構LC1及上部電容器結構UC1中的每一者中的介電層圖案233或243a與儲存電極231a或241a(或平板電極235或245a)之間的介面發生劣化。
參照圖11,在中間接墊電極237的頂表面上可設置有蝕刻停止層ESL。蝕刻停止層ESL可包括對於上部模製絕緣層240具有蝕刻選擇性的絕緣層。當上部模製絕緣層240由氧化矽形成時,蝕刻停止層ESL可包含氮化矽或氮氧化矽。
在一些實施例中,上部電容器結構UC1的上部儲存電極241a可穿透蝕刻停止層ESL以連接至中間接墊電極237。在此種配置中,上部儲存電極241a的下部部分可位於中間接墊電極237中。換言之,上部儲存電極241a的底表面可低於中間接墊電極237的頂表面。
參照圖12,根據一些實施例的影像感測器可包括下部電子裝置EC1及上部電子裝置EC2。
下部電子裝置EC1可包括光電轉換層100、積體電路層200、第一電荷儲存層300-1、下部互連層400-1及光透射層500。下部電子裝置EC1的光電轉換層100及積體電路層200可與以上參照圖6A及圖6B闡述的光電轉換層100及積體電路層200實質上相同,且因此將省略其說明。
第一電荷儲存層300-1可包括第一模製層230、堆疊於第一模製層230上方的第一層間絕緣層310、以及位於第一接墊電極222與第二接墊電極237之間的下部電容器結構LC。第一下部接 觸塞BCPa可連接至第一接墊電極222,且第一上部接觸塞TCPa可連接至第二接墊電極237。本實施例中的第一接墊電極222、第二接墊電極237及下部電容器結構LC可與參照圖6A及圖6B闡述的下部接墊電極、中間接墊電極及下部電容器結構實質上相同,且將省略其說明。
下部互連層400-1可包括第一層間絕緣層320及330以及位於第一層間絕緣層320及330中的下部導線LCL。另外,下部互連層400-1可包括電性連接至下部導線LCL的下部導電接墊PAD1。
上部電子裝置EC2可包括半導體裝置層100-2、第二電荷儲存層300-2及上部互連層400-2。
半導體裝置層100-2可包括上部半導體基板601、形成於上部半導體基板601上的電晶體TR以及連接至電晶體TR的導線711。半導體裝置層100-2可電性連接至下部電子裝置EC1的積體電路層200。半導體裝置層100-2可包括例如用於處理資料的邏輯元件。再舉例而言,半導體裝置層100-2可包括用於儲存資料的記憶體元件。在上部半導體基板601上(即在上部半導體基板601與第二電荷儲存層300-2之間)可堆疊有覆蓋電晶體TR的下部層間絕緣層710及720。
第二電荷儲存層300-2可包括第二模製層730、堆疊於第二模製層730下方的第二層間絕緣層810、以及位於第三接墊電極722與第四接墊電極737之間的上部電容器結構UC。第二下部接 觸塞BCPb可連接至第三接墊電極722,且第二上部接觸塞TCPb可連接至第四接墊電極737。上部電容器結構UC可包括儲存電極731、介電層圖案733及平板電極735,且可相似於如參照圖6A闡述的儲存電極231、介電層圖案233及平板電極235。
上部互連層400-2可包括第二層間絕緣層820及830以及位於第二層間絕緣層820及830中的上部導線UCL。另外,上部互連層400-2可包括電性連接至上部導線UCL的上部導電接墊PAD2。
上部導電接墊PAD2可被設置成對應於下部導電接墊PAD1。上部導電接墊PAD2的大小及排列可與下部導電接墊PAD1的大小及排列實質上相同。上部電子裝置EC2的上部導電接墊PAD2可直接連接至下部電子裝置EC1的下部導電接墊PAD1。換言之,下部電子裝置EC1與上部電子裝置EC2可以下部導電接墊PAD1與上部導電接墊PAD2彼此接觸的方式結合至彼此。下部導電接墊PAD1及上部導電接墊PAD2可包含金屬(例如,銅(Cu)、鎳(Ni)、鈷(Co)、鎢(W)、鈦(Ti)或錫(Sn))及/或其任意合金。舉例而言,在一些實施例中,下部電子裝置EC1與上部電子裝置EC2可藉由銅對銅結合而結合至彼此。
在一些實施例中,第一接墊電極222與第三接墊電極722可藉由第一下部接觸塞BCPa及第二下部接觸塞BCPb以及對應的下部導電接墊PAD1及上部導電接墊PAD2而電性連接至彼此。第二接墊電極237與第四接墊電極737可藉由第一上部接觸塞TCPa 及第二上部接觸塞TCPb以及對應的下部導電接墊PAD1及上部導電接墊PAD2而電性連接至彼此。
圖13至圖16是示出根據一些實施例的影像感測器的剖視圖。在下文中,為了易於及便於闡釋起見,與圖12的以上實施例中相同的組件將由相同的參考編號或指示符表示,且將省略其說明。
參照圖13,下部電子裝置EC1的下部互連層400-1可包括設置於下部互連層400-1的最上部層處的下部翹曲控制層WCL1,且上部電子裝置EC2的上部互連層400-2可包括設置於上部互連層400-2的最下部層處的上部翹曲控制層WCL2。
下部電子裝置EC1與上部電子裝置EC2可以下部翹曲控制層WCL1與上部翹曲控制層WCL2彼此接觸的方式結合至彼此。下部翹曲控制層WCL1及上部翹曲控制層WCL2中的每一者可由抵抗張力或壓縮力的絕緣材料形成。舉例而言,下部翹曲控制層WCL1可由抵抗張力的絕緣材料形成,且上部翹曲控制層WCL2可由抵抗壓縮力的絕緣材料形成。在某些實施例中,下部翹曲控制層WCL1與上部翹曲控制層WCL2可包含相同的材料,但是可具有不同的厚度。下部翹曲控制層WCL1及上部翹曲控制層WCL2可包含例如氧化矽或氮化矽。
參照圖14,下部電容器結構LC1的下部儲存電極231的形狀可與上部電容器結構UC的上部儲存電極731的形狀不同。舉例而言,下部儲存電極231可具有圓柱形形狀,且上部儲存電極 731可具有柱形狀,或者反之。
參照圖15,下部電容器結構LC1的下部儲存電極231的數目可不同於上部電容器結構UC的上部儲存電極731的數目。因此,下部電容器結構LC1的電容可不同於上部電容器結構UC的電容。
參照圖16,下部電子裝置EC1的第一接墊電極222可經由貫穿導電塞(through-conductive plug)TSV電性連接至上部電子裝置EC2的第三接墊電極722。舉例而言,貫穿導電塞TSV可自下部半導體基板101的第二表面101b垂直地延伸至上部電子裝置EC2的第三接墊電極722。貫穿導電塞TSV可穿透下部半導體基板101、第一模製層230及第二模製層730,且可與第一接墊電極222及第三接墊電極722直接接觸。換言之,貫穿導電塞TSV可共同電性連接至第一接墊電極222及第三接墊電極722。貫穿導電塞TSV可連接至設置於下部半導體基板101的第二表面101b上的導電接墊525。
圖17及圖18是示出根據一些實施例的影像感測器的剖視圖。
參照圖17,光電轉換層100可包括由畫素分隔結構103界定的第一畫素區PR1及第二畫素區PR2。第一畫素區PR1與第二畫素區PR2可在一個方向上交替地排列。第一畫素區PR1及第二畫素區PR2中的每一者可具有與以上參照圖5、圖6A及圖6B闡述的畫素區PR實質上相同的結構。
第一電荷儲存層300-1與第二電荷儲存層300-2可依序地堆疊於積體電路層200上。在第一電荷儲存層300-1與第二電荷儲存層300-2之間可設置有中間絕緣層260。
第一電荷儲存層300-1可分別包括第一接墊電極222、第二接墊電極237以及設置於第一接墊電極222與第二接墊電極237之間的下部電容器結構LC。在一些實施例中,第一接墊電極222及第二接墊電極237中的每一者可設置於第一畫素區PR1及第二畫素區PR2上。換言之,第一接墊電極222及第二接墊電極237中的每一者可與第一畫素區PR1及第二畫素區PR2的光電轉換區111的部分交疊。下部電容器結構LC中的每一者可包括下部儲存電極231、下部介電層圖案233及下部平板電極235。下部電容器結構LC可電性連接至第一畫素區PR1的電晶體。舉例而言,第一接墊電極222可經由第一下部接觸塞BCP1電性連接至第一畫素區PR1的電晶體。
第二電荷儲存層300-2可包括第三接墊電極262、第四接墊電極247以及分別設置於第三接墊電極262與第四接墊電極247之間的上部電容器結構UC。上部電容器結構UC中的每一者可與和其鄰近的下部電容器結構LC局部地交疊。上部電容器結構UC中的每一者可包括上部儲存電極241、上部介電層圖案243及上部平板電極245。上部電容器結構UC可電性連接至第二畫素區PR2的電晶體。舉例而言,第三接墊電極262可經由第二下部接觸塞BCP2電性連接至第二畫素區PR2的電晶體。舉例而言,第二下部 接觸塞BCP2中的每一者可穿透位於彼此鄰近的下部電容器結構LC之間的下部模製絕緣層230。
在第二電荷儲存層300-2上可設置有互連層400。互連層400可包括垂直地堆疊於上部模製絕緣層240上的層間絕緣層310至340、以及位於層間絕緣層310至340之間的互連線351、361及371。
第一上部接觸塞TCP1可分別穿透層間絕緣層310及上部模製絕緣層240以連接至第二接墊電極237。第一上部接觸塞TCP1中的每一者可穿透位於上部電容器結構UC中的兩個鄰近的上部電容器結構UC之間的上部模製絕緣層240。第二上部接觸塞TCP2可分別穿透層間絕緣層310以連接至第四接墊電極247。
在圖17中所示的實施例中,堆疊了第一電荷儲存層300-1及第二電荷儲存層300-2。然而,實施例並不僅限於此。在某些實施例中,像第一電荷儲存層300-1及第二電荷儲存層300-2一樣,在積體電路層200上可依序地堆疊有三或更多個電荷儲存層。
參照圖18,光電轉換層100可包括由畫素分隔結構103界定的第一畫素區PR1及第二畫素區PR2。第一畫素區PR1與第二畫素區PR2可在一個方向上交替地排列。第一畫素區PR1及第二畫素區PR2中的每一者可具有與參照圖5、圖6A及圖6B闡述的畫素區PR實質上相同的結構。然而,第一畫素區PR1的面積可不同於第二畫素區PR2的面積。舉例而言,第一畫素區PR1在一個方向上的寬度可小於第二畫素區PR2在一個方向上的寬度, 而第一畫素區PR1的高度與第二畫素區PR2的高度相同。作為另外一種選擇,在一些實施例中,第一畫素區PR1在一個方向上的高度可小於第二畫素區PR2的高度,而第一畫素區PR1的寬度與第二畫素區PR2的寬度相同。在一些實施例中,第一畫素區PR1中的每一者可對應於高照度畫素(high-illumination pixel),且第二畫素區PR2中的每一者可對應於低照度畫素。在第一畫素區PR1中的每一者的半導體基板101中可設置有第一光電轉換區111a,且在第二畫素區PR2中的每一者的半導體基板101中可設置有第二光電轉換區111b。此處,第一光電轉換區111a的面積可小於第二光電轉換區111b的面積。
在半導體基板101的第一表面101a上可設置有積體電路層200。積體電路層200可包括第一層間絕緣層210及第二層間絕緣層220、參照圖3A闡述的電晶體、第一接觸塞CP1、第一互連線211以及第二接觸塞CP2。第一接觸塞CP1、第一互連線211及第二接觸塞CP2可電性連接至電晶體。
電荷儲存層300可包括分別與第一畫素區PR1對應的第一畫素電荷儲存部件以及分別與第二畫素區PR2對應的第二畫素電荷儲存部件。此處,第一畫素電荷儲存部件的電荷儲存容量可大於第二畫素電荷儲存部件的電荷儲存容量。
第一畫素電荷儲存部件中的每一者可包括位於第一下部接墊電極222a與中間接墊電極237a之間的第一下部電容器結構LC1、以及位於中間接墊電極237a與第一上部接墊電極247之間 的上部電容器結構UC。此處,第一下部電容器結構LC1與上部電容器結構UC可以並聯的方式電性連接至彼此。第一下部電容器結構LC1可設置於下部模製絕緣層230中且可包括第一下部儲存電極、第一下部介電層圖案及第一下部平板電極。上部電容器結構UC可設置於上部模製絕緣層240中且可包括上部儲存電極241、上部介電層圖案243及上部平板電極245。此處,第一下部接墊電極222a與第一上部接墊電極247可經由下部接觸塞BCP電性連接至彼此。第一下部接墊電極222a可經由第二接觸塞CP2電性連接至第一畫素區PR1的電晶體。中間接墊電極237a可經由第一上部接觸塞TCP1電性連接至互連層400的至少一條互連線。
第二畫素電荷儲存部件中的每一者可包括位於第二下部接墊電極222b與第二上部接墊電極237b之間的第二下部電容器結構LC2。第二下部電容器結構LC2可包括第二下部儲存電極231、第二下部介電層圖案233及第二下部平板電極235。第二下部接墊電極222b可經由第二接觸塞CP2電性連接至第二畫素區PR2的電晶體。第二上部接墊電極237b可經由第二上部接觸塞TCP2電性連接至互連層400的至少一條互連線。
根據實施例,設置於每一畫素區中的第一電容器及第二電容器中的每一者可包括可垂直地堆疊且以並聯的方式連接至彼此的下部電容器結構與上部電容器結構。因此,第一電容器的電容及第二電容器的電容可增大。因此,在全域式快門操作中,可減少電荷損失及雜訊的出現,且可提高快門效率。
儘管已參照示例性實施例闡述了本發明概念,然而對熟習此項技術者而言顯而易見,在不背離本發明概念的精神及範圍的條件下,可對其作出各種改變及潤飾。因此應理解,以上實施例並非限制性的,而是例示性的。因此,本發明概念的範圍將由以下申請專利範圍及其等效範圍所許可的最廣範圍的解釋來確定,而不應受上述說明約束或限制。
100:光電轉換層
101:半導體基板
101a:第一表面/前表面
101b:第二表面/後表面
101sd:源極/汲極摻雜劑區
103:畫素分隔結構
105:隔離結構
107:裝置隔離層
111:光電轉換區
200:積體電路層
210:第一層間絕緣層
211:第一互連線
220:第二層間絕緣層
221:第二互連線
222a:下部接墊電極/第一下部接墊電極
222b:下部接墊電極/第二下部接墊電極
230:下部模製絕緣層/第一模製層
231a:下部電極結構/第一下部儲存電極/儲存電極/下部儲存電極
231b:下部電極結構/第二下部儲存電極
233:下部介電層圖案/介電層圖案/第二下部介電層圖案
235:下部平板電極/平板電極/第二下部平板電極
237:中間接墊電極/第一中間接墊電極/第二接墊電極
240:上部模製絕緣層
241a:第一上部儲存電極/上部儲存電極/儲存電極
241b:第二上部儲存電極/上部儲存電極
243a:第一上部介電層圖案/介電層圖案/上部介電層圖案
243b:第二上部介電層圖案
245a:第一上部平板電極/平板電極
245b:第二上部平板電極
247a:上部接墊電極/第一上部接墊電極
247b:上部接墊電極/第二上部接墊電極
300:電荷儲存層
310:第三層間絕緣層/第一層間絕緣層/層間絕緣層
320:第四層間絕緣層/第一層間絕緣層/層間絕緣層
330:第五層間絕緣層/第一層間絕緣層/層間絕緣層
340:第六層間絕緣層
351:互連線/第三互連線
361:互連線/第四互連線
371:互連線/第五互連線
400:互連層
500:光透射層
510:平坦化絕緣層
515:光阻擋圖案
517:緩衝絕緣層
520:濾光層
BCP1:第一下部接觸塞
BCP2:第二下部接觸塞
C1:第一電容器
C2:第二電容器
CP1:第一接觸塞
CP2:第二接觸塞
CP3:第三接觸塞
CP4:第四接觸塞
D1:第一方向
D2:第二方向
D3:方向
FD:電荷偵測節點/浮動擴散區
GE:閘極電極
I-I’、II-II’:線
LC1:下部電容器結構/第一下部電容器結構
LC2:下部電容器結構/第二下部電容器結構
ML:微透鏡
PR:畫素區
R1:光接收區
R2:光阻擋區
TCP:上部接觸塞
TG:轉移閘極電極
UC1:上部電容器結構/第一上部電容器結構
UC2:上部電容器結構/第二上部電容器結構

Claims (20)

  1. 一種影像感測器,包括:光電轉換層,包括畫素分隔結構,所述畫素分隔結構界定多個畫素區,所述多個畫素區中的每一畫素區包括光電轉換區;積體電路層,設置於所述光電轉換層上且包括用於自所述畫素區的所述光電轉換區讀取電荷的讀出電路;電荷儲存層,設置於所述積體電路層上且包括用於所述多個畫素區中的每一畫素區的堆疊電容器,所述堆疊電容器包括:第一下部接墊電極;中間接墊電極;第一上部接墊電極;接觸塞,將所述第一上部接墊電極連接至所述第一下部接墊電極;第一下部電容器結構,連接於所述第一下部接墊電極與所述中間接墊電極之間且包括用於儲存自所述畫素區的所述光電轉換區讀取的所述電荷的多個第一下部儲存電極;以及上部電容器結構,連接於所述中間接墊電極與所述第一上部接墊電極之間且包括用於儲存自所述畫素區的所述光電轉換區讀取的所述電荷的多個上部儲存電極,所述上部電容器結構堆疊於所述第一下部電容器結構上以當在平面圖中觀察時與所述第一下部電容器結構局部地交疊。
  2. 如請求項1所述的影像感測器,其中所述第一下部 電容器結構具有第一儲存容量,且所述上部電容器結構具有與所述第一儲存容量不同的第二儲存容量。
  3. 如請求項1所述的影像感測器,其中所述第一下部電容器結構具有第一儲存容量,且所述上部電容器結構具有與所述第一儲存容量相同的第二儲存容量。
  4. 如請求項1所述的影像感測器,其中所述第一下部儲存電極及所述上部儲存電極具有柱形狀。
  5. 如請求項1所述的影像感測器,更包括:絕緣層,設置於所述中間接墊電極的與所述第一上部接墊電極面對的表面上,其中所述上部電容器結構包括上部模製絕緣層,且所述多個上部儲存電極設置於所述上部模製絕緣層中,且所述絕緣層是對於所述上部模製絕緣層具有蝕刻選擇性的蝕刻停止層。
  6. 如請求項5所述的影像感測器,其中所述上部電容器結構穿透所述蝕刻停止層以連接至所述中間接墊電極。
  7. 如請求項6所述的影像感測器,其中所述上部儲存電極的下部部分位於所述中間接墊電極中,使得所述上部儲存電極的底表面低於所述中間接墊電極的頂表面。
  8. 如請求項1所述的影像感測器,其中所述多個畫素 區是多個第一畫素區,且所述堆疊電容器被提供用於所述多個第一畫素區中的每一第一畫素區,且其中所述畫素分隔結構更界定與所述多個第一畫素區在第一方向上交替排列的多個第二畫素區,所述多個第二畫素區中的每一第二畫素區包括光電轉換區,且其中所述電荷儲存層包括用於所述多個第二畫素區中的每一第二畫素區的電容器,所述電容器包括:第二下部接墊電極;第二上部接墊電極;以及第二下部電容器結構,連接於所述第二下部接墊電極與所述第二上部接墊電極之間且包括用於儲存自所述第二畫素區的所述光電轉換區讀取的電荷的多個第二下部儲存電極。
  9. 如請求項8所述的影像感測器,其中所述第二畫素區中的每一第二畫素區的所述光電轉換區的面積大於所述第一畫素區中的每一第一畫素區的所述光電轉換區的面積。
  10. 如請求項1所述的影像感測器,更包括:上部層,包括第一基板、形成於所述第一基板中的所述光電轉換層以及形成於所述第一基板上的所述積體電路層及所述電荷儲存層;以及下部層,包括第二基板,所述第二基板包括形成於所述第二基板上的多個邏輯電路,其中所述上部層結合至所述下部層。
  11. 如請求項1所述的影像感測器,更包括:下部層,包括第一基板、形成於所述第一基板中的所述光電轉換層以及形成於所述第一基板上的所述積體電路層及所述電荷儲存層;以及上部層,包括第二基板,所述第二基板包括形成於所述第二基板上的多個邏輯電路,其中所述上部層結合至所述下部層。
  12. 一種影像感測器,包括:光電轉換層,具有畫素分隔結構,所述畫素分隔結構界定光電轉換區;積體電路層,設置於所述光電轉換層上且包括用於自所述光電轉換區讀取電荷的讀出電路;第一電荷儲存層,包括:第一電容器結構,包括用於儲存自所述光電轉換區讀取的所述電荷的多個第一儲存電極;以及第一翹曲控制層;以及第二電荷儲存層,結合至所述第一電荷儲存層,所述第二電荷儲存層包括:第二電容器結構,包括用於儲存自所述光電轉換區讀取的所述電荷的多個第二儲存電極,所述第二電容器結構堆疊於所述第一電容器結構上以當在平面圖中觀察時與所述第一電容器結構局部地交疊;以及 第二翹曲控制層,形成於所述第二電荷儲存層的與所述第一電荷儲存層面對的表面上。
  13. 如請求項12所述的影像感測器,其中所述第一電容器結構具有第一儲存容量,且所述第二電容器結構具有與所述第一儲存容量不同的第二儲存容量。
  14. 如請求項12所述的影像感測器,其中所述第一電容器結構具有第一儲存容量,且所述第二電容器結構具有與所述第一儲存容量相同的第二儲存容量。
  15. 如請求項12所述的影像感測器,其中所述第一翹曲控制層是由抵抗張力或壓縮力中的一者的絕緣材料形成,且所述第二翹曲控制層是由抵抗所述張力或所述壓縮力中的另一者的絕緣材料形成。
  16. 如請求項12所述的影像感測器,其中所述第二電荷儲存層藉由銅對銅結合而結合至所述第一電荷儲存層。
  17. 如請求項16所述的影像感測器,其中所述第一電容器結構包括:所述多個第一儲存電極,連接至第一接墊電極;第一介電層圖案,覆蓋所述多個第一儲存電極;以及第一平板電極,連接至第二接墊電極,所述第一平板電極的部分分別在所述第一儲存電極中的鄰近的第一儲存電極之 間延伸,且其中所述第二電容器結構包括:所述多個第二儲存電極,連接至第三接墊電極;第二介電層圖案,覆蓋所述多個第二儲存電極;以及第二平板電極,連接至第四接墊電極,所述第二平板電極的部分分別在所述第二儲存電極中的鄰近的第二儲存電極之間延伸,其中所述第二接墊電極經由第一連接接墊及第二連接接墊電性連接至所述第四接墊電極,且其中所述影像感測器更包括貫穿導電塞,所述貫穿導電塞連接至所述第一接墊電極、所述第三接墊電極及設置於光透射層中的導電接墊。
  18. 一種影像感測器,包括:畫素陣列,包括多個畫素,所述多個畫素中的每一畫素包括堆疊電容器,所述堆疊電容器包括:下部接墊電極;第一中間接墊電極;第二中間接墊電極;上部接墊電極;下部電容器結構,連接於所述下部接墊電極與所述第一中間接墊電極之間;中間電容器結構,連接於所述第一中間接墊電極與所述第 二中間接墊電極之間,所述中間電容器結構堆疊於所述下部電容器結構上以當在平面圖中觀察時與所述下部電容器結構局部地交疊;下部接觸塞,將所述第二中間接墊電極連接至所述下部接墊電極;上部電容器結構,連接於所述第二中間接墊電極與所述上部接墊電極之間,所述上部電容器結構堆疊於所述中間電容器結構上;以及上部接觸塞,將所述第一中間接墊電極連接至所述上部接墊電極。
  19. 如請求項18所述的影像感測器,其中所述下部電容器結構包括:多個下部儲存電極,連接至所述下部接墊電極;下部介電層圖案,覆蓋所述多個下部儲存電極;以及下部平板電極,連接至所述第一中間接墊電極,所述下部平板電極的部分分別在所述下部儲存電極中的鄰近的下部儲存電極之間延伸,其中所述中間電容器結構包括:多個中間儲存電極,連接至所述第一中間接墊電極;中間介電層圖案,覆蓋所述多個中間儲存電極;以及中間平板電極,連接至所述第二中間接墊電極,所述中間平板電極的部分分別在所述中間儲存電極中的鄰近的中間儲 存電極之間延伸,且其中所述上部電容器結構包括:多個上部儲存電極,連接至所述第二中間接墊電極;上部介電層圖案,覆蓋所述多個上部儲存電極;以及上部平板電極,連接至所述上部接墊電極,所述上部平板電極的部分分別在所述上部儲存電極中的鄰近的上部儲存電極之間延伸。
  20. 如請求項18所述的影像感測器,更包括:光電轉換層,包括畫素分隔結構,所述畫素分隔結構界定分別與所述多個畫素對應的畫素區,每一畫素區包括光電轉換區;積體電路層,設置於所述光電轉換層上且包括用於自所述光電轉換區讀取電荷的讀出電路;電荷儲存層,設置於所述積體電路層上,所述電荷儲存層包括所述堆疊電容器;互連層,設置於所述電荷儲存層上;光透射層,設置於所述光電轉換層上以將光透射至所述光電轉換區。
TW109115168A 2019-06-05 2020-05-07 影像感測器 TWI846869B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190066959A KR102618358B1 (ko) 2019-06-05 2019-06-05 이미지 센서
KR10-2019-0066959 2019-06-05

Publications (2)

Publication Number Publication Date
TW202114192A TW202114192A (zh) 2021-04-01
TWI846869B true TWI846869B (zh) 2024-07-01

Family

ID=73650831

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109115168A TWI846869B (zh) 2019-06-05 2020-05-07 影像感測器

Country Status (3)

Country Link
US (1) US11665452B2 (zh)
KR (1) KR102618358B1 (zh)
TW (1) TWI846869B (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7458746B2 (ja) * 2019-11-01 2024-04-01 キヤノン株式会社 光電変換装置、撮像システム及び移動体
KR20210102644A (ko) 2020-02-12 2021-08-20 삼성전자주식회사 이미지 센서 및 이를 포함하는 이미지 장치
KR102866827B1 (ko) 2020-09-09 2025-09-30 삼성전자주식회사 이미지 센서
CN116325121A (zh) * 2020-11-10 2023-06-23 松下知识产权经营株式会社 半导体装置及摄像装置
KR20220077735A (ko) * 2020-12-02 2022-06-09 삼성전자주식회사 이미지 센서 및 이미지 센서의 픽셀 어레이
US12295097B1 (en) * 2020-12-28 2025-05-06 Waymo Llc Compact ceramic package with rear cavities
KR102905975B1 (ko) * 2021-01-18 2025-12-29 삼성전자 주식회사 이미지 센서
US11423204B1 (en) 2021-04-14 2022-08-23 Taiwan Semiconductor Manufacturing Company Limited System and method for back side signal routing
JP7797491B2 (ja) * 2021-04-30 2026-01-13 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置、電子機器および移動体
KR102897593B1 (ko) 2021-06-03 2025-12-10 삼성전자주식회사 이미지 센서 및 이미지 센서의 제조 방법
US20240388814A1 (en) * 2021-07-07 2024-11-21 Sony Semiconductor Solutions Corporation Imaging device
KR102695083B1 (ko) * 2021-07-16 2024-08-16 에스케이키파운드리 주식회사 반도체 소자의 mim 커패시터 및 그 제조 방법
KR20230077033A (ko) * 2021-11-24 2023-06-01 삼성전자주식회사 반도체 장치 및 이의 제조 방법
TWI802218B (zh) * 2022-01-12 2023-05-11 力晶積成電子製造股份有限公司 電容器結構及其製造方法
TWI822229B (zh) * 2022-08-05 2023-11-11 力晶積成電子製造股份有限公司 具有三維單晶堆疊架構的氧化物半導體場效電晶體與鐵電儲存電容器的互補式金氧半導體影像感測器
US20240064965A1 (en) * 2022-08-21 2024-02-22 Nanya Technology Corporation Dynamic random access memory
JP2024029309A (ja) * 2022-08-22 2024-03-06 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子および電子機器
KR20240039456A (ko) * 2022-09-19 2024-03-26 삼성전자주식회사 커패시터 구조물 및 상기 커패시터 구조물을 포함하는 반도체 장치
TWI824874B (zh) * 2022-12-12 2023-12-01 世界先進積體電路股份有限公司 影像感測器
TWI899833B (zh) * 2024-02-02 2025-10-01 華邦電子股份有限公司 電容器結構
US20260026126A1 (en) * 2024-07-18 2026-01-22 Taiwan Semiconductor Manufacturing Company, Ltd. Image-sensor structure and method of making thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090128991A1 (en) * 2007-11-21 2009-05-21 Micron Technology, Inc. Methods and apparatuses for stacked capacitors for image sensors
CN108878462A (zh) * 2017-05-12 2018-11-23 松下知识产权经营株式会社 摄像装置及照相机系统
TW201901940A (zh) * 2017-05-30 2019-01-01 奧地利商Ams有限公司 背照式影像感測器
TW201909398A (zh) * 2017-06-15 2019-03-01 日商瑞薩電子股份有限公司 固體攝像元件及其製造方法
TW201911855A (zh) * 2017-08-16 2019-03-16 美商菲絲博克科技有限公司 具有堆疊基板的光感測器的偵測電路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4006207B2 (ja) 2001-09-27 2007-11-14 シャープ株式会社 電荷検出装置並びにそれを含むmos型固体撮像装置およびccd型固体撮像装置
US7847847B2 (en) 2005-01-27 2010-12-07 Taiwan Semiconductor Manufacturing Company, Ltd. Structure for CMOS image sensor with a plurality of capacitors
JP2008085029A (ja) 2006-09-27 2008-04-10 Seiko Epson Corp 光電変換装置
US20090201400A1 (en) 2008-02-08 2009-08-13 Omnivision Technologies, Inc. Backside illuminated image sensor with global shutter and storage capacitor
US9490373B2 (en) 2012-02-02 2016-11-08 Sony Corporation Solid-state imaging device and electronic apparatus with improved storage portion
JP2015056700A (ja) 2013-09-10 2015-03-23 株式会社東芝 撮像素子、撮像装置および半導体装置
US10418407B2 (en) 2015-11-06 2019-09-17 Artilux, Inc. High-speed light sensing apparatus III
CN106876419B (zh) 2015-12-10 2019-07-30 中芯国际集成电路制造(上海)有限公司 Cmos图像传感器及其形成方法
EP3439039B1 (en) 2016-03-31 2023-08-02 Nikon Corporation Imaging element and imaging device
KR102521342B1 (ko) * 2016-05-31 2023-04-14 에스케이하이닉스 주식회사 3층 적층 이미지 센서
US10186535B2 (en) 2016-09-19 2019-01-22 Semiconductor Components Industries, Llc Image sensors with stacked photodiodes
US10116891B2 (en) 2016-10-07 2018-10-30 Stmicroelectronics (Research & Development) Limited Image sensor having stacked imaging and digital wafers where digital wafer has stacked capacitors and logic circuitry
KR102467845B1 (ko) * 2017-10-24 2022-11-16 삼성전자주식회사 적층형 씨모스 이미지 센서
KR102598041B1 (ko) * 2018-02-28 2023-11-07 삼성전자주식회사 이미지 센서 칩

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090128991A1 (en) * 2007-11-21 2009-05-21 Micron Technology, Inc. Methods and apparatuses for stacked capacitors for image sensors
CN108878462A (zh) * 2017-05-12 2018-11-23 松下知识产权经营株式会社 摄像装置及照相机系统
TW201901940A (zh) * 2017-05-30 2019-01-01 奧地利商Ams有限公司 背照式影像感測器
TW201909398A (zh) * 2017-06-15 2019-03-01 日商瑞薩電子股份有限公司 固體攝像元件及其製造方法
TW201911855A (zh) * 2017-08-16 2019-03-16 美商菲絲博克科技有限公司 具有堆疊基板的光感測器的偵測電路

Also Published As

Publication number Publication date
TW202114192A (zh) 2021-04-01
KR20200140445A (ko) 2020-12-16
KR102618358B1 (ko) 2023-12-28
US11665452B2 (en) 2023-05-30
US20200389608A1 (en) 2020-12-10

Similar Documents

Publication Publication Date Title
TWI846869B (zh) 影像感測器
CN111009538B (zh) 图像传感器
KR102598041B1 (ko) 이미지 센서 칩
CN102201417B (zh) 固体摄像器件、固体摄像器件制造方法以及电子装置
TWI888628B (zh) 影像感測器
EP4579751A1 (en) Solid-state imaging device
CN112054032B (zh) 图像传感器
EP4203043B1 (en) Image sensor
US20240243153A1 (en) Image sensor
KR102905975B1 (ko) 이미지 센서
US11837612B2 (en) Image sensor
CN118431241A (zh) 图像传感器和包括图像传感器的电子系统
KR100710202B1 (ko) 반도체 소자의 캐패시터 제조방법 및 이를 이용한 이미지센서
CN110707113B (zh) 一种全局曝光像素单元及其制备方法
KR20240110299A (ko) 반도체 장치
CN114823758A (zh) 半导体装置和包括该半导体装置的图像传感器
CN120835627A (zh) 图像传感器
KR20120118286A (ko) 이미지센서 모듈, 이를 포함하는 영상장치 및 이미지센서 모듈 제조방법