TWI739655B - 積體基板結構、重佈線結構及其製造方法 - Google Patents
積體基板結構、重佈線結構及其製造方法 Download PDFInfo
- Publication number
- TWI739655B TWI739655B TW109139116A TW109139116A TWI739655B TW I739655 B TWI739655 B TW I739655B TW 109139116 A TW109139116 A TW 109139116A TW 109139116 A TW109139116 A TW 109139116A TW I739655 B TWI739655 B TW I739655B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- circuit
- layer
- redistribution
- conductive features
- Prior art date
Links
Images
Classifications
-
- H10W20/4432—
-
- H10W90/401—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K1/00—Soldering, e.g. brazing, or unsoldering
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
- G01R1/07307—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
- G01R1/07364—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch
- G01R1/07378—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch using an intermediate adapter, e.g. space transformers
-
- H10P72/74—
-
- H10W20/4421—
-
- H10W70/093—
-
- H10W70/686—
-
- H10W72/20—
-
- H10P72/7424—
-
- H10P72/743—
-
- H10W70/611—
-
- H10W70/635—
-
- H10W70/685—
-
- H10W72/072—
-
- H10W72/07204—
-
- H10W72/07234—
-
- H10W72/07304—
-
- H10W72/222—
-
- H10W72/241—
-
- H10W74/15—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Mechanical Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一種積體基板結構,包括重佈線膜、電路基板以及多個導電特徵。重佈線膜包括細重佈電路,電路基板設置在重佈線膜上方,並且包括核心層,與設置在核心層內和核心層上的粗重佈電路。電路基板比重佈線膜更厚且更剛,並且細重佈電路的佈局密度比粗重佈電路的佈局密度更密集。導電特徵介於電路基板和重佈線膜之間以連接細重佈電路與所述粗重佈電路。重佈線結構和製造方法也被提供。
Description
[相關申請的交叉引用]
本申請要求於2019年11月15日提交的美國臨時專利申請第62/935,641號與2020年9月17日提交的美國專利申請案第17/024,676號的權益,上述申請通過引用以其整體併入本文。
本發明是有關於一種積體基板結構、重佈線結構及其製造方法,且特別是有關於一種用於耦接/測試半導體裝置的積體基板結構、具有細電路的重佈線結構及其製造方法。
隨著電子工業的快速發展,半導體晶粒(semiconductor die)的發展趨勢已經逐漸向微型化(miniaturization)和集成化(integration)。隨著積體度的提高,高積體裝置(device)上的端子(terminal)數增加,使電路基板(circuit substrate)難以滿足這種裝置/晶圓(wafer)上的端子間距(pitch)。對此,在本領域中期望有用於耦接/測試細間距裝置/晶圓且具有細間距互連(fine-pitched
interconnection)的積體基板結構(integrated substrate structure)。
本發明是針對一種積體基板結構及其製造方法。積體基板結構包括耦接至電路基板的薄膜重佈層(thin-film redistribution layer),用於連接/測試具有細間距端子的半導體晶圓,可滿足如可靠性(reliability)、良好的電性性能(electrical performance)、薄度(thinness)、剛度(stiffness)、平面度(planarity)、競爭性單價等要求。
根據本發明的實施例,積體基板結構包括重佈線膜(redistribution film)、電路基板以及多個導電特徵(conductive feature)。重佈線膜包括細重佈電路(fine redistribution circuitry)。電路基板設置在重佈線膜上方且包括核心層(core layer),以及設置在核心層中與核心層上的粗重佈電路(coarse redistribution circuitry)。電路基板比重佈線膜更厚且更剛,且細重佈電路的佈局密度(layout density)比粗重佈電路的佈局密度更密集。導電特徵介於電路基板和重佈線膜之間以連接細重佈電路與粗重佈電路。
在一些實施例中,每一個導電特徵包括位元在細重佈電路上的導電柱(conductive pillar),並透過焊點(solder joint)以電性耦接至粗重佈電路。在一些實施例中,每一個導電特徵包括設置在細重佈電路上的導電接墊(conductive pad),並透過焊點以電性耦接至位元在粗重佈電路上的導電柱。在一些實施例中,每一個導電特徵包括導電接墊與導電凸塊(conductive bump),導電接墊是設
置在細重佈電路上,以及導電凸塊是設置在導電接墊上並透過焊點以電性耦接至粗重佈電路。在一些實施例中,導電接墊是含銅接墊,且導電凸塊是含金凸塊。在一些實施例中,設置在細重佈電路上的導電特徵是直接接合至粗重佈電路,且各個導電特徵和粗重佈電路的接觸面積等於各個導電特徵的接合表面積。在一些實施例中,積體基板結構還包括底膠層(underfill layer),底膠層介於電路基板和重佈線膜之間以覆蓋導電特徵,其中在重佈線膜上的底膠層的邊界與重佈線膜的外側壁基本上齊平。在一些實施例中,積體基板結構還包括表面處理層(surface finishing layer),表面處理層設置在相對於導電特徵的重佈線膜的細重佈電路上。
根據本發明的實施例,製造方法包括以下步驟。形成多個導電特徵在重佈線膜的細重佈電路上。接合電路基板的粗重佈電路至多個導電特徵,以電性連接粗重佈電路至細重佈電路。剪裁未被電路基板掩蓋的重佈線膜的冗餘部分(redundant portion),以形成積體基板結構。
在一些實施例中,形成多個導電特徵的方法包括形成多個柱狀部分(pillar portions)在重佈線膜的細重佈電路上,以及形成焊料材料(solder material)在每一個柱狀部分上以在每一個柱狀部分上形成帽蓋部分(cap portion)。在一些實施例中,接合電路基板至多個導電特徵的方法包括放置電路基板在多個導電特徵上,且回焊多個導電特徵的帽蓋部分以接合電路基板的粗重佈電路至多個導電特徵的多個柱狀部分。在一些實施例中,製造方法還包括在
剪裁重佈線膜之前,形成底膠層在重佈線膜上以填充在重佈線膜與電路基板之間並覆蓋多個導電特徵,其中當剪裁重佈線膜時,重佈線膜的冗餘部分是由在重佈線膜上的底膠層的邊界所定義。在一些實施例中,製造方法還包括在剪裁重佈線膜之後,形成表面處理層在相對於多個導電特徵的重佈線膜的細重佈電路上。在一些實施例中,形成多個導電特徵在重佈線膜上的方法包括形成導電接墊在重佈線膜的細重佈電路上,以及接合電路基板至多個導電特徵的方法包括將在電路基板的粗重佈電路上的導電連接件(conductive connector)的焊帽蓋(solder cap)放置在導電接墊上,且回焊焊帽蓋以形成將電路基板的導電連接件連接至導電接墊的焊點。在一些實施例中,形成多個導電特徵在重佈線膜上的方法包括在重佈線膜的細重佈電路上形成導電接墊,並一對一地接合導電凸塊至導電接墊,以及接合電路基板至多個導電特徵的方法包括將形成在電路基板的粗重佈電路上的焊帽蓋放置在導電凸塊上,且回焊焊帽蓋以形成將電路基板的粗重佈電路連接至導電凸塊的焊點。在一些實施例中,接合電路基板至多個導電特徵的方法包括將電路基板的粗重佈電路的導電接墊直接放置在多個導電特徵上,以及將能量施加到粗重佈電路的導電接墊與多個導電特徵的介面(interface),以接合粗重佈電路的導電接墊至多個導電特徵。在一些實施例中,製造方法還包括使用積體基板結構在半導體晶圓上執行電性測試,其中在重佈線膜的細重佈電路上形成用於接觸半導體晶圓的測試尖端(testing tip),且電路基板通過形成
在粗重佈電路上的導電端子(conductive terminal)耦接至信號源載板(signal source carrier)。
根據本發明的實施例,重佈線結構包括第一導電圖案(first conductive pattern)、第一圖案化介電層(first patterned dielectric layer)、第一介電襯層(first dielectric liner)、第二導電圖案(second conductive pattern)、第二圖案化介電層(second patterned dielectric layer)以及第二介電襯層(second dielectric liner)。第一圖案化介電層覆蓋第一導電圖案。第一介電襯層介於第一導電圖案和第一圖案化介電層之間並共形地覆蓋第一導電圖案。第二導電圖案設置在第一圖案化介電層上,第二導電圖案穿透第一圖案化介電層和第一介電襯層以落在第一導電圖案上。第二圖案化介電層設置在第一圖案化介電層上方。第二介電襯層介於第二導電圖案和第二圖案化介電層之間,以將第二導電圖案與第二圖案化介電層物理隔離。
在一些實施例中,第二介電襯層共形地覆蓋第二導電圖案並介於第一圖案化介電層和第二圖案化介電層之間,且第一介電襯層和第二介電襯層的材料不同於第一圖案化介電層和第二圖案化介電層的材料。在一些實施例中,重佈線結構還包括導電端子,其中導電端子包括凸塊部分和設置在凸塊部分上的帽蓋部分,凸塊部分設置在第二圖案化介電層上,凸塊部分穿透第二圖案化介電層和第二介電襯層以落在第二導電圖案上。
基於所述,由於積體基板結構可以滿足不同類型半導體
晶圓的各種間距要求,因此包括電路基板和耦接到電路基板的薄膜重佈線結構(thin-film redistribution structure)的積體基板結構,可以作為用於對半導體晶圓進行電性測試的空間轉換器(space transformer)。薄膜重佈線結構可用於連接半導體晶圓上的細間距測試接墊,電路基板可用於連接信號源載板的測試印刷電路板(Printed Circuit Board,PCB)。通過這樣的配置,積體基板結構可以用於連接/測試半導體晶圓,滿足包括可靠性、良好的電性性能、薄度、剛度、平面性以及競爭性單價的要求。
10、20、30、40:積體基板結構
10a:終邊
10b:探針邊
22:加強板
24:測試印刷電路板
50:臨時載板
51:離型層
60、70:圖案化介電襯層
61、71:介電襯層
80、160:導電端子
110:薄膜重佈線結構
110a:第一表面
110b:第二表面
110s、130s:外側壁
120、220、320、420:導電特徵
122、PR:柱狀部分
124、PC、BC:帽蓋部分
130、230、330:電路基板
140:底膠層
150、SF:表面處理層
232:導電連接件
322:接墊部分
322t、324t:厚度
324、BP:凸塊部分
332:焊料凸塊
AR:主動區域
C1、C2:晶片
CD:核心層
CJ:導電接頭
CP:電路圖案
CS:核心結構
CV:穿孔
D1、D2:圖案化介電層
DO1、DO2:開口
Dt:頂表面
ET:外部端子
FD:細介電層
FP:細導電圖案
FV:細導電通孔
IF:介面
M1、M2:導電圖案
MV、BV:通孔部分
MW:佈線部分
P1:封裝件
PC:測試系統
RDL:重佈線結構
RR:冗餘區域
S:信號源載板
SJ:焊點
SL:切割道
TP:測試尖端
VO1、VO2:通孔開口
W:半導體晶圓
包含附圖以便進一步理解本發明,且附圖併入本說明書中並構成本說明書的一部分。附圖說明本發明的實施例,並與描述一起用於解釋本發明的原理。
圖1A至圖1J是根據一些實施例的積體基板結構的製造方法的剖面示意圖。
圖2A至圖2G是根據一些實施例的積體基板結構的製造方法的剖面示意圖。
圖3A至圖3G是根據一些實施例的積體基板結構的製造方法的剖面示意圖。
圖4A至圖4F是根據一些實施例的積體基板結構的製造方法的剖面示意圖。
圖5是根據一些實施例包括用於測試半導體晶圓的積體基板
結構的測試系統的剖面示意圖。
圖6A至圖6I是根據一些實施例具有細電路的重佈線結構的製造方法的剖面示意圖。
圖7是根據一些實施例包括具有細電路的重佈線結構的封裝件的剖面示意圖。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
圖1A至圖1J是根據一些實施例的積體基板結構的製造方法的剖面示意圖。請參照圖1A,提供具有離型層(release layer)51的臨時載板(temporary carrier)50。臨時載板50可以由玻璃(glass)、塑膠(plastic)、矽(silicon)、金屬(metal)或其他合適的材料製成,只要該材料能承載在隨後的製程中所形成於其上的結構即可。在一些實施例中,被施加在臨時載板50上的離型層51(例如,光熱轉換膜(light to heat conversion film)或其他合適的剝離層(de-bonding layer)),能在後續的剝離製程(de-bonding process)中增加隨後形成的結構從臨時載板50的可離型性(releasibility)。可選地,離型層51能被省略。
請參照圖1B,在臨時載板50上方可以形成薄膜重佈線結構(thin-film redistribution structure)110。例如,薄膜重佈線結構
110包括形成在臨時載板50上方的細導電圖案(fine conductive pattern)FP、細介電層(fine dielectric layer)FD以及細導電通孔(conductive via)FV。離型層51可以介於薄膜重佈線結構110和臨時載板50之間。埋在細介電層FD中的細導電圖案FP和細導電通孔FV可以共同地被視為薄膜重佈線結構110的細重佈電路。
在一些實施例中,細介電層FD彼此堆疊。細介電層FD的材料可以是或可以包括聚醯亞胺(polyimide,PI)、苯並環丁烯(benzocyclobutene,BCB)、聚苯並惡唑(polybenzoxazole,PBO)、無機介電材料(例如,氧化矽(silicon oxide)、氮化矽(silicon nitride)等)或其他合適的電性絕緣材料。細導電圖案FP和細導電通孔FV的材料可以是或可以包括銅(copper)、金(gold)、鎳(nickel)、鋁(aluminium)、鉑(platinum)、錫(tin)、金屬合金(metal alloy)、其組合或其他合適的導電材料。
在一些實施例中,可以使用金屬沉積製程(metallic deposition process)、光刻和蝕刻製程(lithography and etching process)或其他合適的技術,在臨時載板50上方形成並圖案化細導電圖案FP。在一些實施例中,在靠近臨時載板50的底部水準處的細導電圖案FP包括多個導電接墊(conductive pad)(未示出),用於隨後的元件安裝製程(element-mounting process)。接下來,可以使用例如塗覆製程(coating process)、光刻和蝕刻製程或其他合適的技術,以在臨時載板50上方形成具有開口(opening)的細介電層FD,以覆蓋細導電圖案FP。細介電層FD的開口可以暴露出細
導電圖案FP的至少一部分,以用於進一步的電性連接。可選地,在形成細導電圖案FP之前先形成細介電層FD。隨後,可以使用鍍覆(plating)、沉積(deposition)或其他合適的製程在細介電層FD的開口中形成導電材料以形成細導電通孔FV。術語“導電通孔(conductive via)”可以是在層之間提供垂直電性連接並穿透一個或多個相鄰層的平面的元件。當在開口中形成導電材料時,也可以在細介電層FD的頂表面上形成導電材料,然後將在細介電層FD的頂表面上的導電材料圖案化,以形成另一層細導電圖案FP。在細介電層FD的頂表面上的細導電圖案FP可以包括導線(conductive line)和接墊(pad)。細導電圖案FP可以被稱為具有細線/間隔(fine line/space)佈線(wiring)的圖案化導電層。
可以重複執行上述步驟,使得細導電圖案FP和細介電層FD交替地堆疊,並且細導電通孔FV被埋入在細介電層FD中。細導電通孔FV可以在不同層中的細導電圖案FP之間形成電性連接和物理連接。在一些實施例中,薄膜重佈線結構110是具有細線/間隔(fine line/space)路由(routing)的層的堆疊。應當注意的是,在圖1B中所示的薄膜重佈線結構110僅是示範性的,可以根據電路設計的需要,形成更多層或更少層的重佈線結構。
繼續參照圖1B,薄膜重佈線結構110包括彼此相對的第一表面110a和第二表面110b,其中第二表面110b面向臨時載板50。薄膜重佈線結構110的第二表面110b處的細導電圖案FP和細介電層FD可以基本上齊平。在一些實施例中,薄膜重佈線結構
110的第一表面110a處的導電通孔FV和細介電層FD可以基本上齊平。細導電圖案FP可以形成在細介電層FD中的最上層的頂表面處。在這種情況下,第一表面110a包括細導電圖案FP和最上層的細介電層FD。在一些實施例中,細導電通孔FV朝向臨時載板50漸縮。可選地,細導電通孔FV包括相對於第二表面110b的垂直側壁。薄膜重佈線結構110的厚度可以在大約2μm至大約10μm的範圍內。儘管根據產品要求(product requirements)/製程配方(process recipes),其他值也是可能的。
請參照圖1C,在薄膜重佈線結構110的第一表面110a上形成多個導電特徵(redistribution structure)120。例如,各個導電特徵120包括形成在薄膜重佈線結構110的第一表面110a上的柱狀部分(pillar portion)122和形成在柱狀部分122上的帽蓋部分(cap portion)124。在一些實施例中,柱狀部分122和細導電通孔FV是在同一步驟期間鍍覆而成。可選地,在形成薄膜重佈線結構110之後,單獨地形成柱狀部分122(或放置在薄膜重佈線結構110上)。在一些實施例中,柱狀部分122和上覆的帽蓋部分124是由不同的材料製成。例如,柱狀部分122包括銅、金、鎳、鋁、鉑、錫、其組合、其合金或另種合適的導電材料。帽蓋部分124可以包括焊料材料(solder material)或類似材料。在一些實施例中,帽蓋部分124會被省略。要注意的是,在此處所示的導電特徵120的數量僅用於說明目的,並不構成對本發明的限制。
請參照圖1D,提供提供電路基板(circuit substrate)130。
例如,電路基板130和薄膜重佈線結構110是分開製造的。在一些實施例中,電路基板130的厚度大於薄膜重佈線結構110的厚度。電路基板130可以比薄膜重佈線結構110更剛性。在一些實施例中,電路基板130包括核心層(core layer)CD、設置在核心層CD相對兩側上的電路圖案(circuit pattern)CP,以及穿透核心層CD以連接至電路圖案CP的穿孔(through via)CV。
在一些實施例中,核心層CD包括陶瓷基底(ceramic substrate)。儘管示出了單個核心層CD,但是核心層可以包括彼此堆疊的多個介電子層(dielectric sublayer)以形成剛性核心(rigid core)。在一些實施例中,核心層CD包括絕緣材料(例如,聚醯亞胺(polyimide)、環氧樹脂(epoxy resin)、FR-4、玻璃纖維(glass fiber)、BT、其組合和/或類似材料)或其他合適的有機/無機介電材料(organic/inorganic dielectric material)。各個電路圖案CP可以是或可以包括導電接墊(conductive pad)、導電線(conductive line)、導電通孔(conductive via)等,並且可以由諸如銅、金、鎳、鋁、鉑、錫、其組合、其合金等的導電材料製成。穿孔CV可以包括與電路圖案CP相同或相似的任何合適的導電材料,並且可以對設置在核心層CD相對兩側上的電路圖案CP之間提供垂直連接。在一些實施例中,電路基板130通過積層製程(build-up process)形成,該積層製程堆疊核心層CD和電路圖案CP,並在核心層CD中形成穿孔CV以電性連接至電路圖案CP。在一些實施例中,電路基板130形成為對稱的層疊結構(built-up structure)。也可以採用其他合適
的製程/技術來形成電路基板130。
在一些實施例中,電路圖案CP和穿孔CV比薄膜重佈線結構110的細導電圖案FP和細導電通孔FV更粗且更厚。亦即,細導電圖案FP的間距(pitch)比各個電路圖案CP的間距細。例如,薄膜重佈線結構110的細導電圖案FP具有比各個的電路圖案CP的線-間隔(line-spacing)更細的線-間隔。在一些實施例中,各個穿孔CV的尺寸(例如,高度、深度、寬度、外徑等)大於薄膜重佈線結構110的細導電通孔FV的尺寸。核心層CD也可以比細介電層FD更厚且更剛性。例如,核心層CD的厚度在約0.1mm至約5mm的範圍內。需注意的是,電路基板130的構造僅用於說明目的,依據電路設計,可以在核心層中/上形成額外的元件(element)/電路(circuitry)。
請同時參照圖1E與圖1B,電路基板130可以設置在薄膜重佈線結構110的上方,且電路基板130可以通過導電特徵120電性耦接至薄膜重佈線結構110。例如,拾取電路基板130並放置在導電特徵120上。可以在帽蓋部分124上執行回焊製程(reflow process),以接合電路基板130的電路圖案CP至導電特徵120的柱狀部分122。在回焊和固化製程(curing process)之後,帽蓋部分124可以轉變成耦接至柱狀部分122和電路圖案CP的焊點(solder joint)SJ。例如,在薄膜重佈線結構110和電路基板130之間形成銅-焊料-銅連接(copper-solder-copper connection)。焊料材料(例如,帽蓋部分)可以形成在導電特徵120的柱狀部分122上和/或可
以被施加至電路基板130的電路圖案CP。
在一些實施例中,在將電路基板130設置在薄膜重佈線結構110的上方之後,在薄膜重佈線結構110的第一表面110a上的電路基板130的正投影面積可以小於薄膜重佈線結構110的第一表面110a的表面積。儘管僅示出了一個電路基板,但是根據產品要求,可以將多個電路基板安裝在薄膜重佈線結構110上。例如,薄膜重佈線結構110包括主動區域(active region)AR和圍繞主動區域AR的冗餘區域(redundant region)RR,其中電路基板130可以安裝在薄膜重佈線結構110的主動區域AR內,且在冗餘區域RR內的部分可以視為薄膜重佈線結構110的犧牲部分(sacrificial portion)。
請參照圖1F,可以在薄膜重佈線結構110和電路基板130之間形成底膠層(underfill layer)140,底膠層140覆蓋導電特徵120和/或接合至導電特徵120上的電路圖案CP以進行保護。例如,可執行底膠材料(underfill material)的分配製程(dispensing process),然後進行固化製程以形成底膠層140。例如,底膠層140填充在薄膜重佈線結構110的第一表面110a與電路基板130的底表面之間的間隙(gap),以圍繞導電特徵120和/或接合至導電特徵120的電路圖案CP。可選地,底膠層140能被省略。
請參照圖1G,可以從薄膜重佈線結構110上移除臨時載板50和離型層51。例如,通過向位於薄膜重佈線結構110和臨時載板50之間的離型層51施加外部能量(例如,熱和/或壓力等),
從而使離型層51與薄膜重佈線結構110分層。可以使用其他合適的製程(例如,機械移除(mechanical removing),蝕刻(etching)、研磨(grinding)等)來移除臨時載板50和離型層51。可選地,在薄膜重佈線結構110的第二表面110b上執行清洗製程(cleaning process)以去除離型層51的殘留物。可以露出與在第二表面110b上的細介電層FD的最下層齊平的細導電圖案FP的最下層,以便在剝離(de-bonding)之後進一步電性連接。
請參照圖1H至圖1I,可以移除未被電路基板130和/或底膠層140覆蓋薄膜重佈線結構110的部分。例如,使用諸如切割(dicing)、鐳射切割(laser cutting)等的任何合適的製程來剪裁(trimming)薄膜重佈線結構110在冗餘區域RR內的部分。在一些實施例中,切割工具沿著切割道(scribe line)SL切割薄膜重佈線結構110的額外部分。例如,在剪裁之後,在薄膜重佈線結構110上的底膠層140的邊界與薄膜重佈線結構110的外側壁110s基本上齊平。在一些實施例中,在剪裁製程(trimming process)期間,底膠層140的週邊部分也可以與下面的薄膜重佈線結構110一起移除。在這種情況下,底膠層140的側壁(或邊界)與薄膜重佈線結構110的外側壁110s可以基本上齊平。在一些實施例中,在剪裁之後,薄膜重佈線結構110的外側壁110s與電路基板130的外側壁130s(例如核心層CD的側壁)基本上齊平。細導電通孔FV可以沿著從電路基板130到薄膜重佈線結構110的方向漸縮。
請參照圖1J,可選地,在薄膜重佈線結構110上形成表
面處理層(surface finishing layer)150。在一些實施例中,在薄膜重佈線結構110的第二表面110b上的細導電圖案FP的最底層上執行表面處理製程(surface treatment process),以形成用於保護和/或焊錫性(solderability)的表面處理層150。表面處理層150可以是單金屬層或可以是多金屬層結構,以防止細導電圖案FP(例如含銅層)擴散和氧化。表面處理層150可以是或可以包括鎳、鈀(palladium)和金,或其他合適的導電層,並且可以通過鍍覆或其他合適的沉積製程形成。可選地,表面處理層150能被省略。在一些實施例中,可以在表面處理層150上形成多個外部端子(external terminal)(例如,導電尖端(conductive tip)、導電球(conductive ball)等;未示出)以用於進一步的電性連接。至此,積體基板結構10的製造基本上完成。
圖2A至圖2G是根據一些實施例的積體基板結構的製造方法的剖面示意圖。在圖2A至圖2G中所示的製造方法可以類似於在圖1A至圖1J中所述的製造方法,在附圖中,相同或相似的符號表示相同或相似的元件,並且不再贅述。請參照圖2A,可以在臨時載板50的上方形成薄膜重佈線結構110,且薄膜重佈線結構110包括細導電圖案FP和埋入細介電層FD中的細導電通孔FV。離型層51可以介於薄膜重佈線結構110的第二表面110b和臨時載板50之間。薄膜重佈線結構110的形成可以類似於在圖1A至圖1B中描述的步驟,因此不再贅述。
在形成薄膜重佈線結構110之後,多個導電特徵220可以
形成在薄膜重佈線結構110的第一表面110a上。導電特徵220可以是或可以包括導電接墊(conductive pad),導電接墊物理連接至下面的細導電通孔FV(或在一些實施例中的細導電圖案FP)。導電特徵220的材料可以是或可以包括銅、金、鎳、鋁、鉑、錫、其組合、其合金或另種合適的導電材料。導電特徵220的材料可以與細導電通孔FV的材料相同或相似。在一些實施例中,在相同的鍍覆(plating)步驟中,在細導電通孔FV上形成各個導電特徵220。在這種情況下,在細導電通孔FV和上覆的導電接墊之間不會形成明顯的介面。可選地,在依序的步驟中分別形成細導電通孔FV和上覆的導電特徵220,並且可以觀察到它們之間的介面。
請參照圖2B,提供電路基板230。例如,電路基板230和薄膜重佈線結構110是分開製造的。在一些實施例中,電路基板230比薄膜重佈線結構110更厚且更剛性。電路基板230可以類似於在圖1D中描述的電路基板130,不同處在於:電路基板230還包括在核心層CD一側的導電連接件(conductive connector)232,導電連接件232連接至電路圖案CP。導電連接件232可以通過電路圖案CP電性耦接至穿孔CV,並且可以沿著厚度方向延伸。例如,各個導電連接件232包括柱狀部分(pillar portion)PR和帽蓋部分(cap portion)PC。在一些實施例中,接合至導電連接件232的電路圖案CP可以包括落在電連接件232上的柱狀部分PR的導電接墊(conductive pad)。各個柱狀部分PR可以比各個導電特徵220厚。柱狀部分PR和上覆的帽蓋部分PC可以由不同的導電
材料製成。例如,柱狀部分PR包括銅、金、鎳、鋁、鉑、錫、其組合、其合金或另種合適的導電材料,並且帽蓋部分PC包括焊料材料或類似材料。
請同時參照圖2C與圖2B,電路基板230可以設置在薄膜重佈線結構110的上方,並且電路基板230可以通過導電特徵220和導電連接件232電性耦接至薄膜重佈線結構110。例如,電路基板230的每個導電連接件232基本上對準一個導電特徵220(例如,導電接墊),然後將電路基板230放置在薄膜重佈線結構110上方的導電特徵220上。可以在導電連接件232的帽蓋部分PC上執行執行回焊製程,以將電路基板230的柱狀部分PR接合到導電特徵220。在回焊和固化製程之後,帽蓋部分PC可以轉變成耦接至柱狀部分PR和導電特徵220的焊點SJ。例如,在薄膜重佈線結構110和電路基板230之間形成銅-焊料-銅連接。在一些實施例中,電路基板230被安裝在薄膜重佈線結構110的主動區域AR內,並且薄膜重佈線結構110的冗餘區域RR被視為犧牲部分。
請參照圖2D,可以在薄膜重佈線結構110和電路基板230之間形成底膠層140,以覆蓋導電特徵220和/或導電連接件232以進行保護。例如,底膠層140填充在薄膜重佈線結構110的第一表面110a與核心層CD的底表面之間的間隙,以圍繞導電特徵220和/或導電連接件232。底膠層140的形成可以類似於在圖1F中描述的製程,因此不再贅述。
請參照圖2E,可以從薄膜重佈線結構110上移除臨時載
板50和離型層51,以暴露薄膜重佈線結構110的第二表面110b。例如,可以露出與在第二表面110b上的細介電層FD齊平的細導電圖案FP的最底層,以用於進一步的電性連接。臨時載板50的剝離製程可以類似於在圖1G中描述的製程,因此不再贅述。
請參照圖2F與圖2G,可以移除未被電路基板230和/或底膠層140掩蓋的冗餘區域RR中的薄膜重佈線結構110的部分。薄膜重佈線結構110的移除製程可以類似於圖1H中描述的製程,因此不再贅述。隨後,為了保護和/或焊錫性(solderability),表面處理層150可選地形成在分佈於薄膜重佈線結構110的第二表面110b上的細導電圖案FP上。表面處理層150的形成可以類似於在圖1J中描述的製程,因此不再贅述。至此,積體基板結構20的製造基本上完成。積體基板結構20與在圖1J中所示的積體基板結構10的不同處包括:積體基板結構20包括形成為導電特徵220的導電接墊,並且回焊導電連接件232的柱狀部分PR上的帽蓋部分PC以形成連接柱狀部分PR和導電特徵220的焊點SJ。
圖3A至圖3G是根據一些實施例的積體基板結構的製造方法的剖面示意圖。在圖3A至圖3G中所示的製造方法可以類似於在圖1A至圖1J與圖2A至圖2G中所述的製造方法,在附圖中,相同或相似的符號表示相同或相似的元件,並且不再贅述。請參照圖3A,可以在臨時載板50的上方形成薄膜重佈線結構110,且薄膜重佈線結構110包括細導電圖案FP和埋入細介電層FD中的細導電通孔FV。離型層51可以介於薄膜重佈線結構110的第二
表面110b和臨時載板50之間。薄膜重佈線結構110的形成可以類似於在圖1A至圖1B中描述的步驟,因此不再贅述。
在形成薄膜重佈線結構110之後,多個導電特徵320可以形成在薄膜重佈線結構110的第一表面110a上。各個導電特徵320可包括物理連接至薄膜重佈線結構110的第一表面110a的接墊部分(pad portion)322,和設置在接墊部分322上方的凸塊部分(bump portion)324。凸塊部分324的厚度324t可以大於接墊部分322的厚度322t。各個凸塊部分324可以是沿著厚度方向延伸的拉長形狀(elongated shape)。例如,各個凸塊部分324具有多邊形剖面形狀(例如,八邊形剖面形狀)。在其他實施例中,其他剖面形狀(例如,矩形、圓錐形、球形等)也是可能的。
請繼續參照圖3A,接墊部分322和/或凸塊部分324可以是或可以包括銅、金、鎳、鋁、鉑、錫、其組合、其合金或其他合適的導電材料。在一些實施例中,接墊部分322和凸塊部分324由不同的導電材料製成,其中接墊部分322是含銅接墊,凸塊部分324是含金凸塊。根據一些實施例,凸塊部分324可以被稱為金柱形凸塊(gold stud bump)。儘管可以使用其他金屬層來形成接墊和凸塊。在一些實施例中,在接墊部分322和凸塊部分324之間的介面IF處形成介面合金共化物(intermetallic compound,IMC)。例如,如果接墊部分322以無鉛焊料(lead free solder)塗覆並且凸塊部分324由金製成,則介面合金共化物可以形成在它們之間。介面合金共化物可以是均勻(uniform)的,以在接墊部分322
和凸塊部分324之間形成穩定的接合。儘管取決於製程配方和/或接墊/凸塊的材料,介面合金共化物可能不均勻(non-uniform)或可能不存在。在其他實施例中,接墊部分322和凸塊部分324的材料可以相同或相似。
仍繼續照圖3A,接墊部分322可以物理地連接到下面的細導電通孔FV(或在一些其他實施例中的細導電圖案FP)。接墊部分22和細導電通孔FV可以在相同的鍍覆(plating)步驟中形成,使得在接墊部分322和下面的細導電通孔FV之間不會形成明顯的介面。可選地,在依序的步驟中分別形成細導電通孔FV(或細導電圖案FP)和上覆的接墊部分322。在一些實施例中,在形成接墊部分322之後,每個凸塊部分324被結合到一個接墊部分322。例如,在介面IF上執行熱處理製程(thermal treatment process)(例如退火(annealing)),以將凸塊部分324接合至接墊部分322。可以採用其他合適的接合製程(bonding process)來將凸塊部分324接合至接墊部分322。
請參照圖3B,提供電路基板330。例如,電路基板330和薄膜重佈線結構110是分開製造的。在一些實施例中,電路基板330比薄膜重佈線結構110更厚且更剛性。電路基板330可以類似於在圖1D中描述的電路基板130,不同處在於:電路基板330包括在核心層CD的一側的焊料凸塊(solder bump)332,焊料凸塊332連接至電路圖案CP(例如導電接墊)。
請同時參照圖3C與圖3B,電路基板330可以設置在薄膜
重佈線結構110的上方,並且可以通過導電特徵320和焊料凸塊332電性耦接至薄膜重佈線結構110。例如,在焊料凸塊332上執行回焊製程,以將電路基板330的電路圖案CP接合至導電特徵320的凸塊部分324。在回焊和固化製程之後,焊料凸塊332可以轉變成耦接至電路基板330和導電特徵320的焊點SJ。各個凸塊部分324可以被對應的焊點SJ部分覆蓋。例如,各個凸塊部分324的頂部(top)被插入到焊點SJ中。在一些實施例中,介面合金共化物可以(或可以不)形成在焊點SJ和對應的凸塊部分324之間的介面處。例如,包含金的凸塊部分324可以提供用於焊料凸塊332附接的可潤濕表面。在一些實施例中,電路基板330被安裝在薄膜重佈線結構110的主動區域AR內,並且冗餘區域RR內的部分可以被視為薄膜重佈線結構110的犧牲部分。
請參照圖3D,可以在薄膜重佈線結構110和電路基板330之間形成底膠層140,以覆蓋導電特徵320和/或焊點SJ以進行保護。底膠層140填充在薄膜重佈線結構110的第一表面110a與核心層CD的底表面之間的間隙,以圍繞導電特徵320、焊點SJ以及接合至焊點SJ的電路圖案CP。底膠層140的形成可以類似於在圖1F中描述的製程,因此不再贅述。
請參照圖3E,臨時載板50和離型層51可以從薄膜重佈線結構110上移除,以暴露薄膜重佈線結構110的第二表面110b。例如,可以露出與在第二表面110b上的細介電層FD齊平的細導電圖案FP的最底層,以用於進一步的電性連接。臨時載板50的
剝離製程可以類似於在圖1G中描述的製程,因此不再贅述。
請參照圖3F與圖3G,可以移除未被電路基板330和/或底膠層140掩蓋的冗餘區域RR中的薄膜重佈線結構110的部分。薄膜重佈線結構110的移除製程可以類似於圖1H中描述的製程,因此不再贅述。隨後,為了保護和/或焊錫性(solderability),表面處理層150可選地形成在分佈於薄膜重佈線結構110的第二表面110b上的細導電圖案FP上。表面處理層150的形成可以類似於在圖1J中描述的製程,因此不再贅述。至此,積體基板結構30的製造基本上完成。積體基板結構30與在圖2G中所示的積體基板結構20的不同處包括:積體基板結構30的導電特徵320包括接墊部分322和設置在接墊部分322上的凸塊部分324,並且回焊設置在電路基板330上的焊料凸塊332以形成焊點SJ,焊點SJ連接凸塊部分324和電路基板330的電路圖案CP。
圖4A至圖4F是根據一些實施例的積體基板結構的製造方法的剖面示意圖。在圖4A至圖4F中所示的製造方法可以類似於在圖1A至圖1J與圖2A至圖2G中所述的製造方法,在附圖中,相同或相似的符號表示相同或相似的元件,並且不再贅述。請參照圖4A,可以形成薄膜重佈線結構110在臨時載板50的上方,且薄膜重佈線結構110包括細導電圖案FP和埋入細介電層FD中的細導電通孔FV。離型層51可以介於薄膜重佈線結構110的第二表面110b和臨時載板50之間。薄膜重佈線結構110的形成可以類似於在圖1A至圖1B中描述的步驟,因此不再贅述。
在形成薄膜重佈線結構110之後,多個導電特徵420可以形成在薄膜重佈線結構110的第一表面110a上。導電特徵420可以是或可以包括物理連接至下面的細導電通孔FV(或在一些實施例中的細導電圖案FP)的導電接墊(conductive pad)(或導電柱(conductive pillar))。導電特徵420的材料可以是或可以包括銅、金、鎳、鋁、鉑、錫、其組合、其合金或另種合適的導電材料。導電特徵420的材料可以與細導電通孔FV的材料相同或相似。在一些實施例中,在相同的鍍覆(plating)步驟中,在細導電通孔FV上形成各個導電特徵420。可選地,在依序的步驟中分別形成細導電通孔FV和上覆的導電特徵420。在一些實施例中,各個導電特徵420的高度在大約5μm至大約100μm的範圍內。儘管根據產品要求/製程配方,其他值也是可能的。
請參照圖4B,提供電路基板130,然後通過導電特徵420將電路基板130耦接至薄膜重佈線結構110。電路基板130可以相同於在圖1D中描述的電路基板130,因此不再贅述。在一些實施例中,電路基板130設置在導電特徵420上,其中在核心層CD的底側的電路圖案CP對準並物理連接導電特徵420。面向薄膜重佈線結構110的電路圖案CP可以是或可以包括導電接墊,並且每個導電接墊對應於一個導電特徵(例如導電柱或接墊)420。接著,在將電路基板130放置在導電特徵420上之後,可以執行接合製程(bonding process)以將電路基板130接合至導電特徵420。在一些實施例中,在接合之前,可以清潔電路圖案CP和導電特徵420
的接合表面,然後,在升高的溫度和/或壓力下,將電路圖案CP和導電特徵420精確地對準並接合在一起,以在電路基板130與薄膜重佈線結構110之間形成個別的電和機械互連(interconnection)。例如,電路圖案CP和導電特徵420由銅製成,並且執行銅-銅接合。儘管電路圖案CP和/或導電特徵420可以包括其他導電材料,並且也可以採用直接的金屬對金屬接合(metal-to-metal bonding)。在一些實施例中,電路圖案CP和導電特徵420在低溫(例如約300℃或低於300℃)下接合。可選地,電路圖案CP和導電特徵420可以在高溫(例如大於300℃)下接合。在一些實施例中,可以在接合期間施加壓力。由於電路圖案CP直接接合至導電特徵420,因此在它們之間不形成焊料材料。
請繼續參照圖4B,電路圖案CP(例如導電接墊)的表面積可以大於對應的導電特徵(例如導電柱或接墊)420的表面積。在將電路基板130接合至導電特徵420之後,電路圖案CP和對應的導電特徵420的接觸面積CA可以等於對應的導電特徵420的接合表面積。電路圖案CP(例如導電接墊)的表面區域的一部分可以被對應的導電特徵420暴露。在其他實施例中,電路圖案CP(例如導電接墊)的表面積基本上等於對應的導電特徵(例如導電柱或接墊)420的表面積。在這種情況下,在精確接合之後,接觸面積可以基本上等於電路圖案CP和對應的導電特徵420的表面積。可選地,電路圖案CP(例如導電接墊)的表面積可以小於對應的導電特徵(例如導電柱或接墊)420的表面積。在這種情況下,接觸面積可
以等於電路圖案CP的接合表面積。
請參照圖4C,可以在薄膜重佈線結構110和電路基板130之間形成底膠層140,以覆蓋導電特徵420和電路圖案CP以進行保護。例如,底膠層140填充在薄膜重佈線結構110的第一表面110a與核心層CD的底表面之間的間隙,以圍繞導電特徵420和電路圖案CP。在電路圖案CP的表面積大於對應的導電特徵420的表面積的一些實施例中,未被導電特徵420掩蓋的電路圖案CP的部分可以與底膠層140物理接觸。底膠層140的形成可以類似於在圖1F中描述的製程,因此不再贅述。
請參照圖4D,臨時載板50和離型層51可以從薄膜重佈線結構110上移除,以暴露薄膜重佈線結構110的第二表面110b。例如,可以露出與在第二表面110b上的細介電層FD齊平的細導電圖案FP的最底層,以用於進一步的電性連接。臨時載板50的剝離製程可以類似於在圖1G中描述的製程,因此不再贅述。
請參照圖4E至圖4F,可以移除未被電路基板130和/或底膠層140掩蓋的冗餘區域RR中的薄膜重佈線結構110的部分,並且因此僅保留主動區域AR中的薄膜重佈線結構110的部分。薄膜重佈線結構110的移除製程可以類似於圖1H中描述的製程,因此不再贅述。隨後,為了保護和/或焊錫性(solderability),表面處理層150可選地形成在分佈於薄膜重佈線結構110的第二表面110b上的細導電圖案FP上。表面處理層150的形成可以類似於在圖1J中描述的製程,因此不再贅述。至此,如圖4F所示,積體
基板結構40的製造基本上完成。積體基板結構40與在圖1J中所示的積體基板結構10的不同處包括:執行直接的金屬對金屬接合(metal-to-metal bonding)以將電路基板130結合到導電特徵420,並且積體基板結構40可以沒有焊料材料。
圖5是根據一些實施例包括用於測試半導體晶圓的積體基板結構的測試系統的剖面示意圖。在附圖中,相同或相似的符號表示相同或相似的元件,並且不再贅述。請同時參照圖5與圖1J,測試系統(testing system)PC包括用於探測和測試半導體晶圓(semiconductor wafer)W的探針卡(probe card)。例如,測試系統PC包括積體基板結構(integrated substrate structure)10以及信號源載板(signal source carrier)S,積體基板結構上安裝有多個測試尖端(testing tip)TP,信號源載板S設置在積體基板結構10上並耦接至積體基板結構10。例如,積體基板結構10可以作為用於測試半導體晶圓W的空間轉換器(space transformer)。對於探測要被測試的半導體晶圓W,積體基板結構10也可以提供高頻寬(bandwidth)和低延遲(latency)方案。例如,積體基板結構10包括彼此相對的終邊(terminal side)10a和探針邊(probe side)10b,其中導電端子(conductive terminal)160可以分佈在終邊10a並電性連接至信號源載板S,並且測試尖端TP可以分佈在探針邊10b並且面向要測試的半導體晶圓W。例如,在電性測試期間,具有細間距(fine-pitch)(和線-間隔(line-spacing))的測試尖端TP可以與半導體晶圓W的測試接墊(testing pad)(未示出)直接接觸。
請繼續參照圖5與圖1J,導電端子160形成在核心層CD的頂側(top side)的電路圖案(例如,導電接墊(conductive pad))CP上,在核心層CD的頂側的電路圖案CP相對於連接至導電特徵120的電路圖案CP。導電端子160可以是或可以包括焊球(solder ball)、焊球陣列(ball grid array,BGA)或用於電性連接的其他合適的端子。根據一些實施例,測試尖端TP可以形成在第二表面110b處的細導電圖案FP上方,或者可以直接形成在表面處理層150上。請回到圖5,信號源載板S可以包括加強板(stiffener)22和由加強板22承載的測試印刷電路板(printed circuit board,PCB)24。測試印刷電路板24可以作為用於提供信號的信號源。積體基板結構10的終邊10a可以面向測試印刷電路板24,且積體基板結構10的終邊10a處的導電端子160可以物理地並電性連接至測試印刷電路板24。來自測試印刷電路板24的信號可以通過積體基板結構10傳遞至半導體晶圓W。
在一些實施例中,由於積體基板結構10包括括連接至測試尖端TP的薄膜重佈線結構110的細重佈電路(fine redistribution circuitry)(例如,細導電圖案FP和細導電通孔FV),與連接至導電端子160的電路基板130的粗重佈電路(coarse redistribution circuitry)(例如,電路圖案CP和穿孔CV),因此設置在信號源載板S和被測試的半導體晶圓W之間的積體基板結構10作為空間轉換器。需要注意的是,電阻(resistance)和電容(capacitance)取決於佈線的長度,較短的長度會減少電阻電容延遲(RC delay)。積體
基板結構10提供了包括細重佈電路和粗重佈電路的互連(interconnection),並且具有小的電阻電容延遲(RC delay)。應該注意的是,在圖5中所示的測試系統PC僅出於說明目的,額外元件可以設置在測試系統PC中。還應注意的是,在測試系統PC中的積體基板結構10可以用本發明中所討論的積體基板結構的任何變型(例如在圖2G中所示的積體基板結構20、在圖3G中所示的積體基板結構30,或在圖4F中所示的積體基板結構40)代替。
圖6A至圖6I是根據一些實施例具有細電路的重佈線結構的製造方法的剖面示意圖。在附圖中,相同或相似的符號表示相同或相似的元件,並且不再贅述。請參照圖6A,在臨時載板50上方形成在第一層處的導電圖案(conductive pattern)M1。可選地,離型層51介於導電圖案M1和臨時載板50之間,以在後續的剝離製程中(如果需要的話)增強隨後形成的結構從臨時載板50的可離型性。
在一些實施例中,形成導電圖案M1至少包括以下步驟。在臨時載板50上方可以形成種子層(seed layer)(未示出),其中種子層可以包括銅、鈦、其組合等,並且種子層可以通過沉積(deposition)、鍍覆(plating)、濺射(sputtering)或其他合適的製程所形成。接下來,在種子層上可以形成具有開口的光阻層(photoresist layer)(未示出),然後可以在光阻層的開口中形成導電材料(例如,銅、金、鎳、鋁、鉑、錫、其合金等)以鍍覆在種子層上。隨後,可以移除光阻層,並且可以移除種子層中未被導電材料覆蓋的那
些部分。種子層的其餘部分和在種子層上形成的導電材料可以統稱為導電圖案M1。
請參照圖6B,介電襯層(dielectric liner)61可以共形地形成在臨時載板50上以覆蓋導電圖案M1。介電襯層61可以是或可以包括氮化矽(silicon nitride,SiN)、二氧化矽(silicon dioxide,SiO2)或類似的材料。在一些實施例中,介電襯層61通過原子層沉積(atomic layer deposition,ALD)形成。原子層沉積(ALD)可以以低熱預算(low thermal budget)執行。因為原子層沉積(ALD)可以提供給沉積材料在其上的表面良好的一致性(conformity),介電襯層61可以是薄且均勻的。另外,由原子層沉積(ALD)形成的介電襯層61,可以在沉積材料的整個表面上實現非常高的厚度均勻性。在一些實施例中,介電襯層61的厚度在約50nm(0.05μm)至約500nm(0.5μm)的範圍內。在其他實施例中,可以使用其他沉積製程(例如化學氣相沉積(chemical vapor deposition,CVD)或其他類似製程)來形成介電襯層61。
請參照圖6C,可以在臨時載板50上方形成在第一層處的圖案化介電層(patterned dielectric layer)D1以覆蓋覆在導電圖案M1上的介電襯層61。在一些實施例中,圖案化介電層D1包括鈍化材料(passivation material)。圖案化介電層D1可以是(或可以不是)感光的(photo-sensitive)。例如,圖案化介電層D1包括感光聚醯亞胺(photo-sensitive polyimide,PSPI)或其他合適的絕緣材料。圖案化介電層D1可以夠厚,以在圖案化介電層D1中埋入導電圖
案M1和介電襯層61。圖案化介電層D1的厚度可以為大約1μm至大約10μm,儘管在此處較小和較大的厚度也被預期。
在一些實施例中,圖案化介電層D1包括通孔開口(via opening)VO1,通孔開口VO1暴露出對應於導電圖案M1的下面的介電襯層61的至少一部分。例如,通孔開口VO1通過光刻方法(lithographic method)(例如曝光和顯影(exposure and development))所形成。在其他實施例中,圖案化介電層D1包括非感光材料(non-photosensitive material),可以施加光阻層(未示出)並對光阻層進行圖案化,且通過蝕刻(etching)來轉移在光阻層中的圖案以形成通孔開口VO1,並於隨後移除光阻層。可以使用其他合適的圖案化或沉積製程來形成圖案化介電層D1。在形成通孔開口VO1期間,為了保護導電圖案M1,不移除下面的介電襯層61。在一些實施例中,各個通孔開口VO1朝向介電襯層61漸縮。可選地,定義為通孔開口VO1的圖案化介電層D1的內側壁垂直於介電襯層61的頂表面。
請參照圖6D,可以移除由圖案化介電層D1的通孔開口VO1所暴露的介電襯層61的一部分,以形成具有開口(opening)DO1的圖案化介電襯層(patterned dielectric liner)60,開口DO1暴露出下面的導電圖案M1以用於進一步的電性連接。亦即,導電圖案M1的一部分可以被圖案化介電層D1的通孔開口VO1和圖案化介電襯層60的對應的開口DO1所暴露。例如,開口DO1通過蝕刻或其他合適的移除製程所形成。
請參照圖6E,在圖案化介電層D1的頂表面Dt上以及在通孔開口VO1和對應的開口DO1內形成在第二層處的導電圖案M2。導電圖案M2的形成可以類似於導電圖案M1的形成,因此簡化了詳細描述。在一些實施例中,導電圖案M2包括位於通孔開口VO1中的通孔部分(via portion)MV,以直接接觸在第一層處的導電圖案M1的頂表面。通孔部分MV可以被圖案化介電層D1和圖案化介電襯層60側向覆蓋。導電圖案M2還可包括設置在圖案化介電層D1的頂表面Dt上的佈線部分(wiring portion)MW。佈線部分MW的一部分可以直接連接至通孔部分MV,並且可以被稱為接墊部分(pad portion)。
請參照圖6F,介電襯層71可以共形地形成在圖案化介電層D1上,以覆蓋在第二層處的導電圖案M2。介電襯層71的材料和形成可以相同或相似於在圖6B中描述的介電襯層61的材料和形成,因此不再贅述。在一些實施例中,在此階段,介電襯層71覆蓋圖案化電介層D1的頂表面Dt和導電圖案M2的佈線部分MW的被暴露表面。
請參照圖6G,可以在第一層處的圖案化介電層D1上形成在第二層處的圖案化介電層D2,以覆蓋介電襯層71。圖案化介電層D2包括通孔開口VO2,通孔開口VO2暴露出對應於導電圖案M2的下面的介電襯層71的至少一部分。在一些實施例中,各個通孔開口VO2朝向介電襯層71漸縮。可選地,定義為通孔開口VO2的圖案化介電層D2的內側壁垂直於介電襯層71的頂表
面。圖案化介電層D2的材料和形成可以相同或相似於在圖6C中描述的圖案化介電層D1的材料和形成,因此不再贅述。
請參照圖6H,可以移除由圖案化介電層D2的通孔開口VO2所暴露的介電襯層71的一部分,以形成具有開口DO2的圖案化介電襯層70,開口DO2暴露出下面的導電圖案M2以用於進一步的電性連接。亦即,導電圖案M2的一部分可以被圖案化介電層D2的通孔開口VO2和圖案化介電襯層70的對應的開口DO2所暴露。開口DO2的形成可以相同或相似於在圖6D中描述的開口DO1的形成,因此不再贅述。如圖6H所示,圖案化介電襯層70的一部分介於相鄰的圖案化介電層(D1和D2)之間,並且圖案化介電襯層70的其餘部分將圖案化介電層D2與導電圖案M2隔離。需要注意的是,在此處所示的兩層重佈線結構是出於說明目的,取決於電路設計,多於兩層或單層電路是可能的。例如,在圖6E至圖6H中描述的製程可以重複多次以形成多層重佈線結構。
請參照圖6I,可以在導電圖案M2上形成多個導電端子(conductive terminal)80以用於進一步的電性連接。導電端子80可以是或可以包括微凸塊(micro-bump)、控制塌陷高度晶片連接(Controlled Collapse Chip Connection;C4)凸塊或類似凸塊。例如,各個導電端子80包括通孔部分(via portion)BV,與設置在通孔部分BV上的凸塊部分(bump portion)BP,通孔部分(via portion)BV被圖案化介電層D2和圖案化介電襯層70側向覆蓋。例如,在同一鍍覆步驟期間形成通孔部分BV和上覆的凸塊部分BP。在其他
實施例中,覆蓋在通孔部分BV上的凸塊部分BP被視為導電接墊(conductive pad)。在一些實施例中,各個導電端子80還包括形成在凸塊部分BP上方的帽蓋部分(cap portion)BC。例如,帽蓋部分BC由焊料材料製成並且可以通過焊接製程(soldering process)形成。可以執行回焊製程以重塑焊料材料為圓形。
在一些實施例中,在形成帽蓋部分BC之前,可以在凸塊部分BP上形成表面處理層(surface finishing layer)SF以增強焊錫性(solderability)。表面處理層SF可以是單金屬層或可以是多金屬層結構。表面處理層SF可以是或可以包括鎳、鈀、金、其組合或其他合適的導電層,並且可以通過鍍覆或其他合適的沉積製程形成。可選地,表面處理層SF能被省略。需要注意的是,臨時載板50和離型層51可選地剝離以暴露導電圖案M1的底側,以用於進一步的電性連接。剝離製程可以類似於在圖1G中描述的製程,因此不再贅述。至此,重佈線結構(redistribution structure)RDL的製造基本上完成。
在一些實施例中,重佈線結構RDL包括導電圖案(M1和M2),可以將其視為細電路(fine circuitries)。例如,導電圖案(例如M1和/或M2)的線/間隔(line/spacing)在約0.4μm/0.4μm至約3μm/3μm的範圍內,儘管在此處較小和較大的線/間隔也被預期。重佈線結構RDL的製造方法可以用作在前述段落中描述的薄膜重佈線結構110的形成。在一些實施例中,重佈線結構RDL形成為半導體晶粒(semiconductor die)的一部分,以重新路由(reroute)晶粒
的電信號。在一些實施例中,重佈線結構RDL形成在半導體封裝(semiconductor package)(未示出)中以耦接至半導體晶粒和/或仲介層(interposer)。例如,導電圖案M1可以物理和電性連接至半導體晶粒的晶粒連接件(connector)或仲介層的連接件以實現可靠的輸入/輸出互連(Input/Output interconnections,I/O interconnections)。
圖7是根據一些實施例包括具有細電路的重佈線結構的封裝件的剖面示意圖。請參照圖7與圖6I,封裝件(package)P1包括耦接至重佈線結構RDL的至少一個晶片(chip)(例如C1和C2)。在圖7中所示的重佈線結構RDL可以類似於在圖6I中所示的重佈線結構RDL,因此不再贅述。晶片C1和C2可以是執行相同功能的相同類型的晶片,或者可以是執行各種功能(例如,邏輯(logic)、記憶體(memory)、光學(optical)、射頻(radio frequency,RF)等)的不同類型的晶片。在一些實施例中,晶片C1和C2之一是處理晶片(process chip),而晶片C1和C2中的另一個是高頻寬存儲模組(high bandwidth memory module)。儘管其他類型或其他數量的晶片可以被使用。晶片C1和C2可以物理和電性連接至重佈線結構RDL。例如,每一個晶片C1和C2的晶片連接件(chip connector)(未個別示出)與重佈線結構RDL的導電端子80接合,以在晶片和細電路之間形成導電接頭(conductive joint)CJ。重佈線結構RDL的細電路滿足晶片C1和C2的互連要求。亦即,晶片C1和C2可以通過重佈線結構RDL彼此電性耦接。
在一些實施例中,重佈線結構RDL形成在核心結構(core structure)CS上。核心結構CS可以包括或可以不包括矽(silicon)。在一些實施例中,核心結構CS不含矽且包括聚合物層(polymer layers)。核心結構CS可以足夠剛性以支撐其上結構。在一些實施例中,核心結構CS具有埋入在聚合物層中的佈線(未示出),用於電性耦接重佈線結構RDL。核心結構CS可以具有穿孔(through via)(未示出),以提供在核心結構CS的相對兩側之間的垂直連接。在一些實施例中,具有細電路的重佈線結構RDL形成在核心結構CS的一側,並且粗重佈線結構(coarse redistribution structure)(未示出)形成在核心結構CS的相對側以用於進一步的電性連接。例如,可以在相對於晶片C1和C2的核心結構CS上形成外部端子(external terminal)ET(例如,焊球、焊球陣列等)。在一些實施例中,常規的仲介層被重佈線結構RDL代替。需要注意的是,在圖7中所示的封裝件的結構僅是示範性,額外的或更少的元件是可能的。
綜上所述,本發明的積體基板結構包括電路基板和耦接至電路基板的薄膜重佈線結構。電路基板和薄膜重佈線結構可以用各種方式連接。由於積體基板結構可以滿足不同類型半導體晶圓的各種間距要求,積體基板結構可以作為用於對半導體晶圓進行電性測試的空間轉換器。薄膜重佈線結構可用於連接半導體晶圓上的細間距測試接墊,電路基板可用於連接信號源載板的測試印刷電路板。通過這樣的配置,積體基板結構可以用於連接/測試半導體晶圓,滿足包括可靠性、良好的電性性能、薄度、剛度、平
面性以及競爭性單價的要求。此外,具有細電路的重佈線結構包括介於相鄰的圖案化介電層之間的圖案化介電襯層,可以在製程期間保護電路。以這種方式,提供重佈線結構的可靠電路。
最後應說明的是:以上各實施例僅用以說明本發明的技術方案,而非對其限制;儘管參照前述各實施例對本發明進行了詳細的說明,所屬技術領域具通常知識者應當理解:其依然可以對前述各實施例所記載的技術方案進行修改,或者對其中部分或者全部技術特徵進行等同替換;而這些修改或者替換,並不使相應技術方案的本質脫離本發明各實施例技術方案的範圍。
10:積體基板結構
10a:終邊
10b:探針邊
110:薄膜重佈線結構
110a:第一表面
110b:第二表面
120:導電特徵
122:柱狀部分
124:帽蓋部分
130:電路基板
140:底膠層
150:表面處理層
CD:核心層
CP:電路圖案
CV:穿孔
FD:細介電層
FP:細導電圖案
FV:細導電通孔
SJ:焊點
Claims (20)
- 一種積體基板結構,包括:重佈線膜,包括細重佈電路;電路基板,設置在所述重佈線膜上方,包括核心層與粗重佈電路,所述粗重佈電路更包括:至少二電路圖案,分別設置於所述核心層的相對兩側;以及多個穿孔,所述多個穿孔貫穿所述核心層且垂直連接所述至少二電路圖案,其中所述電路基板比所述重佈線膜更厚且更剛,所述細重佈電路的佈局密度比所述粗重佈電路的佈局密度更密集;以及多個導電特徵,介於所述電路基板和所述重佈線膜之間以連接所述細重佈電路與所述粗重佈電路,其中每一所述多個導電特徵對應於每一所述多個穿孔設置,且相鄰的所述多個導電特徵之間的間距基本上等於相鄰的所述多個穿孔之間的間距。
- 如請求項1所述的積體基板結構,其中每一所述多個導電特徵包括導電柱,所述導電柱位在所述細重佈電路上並透過焊點以電性耦接至所述粗重佈電路。
- 如請求項1所述的積體基板結構,其中每一所述多個導電特徵是導電接墊,所述導電接墊設置在所述細重佈電路上並透過焊點以電性耦接至位在所述粗重佈電路上的導電柱。
- 如請求項1所述的積體基板結構,其中每一所述多個導電特徵包括: 導電接墊,設置在所述細重佈電路上;以及導電凸塊,設置在所述導電接墊上並透過焊點以電性耦接至所述粗重佈電路。
- 如請求項4所述的積體基板結構,其中所述導電接墊是含銅接墊,所述導電凸塊是含金凸塊。
- 如請求項1所述的積體基板結構,其中所述多個導電特徵設置在所述細重佈電路上並直接接合至所述粗重佈電路,且各所述多個導電特徵和所述粗重佈電路的接觸面積等於各所述多個導電特徵的接合表面積。
- 如請求項1所述的積體基板結構,更包括:底膠層,介於所述電路基板和所述重佈線膜之間以覆蓋所述多個導電特徵,其中在所述重佈線膜上的所述底膠層的邊界與所述重佈線膜的外側壁基本上齊平。
- 如請求項1所述的積體基板結構,更包括:表面處理層,設置在相對於所述多個導電特徵的所述重佈線膜的所述細重佈電路上。
- 一種積體基板的製造方法,包括:形成多個導電特徵在重佈線膜的細重佈電路上;接合電路基板的粗重佈電路至所述多個導電特徵,以電性連接所述粗重佈電路至所述細重佈電路;以及剪裁未被所述電路基板掩蓋的所述重佈線膜的冗餘部分,以形成積體基板結構, 其中所述粗重佈電路包括至少二電路圖案與多個穿孔,所述至少二電路圖案分別設置於所述電路基板的核心層的相對兩側,所述多個穿孔貫穿所述核心層且垂直連接所述至少二電路圖案,其中每一所述多個導電特徵對應於每一所述多個穿孔設置,且相鄰的所述多個導電特徵之間的間距基本上等於相鄰的所述多個穿孔之間的間距。
- 如請求項9所述的製造方法,其中形成所述多個導電特徵的方法包括:形成多個柱狀部分在所述重佈線膜的所述細重佈電路上;以及形成焊料材料在每一所述多個柱狀部分上,以在每一所述多個柱狀部分上形成帽蓋部分。
- 如請求項10所述的製造方法,其中接合所述電路基板至所述多個導電特徵的方法包括:放置所述電路基板在所述多個導電特徵上;以及回焊所述多個導電特徵的所述帽蓋部分,以接合所述電路基板的所述粗重佈電路至所述多個導電特徵的所述多個柱狀部分。
- 如請求項9所述的製造方法,更包括:在剪裁所述重佈線膜之前,形成底膠層在所述重佈線膜上,以填充在所述重佈線膜與所述電路基板之間並覆蓋所述多個導電特徵,其中當剪裁所述重佈線膜時,所述重佈線膜的所述冗餘部分是由在所述重佈線膜上的所述底膠層的邊界所定義。
- 如請求項9所述的製造方法,更包括:在剪裁所述重佈線膜之後,形成表面處理層在相對於所述多個導電特徵的所述重佈線膜的所述細重佈電路上。
- 如請求項9所述的製造方法,其中:形成所述多個導電特徵在所述重佈線膜上的方法包括形成導電接墊在所述重佈線膜的所述細重佈電路上;以及接合所述電路基板至所述多個導電特徵的方法包括:將在所述電路基板的所述粗重佈電路上的導電連接件的焊帽蓋放置在所述導電接墊上;以及回焊所述焊帽蓋以形成將所述電路基板的所述導電連接件連接至所述導電接墊的焊點。
- 如請求項9所述的製造方法,其中:形成所述多個導電特徵在所述重佈線膜上的方法包括:形成導電接墊在所述重佈線膜的所述細重佈電路上;以及一對一地接合導電凸塊至所述導電接墊;以及接合所述電路基板至所述多個導電特徵的方法包括:將形成在所述電路基板的所述粗重佈電路上的焊帽蓋放置在所述導電凸塊上;以及回焊所述焊帽蓋以形成將所述電路基板的所述粗重佈電路連接至所述導電凸塊的焊點。
- 如請求項9所述的製造方法,其中接合所述電路基 板至所述多個導電特徵的方法包括:將所述電路基板的所述粗重佈電路的導電接墊直接放置在所述多個導電特徵上;以及將能量施加到所述粗重佈電路的所述導電接墊與所述多個導電特徵的介面,以接合所述粗重佈電路的所述導電接墊至所述多個導電特徵。
- 如請求項9所述的製造方法,更包括:使用所述積體基板結構在半導體晶圓上執行電性測試,其中在所述重佈線膜的所述細重佈電路上形成用於接觸所述半導體晶圓的測試尖端,且所述電路基板通過形成在所述粗重佈電路上的導電端子耦接至信號源載板。
- 一種重佈線結構,包括:第一導電圖案;第一圖案化介電層,覆蓋所述第一導電圖案;第一介電襯層,介於所述第一導電圖案和所述第一圖案化介電層之間,並共形地覆蓋所述第一導電圖案;第二導電圖案,設置在所述第一圖案化介電層上,所述第二導電圖案穿透所述第一圖案化介電層和所述第一介電襯層以落在所述第一導電圖案上;第二圖案化介電層,設置在所述第一圖案化介電層上方;以及第二介電襯層,介於所述第二導電圖案和所述第二圖案化介 電層之間,以將所述第二導電圖案與所述第二圖案化介電層物理隔離。
- 如請求項18所述的重佈線結構,其中所述第二介電襯層共形地覆蓋所述第二導電圖案並介於所述第一圖案化介電層和所述第二圖案化介電層之間,且所述第一介電襯層和所述第二介電襯層的材料不同於所述第一圖案化介電層和所述第二圖案化介電層的材料。
- 如請求項18所述的重佈線結構,更包括:導電端子,包括凸塊部分和設置在所述凸塊部分上的帽蓋部分,所述凸塊部分設置在所述第二圖案化介電層上,所述凸塊部分穿透所述第二圖案化介電層和所述第二介電襯層以落在所述第二導電圖案上。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201962935641P | 2019-11-15 | 2019-11-15 | |
| US62/935,641 | 2019-11-15 | ||
| US17/024,676 US11984403B2 (en) | 2019-11-15 | 2020-09-17 | Integrated substrate structure, redistribution structure, and manufacturing method thereof |
| US17/024,676 | 2020-09-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202121943A TW202121943A (zh) | 2021-06-01 |
| TWI739655B true TWI739655B (zh) | 2021-09-11 |
Family
ID=75909237
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109139116A TWI739655B (zh) | 2019-11-15 | 2020-11-10 | 積體基板結構、重佈線結構及其製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US11984403B2 (zh) |
| TW (1) | TWI739655B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI792528B (zh) * | 2021-08-31 | 2023-02-11 | 旺矽科技股份有限公司 | 探針卡及其晶圓測試組件 |
| US11948899B2 (en) | 2021-11-04 | 2024-04-02 | Dyi-chung Hu | Semiconductor substrate structure and manufacturing method thereof |
| TWI857363B (zh) * | 2021-11-04 | 2024-10-01 | 胡迪群 | 半導體基板結構及其製造方法 |
| TWI810948B (zh) * | 2022-05-25 | 2023-08-01 | 胡迪群 | 基板結構及其製造方法 |
| US20240071887A1 (en) * | 2022-08-23 | 2024-02-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semicondcutor package and manufacturing method thereof |
| TWI826060B (zh) * | 2022-10-21 | 2023-12-11 | 欣興電子股份有限公司 | 電路板結構及其製作方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201822333A (zh) * | 2016-12-09 | 2018-06-16 | 胡迪群 | 封裝結構及其製造方法 |
| TW201906092A (zh) * | 2017-06-15 | 2019-02-01 | 台灣積體電路製造股份有限公司 | 封裝結構及其製造方法 |
| TW201927086A (zh) * | 2017-12-07 | 2019-07-01 | 胡迪群 | 基板結構及電子裝置 |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09153545A (ja) | 1995-09-29 | 1997-06-10 | Toshiba Corp | 半導体装置及びその製造方法 |
| JP2005136152A (ja) | 2003-10-30 | 2005-05-26 | Renesas Technology Corp | 半導体装置の製造方法 |
| US8193039B2 (en) | 2010-09-24 | 2012-06-05 | Advanced Micro Devices, Inc. | Semiconductor chip with reinforcing through-silicon-vias |
| US9312219B2 (en) * | 2012-12-28 | 2016-04-12 | Dyi-chung Hu | Interposer and packaging substrate having the interposer |
| US9780075B2 (en) | 2014-08-11 | 2017-10-03 | Massachusetts Institute Of Technology | Interconnect structures for assembly of multi-layer semiconductor devices |
| US20160064254A1 (en) | 2014-08-27 | 2016-03-03 | Dyi-chung Hu | High density ic package |
| US20160174365A1 (en) | 2014-12-15 | 2016-06-16 | Bridge Semiconductor Corporation | Wiring board with dual wiring structures integrated together and method of making the same |
| US10153234B2 (en) * | 2015-11-03 | 2018-12-11 | Dyi-chung Hu | System in package |
| US9633924B1 (en) * | 2015-12-16 | 2017-04-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method for forming the same |
| US9806044B2 (en) | 2016-02-05 | 2017-10-31 | Dyi-chung Hu | Bonding film for signal communication between central chip and peripheral chips and fabricating method thereof |
| US20190198474A1 (en) * | 2017-04-27 | 2019-06-27 | International Business Machines Corporation | Multiple sized bump bonds |
| US10510691B2 (en) * | 2017-08-14 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| KR102029535B1 (ko) * | 2017-08-28 | 2019-10-07 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
| US10497690B2 (en) * | 2017-09-28 | 2019-12-03 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor package, method for forming semiconductor package, and method for forming semiconductor assembly |
| KR102551747B1 (ko) * | 2018-09-13 | 2023-07-06 | 삼성전자주식회사 | 반도체 패키지 |
| US11164754B2 (en) * | 2018-09-28 | 2021-11-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out packages and methods of forming the same |
| US11616046B2 (en) * | 2018-11-02 | 2023-03-28 | iCometrue Company Ltd. | Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip |
| US11145614B2 (en) * | 2019-10-18 | 2021-10-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of manufacture |
-
2020
- 2020-09-17 US US17/024,676 patent/US11984403B2/en active Active
- 2020-11-10 TW TW109139116A patent/TWI739655B/zh active
-
2024
- 2024-03-20 US US18/610,286 patent/US20240222277A1/en not_active Abandoned
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201822333A (zh) * | 2016-12-09 | 2018-06-16 | 胡迪群 | 封裝結構及其製造方法 |
| TW201906092A (zh) * | 2017-06-15 | 2019-02-01 | 台灣積體電路製造股份有限公司 | 封裝結構及其製造方法 |
| TW201927086A (zh) * | 2017-12-07 | 2019-07-01 | 胡迪群 | 基板結構及電子裝置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20210151382A1 (en) | 2021-05-20 |
| US20240222277A1 (en) | 2024-07-04 |
| US11984403B2 (en) | 2024-05-14 |
| TW202121943A (zh) | 2021-06-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI739655B (zh) | 積體基板結構、重佈線結構及其製造方法 | |
| US11387183B2 (en) | Semiconductor package having a semiconductor device bonded to a circuit substrate through connection terminals and dummy conductors and method of manufacturing the same | |
| CN113725206B (zh) | 半导体结构、封装结构、及封装方法 | |
| TWI719562B (zh) | 空間轉換器及其製造方法 | |
| US20220384377A1 (en) | Semiconductor structure and method of manufacturing the same | |
| US20220189920A1 (en) | Package structure | |
| TWI727463B (zh) | 封裝體及其形成方法 | |
| TWI717580B (zh) | 封裝結構及其製造方法 | |
| US6607938B2 (en) | Wafer level stack chip package and method for manufacturing same | |
| TWI567900B (zh) | 半導體裝置及封裝組件 | |
| TWI470756B (zh) | 半導體結構及形成半導體裝置的方法 | |
| CN113471176B (zh) | 封装结构及其形成方法 | |
| CN106328602B (zh) | 封装件结构 | |
| TWI496259B (zh) | 封裝裝置及其製造方法 | |
| TWI729046B (zh) | 連接件結構及其形成方法 | |
| CN110112115B (zh) | 集成电路封装件及其形成方法 | |
| TWI720623B (zh) | 半導體裝置及其形成方法 | |
| TWI754359B (zh) | 半導體封裝體及其製造方法 | |
| CN113113381A (zh) | 封装结构及其形成方法 | |
| US20140117538A1 (en) | Package structure and fabrication method thereof | |
| CN102148203A (zh) | 半导体芯片以及形成导体柱的方法 | |
| TW201630130A (zh) | 封裝結構及其製法 | |
| TWI821644B (zh) | 晶片封裝結構及其形成方法 | |
| TW202307983A (zh) | 半導體封裝及其成型方法 | |
| US20210242119A1 (en) | Semiconductor structure and manufacturing method thereof |