TWI739215B - 放大裝置以及電壓電流轉換裝置 - Google Patents
放大裝置以及電壓電流轉換裝置 Download PDFInfo
- Publication number
- TWI739215B TWI739215B TW108142233A TW108142233A TWI739215B TW I739215 B TWI739215 B TW I739215B TW 108142233 A TW108142233 A TW 108142233A TW 108142233 A TW108142233 A TW 108142233A TW I739215 B TWI739215 B TW I739215B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- coupled
- transistor
- circuit
- amplifying device
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims description 115
- 239000003990 capacitor Substances 0.000 claims description 15
- 239000013078 crystal Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 14
- 101100112673 Rattus norvegicus Ccnd2 gene Proteins 0.000 description 5
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 4
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
- G05F1/561—Voltage to current converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/461—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using an operational amplifier as final control device
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/42—Modifications of amplifiers to extend the bandwidth
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Amplifiers (AREA)
Abstract
一種放大裝置以及電壓電流轉換裝置。放大裝置包括零點產生電路、電位轉換電路、電晶體以及放大電路。零點產生電路的第一端耦接至放大裝置的輸出端。電位轉換電路的第一端耦接至放大裝置的輸出端。電晶體的第一端耦接至電源電壓。電晶體的第二端耦接至放大裝置的輸出端。電晶體的控制端耦接至電位轉換電路的第二端。放大電路的輸入端耦接至放大裝置的輸入端。放大電路的輸出端耦接至放大裝置的輸出端。
Description
本發明是有關於一種電子電路,且特別是有關於一種放大裝置以及電壓電流轉換裝置。
放大裝置以及電壓電流轉換裝置是電子裝置的常見構件之一。使放大裝置以及電壓電流轉換裝置具有更好的相位裕度(phase margin)和電壓增益(voltage gain),是電子電路的重要課題之一。
本發明提供一種放大裝置以及電壓電流轉換裝置以放大訊號。
本發明的放大裝置包括零點產生電路、第一電位轉換電路、第一電晶體以及第一放大電路。零點產生電路的第一端耦接至放大裝置的第一輸出端。第一電位轉換電路的第一端耦接至放大裝置的第一輸出端。第一電晶體的第一端耦接至第一電源電壓。第一電晶體的第二端耦接至放大裝置的第一輸出端。第一電晶體的控制端耦接至第一電位轉換電路的第二端。第一放大電路的輸入端耦接至放大裝置的第一輸入端。第一放大電路的輸出端耦接至放大裝置的第一輸出端。
本發明的電壓電流轉換裝置包括第一電晶體、第一電位轉換電路、第一負載電路、零點產生電路、第三電晶體、第八電晶體、第二電位轉換電路、第二負載電路、第七電晶體、第一放大電路、第二放大電路、第十二電晶體以及電流源。第一電晶體的第一端耦接至第一電源電壓。第一電位轉換電路的第一端耦接至第一電晶體的第二端。第一電位轉換電路的第二端耦接至第一電晶體的控制端。第一負載電路的第一端耦接至第四電源電壓。第一負載電路的第二端耦接至第一電位轉換電路的第二端。零點產生電路的第一端耦接至第一電晶體的第二端。零點產生電路的第二端耦接至第二電源電壓或是第一電位轉換電路的第二端。第三電晶體的第一端耦接至第三電源電壓。第三電晶體的第二端耦接至零點產生電路的第三端,以提供第一偏壓電壓。第三電晶體的控制端耦接至第一電位轉換電路的第二端。第八電晶體的第一端耦接至第五電源電壓。第二電位轉換電路的第一端耦接至第八電晶體的第二端。第二電位轉換電路的第二端耦接至第八電晶體的控制端。第二負載電路的第一端耦接至第六電源電壓。第二負載電路的第二端耦接至第二電位轉換電路的第二端。第七電晶體的第一端耦接至第八電晶體的第二端。第七電晶體的第二端與控制端耦接至零點產生電路的第三端。第一放大電路的輸出端耦接至第一電晶體的第二端。第二放大電路的輸出端耦接至第八電晶體的第二端。第二放大電路的輸入端耦接至電壓電流轉換裝置的輸入端。第十二電晶體的第一端耦接至第七電源電壓。第十二電晶體的第二端耦接至第一放大電路的輸入端。第十二電晶體的控制端耦接至第八電晶體的第二端。電流源耦接至第十二電晶體的第二端。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接(或連接)」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接(或連接)於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件(element)的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
圖1是依照本發明的一實施例的一種放大裝置100的電路方塊(circuit block)示意圖。圖1所示放大裝置100包括放大電路110、零點產生電路120、電位轉換電路130以及電晶體T1。電晶體T1的第一端(例如源極)耦接至電源電壓(例如電源電壓VDD1或是其他固定電壓)。所述電源電壓VDD1的準位可以依照設計需求來設定。電晶體T1的第二端(例如汲極)耦接至放大裝置100的輸出端Vout1。圖1所示實施例是以p通道金屬氧化物半導體(p-channel metal oxide semiconductor,PMOS)電晶體來實現電晶體T1,然而電晶體T1的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T1可以是其他類型的電晶體。
放大電路110的輸入端耦接至放大裝置100的輸入端Vin1。放大電路110的輸出端、零點產生電路120的第一端與電位轉換電路130的第一端耦接至放大裝置100的輸出端Vout1。零點產生電路120可以產生零點,使放大裝置的相位裕度(phase margin)大於0度(例如但不限於是45度或是60度),以穩定放大裝置100。再者,為了提高放大裝置100的增益,電晶體T1的控制端(例如閘極)耦接至電位轉換電路130的第二端,使電位轉換電路130與電晶體T1形成一個增益迴路(gain loop)以將放大裝置100的輸出訊號放大。
圖2是依照本發明的一實施例說明圖1所示放大電路110、零點產生電路120與電位轉換電路130的電路示意圖。圖2所示零點產生電路120包括電容電路121以及電阻電路122。依照設計需求,電容電路121包括寄生電容或是實體電容。電容電路121的第一端耦接至零點產生電路120的第二端。在圖2所示實施例中,零點產生電路120的第二端可以耦接至電源電壓(例如電源電壓VDD2或是其他固定電壓)。所述電源電壓VDD2的準位可以依照設計需求來設定。電容電路121的第二端耦接至零點產生電路120的第三端。在圖2所示實施例中,零點產生電路120的第三端可以耦接至電位轉換電路130的第二端與電晶體T1的控制端。電容電路121可以產生密勒效應(Miller effect)。亦即,由於放大器的放大作用,電容電路121等效到輸入端的電容值會擴大1+K倍,其中K是放大器的電壓放大倍數。
電阻電路122的第一端耦接至零點產生電路120的第一端,亦即耦接至放大裝置100的輸出端Vout1。電阻電路122的第二端耦接至零點產生電路120的第三端,亦即耦接至電容電路121的第二端。在圖2所示實施例中,電阻電路122包括電晶體T2。電晶體T2的第一端(例如源極)耦接至電阻電路122的第一端,亦即耦接至放大裝置100的輸出端Vout1。電晶體T2的第二端(例如汲極)與控制端(例如閘極)耦接至電阻電路122的第二端,亦即耦接至電容電路121的第二端。電晶體T2的控制端接收偏壓電壓VB1(例如電晶體T2的汲極電壓)。圖2所示實施例是以n通道金屬氧化物半導體(n-channel metal oxide semiconductor,NMOS)電晶體來實現電晶體T2,然而電晶體T2的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T2可以是其他類型的電晶體。所述偏壓電壓VB1的準位可以依照設計需求來設定。
圖2所示放大裝置還包括負載電路131。負載電路131的第一端耦接至電源電壓(例如電源電壓VDD4或是其他固定電壓)。所述電源電壓VDD4的準位可以依照設計需求來設定。負載電路131的第二端耦接至電位轉換電路130的第二端。在圖2所示實施例中,負載電路131包括電晶體T4。電晶體T4的第一端(例如源極)耦接至負載電路131的第一端,亦即耦接至電源電壓。電晶體T4的第二端(例如汲極)耦接至負載電路131的第二端,亦即耦接至電位轉換電路130的第二端。電晶體T4的控制端(例如閘極)接收偏壓電壓VB2。偏壓電壓VB2可以依照設計需求來決定。圖2所示實施例是以PMOS電晶體來實現電晶體T4,然而電晶體T4的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T4可以是其他類型的電晶體。所述偏壓電壓VB2的準位可以依照設計需求來設定。
在圖2所示實施例中,電位轉換電路130包括電晶體T5。電晶體T5的第一端(例如源極)耦接至電位轉換電路130的第一端,亦即耦接至放大裝置100的輸出端Vout1。電晶體T5的第二端(例如汲極)耦接至電位轉換電路130的第二端,亦即耦接至電晶體T1的控制端。電晶體T5的控制端(例如閘極)接收偏壓電壓VB1。所述偏壓電壓VB1可以依照設計需求來決定。例如,電晶體T2的汲極(零點產生電路120的所述第三端)可以耦接至電晶體T5的控制端,以提供所述偏壓電壓VB1。圖2所示實施例是以NMOS電晶體來實現電晶體T5,然而電晶體T5的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T5可以是其他類型的電晶體。
電位轉換電路130的實現方式不應受限於圖2所示實施例。在其他實施例中,電位轉換電路130可以包括電阻(未繪示),亦即以所述電阻取代電晶體T5。所述電阻的第一端耦接至電位轉換電路130的第一端,亦即耦接至放大裝置100的輸出端Vout1。所述電阻的第二端耦接至電位轉換電路130的第二端,亦即耦接至電晶體T1的控制端。
在圖2所示實施例中,放大電路110包括電晶體T6。電晶體T6的控制端(例如閘極)耦接至放大裝置100的第一輸入端。電晶體T6的第一端(例如汲極)耦接至該放大裝置100的輸出端。電晶體T6的第二端(例如源極)耦接至電流源CS1。依照設計需求,在其他實施例中,電晶體T6的第二端可以被耦接至參考電壓,其中此參考電壓可以依照設計需求來決定。舉例來說,此參考電壓可以是接地電壓或是其他固定電壓。
圖3是依照本發明的另一實施例說明圖1所示零點產生電路120的電路示意圖。圖3所示放大電路110、零點產生電路120、電位轉換電路130與負載電路131可以參照圖2的相關說明,故不再贅述。在圖3所示實施例中,零點產生電路120的第二端耦接至電位轉換電路130的第二端,亦即電容電路121的第一端耦接至電晶體T5的第二端(汲極)。
在圖3所示實施例中,放大裝置100還包括電晶體T3。電晶體T3的第一端(例如源極)耦接至電源電壓(例如電源電壓VDD3或是其他固定電壓)。所述電源電壓VDD3的準位可以依照設計需求來設定。電晶體T3的第二端(例如汲極)耦接至零點產生電路120的第三端,以提供偏壓電壓VB1給電晶體T2的控制端。電晶體T3的控制端(例如閘極)耦接至電位轉換電路130的第二端。圖3所示實施例是以PMOS電晶體來實現電晶體T3,然而電晶體T3的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T3可以是其他類型的電晶體。
圖4是依照本發明的另一實施例的一種放大裝置400的電路方塊示意圖。圖4所示放大裝置400包括放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、放大電路410、電位轉換電路430以及負載電路431。圖4所示電晶體T1、電晶體T3、放大電路110、零點產生電路120、電位轉換電路130與負載電路131可以參照圖1至圖3的相關說明,故不再贅述。
在圖4所示實施例中,電晶體T7的第一端(例如源極)耦接至放大裝置400的輸出端Vout2。電晶體T7的第二端(例如汲極)與控制端(例如閘極)耦接至電容電路121的第二端(零點產生電路120的第三端)。電晶體T7的控制端接收偏壓電壓VB1(例如電晶體T7的汲極電壓)。圖4所示實施例是以NMOS電晶體來實現電晶體T7,然而電晶體T7的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T7可以是其他類型的電晶體。
電位轉換電路430的第一端耦接至放大裝置400的輸出端Vout2。電位轉換電路430的第二端耦接至電晶體T8的控制端(例如閘極)。電位轉換電路130的相關說明可以被類推至電位轉換電路430。在圖4所示實施例中,電位轉換電路430包括電晶體T10。電晶體T10的第一端(例如源極)耦接至電位轉換電路430的第一端,亦即耦接至放大裝置400的輸出端Vout2。電晶體T10的第二端(例如汲極)耦接至電位轉換電路430的第二端,亦即耦接至電晶體T8的控制端。電晶體T10的控制端(例如閘極)接收偏壓電壓VB1。所述偏壓電壓VB1可以依照設計需求來決定。例如,電晶體T7的第二端(汲極)與控制端(閘極)可以耦接至電晶體T10的控制端,以提供所述偏壓電壓VB1。圖4所示實施例是以NMOS電晶體來實現電晶體T10,然而電晶體T10的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T10可以是其他類型的電晶體。
電位轉換電路430的實現方式不應受限於圖4所示實施例。在其他實施例中,電位轉換電路430可以包括電阻(未繪示),亦即以所述電阻取代電晶體T10。所述電阻的第一端耦接至電位轉換電路430的第一端,亦即耦接至放大裝置400的輸出端Vout2。所述電阻的第二端耦接至電位轉換電路430的第二端,亦即耦接至電晶體T8的控制端。
負載電路431的第一端耦接至電源電壓(例如電源電壓VDD6或是其他固定電壓)。所述電源電壓VDD6的準位可以依照設計需求來設定。負載電路431的第二端耦接至電位轉換電路430的第二端。在圖4所示實施例中,負載電路431包括電晶體T9。電晶體T9的第一端(例如源極)耦接至負載電路431的第一端,亦即耦接至電源電壓。電晶體T9的第二端(例如汲極)耦接至負載電路431的第二端,亦即耦接至電位轉換電路430的第二端。電晶體T9的控制端(例如閘極)接收偏壓電壓VB2(例如電晶體T9的汲極電壓)。電晶體T9的汲極還耦接至電晶體T4的控制端(閘極),以提供所述偏壓電壓VB2。圖4所示實施例是以PMOS電晶體來實現電晶體T9,然而電晶體T9的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T9可以是其他類型的電晶體。
在圖4所示實施例中,電晶體T8的第一端(例如源極)耦接至電源電壓(例如電源電壓VDD5或是其他固定電壓)。所述電源電壓VDD5的準位可以依照設計需求來設定。電晶體T8的第二端(例如汲極)耦接至放大裝置400的輸出端Vout2。圖4所示實施例是以PMOS電晶體來實現電晶體T8,然而電晶體T8的實施方式不應受限於此。依照設計需求,在其他實施例中,電晶體T8可以是其他類型的電晶體。
圖4所示放大電路410的輸入端耦接至放大裝置400的輸入端Vin2。放大電路410的輸出端耦接至放大裝置400的輸出端Vout2。在圖4所示實施例中,放大電路410包括電晶體T11。電晶體T11的控制端(例如閘極)耦接至放大電路410的輸入端,亦即耦接至放大裝置400的輸入端Vin2。電晶體T11的第一端(例如汲極)耦接至放大電路410的輸出端,亦即耦接至放大裝置400的輸出端Vout2。電晶體T11的第二端(例如源極)與電晶體T6的第二端(源極)耦接至電流源CS2。
圖5是依照本發明的又一實施例的一種放大裝置500的電路方塊示意圖。圖5所示放大裝置500包括放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、放大電路410、電位轉換電路430以及負載電路431。圖5所示放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、放大電路410、電位轉換電路430以及負載電路431可以參照圖4的相關說明,故不再贅述。
依照設計需求,在圖5所示實施例中,電晶體T11的第二端(源極)與電晶體T6的第二端(源極)可以被耦接至參考電壓Vref,其中此參考電壓Vref可以依照設計需求來決定。舉例來說,此參考電壓Vref可以是接地電壓或是其他固定電壓。
圖6是依照本發明的再一實施例的一種放大裝置600的電路方塊示意圖。圖6所示放大裝置600包括放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、電晶體T13、放大電路410、電位轉換電路430以及負載電路431。圖6所示放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、放大電路410、電位轉換電路430以及負載電路431可以參照圖4的相關說明,故不再贅述。
在圖6所示實施例中,電晶體T13的第一端(例如源極)耦接至電源電壓(例如電源電壓VDD8或是其他固定電壓)。所述電源電壓VDD8的準位可以依照設計需求來設定。電晶體T13的第二端(例如汲極)耦接至電晶體T7的第二端(汲極)。電晶體T13的控制端(例如閘極)耦接至電晶體T3的控制端(閘極)。在圖6所示實施例中,電晶體T11的第二端(源極)耦接至電流源CS3,電晶體T6的第二端(源極)耦接至電流源CS4。
圖7是依照本發明的一實施例的一種電壓電流轉換裝置700的電路方塊示意圖。圖7所示電壓電流轉換裝置700包括放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、放大電路410、電位轉換電路430以及負載電路431。圖7所示輸入端Vin1、輸入端Vin2、輸出端Vout1、輸出端Vout2、放大電路110、零點產生電路120、電位轉換電路130、負載電路131、電晶體T1、電晶體T3、電晶體T7、電晶體T8、放大電路410、電位轉換電路430以及負載電路431可以是圖4所示的放大裝置400,故不再贅述。
圖7所示電壓電流轉換裝置700還包括電晶體T12以及電流源CS5。電晶體T12的第一端(例如源極)耦接至電源電壓(例如電源電壓VDD7或是其他固定電壓)。所述電源電壓VDD7的準位可以依照設計需求來設定。電晶體T12的第二端(例如汲極)耦接至輸入端Vin1。電晶體T12的控制端(例如閘極)耦接至輸出端Vout2。電流源CS5耦接至電晶體T12的第二端(汲極)。電壓電流轉換裝置700可以將輸入端Vin2(電壓電流轉換裝置700的輸入端)的電壓轉換為電流Iout。
基於上述,本發明諸實施例所述零點產生電路可以產生零點,使放大裝置的相位裕度(phase margin)大於0度(例如但不限於是45度或是60度),以穩定放大裝置。再者,為了提高放大裝置100的增益,第一電位轉換電路與第一電晶體可形成一個增益迴路(gain loop),將放大裝置的輸出訊號放大。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、400、500、600:放大裝置
110、410:放大電路
120:零點產生電路
121:電容電路
122:電阻電路
130、430:電位轉換電路
131、431:負載電路
700:電壓電流轉換裝置
CS1~CS5:電流源
Iout:電流
T1~T13:電晶體
VB1~VB2:偏壓電壓
VDD1~VDD8:電源電壓
Vin1、Vin2:輸入端
Vout1、Vout2:輸出端
Vref:參考電壓
圖1是依照本發明的一實施例的一種放大裝置的電路方塊(circuit block)示意圖。
圖2是依照本發明的一實施例說明圖1所示放大電路、零點產生電路與電位轉換電路的電路示意圖。
圖3是依照本發明的另一實施例說明圖1所示零點產生電路的電路示意圖。
圖4是依照本發明的另一實施例的一種放大裝置的電路方塊示意圖。
圖5是依照本發明的又一實施例的一種放大裝置的電路方塊示意圖。
圖6是依照本發明的再一實施例的一種放大裝置的電路方塊示意圖。
圖7是依照本發明的一實施例的一種電壓電流轉換裝置的電路方塊示意圖。
100:放大裝置
110:放大電路
120:零點產生電路
130:電位轉換電路
VDD1:電源電壓
Vin1:輸入端
Vout1:輸出端
Claims (21)
- 一種放大裝置,包括:一零點產生電路,具有一第一端耦接至該放大裝置的一第一輸出端,其中該零點產生電路包括一電阻電路,該電阻電路的一第一端耦接至該零點產生電路的該第一端,以及該電阻電路的一第二端耦接至該零點產生電路的一第三端;一第一電位轉換電路,具有一第一端耦接至該放大裝置的該第一輸出端;一第一電晶體,具有一第一端耦接至一第一電源電壓,其中該第一電晶體的一第二端耦接至該放大裝置的該第一輸出端,以及該第一電晶體的一控制端耦接至該第一電位轉換電路的一第二端;以及一第一放大電路,具有一輸入端耦接至該放大裝置的一第一輸入端,其中該第一放大電路的一輸出端耦接至該放大裝置的該第一輸出端,其中該電阻電路包括一第二電晶體,該第二電晶體的一第一端耦接至該電阻電路的該第一端,以及該第二電晶體的一第二端與一控制端耦接至該電阻電路的該第二端。
- 如申請專利範圍第1項所述的放大裝置,其中該零點產生電路更包括:一電容電路,具有一第一端耦接至該零點產生電路的一第二端,其中該電容電路的一第二端耦接至該零點產生電路的該第三 端。
- 如申請專利範圍第2項所述的放大裝置,其中該零點產生電路的該第二端耦接至一第二電源電壓或是該第一電位轉換電路的該第二端。
- 如申請專利範圍第1項所述的放大裝置,其中該第二電晶體的該控制端接收一第一偏壓電壓。
- 如申請專利範圍第1項所述的放大裝置,其中該第一放大電路包括:一第六電晶體,具有一控制端耦接至該放大裝置的該第一輸入端,其中該第六電晶體的一第一端耦接至該放大裝置的該第一輸出端,以及該第六電晶體的一第二端耦接至一電流源或是一參考電壓。
- 一種放大裝置,包括:一零點產生電路,具有一第一端耦接至該放大裝置的一第一輸出端,其中該零點產生電路包括一電阻電路,該電阻電路的一第一端耦接至該零點產生電路的該第一端,以及該電阻電路的一第二端耦接至該零點產生電路的一第三端;一第一電位轉換電路,具有一第一端耦接至該放大裝置的該第一輸出端;一第一電晶體,具有一第一端耦接至一第一電源電壓,其中該第一電晶體的一第二端耦接至該放大裝置的該第一輸出端,以及該第一電晶體的一控制端耦接至該第一電位轉換電路的一第二 端;一第一放大電路,具有一輸入端耦接至該放大裝置的一第一輸入端,其中該第一放大電路的一輸出端耦接至該放大裝置的該第一輸出端;以及一第三電晶體,具有一第一端耦接至一第三電源電壓,其中該第三電晶體的一第二端耦接至該零點產生電路的該第三端以提供一第一偏壓電壓,以及該第三電晶體的一控制端耦接至該第一電位轉換電路的該第二端。
- 一種放大裝置,包括:一零點產生電路,具有一第一端耦接至該放大裝置的一第一輸出端;一第一電位轉換電路,具有一第一端耦接至該放大裝置的該第一輸出端;一第一電晶體,具有一第一端耦接至一第一電源電壓,其中該第一電晶體的一第二端耦接至該放大裝置的該第一輸出端,以及該第一電晶體的一控制端耦接至該第一電位轉換電路的一第二端;一第一放大電路,具有一輸入端耦接至該放大裝置的一第一輸入端,其中該第一放大電路的一輸出端耦接至該放大裝置的該第一輸出端;以及一第一負載電路,具有一第一端耦接至一第四電源電壓,其中該第一負載電路的一第二端耦接至該第一電位轉換電路的該第 二端。
- 如申請專利範圍第7項所述的放大裝置,其中該第一負載電路包括:一第四電晶體,具有一第一端耦接至該第一負載電路的該第一端,其中該第四電晶體的一第二端耦接至該第一負載電路的該第二端,以及該第四電晶體的一控制端接收一第二偏壓電壓。
- 如申請專利範圍第7項所述的放大裝置,其中該第一電位轉換電路包括:一電阻,具有一第一端耦接至該第一電位轉換電路的該第一端,其中該電阻的一第二端耦接至該第一電位轉換電路的該第二端。
- 一種放大裝置,包括:一零點產生電路,具有一第一端耦接至該放大裝置的一第一輸出端;一第一電位轉換電路,具有一第一端耦接至該放大裝置的該第一輸出端;一第一電晶體,具有一第一端耦接至一第一電源電壓,其中該第一電晶體的一第二端耦接至該放大裝置的該第一輸出端,以及該第一電晶體的一控制端耦接至該第一電位轉換電路的一第二端;以及一第一放大電路,具有一輸入端耦接至該放大裝置的一第一輸入端,其中該第一放大電路的一輸出端耦接至該放大裝置的該 第一輸出端;其中該第一電位轉換電路包括一第五電晶體,該第五電晶體的一第一端耦接至該第一電位轉換電路的該第一端,該第五電晶體的一第二端耦接至該第一電位轉換電路的該第二端,以及該第五電晶體的一控制端接收一第一偏壓電壓。
- 如申請專利範圍第10項所述的放大裝置,其中該零點產生電路的一第二端耦接至一第二電源電壓或是該第一電位轉換電路的該第二端,以及該零點產生電路的一第三端耦接至該第五電晶體的該控制端。
- 一種放大裝置,包括:一零點產生電路,具有一第一端耦接至該放大裝置的一第一輸出端;一第一電位轉換電路,具有一第一端耦接至該放大裝置的該第一輸出端;一第一電晶體,具有一第一端耦接至一第一電源電壓,其中該第一電晶體的一第二端耦接至該放大裝置的該第一輸出端,以及該第一電晶體的一控制端耦接至該第一電位轉換電路的一第二端;一第一放大電路,具有一輸入端耦接至該放大裝置的一第一輸入端,其中該第一放大電路的一輸出端耦接至該放大裝置的該第一輸出端;一第七電晶體,具有一第一端耦接至該放大裝置的一第二輸 出端,其中該零點產生電路的一第二端耦接至一第二電源電壓或是該第一電位轉換電路的該第二端,以及該零點產生電路的一第三端耦接至該第七電晶體的一第二端與一控制端;一第二電位轉換電路,具有一第一端耦接至該放大裝置的該第二輸出端;一第八電晶體,具有一第一端耦接至一第五電源電壓,其中該第八電晶體的一第二端耦接至該放大裝置的該第二輸出端,以及該第八電晶體的一控制端耦接至該第二電位轉換電路的一第二端;以及一第二放大電路,具有一輸入端耦接至該放大裝置的一第二輸入端,其中該第二放大電路的一輸出端耦接至該放大裝置的該第二輸出端。
- 如申請專利範圍第12項所述的放大裝置,其中該第七電晶體的一控制端接收一第一偏壓電壓。
- 如申請專利範圍第12項所述的放大裝置,更包括:一第二負載電路,具有一第一端耦接至一第六電源電壓,其中該第二負載電路的一第二端耦接至該第二電位轉換電路的該第二端。
- 如申請專利範圍第14項所述的放大裝置,其中該第二負載電路包括:一第九電晶體,具有一第一端耦接至該第二負載電路的該第一端,其中該第九電晶體的一第二端耦接至該第二負載電路的該 第二端,以及該第九電晶體的一控制端接收一第二偏壓電壓。
- 如申請專利範圍第14項所述的放大裝置,其中該第二電位轉換電路包括:一電阻,具有一第一端耦接至該第二電位轉換電路的該第一端,其中該電阻的一第二端耦接至該第二電位轉換電路的該第二端。
- 如申請專利範圍第12項所述的放大裝置,其中該第二電位轉換電路包括:一第十電晶體,具有一第一端耦接至該第二電位轉換電路的該第一端,其中該第十電晶體的一第二端耦接至該第二電位轉換電路的該第二端,以及該第十電晶體的一控制端接收一第一偏壓電壓。
- 如申請專利範圍第17項所述的放大裝置,其中該第十電晶體的該控制端耦接至該第七電晶體的該控制端。
- 如申請專利範圍第12項所述的放大裝置,其中該第二放大電路包括:一第十一電晶體,具有一控制端耦接至該第二放大電路的該輸入端,其中該第十一電晶體的一第一端耦接至該第二放大電路的該輸出端,以及該第十一電晶體的一第二端耦接至一電流源或是一參考電壓。
- 如申請專利範圍第12項所述的放大裝置,更包括:一第十二電晶體,具有一第一端耦接至一第七電源電壓,其 中該第十二電晶體的一第二端耦接至該放大裝置的該第一輸入端,以及該第十二電晶體的一控制端耦接至該放大裝置的該第二輸出端;以及一電流源,耦接至該第十二電晶體的該第二端。
- 一種電壓電流轉換裝置,包括:一第一電晶體,具有一第一端耦接至一第一電源電壓;一第一電位轉換電路,具有一第一端耦接至該第一電晶體的一第二端,其中該第一電位轉換電路的一第二端耦接至該第一電晶體的一控制端;一第一負載電路,具有一第一端耦接至一第四電源電壓,其中該第一負載電路的一第二端耦接至該第一電位轉換電路的該第二端;一零點產生電路,具有一第一端耦接至該第一電晶體的該第二端,其中該零點產生電路的一第二端耦接至一第二電源電壓或是該第一電位轉換電路的該第二端;一第三電晶體,具有一第一端耦接至一第三電源電壓,其中該第三電晶體的一第二端耦接至該零點產生電路的一第三端以提供一第一偏壓電壓,以及該第三電晶體的一控制端耦接至該第一電位轉換電路的該第二端;一第八電晶體,具有一第一端耦接至一第五電源電壓;一第二電位轉換電路,具有一第一端耦接至該第八電晶體的一第二端,其中該第二電位轉換電路的一第二端耦接至該第八電 晶體的一控制端;一第二負載電路,具有一第一端耦接至一第六電源電壓,其中該第二負載電路的一第二端耦接至該第二電位轉換電路的該第二端;一第七電晶體,具有一第一端耦接至該第八電晶體的該第二端,其中該第七電晶體的一第二端與一控制端耦接至該零點產生電路的該第三端;一第一放大電路,具有一輸出端耦接至該第一電晶體的該第二端;一第二放大電路,具有一輸出端耦接至該第八電晶體的該第二端,其中該第二放大電路的一輸入端耦接至該電壓電流轉換裝置的一輸入端;一第十二電晶體,具有一第一端耦接至一第七電源電壓,其中該第十二電晶體的一第二端耦接至該第一放大電路的一輸入端,以及該第十二電晶體的一控制端耦接至該第八電晶體的該第二端;以及一電流源,耦接至該第十二電晶體的該第二端。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108142233A TWI739215B (zh) | 2019-11-21 | 2019-11-21 | 放大裝置以及電壓電流轉換裝置 |
| CN202010048550.6A CN112825003B (zh) | 2019-11-21 | 2020-01-16 | 放大装置以及电压电流转换装置 |
| US17/027,728 US11196393B2 (en) | 2019-11-21 | 2020-09-22 | Amplifying apparatus and voltage-to-current conversion apparatus |
| US17/505,638 US11476812B2 (en) | 2019-11-21 | 2021-10-20 | Amplifying apparatus |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108142233A TWI739215B (zh) | 2019-11-21 | 2019-11-21 | 放大裝置以及電壓電流轉換裝置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202121832A TW202121832A (zh) | 2021-06-01 |
| TWI739215B true TWI739215B (zh) | 2021-09-11 |
Family
ID=75907531
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108142233A TWI739215B (zh) | 2019-11-21 | 2019-11-21 | 放大裝置以及電壓電流轉換裝置 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US11196393B2 (zh) |
| CN (1) | CN112825003B (zh) |
| TW (1) | TWI739215B (zh) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050017808A1 (en) * | 2003-07-25 | 2005-01-27 | Matsushita Electric Industrial Co., Ltd. | Differential amplifier |
| TW201224696A (en) * | 2010-12-06 | 2012-06-16 | Univ Nat Chiao Tung | A low-dropout voltage regulator and a use method thereof |
| CN103329429A (zh) * | 2011-01-14 | 2013-09-25 | 美国亚德诺半导体公司 | 用于多级放大器的米勒补偿的装置和方法 |
| CN106094953A (zh) * | 2016-06-20 | 2016-11-09 | 杭州暖芯迦电子科技有限公司 | 一种改进ldo频率的补偿电路及其方法 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7113044B2 (en) * | 2004-08-18 | 2006-09-26 | Texas Instruments Incorporated | Precision current mirror and method for voltage to current conversion in low voltage applications |
| US7348851B2 (en) * | 2005-07-07 | 2008-03-25 | Mediatek, Inc. | Miller-compensated amplifier |
| JP5457269B2 (ja) * | 2010-05-20 | 2014-04-02 | ラピスセミコンダクタ株式会社 | オペアンプ |
| US8390380B2 (en) * | 2010-05-28 | 2013-03-05 | Rf Micro Devices, Inc. | Linear FET feedback amplifier |
| CN106059512A (zh) * | 2016-05-26 | 2016-10-26 | 华南理工大学 | 一种新型低复杂度宽带可变增益放大器 |
| US9893689B2 (en) * | 2016-06-24 | 2018-02-13 | Stmicroelectronics S.R.L. | System and method for a multistage operational amplifier |
| TWI599165B (zh) * | 2016-10-13 | 2017-09-11 | 智原科技股份有限公司 | 可變增益放大器 |
| TWI633410B (zh) * | 2017-05-12 | 2018-08-21 | 立積電子股份有限公司 | 電流鏡裝置及相關放大電路 |
| TWI657328B (zh) * | 2017-11-28 | 2019-04-21 | 立積電子股份有限公司 | 低壓降穩壓器及電源輸出裝置 |
| KR102558000B1 (ko) * | 2018-03-27 | 2023-07-20 | 삼성전자주식회사 | 밀러 보상 회로를 포함하는 증폭 회로 |
| CN109379051A (zh) * | 2018-09-17 | 2019-02-22 | 南京邮电大学 | 一种双模式高增益、低噪声的宽带低噪声放大器 |
-
2019
- 2019-11-21 TW TW108142233A patent/TWI739215B/zh active
-
2020
- 2020-01-16 CN CN202010048550.6A patent/CN112825003B/zh active Active
- 2020-09-22 US US17/027,728 patent/US11196393B2/en active Active
-
2021
- 2021-10-20 US US17/505,638 patent/US11476812B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050017808A1 (en) * | 2003-07-25 | 2005-01-27 | Matsushita Electric Industrial Co., Ltd. | Differential amplifier |
| TW201224696A (en) * | 2010-12-06 | 2012-06-16 | Univ Nat Chiao Tung | A low-dropout voltage regulator and a use method thereof |
| CN103329429A (zh) * | 2011-01-14 | 2013-09-25 | 美国亚德诺半导体公司 | 用于多级放大器的米勒补偿的装置和方法 |
| CN106094953A (zh) * | 2016-06-20 | 2016-11-09 | 杭州暖芯迦电子科技有限公司 | 一种改进ldo频率的补偿电路及其方法 |
Non-Patent Citations (3)
| Title |
|---|
| 2001年公開文獻B. Razavi, "Design of Analog CMOS Integrated Circuits", McGraw-Hill, 2001, pages 365-375 |
| 2011年11月19日公開文件Garimella, A., Furth, P.M., Surkanti, P.R. et al. "Current buffer compensation topologies for LDOs with improved transient performance." Analog Integrated Circuits and Signal Processing 73, 131–142 (2012). https://doi.org/10.1007/s10470-011-9811-6 |
| 年公開文獻B. Razavi, "Design of Analog CMOS Integrated Circuits", McGraw-Hill, 2001, pages 365-375 2011年11月19日公開文件Garimella, A., Furth, P.M., Surkanti, P.R. et al. "Current buffer compensation topologies for LDOs with improved transient performance." Analog Integrated Circuits and Signal Processing 73, 131–142 (2012). https://doi.org/10.1007/s10470-011-9811-6 * |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202121832A (zh) | 2021-06-01 |
| US20210159859A1 (en) | 2021-05-27 |
| CN112825003A (zh) | 2021-05-21 |
| CN112825003B (zh) | 2022-10-18 |
| US11196393B2 (en) | 2021-12-07 |
| US20220045652A1 (en) | 2022-02-10 |
| US11476812B2 (en) | 2022-10-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN102722207B (zh) | 一种低压差线性稳压器 | |
| US8953346B2 (en) | Converting circuit for converting input voltage into output current | |
| JP2008288900A (ja) | 差動増幅器 | |
| US9503022B2 (en) | Balanced up-conversion mixer | |
| TW202121833A (zh) | 高線性度輸入緩衝器 | |
| CN105099393B (zh) | 线性均衡器及其方法 | |
| US10498300B2 (en) | Voltage-to-current transconductance operational amplifier with adaptive biasing | |
| CN103955251B (zh) | 一种高压线性稳压器 | |
| US20170111011A1 (en) | Balanced up-conversion mixer | |
| TWI644195B (zh) | 緩衝級和控制電路 | |
| TWI739215B (zh) | 放大裝置以及電壓電流轉換裝置 | |
| CN108183704B (zh) | 源极跟随器 | |
| CN115188320A (zh) | 驱动电路、显示驱动芯片、显示设备及电子设备 | |
| CN101453196A (zh) | 放大器电路 | |
| CN105356883A (zh) | 电流导向数字转模拟转换器和输出摆幅控制电路 | |
| US20170272061A1 (en) | Voltage clamping circuit | |
| CN113075953A (zh) | 电流源 | |
| CN111162743B (zh) | 误差放大器及开关电源 | |
| TWI730534B (zh) | 供電電路及利用其之數位輸入緩衝器、控制晶片和資訊處理裝置 | |
| JP5203809B2 (ja) | 電流ミラー回路 | |
| TWM408885U (en) | signal generating circuit | |
| CN109347323B (zh) | 一种电源电路、直流电源及电子器件 | |
| JPH06343033A (ja) | 論理回路 | |
| TWI763688B (zh) | 輸入裝置 | |
| US7285990B1 (en) | High-precision buffer circuit |