TWI721325B - 半導體裝置及其製造方法 - Google Patents
半導體裝置及其製造方法 Download PDFInfo
- Publication number
- TWI721325B TWI721325B TW107135763A TW107135763A TWI721325B TW I721325 B TWI721325 B TW I721325B TW 107135763 A TW107135763 A TW 107135763A TW 107135763 A TW107135763 A TW 107135763A TW I721325 B TWI721325 B TW I721325B
- Authority
- TW
- Taiwan
- Prior art keywords
- drain region
- spacer
- gate
- layer
- side wall
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0147—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
- H10D30/0227—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate having both lightly-doped source and drain extensions and source and drain regions self-aligned to the sides of the gate, e.g. lightly-doped drain [LDD] MOSFET or double-diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/794—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions comprising conductive materials, e.g. silicided source, drain or gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/01—Manufacture or treatment
- H10D62/021—Forming source or drain recesses by etching e.g. recessing by etching and then refilling
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/015—Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/021—Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0184—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10P14/6308—
-
- H10P14/6316—
-
- H10P14/6336—
-
- H10P14/6338—
-
- H10P14/6339—
-
- H10P14/6927—
-
- H10P14/69391—
-
- H10P14/69392—
-
- H10P14/69394—
-
- H10P14/69395—
-
- H10P14/69433—
-
- H10P30/2042—
-
- H10P30/21—
-
- H10P50/648—
-
- H10W20/074—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0212—Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Plasma & Fusion (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- General Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
Abstract
一種半導體裝置,包含具有通道區之基板、位於通道區上之閘極堆疊、覆蓋於閘極堆疊之側壁的密封間隔物,密封間隔物包含氮化矽、覆蓋於密封間隔物之側壁的閘極間隔物,閘極間隔物包含氧化矽,該閘極間隔物具有第一垂直部分以及第一水平部分,以及第一介電層覆蓋閘極間隔物之側壁,第一介電層包含氮化矽。
Description
本揭露是關於一種半導體裝置元件及其製造方法,特別是有關於閘極間隔物結構以及閘極間隔物結構的製造方法。
半導體積體電路(integrated circuit,IC)產業歷經了指數性成長。IC材料和設計上之技術改良已產生許多IC世代,而每一世代比起前一世代又具有更小以及更複雜之電路。在IC的進化過程中,功能密度(即每單位晶片面積具有之內連接裝置數目)逐漸成長,而幾何大小(即以製程可生成之最小元件或配線)逐漸減小。此類微縮過程通常藉由提升生產效率以及降低成本來提供益處。該微縮亦會增加處理與製造IC之複雜度,為了使這些進展得以實現,於IC處理與製造領域,相似的發展是需要的。
舉例而言,一般希望減少在場效電晶體之元件間的寄生電容(stray capacitance),例如:閘極結構與源/汲極接觸之間的電容,以增加開關速度、減少開關電源消耗、及/或減少電晶體的雜訊耦合。某些低介電常數材料是被建議作為包圍閘極結構之絕緣體,以提供較低的介電常數(或是相對電容率)與減少寄生電容。然而,隨著半導體科技進展至更小的幾
何尺寸,閘極結構與源/汲極接觸件間之距離進一步縮減,導致其仍然具有較大之寄生電容。因此,雖然現有的電晶體之製造方法在大致上合乎其預期目的,但並非在所有方面都完全令人滿意。
本揭露實施例提供一種半導體裝置,包含具有通道區之基板、位於通道區上之閘極堆疊、覆蓋於閘極堆疊之側壁的密封間隔物,密封間隔物包含氮化矽、覆蓋於密封間隔物之側壁的閘極間隔物,閘極間隔物包含氧化矽,閘極間隔物具有第一垂直部分以及第一水平部分,以及第一介電層覆於閘極間隔物之側壁,第一介電層包含氮化矽。
本揭露實施例提供另一種半導體裝置,包含基板,其具有源/汲極區與介於該源/汲極區之間之通道區、位於通道區之上的閘極堆疊、覆蓋於閘極堆疊側壁之介電層,介電層包含氮化物、覆蓋於介電層側壁之間隔物層。間隔物層包含一氧化物,間隔物層之側壁包含上側壁、水平表面與下側壁,藉此形成階梯輪廓;以及覆蓋於間隔物層側壁之接觸蝕刻停止層,接觸蝕刻停止層包含氮化物。
本揭露實施例提供了一種半導體裝置的製造方法,包含形成閘極結構於基板上、形成一覆蓋閘極結構之密封間隔物、藉由原子層沉積製程形成覆蓋密封間隔物之閘極間隔物,閘極間隔物具有第一垂直部分與第一水平部分。形成覆蓋閘極間隔物之硬遮罩層,硬遮罩層具有第二垂直部分與第二水平部分、移除硬遮罩層之第二水平部分以及位於硬遮罩層之第
二水平部分之下的閘極間隔物之第一水平部分;以及形成覆蓋閘極間隔物之接觸蝕刻停止層。
102、104、106、108、110、112、114、116、118、120、122、124、126‧‧‧步驟
200‧‧‧半導體裝置
202‧‧‧基板
208‧‧‧閘極堆疊
210‧‧‧界面層
212‧‧‧電極層
214‧‧‧密封間隔物層
214b、214a‧‧‧垂直部分、水平部分
215‧‧‧通道區
216‧‧‧輕摻雜源/汲極區
220‧‧‧閘極間隔物層
220a、220b‧‧‧垂直部分、水平部分
224‧‧‧硬遮罩層
225‧‧‧側壁
226‧‧‧頂面
228‧‧‧側壁
230‧‧‧重摻雜源/汲極區
231‧‧‧金屬矽化物
246‧‧‧接觸蝕刻停止層
252‧‧‧層間介電層
253‧‧‧虛線
290‧‧‧閘極堆疊
292‧‧‧介電層
294‧‧‧導電層
本案揭露之各面向可由以下之詳細說明並配合所附圖式來完整了解。應注意的是,依據在業界的標準做法,各種特徵並未按照比例繪製且僅用以說明例示。事實上,可能任意地放大或縮小元件的尺寸,以清楚地表現出本揭露的特徵。
第1A、1B、及1C圖係根據本案揭露之不同面向,繪示出形成半導體裝置的流程圖。
第2、3、4、5、6、7、8、9、10、11、12、13、14、15、16以及17圖係根據一些實施例,在製程期間根據第1A、1B、及1C圖之方法之部份半導體裝置的剖面示意圖。
以下的揭示內容提供許多不同的實施例或範例,以展示本揭露的不同部件。以下將揭示本說明書各部件及其排列方式之特定範例,用以簡化本揭露敘述。當然,這些特定範例並非用於限定本揭露。例如,若是本說明書以下的發明內容敘述了將形成第一部件於第二部件之上或上方,即表示其包括了所形成之第一及第二部件是直接接觸的實施例,亦包括了尚可將附加的部件形成於上述第一及第二部件之間,則第一及第二部件為未直接接觸的實施例。此外,本揭露說明中的各式範例可能使用重複的參照符號及/或用字。這些重複符號或用字的目的在於簡化與清晰,並非用以限定各式實施例及/或所述配置之間的關係。
此外,其與空間相關用詞,例如「在...下方」、「下方」、「下部」、「上方」、「上部」及諸如此類用語,係為了便於描述圖示中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包含使用中或操作中的裝置之不同方位。裝置可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。
本揭露是關於半導體裝置及其形成方法。特別是,本揭露為關於在半導體製程中提供用於降低場效電晶體(field-effect transistor,FETs)之閘極結構與源/汲極接觸件間寄生電阻的低介電常數閘極間隔物結構以及形成方法。當形成場效電晶體時,期望提高開關速度、降低開關功率損耗以及降低耦合雜訊(coupling noise)。寄生電阻通常對於這些參數具有負面影響,特別是透過閘極結構與源/汲極接觸件間之寄生電阻。隨著半導體科技進展至更小的幾何尺寸,閘極結構與源/汲極接觸件間之距離進一步縮減,導致其仍然具有較大之寄生電容。因此,FET中之寄生電阻問題越發嚴重。本揭露提供形成環繞閘極堆疊(例如多晶矽閘極或是金屬閘極)之低介電常數閘極間隔物結構。相較於傳統上由氮化矽(例如,Si3N4)所形成之閘極間隔物,低介電常數閘極間隔物結構降低了閘極與源/汲極接觸件間的介電常數(或是相對電容率(relative permittivity)),從而降低其寄生電容。此外,低介電常數閘極間隔物結構有助於降低閘極堆疊與源/汲極區之間的界面應力,且因此提高了通道載子遷移率(channel carrier mobility)。
第1A、1B、1C圖係根據本揭露繪示出用於形成半導體裝置之方法100的流程圖。方法100僅為範例,且並非用以對本揭露作出超過請求項清楚記載的限制。於方法100之前、期間或之後可提供額外之操作步驟,且對於方法的額外實施例,可替換、刪除、或重置一些所描述的操作。方法100將於下文中搭配第2至16圖進行說明,所述圖式繪示出根據方法100之一些實施例,於不同製程步驟中之半導體裝置200的剖面示意圖。
裝置200可為於積體電路(integrated circuit,IC)製程期間、或是其中一部分之中間裝置,上述IC可包含靜態隨機存取記憶體(static random-access memory,SRAM)、及/或邏輯電路、被動組件,如:電阻器、電容器、電感器,以及主動組件,如:P型FET、N型FET、鰭式場效電晶體、MOSFET互補式金屬氧化物半導體(complementary metal-oxide-semiconductor,CMOS)電晶體、雙極式電晶體、高壓電晶體、高頻電晶體、其他儲存單元、以及上述之組合。此外,於本揭露的多個實施例中所提供各種部件包含電晶體、閘極堆疊、主動區、隔離結構、以及其他部件,是用以簡化以及便於了解,並非是限制實施例於任何類型之裝置、任何數量之裝置、任何數量之區域、或是任何配置之結構或區域。
於步驟102,方法100(參見第1A圖)提供一裝置結構200(參見第2圖)。為方便討論,裝置結構200亦被稱作裝置200。裝置200可包含基板202以及各種形成於其中或其上之部件。基板202於所述的實施例中是矽基板。或者,基板202可包含其他
元素半導體,例如鍺;化合物半導體,包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦;合金半導體,包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP、及/或GaInAsP;或上述之組合。在其他選擇中,基板202是絕緣體上覆半導體(semiconductor on insulator,SOI)。在一些實施例中,基板202包含多個鰭狀半導體區(複數鰭片)以形成鰭式場效電晶體。可藉由任何合適的方法圖案化複數鰭片。舉例而言,可使用一個或多個光微影製程圖案化複數鰭片,包含雙重曝光(double-patterning)或多重曝光(multi-patterning)製程。一般而言,雙重曝光或多重曝光製程結合光微影與自我對準(self-aligned)製程,可使產生的圖案相較於使用一次、直接曝光所得的具有較小之節距(pitch)。例如,在一實施例中,一犧牲層形成於基板202之上並經光微影製程進行圖案化。複數間隔藉由自對準製程,沿著圖案化後之犧牲層形成。其後,犧牲層將被移除,剩下之複數間隔或心軸(mandrels)可用於圖案化基板202以形成複數鰭片。在某些實施例中,複數鰭片可包含一或多層磊晶成長之半導體材料。
在一些實施例中,基板202包含可由氧化矽、氮化矽、氮氧化矽、摻氟矽玻璃(fluoride-doped silicate glass,FSG)、低介電常數介電材料及/或其他合適絕緣材料所形成之絕緣體(或是隔離結構)。絕緣體可為淺溝槽隔離(shallow trench isolation,STI)部件。在一實施例中,絕緣體藉由在基板202中蝕刻出溝槽(例如前述形成鰭片的部份製程),以絕緣材料填充該溝槽,並對包含絕緣材料之基板202進行化學機械平坦化
(chemical mechanical planarization,CMP)製程。基板202可包含其他隔離結構,例如場氧化層與矽的局部氧化(LOCal Oxidation of Silicon,LOCOS)。基板202可包含多層隔離結構。
於步驟104,方法100(參照第1A圖)形成閘極堆疊208於基板202之上(參照第2圖)。在不同實施例中,閘極堆疊208為多層結構。在一些實施例中,閘極堆疊208為多晶矽閘極結構,包含具有氧化矽(silicon oxide)或氮氧化矽(oxynitride)之界面層210以及具有多晶矽之電極層212。據此,於一些實施例中,形成閘極堆疊208包含藉由化學氧化(chemical oxidation)、熱氧化(thermal oxidation)、原子層沉積(atomic layer deposition,ALD)、化學氣相沉積(chemical vapor deposition,CVD)、或其他合適方法沉積界面層210於基板202之上;藉由低壓化學氣相沉積(low pressure chemical vapor deposition,LPCVD)、或其他合適方法沉積電極層212於界面層210之上;其後,於光微影製程中圖案化界面層210與電極層212形成閘極堆疊208。於基板202或基板202之鰭片中,閘極堆疊208定義出其下的通道區215。於所述的實施例中,通道區215具有通道長度D,範圍從約5奈米至約180奈米。
在一特定的實施例中,方法100包含替換閘極(replacement gate)製程,其將於之後進一步說明。於替換閘極製程,閘極堆疊208是一暫時閘極結構。界面層210可為具有氧化矽或氮氧化矽的暫時界面層,而電極層212可為具有多晶矽的暫時電極層。
步驟104可進一步包含形成覆蓋裝置200的密封間
隔物層214。在所述的實施例中,該密封間隔物層214作為毯覆層(blanket layer)沉積於閘極堆疊208的頂部與側壁以及基板202的上表面之上。進一步說明所述實施例,密封間隔物層214包含氮化矽(如:Si3N4),並可藉由電漿增強化學氣相沉積(plasma-enhanced chemical vapor deposition,PECVD)、LPCVD、ALD、或其他合適方法來沉積。密封間隔物層214之沉積厚度可為約0.5奈米至約10奈米,例如約3奈米。
於步驟106,方法100(參照第2圖)對密封間隔物層214施加非等向性蝕刻製程(參照第3圖)。非等向性蝕刻製程設計為選擇性地蝕刻密封間隔物層214而不會蝕刻基板202。步驟106從基板202之表面移除部分密封間隔物層214,從而露出基板202之表面。由於高方向性蝕刻的緣故,閘極堆疊208側壁上的部分密封間隔物層214大致上保持未蝕刻。另外,藉由此非等向性蝕刻製程可以或可以不暴露閘極堆疊208的頂面。在密封間隔物層214包含氮化矽的實施例中,步驟106可採用帶有含氟氣體(如CF4、NF3或SF6)的遠程O2/N2離子放電(remote O2/N2 discharge),且可額外地包含氫氣或甲烷。亦可使用其他不同選擇性蝕刻密封間隔物層214的方法。為求簡潔,圖案化後的密封間隔物層214可表示為密封間隔物214。在一特定實施例中,密封間隔物214與閘極堆疊208之側壁共形(conformal),且在靠近該閘極堆疊208底部具有錐形輪廓(tapering profile)。因此,由於錐形輪廓,密封間隔物214可視為是包含水平部分214a與垂直部分214b。水平部分214a連接垂直部分214b之底部,並且朝遠離閘極堆疊208的方向橫向延伸。水平部分214a可具有
沿著X軸之寬度,範圍約0.5奈米至5奈米,例如約3奈米。
於步驟108,方法100(參見第1圖)藉由進行離子佈植製程218(參見第4圖)於基板202中形成輕摻雜源/汲極區216(lightly doped source/drain region,LDD)。離子佈植製程218可使用N型摻質,如磷或砷,以形成NFET;或是使用P型摻質,如硼或銦,以形成PFET。輕摻雜源/汲極區216與閘極堆疊208和密封間隔物214自對準(self-aligned)。當輕摻雜源/汲極區216經受離子佈植製程218時,可使用遮罩層(未繪示)覆蓋基板202之其他區域。在一些實施例中,遮罩層為圖案化光阻。在一些實施例中,遮罩層為一材料之圖案化硬遮罩,例如氧化矽、氮化矽、氮氧化矽或是以上之組合。在輕摻雜源/汲極區216完成輕摻雜佈植後,移除遮罩層。於第4圖中所示的實施例中,步驟108在步驟106後執行。在另一實施例中,步驟108於步驟106前執行。
於步驟110,方法100(參照第1圖)形成覆蓋裝置200的閘極間隔物層220(參照第5圖)。在所述的實施例中,閘極間隔物層220作為毯覆層沉積於密封間隔物214側壁、閘極堆疊208頂部以及基板202上表面之上。在一些裝置中,氮化矽於半導體製程中一直作為閘極間隔物材料。然而,氮化矽具有相對高之介電常數,通常位於範圍6.8至8.3之間,例如約7.5,而這導致在閘極堆疊與源/汲極接觸件之間或/及在某些情況下與其他FET元件之間具有高寄生電容。為降低寄生電容,使用非氮化矽之低介電常數材料作為閘極間隔物是有其需求的。在一實施例中,閘極間隔物層220包含氧化矽(例如,SiO2)。相較於氮
化矽,氧化矽具有較低之介電常數,通常範圍為3.4至4.2,例如約3.9。在一些實施例中,閘極間隔物層220的沉積包含引入含矽化合物與含氧化合物,兩者反應生成介電材料。閘極間隔物層220可包含未摻雜之矽酸鹽玻璃(undoped silicate glass,USG)、摻氟之矽酸鹽玻璃(FSG)、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、或是硼磷矽酸鹽玻璃(borophosphosilicate glass,BPSG)。在另一實施例中,閘極間隔物層220包含氧化鍺,例如GeO2。閘極間隔物層220可藉任何合適的技術形成,包含PECVD、LPCVD與ALD。於所述的實施例中,閘極間隔物層220包含二氧化矽,並藉由共形沉積技術進行沉積,例如ALD製程。閘極間隔物層220可沉積至具有厚度T1,其為通道區215之長度D的約10%至約70%。在一些實施例中,厚度T1於約3奈米至約20奈米左右之範圍內,例如約5奈米。
於步驟112,方法100(參見第1圖)形成覆蓋閘極間隔物層220之硬遮罩層224(參照第6圖)。硬遮罩層224可包含介電材料,例如氮化矽、氧化矽、氮氧化矽(silicon oxynitride)、碳氮化矽(silicon carbonitride)、氮氧化碳矽(silicon carbon oxynitride)、其他介電材料或以上之組合。藉由選擇硬遮罩層224之組成,使硬遮罩層224相對於閘極間隔物層220具有一些蝕刻選擇性。在一些實施例中,硬遮罩層224包含氮化矽(如Si3N4)。硬遮罩層224可藉由任何合適的技術形成,例如PECVD、LPCVD與ALD。在所述的實施例中,藉由LPCVD製程沉積硬遮罩層224。硬遮罩層224可沉積至厚度T2,其為通道區
215之長度D的約10%至約70%左右。在一些實施例中,厚度T2於約3奈米至約20奈米之範圍內,例如約4奈米。在一些實施例中,硬遮罩層224較閘極間隔物層220薄(T2<T1),例如:至多較閘極間隔物層220薄約1奈米。
於步驟114,方法100(參見第1圖)對硬遮罩層224以及閘極間隔物層220施加蝕刻製程(參見第7圖)。在一實施例中,蝕刻製程包含非等向性蝕刻。由於高方向性蝕刻的緣故,於閘極間隔物層220側壁上之部分硬遮罩層224大致上保持未蝕刻,如第7圖所示。在硬遮罩層224包含氮化矽的實施例中,步驟114可採用帶有含氟氣體(如CF4、NF3或SF6)的遠程O2/N2離子放電,且可額外地包含氫氣或甲烷。非等向性蝕刻可進一步蝕刻在移去部分硬遮罩層224後露出的閘極間隔物層220。或者,蝕刻製程可包含使用不同蝕刻化學性質的多次蝕刻步驟,例如針對硬遮罩層224的特定材料之非等向性蝕刻,以及其後使用未蝕刻硬遮罩層224作為蝕刻遮罩,針對閘極間隔物層220之濕式或乾式蝕刻。藉由此蝕刻製程可以或可以不暴露閘極堆疊208之頂面。
仍然參照第7圖,為求簡潔,圖案化閘極間隔物層220可表示為閘極間隔物220,而圖案化硬遮罩層224可表示為硬遮罩224。閘極間隔物220包含水平部分220a,其直接位於硬遮罩224下方,以及垂直部分220b,其覆蓋密封間隔物214之側壁。垂直部分220b包含側壁225。側壁225被硬遮罩224覆蓋。在一些實施例中,側壁225大致上與基板202之頂面垂直(亦即沿著Z軸方向)。水平部分220a包含頂面226以及側壁228。側壁
228可大致上與基板202之頂面垂直(亦即沿著Z軸方向)。側壁225、頂面226以及側壁228形成階梯輪廓。硬遮罩224直接設置於頂面226上方。在一實施例中,硬遮罩224完全覆蓋頂面226。在另一實施例中,由於在步驟114硬遮罩224之較高的側壁蝕刻損失,硬遮罩224較水平部分220a之寬度W 1 薄(T 2 <W 1 )。因此,鄰近側壁228之部分頂面226被露出,其可沿X軸的方向具有約0.5奈米至約2奈米的寬度。頂面226與側壁225相交,於頂面226和側壁225之間形成θ角。在一些實施例中,θ角之範圍為約85度至95度,且頂面226可被視為大致上與側壁225垂直。在不同的實施例中,水平部分220a之高度H1與通道區215之長度D之比例約為10%至約70%。在一特定實施例中,高度H 1 與垂直部分220b之厚度T 1 相同(H 1 =T 1 )。在一實施例中,高度H 1 與垂直部分220b之厚度T 1 並不相同(H 1 ≠T 1 ),例如H 1 較厚度T 1 多或少1奈米。水平部分220a之最高點可較密封間隔物214的水平部分214a之最高點高。
於步驟118,方法100(參照第1B圖)形成重摻雜源/汲極區(heavily doped source/drain(HDD)region)230於基板202中(參照第8圖)。重摻雜源/汲極區230可為N型摻雜區及/或P型摻雜區以形成主動區。重摻雜源/汲極區230與輕摻雜源/汲極區216共同地視為源/汲極區(S/D region)。重摻雜源/汲極區230較輕摻雜源/汲極區216具有更高之摻雜濃度。重摻雜源/汲極區230可藉離子佈植製程232形成。離子佈植製程232可使用N型摻質,如磷或砷,以形成NFET,或是使用P型摻質,如硼或銦,以形成PFET。重摻雜源/汲極區230與閘極堆疊208以及閘極間
隔物220自對準。當重摻雜源/汲極區230經受離子佈植製程232時,可使用遮罩層(未繪示)覆蓋基板202之其他區域。在一些實施例中,遮罩層為圖案化光阻。在一些實施例中,遮罩層為一些材料之圖案化硬遮罩,例如氧化矽、氮化矽、氮氧化矽或是以上之組合。在重摻雜源/汲極區230完成重摻雜佈植後,移除遮罩層。
重摻雜源/汲極區230之形成亦可包含於基板202中的第一蝕刻源/汲極區凹槽,其後磊晶成長重摻雜源/汲極區230於對應之凹槽中。在一些閘極堆疊208與閘極間隔物220厚於預期之實施例中,可形成大致上具有鑽石型輪廓之重摻雜源/汲極區230,如第9圖所示之重摻雜源/汲極區230。參照第9圖,重摻雜源/汲極區230之一些側壁於閘極間隔物220之下,朝閘極堆疊208延伸,例如於垂直部分220b之下。在一實施例中,重摻雜源/汲極區230於密封間隔物214的水平部分214a之下進一步延伸,但非於垂直部分214b之下。在其他實施例中,重摻雜源/汲極區230在閘極堆疊208之下進一步延伸。在一範例中,以蝕刻製程形成源/汲極區凹槽,其包含乾式與濕式蝕刻,其中蝕刻製程之蝕刻參數(例如使用之蝕刻劑、蝕刻溫度、蝕刻溶液濃度、蝕刻壓力、蝕刻源功率、射頻偏壓(radio frequency bias voltage)、射頻偏功率、蝕刻劑流速、以及其他合適參數。)經調整以達到預期之凹槽形狀。重摻雜源/汲極區230可包含於其頂面上之金屬矽化物(silicide)231。部分金屬矽化物231可被閘極間隔物220之水平部分220a及/或垂直部分220b覆蓋。由於矽化物部231(又稱金屬矽化物231)的提升的高度,水平部分
220a之底面可能較垂直部分220b之底面高。為方便討論,將使用具有如第8圖所示之重摻雜源/汲極區形狀的裝置200作為後續步驟的範例。本領域具有通常知識者應了解具有如第9圖所示之重摻雜源/汲極區形狀的裝置200亦可用於後續步驟。
回頭參見第8圖,在一實施例中,重摻雜源/汲極區230進一步包含矽化(silicidation)或矽鍺化(germanosilicidation)(未繪示)。舉例而言,矽化物可由包含沉積金屬層、退火金屬層,藉此使金屬層與矽反應形成矽化物且接著移除未反應金屬層之製程形成。步驟118可進一步包含一或多個退火製程以活化源/汲極區。活化後,輕摻雜源/汲極區216可於密封間隔物214之下朝閘極堆疊208延伸,而重摻雜源/汲極區230可延伸至部分閘極間隔物220的水平部分220a之下。換言之,密封間隔物214和閘極間隔物220的垂直部分220b可與輕摻雜源/汲極區216物理接觸,而閘極間隔物220的水平部分220a可與輕摻雜源/汲極區216以及重摻雜源/汲極區230雙方物理接觸。閘極間隔物220材料組成之低介電常數亦能幫助減低閘極堆疊與源/汲極區間之界面應力,因而增加通道載子遷移率。在一實施例中,裝置200包含鰭狀主動區以形成、多閘極FET,例如FinFET。更進一步,源/汲極區與通道區215可形成於鰭片之中或之上。通道區215位於閘極堆疊208之下並介入一對輕摻雜區216之間。當裝置200開啟時,通道區215於相應源/汲極區之間導通電流,例如藉由偏壓閘極電極層212。
於步驟120,方法100(參見第1B圖)形成覆蓋裝置200之接觸蝕刻停止層246(參見第10圖)。在所述的實施例中,
接觸蝕刻停止層246作為毯覆層沉積於閘極間隔物220、硬遮罩224、密封間隔物214、閘極堆疊208之側壁與頂部以及於重摻雜源/汲極區230頂面之上。接觸蝕刻停止層246可包含一介電材料,如氮化矽、氧化矽、氮氧化矽、碳氮化矽、氮氧化碳矽、其他介電材料或以上之組合。接觸蝕刻停止層246可由電漿增強化學氣相沉積(plasma-enhanced CVD,PECVD)製程及/或其他合適沉積或氧化製程形成。在所述的實施例中,硬遮罩224以及蝕刻停止層246皆包含氮化矽(例如Si3N4),而硬遮罩224由LPCVD形成、接觸蝕刻停止層246由PECVD形成,因此於硬遮罩224以及接觸蝕刻停止層246中之氮化矽材料具有不同的晶體結構。在一特定的實施例中,由於水平部分220a與在接觸蝕刻停止層246之下的硬遮罩224的側壁輪廓,接觸蝕刻停止層246沿著其垂直側壁具有階梯輪廓248。
於步驟122,方法100(參見第1B圖)於蝕刻終止層上形成層間介電層(inter-layer dielectric layer)252。層間介電層252可包含氧化矽、摻雜氧化矽,如硼磷矽玻璃(borophosphosilicate glass)、四乙氧基矽烷(tetraethylorthosilicate)、未摻雜矽玻璃、熔融矽玻璃(fused silica glass)、磷矽酸鹽玻璃、摻硼矽玻璃、低介電常數介電材料及/或其他合適介電材料。層間介電層222可藉PECVD、流動式CVD、或其他合適之沉積技術形成。接觸蝕刻停止層246以及層間介電層252藉由選擇其組成,使接觸蝕刻停止層246相對於層間介電層252具有一些之蝕刻選擇性。
於步驟124,方法100(參見第1B圖)進行一或多個化
學機械平坦化製程以拋光層間介電層252並使閘極堆疊208露出(參見第12圖)。在一些實施例中,相較於閘極堆疊208,層間介電層252於平坦化期間具有較多的表面損失,例如由於相對較低的材料密度,且層間介電層252之頂面具有凹陷輪廓,如圖中點線253所示。層間介電層252之頂面的最底部可能低於閘極堆疊208之頂面約0.1奈米至25奈米之間。
於步驟126,方法100(參見第1B圖)進行後續製程以完成裝置200之製造。舉例而言,方法100在閘極置換製程中可形成金屬閘極堆疊。
在閘極置換製程中,閘極堆疊208為暫時閘極結構。暫時閘極結構可由沉積以及蝕刻製程形成。其後,步驟126移除暫時閘極結構以形成閘極溝槽(未繪示)於密封間隔物214之間,並沉積高介電常數金屬閘極堆疊290於閘極溝槽中(參見第13圖)。高介電常數金屬閘極堆疊290可包含高介電常數介電層292以及其上之導電層294。高介電常數金屬閘極堆疊290可進一步包含界面層(例如SiO2,此處並未繪出)於高介電常數介電層292與通道區215之間。界面層可藉由使用化學氧化、熱氧化、ALD、CVD及/或其他合適之方法形成。
高介電常數介電層292可包含一個或多個高介電常數介電材料(或是一層或多層高介電常數介電材料),例如氧化矽鉿(HfSiO)、二氧化鉿(HfO2)、氧化鋁(Al2O3)、氧化鋯(ZrO2)、氧化鑭(La2O3)、氧化鈦(TiO2)、氧化釔(Y2O3)、鈦酸鍶(SrTiO3)、或上述之組合。高介電常數介電層292可藉由使用CVD、ALD及/或其他合適之方法沉積而成。
導電層294可包含一個或多個金屬層,例如功函數金屬層、導電阻障層、以及金屬填充層。根據電晶體之型態(P型或N型),功函數金屬層可為P型或N型功函數層。P型功函數層包含選擇自但不限於由氮化鈦(TiN)、氮化鉭(TaN)、釕(Ru)、鉬(Mo)、鎢(W)、鉑(Pt)、或上述之組合所組成之群組的金屬。N型功函數層包含選擇自但不限於由鈦(Ti)、鋁(Al)、碳化鉭(TaC)、氰化鉭(TaCN)、氮矽化鉭(TaSiN)、氮矽化鈦(TiSiN)、或上述之組合所組成之群組的金屬。金屬填充層可包含鋁(Al)、鎢(W)、鈷(Co)及/或其他合適之材料。導電層294可藉由使用CVD、PVD、電鍍及/或其他合適方法沉積。
步驟126可包含其他製程以完成裝置200之製造。例如,步驟126可形成源/汲極接觸件(未繪示)以及形成多層內連線結構,多層內連線結構將閘極堆疊與源/汲極接觸件與裝置200的其他部分連接,以形成完整的積體電路。
方法100可以有多種實施利。例如,方法100於步驟114與步驟118之間可有選擇性步驟116(參見第1C圖),以從閘極間隔物220的側壁移除硬遮罩224,如第14圖所示。在所述的實施例中,硬遮罩224包含氮化矽,其具有較閘極間隔物220之材料組成更高之介電常數。藉由移除硬遮罩224,閘極堆疊208與源/汲極接觸件(未繪示)之間之隔離材料整體的介電常數進一步降低,使FET部件之間具有更低之寄生電容。
硬遮罩224之移除可包含任何合適的蝕刻技術,例如濕式蝕刻、乾式蝕刻、RIE、灰化(ashing)及/或其他蝕刻製程。在一些實施例中,選擇蝕刻劑以使硬遮罩224與閘極間隔
物220具有高蝕刻選擇性。舉例而言,硬遮罩224與閘極間隔物220間之蝕刻選擇性的比例為5:1或更高,例如於5:1至20:1的範圍。蝕刻製程亦可修正閘極間隔物220之水平部分220a的輪廓。在一實施例中,頂面226縮減至通道區215之寬度D的約3%至約30%,例如約1奈米至8奈米(如2奈米),且側壁228成為錐狀並相對於側壁225具有小於45度的β角,例如約20度。方法100可接著進行至如前述之步驟118、120、122、124與126,以形成裝置200的其他部件,包含以經修正之閘極間隔物220作為遮罩,形成重摻雜區230、直接沉積接觸蝕刻停止層246於修飾過之閘極間隔物220之側壁上、以及形成層間介電層252於裝置200之上,如第15圖所示。另一實施例中,步驟116(參見第1C圖)修正掉水平部分220a之頂面226,使側壁228直接與側壁225以小於45度的β角相交(如約20度),如第16圖所示。方法100可接著進行至步驟118、120、122、124以及126,以形成裝置200的其他部件,如第17圖所示,為求簡潔於此將不再贅述。
本揭露內容之一個或多個實施例對半導體裝置以及其形成方法提供許多優點,包含鰭式場效電晶體(FinFET),但並非用以進行限制。舉例而言,鰭片可被圖案化以在部件間產生相對接近的間距,而前述之揭露是適用的。用於形成FinFET鰭片之閘極間隔物可根據前述揭露進行。例如,本揭露之實施例提供形成環繞閘極堆疊之低介電常數閘極間隔物的方法。於閘極堆疊與源/汲極接觸件間之隔離材料的介電常數被降低了,其減少了內連線間之干擾、雜訊與寄生耦合電容。此外,低介電常數閘極間隔物結構幫助減低閘極堆疊與
源/汲極區間之界面應力,因此提高了通道載子的遷移率。此外,所揭露之方法可簡單地整合至現有半導體製程當中。
在一例示面向中,本揭露所指為半導體裝置。在一實施例中,半導體裝置包含具有通道區之基板、位於通道區上之閘極堆疊、覆蓋於閘極堆疊之側壁的密封間隔物,密封間隔物包含氮化矽、覆蓋於密封間隔物之側壁的閘極間隔物,閘極間隔物包含氧化矽,閘極間隔物具有第一垂直部分以及第一水平部分,以及第一介電層覆於閘極間隔物之側壁,第一介電層包含氮化矽。在一實施例中,密封間隔物包含第二垂直部分與第二水平部分,以及第一介電層包含第三垂直部分與第三水平部分。在一實施例中,各第一、第二、以及第三水平部分與基板之頂面形成物理接觸。在一實施例中,第二水平部分之最高點,低於第一水平部分之最高點。在一實施例中,基板具有源/汲極區域,源/汲極區域具有鄰近於通道區之第一摻雜源/汲極區、鄰近於第一摻雜源/汲極區之第二摻雜源/汲極區,其中第二摻雜源/汲極區相較於第一摻雜源/汲極區具有較高之摻雜濃度、第一垂直部分偏離第二摻雜源/汲極區而與第一摻雜源/汲極區物理接觸、以及第一水平部分與第一摻雜源/汲極區以及第二摻雜源/汲極區皆物理接觸。在一實施例中,第一水平部分之高度大抵與第一垂直部分之寬度相同。在一實施例中,第一垂直部分具有第一側壁,第一側壁大抵與基板之頂面垂直,以及第一水平部分具有第二側壁,第二側壁與第一側壁之交角小於45度。在一實施例中,第一垂直部分具有第一側壁,第一側壁大抵與基板之頂面垂直,以及第一水平部分具有
一第二側壁,以及位於第一側壁與第二側壁之間的第一頂面,第一頂面大抵垂直於第一側壁。在一實施例中,半導體裝置進一步包含第二介電層,其介於閘極間隔物與第一介電層之間,第二介電層於第一水平部分之上,第二介電層與閘極間隔物具有不同材料組成。在一實施例中,第二介電層覆蓋部分第一頂面。在一實施例中,第二側壁為大抵垂直於基板的頂面。在一實施例中,閘極堆疊包含多晶矽閘極或是金屬閘極。
在另一例示面向中,本揭露所指為一種半導體裝置。在一實施例中,半導體裝置包含基板,其具有源/汲極區與介於源/汲極區之間之通道區、位於通道區之上的閘極堆疊、覆蓋於閘極堆疊側壁之介電層,介電層包含氮化物、覆蓋於介電層側壁之間隔物層,間隔物層包含一氧化物,其中間隔物層之側壁包含上側壁、水平表面與下側壁,並藉此形成階梯輪廓;以及覆蓋於間隔物層之側壁之接觸蝕刻停止層,接觸蝕刻停止層包含氮化物。在一實施例中,上側壁與水平表面相交,定義出一介於上側壁與水平表面之交角,交角之範圍為85度至95度。在一實施例中,半導體裝置進一步包含位於間隔物層與接觸蝕刻停止層之間的硬遮罩層,硬遮罩層之介電常數高於間隔物層之介電常數。在一實施例中,源/汲極區包含第一摻雜源/汲極區以及較第一摻雜源/汲極區更高摻雜濃度之第二摻雜源/汲極區,其中上側壁直接位於第一摻雜源/汲極區之上,而下側壁直接位於第二摻雜源/汲極區之上。在一實施例中,間隔物層之厚度為通道區長度的10%至70%。
在另一例示面向中,本揭露所指為一種半導體裝
置的製造方法。在一實施例中,該方法包含形成閘極結構於基板上、形成一覆蓋閘極結構之密封間隔物、藉由原子層沉積製程形成覆蓋密封間隔物之閘極間隔物,閘極間隔物具有第一垂直部分與第一水平部分、形成覆蓋閘極間隔物之硬遮罩層,硬遮罩層具有第二垂直部分與第二水平部分、移除硬遮罩層之第二水平部分以及部分閘極間隔物之第一水平部分,第一水平部分位於硬遮罩層之第二水平部分之下;以及形成覆蓋閘極間隔物之接觸蝕刻停止層。在一實施例中,方法進一步包含在形成接觸蝕刻停止層前,移除硬遮罩層之第二垂直部分。在一實施例中,閘極間隔物於密封間隔物、閘極間隔物、硬遮罩層以及接觸蝕刻停止層之群組中,具有最低之介電常數。在一實施例中,密封間隔物包含氮化矽、閘極間隔物包含氧化矽、接觸蝕刻停止層包含氮化矽。在一實施例中,該方法進一步包含在形成密封間隔物後與在形成閘極間隔物前,藉由離子佈植製程形成第一源/汲極區、以及在移除硬遮罩層的第二水平部分後與形成接觸蝕刻停止層前,形成鄰近於第一源/汲極區的第二源/汲極區,其中第二源/汲極區相較於第一源/汲極區具有較高之摻雜濃度。在一實施例中,閘極結構為多晶矽閘極結構或金屬閘極結構。
以上概略說明了本揭露數個實施例的特徵,使所屬技術領域內具有通常知識者對於本揭露可更為容易理解。任何所屬技術領域內具有通常知識者應瞭解到本說明書可輕易作為其他結構或製程的變更或設計基礎,以進行相同於本揭露實施例的目的及/或獲得相同的優點。任何所屬技術領域內具
有通常知識者亦可理解與上述等同的結構或製程並未脫離本揭露之精神及保護範圍內,且可在不脫離本揭露之精神及範圍內,當可作更動、替代與潤飾。
100‧‧‧方法
102、104、106、108、110、112、114‧‧‧步驟
Claims (15)
- 一種半導體裝置,包含:一基板,具有一通道區;一閘極堆疊,位於該通道區上;一對密封間隔物,分別覆蓋於該閘極堆疊之兩側壁,該對密封間隔物包含氮化矽,該對密封間隔物的頂部之間的距離小於該對密封間隔物的底部之間的距離,其中該對密封間隔物中的一密封間隔物包含一第一垂直部分與一第一水平部分,其中該第一垂直部分具有大致上均勻的厚度且該第一水平部分具有錐形輪廓;一閘極間隔物,覆蓋於該密封間隔物之一側壁,該閘極間隔物包含氧化矽,該閘極間隔物具有一第二垂直部分以及一第二水平部分;以及一第一介電層,覆蓋於該閘極間隔物之一側壁,該第一介電層包含氮化矽。
- 如申請專利範圍第1項所述之半導體裝置,其中:該第一介電層包含一第三垂直部分與一第三水平部分。
- 如申請專利範圍第2項所述之半導體裝置,其中該第一、第二、以及第三水平部分各與該基板之頂面形成物理接觸;其中該第一水平部分之一最高點,低於該第二水平部分之一最高點。
- 如申請專利範圍第1項所述之半導體裝置,其中:該基板具有一源/汲極區域,該源/汲極區域具有一鄰近於通道區之第一摻雜源/汲極區;一鄰近於該第一摻雜源/汲極區 之第二摻雜源/汲極區,其中該第二摻雜源/汲極區相較於該第一摻雜源/汲極區具有較高之摻雜濃度;該第二垂直部分偏離該第二摻雜源/汲極區且與該第一摻雜源/汲極區物理接觸;以及該第二水平部分與該第一摻雜源/汲極區以及該第二摻雜源/汲極區皆物理接觸。
- 如申請專利範圍第1項所述之半導體裝置,其中該第二水平部分之高度大抵與該第二垂直部分之寬度相同。
- 如申請專利範圍第1項所述之半導體裝置,其中:該第二垂直部分具有一第一側壁,該第一側壁大抵與該基板之頂面垂直;以及該第二水平部分具有一第二側壁,以及連接該第一側壁與該第二側壁之間的一第一頂面,該第二側壁與該第一側壁之交角小於45度,且該第一介電層覆蓋整個該第一頂面和整個該第二側壁。
- 如申請專利範圍第1項所述之半導體裝置,其中:該第二垂直部分具有第一側壁,該第一側壁大抵與該基板之頂面垂直;以及該第二水平部分具有一第二側壁,以及位於該第一側壁與該第二側壁之間的一第一頂面,該第一頂面大抵垂直於該第一側壁,其中該第一側壁、該第一頂面和該第二側壁形成一階梯輪廓,且該第一介電層覆蓋部分該第一頂面和整個該第二側壁。
- 如申請專利範圍第7項所述之半導體裝置,更包含: 一第二介電層,其介於該閘極間隔物與該第一介電層之間,該第二介電層於該第二水平部分之上,該第二介電層與該閘極間隔物具有不同材料組成;其中該第二介電層覆蓋該第一頂面的剩餘部分;其中該第二側壁為大抵垂直於該基板的一頂面。
- 一種半導體裝置,包含:一基板,其具有源/汲極區與介於該源/汲極區之間之一通道區;一閘極堆疊,位於該通道區之上;一介電層,覆蓋於該閘極堆疊側壁,該介電層包含一氮化物,其中該介電層具有一側壁直接接觸該閘極堆疊,其中該側壁具有一第一部分和一第二部分,該第一部分的第一斜率不同於該第二部分的第二斜率;一間隔物層,覆蓋於該介電層側壁,該間隔物層包含一氧化物,其中該間隔物層之一側壁包含一上側壁、一水平表面與一下側壁,藉此形成一階梯輪廓;以及一接觸蝕刻停止層,覆蓋於該間隔物層之側壁,其中該接觸蝕刻停止層覆蓋整個該下側壁,該接觸蝕刻停止層包含一氮化物。
- 如專利申請範圍第9項所述之半導體裝置,其中該上側壁與該水平表面相交,定義出一介於該上側壁與該水平表面之交角,該交角之範圍為85度至95度。
- 如專利申請範圍第9項所述之半導體裝置,其中該源/汲極區包含一第一摻雜源/汲極區以及一較該第一摻雜源/汲極區 更高摻雜濃度之第二摻雜源/汲極區,其中該上側壁直接位於該第一摻雜源/汲極區之上,而該下側壁直接位於該第二摻雜源/汲極區之上。
- 如專利申請範圍第9項所述之半導體裝置,其中該間隔物層之厚度為通道區長度的10%至70%。
- 一種半導體裝置的製造方法,其包含:形成一閘極結構於一基板上;形成覆蓋該閘極結構之一對密封間隔物,該對密封間隔物的頂部之間的距離小於該對密封間隔物的底部之間的距離,其中該對密封間隔物中的一密封間隔物包含一第一垂直部分與一第一水平部分,其中該第一垂直部分具有大致上均勻的厚度且該第一水平部分具有錐形輪廓;藉由一原子層沉積製程形成一覆蓋該密封間隔物之閘極間隔物,該閘極間隔物具有一第二垂直部分與一第二水平部分;形成一覆蓋該閘極間隔物之硬遮罩層,該硬遮罩層具有一第三垂直部分與一第三水平部分;移除該硬遮罩層之該第三水平部分以及位於該硬遮罩層之該第三水平部分之下的該閘極間隔物之該第二水平部分;以及形成一覆蓋該閘極間隔物之接觸蝕刻停止層。
- 如申請專利範圍第13項所述之半導體裝置的製造方法,進一步包含:在形成該接觸蝕刻停止層前,移除該硬遮罩層之該第三垂 直部分。
- 如申請專利範圍第13項所述之半導體裝置的製造方法,其中該閘極間隔物於該密封間隔物、該閘極間隔物、該硬遮罩層以及該接觸蝕刻停止層之群組中,具有最低之介電常數。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201762590003P | 2017-11-22 | 2017-11-22 | |
| US62/590,003 | 2017-11-22 | ||
| US15/891,074 | 2018-02-07 | ||
| US15/891,074 US10312348B1 (en) | 2017-11-22 | 2018-02-07 | Semiconductor device gate spacer structures and methods thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201926685A TW201926685A (zh) | 2019-07-01 |
| TWI721325B true TWI721325B (zh) | 2021-03-11 |
Family
ID=66534610
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107135763A TWI721325B (zh) | 2017-11-22 | 2018-10-11 | 半導體裝置及其製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US10312348B1 (zh) |
| KR (1) | KR102108986B1 (zh) |
| TW (1) | TWI721325B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10312348B1 (en) | 2017-11-22 | 2019-06-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device gate spacer structures and methods thereof |
| US11355615B2 (en) * | 2020-01-17 | 2022-06-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET having fluorine-doped gate sidewall spacers |
| EP3942614A4 (en) * | 2020-04-22 | 2022-08-03 | Yangtze Memory Technologies Co., Ltd. | VARIABLE CAPACITOR |
| DE102021109147A1 (de) | 2020-05-15 | 2021-11-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Halbleitervorrichtungsstruktur mit ungleichmässigem gateprofil |
| US11631745B2 (en) | 2020-05-15 | 2023-04-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure with uneven gate profile |
| CN114496923A (zh) | 2020-12-23 | 2022-05-13 | 台湾积体电路制造股份有限公司 | 半导体组件及其形成方法 |
| EP4254509A4 (en) * | 2021-04-21 | 2024-07-17 | Changxin Memory Technologies, Inc. | SEMICONDUCTOR STRUCTURE AND METHOD FOR ITS PRODUCTION |
| US12342594B2 (en) | 2021-04-21 | 2025-06-24 | Changxin Memory Technologies, Inc. | Semiconductor structure and method for fabricating semiconductor structure |
| US20230013102A1 (en) * | 2021-07-16 | 2023-01-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device structure and methods of forming the same |
| US20250203940A1 (en) * | 2023-12-13 | 2025-06-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Profiles Of Gate Structures In Semiconductor Devices |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100059801A1 (en) * | 2008-09-10 | 2010-03-11 | Masayuki Kamei | Semiconductor device and method for fabricating the same |
| US20120241873A1 (en) * | 2011-03-21 | 2012-09-27 | Wei-Hang Huang | Semiconductor device |
Family Cites Families (31)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5153145A (en) | 1989-10-17 | 1992-10-06 | At&T Bell Laboratories | Fet with gate spacer |
| TW203148B (zh) | 1991-03-27 | 1993-04-01 | American Telephone & Telegraph | |
| JP2652108B2 (ja) | 1991-09-05 | 1997-09-10 | 三菱電機株式会社 | 電界効果トランジスタおよびその製造方法 |
| JPH1079506A (ja) | 1996-02-07 | 1998-03-24 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
| US5747373A (en) | 1996-09-24 | 1998-05-05 | Taiwan Semiconductor Manufacturing Company Ltd. | Nitride-oxide sidewall spacer for salicide formation |
| JPH10173177A (ja) | 1996-12-10 | 1998-06-26 | Mitsubishi Electric Corp | Misトランジスタの製造方法 |
| US5731239A (en) | 1997-01-22 | 1998-03-24 | Chartered Semiconductor Manufacturing Pte Ltd. | Method of making self-aligned silicide narrow gate electrodes for field effect transistors having low sheet resistance |
| US6180988B1 (en) | 1997-12-04 | 2001-01-30 | Texas Instruments-Acer Incorporated | Self-aligned silicided MOSFETS with a graded S/D junction and gate-side air-gap structure |
| US6087235A (en) | 1999-10-14 | 2000-07-11 | Advanced Micro Devices, Inc. | Method for effective fabrication of a field effect transistor with elevated drain and source contact structures |
| US6251764B1 (en) | 1999-11-15 | 2001-06-26 | Chartered Semiconductor Manufacturing Ltd. | Method to form an L-shaped silicon nitride sidewall spacer |
| US7391087B2 (en) * | 1999-12-30 | 2008-06-24 | Intel Corporation | MOS transistor structure and method of fabrication |
| US6593198B2 (en) | 2000-09-18 | 2003-07-15 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and method for fabricating the same |
| CN1276488C (zh) | 2002-12-04 | 2006-09-20 | 联华电子股份有限公司 | 避免漏极/源极延伸区的超浅层结发生漏电流的方法 |
| US7402535B2 (en) * | 2004-07-28 | 2008-07-22 | Texas Instruments Incorporated | Method of incorporating stress into a transistor channel by use of a backside layer |
| US7880217B2 (en) | 2005-07-30 | 2011-02-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Programmable non-volatile memory (PNVM) device |
| DE102005057073B4 (de) * | 2005-11-30 | 2011-02-03 | Advanced Micro Devices, Inc., Sunnyvale | Herstellungsverfahren zur Verbesserung der mechanischen Spannungsübertragung in Kanalgebieten von NMOS- und PMOS-Transistoren und entsprechendes Halbleiterbauelement |
| US7495280B2 (en) * | 2006-05-16 | 2009-02-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | MOS devices with corner spacers |
| DE102008016512B4 (de) * | 2008-03-31 | 2009-12-03 | Advanced Micro Devices, Inc., Sunnyvale | Erhöhen der Verspannungsübertragungseffizienz in einem Transistor durch Verringern der Abstandshalterbreite während der Drain- und Source-Implantationssequenz |
| US9318571B2 (en) * | 2009-02-23 | 2016-04-19 | United Microelectronics Corp. | Gate structure and method for trimming spacers |
| US8039388B1 (en) * | 2010-03-24 | 2011-10-18 | Taiwam Semiconductor Manufacturing Company, Ltd. | Main spacer trim-back method for replacement gate process |
| US8647952B2 (en) * | 2010-12-21 | 2014-02-11 | Globalfoundries Inc. | Encapsulation of closely spaced gate electrode structures |
| US20120289015A1 (en) * | 2011-05-13 | 2012-11-15 | United Microelectronics Corp. | Method for fabricating semiconductor device with enhanced channel stress |
| US8461049B2 (en) * | 2011-10-11 | 2013-06-11 | United Microelectronics Corp. | Method for fabricating semiconductor device |
| US9093559B2 (en) * | 2012-03-09 | 2015-07-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of hybrid high-k/metal-gate stack fabrication |
| CN103531475A (zh) * | 2012-07-03 | 2014-01-22 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
| CN105489651B (zh) * | 2014-09-19 | 2019-02-01 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
| KR102394938B1 (ko) * | 2015-05-21 | 2022-05-09 | 삼성전자주식회사 | 반도체 소자 및 반도체 소자의 제조 방법 |
| US10121873B2 (en) * | 2016-07-29 | 2018-11-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gate and contact plug design and method forming same |
| US10510598B2 (en) * | 2016-11-29 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned spacers and method forming same |
| TWI728162B (zh) * | 2017-08-02 | 2021-05-21 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
| US10312348B1 (en) | 2017-11-22 | 2019-06-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device gate spacer structures and methods thereof |
-
2018
- 2018-02-07 US US15/891,074 patent/US10312348B1/en active Active
- 2018-06-11 KR KR1020180066786A patent/KR102108986B1/ko active Active
- 2018-10-11 TW TW107135763A patent/TWI721325B/zh active
-
2019
- 2019-06-03 US US16/429,144 patent/US10811519B2/en active Active
-
2020
- 2020-10-19 US US17/074,265 patent/US11664442B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100059801A1 (en) * | 2008-09-10 | 2010-03-11 | Masayuki Kamei | Semiconductor device and method for fabricating the same |
| US20120241873A1 (en) * | 2011-03-21 | 2012-09-27 | Wei-Hang Huang | Semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| US20190157419A1 (en) | 2019-05-23 |
| US10312348B1 (en) | 2019-06-04 |
| US10811519B2 (en) | 2020-10-20 |
| US11664442B2 (en) | 2023-05-30 |
| US20190288087A1 (en) | 2019-09-19 |
| KR102108986B1 (ko) | 2020-05-12 |
| KR20190059191A (ko) | 2019-05-30 |
| US20210050431A1 (en) | 2021-02-18 |
| TW201926685A (zh) | 2019-07-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12453161B2 (en) | Semiconductor device with air-spacer | |
| US11830922B2 (en) | Semiconductor device with air-spacer | |
| TWI721325B (zh) | 半導體裝置及其製造方法 | |
| KR102271583B1 (ko) | 멀티 게이트 디바이스 및 관련 방법 | |
| US9559100B2 (en) | Semiconductor device and manufacturing method thereof | |
| CN106992124B (zh) | 半导体装置的形成方法 | |
| CN110970506B (zh) | 半导体装置 | |
| US11791401B2 (en) | Multi-gate device and related methods | |
| US11688736B2 (en) | Multi-gate device and related methods | |
| US20240234420A1 (en) | Semiconductor device | |
| US12507459B2 (en) | Semiconductor device contact structures and methods of fabricating thereof | |
| CN113314522A (zh) | 半导体装置及其制造方法 | |
| CN109817715B (zh) | 半导体器件栅极间隔件结构及其方法 | |
| US20250185270A1 (en) | Formation of gate-all-around devices and structures thereof | |
| US12538547B2 (en) | Fin jog structure and methods of making same | |
| US12283625B2 (en) | Manufacturing method of semiconductor device | |
| TW202429628A (zh) | 半導體結構及其形成方法 |