[go: up one dir, main page]

TWI705612B - 具有整合的天線和鎖定結構之經封裝的電子裝置 - Google Patents

具有整合的天線和鎖定結構之經封裝的電子裝置 Download PDF

Info

Publication number
TWI705612B
TWI705612B TW105108747A TW105108747A TWI705612B TW I705612 B TWI705612 B TW I705612B TW 105108747 A TW105108747 A TW 105108747A TW 105108747 A TW105108747 A TW 105108747A TW I705612 B TWI705612 B TW I705612B
Authority
TW
Taiwan
Prior art keywords
conductive
electronic device
pad
antenna
package body
Prior art date
Application number
TW105108747A
Other languages
English (en)
Other versions
TW201717478A (zh
Inventor
馬可 艾倫 馬翰倫
邱黃俊
金本俊
金吉均
貝俊明
金孫明
李揚吉
Original Assignee
美商艾馬克科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商艾馬克科技公司 filed Critical 美商艾馬克科技公司
Publication of TW201717478A publication Critical patent/TW201717478A/zh
Application granted granted Critical
Publication of TWI705612B publication Critical patent/TWI705612B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/22Supports; Mounting means by structural association with other equipment or articles
    • H01Q1/2283Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/1292Supports; Mounting means for mounting on balloons
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/36Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/36Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith
    • H01Q1/38Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith formed by a conductive layer on an insulating support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/48Earthing means; Earth screens; Counterpoises
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/50Structural association of antennas with earthing switches, lead-in devices or lightning protectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q13/00Waveguide horns or mouths; Slot antennas; Leaky-waveguide antennas; Equivalent structures causing radiation along the transmission path of a guided wave
    • H01Q13/10Resonant slot antennas
    • H01Q13/106Microstrip slot antennas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q9/00Electrically-short antennas having dimensions not more than twice the operating wavelength and consisting of conductive active radiating elements
    • H01Q9/04Resonant antennas
    • H01Q9/0407Substantially flat resonant element parallel to ground plane, e.g. patch antenna
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q9/00Electrically-short antennas having dimensions not more than twice the operating wavelength and consisting of conductive active radiating elements
    • H01Q9/04Resonant antennas
    • H01Q9/0407Substantially flat resonant element parallel to ground plane, e.g. patch antenna
    • H01Q9/0421Substantially flat resonant element parallel to ground plane, e.g. patch antenna with a shorting wall or a shorting pin at one end of the element
    • H10W44/20
    • H10W70/421
    • H10W70/60
    • H10W74/10
    • H10W44/248
    • H10W72/5449
    • H10W72/884
    • H10W72/932
    • H10W74/00
    • H10W90/736
    • H10W90/753
    • H10W90/756

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Details Of Aerials (AREA)
  • Support Of Aerials (AREA)
  • Waveguide Aerials (AREA)
  • Variable-Direction Aerials And Aerial Arrays (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

一種經封裝的電子裝置係包含作為一導電的引線架的部分之一整合的天線。該導電的引線架係包含一晶粒焊盤,其係具有一被配置為一傳輸線的細長的導電的樑結構;以及一被設置成圍繞該晶粒焊盤的接地面結構。該接地面係包含一其中該傳輸線延伸至該經封裝的電子裝置的一邊緣之間隙。在一實施例中,在該引線架之內的所選的引線係被配置成具有導電的連接結構,以作為接地接腳、饋源接腳、及/或波導。在一替代實施例中,該整合的天線的一部分係被嵌入在該經封裝的電子裝置的主體之內並且部分被露出。

Description

具有整合的天線和鎖定結構之經封裝的電子裝置
本發明係大致有關於電子電路,並且更具體而言係有關於經封裝的電子結構以及形成電子結構的方法。
相關申請案之交互參照
此申請案係主張2015年11月3日申請的名稱為"具有整合的天線和鎖定結構之經封裝的電子裝置"的美國專利申請案號14/931,750的優先權,該美國專利申請案的內容係在此以其整體被納入作為參考。
無線及可攜的手持式通訊應用市場是持續成長及演進的市場的例子,其中是更加努力來整合更多的電子功能到更小、更輕、更薄而且更低成本的解決方案中。針對於這些應用的持續不斷的挑戰中之一是改善及整合有效的天線到各種產品平台中。數種方式已經用許多的形狀因素而被開發及實施,但通常是使用較傳統的天線設計,例如是位在產品之內或是產品外部的離散的箔片帶與個別的可收縮的雙極天線以及其之組合。此種天線係包含槽孔天線、倒F天線("IFA")、平面倒F天線("PIFA")、以及各種微帶天線(亦以"貼片"天線著稱)的配置。
用在無線應用中的天線已經用個別且離散的構件而被納入 到產品的外殼內,其係利用例如是導電的條帶之材料,而被設置到利用碳基的材料的產品殼體中以形成適當的天線陣列、或是被納入為一電連接至該裝置的RF區段之個別且離散的構件。其它的方式已經將天線作為一個別的構件而被設置在系統的印刷電路板("PCB")上,其係利用該PCB的特點以及在應用中的其它天線元件來完成天線的功能。
這些先前的方式的每一種都增加裝置的成本。再者,這些先前的方式是難以設計的、由於效率差的操作而為耗能的、增加應用的體積、以及限制應用的絕對尺寸及/或形狀因數。此外,每一種解決方案或技術是其設計所針對的裝置特有的,此係最小化設計的再利用,並且增加裝置的設計週期的複雜度,此進一步增加成本而且增長產品問市的時間。
電子封裝的裝置之另一項持續不斷的挑戰是在基板為基礎的封裝的電子裝置(例如,導線架封裝的電子裝置)中的模製化合物("EMC")的脫層。脫層係經常在可靠度應力測試期間遭遇到,因而限制這些封裝類型在某些應用及市場中的使用。超過可接受的產業標準限制(例如是那些界定在JEDEC標準中者)的脫層通常是被定義為一項可靠度的風險,並且導致該裝置未通過可靠度的合格測試。在過去,典型改正的動作曾經是改變該裝置的材料清單、及/或例如是基板的封裝層級的構件的重新設計。
汽車產業已經提出重新界定用於封裝層級的脫層之可接受的限制實質為零。此所要的目標正積極地為整個積體電路封裝及組裝產業所追求的。目前所追求及提出的解決方案已經主要聚焦在模製化合物的結構以及晶粒附接材料的改變上。再者,大量的發展已經被應用到具有粗糙化技術的形式之基板表面的處理,該兩者都可以化學及機械式地被施加。 通常在此方式中,一粗糙化製程已經被應用到一基板的表面,並且已經和所選的經改良的模製化合物及晶粒附接材料結合。此方式已經被展現在該模製化合物與基板之間的黏著上提供一些改善,藉此降低脫層。另一種方式曾經是在基板及/或引線(lead)內包含突出部或是半蝕刻的部分,其係作用以增加用於附著至該模製化合物的表面積。這些特點亦已經被用來提供引線的穩定性。
然而,對於較大的主體裝置(例如,具有大於4毫米(mm)乘4mm之大的晶粒墊的裝置)、具有長的聯結桿(tie bar)配置(例如,具有大於約3mm的長度的聯結桿)的裝置、或是具有高度使用的晶粒至晶粒附接墊引線接合(通常以下方接合著稱)的裝置、以及其之組合而言,現有的解決方案尚未提供滿足需要的結果。
於是,所需的是提供改良的天線設計,以在其它方面之外,亦支援對於更小、更輕、更薄以及更低成本的解決方案內之增進的電子功能的產業需求之結構及方法。此外,將會有利的是,此種結構及方法是藉由利用例如是現有的組裝製程及技術以符合成本效益的。此外,用於降低在包含例如是在以下揭露的封裝結構的電子封裝中的脫層之結構及方法是所需的。再者,將會有利的是,此種結構及方法是降低在該封裝結構內之應力以進一步改善可靠度。
大致而言,本實施例係有關於一種具有一整合的天線之經封裝的電子裝置,其係包含一基板,該基板係包括一第一導電的晶粒附接墊;以及一第一導電的引線,其係和該第一導電的晶粒附接墊的一第一側邊間 隔開。一電子裝置係電連接至該第一導電的引線,並且一封裝主體係囊封該電子裝置而且進一步至少囊封該第一導電的晶粒附接墊的部分、以及至少該第一引線的部分。在數個實施例中,該整合的天線係包含一天線結構,其係包括該第一導電的晶粒附接墊以及一第二導電的引線中的一或多個;以及一細長的導電的樑結構,其係被設置成接近該第一導電的晶粒附接墊的該第一側邊,該細長的導電的樑結構係電耦接至第一導電的晶粒附接墊以及該電子裝置中的一或多個,其中該封裝主體係囊封該細長的導電的樑結構的至少部分。在一實施例中,該細長的導電的樑結構係被配置以具有一大於該些導電的引線的長度。在一實施例中,該細長的導電的樑結構係具有一長度是該些導電的引線的長度的至少4倍。
在另一實施例中,一種具有一整合的天線之經封裝的電子裝置結構係包括一第一晶粒墊,其係具有一第一主要的表面以及一與該第一主要的表面相反的第二主要的表面。複數個導電的引線(亦即,超過一個引線)係被設置成和該晶粒墊的週邊的邊緣區段間隔開。一電子裝置係電連接至該複數個導電的引線。一封裝主體係囊封該電子裝置、該些導電的引線的至少部分、以及該第一晶粒墊的至少部分。一天線結構係至少部分地內嵌在該封裝主體之內,其中該天線結構係包括一被配置以響應於一電性信號而諧振之導電的結構。根據本揭露內容,被配置以響應於一電性信號而諧振之導電的結構的非限制性的例子係包括獨特地被配置的晶粒附接墊、細長的導電的樑結構、螺旋的天線結構、在導電的墊或細長的導電的樑結構之內的槽結構、導電的迴路結構、波導、導電柱結構、以及其之組合。
在另一實施例中,一種具有一整合的天線之經封裝的電子裝 置結構係包含一導電的引線架,該導電的引線架係包括一晶粒墊,其係具有一第一主要的表面以及一與該第一主要的表面相反的第二主要的表面;以及複數個導電的引線,其係被設置成和該晶粒墊的週邊的邊緣區段間隔開;以及一聯結桿,其係附接至該晶粒墊。一電子裝置係電連接至該複數個導電的引線,並且一模製的封裝主體係囊封該電子裝置、每一個導電的引線的至少部分、以及該晶粒墊的至少部分。一天線結構係至少部分被囊封在該模製的封裝主體之內,其中該天線結構係包括一被配置以響應於一電性信號而諧振之導電的結構,該導電的結構係包括該晶粒墊以及一被設置在該晶粒墊之內的槽、一個別的導電的墊,其係具有一被設置在該個別的導電的墊的主要的表面之間的孔、一導電柱結構、一細長的導電的結構、以及一具有一槽的細長的導電的樑結構中的一或多個。
2-2、5-5:參考線
10:經封裝的電子裝置(電子裝置)
11:整合的天線
12:基板(導電的基板、導電的引線架、引線架)
13:晶粒焊盤(晶粒墊)
14:導電的引線(引線)
16:接地面結構
17:間隙(空間)
19:導電的指狀物
20:印刷電路板
21、21':細長的導電的樑結構(細長的導電的主體、導電的傳輸線)
22:外部的邊緣
23:電子構件(電子裝置、電子晶片、半導體裝置)
24:焊墊
26:封裝主體
27:導電的結構(引線接合)
31:導電的接地面
32、33:接點
34:焊料層(導電的黏著層)
35-35:參考線
36:長度
37:寬度
38:厚度
40:經封裝的電子裝置(電子裝置)
41:整合的天線(天線結構)
43:晶粒焊盤(晶粒墊)
46:接地面結構
49:部分
50:印刷電路板
51、52、53:接點
56:接地面結構
60:經封裝的電子裝置(電子裝置)
61:整合的天線
63:晶粒焊盤(晶粒墊)
64:細長的導電的樑結構(細長的導電的主體、導電的傳輸線)
66:接地面結構
70:經封裝的電子裝置(電子裝置)
71:整合的天線
73:晶粒焊盤(晶粒墊)
74:細長的導電的樑結構(細長的導電的主體、導電的傳輸線)
76:接地面結構(接地面層)
80:經封裝的電子裝置(電子裝置)
81:整合的天線
83:晶粒焊盤(晶粒墊)
84:細長的導電的樑結構(細長的導電的主體、導電柱結構、導電的傳輸線)
85:聯結桿
90:經封裝的電子裝置(電子裝置)
91:整合的天線
92:連接結構(短路導線、短路接腳)
93:導電的連接結構(短路導線、接地導線)
100:經封裝的電子裝置(電子裝置)
101:整合的天線(整合的天線結構)
110:經封裝的電子裝置(電子裝置)
111:整合的天線
112:導電的基板(引線架)
113:晶粒附接墊(晶粒焊盤、晶粒墊)
114:引線
115:側邊
116:導電的連接結構(導電的接腳、短路接腳)
117:導電的連接結構(導電的接腳、饋源接腳、探針饋入接腳)
120:經封裝的電子裝置(電子裝置)
121:細長的導電的主體(細長的導電的樑結構、導電的熔融的引線結構、細長的接地迴路部分)
122:細長的導電的主體(細長的導電的樑結構、細長的接地迴路部分)
126:整合的天線
130:遠端(末端)(經封裝的電子裝置、電子裝置)
131:側邊(整合的天線)
133:被動構件(電容器、載入電容器)
140:部分(經封裝的電子裝置、電子裝置)
141:整合的天線
151:天線結構
153:基板(積層基板)
154:導電線路
156:絕緣材料(絕緣層)
157:導電的貫孔結構(導電貫孔)
158:導電的結構(焊料結構)
159:導電的貼片層
161:內嵌的接地面
162:接地接腳(導電的接地貫孔)
163、164:導電的貫孔(導電的接腳)
165:開口(間隙)
170:經封裝的電子裝置(電子裝置、電子封裝)
171:整合的天線
172:基板(導電的基板、導電的引線架、引線架)
173:晶粒焊盤(晶粒墊)
174:第一引線(引線)
176:細長的導電的樑結構(細長的導電的主體、導電的臂、導電的傳輸線、平面矩形的導電的元件)
177:細長的導電的樑結構(導電的短路臂)
178:導電的饋入(導電的饋源引線、導電的饋入源)
179:間隙
180:經封裝的電子裝置(電子裝置)
181:整合的天線
186:細長的導電的樑結構(細長的導電的主體、導電的臂、導電的傳輸線、平面矩形的導電的元件)
187:導電的連接結構(引線接合、夾)
188:導電的饋入(導電的饋源引線)
190:經封裝的電子裝置(電子裝置)
191:導電的指狀物(整合的天線)
192:導電的指狀物(基板、導電的基板、導電的引線架、引線架)
193:晶粒焊盤(晶粒墊、第一晶粒墊)
194:引線
196:細長的導電的樑結構(細長的導電的主體、導電板、導電的墊、導電的焊盤)
197:槽(矩形開口、孔)
198:聯結桿
199:饋源結構(饋入結構、饋入、饋入導線)
210:經封裝的電子裝置(電子裝置)
211:整合的天線
212:基板(導電的基板、導電的引線架、引線架)
213:晶粒墊
214:引線
216:細長的導電的樑結構(細長的導電的主體)
230:經封裝的電子裝置(電子裝置)
231:整合的天線
232:基板(導電的基板、導電的引線架、引線架)
233:晶粒墊
234:引線
237:槽
239:波導
250:經封裝的電子裝置(電子裝置)
251:整合的天線
252:基板(導電的基板、導電的引線架、引線架)
253:晶粒墊
254:引線
255:空孔(凹處)
257:槽
258:接地接腳(接地導線)
259:天線饋入
260:經封裝的電子裝置(電子裝置)
261:橋接部分(整合的天線)
270:經封裝的電子裝置(電子裝置)
271:整合的天線
272:導電的基板(導電的引線架、引線架)
273:晶粒墊
274:引線
276:分開的迴路結構(兩件式的細長的導電的主體、細長的導電的樑結構)
278:接地接腳(接地導線、引線接合)
279:饋入(饋源、引線接合)
280:經封裝的電子裝置(電子裝置)
281:整合的天線(雙極天線)
286:分開的迴路結構(細長的導電的樑結構)
290:經封裝的電子裝置(電子裝置)
291:整合的天線
296:細長的導電的樑結構
297:槽
299:導電的饋入
300:經封裝的電子裝置(電子裝置)
301:整合的天線
302:基板(導電的基板、導電的引線架、引線架)
304:引線
308:接地接腳(接地導線)
309:饋入(饋源導線)
310:經封裝的電子裝置(電子裝置)
311:整合的天線
312:引線架
315:導電的結構(引線接合)
320:經封裝的電子裝置(電子裝置、電子封裝)
321:整合的天線
322:基板(導電的基板、導電的引線架、引線架)
323:螺旋的天線裝置(晶粒焊盤、晶粒墊)
324:引線
328:聯結桿
340:經封裝的電子裝置(電子裝置)
341:整合的天線
342:基板(導電的基板、導電的引線架、引線架)
343:晶粒焊盤(晶粒墊)
344:引線
360:經封裝的電子裝置(電子裝置)
361:整合的天線
380:經封裝的電子裝置(電子裝置)
381:整合的天線
382:導電的基板(導電的引線架、引線架)
383:晶粒焊盤(晶粒墊)
384:引線
386:導電柱結構
390:基板結構(引線架)
391:晶粒墊(晶粒焊盤)
392:聯結桿
393:引線
394:鎖定特點
400:電子封裝的裝置
401:附接層
410:基板結構(引線架)
420:基板結構(引線架)
430:邊緣部分基板結構(引線架)
431:邊緣
440:基板結構(引線架)
441、442:邊緣
443:鎖定結構
443A、443B、443C:突片
444:槽
1140:探針饋入引線(饋源引線)
1141:引線
1210:蝕刻的部分
1211:第一接合部分(導電的引線結構)
1212:第二接合部分(導電的引線結構)
1213:開放端
1581:接地結構
1582:信號結構
1583:饋入結構(饋源結構)
1701:聯結桿
1702:聯結桿
1730:寬度
1731:高度
1760:長度
1770:高度
1970:長度
1971:高度
2031、2032、2301:平衡-不平衡轉換器裝置
2571:寬度
2590:第二導電的饋入
2600:主要的表面
2741:饋入(饋源引線、導電的引線結構)
2742:接地饋入(接地引線、導電的引線結構)
2744:導電的引線結構
2760:接地部分(細長的導電的樑結構)
2761:饋入部分(細長的導電的樑結構)
2762:間隙(空孔)
2763:其餘的部分
2764:印刷電路板
2963:部分
2964:印刷電路板
2965:部分
2971~2976:配置
3031:第一晶粒焊盤(第一晶粒墊)
3032:第二晶粒焊盤(第二晶粒墊)
3033:晶粒墊
3411:第一細長的導電的樑結構(第一細長的導電的主體)
3412:第二細長的導電的樑結構(第二細長的導電的主體、導電的天線柱結構)
3414:接點部分
3416:連接部分
3417:導電的連接橋
3444:引線部分
3811:天線部分(螺旋的天線部分)
3910:上表面
3911:下表面
3912:蝕刻的部分
3916:外部表面
3931:週邊部分
3932:引線接合墊(部分)
3941:槽(鎖定槽)
3942:圓形的孔洞(鎖定孔洞)
3943:圓形的孔洞
3946:聯結桿槽
3946A:第一聯結桿槽
3946B:第二聯結桿槽
3946C:第三聯結桿槽
3947:聯結桿的圓形孔洞
3947A:第一聯結桿的圓形孔洞
3947B:第二聯結桿的圓形孔洞
3948Y:形槽結構
3948A、3948B:槽
3948C:第三槽
3949:圓形的孔洞
圖1是描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖2是圖1的電子裝置沿著在圖1中的參考線2-2所取的橫截面圖,也是根據本發明的一實施例進一步結合一下一層級的組件;圖3是描繪根據本發明的替代實施例的圖2的電子裝置的一部分的部分橫截面圖;圖4是描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖5是根據本發明的一實施例的圖4的電子裝置進一步結合下一層級 的組件沿著參考線5-5所取的橫截面圖;圖6是描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分橫截面圖;圖7是描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分橫截面圖;圖8是描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分橫截面圖;圖9是描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖10係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖11係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的部分俯視圖;圖12係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分俯視圖;圖13係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分俯視圖;圖14係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分俯視圖;圖15係描繪根據本發明的一種用於整合在一經封裝的電子裝置之內的天線結構的部分橫截面圖;圖16係描繪圖15的實施例的仰視圖; 圖17係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖18係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖19係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖20係描繪根據本發明的一實施例的槽孔天線的一替代實施例的部分俯視圖;圖21係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖22A至22F係描繪根據本發明的實施例的用於圖21的實施例之替代的槽配置的俯視圖;圖23係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖24係描繪根據本發明的圖23的電子裝置在額外的製造之後的一部分的部分俯視圖;圖25係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖26係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖27係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的部分俯視圖; 圖28係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分俯視圖;圖29係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的部分俯視圖;圖30係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖31係描繪根據本發明的另一實施例的一種具有一整合的天線之電子裝置的俯視圖;圖32係描繪根據本發明的一實施例的具有一整合的天線之電子裝置的俯視圖;圖33係描繪圖32的電子裝置的另一俯視圖;圖34係描繪根據本發明的一實施例的具有一整合的天線之電子裝置的俯視圖;圖35係描繪圖34的電子裝置沿著參考線35-35所取的橫截面圖;圖36係描繪根據本發明的一實施例的一種具有一整合的天線之電子裝置的橫截面圖;圖37係描繪根據本發明的一實施例的一內嵌的天線的部分橫截面圖;以及圖38係描繪根據本發明的另一實施例的一種具有一整合的天線之經封裝的電子裝置的部分切去的俯視立體圖;圖39係描繪根據本發明的一實施例的一種基板結構的仰視圖;圖40是圖39的基板結構的橫截面圖; 圖41係描繪根據本發明的另一實施例的一種基板結構的一部分的部分仰視圖;圖42係描繪根據本發明的另一實施例的一種基板結構的一部分的部分仰視圖;圖43係描繪根據本發明的另一實施例的一種基板結構的一部分的部分仰視圖;以及圖44係描繪根據本發明的另一實施例的一種基板結構的一部分的部分仰視圖。
為了圖示的簡化及清楚起見,在圖式中的元件並不一定按照比例繪製,並且在不同的圖中之相同的元件符號係表示相同的元件。此外,眾所周知的步驟及元件的說明及細節係為了該說明的簡化起見而被省略。熟習此項技術者將會體認到的是,如同在此有關於電路操作所用的字詞"期間"、"同時"、以及"當"並不是表示一動作在一初始動作之後立即發生的確定的術語,而是在藉由該初始動作而被起始的反應之間可以有一些小的、但是合理的延遲,例如各種的傳遞延遲。此外,該術語"同時"係表示某一動作係至少發生在該初始動作的一持續期間的某個部分之內。該些字詞"大約"、"大致或"實質"的使用係表示一元件的一值係具有一參數是被預期的接近一所述的值或位置。然而,如同在此項技術中眾所週知的,總是有妨礙該值或位置是確切如同所述者之較小的變異。在申請專利範圍中或/及在圖式的詳細說明中的術語第一、第二、第三與類似者(如同用在一元件的一名稱的一部分者)係被使用於在類似的元件之間作區別,而且並不一定用於描述在時間上、空間上、在排行上、或是在任何其它方式上的一順序。將瞭解到的 是,如此使用的術語在適當的情況下是可互換的,並且在此所述的實施例係能夠用和在此所敘述或描繪的不同的其它順序來操作。此外,將瞭解到的是,在此敘述的一層或區域係被形成或設置在一第二層或另一區域上的情況中,該第一層可被形成或設置在該第二層的正上方、或是在該第一層與該第二層之間可以有介於中間的層。再者,如同在此所用的,該術語"形成在…上"係被使用為具有和位在…上、或是設置在…上相同的意義,而且並不意謂是有關任何特定的製程之限制的。再者,該術語"主要的表面"當結合一半導體區域、晶圓或基板而被使用時,其係表示該半導體區域、晶圓或基板的表面係和另一種材料(例如,一介電質、一絕緣體、一導體、或是一多晶半導體)形成一介面。該主要的表面可以具有一在x、y及z方向上改變的表面構形。
在某些應用中,例如是半導體晶粒的電子裝置係被包圍在塑膠封裝中,該塑膠封裝係提供保護以與惡劣的環境隔開,並且致能在該半導體晶粒與例如是一印刷電路板(PCB)或主機板的一下一層級的組件之間的電互連。此種封裝的元件通常包含一例如是金屬引線架之導電的基板、一積體電路或半導體晶粒、用以將該半導體晶粒附接至該引線架的接合材料、將在該半導體晶粒上的墊電連接至該引線架之個別的引線的互連結構、以及一種硬質塑膠囊封材料,其係覆蓋其它構件,並且形成半導體封裝的通常被稱為封裝主體的外部。
該引線架是此種封裝的中央支撐結構,並且通常是藉由化學蝕刻或是機械式沖壓一金屬帶來加以製造。該引線架的一部分是在該封裝 的內部,該部分係完全被該塑膠囊封材料或封裝主體所圍繞。該引線架的引線的其它部分可以從該封裝主體延伸到外部、或是可以於其中部分被露出,以用於將該封裝電連接至另一構件。
本說明係針對於電子封裝結構,其係具有整合的天線結構、以及在某些實施例中的電子構件,例如是半導體構件及/或被動構件。相關於本發明的半導體封裝的例子係包含但不限於MicroLeadFrame®類型的封裝("MLF"),其包含雙列的MLF類型的封裝("DR-MLF");四邊扁平無引線封裝("QFN");小輪廓無引線封裝("SON");雙平面無引線封裝("DFN");四邊扁平封裝("QFP");薄型基板晶片尺寸封裝("tsCSP");先進的QFN封裝("aQFN");以及網格陣列封裝("GQFN")。例如是前述的封裝是相關的,因為它們包含導電的基板,例如是具有一晶粒附接結構或墊之引線架,其可以被露出至外部、或是被囊封,並且它們係包含支援根據本發明的實施例的天線設計的納入之材料性質。例如,這些封裝係在被納入的引線架的構成中包含導電材料,例如是銅、鎳、金、銀、鈀、鐵、以及其它,並且這些封裝包含例如是環氧樹脂模製化合物的絕緣材料。
此外,數種類型的天線設計可被配置在根據本實施例的一種經封裝的基板設計之內。這些係包含但不限於以下:環形天線、寬頻偶極、單極天線、折疊式偶極天線、微帶或貼片天線、平面倒F天線("PIFA")、倒F天線("IFA")、Vivaldi天線、開槽的波導天線、半波以及四分之一波天線的變化。這些設計可被配置以利用被適當配置及定向的晶粒附接墊、引線指狀物、聯結桿、以及額外的導電的元件,以形成被配置以用於應用的天線,該些應用係包含但不限於需要一RF信號被發送及/或接收的無線手持式裝 置,其例如但不限於智慧型手機、雙向的通訊裝置、PC平板電腦、RF標籤、感測器、藍芽®、以及Wi-Fi裝置、物聯網("IoT")、居家防護、遙控裝置、以及其它。該些設計中的數個將會在以下加以描述,但是具有此項技術的通常知識者將會體認到,本發明係相關於藉由在此所述的元件及特點支援的任何天線設計。再者,該項技術中具有通常技能者將會體認到,儘管以下的說明係聚焦在各種無引線的引線架為基礎的實施例,但是相同的實施方式的原理可被應用至有引線的引線架封裝。
儘管本說明係趨向使用引線架類型的基板,但所了解的是本揭露內容亦可應用到其它類型的基板,其包含但不限於積層基板以及該項技術中具有通常技能者已知的其它基板。此外,在整個本說明中係參照到一電子構件23、電子裝置23、或是電子晶片23,其可以是一例如為混合的信號IC之半導體積體電路("IC")、一微控制器、一例如是RF功率電晶體的功率半導體裝置、其它類型的邏輯及/或類比裝置或是整合的功能、整合的被動功能、特殊應用IC("ASIC")、以及具有該技術的普通技能者已知的其它類型的類似的半導體裝置。電子構件23可以提供控制、監視、濾波、放大、供電以及其它功能給在以下敘述的整合的天線、或是電子構件23可以與控制、監視、供電、或者是和該整合的天線互動或電性通訊所需的功能隔離及/或獨立的。然而,根據本揭露內容,在某些實施例中,電子構件23較佳的是和該整合的天線裝置電性通訊,以提供空間有效率的封裝的裝置。
圖1是描繪根據一第一實施例的一種具有一整合的天線11之經封裝的電子裝置10或是電子裝置10的俯視圖。在本實施例中,整合的天線11係在一QFN或是MLF類型的封裝中被配置為一微帶或貼片天線的 實施例。電子裝置10係包含一基板12或是一導電的基板12,例如是一導電的引線架12或引線架12。在一實施例中,引線架12係包含一大致四邊形(例如,方形)晶粒焊盤(paddle)13或是晶粒墊13,其係界定四個週邊的邊緣區段以及複數個第一導電的引線14或是引線14,該些引線14可以被分離成為四個(4)組,其中每一組的引線14係和晶粒墊13間隔開來加以設置,並且從晶粒墊13的週邊區段中之對應的一個大致垂直地延伸。所了解的是,引線架12可包含比在本實施例中所描繪者更多或是較少的引線。
根據本實施例,引線架12進一步包含一接地面結構16,該接地面結構16在本實施例中係具有一框架狀的結構或是一環狀的結構,其係實質圍繞晶粒墊13並且被設置在晶粒墊13與引線14之間。在一實施例中,接地面結構16係包含一被設置在接地面結構16的一側邊中或是之內的間隙17或空間17。在一實施例中,接地面結構16可包含一或多個導電的指狀物19,其係從接地面結構16的側表面朝向晶粒墊13大致垂直地延伸。如同稍後將會加以解說的,導電的指狀物19可被設置在一或多個相關晶粒墊13之預設的位置處,以提供根據本實施例的不同的天線配置。在某些實施例中,接地面結構16可以連接至引線架12以作為一聯結桿配置(未顯示)的部分,並且此種至該聯結桿配置的連接可以在模製的封裝主體26被形成之後加以分開。
根據本實施例,一細長的導電的樑結構21、細長的導電的主體21、或是導電的傳輸線21係被設置成連接至晶粒墊13的週邊的邊緣區段中之一,並且從該週邊的邊緣區段朝向電子裝置10的一外部的邊緣22大致垂直地延伸。在一較佳實施例中,細長的導電的樑結構21係被設置成 從晶粒墊13的一中心線延伸,並且穿過接地面結構16的間隙17而延伸至外部的邊緣22。在一實施例中,晶粒墊13及細長的導電的樑結構21係具有一不同於引線14及接地面結構16的厚度。更具體而言,晶粒墊13及細長的導電的樑結構21可以從其個別的下表面部分地被蝕刻,使得該些下表面是在一不同於引線14及接地面結構16的下表面的平面上。此係在圖1中藉由從右到左向下傾斜的密集的影線來加以指出。在某些實施例中,引線14的部分140亦部分地被蝕刻,以提供一鎖定機構或結構給封裝主體26。所了解的是,在其它實施例中,接地面結構16亦可以部分地被蝕刻,以提供鎖定機構或結構。
電子裝置10進一步包含一或多個被設置在晶粒墊13的一表面上的電子構件23(例如是半導體裝置23)。在圖1中,電子構件23係被描繪為一虛線,以便於不阻礙到被用來描繪晶粒墊13之部分的蝕刻的橫斜的影線。在數個實施例中,電子構件23係包含覆蓋電子構件23的一表面的焊墊24,以用於將電子構件23電連接至引線14、晶粒墊13、及/或接地面結構16。例如,焊墊24係利用導電的結構27,例如是引線接合27、導電夾、或是該項技術中具有通常技能者已知的其它導電的結構來電連接至引線14。
電子裝置10進一步包含一種囊封材料,其係被施加至該電子構件、導電的結構、引線14的部分、接地面結構16的部分、晶粒墊13、以及細長的導電的樑結構21,以形成封裝主體26。在本實施例中,引線14的下方及外部的端面係在封裝主體26中被露出;接地面結構16的下表面係在封裝26的下表面中被露出;並且細長的導電的樑結構21的一端部分係在 封裝主體26的一側表面中被露出。在某些實施例中,封裝主體26係包括一種絕緣材料,例如是一種環氧樹脂模製化合物("EMC")、或是該項技術中具有通常技能者已知的其它材料。在某些實施例中,封裝主體26係利用包覆模製技術來加以形成。在其它實施例中,注入模製技術係被用來形成封裝主體26。
根據本實施例,整合的天線11係包括細長的導電的樑結構21、接地面結構16、以及晶粒墊13。更具體而言,在一實施例中,整合的天線11係被配置為四分之一波(λ/4)類型的天線結構,其係和引線14及電子構件23一起內含在封裝主體26之內。在一實施例中,引線架12可被蝕刻或是沖壓,以提供具有整合的天線11之電子裝置10的元件。根據本發明,被用來形成引線架12的蝕刻製程係便利地提供或是致能用於引線架12的設計以及天線設計整合之強化的彈性。此外,所了解的是,蝕刻及沖壓技術的一組合可被利用在其中該晶粒墊係被配置為非穿過封裝主體26的一或多個表面露出的實施例中。
圖2是具有整合的天線11之電子裝置10沿著在圖1中的參考線2-2所取的橫截面圖。圖2係進一步描繪一導電的結構的一個例子,例如是將覆蓋電子構件23的一表面的焊墊24電連接至一引線14的引線接合27。圖2亦描繪電子裝置10進一步結合一例如是印刷電路板20的下一層級的組件。在一實施例中,印刷電路板20係包含複數個導電線路,例如是導電的接地面31以及接點32及33。
在一實施例中,導電的接地面31係電連接至接地面結構16,以補充用於天線結構11的接地面結構。在一實施例中,細長的導電的 樑結構21可以利用一例如是引線接合27的導電的連接結構來電連接至接點33。在替代的實施例中,細長的導電的樑結構21'可被配置以具有一全厚度的遠端部分,該遠端部分可以利用例如是一焊料層34或是一導電的黏著層34來直接附接至接點33,即如同在圖3中所繪者。
如同在圖2的圖示中所示,晶粒墊13並未被焊接或是電連接至印刷電路板20,而是藉由封裝主體26來和印刷電路板20分開的。有利的是,在本實施例中,被提供為一環狀的結構之接地面結構16係有助於將電子裝置10固定到印刷電路板20,並且藉由沿著晶粒墊13的側表面來延伸該接地面,以進一步改善整合的天線11的效能。
根據本實施例,整合的天線11係被配置為一貼片或是微帶天線,其中晶粒墊13係提供該貼片天線部分,並且細長的導電的樑結構21係提供饋入或供應該貼片天線部分的傳輸線。於是,晶粒墊13係具有一長度36以及寬度37,並且被圍繞(至少部分)在一具有一厚度38以及一所選的介電係數的介電材料(亦即,封裝主體26)之內。在本實施例中,用於封裝主體26的介電材料可被選擇以提供最佳化用於一所選的設計之阻抗的一介電係數。在一較佳實施例中,晶粒墊13、接地面結構16、以及細長的導電的樑結構21係包括一種高導電度的金屬,例如是銅、一種銅合金、或是類似的材料。
在一實施例中,整合的天線11係具有一長度36等於如同在被選擇用於封裝主體26的介電媒體之內所決定的一波長的一半。在一實施例中,整合的天線11的操作頻率係藉由作為寬度37的一函數之長度36來加以決定。更具體而言,寬度37是一決定整合天線11的輸入阻抗之因數。 例如,藉由增加寬度37,整合的天線11的阻抗可被降低。在其它實施例中,根據用於封裝主體26的介電材料或絕緣材料的介電係數的相互作用的效應,一小於寬度37的長度36係趨向增加整合的天線11的頻寬。例如,一方形晶粒墊13將會具有一大約300歐姆的輸入阻抗。
在一用於例如是標準的無線手持式應用、行動電話收發器應用、藍芽®應用、RF標籤應用、或是其它無線或是類無線的應用之應用的實施例中,引線架12可以具有一大約200微米(大約8密耳)的厚度。已經發現到在這些類型的應用中,此厚度大約是一波長的0.05,此係提供用於整合的天線11之可接受的操作。進一步被觀察到的是,整合的天線11的本實施例係具有一大約5-7dB的方向性,並且該些電場係適當地線性極化而且是在該水平的方向上,其中晶粒墊13的寬度37係等於其長度36而等於0.5λ。
根據本實施例,進一步觀察到的是,整合的天線11的頻寬通常是小的,其中一大約3%的大小是典型的。例如,被配置以操作在100MHz的整合的天線11之一典型的設計將會諧振在大約96MHz之處。據信此損失是在整合的天線11的結構周圍的邊緣電場之一結果,此係整合的天線11諧振的一原因。
整合的天線11的設計、以及在以下敘述的其它貼片天線設計之行為通常像是一開路的傳輸線,因而就此而論,該電壓反射係數可被假設為大約-1。因此,和天線饋源相關的電壓將會是和該天線電路中的電流路徑反相的。因此,在晶粒墊13的最遠端之處(亦即,進一步遠離細長的導電的樑結構21的端),該電壓係處於一最大值。在晶粒墊13的相對端(大約 λ/2)之處,該電壓是最小的。
圖4是描繪根據一第二實施例的一種具有一整合的天線41之經封裝的電子裝置40或是電子裝置40的俯視圖。在本實施例中,整合的天線41是一微帶或是一貼片天線的另一實施例。電子裝置40係類似於電子裝置10,並且整合的天線41係類似於整合的天線11,因而只有在該些結構中的差異才會在以下加以描述。在本實施例中,電子裝置40係包含一具有一在厚度上被降低的邊緣部分430之晶粒焊盤43或是晶粒墊43。在一實施例中,邊緣部分430係沿著晶粒墊43的每一個週邊的邊緣區段延伸。此外,電子裝置40係包含細長的導電的樑結構21'、細長的導電的主體21'、或是導電的傳輸線21',其係被設置成連接至晶粒墊43的週邊的邊緣區段中之一,並且從該週邊的邊緣區段大致垂直地朝向電子裝置40的一外部的邊緣22延伸。再者,在電子裝置40中,接地面結構46係被配置為一聯結桿結構的一部分,其最初在組裝期間是作用以利用部分49來支撐晶粒墊43,並且接著在部分49實際和晶粒墊43分開之後,例如是在封裝主體26被形成之後被使用作為一接地面。此外,部分49的其餘的部分可被利用作為導電的指狀物19(如同在圖1中所繪),以作為天線結構41的部分。
圖5是進一步結合一印刷電路板50的電子裝置40沿著圖4的參考線5-5所取的橫截面圖。在本實施例中,印刷電路板50係包括一內嵌在其之內的絕緣的接地面結構56,該接地面結構56係透過接點51來電連接至接地面結構46。如同在圖5中所繪的,晶粒墊43的下表面的一部分係透過封裝主體26的下表面而被露出,並且可以利用例如是如同該項技術中具有通常技能者已知的一絕緣的黏著劑或其它材料來附接至印刷電路板 50。細長的導電的樑結構21'係利用例如是如同該項技術中具有通常技能者已知的一導電的黏著劑或是其它材料來電連接至接點53。再者,引線14可以用一種類似的方式來電連接至接點52。在一替代實施例中,晶粒墊43可被接地到在印刷電路板50上被設置成鄰接其的另一接觸墊,以用於例如是需要一接地的貼片及/或用於改善的傳熱的應用。
圖6是描繪根據另一實施例的一種具有一整合的天線61之經封裝的電子裝置60或是電子裝置60的部分橫截面圖。電子裝置60係類似於電子裝置10及40,因而只有差異才會在此加以描述。在本實施例中,電子裝置60係包含一晶粒焊盤63或是一晶粒墊63;以及一細長的導電的樑結構64、細長的導電的主體64、或是導電的傳輸線64,其係被設置成連接至晶粒墊63的週邊的邊緣區段中之一。在一實施例中,細長的導電的樑結構64係從晶粒墊63的該週邊的邊緣區段大致垂直地朝向電子裝置60的一外部的邊緣22延伸。根據本實施例,細長的導電的樑結構64係用一種下移安置(down-set)的配置來加以設置,因而細長的導電的樑結構64係透過封裝主體26的和接地面結構66相同的表面而被露出。再者,晶粒墊63係透過封裝主體26的一相反的表面而被露出,以作為一種頂端露出的墊("TEP")配置的一個例子。在本實施例中,整合的天線61可被配置為一微帶或是一貼片天線,並且包含晶粒墊63、細長的導電的樑結構64、以及接地面結構66。
圖7是描繪根據另一實施例的一種具有一整合的天線71之經封裝的電子裝置70或是電子裝置70的部分橫截面圖。電子裝置70係類似於電子裝置60,因而只有差異才會在此加以描述。在本實施例中,電子 裝置70係包含一晶粒焊盤73或是一晶粒墊73;以及一細長的導電的樑結構74、細長的導電的主體74、或是導電的傳輸線74,其係被設置成連接至晶粒墊73的週邊的邊緣區段中之一。在一實施例中,細長的導電的樑結構74係從晶粒墊73的該週邊的邊緣區段大致垂直地朝向電子裝置70的一外部的邊緣22延伸。根據本實施例,晶粒墊73以及細長的導電的樑結構74係透過封裝主體26的相同的表面而被露出。再者,接地面結構76係透過封裝主體26的一相反的表面而被露出。電子裝置70是一種頂端露出的墊配置的另一個例子。在本實施例中,整合的天線71可被配置一微帶或是一貼片天線,並且包含晶粒墊73、細長的導電的樑結構74、以及接地面層76。
圖8是描繪根據另一實施例的一種具有一整合的天線81之經封裝的電子裝置80或是電子裝置80的部分橫截面圖。電子裝置80係類似於電子裝置60,因而只有差異才會在此加以描述。在本實施例中,電子裝置80係包含一晶粒焊盤83或是一晶粒墊83;以及一聯結桿85,其係附接至晶粒墊83。在一實施例中,聯結桿85係用一種下移安置的配置來加以設置,並且在封裝主體26的和引線14相同的表面中被露出。晶粒墊83係透過封裝主體26的一相反的表面而被露出。電子構件23係在一與晶粒墊83的側邊相反的透過封裝主體26而被露出的側邊上附接至晶粒墊83。在本實施例中,聯結桿85並未從晶粒墊83加以切斷,因而在電子裝置80中進一步被配置為一細長的導電的樑結構84、細長的導電的主體84、導電柱結構84、或是導電的傳輸線84,其係被設置成連接至晶粒墊83的週邊的邊緣區段中之一,並且朝向電子裝置80的一外部的邊緣22延伸。根據本實施例,晶粒墊83以及細長的導電的樑結構84係透過封裝主體26的相反的表面而 被露出。在一實施例中,細長的導電的樑結構84係從晶粒墊83的一角落延伸。電子裝置80是一種頂端露出的墊配置的另一例子。在本實施例中,整合的天線81可被配置成一微帶或是貼片天線,其中在一印刷電路板的組合中,例如是在圖5中描繪的印刷電路板50,一個別的接地面例如是被設置在電子裝置80的外部。根據本實施例,該露出的晶粒墊配置(其包含但不限於在圖5、6、7及8中描繪的配置)可以使得根據特定的應用需求,將該晶粒墊接地至一印刷電路板變得容易。
四分之一波長的貼片天線係在配置及設計上類似於先前敘述的微帶或貼片天線11、41、61、71及81。圖9是描繪根據一實施例的一種具有一被配置為四分之一波長的天線的整合的天線91之經封裝的電子裝置90或是電子裝置90的俯視圖。電子裝置90係類似於電子裝置10及40,因而只有差異將會在以下加以描述。根據本實施例,整合的天線91係被配置成使得晶粒墊13的遠端130或是末端130(亦即,被設置成與細長的導電的樑結構21相反的端)係短路至接地面結構16。在本實施例中,否則接地面結構16是在其它所有地方藉由封裝主體26來與晶粒墊13實際分開的。在一實施例中,一從接地面結構16朝向晶粒墊13延伸之導電的指狀物191以及一例如是短路導線92之導電的連接結構92係將晶粒墊13電連接至接地面結構16。根據本實施例,因為晶粒墊13(或是整合的天線91的貼片部分)係在遠端130短路至接地面結構16,因此在該整合的天線91的遠端130的電流將不會被強制為零,而先前敘述之整合的微帶天線設計的情形則是為零。根據本實施例,整合的天線91係包括晶粒墊13、接地面結構16、細長的導電的樑結構21、以及短路接腳92。
根據本實施例的配置係產生一類似半波貼片天線的電流-電壓分布。然而,本實施例的一項功能差異是負責整合的天線91的輻射的邊緣電場係在晶粒墊13(亦即,該貼片)的遠端130(亦即,與傳輸線21相反的端)短路的,並且因此只有最接近細長的導電的樑結構21的電場會輻射或是為主動的。此外,在電子裝置90中,該增益係被降低;然而,出乎意料發現到的是,整合的天線91係維持和在半波貼片設計中呈現的相同的操作的基本性質,同時縮減該天線的尺寸至少50%(λ/4,亦即四分之一波)。在電子裝置90的替代的實施例中,晶粒墊13可以是具有一種底部露出的配置(例如,類似於電子裝置40)、可以是具有一種非露出的配置(例如,類似於電子裝置10)、且/或可以是具有一種頂端露出的配置(例如,類似於電子裝置60或70)。
圖10係描繪根據一實施例的一種具有一被配置為半波長天線的整合的天線101之經封裝的電子裝置100或是電子裝置100的俯視圖。該半波長貼片天線是該四分之一波長的貼片天線的一變化。電子裝置100係類似於電子裝置10、40及90,因而只有差異將會在以下加以描述。根據本實施例,整合的天線101係被配置成使得晶粒墊13的一相鄰的側邊131(亦即,被設置成相鄰晶粒墊13的連接至細長的導電的樑結構21之側邊的側邊;或是相鄰整合的天線結構101的貼片部分的饋入或是饋源端)係短路至接地面結構16。在本實施例中,否則接地面結構16是在其它所有地方都藉由封裝主體26來與晶粒墊13實際分開的。
在一實施例中,一從接地面結構16朝向晶粒墊13延伸的導電的指狀物192以及一例如是短路導線93之導電的連接結構93係將晶粒墊 13電連接至接地面結構16。根據本實施例,接地導線93係被配置以將一平行的電感引入至整合的天線101的阻抗,該阻抗是該貼片天線設計以及該應用的頻率的一結果。更具體而言,所產生的平行的電感係位移整合的天線101的諧振頻率。根據本實施例,藉由一起改變短路導線93的位置以及整合的天線101的導納及電抗,該諧振頻率可以針對於一特定的應用來加以修改及最佳化(亦即,調諧)。被配置為半波長天線之整合的天線101可被利用在包含但不限於需要操作在大於或等於約1GHz的頻率之應用的應用中。根據本實施例,整合的天線101係包括晶粒墊13、接地面結構16、細長的導電的樑結構21、以及短路接腳93。在電子裝置100的替代的實施例中,晶粒墊13可以是具有一種底部露出的配置(例如,類似於電子裝置40)、可以是非露出的(例如,類似於電子裝置10)、且/或可以是頂端露出的(例如,類似於電子裝置60或70)。
圖11係描繪根據一種平面倒F天線("PIFA")的配置的一第一實施例的一種具有一整合的天線111之經封裝的電子裝置110或是電子裝置110的部分俯視圖。該PIFA是平面天線的另一種類型,其可被利用在例如包含像是行動電話的行動無線手持式裝置、平板電腦、Wi-Fi卡、RF標籤、以及其它的數個應用中。PIFA是薄型的設計、全向的、可配置成為許多不同的形狀因素、以及諧振在一四分之一波長(λ/4)之處。因此,根據本實施例,PIFA可以被做成小的,用不同的形狀因素來加以配置,並且被整合在根據本說明的一種經封裝的電子裝置之中或是之內。
根據本實施例,電子裝置110係包含一例如是引線架12之導電的基板12,其係具有一晶粒附接墊113、晶粒焊盤113、或是晶粒墊113; 一細長的導電的主體121、細長的導電的樑結構121、導電的熔融的引線結構121、或是細長的接地迴路部分121;以及複數個引線114。在一實施例中,細長的接地迴路部分121係被配置為一u形構件,其中該u形的一開放的部分係被設置成背對晶粒墊113。所了解的是,電子裝置110可包含額外的引線114,其係包含被設置成接近晶粒墊113的其它週邊側表面之額外的引線。
在一實施例中,晶粒墊113係被配置成類似於在圖3中描繪的晶粒墊43。在一實施例中,晶粒墊113係包含在厚度上被降低的邊緣部分430,並且在一實施例中,其係環繞晶粒墊113的週邊側表面來延伸。該降低的厚度係在圖11中,藉由從右到左向下傾斜之密集的影線來加以描繪。根據本實施例,晶粒墊113係被配置為一用於整合的天線111的貼片部分或是貼片結構。更具體而言,晶粒墊113係具有例如是針對於一四分之一波長所選的寬度37以及高度36。
在本實施例中,細長的導電的接地迴路部分121係具有一長度大於或等於晶粒墊113的高度36,並且在電子裝置110的一側邊115上部分地封入引線114。細長的導電的接地迴路部分121係包含一類似於晶粒墊113的邊緣部分430而部分地被蝕刻的部分1210。細長的接地迴路部分121係包含在一端上的一第一接合部分1211、以及一被設置在一相對的端處的第二接合部分1212。第一接合部分1211以及第二接合部分1212可以具有一完整的厚度,以使得附接至一例如是印刷電路板的下一層級的組件變得容易。整合的天線111亦包含一導電的連接結構116、導電的接腳116、或是短路接腳116,其係將細長的導電的接地迴路部分121電連接至晶粒墊113 的一端。整合的天線111進一步包含一導電的連接結構117、導電的接腳117、饋源接腳117、或是探針饋入接腳117,其係將晶粒墊113電連接至引線114中之一被標明為一探針饋入引線1140或是饋源引線1140的引線。
根據本實施例,整合的天線111係藉由在晶粒墊113的一端設置短路接腳116,以諧振在一四分之一波長之處。在一實施例中,短路接腳116係被設置在晶粒墊113的一與晶粒墊113的相鄰第一接合部分1211的端相反的端之處。探針饋入接腳117的設置係介於細長的接地迴路部分121的一開放端1213與藉由短路接腳116短路的端之間。根據本實施例,整合的天線111的輸入阻抗係(至少部分)藉由短路接腳116的設置來加以決定的。例如,探針饋入引線1140越靠近短路接腳116,則該輸入阻抗將會是越低的,並且輸入阻抗的變化將會在一稍後的實施例中加以描繪。藉由進一步舉例,若所要的是為了調諧目的而增加輸入阻抗,則此例如可以藉由將探針引線1140設置成與短路接腳116更加隔開來加以完成。
在一實施例中,引線114係類似於引線14,並且可被配置以具有部分被蝕刻的部分140,以提供一用於封裝主體26的鎖定機構。電子裝置110係進一步被描繪為具有電子構件23,該電子構件23係進一步被描繪為具有被設置在電子構件23的一表面之上的焊墊24。電子裝置110亦被描繪為具有封裝主體26,該封裝主體26如同先前敘述地可以具有預先選擇的材料特徵。在一實施例中,晶粒墊113、引線114以及細長的群組迴路部分121的部分1211及1212的下表面係透過封裝主體26的表面而被露出。根據本實施例,封裝主體26係囊封、完全地覆蓋、或是封入短路接腳116以及探針饋入接腳117,此可以強化電場效應,並且有助於頻率調諧。儘管 未被描繪,電性構件23可以利用導電的連接結構,例如是引線接合27或是該項技術中具有通常技能者已知的其它導電的結構,來電連接至引線1140、其它引線、及/或晶粒墊113。
圖12係描繪根據一PIFA配置的另一實施例的一種具有一整合的天線126之經封裝的電子裝置120或是電子裝置120的部分俯視圖。電子裝置120係類似於電子裝置110,因而只有差異將會在以下加以描述。根據本實施例,電子裝置120係包含一細長的導電的主體122、細長的導電的樑結構122、或是細長的接地迴路部分122,其只有部分地沿著晶粒墊113的一週邊側表面延伸。在一實施例中,相較於在圖11中描繪的細長的接地迴路部分121,細長的接地迴路部分122係被配置為一較小或是較緊密的群組迴路。在一實施例中,細長的接地迴路部分122係被配置為一u形構件,其中該開放的部分係被設置成與晶粒墊113相反的。在某些實施例中,細長的接地迴路部分122只有至少部分地封入(例如,在一或多個側邊上部分地封入)或是部分地包含探針饋入引線1140,而其它引線114則並未被細長的接地迴路部分122所封入或是圍繞。在其它實施例中,細長的接地迴路部分122可以至少部分地封入一或多個引線114,而在電子裝置120內的其它引線114可被設置在細長的接地迴路部分122的外部。根據本實施例,細長的導電的樑結構122係被配置以具有兩個相對的端,該些端是終端在沿著封裝主體26的一邊緣被設置之導電的引線結構1211及1212中。在本實施例中,整合的天線126係包括晶粒墊113、細長的接地迴路部分122、短路接腳116、探針饋入接腳、以及探針饋入引線1140。根據本實施例,整合的天線126係適合用於較小的主體封裝、以及用於其中輸入阻抗係(藉由設 計或操作)被預期是最小的應用或設計。
在根據本發明的PIFA配置之替代的實施例中,可能所期望的是載入該PIFA天線。當該天線元件是非常小的,而且並不視需要地諧振時,此可能是有用的。根據一實施例,該PIFA配置可以藉由加入一例如是電容器的被動裝置,以抵消或是對抗該天線結構的電感而被載入。圖13是一種具有一整合的天線131之經封裝的電子裝置130或是電子裝置130的部分俯視圖。電子裝置130係類似於電子裝置110,因而只有差異將會在以下加以描述。在本實施例中,一被動構件133(例如,一電容器133或是一載入電容器133)係被設置成電連接至細長的接地迴路部分121以及晶粒墊113。根據一較佳實施例,電容器133係被設置成遠離(亦即,不相鄰)探針饋入接腳117。在一實施例中,如同大致在圖13中所描繪的,電容器133係被設置成接近細長的接地迴路部分121的開放端1213。
根據本實施例,電容器133被設置在電子裝置130內之距離可以藉由操作的頻率、該晶片電容器所用的尺寸、細長的接地迴路部分121的特徵(例如,材料厚度及寬度)、以及該設計中所用的路徑來加以決定。再者,電容器133的值可以根據封裝主體26的尺寸以及晶粒墊113的尺寸來加以決定。用於封裝主體26的材料亦影響到電容器133的值,特別是在小的主體裝置中。在一實施例中,電容器133的值可以是在一從2微微法拉到大約100微微法拉的範圍中。應注意的是在某些實施例中,若該電容值過大,則其將會降低該整合的天線的有效的輻射並且影響其效率。根據一實施例,整合的天線131係包括晶粒墊113、細長的接地迴路部分121、短路接腳116、探針饋入接腳117、探針饋入引線1140、以及被動構件133。根 據本實施例,細長的導電的樑結構121係被配置以具有兩個相對的端,該些端是終端在沿著封裝主體26的一邊緣而被設置之導電的引線結構1211及1212中。
圖14係描繪根據另一實施例的一種具有一整合的天線141之經封裝的電子裝置140或是電子裝置140的部分俯視圖。電子裝置140係類似於電子裝置120及130,因而只有差異將會在以下加以描述。根據本實施例,電子裝置140進一步包含被動構件133(例如,電容器133或是載入電容器133),其係被設置成將一引線1141電連接至晶粒墊113。在一實施例中,引線1141係被設置成接近晶粒墊113的一與晶粒墊113的其中探針饋入接腳117係被設置的端相對的端。根據本實施例,整合的天線141係包括晶粒墊113、細長的接地迴路結構122、短路接腳116、探針饋入接腳117、探針饋入引線1140、被動構件133、以及電連接至被動構件133的引線1141。根據本實施例,細長的導電的樑結構122係被配置以具有兩個相對的端,該些端是終端在沿著封裝主體26的一邊緣而被設置之導電的引線結構1211及1212中。
圖15係描繪一適合用於整合在一經封裝的電子裝置內之天線結構151的部分橫截面圖,其係包含一基板153或是一積層基板153,例如是一個多層的積層基板153。在本實施例中,天線結構151係被配置成一PIFA結構,以用於整合在一經封裝的電子裝置(例如,一或多個半導體構件及/或一或多個被動構件以及一例如是模製的封裝主體之封裝主體)之內。在一實施例中,積層基板153係包括多個導電層,例如是藉由絕緣材料156或是一或多個絕緣層156分開的導電線路154。在一實施例中,導電線路154 可以利用例如是導電的貫孔結構157來加以電性互連的。例如是焊料結構158的導電的結構158係被設置在基板153的一側邊上,並且一導電的貼片層159係被設置在基板153的一相對的側邊上。
根據本實施例,焊料結構158係包含複數個接地結構1581,其係電連接至一被設置在基板153內之內嵌的接地面161。在一實施例中,接地結構1581係利用延伸到基板153中至內嵌的接地面161之接地接腳162或是導電的接地貫孔162來電連接至內嵌的接地面161。在一實施例中,焊料結構158進一步包含信號結構1582,其係電連接至在基板153之內的導電線路154。在一實施例中,信號結構1582係利用導電貫孔157來電連接至導電線路154。在一實施例中,貼片層159係利用一導電的貫孔163或是導電的接腳163來電連接或是電性短路至內嵌的接地面161。焊料結構158進一步包含一饋入結構1583或是饋源結構1583,其係利用一導電的貫孔164或是導電的接腳164來電連接至貼片層159。根據本實施例,導電的接腳164係延伸穿過基板153,並且例如是通過在內嵌的接地面161中的一開口165或間隙165。
圖16係描繪天線結構151的仰視圖,其係包含被設置在貼片層159(以一虛線加以描繪)之下或是重疊貼片層159的接地結構1581、信號結構1582、以及饋入結構1583。在一實施例中,饋入結構1583以及接地結構1581可以相對該封裝主體尺寸的中心對稱地加以設置。在其它實施例中,饋入結構1583以及接地結構1581可以根據設計需求而被設置在基板153上及/或之內的其它位置。此外,天線結構151可以利用例如是一或多個被動構件來加以調諧,以達成所選的效率及效能。
圖17係描繪根據一倒F天線("IFA")的實施例的一種具有一整合的天線171之經封裝的電子裝置170或是電子裝置170的俯視圖。根據本實施例,電子裝置170係包含一基板172或是導電的基板172,例如是一導電的引線架172或是引線架172。在一實施例中,引線架172係包含一界定四個週邊的邊緣區段之大致矩形的晶粒焊盤173或是晶粒墊173、以及複數個第一引線174或是引線174。在一實施例中,引線174可以被分離成為四個(4)組,其中每一組的引線174係被設置成和晶粒墊173間隔開,並且從晶粒墊173的週邊的邊緣區段中之對應的一個大致垂直地延伸。所了解的是,引線架172可包含比在本實施例中所描繪者更多或是較少的引線,其例如是包含額外的列的引線。
根據本實施例,晶粒墊173係被配置以接收電子構件23來作為電子封裝170的部分,並且被配置為一用於整合的天線171的接地面結構。根據本實施例,整合的天線171進一步包括一細長的導電的樑結構176、細長的導電的主體176、導電的臂176、導電的傳輸線176、或是平面矩形的導電的元件176。在一實施例中,導電的臂176可以利用一細長的導電的樑結構177或是導電的短路臂177來附接至晶粒墊173。所了解的是,導電的臂176以及導電的短路臂177可以整體被稱為一細長的導電的樑結構,其係具有兩個垂直於彼此被定向的部分。在一實施例中,導電的短路臂177係與晶粒墊173附接及整合,並且從晶粒墊173的該些週邊的邊緣區段中之一大致垂直地並且接近一角落向外延伸。更具體而言,晶粒墊173、導電的短路臂177、以及導電的臂176係構成單一的主體。
在一實施例中,導電的臂176係從導電的短路臂177的一端 部分大致垂直地延伸,並且進一步大致平行於晶粒墊173的其中導電的臂176附接至晶粒墊173之相同的週邊的邊緣區段來延伸。在一實施例中,整合的天線171進一步包含一導電的饋入178或是導電的饋源引線178,其係從導電的臂176大致垂直而且向外的朝向封裝主體26的一外部的邊緣延伸。一間隙179係被設置在導電的臂176與晶粒墊173的相鄰的週邊的邊緣區段之間。在一實施例中,間隙179係被填入絕緣材料,例如是被用來形成封裝主體26的模製化合物。
注意到的是,在某些實施例中,較佳的是相對於導電的臂176的遠端,導電的饋源引線178係被設置成較接近導電的短路臂177。更具體而言,根據本實施例,導電的饋源引線178的位置係被選擇以使得在導電的臂177的遠端與導電的饋源引線178之間的電容、以及在導電的短路臂177以及導電的饋源引線178之間的電感實質無效。在該電容及電感被抵消、或是其效應被降低之下,只有輻射電阻係保留在整合的天線171中。
由於其小的尺寸(例如,λ/4),具有該IFA配置之整合的天線171可被利用在例如是無線手持式裝置的數種應用中。整合的天線171係包括被設置在晶粒墊173之上、或是和晶粒墊173間隔開之導電的臂176,該晶粒墊173係被配置為該接地面;導電的短路臂177,其係將導電的臂176接地至晶粒墊173;以及一導電的饋入源178,其係電連接至導電的臂176。在某些實施例中,導電的臂176係具有一長度是對應於一波長的大約四分之一。該IFA配置是一單極配置的一種變化,其中該頂端區段已經折向下(亦即,導電的上方的臂176),以便於與該接地面(亦即,晶粒墊173)平行的。此係被完成以例如是降低整合的天線171的高度,同時維持一諧振的線路 長度。在某些實施例中,導電的上方的臂176可能會引入電容至整合的天線171的輸入阻抗,此可以藉由導電的短路臂177來加以補償。導電的短路臂177可以根據應用而用不同的配置來加以形成;該配置的一個此種變化將會結合圖18來加以描述。
在本實施例中,整合的天線171的極化是垂直的,並且該輻射圖案大致是圓環狀的,其中該圓環的軸是在一大致平行於導電的饋入178的方向上。在一實施例中,為了更佳的輻射,晶粒墊173係被配置以具有一寬度1730是至少和導電的臂176的長度1760一樣寬的;並且晶粒墊173在高度1731上應該是至少λ/4。若該晶粒墊173的高度1731是較小的,則頻寬及效率將會減低。導電的短路臂177的高度1770係被配置為整合的天線171的一波長之一小的分數。然而,整合的天線171之有效的輻射以及阻抗性質被發現並不是高度1770的一強函數。
在電子裝置170的某些實施例中,晶粒墊173係被設置在導電的饋源引線178的平面(λ/4)之上。換言之,在某些實施例中,晶粒墊173以及導電的饋源引線178係被設置在不同、但是實質平行的平面上。例如,電子裝置170可被配置成具有一種頂端露出的墊的經封裝的裝置,類似於在圖6中所描繪的電子裝置60;或是被配置成具有一種偏移的非露出的晶粒墊配置,類似於在圖2中的電子裝置10,其中導電的饋源引線178係相關於晶粒墊173而被向上或是向下偏移的。例如,該密集的影線係代表晶粒墊173,並且至少導電的饋源引線178係被設置在不同的水平的平面上。
在一實施例中,電子裝置170進一步包含複數個聯結桿1701,其係從晶粒墊173的角落部分大致對角地朝向封裝主體26的角落部 分延伸。在一實施例中,聯結桿1702係從導電的短路臂177的一角落朝向封裝主體26的另一角落部分延伸。例如是引線接合27之導電的連接結構27係將電子構件23上的焊墊24電連接至引線174,並且在某些實施例中是電連接至晶粒墊173。根據本實施例,導電的饋源引線178係被設置在一對引線174之間,並且被配置以用於將整合的天線171電連接至一外部的饋入源。有利的是,類似於引線174,導電的饋源引線178係被配置在引線架172之內,以終端在封裝主體26的一邊緣或側邊處。
圖18係描繪根據一IFA配置的天線的另一實施例的一種具有一整合的天線181之經封裝的電子裝置180或是電子裝置180的俯視圖。電子裝置180係類似於電子裝置170,因而只有差異將會在以下加以描述。尤其,整合的天線181係包括晶粒墊173;一細長的導電的樑結構186、細長的導電的主體186、導電的臂186、導電的傳輸線186、或是平面矩形的導電的元件186;以及一導電的饋入188或是導電的饋源引線188,其係從導電的臂186朝向封裝主體26的一外部的邊緣大致垂直且向外的延伸。並非是一短路臂,整合的天線181係包含一或多個導電的連接結構187,例如是引線接合187或夾187,其係將導電的臂186電性短路至晶粒墊173。在一較佳實施例中,引線接合187係包括具有一直徑大於或等於約20微米(大於或等於約0.8密耳)的金線。
圖19係描繪根據一整合的槽孔天線的實施例的一種具有一整合的天線191之經封裝的電子裝置190或是電子裝置190的俯視圖。根據本實施例,電子裝置190係包括一基板或是導電的基板192,例如是一導電的引線架192或是引線架192。在一實施例中,引線架192係包括一界定四 個週邊的邊緣區段之大致矩形的晶粒焊盤193、晶粒墊193、或是第一晶粒墊193;以及複數個引線194或是引線194。在一實施例中,引線194可以被分離成為兩個(2)組,其中每一組的引線194係被設置成和晶粒墊193間隔開,並且從晶粒墊193的相對的週邊的邊緣區段中之對應的一個大致垂直地延伸。所了解的是,引線架192可包含比在本實施例中所描繪者更多或是較少的引線。
根據本實施例,引線架192進一步包括一細長的導電的樑結構196、一細長的導電的主體196、一導電板196、導電的墊196、或是導電的焊盤196,其係包含一延伸穿過導電的墊196之槽197、矩形開口197、或是孔197。在一較佳實施例中,槽197係位在導電的墊196之內的實質中心處,使得槽197的端及側邊和導電的墊196的邊緣間隔開之距離是實質相等或是均勻的。在一實施例中,導電的墊196係具有一界定四個週邊的邊緣區段之大致矩形的形狀,其係包含一相鄰、但是和晶粒墊193間隔開之週邊的邊緣區段,以在兩者之間提供間隙。在某些實施例中,引線架192進一步包含一或多個聯結桿198,其係從例如晶粒墊193以及導電的墊196的部分朝向封裝主體26的側表面延伸。在一實施例中,一饋源或是饋入結構199係將電子構件23(其係附接至第一晶粒墊193)電連接至導電的墊196。根據本實施例,整合的天線191係包含具有一種槽孔天線配置之帶有槽197的導電的墊196以及饋源結構199。槽197係包含一長度1970以及一高度1971。
槽孔天線係普遍使用在介於約300MHz到約20GHz之間的頻率。在本實施例中,例如是半導體晶片23的電子構件23係附接至晶粒墊 193,該晶粒墊193係與被用來形成該槽孔天線的導電的墊196隔離開。在一實施例中,饋入199係相對於槽197偏離中心地加以設置。為了使得槽孔天線191諧振,饋入導線199的如同在圖19中所繪的位置係變成一項主要的考量。更具體而言,較佳的是饋入199並非位在槽197的任一端上或是在任一端之處、或是在槽197的任何側邊的中心。為了致能該天線元件的輻射,在某些實施例中,饋入199可被設置在槽197的中心與一端之間。根據本實施例,所選的位置是整合的天線191的阻抗相對於操作頻率的一函數。更具體而言,若該天線至饋入199的左邊的阻抗是>λ/4,則饋入199的性質就如同其係為一電感器;並且至饋入199的右邊,饋入199係呈現一電容器的特性。當饋入199的位置係根據可應用的設計需求而被設計及施加時,該電感以及該電容應該實質上抵消。此只剩下輻射電阻來考量到相關於用以使得整合的天線191諧振所需的功率。
通常,槽孔天線係被設計成使得該阻抗大約是50Ω。在某些實施例中,此係被視為用於該天線的有效率的輻射之最佳的阻抗,但實際上可能是用以達成每一個情形或應用之一項挑戰。在該槽孔天線是利用一種例如是引線架QFM或QFP的基板類型的裝置來加以配置的情形中,該饋入(饋源)的定位亦可能會影響該天線的頻寬效能。在大多數的設計中,對於該槽孔天線的中心頻率效能的預期大約是被設計的操作頻率的7%。例如,對於一個1GHz的操作中心頻率(一用於例如是藍芽®及RF標籤的許多無線裝置之常見的操作頻率)而言,該槽輻射被觀察到是大約1GHz±3.5%。
在某些實施例中,槽197是沒有材料的(亦即,材料並不存在)。在其它實施例中,槽197可被填入空氣或是一種惰性氣體。考量一種 包覆模製的封裝層級的整合,槽197可被填入EMC。由於該EMC以及空氣的介電常數是實質相同的,因此被觀察到的是整合的天線191仍然會諧振。若由於頻率需求、頻寬需要、及/或封裝層級的實施方式之限制,保持槽197沒有EMC是所期望的、或者是相關於該應用,則此可以藉由利用一種膜輔助的模製("FAM")之模製製程來加以達成。
在電子裝置190的一實施例中,封裝主體26可被設置為一種包覆模製的封裝配置。在一實施例中,用於封裝主體26所選的模製化合物可以具有一大於空氣的介電常數,並且在用於晶粒附接以及引線接合的組裝步驟中是在典型的變異內,該兩者係影響饋入199之精確的設置,整合的天線191的頻寬效能被觀察到是在所要的中心操作頻率的10%之內。例如:若所要的目標頻率是1GHz,則該槽輻射或是頻寬可以是1GHz±5%。
根據本實施例,用於整合的天線191的槽可以是任意尺寸及形狀,只要槽197係由一連續的金屬平面或是接地處所圍繞即可。此外,該饋入(亦即,饋入199)可被設置以有效地形成所要的電場,因此產生該槽的諧振。例如,圖20係描繪槽197的一替代實施例的俯視圖,其係被設計成具有一彎曲的形狀以增加該槽的內部面積,同時維持適合於電子封裝190的可利用的面積之長度1970及高度1971。槽197的形狀係被配置成使得該形狀的周長等於一所選的波長,但是該形狀並不必是對稱的、或是具有一特定的尺寸或特定的相對形狀。
圖21係描繪一種具有被配置為一槽孔天線的另一實施例的一整合的天線211之經封裝的電子裝置210或是電子裝置210的俯視圖。在本實施例中,電子裝置210係被配置為一QFN或QFP封裝的裝置。電子裝 置210係包含一基板212、一導電的基板212,例如是一導電的引線架212或引線架212。在一實施例中,引線架212係包含一大致四邊形的晶粒墊213、以及複數個被設置成和晶粒墊213間隔開的引線214。根據本實施例,引線架212進一步包括被設置在引線214與該晶粒墊213之間的一細長的導電的樑結構216或是一細長的導電的主體216,其在一實施例中係完全地圍繞晶粒墊213。根據本實施例,細長的導電的樑結構216係被配置成環狀的形狀並且包含一槽297,其亦可以完全地圍繞晶粒墊213。在一實施例中,導電的饋入299係將電子構件23電連接至細長的導電的樑結構216。在一實施例中,導電的饋入299係連接至細長的導電的樑結構216的一內部或是在內的部分。
封裝主體26係囊封各種的構件,因而例如是晶粒墊213以及細長的導電的樑結構216的某些構件可能是未透過封裝主體26的一或多個表面而被露出的。在其它實施例中,晶粒墊213及/或細長的導電的樑結構216可以透過封裝主體26的一或多個表面而被露出。根據本實施例,槽297可被配置成不同的形狀及/或長度,其中周長長度係加到用於所選的應用之所要的波長。圖22A-22F係分別描繪不同形狀的配置2971至2976的例子,其係適合用於細長的導電的樑結構216之替代的槽。
圖23係描繪一種具有被配置為一槽孔天線的一替代實施例的一整合的天線231之經封裝的電子裝置230或是電子裝置230的俯視圖。電子裝置230係包括一基板232、一導電的基板232,例如是一導電的引線架232或是引線架232。在一實施例中,引線架232係包含一大致矩形的晶粒墊233、以及複數個被設置成和晶粒墊233間隔開的引線234。根據本實 施例,晶粒墊233係進一步被配置具有一槽237,該槽237係根據本實施例而被設置在電子構件23與一組的引線234以及封裝主體26的一側邊之間。槽237的長度及高度係如同先前敘述地加以決定,使得其周長係對應於整合的天線231之所要的波長。根據本實施例,整合的天線231進一步包括一波導239,該波導239係將一在電子構件23上的焊墊24電連接至該些引線234中之一。
根據本實施例,波導239係橫越、重疊、或是延伸橫跨槽237的一部分,並且某些實施例係包括一引線接合,例如是一金、銀或銅的引線接合。再者,波導239係具有一被選擇以具有一相關於整合的天線231的所要的操作頻率之降低的電阻的直徑。被觀察到的是,若波導239的電阻過大,則來自封裝主體26的電容以及該導線電阻的組合可能會具有一感應效應,此係降低整合的天線231的輻射效率。然而,若該電阻過小,則整合的天線231的頻寬可能會受到限制,並且操作頻率可能會難以穩定化。根據某些實施例,波導239的直徑可以是介於約20微米到約26微米(大約0.8密耳到約1密耳)之間。根據本實施例,如同在先前的槽孔天線實施例中所敘述的,波導239的位置較佳的是被設置成偏離槽237的中心。在一實施例中,波導239係被設置在槽237的中心與一端之間。
根據本實施例,波導239的引線接合迴路的高度可以藉由設計模擬來加以決定。在一實施例中,在該導線迴路的頂點產生λ/4之一目標的最大引線接合迴路高度係被觀察到,以提供更佳的輻射並且致能槽237諧振。在某些實施例中,引線架232的厚度係被選擇以支援更佳的諧振特性,並且進一步結合槽237的尺寸以及波導239的頂點高度來加以決定。被 選擇用於封裝主體26的材料可能對於整合的天線231的整體效能有所影響,例如是若槽237在該模製製程期間被填入模製化合物時。在其中該模製化合物的電容效應並不利地影響整合的天線231的諧振特性的某些實施例中,FAM模製技術可被利用以保持槽237沒有模製化合物。然而,根據一利用波導239的實施例,如同在圖24中所繪的,利用該FAM方法將會開放槽237,此只有部分地讓波導239被囊封在封裝主體26之內。如同在圖24中所繪的,封裝主體26係包含一橋接部分261,其係橫越槽237並且囊封波導239。所了解的是,如同大致藉由在圖23中的密集的影線來加以表示的,晶粒墊233的一部分可以在厚度上被降低。
圖25係描繪在一Vivaldi天線配置的一第一實施例中的一種具有一整合的天線251之經封裝的電子裝置250或是電子裝置250的俯視圖。電子裝置250係包含一基板252、一導電的基板252,例如是導電的引線架252或是引線架252。在一實施例中,引線架252係包含一大致四邊形晶粒墊253、以及複數個被設置成和晶粒墊253間隔開的引線254。在一實施例中,晶粒墊253係進一步被配置成具有一或多個聯結桿198,如同大致在圖25中描繪的,可以從該晶粒墊253的角落部分朝向封裝主體26的角落部分延伸。
根據本實施例,整合的天線251係被配置為一Vivaldi天線,其係一種在其操作上具有一寬頻的平面天線類型。一般而言,整合的天線251係被配置成具有一天線饋入259,其係電連接至電子構件23以及晶粒墊253。根據本實施例,晶粒墊253係進一步被配置成具有一槽257,該槽257係被設置成從晶粒墊253的週邊的邊緣區段向內延伸。在一實施例中,如 同大致在圖25中描繪的,槽257係位在沿著一週邊的邊緣區段的實質中心處。槽257係被配置以提供整合的天線251一低的諧振成分以及一寬的高頻諧振成分。根據本實施例,槽257係被配置成具有一致能整合的天線251諧振之彎曲的形狀、以及一接近晶粒墊253的邊緣之槽寬度2571。根據本實施例,整合的天線251的諧振頻率係藉由一導電的饋入259的設置來加以控制。例如,饋入259被設置成越接近槽257的外部的邊緣,則該諧振頻率越高。在某些實施例中,在槽257之內的區域可被填入模製化合物而作為封裝主體26的部分。在其它實施例中,在槽257之內的區域在一降低的電容配置中可以是空孔、或是沒有模製化合物(藉由虛線形的空孔或凹處255來加以表示)。在一實施例中,FAM製程技術可被利用以提供空孔255。整合的天線251進一步包含一接地接腳258或是接地導線258,其係被配置以將晶粒墊253電連接至接地。
圖26係描繪根據一Vivaldi天線的另一實施例的一種具有一整合的天線261之經封裝的電子裝置260或是電子裝置260的俯視圖。電子裝置260係類似於電子裝置250,因而只有差異將會在以下加以描述。根據本實施例,整合的天線261進一步包括一第二導電的饋入2590,其係將晶粒墊253電連接至引線254中之一。在某些實施例中,第二饋入2590可以從一例如是印刷電路板的下一層級的組件而被饋源或是饋入。
圖27係描繪在一折疊式偶極天線的一第一實施例中的一種具有一整合的天線271之經封裝的電子裝置270或是電子裝置270的部分俯視圖。根據本實施例,在以下敘述的折疊式偶極天線係被配置成使得該天線結構的端以一種將該饋源或是饋入相鄰接地的方式折回,藉此形成一迴 路。包含該天線設計的閉迴路結構的迴路係類似於平行短路的傳輸線來加以配置,每一個傳輸線係具有該總天線長度的一半長度,其中每一個傳輸線係藉由被置放在該天線迴路的大約中點處的饋入來加以分開的。根據該某些實施例,該折疊式偶極天線的長度係遠大於其寬度。考慮到該折疊的設計,在該天線中的電流係彼此加強,而不是彼此抵消。
該折疊式偶極天線是諧振的,並且在一半波長的奇數的整數倍數(例如,-0.5λ、1.5λ、2.5λ、等等)下更佳的輻射。此係依據該饋入的位置而定,並且例如是當該饋入被設置在該迴路的中心的情形。再者,該折疊式偶極天線可被調諧以諧振在一半波長的偶數倍數(例如,-1.0λ、2.0λ、3.0λ、等等)下。此例如可以藉由將該饋入(饋源)定位成從該迴路的中心點偏移的(例如,較接近該迴路的折疊的端中之一)來加以達成。以此種方式,該折疊式偶極可以擴大到在一較寬的頻寬下輻射,以強化該天線設計的用處、改善效率、以及增進效用。
電子裝置270係包括一導電的基板272,例如是一導電的引線架272或是引線架272。在一實施例中,引線架272係包含一晶粒墊273、以及複數個沿著晶粒墊273的週邊邊緣被設置的引線274(只有一組引線274被描繪)。根據本實施例,引線架272進一步包含一分開的迴路結構276、一兩件式的細長的導電的主體276或是細長的導電的樑結構276,其係具有藉由一間隙或空孔2762分開的一接地部分2760以及一饋入部分2761。根據一實施例,分開的迴路結構276的其餘的部分2763(用虛線輪廓展示的)可被設置在一例如是印刷電路板2764的下一層級的組件上。整合的天線271進一步包括饋入或饋源279,其係在一實施例中將饋入部分2761電連接至電子 構件23;以及接地接腳278或接地導線278,其係將電子構件23電連接至接地部分2760。在一替代實施例中,饋入部分2761可以透過印刷電路板2764來電連接至另一饋源。根據本實施例,細長的導電的樑結構2760及2761係被配置以具有兩個相對的端,其係終端在沿著封裝主體26的一邊緣而被設置之導電的引線結構中。
圖28係描繪根據一折疊式偶極天線的一第二實施例的一種具有一整合的天線281之經封裝的電子裝置280或是電子裝置280的部分俯視圖。電子裝置280係類似於電子裝置270,因而只有差異將會在以下加以描述。在本實施例中,整合的天線281係包括一分開的迴路結構286或是細長的導電的樑結構286,其係被配置為一囊封在封裝主體26之內的完全整合的雙極天線281。在一實施例中,分開的迴路結構286係包含一饋入2741或是一饋源引線2741,其可以透過選配的引線接合279以從電子構件23而被饋入、或是從電子構件280的外部而被饋入;以及一接地饋入2742,其可以透過選配的引線接合278而被饋入、或是從電子裝置280的外部而被接地。根據本實施例,電子裝置280的引線274中的兩個(亦即,引線2741及2742)係分別作用為用於整合的天線281的饋入及接地。根據本實施例,細長的導電的樑結構286係被配置以具有兩個相對的端,其係終端在沿著封裝主體26的一邊緣而被設置的導電的引線結構2741及2742中。
圖29係描繪根據一折疊式偶極天線的另一實施例的一種具有一整合的天線291之經封裝的電子裝置290或是電子裝置290的部分俯視圖。電子裝置290係類似於電子裝置270,因而只有差異將會在以下加以論述。在本實施例中,整合的天線291係包括一細長的導電的樑結構296,其 係形成用於該折疊式偶極天線的迴路的一部分。更具體而言,整合的天線291係為了調諧目的而偏移饋入2741或饋源引線2741、以及接地引線2742。在一實施例中,該分開的迴路配置可以是利用在一印刷電路板2964內的部分2963及2965,以便於例如是延伸效能以及改善整合的天線291的輻射及諧振的特性。根據本實施例,細長的導電的樑結構296係被配置以具有兩個相對的端,其係終端在沿著封裝主體26的一邊緣而被設置的導電的引線結構2742及2743中。
圖30係描繪根據另一實施例的一種具有一整合的天線301之經封裝的電子裝置300或是電子裝置300的俯視圖。在本實施例中,整合的天線301係被配置為一螺旋的天線實施例。電子裝置300係包含基板302、一導電的基板302,例如是一導電的引線架302或是引線架302。在一實施例中,引線架302係包含一第一晶粒焊盤3031或第一晶粒墊3031;一第二晶粒焊盤3032或第二晶粒墊3032;以及複數個引線304,其係被設置成和至少第一晶粒墊3031間隔開。所理解到的是,電子裝置300可以具有較所描繪者更多或是較少的引線304。在本實施例中,電子構件23係附接至第一晶粒墊3031,並且例如是引線接合27的導電的連接結構27可被利用以將電子構件23上的焊墊24電連接至引線304。在電子裝置300的一實施例中,電子構件23係被配置為一控制器晶粒,其例如可包含邏輯、類比、以及電源功能。根據本實施例,電子裝置300進一步包括一附接至第二晶粒墊3032的螺旋的天線裝置323,該第二晶粒墊3032係和第一晶粒墊3031間隔開,以隔離螺旋的天線裝置323與電子構件23。根據一實施例,螺旋的天線裝置323可以被製造為一個別的構件,例如是整合的被動裝置 ("IPD")。
在某些實施例中,螺旋的天線裝置323係為了改善的操作效能而被配置成具有一金屬化的背表面,以強化螺旋的天線裝置323的底板接地。此外,根據本實施例的分開的晶粒墊3031及3032係具有一項優點在於螺旋的天線裝置323可以在不影響到電子構件23的尺寸及其效能,而且在不需要使用電子構件23的昂貴的屏蔽技術之下,根據應用而用多種尺寸及形狀來加以配置。根據本實施例,電子構件23係被設置成有一平衡-不平衡轉換器(balun)裝置2301,其係利用一饋入309或是饋源導線309來電連接至螺旋的天線裝置的一端。螺旋的天線裝置323的一相對的端係利用接地接腳308或是接地導線308來電連接至第二晶粒墊3032。類似於在此所述的其它裝置,引線架302可包含一或多個聯結桿198。所了解的是,螺旋的天線裝置323可以具有其它形狀,其係包含一八邊形螺旋的形狀、一六角形螺旋的形狀、一方形螺旋的形狀、一圓形的形狀、以及該項技術中具有通常技能者已知的其它形狀。
在一實施例中,螺旋的天線裝置323可以利用半導體沉積(例如,電鍍)以及圖案化技術(例如,微影及蝕刻技術)來加以形成。整合的天線301係適合用於其中需要一寬頻天線或是一操作在一寬頻的頻譜之內的天線的應用。在某些實施例中,整合的天線301係適合用於具有介於約1GHz到約18GHz之間的操作頻率之應用。此種應用的例子係包含但不限於藍芽®、GPS、Zigbee、Z-Wave、RF標籤、物聯網、或是具有該項技術的普通技能者已知的類似的應用。
圖31是根據另一實施例的一種具有一整合的天線311之經 封裝的電子裝置310或是電子裝置310的俯視圖。在本實施例中,整合的天線311係被配置為另一螺旋的天線實施例。電子裝置310係類似於電子裝置300,因而只有差異才會在此加以描述。在電子裝置310中,引線架312係具有一不同的晶粒墊3033,其係被製作尺寸以容納一離散的平衡-不平衡轉換器裝置2032以及螺旋的天線裝置323。在本實施例中,饋源導線309係將電子構件23電連接至平衡-不平衡轉換器裝置2032,並且一例如是引線接合315的導電的結構315係將平衡-不平衡轉換器裝置2031電連接至螺旋的天線裝置323的一端。
在一替代實施例中,一平衡-不平衡轉換器裝置可被整合在螺旋的天線裝置323之內,此係降低在電子裝置310中的晶粒數目,並且降低該系統設計的複雜度以及整體系統的成本。亦可能從此配置導出有操作效能的益處。作為一獨立的平衡-不平衡轉換器或是被整合到該螺旋的天線晶粒中,並且位在一隔離晶粒墊上,其可以藉由降低信號損失、雜訊注入、以及天線阻抗而具有額外的益處。此方法可以對於某些應用提供改善的效能、降低的功率消耗、較容易的調諧、以及改善的整體系統成本。
圖32係描繪根據另一實施例的一種具有一整合的天線321之經封裝的電子裝置320或是電子裝置320的俯視圖。根據本實施例,整合的天線321是一螺旋的天線的另一實施例。電子裝置320係包括一基板322、一導電的基板322、導電的引線架322、或是引線架322。在一實施例中,引線架322係包含一晶粒焊盤323或是晶粒墊323、複數個被設置成和晶粒墊323的至少某些週邊側表面間隔開的引線324、以及一或多個聯結桿328。所了解的是,電子裝置320可以具有較所描繪者更多或是較少的引線。在 本實施例中,整合的天線321係包括具有一螺旋的形狀之一細長的導電的樑結構、或是細長的導電的主體,並且和晶粒墊323間隔開地被設置於電子封裝320內。在一實施例中,整合的天線321係利用蝕刻及/或沖壓技術,用所要的形狀而被形成在引線架322之內。在一實施例中,電子裝置320係包括一頂端露出的墊結構,其中如同大致在圖33中描繪的,晶粒墊323的一表面係透過封裝主體26的一主要的表面而被露出,圖33是電子封裝320的俯視圖。在一實施例中,類似於晶粒墊323,整合的天線321係進一步透過封裝主體26的相同的主要的表面而被露出。在其它實施例中,晶粒墊323可以藉由封裝主體26而被囊封(亦即,並未在封裝主體26的一主要的表面中被露出)、或是在封裝主體26的一與從其中整合的天線321被露出的主要的表面相反的主要的表面中被露出。在其它實施例中,整合的天線321的主要的表面可以藉由封裝主體26而完全地被囊封(亦即,並未在封裝主體26的一主要的表面中被露出)。
在本實施例中,電子構件23(以虛線的輪廓展示)係附接至晶粒墊323的表面,並且藉由封裝主體26而被囊封(亦即,並未被露出於其中)。電子構件23可以如同在先前的實施例中地利用導電的結構27來電連接至引線324、及/或電連接至整合的天線321。在替代的實施例中,至整合的天線321的電連接可以透過一例如是印刷電路板的下一層級的組件來加以完成。在一實施例中,在該模製步驟以形成封裝主體26之後,一移除步驟(例如,一研磨步驟及/或一蝕刻步驟)可被利用以移除該模製化合物的部分,以露出晶粒墊323的一表面以及整合的天線321的一或多個表面。如同在先前的實施例中,被用來形成引線架322的材料、引線架322的尺寸、以 及封裝主體26的材料性質係根據特定的天線需求來加以選擇。
圖34是根據另一實施例的一種具有整合的天線341之經封裝的電子裝置340或是電子裝置340的俯視圖。根據本實施例,整合的天線341係包含被設置在封裝主體26的一外表面上的一第一細長的導電的樑結構3411或是第一細長的導電的主體3411。如同將會在圖35中進一步加以解說的,電子裝置340係包含複數個引線344以及電子裝置23,該兩者在基於俯視圖的圖34中是以虛線描繪的。在一實施例中,第一細長的導電的主體3411可以藉由沉積一覆蓋封裝主體26的一主要的表面的導電層來加以形成。在另一實施例中,第一細長的導電的主體3411可以是被附接或設置在封裝主體26的外部表面上的一金屬箔、一金屬膜、或是金屬結構。在一實施例中,該導電層可以是一種例如是銅的金屬、一種銅合金、金、多個層的金屬、或是該項技術中具有通常技能者已知的其它天線材料。之後,遮罩及蝕刻技術可被利用以圖案化第一細長的導電的主體3411成為一所要的圖案,以提供第一細長的導電的主體3411。在一實施例中,第一細長的導電的主體3411可被設置成具有一貼片天線的形狀、具有一螺旋的天線的形狀、如同在此所述的其它天線形狀、或是該項技術中具有通常技能者已知的其它類似的形狀。在其它實施例中,一遮罩層係加以沉積,並且第一細長的導電的主體3411係被形成在封裝主體26的未被該遮罩層覆蓋的部分上。該遮罩層接著可被移除、或是在一替代實施例中被保留在適當的地方並且使用作為一絕緣層。
圖35是電子裝置340沿著在圖34中的參考線35-35所取的橫截面圖。電子裝置340進一步包括一基板342或是一導電的基板342,例 如是導電的引線架342或是引線架342。在一實施例中,引線架342係包含一晶粒焊盤343或是晶粒墊343;複數個被設置成和晶粒墊343間隔開的引線344;以及一第二細長的導電的樑結構3412、第二細長的導電的主體3412、或是導電的天線柱結構3412。在一實施例中,導電的天線柱結構3412係包括一引線部分3444,其係在和引線344相同的平面上;一接點部分3414,其係用於電連接至第一細長的導電的主體3411;以及一連接部分3416,其係延伸在引線部分3444與接點部分3414之間。在一實施例中,導電的天線柱結構3412係在封裝主體26的至少兩個表面(其包含其中第一細長的導電的主體3411被設置的主要的表面2600)中被露出。
在一實施例中,導電的天線柱結構3412可被配置為一用於整合的天線341的傳輸線,並且可被利用以將整合的天線341電連接至一例如是印刷電路板的下一層級的組件、或是將整合的天線341電連接至電子構件23。在一實施例中,電子構件23係利用例如是引線接合27的導電的連接結構27來附接至晶粒墊323並且電連接至引線344。在一實施例中,引線部分3444、晶粒墊323、以及引線344的下表面係在封裝主體26的一下表面中被露出。根據本實施例,整合的天線341係包括第一細長的導電的主體3411以及導電的天線柱結構3412。在某些實施例中,一保護層可被設置成覆蓋第一細長的導電的主體3411。
圖36是根據另一實施例的一種具有一整合的天線341之經封裝的電子裝置360或是電子裝置360的橫截面圖。電子裝置360係類似於電子裝置340,因而只有差異將會在此加以敘述。根據本實施例,電子裝置360係被設置成具有一種頂端露出的墊配置,其中晶粒墊363係被設置成相 鄰封裝主體26的主要的表面2600,並且複數個引線344係被設置在封裝主體26的相反的主要的表面上。
圖37是在一替代實施例中的封裝主體26的部分橫截面圖,以描繪其中第一細長的導電的主體3411被嵌入在封裝主體26之內的一實施例。在一實施例中,第一細長的導電的主體3411的外部的露出的表面係實質平面的、或是與封裝主體26的主要的表面2600實質齊平的。在一實施例中,在封裝主體26被形成之後,用於整合的天線341之所要的圖案可被蝕刻到封裝主體26中,並且該蝕刻的圖案之後係被填入一種導電材料,以形成第一細長的導電的主體3411。在一實施例中,平坦化技術可被利用以移除該導電材料的部分,以提供在封裝主體26與第一細長的導電的主體部分3411之間的一種共平面的配置。第一細長的導電的主體3411可以直接連接至在封裝主體26之內的導電柱3412、或是藉由露出在封裝主體26的主要的表面2600中的接點部分3414,並且利用一導電的連接橋3417來電連接該兩個結構。
圖38是根據另一實施例的一種具有一整合的天線381之經封裝的電子裝置380或是電子裝置380的部分切去的頂端立體圖。在本實施例中,整合的天線381係被配置成一螺旋的天線形狀,並且是一內嵌在例如是封裝主體26的模製的封裝主體中之整合的天線的一範例實施例。在一實施例中,電子裝置380係包括一基板,例如是導電的基板382、導電的引線架382、或是引線架382。在一實施例中,引線架382係包含一晶粒焊盤383或是一晶粒墊383;複數個被設置成和晶粒墊383間隔開的引線384;以及一或多個導電柱結構386,其係從封裝主體26的一主要的表面延伸至一 相反的主要的表面,並且可以是與晶粒墊383一體的。根據本實施例,導電柱結構386係被配置以支援晶粒墊383(例如,在組裝期間),並且提供和整合的天線381的電性通訊。在一實施例中,電子裝置380進一步包括附接至晶粒墊383的一面對引線384的相對的表面之電子構件23。如先前所述的,電子構件23可以利用例如是引線接合27之導電的連接結構27來電連接至引線384。
在一實施例中,一絕緣層(未顯示)可被設置在晶粒墊383的一主要的表面上,並且天線部分3811或是螺旋的天線部分3811可以利用例如是沉積、遮罩、以及蝕刻技術而被形成在該絕緣層上。在封裝主體26被形成之後,封裝主體26的部分可被移除以形成主要的表面2600,並且在主要的表面2600中露出天線部分3811的一部分。例如,研磨、拋光、及/或蝕刻技術可被利用以移除封裝主體26的部分。根據本實施例,整合的天線381可包含天線部分3811、一或多個導電柱結構386、以及晶粒墊383。
在替代的實施例中,一第二晶粒墊可被利用以在封裝主體26的和引線384相同的主要的表面上支撐電子構件23。在一實施例中,天線部分3811係在封裝主體26的主要的表面2600中被露出,並且該第二晶粒墊可以在封裝主體26的相對的主要的表面中被露出。在另一實施例中,天線部分3811可以在封裝主體26被形成之後加以形成,其係藉由以一所要的溝槽圖案來移除封裝主體26的部分,並且接著利用一種導電材料來填充該溝槽圖案而成為天線部分3811。例如是研磨及/或蝕刻技術的移除技術可被利用以移除該導電材料的部分,因而在一實施例中,天線部分3811的上表面以及封裝主體26的表面2600是彼此實質共平面或是齊平的。在一實施 例中,天線部分3811係被形成以電連接至一或多個導電柱386。
現在轉到圖39-46,基板結構的各種實施例係被描述,其係具有被配置以改善在例如是環氧樹脂模製化合物的模製材料與基板結構之間的黏著之鎖定特點。在以下的說明中,該些基板結構係利用導電的引線架基板結構而被描繪及敘述,但所了解的是所述特點及元件係相關於其它類型的基板結構,因而並不只限於引線架類型的基板。以下的實施例可以結合在此所述的整合的天線結構的任一個來加以利用、或是可被利用在並不包含整合的天線之經封裝的電子裝置中。
根據本實施例,該些鎖定特點係被設置成完全穿過該引線架的所選的部分(亦即,從一表面延伸至另一表面以使得該模製材料能夠流過這些區域)。在一較佳實施例中,該些鎖定特點係被設置在該基板結構的在厚度上相較於基板結構的其它部分而被降低的部分中。在某些實施例中,該些具有被降低厚度的部分係利用例如是蝕刻技術的移除技術來加以製備。
根據本實施例,該些鎖定特點在該特定的基板結構內可以在尺寸、形狀、數量、間隔、以及位置上變化。這些變數可以依據數個設計限制而定,其係包含但不限於下方接合的存在、半導體晶片尺寸相對晶粒附接墊尺寸的比例、該封裝主體的尺寸、該基板的材料類型及厚度、引線間距、聯結桿設計及位置、以及用於模製的模製化合物的性質。例如,在一模製化合物中的填充物尺寸係被選擇成使得該模製化合物可以在模製期間流過該些鎖定特點,此至少部分將會決定在該模製化合物與該基板結構之間的介面將會有多穩固。
圖39係描繪根據一第一實施例的一例如是引線架390的基板結構390的仰視圖。圖40係描繪被納入一電子封裝的裝置400中的引線架390的截面圖。在一實施例中,引線架390係包括一大致四邊形(例如,方形)晶粒墊391或是晶粒焊盤391,其係界定四個週邊的邊緣區段。此外,當從圖40中所描繪的橫截面觀之時,晶粒墊391係分別界定相對的大致平面的上表面及下表面3910及3911。如同在圖40中明顯可見的,晶粒墊391並不具有均勻的厚度。而是,下表面3911的一週邊部分係部分被移除、或是部分被蝕刻(例如,一半被蝕刻),以界定一蝕刻的部分3912。蝕刻的部分3912係進一步在圖39中藉由從右到左向下傾斜的密集的影線來加以描繪。在某些實施例中,相對於晶粒墊391的下表面3911的其餘部分凹陷之蝕刻的部分3912係完全延伸在晶粒墊391的週邊的邊緣區段的周圍。
在一實施例中,引線架390進一步包括複數個一體連接至晶粒墊391的聯結桿392。在一實施例中,引線架390係包含四個從藉由晶粒墊391所界定的四個角落區域的個別的角落區域大致對角地延伸至一阻擋棒(dam bar,未顯示)的聯結桿392,聯結桿392係在電子封裝裝置400的製造期間有效地支撐晶粒墊391。在某些實施例中,聯結桿392係具有一類似於蝕刻的部分3912的降低的厚度。引線架390進一步包括複數個被設置成和晶粒墊391間隔開的引線393,並且在一實施例中,包括沿著晶粒墊391的四個週邊的邊緣區段的每一個被設置的四個組。在某些實施例中,每一個引線393的厚度並非均勻的,其中一週邊部分3931是半蝕刻的。在某些實施例中,如同在圖40中所繪的,引線393的上表面可包含一引線接合墊或部分3932。
根據本實施例,引線架390進一步包括複數個被設置在引線架390的所選的部分中的鎖定特點394。在一實施例中,鎖定特點394係包括被設置在晶粒墊391的蝕刻的部分3912中之槽3941或是鎖定槽3941;以及圓形的孔洞3942或鎖定孔洞3942,其係被設置成接近聯結桿392與晶粒墊391交叉、接合或是交會之處。根據本實施例,槽3941以及圓形的孔洞3942係被設置成完全穿過在引線架390之內的個別的位置。在某些實施例中,槽3941係包括沿著晶粒墊391的週邊的邊緣區段間隔開之細長的矩形形狀。在一實施例中,至少四個槽3941係沿著晶粒墊391的每一個週邊的邊緣區段而被設置,並且至少一圓形的孔洞3942係接近晶粒墊391的每一個角落部分而被設置。根據本實施例,槽3941以及圓形的孔洞3942係被製作尺寸,以使得在被用來形成封裝主體26之所選的模製化合物之內的填充物可以填入其中,並且容許該模製化合物在該模製製程期間流過其。此配置係提供在引線架391與封裝主體26之間強化的黏著。
經封裝的電子裝置400進一步包括利用例如是一附接層401來附接至晶粒墊391的上表面3910的電子構件23。例如是引線接合27的導電的連接結構27係將電子構件23的一上表面上的焊墊24電連接至在引線393上的引線接合部分3932。封裝主體26係囊封電子構件23、導電的連接結構27、引線393的部分、以及晶粒墊391的部分。在一實施例中,晶粒墊391的一外部表面3916以及引線393的部分係透過封裝主體26的下表面而被露出。根據本實施例,具有槽3942及圓形的孔洞3943的蝕刻的部分3912以及聯結桿392係被囊封在封裝主體26之內。
圖41係描繪根據另一實施例的一基板結構410或是引線架 410的部分仰視圖。引線架410係類似於引線架390,因而只有差異將會在以下加以描述。根據本實施例,引線架410進一步包括額外的鎖定特點,其係包含被設置在一或多個聯結桿392之內的複數個聯結桿槽3946以及一或多個聯結桿的圓形孔洞3947。在一較佳實施例中,每一個聯結桿392係被配置成具有聯結桿槽3946以及一或多個聯結桿的圓形孔洞3947。在一實施例中,一第一聯結桿槽3946A係被設置成相鄰圓形的孔洞3943,並且一第一聯結桿的圓形孔洞3947A係被設置在聯結桿392的一遠端與第一聯結桿槽3946A之間。在一實施例中,一第二聯結桿槽3946B係被設置在該遠端與第一聯結桿的圓形孔洞3947A之間。在一實施例中,一第二聯結桿的圓形孔洞3947B係被設置在該遠端與第二聯結桿槽3946B之間。在一實施例中,一第三聯結桿槽3946C係被設置在該遠端與第二聯結桿的圓形孔洞3947B之間。在一實施例中,第二聯結桿槽3946B可以是比第一聯結桿槽3946A以及第三聯結桿槽3946C中的一或多個較長的。所了解的是在其它實施例中,更多或較少的聯結桿的圓形孔洞及/或聯結桿槽可被利用,而且不同的聯結桿槽形狀亦可被使用。
圖42係描繪根據另一實施例的一基板結構420或是引線架420的部分仰視圖。引線架420係類似於引線架390及410,因而只有差異將會在以下加以描述。根據本實施例,引線架410係包括一Y形槽結構3948,其係被設置在引線架410的其中聯結桿392交叉晶粒墊391的一角落部分的部分中。根據本實施例,Y形槽結構3948係被設置在晶粒墊391的蝕刻的部分3912之內,並且是沿著聯結桿392的半蝕刻的部分之部分。在一實施例中,兩個槽3948A及3948B係被設置成完全延伸穿過蝕刻的部分 3912,並且第三槽3948C係被設置成完全延伸穿過聯結桿392。換言之,藉由Y形槽結構3948的槽3948A及3948B所界定的V形部分係主要被設置在蝕刻的部分3912中,並且藉由Y形槽結構3948的槽3948C所界定的I形部分係主要被設置在聯結桿392中。在某些實施例中,聯結桿392可包含一或多個聯結桿槽3946以及一或多個聯結桿的圓形孔洞3947。在一較佳實施例中,晶粒墊391的每一個角落部分以及每一個聯結桿392係類似地被配置。根據本實施例,Y形槽結構3948有利的是提供在封裝主體26與引線架420之間強化的黏著,其亦被配置以互鎖聯結桿392及蝕刻的部分3912,以在高應力的區域中,特別是在大的主體裝置中提供改善的穩定性及強度。此特定實施例例如是有利於利用較厚的引線架(例如,
Figure 105108747-A0305-02-0058-50
約200微米(
Figure 105108747-A0305-02-0058-51
8密耳)的封裝裝置、以及利用該些封裝裝置的應用(例如是高熱的裝置)中。Y形槽結構3948係降低金屬質量在晶粒墊391的角落部分中的量,此係降低熱膨脹係數("CTE")。此和該模製化合物與聯結桿/晶粒墊區域的互鎖一起降低可能發生在模製或是模製後的固化製程期間的翹曲。
圖43係描繪根據另一實施例的一基板結構430或是引線架430的部分仰視圖。引線架430係類似於引線架390、410及420,因而只有差異將會在以下加以描述。再者,所了解的是,引線架430的特點可以結合其它在此所述的實施例以及其它實施例來加以利用。引線架430係包括施加一具有非線性形狀的邊緣431到晶粒墊391的蝕刻的部分3912以及聯結桿392。在一實施例中,邊緣431係包括波浪形的邊緣,其包含一齒狀的邊緣、一鋸齒狀的邊緣、一圓波的邊緣、或是一被配置以增加晶粒墊391及聯結桿392的邊緣部分的表面積的邊緣。此在表面積上的增加係增進該 模製化合物的黏著至引線架430的功效。具有一非線性形狀的邊緣431可以單獨、或是結合在此所述的鎖定特點中的一或多個來加以利用。再者,邊緣431可被設置在晶粒墊391的小於全部的週邊的邊緣區段上。在一實施例中,蝕刻的部分3912可進一步包含一或多個圓形的孔洞3949,亦即被設置成完全穿過蝕刻的部分3912並且被設置在蝕刻的部分3912的所選的位置處之鎖定特點。在一實施例中,圓形的孔洞3949可被設置在兩個槽3946之間、或是被設置在Y形槽結構3948與一槽3946之間。
圖44係描繪根據另一實施例的一基板結構440或是引線架440的部分仰視圖。引線架440係類似於引線架390、410、420及430,因而只有差異將會在以下加以描述。根據本實施例,引線架440係包括邊緣441及442,其係非線性的,以提供一偏移開槽的突片鎖定結構443。在一實施例中,邊緣442係具有一與邊緣441不同的形狀或邊緣輪廓。在一實施例中,鎖定結構443係包括複數個以一種非連續的方式彼此偏移的突片443A、443B及443C。突片443A、443B及443C的尺寸及形狀可以變化。在一實施例中,每一個突片係包含一被設置成完全穿過其個別的槽之槽444。在某些實施例中,當亦包含Y形槽結構3948時,槽444係被設置成大致垂直於槽3948C。在另一實施例中,鎖定結構443可以進一步沿著晶粒墊391的週邊的邊緣區段來加以設置。類似於邊緣431,鎖定結構443係被配置以增加引線架440的表面積,藉此改進在引線架440與被用來形成封裝26的模製化合物之間的黏著。
從前述的所有內容,熟習此項技術者可以判斷根據一實施例,一種經封裝的電子裝置係包括一引線架,其係具有一晶粒墊、至少一 與該晶粒墊一體的聯結桿、以及複數個被設置成和該晶粒墊間隔開的引線。一電子構件係電連接至該些引線。該晶粒墊係包含一在週邊的邊緣區段的至少一部分的周圍之蝕刻的部分。第一複數個鎖定特點係被設置成延伸穿過該蝕刻的部分。一模製的封裝主體係囊封該電子構件以及該引線架的部分,並且被設置在該些鎖定特點之內。
在一實施例中,該第一複數個鎖定特點係包括一具有非線性的邊緣,其係被設置成圍繞該蝕刻的部分的至少一部分。在另一實施例中,該第一複數個鎖定特點係包括槽。在另一實施例中,該第一複數個鎖定特點係包括圓形的孔洞。在另一實施例中,第一複數個鎖定特點可包括偏移開槽的突片。在另一實施例中,第二複數個鎖定特點係被設置成延伸穿過該聯結桿。在一實施例中,該第二複數個鎖定特點係包括一具有非線性的邊緣,其係沿著該聯結桿的邊緣部分來加以設置。在另一實施例中,該第二複數個鎖定特點係包括槽。在另一實施例中,該第二複數個鎖定特點係包括圓形的孔洞。在另一實施例中,該第二複數個鎖定特點可包括偏移開槽的突片。
尤其是包含鎖定特點431的上述的鎖定特點係導致經封裝的電子裝置符合濕度靈敏等級1("MSL 1")的要求。此係有利的,因為通過MSL 1的測試係容許製造商能夠消除昂貴的預防處理,例如是烘烤製程以及乾燥包裝的儲存。此亦消除監視利用在此的實施例的封裝電子構件之保存限期的必要性,甚至在該乾燥包裝被開啟之後也是如此。相較之下,一種並未通過該MSL 1要求之經封裝的電子裝置則必須在被使用某一時間量後,必須使用額外的烘烤製程。
從前述的所有內容,熟習此項技術者可以判斷根據一實施例,一種製造一具有一整合的天線的電子封裝的裝置之方法係包括設置一導電的基板,該導電的基板係包括:一第一導電的晶粒附接墊;一第一導電的引線,其係和該第一導電的晶粒附接墊的一第一側邊間隔開;以及一細長的導電的樑結構,其係被設置成接近該第一導電的晶粒附接墊的該第一側邊,該細長的導電的樑結構係電耦接第一導電的晶粒附接墊以及該電子裝置中的一或多個,其中該細長的導電的樑結構以及該第一導電的晶粒附接墊以及一第二導電的引線中的一或多個係被配置為一天線結構。該方法係包含耦接一電子裝置至該第一導電的引線;以及形成一封裝主體,其係囊封該電子裝置並且囊封該第一導電的晶粒附接墊的至少部分、該第一引線的至少部分、以及該細長的導電的樑結構的至少部分。
從前述的所有內容,熟習此項技術者可以判斷根據另一實施例,在具有一整合的天線之經封裝的電子裝置中,該導電的接地面結構可以在該封裝主體的一主要的表面中被露出,並且該第一導電的晶粒附接墊係在該封裝主體的一相反的主要的表面中被露出。在另一實施例中,該導電的接地面結構可以沿著該第一導電的晶粒附接墊的一第二側邊來電連接至該第一導電的晶粒附接墊。在又一實施例中,該經封裝的電子裝置可進一步包括一第三導電的引線,其係利用一被動裝置來電耦接至該第一導電的晶粒附接墊。在另一實施例中,該細長的導電的樑結構可以利用一接近該細長的導電的樑結構的一第一端的被動結構來電連接至該第一導電的晶粒附接墊,並且利用一導電的連接結構來在接近一相對的端電連接至該第一導電的晶粒附接墊。
從前述的所有內容,熟習此項技術者可以判斷根據另一實施例,在具有一整合的天線之經封裝的電子裝置中,該天線結構可進一步包括一導電的短路臂結構,其係將該細長的導電的樑結構的一端電連接至該導電的晶粒附接墊的一部分;該第二導電的引線可以在該細長的導電的樑結構的一與該導電的晶粒附接墊相反的側邊上,連接至該細長的導電的樑結構;該第一導電的晶粒附接墊可被配置為一接地面結構;該細長的導電的樑結構係具有一第一長度;該第一導電的晶粒墊係具有一第一寬度大於或等於該第一長度;並且該天線結構係被配置為一種倒F天線的結構。
從前述的所有內容,熟習此項技術者可以判斷根據另一實施例,在具有一整合的天線之經封裝的電子裝置中,該基板可包括一具有一降低的厚度之蝕刻的部分;該經封裝的電子裝置進一步包括一鎖定特點,其係被設置成延伸穿過該蝕刻的部分;並且該鎖定特點係包括一非線性的邊緣、一槽、一圓形的孔洞、一Y形槽結構、或是一偏移開槽的突片結構中的一或多個。
從前述的所有內容,熟習此項技術者可以判斷根據另一實施例,在具有一整合的天線之經封裝的電子裝置中,該天線結構可包括一細長的導電的樑部分,其係從該第一晶粒墊的一週邊的邊緣區段延伸;以及一和該晶粒墊間隔開的接地面,其中該天線結構係被配置為一貼片天線。在又一實施例中,該天線結構可以進一步包括一和該第一晶粒墊間隔開的第二晶粒墊,該第二晶粒墊係具有一被設置在該第二晶粒墊之內並且延伸穿過該第二晶粒墊的槽;以及一導電的連接結構,其係將該電子裝置電連接至該第二晶粒墊,其中該導電的連接結構係被設置在該槽的一端與該槽 的一中央部分之間。在另一實施例中,該天線可以進一步包括一電耦接至該電子裝置以及一導電的引線的波導,其中:該波導係重疊該槽;該封裝主體係囊封該波導;以及該槽的部分並沒有該封裝主體。
從前述的所有內容,熟習此項技術者可以判斷根據又一實施例,在具有一整合的天線之經封裝的電子裝置中,該天線結構可包括一細長的導電的樑結構,其係被設置在該第一晶粒墊的一週邊的邊緣區段與該封裝主體的一第一邊緣之間;一導電的短路臂結構,其係將該細長的導電的樑結構的一端電連接至該第一晶粒墊的一角落;一導電的引線,其係在該細長的導電的樑結構的一與該第一晶粒附接墊相反的側邊上連接至該細長的導電的樑結構,並且沿著該封裝主體的該第一邊緣來終端,其中:該第一導電的晶粒附接墊係被配置為一接地面結構;並且該天線結構係被配置為一倒F天線的結構。在另一實施例中,該天線結構可包括一細長的導電的樑結構,其係至少部分在該封裝主體的一主要的表面中被露出;以及一導電柱結構,其係內嵌在該封裝主體之內並且電耦接至該細長的導電的樑結構的一端。在另一實施例中,該天線結構可包括一和該第一晶粒墊間隔開的第二晶粒墊,該第二晶粒墊係被配置成具有一種響應於一饋源信號來諧振的結構。
考慮到以上全部的內容,明顯的是新穎的具有整合的天線結構之經封裝的電子裝置已經被揭露。除了其它特點外,內含的是電子裝置係包含導電的引線架,該導電的引線架係獨特地納入在此所述的特點中的一或多個,其包含但不限於傳輸線元件、接地面元件、接地環元件、貼片元件、接地元件、饋源元件、波導元件、細長的導電的樑元件、導電柱元 件、槽元件、導電的螺旋的元件、調諧元件、隔離元件、內嵌的封裝主體元件、以及其它構件至所提出的整合的天線結構。這些元件的某些元件係有利地和其它引線架構件一起被內含在導電的引線架結構之內,以簡化整合。在此所述的元件以及其之實施例係獨特地在電子裝置封裝之內致能整合的天線結構,其係提供靠近電子晶片來設置該天線之非所預期的優點,藉此改進效能、致能最佳的諧振、降低信號損失、並且因此改進輻射、降低雜訊注入、降低操作阻抗、降低功率消耗。此外,出乎意料地發現到利用用於該封裝主體的模製材料的電容可以用一種載入一天線元件的方式來加以使用。再者,在此所述的結構係利用可利用的製程,此係節省資本投入以及其它的製造成本。最後,在此所述的整合的天線實施例係在一小覆蓋區中提供增進的功能,並且消除對於在某些應用中的外部的離散的天線的需求,其係支援目前以及未來的使用者要求。
進一步考慮到以上的內容,明顯的是新穎的鎖定結構已經被揭露。除了其它特點外,所包含的是開槽的、圓形的、扁平的、以及不規則的邊緣的鎖定結構係被設置在引線架元件的所選的部分中以改善模製化合物至該引線架的黏著,以減低引線架元件之非所要的移動,並且降低引線架元件的翹曲。
儘管本發明之標的係利用特定的較佳實施例以及範例實施例而被描述,但是先前的圖式以及其之說明只描繪該標的之典型的實施例而已,並且因此並不被視為限制其範疇的。明顯的是,許多替換物及變化對於熟習此項技術者而言都將會是明顯的。例如,在此所述的結構及元件可被利用於包含積層基板以及其它具有一晶粒附接墊而且使用模製的主體 結構的基板之基板。儘管本說明在所敘述的實施例中主要是利用一QFN/MLF或QFP引線架基板,但所了解的是,所揭露的元件及概念可被應用到其它具有一晶粒附接墊的引線架裝置。這些其它實施例係包含但不限於:DFN、SOC、SOIC、QFP、aQFN、tsCSP、GQFN、DR-MLF、等等類型的電子封裝。
如同在以下的申請專利範圍所反映的,本發明的特點可以是在於少於單一先前揭露的實施例的所有特點。因此,在以下所陳述的申請專利範圍係藉此明確地被納入到圖式的此詳細說明中,其中每一項申請專利範圍係獨立作為本發明的一個別的實施例。再者,儘管在此所述的某些實施例包含內含在其它實施例中的一些特點、而不包含其它特點,但是如同熟習此項技術者將會理解的,不同的實施例的特點的組合意謂是在本發明的範疇內,而且意謂是形成不同的實施例。
2-2‧‧‧參考線
10‧‧‧經封裝的電子裝置(電子裝置)
11‧‧‧整合的天線
12‧‧‧基板(導電的基板、導電的引線架、引線架)
13‧‧‧晶粒焊盤(晶粒墊)
14‧‧‧導電的引線(引線)
16‧‧‧接地面結構
17‧‧‧間隙(空間)
19‧‧‧導電的指狀物
21‧‧‧細長的導電的樑結構(細長的導電的主體、導電的傳輸線)
22‧‧‧外部的邊緣
23‧‧‧電子構件(電子裝置、電子晶片、半導體裝置)
24‧‧‧焊墊
26‧‧‧封裝主體
27‧‧‧導電的結構(引線接合)
36‧‧‧長度
37‧‧‧寬度
140‧‧‧部分

Claims (15)

  1. 一種具有整合的天線之經封裝的電子裝置,其係包括:基板,其係包括:第一導電的晶粒附接墊;以及第一導電的引線,其和該第一導電的晶粒附接墊的第一側邊間隔開;電子裝置,其電耦接至該第一導電的引線;封裝主體,其囊封該電子裝置並且囊封該第一導電的晶粒附接墊的至少部分、以及該第一引線的至少部分;以及天線結構,其包括:該第一導電的晶粒附接墊;以及細長的導電的樑結構,其被設置成接近該第一導電的晶粒附接墊的該第一側邊,該細長的導電的樑結構電耦接至該第一導電的晶粒附接墊以及該電子裝置中的一或多個,其中該封裝主體至少囊封該細長的導電的樑結構的部分,其中:該基板包括導電的引線架;該引線架進一步包括導電的接地面結構,該導電的接地面結構與該第一導電的晶粒附接墊間隔開且設置成圍繞該第一導電的晶粒附接墊;該導電的接地面結構在一側邊部分中包含間隙;該封裝主體至少部分囊封該導電的接地面結構的至少一部分;以及 該細長的導電的樑結構與該第一導電的晶粒附接墊整合並且包括從該第一導電的晶粒附接墊的第一側邊延伸至該封裝主體的接近該間隙的邊緣之傳輸線。
  2. 如申請專利範圍第1項之電子裝置,其中:該封裝主體完全地囊封該第一導電的晶粒附接墊;以及該第一導電的晶粒附接墊比該第一導電的引線薄。
  3. 如申請專利範圍第1項之電子裝置,其中:該導電的接地面結構在該封裝主體的主要的表面中被露出;該第一導電的晶粒附接墊在頂端露出的墊配置中在該封裝主體的相反主要的表面中被露出;以及該細長的導電的樑結構包括下移部分(down-set portion),使得該細長的導電的樑結構的部分在該封裝主體的該主要的表面中被露出,並且其中該封裝主體囊封該下移部分。
  4. 如申請專利範圍第3項之電子裝置,其中:該細長的導電的樑結構在該封裝主體的該相反主要的表面中被露出。
  5. 如申請專利範圍第1項之電子裝置,其進一步與具有導電的接地面層的印刷電路板結合,其中:該導電的接地面層電連接至該導電的接地面結構;以及該導電的接地面層橫向地重疊該第一導電的晶粒附接墊但是在垂直方向上與該第一導電的晶粒附接墊間隔開。
  6. 一種具有整合的天線之經封裝的電子裝置結構,其包括:第一晶粒墊,其具有第一主要的表面以及與該第一主要的表面相反的 第二主要的表面;複數個導電的引線,其被設置成和該第一晶粒墊的週邊的邊緣區段間隔開;電子裝置,其電連接至該複數個導電的引線;封裝主體,其囊封該電子裝置、該導電的引線的至少部分、以及該第一晶粒墊的至少部分;以及天線結構,其至少部分地內嵌在該封裝主體之內,其中該天線結構包括被配置以響應於電性信號而諧振之導電的結構,其中:該天線包括包括槽,該槽被設置在該電子裝置與該第一晶粒墊的一邊緣之間的該第一晶粒墊之內。
  7. 如申請專利範圍第6項之電子裝置結構,其中該第一晶粒墊包括具有第一厚度的第一部分和具有大於該第一厚度的第二厚度的第二部分;該槽被設置在該第一部分中;以及該電子裝置被附接至該第二部分。
  8. 如申請專利範圍第6項之電子裝置結構,其中:該天線進一步包括電耦合至該電子裝置的波導和導電的引線;該波導重疊該槽;該封裝主體囊封該波導;以及該槽的部分沒有該封裝主體。
  9. 如申請專利範圍第6項之電子裝置結構,其中:該槽被設置成從該第一晶粒墊的週邊的邊緣區段向內延伸;該槽具有彎曲的形狀;以及 該經封裝的電子裝置結構進一步包括導電的饋入,該導電的饋入附接至與該槽相鄰的該第一晶粒墊。
  10. 一種具有整合的天線之經封裝的電子裝置結構,其包括:導電的引線架,其包括:晶粒墊,其具有第一主要的表面以及與該第一主要的表面相反的第二主要的表面;複數個導電的引線,其被設置成和該晶粒墊的週邊的邊緣區段間隔開;以及聯結桿,其附接至該晶粒墊;電子裝置,其電耦接至該複數個導電的引線;模製的封裝主體,其囊封該電子裝置、每一個導電的引線的至少部分、以及該晶粒墊的至少部分;以及天線結構,其至少部分被囊封在該模製的封裝主體之內,其中該天線結構包括被配置以響應於電性信號而諧振之導電的結構,該導電的結構包括該晶粒墊以及被設置在該晶粒墊之內的槽、個別的導電的墊,其具有被設置在該個別的導電的墊的主要的表面之間的孔、導電柱結構、細長的導電的結構、以及具有槽的細長的導電的樑結構中的一或多個。
  11. 一種具有整合的天線之經封裝的電子裝置,其係包括:基板,其係包括:第一導電的晶粒附接墊;以及第一導電的引線,其和該第一導電的晶粒附接墊的第一側邊間隔開; 電子裝置,其電耦接至該第一導電的引線;封裝主體,其囊封該電子裝置並且囊封該第一導電的晶粒附接墊的至少部分、以及該第一引線的至少部分;以及天線結構,其包括:該第一導電的晶粒附接墊以及第二導電的引線中的一或多個;以及細長的導電的樑結構,其被設置成接近該第一導電的晶粒附接墊的該第一側邊,該細長的導電的樑結構電耦接至該第一導電的晶粒附接墊以及該電子裝置中的一或多個,其中該封裝主體至少囊封該細長的導電的樑結構的部分,其中:該細長的導電的樑結構包括環形的接地面結構,其被設置在該第一導電的晶粒附接墊與該複數個引線之間;該細長的導電的樑被配置成具有槽,該槽沿著該第一導電的晶粒附接墊的至少一邊緣區段延伸;以及該細長的導電的樑結構電耦接至該電子裝置。
  12. 一種具有整合的天線之經封裝的電子裝置,其係包括:基板,其係包括:第一導電的晶粒附接墊;以及第一導電的引線,其和該第一導電的晶粒附接墊的第一側邊間隔開;電子裝置,其電耦接至該第一導電的引線;封裝主體,其囊封該電子裝置並且囊封該第一導電的晶粒附接墊的至 少部分、以及該第一引線的至少部分;以及天線結構,其包括:該第一導電的晶粒附接墊以及第二導電的引線中的一或多個;以及細長的導電的樑結構,其被設置成接近該第一導電的晶粒附接墊的該第一側邊,該細長的導電的樑結構電耦接至該第一導電的晶粒附接墊以及該電子裝置中的一或多個,其中該封裝主體至少囊封該細長的導電的樑結構的部分,其中:該細長的導電的樑結構包括部分圍繞該第二導電的引線之u形的接地面部分;該細長的導電的樑結構電耦接至該第一晶粒附接墊;該第二導電的引線電耦接至該第一晶粒附接墊;以及該天線結構包括平面倒F天線的結構。
  13. 一種具有整合的天線之經封裝的電子裝置,其係包括:基板,其係包括:第一導電的晶粒附接墊;以及第一導電的引線,其和該第一導電的晶粒附接墊的第一側邊間隔開;電子裝置,其電耦接至該第一導電的引線;封裝主體,其囊封該電子裝置並且囊封該第一導電的晶粒附接墊的至少部分、以及該第一引線的至少部分;以及天線結構,其包括: 該第一導電的晶粒附接墊以及第二導電的引線中的一或多個;以及細長的導電的樑結構,其被設置成接近該第一導電的晶粒附接墊的該第一側邊,該細長的導電的樑結構電耦接至該第一導電的晶粒附接墊以及該電子裝置中的一或多個,其中該封裝主體至少囊封該細長的導電的樑結構的部分,其中:該細長的導電的樑結構被設置在該第一導電的晶粒附接墊的第一主要的表面上;該電子裝置被設置在該第一導電的晶粒附接墊的與該第一主要的表面相反的第二主要的表面上;該細長的導電的樑結構至少部分在該封裝主體的第一主要的表面中被露出;該天線結構進一步包括導電柱結構,其附接至該第一導電的晶粒附接墊或是該細長的導電的樑結構中之一;以及該導電柱結構至少部分在該封裝主體的另一表面中被露出。
  14. 一種具有整合的天線之經封裝的電子裝置結構,其包括:第一晶粒墊,其具有第一主要的表面以及與該第一主要的表面相反的第二主要的表面;複數個導電的引線,其被設置成和該第一晶粒墊的週邊的邊緣區段間隔開;電子裝置,其電連接至該複數個導電的引線; 封裝主體,其囊封該電子裝置、該導電的引線的至少部分、以及該第一晶粒墊的至少部分;以及天線結構,其至少部分地內嵌在該封裝主體之內,其中該天線結構包括被配置以響應於電性信號而諧振之導電的結構,其中:該複數個導電的引線包含沿著該封裝主體的一邊緣而被設置的第一組的引線;該天線結構包括細長的導電的樑結構,其和該第一晶粒墊間隔開並且被設置在該第一晶粒墊與該第一組的引線之間;該細長的導電的樑結構具有兩個相對的端,其終端在沿著該封裝主體的該一邊緣而被設置的導電的引線結構中;以及該細長的導電的樑結構是折疊式偶極結構或一接地面中之一。
  15. 一種具有整合的天線之經封裝的電子裝置結構,其包括:第一晶粒墊,其具有第一主要的表面以及與該第一主要的表面相反的第二主要的表面;複數個導電的引線,其被設置成和該第一晶粒墊的週邊的邊緣區段間隔開;電子裝置,其電連接至該複數個導電的引線;封裝主體,其囊封該電子裝置、該導電的引線的至少部分、以及該第一晶粒墊的至少部分;以及天線結構,其至少部分地內嵌在該封裝主體之內,其中該天線結構包括被配置以響應於電性信號而諧振之導電的結構,其中:該天線結構包括: 細長的導電的樑結構,其被設置在該第一晶粒墊的該第一主要的表面上,並且該電子裝置被設置在該第一導電的晶粒附接墊的第二主要的表面上;該細長的導電的樑結構至少部分在該封裝主體的第一主要的表面中被露出;以及該天線進一步包括導電柱結構,其附接至該第一導電的晶粒附接墊,並且至少部分在該封裝主體的另一表面中被露出。
TW105108747A 2015-11-03 2016-03-22 具有整合的天線和鎖定結構之經封裝的電子裝置 TWI705612B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/931,750 US9966652B2 (en) 2015-11-03 2015-11-03 Packaged electronic device having integrated antenna and locking structure
US14/931,750 2015-11-03

Publications (2)

Publication Number Publication Date
TW201717478A TW201717478A (zh) 2017-05-16
TWI705612B true TWI705612B (zh) 2020-09-21

Family

ID=57929188

Family Applications (3)

Application Number Title Priority Date Filing Date
TW105108747A TWI705612B (zh) 2015-11-03 2016-03-22 具有整合的天線和鎖定結構之經封裝的電子裝置
TW109127557A TWI755816B (zh) 2015-11-03 2016-03-22 具有整合的天線和鎖定結構之經封裝的電子裝置
TW111102454A TWI826906B (zh) 2015-11-03 2016-03-22 製造具有整合的天線和鎖定結構之經封裝的電子裝置的方法

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW109127557A TWI755816B (zh) 2015-11-03 2016-03-22 具有整合的天線和鎖定結構之經封裝的電子裝置
TW111102454A TWI826906B (zh) 2015-11-03 2016-03-22 製造具有整合的天線和鎖定結構之經封裝的電子裝置的方法

Country Status (4)

Country Link
US (5) US9966652B2 (zh)
KR (3) KR102541479B1 (zh)
CN (4) CN114122676B (zh)
TW (3) TWI705612B (zh)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1563570A1 (en) * 2002-11-07 2005-08-17 Fractus, S.A. Integrated circuit package including miniature antenna
US9966652B2 (en) * 2015-11-03 2018-05-08 Amkor Technology, Inc. Packaged electronic device having integrated antenna and locking structure
US10727085B2 (en) * 2015-12-30 2020-07-28 Texas Instruments Incorporated Printed adhesion deposition to mitigate integrated circuit package delamination
JP6738020B2 (ja) * 2016-12-09 2020-08-12 豊田合成株式会社 電子装置
US10373895B2 (en) * 2016-12-12 2019-08-06 Infineon Technologies Austria Ag Semiconductor device having die pads with exposed surfaces
CN107148144B (zh) * 2017-06-22 2020-04-07 青岛海信移动通信技术股份有限公司 一种4g模块
DE102017114686A1 (de) 2017-06-30 2019-01-03 Endress+Hauser SE+Co. KG Elektronisches Bauteil zum Aussenden und Empfangen von Radar-Signalen
US11108156B2 (en) * 2017-09-27 2021-08-31 Intel Corporation Differential on-chip loop antenna
FR3073080B1 (fr) * 2017-10-26 2021-01-08 St Microelectronics Srl Circuit integre en boitier qfn
DE112018007457B4 (de) * 2018-04-12 2024-02-08 Mitsubishi Electric Corporation Halbleitervorrichtung
US11145574B2 (en) 2018-10-30 2021-10-12 Microchip Technology Incorporated Semiconductor device packages with electrical routing improvements and related methods
US10886592B2 (en) * 2018-12-11 2021-01-05 Orbit Advanced Technologies, Inc. Automated feed source changer for a compact test range
DE102019202718B4 (de) 2019-02-28 2020-12-24 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Dünnes Dual-Folienpackage und Verfahren zum Herstellen desselben
DE102019202717A1 (de) * 2019-02-28 2020-09-03 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Flex-folien-package mit erweiterter topologie
DE102019202721B4 (de) 2019-02-28 2021-03-25 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. 3d-flexfolien-package
DE102019202716B4 (de) 2019-02-28 2020-12-24 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Flex-folien-package mit coplanarer topologie für hochfrequenzsignale und verfahren zum herstellen eines derartigen flex-folien-packages
DE102019202715A1 (de) 2019-02-28 2020-09-03 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Folienbasiertes package mit distanzausgleich
TWI689019B (zh) * 2019-05-29 2020-03-21 力成科技股份有限公司 天線整合式封裝結構及其製造方法
JP7368055B2 (ja) * 2019-06-21 2023-10-24 ローム株式会社 半導体装置、および、半導体装置の実装構造
US12293980B2 (en) * 2019-09-20 2025-05-06 Qualcomm Incorporated Package comprising discrete antenna device
US11289441B2 (en) * 2019-10-09 2022-03-29 Wolfspeed, Inc. Systems and processes for increasing semiconductor device reliability
US11373936B2 (en) 2019-11-14 2022-06-28 Rohde & Schwarz Gmbh & Co. Kg Flat no-leads package, packaged electronic component, printed circuit board and measurement device
US12300893B2 (en) * 2020-03-31 2025-05-13 3M Innovative Properties Company Antenna assemblies
US11139552B1 (en) 2020-05-05 2021-10-05 Semiconductor Components Industries, Llc Method of forming a semiconductor device
TWI733454B (zh) * 2020-05-18 2021-07-11 矽品精密工業股份有限公司 電子裝置、電子封裝件及其封裝基板
DE102020119688A1 (de) * 2020-07-27 2022-01-27 Infineon Technologies Ag Halbleitervorrichtungen mit drahtlosen Sendern und/oder drahtlosen Empfängern
CN114121832A (zh) * 2020-08-27 2022-03-01 讯芯电子科技(中山)有限公司 半导体封装装置和半导体封装装置制造方法
US11664601B2 (en) 2020-09-25 2023-05-30 Apple Inc. Electronic devices with coexisting antennas
EP4318807A4 (en) 2021-06-03 2025-02-26 Samsung Electronics Co., Ltd. ELECTRONIC DEVICE WITH ANTENNA STRUCTURE FOR UWB-BASED POSITION MEASUREMENT
US20220028764A1 (en) * 2021-07-16 2022-01-27 Infineon Technologies Ag Semiconductor devices comprising wireless transmitters and/or wireless receivers
DE102021006590A1 (de) 2021-07-26 2023-01-26 Elmos Semiconductor Se QFN-Gehäuse mit verbesserter Robustheit gegen Temperaturschockzyklen infolge einer umlaufenden Einfräsung
DE102021119340B3 (de) 2021-07-26 2022-11-24 Elmos Semiconductor Se QFN-Gehäuse mit verbesserter Robustheit gegen Temperaturschockzyklen
WO2023115320A1 (en) * 2021-12-21 2023-06-29 Texas Instruments Incorporated Nonlinear structure for connecting multiple die attach pads
CN115295509B (zh) * 2022-08-17 2025-05-30 甬矽电子(宁波)股份有限公司 Ic射频封装结构和ic射频封装结构的制备方法
TWI892205B (zh) * 2023-08-11 2025-08-01 瑞昱半導體股份有限公司 一種適用於四方平面無引腳封裝的導線架及半導體裝置
US20250114001A1 (en) * 2023-10-10 2025-04-10 Dexcom, Inc. Communication technology for analyte monitoring system

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950012857B1 (ko) 1992-09-29 1995-10-23 삼성전자주식회사 1-포트(pot)형 반도체 플래스틱 몰딩(plastic molding) 장치
KR960002618Y1 (ko) 1994-03-31 1996-03-28 강규원 모자 구성부재의 아이릿(eyelet) 재봉기에 있어 소재이송장치
KR19980063125A (ko) 1996-12-31 1998-10-07 유기범 위성통신용 초고주파 증폭기의 전압조정 이득조절기
KR100302559B1 (ko) 1998-12-31 2001-11-30 마이클 디. 오브라이언 반도체패키지
KR100369393B1 (ko) * 2001-03-27 2003-02-05 앰코 테크놀로지 코리아 주식회사 리드프레임 및 이를 이용한 반도체패키지와 그 제조 방법
US6448932B1 (en) * 2001-09-04 2002-09-10 Centurion Wireless Technologies, Inc. Dual feed internal antenna
JP4020853B2 (ja) * 2003-11-04 2007-12-12 沖電気工業株式会社 アンテナ内蔵半導体装置
US20060276157A1 (en) * 2005-06-03 2006-12-07 Chen Zhi N Apparatus and methods for packaging antennas with integrated circuit chips for millimeter wave applications
US7602054B2 (en) * 2005-10-05 2009-10-13 Semiconductor Components Industries, L.L.C. Method of forming a molded array package device having an exposed tab and structure
US7372408B2 (en) * 2006-01-13 2008-05-13 International Business Machines Corporation Apparatus and methods for packaging integrated circuit chips with antenna modules providing closed electromagnetic environment for integrated antennas
US7518221B2 (en) * 2006-01-26 2009-04-14 International Business Machines Corporation Apparatus and methods for packaging integrated circuit chips with antennas formed from package lead wires
US7786557B2 (en) * 2008-05-19 2010-08-31 Mediatek Inc. QFN Semiconductor package
US8058714B2 (en) * 2008-09-25 2011-11-15 Skyworks Solutions, Inc. Overmolded semiconductor package with an integrated antenna
CN102474012B (zh) * 2009-07-09 2014-07-16 株式会社村田制作所 天线
US8390103B2 (en) * 2010-07-12 2013-03-05 Analog Devices, Inc. Apparatus for integrated circuit packaging
US20130001761A1 (en) * 2011-07-03 2013-01-03 Rogren Philip E Lead carrier with thermally fused package components
TWI478439B (zh) * 2012-06-18 2015-03-21 國立中山大學 具有天線之系統封裝
US9819098B2 (en) * 2013-09-11 2017-11-14 International Business Machines Corporation Antenna-in-package structures with broadside and end-fire radiations
TWI517494B (zh) * 2013-11-05 2016-01-11 矽品精密工業股份有限公司 電子封裝件
US9647329B2 (en) * 2014-04-09 2017-05-09 Texas Instruments Incorporated Encapsulated molded package with embedded antenna for high data rate communication using a dielectric waveguide
US9966652B2 (en) * 2015-11-03 2018-05-08 Amkor Technology, Inc. Packaged electronic device having integrated antenna and locking structure

Also Published As

Publication number Publication date
KR20240063060A (ko) 2024-05-10
US9966652B2 (en) 2018-05-08
US20180191055A1 (en) 2018-07-05
US20170125881A1 (en) 2017-05-04
US20200153082A1 (en) 2020-05-14
US10923800B2 (en) 2021-02-16
TWI826906B (zh) 2023-12-21
US20230335883A1 (en) 2023-10-19
TW201717478A (zh) 2017-05-16
CN120895886A (zh) 2025-11-04
KR20170052437A (ko) 2017-05-12
US12062833B2 (en) 2024-08-13
TW202414896A (zh) 2024-04-01
TWI755816B (zh) 2022-02-21
US20210151854A1 (en) 2021-05-20
TW202044666A (zh) 2020-12-01
CN106653704A (zh) 2017-05-10
KR20230088314A (ko) 2023-06-19
CN114122676B (zh) 2025-08-08
CN114122676A (zh) 2022-03-01
US11677135B2 (en) 2023-06-13
TW202218237A (zh) 2022-05-01
CN205944066U (zh) 2017-02-08
US10566680B2 (en) 2020-02-18
KR102541479B1 (ko) 2023-06-08
CN106653704B (zh) 2021-11-26
KR102659405B1 (ko) 2024-04-22

Similar Documents

Publication Publication Date Title
US12062833B2 (en) Packaged electronic device having integrated antenna and locking structure
US10644405B2 (en) Integrated circuit package including miniature antenna
US20060276157A1 (en) Apparatus and methods for packaging antennas with integrated circuit chips for millimeter wave applications
JP2008259250A (ja) 微小アンテナを含む集積回路パッケージ
KR20050084978A (ko) 소형 안테나를 포함한 집적 회로 패키지
TWI907885B (zh) 製造具有整合的天線和鎖定結構之經封裝的電子裝置的方法
GB2458656A (en) Compact integrated circuit antenna
CN120752808A (zh) 在封装衬底中具有贴片天线的电子装置