TWI701792B - 半導體元件及其製備方法 - Google Patents
半導體元件及其製備方法 Download PDFInfo
- Publication number
- TWI701792B TWI701792B TW108126991A TW108126991A TWI701792B TW I701792 B TWI701792 B TW I701792B TW 108126991 A TW108126991 A TW 108126991A TW 108126991 A TW108126991 A TW 108126991A TW I701792 B TWI701792 B TW I701792B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- substrate
- die
- dielectric layer
- interlayer dielectric
- Prior art date
Links
Images
Classifications
-
- H10W20/023—
-
- H10W20/0234—
-
- H10W20/0242—
-
- H10W20/0253—
-
- H10W20/2134—
-
- H10W20/43—
-
- H10W72/0198—
-
- H10W72/20—
-
- H10W74/014—
-
- H10W74/117—
-
- H10W90/00—
-
- H10W90/701—
-
- H10W70/65—
-
- H10W72/01225—
-
- H10W72/01257—
-
- H10W72/019—
-
- H10W72/01938—
-
- H10W72/01951—
-
- H10W72/01953—
-
- H10W72/242—
-
- H10W72/29—
-
- H10W72/874—
-
- H10W72/9223—
-
- H10W72/923—
-
- H10W72/941—
-
- H10W72/9415—
-
- H10W72/942—
-
- H10W72/944—
-
- H10W80/312—
-
- H10W80/327—
-
- H10W80/743—
-
- H10W90/20—
-
- H10W90/724—
-
- H10W90/792—
-
- H10W99/00—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Geometry (AREA)
Abstract
本揭露提供一種半導體元件及其製備方法。該半導體元件具有一第一晶粒、一第二晶粒、一第一重分佈層、一第二重分佈層、一第一互連結構以及一第二互連結構。該第二晶粒疊置在該第一晶粒上,該第一重分佈層配置在該第一晶粒的一第一基底與該第二晶粒的一第二層間介電層之間,且該第二重分佈層配置在該第二晶粒的一第二基底上。該第一互連結構將該第一重分佈層連接到該第一晶粒的多個第一金屬線的其中之一個,且該第二互連結構將該第二重分佈層連接到在該第二層間介電層中的多個第二金屬線的其中一個。
Description
本申請案主張2019/05/02申請之美國正式申請案第16/401,587號的優先權及益處,該美國正式申請案之內容以全文引用之方式併入本文中。
本揭露係關於一種半導體元件及其製備方法。特別是有關於一種疊置晶粒裝置及其製備方法。
當積體電路技術持續進步,不間斷的努力尋找提升效能與密度、改善形狀因數(form factor),並降低成本。由許多設計者所探索出來的實現如此優勢的一方法係由層疊式三維(3D)積體電路所實現。三維積體電路的一些區域係為一適合考慮的事,其係具有二或多個晶片的疊置,所述的疊置係使用不同製造流程(fabrication process)所製造,或者是經電的疊置係使用相同的製造流程所製造,以減少積體電路設備的佔用面積(footprint)。
上文之「先前技術」說明僅係提供背景技術,並未承認上文之「先前技術」說明揭示本揭露之標的,不構成本揭露之先前技術,且上文之「先前技術」之任何說明均不應作為本案之任一部分。
本揭露之一實施例提供一種半導體元件。該半導體元件包括一第一晶粒(first die)、一第二晶粒、一第一重分佈層(first redistribution layer)、一第二重分佈層、一第一互連結構(first interconnect structure)以及一第二互連結構。該第一晶粒包括一第一基底、一第一層間介電層(first inter-layer dielectric(ILD)layer)以及複數個第一金屬線(first metal lines),該第一層間介電層配置在該第一基底的一前表面,該等第一金屬線配置在該第一層間介電層中。該第二晶粒疊置在該第一晶粒上,並包括一第二基底、一第二層間介電層以及複數個第二金屬線,該第二層間介電層配置在該第二基底的一第二前表面上,該等第二金屬線配置在該第二層間介電層中。該第一重分佈層位在該第一基底與該第二層間介電層之間。該第二重分佈層配置在該第二基底上。該第一互連結構穿經該第一基底,並穿入該第一層間介電層,以將該第一重分佈層連接到該等第一金屬線的其中之一個。該第二互連結構穿經該第二基底,並穿入該第二層間介電層,以將該第二重分佈層連接到該等第二金屬線的其中之一個。
依據本揭露之一些實施例,以剖視圖來看,該第一重分佈層對準該第一互結構,並偏離該第二金屬線。
依據本揭露之一些實施例,完全地連接到該第一重分佈層的該第二金屬線,暴露該第二層間介電層。
依據本揭露之一些實施例,該半導體元件還包括至少一錫料凸塊(solder bump),電性連接該第二重分佈層。
依據本揭露之一些實施例,該半導體元件還包括至少一凸
塊下金屬化層(under bump metallization,UBM),夾置在該錫料凸塊與該第二重分佈層之間。
依據本揭露之一些實施例,該半導體元件還包括一載體(carrier),透過一接合層(bonding layer)接合到該第一晶粒。
依據本揭露之一些實施例,該接合層包括一原生介電膜(native dielectric film)以及一沉積介電層(),該原生介電膜生長在該載體上,該沉積介電層(deposited dielectric layer)位在該第一層間介電層上。
依據本揭露之一些實施例,該第一重分佈層具有一第一厚度,該第二重分佈層具有一第二厚度,該第二厚度小於該第一厚度。
本揭露之另一實施例提供一種半導體元件的製備方法。該製備方法包括下列步驟:提供一第一晶粒,該第一晶粒包括一第一基底、一第一層間介電層以及複數個第一金屬線,該第一層間介電層配置在該第一基底的一第一前表面上,該等第一金屬線配置在該層間介電層中;形成一第一互連結構,以穿經該第一基底,並穿入該第一層間介電層,且接觸該等第一金屬線的其中一個;形成一第一重佈線層(re-routing layer),完全地連接該第一互連結構;提供一第二晶粒,該第二晶粒包括一第二基底、一第二層間介電層以及複數個第二金屬線,該第二層間介電層配置在該第二基底的一第二前表面上,該等第二金屬線位在該第二層間介電層中;形成一第二重佈線層,以完全地連接該等第二金屬線的其中一個;將該第二晶粒疊置在該第一晶粒上,並完全地將該第一重佈線層連接到該第二重佈線層;形成一第二互連結構,以穿經該第二基底,並穿入該第二層間介電層,且接觸該等第二導線的其中一個;以及在該第二基底上形成一第二重分佈層(second redistribution layer),並完全地連接該第二互連結
構。
依據本揭露之一些實施例,該第一重佈線層。與該第二層重佈線層具有一完全相同的圖案。
依據本揭露之一些實施例,該製備方法,還包括形成一介電層,圍繞該第一重分佈層(the first redistribution layer)以及該第二重分佈層。
依據本揭露之一些實施例,該製備方法還包括:提供一載體(carrier);在該第一層間介電層上形成一介電膜(dielectric film);以及透過該介電膜接合該第一晶粒與該載體。
依據本揭露之一些實施例,該製備方法還包括在該第二重分佈層形成之後,執行一磨削製程(grinding process),以使該載體變薄。
依據本揭露之一些實施例,該第一互連結構的形成,包括:形成至少一第一開口,以暴露該等第一金屬線;以及在該等第一開口中沉積一第一導電材料;其中該第二互連結構的形成,包括:形成至少一第二開口,以暴露該等第二金屬線;以及在該等第二開口中沉積一第二導電材料。
依據本揭露之一些實施例,該製備方法還包括:在該第一導電材料沉積之前,在該第一基底上以及在該第一開孔中沉積一第一阻障層(first barrier layer);在該第一導電材料沉積之後,執行一第一平坦化製程,以移除該第一阻障層以及該第一導電材料的一些部分,因此暴露該第一基底;在該第二導電材料沉積之前,在該第二基底上以及在該第二開口中沉積一第二阻障層;以及在該第二導電材料沉積之後,執行一第二平坦化製程,以移除該第二阻障層與該第二導電材料的一些部分,因此暴露
該第二基底。
依據本揭露之一些實施例,該製備方法還包括:在該第一互連結構形成之前,執行一第一薄化製程(first thinning process),以使該第一基底變薄;以及在該第二互連結構形成之前,執行一第二薄化製程,以使該第二基底變薄。
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。
10:半導體系統
10A:半導體系統
12:主板
14:半導體元件
14A:半導體元件
20a:第一晶粒
20b:第二晶粒
20c:第三晶粒
20d:第四晶粒
30:載體
32:接合層
34:第一重分佈層
36:第二重分佈層
38:介電材料
40:錫料凸塊
42:凸塊下金屬化層
50:製備方法
122:支撐組件
124:配線墊
142:沉積介電膜
210a:第一基底
210b:第二基底
210c:第三基底
210d:第四基底
212a:第一前表面
212b:第二前表面
214a:第一後表面
214b:第二後表面
220a:第一層間介電層
220b:第二層間介電層
220c:第三層間介電層
220d:第四層間介電層
222b:頂表面
230a:第一金屬線
230b:第二金屬線
230c:第三金屬線
230d:第四金屬線
232b:頂表面
240a:第一互連結構
240b:第二互連結構
240c:第三互連結構
250a:第一阻障層
250b:第二阻障層
260a:第一開口
270a:第一導電材料
270b:第二導電材料
280a:第一前驅物層
280b:第二前驅物層
282a:第一重佈線層
282b:第二重佈線層
284a:第一介電層
284b:第二介電層
290b:第二開口
300:第三前驅物層
301:表面
302:原生介電膜
362:頂表面
382:頂表面
502:步驟
504:步驟
506:步驟
508:步驟
510:步驟
512:步驟
514:步驟
516:步驟
518:步驟
520:步驟
522:步驟
524:步驟
526:步驟
528:步驟
530:步驟
532:步驟
534:步驟
536:步驟
538:步驟
540:步驟
542:步驟
544:步驟
546:步驟
548:步驟
610:第一光阻圖案
620:第一遮罩
630:第二光阻圖案
640:第二遮罩
1222:表面
2822a:頂表面
2822b:頂表面
2842a:頂表面
2842b:頂表面
C:中心軸
T1:第一厚度
T2:第二厚度
T3:厚度
T4:厚度
T5:厚度
T6:厚度
T7:厚度
T8:厚度
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容,圖式中相同的元件符號係指相同的元件。
圖1為依據本揭露一些實施例的一種半導體系統之剖視示意圖。
圖2為依據本揭露一些實施例的一種半導體系統之剖視示意圖。
圖3為依據本揭露一些實施例的一種半導體元件的製備方法之流程示意圖。
圖4至圖25為依據本揭露一些實施例的一半導體元件的製備方法的各中間階段之剖視示意圖。
本揭露之以下說明伴隨併入且組成說明書之一部分的圖式,說明本揭露之實施例,然而本揭露並不受限於該實施例。此外,以下的實施例可適當整合以下實施例以完成另一實施例。
「一實施例」、「實施例」、「例示實施例」、「其他實施例」、「另一實施例」等係指本揭露所描述之實施例可包含特定特徵、結構或是特性,然而並非每一實施例必須包含該特定特徵、結構或是特性。再者,重複使用「在實施例中」一語並非必須指相同實施例,然而可為相同實施例。
本文中使用之術語僅是為了實現描述特定實施例之目的,而非意欲限制本發明。如本文中所使用,單數形式「一(a)」、「一(an)」,及「該(the)」意欲亦包括複數形式,除非上下文中另作明確指示。將進一步理解,當術語「包括(comprises)」及/或「包括(comprising)」用於本說明書中時,該等術語規定所陳述之特徵、整數、步驟、操作、元件,及/或組件之存在,但不排除存在或增添一或更多個其他特徵、整數、步驟、操作、元件、組件,及/或上述各者之群組。
本揭露係針對一半導體元件以及其製備方法。為了使本揭露完全地可理解,接下來的敘述係提供詳細的步驟與結構。明顯地,北揭露的實施並不會限制所屬領域中具有通常知識者所已知的特殊細節。此外,已知的結構與步驟不再詳述,以免不必要地限制本揭露。本揭露的較佳實施例詳述如下。然而,除了詳細說明之外,本揭露亦可廣泛實施於其他實施例中。本揭露的範圍不限於詳細說明的內容,而是由申請專利範圍定義。
圖1為依據本揭露一些實施例的一種半導體系統10之剖視示
意圖。請參考圖1,半導體系統10具有一主板(main board)12以及一半導體元件14,半導體元件14安裝並電性連接在主板12,其中半導體元件14具有一第一晶粒20a以及一第二晶粒20b,第一晶粒20a與第二晶粒20b垂直地疊置成正面對背面架構(front-to-back configuration)。
在一些實施例中,主板12可為一電路板(circuit board)或一電子系統(electronic system)的主機板(motherboard),所述電子系統係如一電腦系統(computer system)。在一些實施例中,主板12具有一支撐組件(supporting member)122以及複數個配線墊(wiring pads)124,該等配線墊124配置在支撐組件122的一表面1222上。在一些實施例中,支撐組件122可由介電材料所製,例如雙馬來醯亞胺-三氮雜苯樹脂(bismaleimide triazine(BT)resin)或FR4(由編結的玻璃纖維布和防火的環氧樹脂黏合劑所組成)/玻璃;該等配線墊123可為鍍金導體(gold-plated conductor)、鍍銅導體(copper-plated conductors)或是鍍鋁導體(aluminum-plated conductors)。
在一些實施例中,半導體元件14還包括一載體(carrier)30,其中第一晶粒20a以介電質與介電質接合(dielectric-to-dielectric bonding)製程疊置並接合到載體30,其中一接合層(bonding layer)32可夾置在第一晶粒20a與載體30之間。在一些實施例中,載體30可為其上沒有配置任何電子電路(electrical circuitry)的一裸矽晶圓(bare silicon wafer)。在一些實施例中,接合層32具有一沉積介電膜(deposited dielectric film)142以及一原生介電膜(native dielectric film)302,沉積介電膜142係如二氧化矽(silicon dioxide,SiO2)並位在第一晶粒20a上,而當載體30暴露在空氣中的氧與水時,係形成原生介電膜302。在一些實施例中,沉積介電膜
142提供一高品質接合界面,以促進與載體30的接合。
在一些實施例中,第一晶粒20a與第二晶粒20b可使用相同的製造流程(fabrication process)進行製造。舉例來說,第一晶粒20a與第二晶粒20b可形成一記憶體堆疊(memory stack)。然而,在一些實施例中,第一晶粒20a與第二晶粒20b可使用不同製造流程進行製造。舉例來說,第一晶粒20a與第二晶粒20b其中一個可為一記憶體裝置(memory device),而第一晶粒20a與第二晶粒20b的其中另一個可為一處理器(processor)、一影像感測器(image sensor)或是一應用專用積體電路(application specific integrated circuit,ASIC)裝置。
第一晶粒20a具有一第一基底210a以及一第一層間介電層(first inter-layer dielectric(ILD)layer)220a,第一層間介電層220a配置在第一基底210a的一第一前表面212a上。在一些實施例中,第一基底210a還可包括許多不同層,其並未分開繪製,且其組合起來以形成不同微電子元件(microelectronic elements),微電子元件可包括電晶體、電阻器、二極體、電容器、電感器、熔絲(fuses),或其他適合的元件,或是其組合。該等不同層可包括介電層(dielectric layers)、閘極層(gate layers)、界面層(interfacial layers)、擴散/阻障層(diffusion/barrier layers)、導電層(conductive layers)、其他適合的層,或是其組合。第一基底210a的該等不同層亦可包括不同摻雜區(doped regions)、隔離特徵(isolation features)、其他特徵,或是其組合。再者,如此的微電子元件可相互互連,以形成第一基底210的一部分,例如一邏輯裝置、一記憶體裝置、一射頻裝置(radio frequency device)、一輸入/輸出裝置(input/output device)、一系統整合晶片(system-on-chip)裝置、其他適合
的型態裝置,或其組合。
在一些實施例中,第一層間介電層220a覆蓋該等微電子元件、該等摻雜區以及該等隔離特徵。在一些實施例中,沉積介電膜142沉積在第一層間界電層220a上。在一些實施例中,第一層間介電層220a為一介電質(dielectric),並可包含氧化物(oxide)、氮化物(nitride)或是氮氧化物(oxynitride)。
在一些實施例中,第一晶粒20a還包括複數個第一金屬線(first metal lines)230a,該等第一金屬線230a配置在第一層間介電層220a中。在一些實施例中,該等第一金屬線230a可電性連接該等微電子元件,並可包含鋁、銅、鎢、鈦或是其類似物。
在一些實施例中,半導體元件14還包括至少一第一互連結構(first interconnect structure)240a,第一互連結構240a完全地連接該等第一金屬線230a的至少其中一個。在一些實施例中,第一互連結構240a穿經第一基底210a,並穿入第一層間介電層220a,且接觸最接近第一基底210a的第一金屬線230a。在一些實施例中,第一互連結構240a可包含鋁、銅、鎢、鈷(cobalt,Co)、多晶矽(polysilicon)或其他適合的導電材料。
在一些實施例中,半導體元件14還可包括一第一阻障層250a,第一阻障層250a夾置在第一基底210a與第一互連結構240a之間、第一層間介電層220a與第一互連結構240a之間,以及第一金屬線230a與第一互連結構240a之間。在一些實施例中,第一阻障層250a當成一黏膠層(glue layer)的作用。在一些實施例中,耐火金屬(refractory metals)、耐火金屬氮化物(refractory metal nitrides)、耐火金屬氮化矽(refractory
metal silicon nitrides)以及其組合,典型地使用在第一阻障層250a。在一些實施例中,第一阻障層250a可包含鈦、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)、鈦矽氮化物(titanium silicon nitride;TiSiN)、鉭矽氮化物(tantalum silicon nitride;TaSiN),或是其類似物。在一些實施例中,一晶種層(seed layer)(圖未示)可夾置在第一互連結構240a與第一阻障層250a之間,以促進第一互連結構240a的形成。
第二晶粒20b具有一第二基底210b、一第二層間介電層220b以及複數個第二金屬線230b,第二層間介電層220b配置在第二基底210b的一第二前表面212b上,該等第二金屬線230b配置在第二層間介電層220b中。在一些實施例中,第二基底210b還可包括許多不同層,其並未分開繪製,且其組合起來以形成被第二層間介電層220b覆蓋的不同微電子元件、摻雜區以及隔離特徵。在一些實施例中,該等第二金屬線230b的其中一些透過第二層間介電層220b暴露,以提供一第一重分佈層(first redistribution layer)34的一著陸區(landing area),將於後詳述。
在一些實施例中,半導體元件14還包括至少一第二互連結構240b,第二互連結構240b從一第二後表面214b延伸到該等第二金屬線230b的其中一個,所述第二後表面214b相對第二前表面212b設置。在一些實施例中,半導體元件14還可包括一第二阻障層250b,第二阻障層250b圍繞第二互連結構240b設置,並夾置在第二互連結構240b與相對應的第二金屬線230b之間。
在第一晶粒20a與第二晶粒20b之間的第一重分佈層34,將第一互連結構240a連接到第二金屬線230b。換言之,第一互連結構240a將第一金屬線230a連接到第一重分佈層34。在一些實施例中,從剖視圖
來看,第一重分佈層34對準第一互連結構240a,且偏離相對應的第二金屬線230b。在一些實施例中,第一重分佈層34可包含鋁、鎢、鈦、金、鉑(Pt)或是其組合。
在一些實施例中,半導體元件14還可包括一第二重分佈層36,第二重分佈層36連接到第二互連結構240b。換言之,第二互連結構240b將第二金屬線230b連接到第二重分佈層36。在一些實施例中,第一重分佈層34具有一第一厚度T1,且第二重分佈層36具有一第二厚度T2,第二厚度T2小於第一厚度T1。
在一些實施例中,半導體元件14還可包括一介電材料38,介電材料38圍繞第一重分佈層34與第二重分佈層36設置。介電材料38可提升第一晶粒20a與第二晶粒20b之間的連接(attachment)之機械強度(mechanical strength),並降低第一重分佈層34與第二重分佈層26的腐蝕(corrosion)。在一些實施例中,介電材料38可包含氧化物,例如二氧化矽。
半導體元件14還可包括至少一錫料凸塊(solder bump)40,錫料凸塊40電性連接第二重分佈層36。在一些實施例中,完全地連接該等配線墊124的錫料凸塊40當成輸入/輸出(I/O)連接使用,以將半導體元件14電性連接到主板12。在一些實施例中,錫料凸塊40位在相對應配線墊124的一位置,以使其完全地且電性連接。在一些實施例中,半導體元件14還可包括至少一凸塊下金屬化層(under bump metallization,UBM)42,凸塊下金屬化層42夾置在第二重分佈層36與錫料凸塊40之間。在一些實施例中,凸塊下金屬化層42包含鋁。
圖2為依據本揭露一些實施例的一種半導體系統10A之剖視
示意圖。請參考圖2,半導體系統10A具有一主板12以及一半導體元件14A,半導體元件14A安裝在主板12上並具有垂直疊置成正面對背面架構的第一到第四晶粒20a~20d。特別的是,第三晶粒20c疊置在第四晶粒20d上,第二晶粒20b疊置在第三晶粒20c上,且第一晶粒20a疊置在第二晶粒20b上。在一些實施例中,第一晶粒20a透過一接合層32接合一載體30,其中接合層32配置在第一晶粒20a的一第一層間介電層220a上,以提供高品質接合界面。在一些實施例中,接合層32接觸該等第一金屬線230a透過第一層間介電層220a暴露的其中一些。
在一些實施例中,半導體元件14A還包括複數個第一重分佈層34,該等第一重分佈層34配置在二相鄰的晶圓20a與20b、20b與20c,以及20c與20d之間。特別的是,該等第一重分佈層34的其中一個,如位在第一晶粒20a與第二晶粒20b之間,將第二晶粒20b之該等第二金屬線230b的其中至少一個連接到至少一第一互連結構240a;另一個第一重分佈層34,例如位在第二晶粒20b與第三晶粒20c之間,將第三晶粒20c之該等第三金屬線230c的其中至少一個連接到至少一第二互連結構;以及再另一第一重分佈層34,例如位在第三晶粒20c與第四晶粒20d之間,將第四晶粒20d之該等第四金屬線230d的其中至少一個連接到至少一第三互連結構240c。
在一些實施例中,半導體元件14A還包括一第二重分佈層36,第二重分佈層36將第四晶粒240d的至少一第四金屬線230d完全地連接到一或多個凸塊下金屬化層(UBM)42。在一些實施例中,半導體元件14A還包括一或多個錫料凸塊40,錫料凸塊40配置在連接在第二重分佈層36的凸塊下金屬化層(UBM)42上。在一些實施例中,一介電材料38塗敷
在第一晶粒20a的一第一基底210a與第二晶粒20b的一第二層間介電層220b之間、在第二晶粒20b的一第二基底210b與第三晶粒20c的一第三層間介電層220c之間,以及在第三晶粒20c的一第三基底210c與第四晶粒20d的一第四層間介電層220d之間;且介電材料38圍繞第一重分佈層34。在一些實施例中,介電材料38還塗敷在第四晶粒20d的一第四基底210d上,並圍繞第二重分佈層36。
圖3為依據本揭露一些實施例的一種半導體元件14的製備方法之流程示意圖。圖4至圖25為依據本揭露一些實施例的一半導體元件14的製備方法50的各中間階段之剖視示意圖。如圖4至圖25所示的各階段亦綱要性地繪製在圖3中的流程圖中。在接下來的討論中,在圖4至圖25所示的各製造階段係參考如圖3所示的各製程步驟進行討論。
請參考圖4,依據圖3中的一步驟502,提供一第一晶粒20a以及一載體30。在一些實施例中,第一晶粒20a具有一第一基底210a、一第一層間介電層220a以及複數各第一金屬線230a,第一層間介電層220a配置在第一基底210a的一前表面212a上,該等第一金屬線230a配置在第一層間介電層220a中。在圖4中,第一晶粒20a係上下顛倒設置,以使第一層間介電層220a面對載體30。第一基底210a可為一摻雜塊狀矽(doped bulk silicon)、一未摻雜塊狀矽(undoped bulk silicon),或是絕緣體上半導體(semiconductor on insulator;SOI)之一主動層,並可具有許多不同層,其並未分開繪製,且其組合起來以形成不同微電子元件、摻雜區以及隔離特徵。在一些實施例中,第一基底210a具有一初始厚度T3,舉例來說,其係可為775μm。
在一些實施例中,使用一氣相沉積製程將含有氧化物的一
介電膜142沉積在第一層間介電層220a上。在一些實施例中,一原生介電膜302生長在載體30的一表面301上。在一些實施例中,載體30具有一厚度T4,舉例來說,其係大於750μm,例如其係為775μm。
請參考圖5,在一些實施例中,依據圖3中一步驟504,第一晶粒20a接合載體30。在一些實施例中,第一晶粒20a以介電質與介電質接合製程接合到載體30,所述介電質與介電質接合製程係如一氧化物融熔接合(oxide fusion bonding)製程。
請參考圖6,在一些實施例中,依據圖3中的一步驟506,執行一第一薄化製程,以使第一基底210a變薄。在一些實施例中,移除第一基底210a的一部分,以使第一晶粒20a變薄。在圖6中,第一基底210a具有一厚度T5,舉例來說,厚度T5可為50μm。在一些實施例中,可使用適合的技術實現第一薄化製程,例如一磨削製程(grinding process)、一研磨製程(polishing process)及/或一化學蝕刻製程(chemical etching process)。
請參考圖7及圖8,在一些實施例中,依據圖3中的一步驟508,形成一或多個第一開口260a,以暴露該等第一金屬線230a的至少其中一個。在一些實施例中,將一第一光阻圖案610塗佈在第一基底210a的一第一後表面214a上,並執行一第一蝕刻製程以移除第一基底210a與第一層間介電層220a的該等部分以形成該等第一開口260a。在一些實施例中,在完全覆蓋第一後表面214a上的一第一光阻材料執行一曝光製程(exposure process)以及一顯影製程(develop process),係可形成所述第一光阻圖案。
在一些實施例中,透過第一光阻圖案610暴露第一後表面
214a被蝕刻的一些部分。在一些實施例中,該等第一開口260a停止在該等第一金屬線230a處。在一些實施例中,第一蝕刻製程可利用多個蝕刻劑(etchants)以蝕刻第一基底210a與第一層間介電層220a,其中該等蝕刻劑係依據被蝕刻的材料進行選擇。在一些實施例中,可使用一乾蝕刻製程、一濕蝕刻製程、其組合的製程,或是任何其他適合的非等向性蝕刻製程,對第一基底210a與第一層間介電層220a進行蝕刻。在執行第一蝕刻製程之後,舉例來說,以一灰化製程(ashing process)或一濕式剝除製程(wet strip process)移除第一光阻圖案610,其中所述濕式剝除製程可在化學上改變第一光阻圖案610,以使其不再黏貼到第一基底210a。
請參考圖9,在一些實施例中,依據圖3中的一步驟510,一第一阻障層(first barrier layer)250a可選擇地沉積在第一後表面214a上以及沉積在該等第一開口260a中。在一些實施例中,第一阻障層250a為一大致保形層(conformal layer)。在一些實施例中,舉例來說,使用一物理氣相沉積(physical vapor deposition,PVD)製程形成第一阻障層250a。
請參考圖10,在一些實施例中,依據圖3中的一步驟512,一第一導電材料270a沉積在第一阻障層250a上。在一些實施例中,第一導電材料270a具有一厚度,所述厚度足以填滿該等第一開口260a。在一些實施例中,以一電鍍製程(electroplating process)或一化學氣相沉積(CVD)製程形成第一導電材料270a。
請參考圖11,在一些實施例中,依據圖3中的一步驟514,執行一第一平坦化製程,以暴露第一基底210a。據此,形成一或多個互連結構240a。在一些實施例中,平坦化第一阻障層250a與第一導電材料270a,以暴露第一後表面214a。在一些實施例中,第一平坦化製程包括
一化學機械研磨(chemical mechanical polishing,CMP)製程及/或濕蝕刻製程。
請參考圖12,在一些實施例中,依據圖3中的一步驟516,沉積一第一前驅物層(first precursor layer)280a,以覆蓋第一後表面214a、該等第一互連結構240a以及第一阻障層250a。在一些實施例中,第一前驅物層280a可為一金屬層,所述金屬層含有鋁、鎢、鈷(cobalt)、鈦、金、鉑或是其合金。在一些實施例中,利用一化學氣相沉積(CVD)製程、一物理氣相沉積(PVD)製程、一噴濺(sputtering)製程、一蒸鍍(evaporation)製程或是一電鍍製程,以形成第一前驅物層280a。
接下來,一第一遮罩620提供在第一前驅物層280a上,以圖案化第一前驅物層280a。在一些實施例中,第一前驅物層280a的一部分透過第一遮罩620暴露,且第一互連結構240a配置在第一遮罩620下方。
請參考圖13,在一些實施例中,依據圖3中的一步驟518,執行一第一圖案化製程,以透過第一遮罩620蝕刻第一前驅物層280a,因此形成一第一重佈線層(first re-routing layer)282a。在執行第一圖案化製程之後,移除第一遮罩620。在一些實施例中,藉由移除第一前驅物層280a透過第一遮罩620暴露的該部分以形成第一重佈線層282a。在一些實施例中,從剖視圖來看,第一重佈線層282a可位在第一互連結構240a的一中心軸C上。在一些實施例中,第一重佈線層282a的該等部分覆蓋第一後表面214a。
請參考圖14,在一些實施例中,依據圖3中的一步驟520,一第一介電層284a沉積在透過第一重佈線層282a而暴露的第一後表面214a上。在一些實施例中,第一介電層284a圍繞第一重佈線層282a設
置。在一些實施例中,第一重佈線層282a具有一頂表面2822a,且第一介電層284a具有一頂表面2842a,頂表面2842a與頂表面2822a為共面。在一些實施例中,使用一化學氣相沉積(CVD)製程形成第一介電層284a。
請參考圖15,在一些實施例中,依據圖3中的一步驟522,提供一第二晶粒20b。在一些實施例中,第二晶粒20b具有一第二基底210b、一第二層間介電層220b以及複數個第二金屬線230b,第二層間介電層220b配置在第一基底210b上,該等第二金屬線230b位在第二層間介電層2230b中,其中該等第二金屬線230b的其中至少一個透過第二層間介電層220b而暴露。在一些實施例中,透過第二層間介電層220b的第二金屬線230b具有一頂表面232b,頂表面232b與第二層間介電層220b的一頂表面222b為共面。在圖15中,第二基底210b具有一厚度T6,其係約755μm。
接下來,一第二前驅物層280b沉積在頂表面222b、232b上。在一些實施例中,第二前驅物層280b的材料以及形成方法實質上與第一前驅物層280a相同。
再者,在第二前驅物層280b上提供第一遮罩620,以界定如圖16所示之一第二重佈線層282b的一圖案。在一些實施例中,暴露在第二層間介電層220b之第二金屬線230b的該等部分沉積在第一遮罩620下方。
請參考圖16,在一些實施例中,依據圖3中的一步驟524,執行一第二圖案化製程,以蝕刻第二前驅物層280b,因此形成第二重佈線層282b。在一些實施例中,藉由移除第二前驅物層280b透過第一遮罩620而暴露的該部分以形成第二重佈線層282b。在執行第二圖案化製程之
後,移除第一遮罩620。在一些實施例中,第一重佈線層582a與第二重佈線層282b具有一完全相同的圖案。
請再參考圖16,在一些實施例中,依據圖3中的一步驟526,沉積一第二介電層284b以覆蓋透過第二重佈線層282b而暴露的頂表面222b、232b,且圍繞第二重佈線層282b。在一些實施例中,第二重佈線層282b具有一頂表面2822b,且第二介電層284b具有一頂表面2842b,頂表面2842b與頂表面2822b為共面。在一些實施例中,第二介電層284b的材料與形成方法實質上與第一介電層284a相同。
請參考圖17,在一些實施例中,依據圖3中的一步驟528,第二晶粒20b疊置並接合第一晶粒20a。在一些實施例中,第二晶粒20b為上下顛倒設置,以使第二重佈線層282b面對第一重佈線層282a。在執行接合製程後,第二重佈線層282b直接地連接第一重佈線層282a,因此形成一第一重分佈層34,且第二介電層284b接觸第一介電層284a,因此形成位在第一晶粒20a與第二晶粒20b之間的一介電材料38。在第一晶粒20a與第二晶粒20b接合之後,執行一退火製程(anneal process)以將第一重佈線層282a接合到第二重佈線層282b,並將第一介電層284a熔融(fuse)到第二介電層284b。
請參考圖18,在一些實施例中,依據圖3中的一步驟530,執行一第二薄化製程,以使第二基底210b變薄。在一些實施例中,移除第二基底210b的一部分,以使第二晶粒20b變薄。在圖18中,第二基底210b具有一厚度T7,其係約50μm。
請參考圖19,在一些實施例中,依據圖3中的一步驟532,形成一或多個第二開口290b,以暴露該等第二金屬線230b的其中至少一
個。在一些實施例中,藉由在與第二前表面212b相對設置的一第二後表面214b上塗佈一第二光阻圖案630,並執行一第二蝕刻製程移除第二基底210b與第二層間介電層220b未被第二光阻圖案630覆蓋的一些部分,以形成該等第二開口290b。在執行第二蝕刻製程之後,舉例來說,以一灰化製程或一濕式剝除製程移除第二光阻圖案630。
請參考圖20,在一些實施例中,依據圖3中的一步驟534,一第二阻障層250b可選擇地沉積在第二後表面214b上及沉積在該等第二開口290b中。在一些實施例中,第二阻障層250b具有一大致均勻厚度。第二阻障層250b的材料與形成方法實質上與第一阻障層250a相同。
接下來,依據圖323中的一步驟536,一第二導電材料270b沉積在第二阻障層250b上。在一些實施例中,第二導電材料270b具有一厚度,係足以填滿被第二阻障層250b所圍繞的該等第二開口290b。第二導電材料270b的材料與形成方法實質上與第一導電材料270a相同。
請參考圖21,在一些實施例中,依據圖3中的一步驟538,執行一第二平坦化製程以暴露第二基底210b。據此,形成一或多個第二互連結構240b。在第二平坦化製程期間,移除第二阻障層250b與第二導電材料270b的一些部分以暴露第二後表面214b。
請參考圖22,在一些實施例中,依據圖3中的一步驟540,一第三前驅物層300沉積在第二後表面214b、第二互連結構240b與第二阻障層250b上。在一些實施例中,第三前驅物層300的材料與形成方法實質上與第一前驅物層280a相同。
接下來,如圖23所示,在第三前驅物層300上提供一第二遮罩640。在一些實施例中,該等第二互連結構240b配置在第二遮罩640下
方。
請再參考圖23,在一些實施例中,依據圖3中的一步驟542,執行一第三圖案化製程,以透過第二遮罩640蝕刻第三前驅物層300,並暴露第二後表面214b的一部分。據此,形成一第二重分佈層36。在執行第三圖案化製程之後,移除第二遮罩640。在一些實施例中,藉由移除第三前驅物層300透過第二遮罩640而暴露的該部分,以形成第二重分佈層36。在一些實施例中,第二重分佈層36覆蓋第二後表面214b的該等部分。
接下來,依據圖3中的一步驟544,沉積一介電層38,以覆蓋第二後表面214b透過第二重分佈層36而暴露的該等部分,並圍繞第二重分佈層36。在一些實施例中,第二重佈線層36具有一頂表面362,介電層38具有一頂表面382,頂表面382與頂表面362為共面。在一些實施例中,介電層38的材料與形成方法實質上與第一介電層284a與第二介電層284b相同。
請參考圖24,在一些實施例中,依據圖3中的一步驟546,一或多個凸塊下金屬化層(UBM)42形成在第二重分佈層36上,且一或多個錫料凸塊40配置在該等凸塊下金屬化層(UBM)42上。在一些實施例中,藉由初始地在該等凸塊下金屬化層(UBM)42上放置焊接熔劑(solder flux)(圖未示),以安裝該等錫料凸塊40。焊接熔劑一般具有一酸性成分(acidic component)以及一附著性(adhesive quality),所述酸性成分係移除氧化物阻障(oxide barriers),所述附著性係在製程期間幫助避免移動。一旦該等錫料凸塊40接觸焊接熔劑,執行一回焊(reflow)以使該等錫料凸塊40與焊接熔劑的材料回流,以將該等錫料凸塊40完全地接合到該等凸
塊下金屬化層(UBM)42。
請參考圖25,在一些實施例中,依據圖3中的一步驟548,執行一磨削製程,以使載體30變薄。據此,完全地形成半導體元件14。在一些實施例中,載體30變薄成一厚度T8,例如小於或等於50μm。
本揭露之一實施例提供一種半導體元件。該半導體元件包括一第一晶粒、一第二晶粒、一第一重分佈層、一第二重分佈層、一第一互連結構以及一第二互連結構。該第一晶粒包括一第一基底、一第一層間介電層以及複數個第一金屬線,該第一層間介電層配置在該第一基底的一前表面,該等第一金屬線配置在該第一層間介電層中。該第二晶粒疊置在該第一晶粒上,並包括一第二基底、一第二層間介電層以及複數個第二金屬線,該第二層間介電層配置在該第二基底的一第二前表面上,該等第二金屬線配置在該第二層間介電層中。該第一重分佈層位在該第一基底與該第二層間介電層之間。該第二重分佈層配置在該第二基底上。該第一互連結構穿經該第一基底,並穿入該第一層間介電層,以將該第一重分佈層連接到該等第一金屬線的其中之一個。該第二互連結構穿經該第二基底,並穿入該第二層間介電層,以將該第二重分佈層連接到該等第二金屬線的其中之一個。
本揭露之另一實施例提供一種半導體元件的製備方法。該製備方法包括下列步驟:提供一第一晶粒,該第一晶粒包括一第一基底、一第一層間介電層以及複數個第一金屬線,該第一層間介電層配置在該第一基底的一第一前表面上,該等第一金屬線配置在該層間介電層中;形成一第一互連結構,以穿經該第一基底,並穿入該第一層間介電層,且接觸該等第一金屬線的其中一個;形成一第一重佈線層(re-routing layer),完
全地連接該第一互連結構;提供一第二晶粒,該第二晶粒包括一第二基底、一第二層間介電層以及複數個第二金屬線,該第二層間介電層配置在該第二基底的一第二前表面上,該等第二金屬線位在該第二層間介電層中;形成一第二重佈線層,以完全地連接該等第二金屬線的其中一個;將該第二晶粒疊置在該第一晶粒上,並完全地將該第一重佈線層連接到該第二重佈線層;形成一第二互連結構,以穿經該第二基底,並穿入該第二層間介電層,且接觸該等第二導線的其中一個;以及在該第二基底上形成一第二重分佈層,並完全地連接該第二互連結構。
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟係包含於本申請案之申請專利範圍內。
10:半導體系統
12:主板
14:半導體元件
20a:第一晶粒
20b:第二晶粒
30:載體
32:接合層
34:第一重分佈層
36:第二重分佈層
38:介電材料
40:錫料凸塊
42:凸塊下金屬化層
122:支撐組件
124:配線墊
142:沉積介電膜
210a:第一基底
210b:第二基底
212a:前表面
212b:第二前表面
214b:第二後表面
220a:第一層間介電層
220b:第二層間介電層
230a:第一金屬線
230b:第二金屬線
240a:第一互連結構
240b:第二互連結構
250a:第一阻障層
250b:第二阻障層
302:原生介電膜
1222:表面
T1:第一厚度
T2:第二厚度
Claims (8)
- 一種半導體元件的製備方法,包括提供一第一晶粒,該第一晶粒包括一第一基底、一第一層間介電層以及複數個第一金屬線,該第一層間介電層配置在該第一基底的一第一前表面上,該等第一金屬線配置在該層間介電層中;形成一第一互連結構,以穿經該第一基底,並穿入該第一層間介電層,且接觸該等第一金屬線的其中一個;形成一第一重佈線層,完全地連接該第一互連結構;提供一第二晶粒,該第二晶粒包括一第二基底、一第二層間介電層以及複數個第二金屬線,該第二層間介電層配置在該第二基底的一第二前表面上,該等第二金屬線位在該第二層間介電層中;形成一第二重佈線層,以完全地連接該等第二金屬線的其中一個;將該第二晶粒疊置在該第一晶粒上,並完全地將該第一重佈線層連接到該第二重佈線層;形成一第二互連結構,以穿經該第二基底,並穿入該第二層間介電層,且接觸該等第二導線的其中一個;以及在該第二基底上形成一第二重分佈層,並完全地連接該第二互連結構。
- 如請求項1所述之製備方法,其中該第一重佈線層。與該第二層重佈線層具有一完全相同的圖案。
- 如請求項1所述之製備方法,還包括:形成一介電層,圍繞該第一重分佈層以及該第二重分佈層。
- 如請求項1所述之製備方法,還包括:提供一載體;在該第一層間介電層上形成一介電膜;以及透過該介電膜接合該第一晶粒與該載體。
- 如請求項4所述之製備方法,還包括在該第二重分佈層形成之後,執行一磨削製程,以使該載體變薄。
- 如請求項1所述之製備方法,其中該第一互連結構的形成,包括:形成至少一第一開口,以暴露該等第一金屬線;以及在該等第一開口中沉積一第一導電材料;其中該第二互連結構的形成,包括:形成至少一第二開口,以暴露該等第二金屬線;以及在該等第二開口中沉積一第二導電材料。
- 如請求項6所述之製備方法,還包括:在該第一導電材料沉積之前,在該第一基底上以及在該第一開孔中沉積一第一阻障層;在該第一導電材料沉積之後,執行一第一平坦化製程,以移除該 第一阻障層以及該第一導電材料的一些部分,因此暴露該第一基底;在該第二導電材料沉積之前,在該第二基底上以及在該第二開口中沉積一第二阻障層;以及在該第二導電材料沉積之後,執行一第二平坦化製程,以移除該第二阻障層與該第二導電材料的一些部分,因此暴露該第二基底。
- 如請求項1所述之製備方法,還包括:在該第一互連結構形成之前,執行一第一薄化製程,以使該第一基底變薄;以及在該第二互連結構形成之前,執行一第二薄化製程,以使該第二基底變薄。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/401,587 | 2019-05-02 | ||
| US16/401,587 US10910345B2 (en) | 2019-05-02 | 2019-05-02 | Semiconductor device with stacked die device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI701792B true TWI701792B (zh) | 2020-08-11 |
| TW202042363A TW202042363A (zh) | 2020-11-16 |
Family
ID=73002886
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108126991A TWI701792B (zh) | 2019-05-02 | 2019-07-30 | 半導體元件及其製備方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10910345B2 (zh) |
| CN (1) | CN111883507B (zh) |
| TW (1) | TWI701792B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN109285825B (zh) * | 2017-07-21 | 2021-02-05 | 联华电子股份有限公司 | 芯片堆叠结构及管芯堆叠结构的制造方法 |
| US11710694B2 (en) * | 2019-05-24 | 2023-07-25 | Intel Corporation | Integrated circuit structures with contoured interconnects |
| US11574891B2 (en) * | 2021-01-26 | 2023-02-07 | Nanya Technology Corporation | Semiconductor device with heat dissipation unit and method for fabricating the same |
| US11587901B2 (en) * | 2021-03-26 | 2023-02-21 | Nanya Technology Corporation | Semiconductor device with redistribution structure and method for fabricating the same |
| US11557572B2 (en) * | 2021-05-13 | 2023-01-17 | Nanya Technology Corporation | Semiconductor device with stacked dies and method for fabricating the same |
| US12176311B2 (en) * | 2021-07-05 | 2024-12-24 | Changxin Memory Technologies, Inc. | Micro bump, method for forming micro bump, chip interconnection structure and chip interconnection method |
| US12191282B2 (en) * | 2021-11-30 | 2025-01-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Shared pad/bridge layout for a 3D IC |
| US20240071842A1 (en) * | 2022-08-29 | 2024-02-29 | Nanya Technology Corporation | Semiconductor structure with overlay mark, method of manufacturing the same, and system for manufacturing the same |
| TWI884561B (zh) * | 2023-02-13 | 2025-05-21 | 胡迪群 | 半導體基板及其製造方法 |
| US12148688B2 (en) | 2023-02-13 | 2024-11-19 | Dyi-chung Hu | Semiconductor substrate and manufacturing method thereof |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150311117A1 (en) * | 2013-01-23 | 2015-10-29 | United Microelectronics Corp. | Method Of Forming Chip With Through Silicon Via Electrode |
| TW201729303A (zh) * | 2015-11-20 | 2017-08-16 | 台灣積體電路製造股份有限公司 | 半導體結構及其製造方法 |
| US20180019187A1 (en) * | 2016-07-14 | 2018-01-18 | Nxp Usa, Inc. | Method of integrating a copper plating process in a through-substrate-via (tsv) on cmos wafer |
| US20180286846A1 (en) * | 2013-07-16 | 2018-10-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Hybrid bonding with through substrate via (tsv) |
| US20190027457A1 (en) * | 2017-07-21 | 2019-01-24 | United Microelectronics Corp. | Chip-stack structure |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8552563B2 (en) * | 2009-04-07 | 2013-10-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Three-dimensional semiconductor architecture |
| US8421193B2 (en) * | 2010-11-18 | 2013-04-16 | Nanya Technology Corporation | Integrated circuit device having through via and method for preparing the same |
| US9764153B2 (en) * | 2013-03-14 | 2017-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structure and method of forming same |
| US10510592B2 (en) * | 2016-07-25 | 2019-12-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit (IC) structure for high performance and functional density |
-
2019
- 2019-05-02 US US16/401,587 patent/US10910345B2/en active Active
- 2019-07-30 TW TW108126991A patent/TWI701792B/zh active
- 2019-10-11 CN CN201910963664.0A patent/CN111883507B/zh active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150311117A1 (en) * | 2013-01-23 | 2015-10-29 | United Microelectronics Corp. | Method Of Forming Chip With Through Silicon Via Electrode |
| US20180286846A1 (en) * | 2013-07-16 | 2018-10-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Hybrid bonding with through substrate via (tsv) |
| TW201729303A (zh) * | 2015-11-20 | 2017-08-16 | 台灣積體電路製造股份有限公司 | 半導體結構及其製造方法 |
| US20180019187A1 (en) * | 2016-07-14 | 2018-01-18 | Nxp Usa, Inc. | Method of integrating a copper plating process in a through-substrate-via (tsv) on cmos wafer |
| US20190027457A1 (en) * | 2017-07-21 | 2019-01-24 | United Microelectronics Corp. | Chip-stack structure |
Also Published As
| Publication number | Publication date |
|---|---|
| CN111883507A (zh) | 2020-11-03 |
| US10910345B2 (en) | 2021-02-02 |
| TW202042363A (zh) | 2020-11-16 |
| US20200350284A1 (en) | 2020-11-05 |
| CN111883507B (zh) | 2022-09-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI701792B (zh) | 半導體元件及其製備方法 | |
| US10629568B2 (en) | Stacked integrated circuits with redistribution lines | |
| US8390125B2 (en) | Through-silicon via formed with a post passivation interconnect structure | |
| CN101197298B (zh) | 半导体装置的制造方法和半导体装置 | |
| CN101924096B (zh) | 硅通孔结构及其形成工艺 | |
| US9978708B2 (en) | Wafer backside interconnect structure connected to TSVs | |
| US8791011B2 (en) | Through-silicon via structure formation process | |
| US9142533B2 (en) | Substrate interconnections having different sizes | |
| CN102237338B (zh) | 具有改进连接的基板通孔 | |
| CN101728362B (zh) | 三维集成电路的堆叠接合界面结构 | |
| CN112736069B (zh) | 晶粒组件及其制备方法 | |
| TW201023331A (en) | Semiconductor device and method for forming the same | |
| JP2005514767A (ja) | 垂直型接続部を使用したチップおよびウェハ集積方法 | |
| TW201027698A (en) | Semiconductor device and method for forming the same | |
| KR20000023210A (ko) | 반도체 디바이스 및 그 제조 방법 | |
| CN102867795A (zh) | 半导体器件及制造该半导体器件的方法 | |
| TWI854732B (zh) | 具有高深寬比tsv的電連接結構及其製造方法 | |
| CN101814477B (zh) | 利用钝化后互连结构形成的硅通孔 | |
| KR20060054690A (ko) | 후면 입출력 단자를 갖는 반도체 장치 및 그 제조방법 | |
| KR20060054688A (ko) | 후면 입출력 단자를 갖는 반도체 장치 및 그 제조방법 | |
| KR20060054689A (ko) | 후면 입출력 단자를 갖는 반도체 장치 및 그 제조방법 |