TWI799055B - 畫素電路、其顯示面板及其驅動方法 - Google Patents
畫素電路、其顯示面板及其驅動方法 Download PDFInfo
- Publication number
- TWI799055B TWI799055B TW111100124A TW111100124A TWI799055B TW I799055 B TWI799055 B TW I799055B TW 111100124 A TW111100124 A TW 111100124A TW 111100124 A TW111100124 A TW 111100124A TW I799055 B TWI799055 B TW I799055B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- control
- coupled
- terminal
- signal
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 9
- 230000008878 coupling Effects 0.000 claims abstract description 29
- 238000010168 coupling process Methods 0.000 claims abstract description 29
- 238000005859 coupling reaction Methods 0.000 claims abstract description 29
- 239000003990 capacitor Substances 0.000 claims description 35
- 230000000295 complement effect Effects 0.000 claims 2
- 230000007704 transition Effects 0.000 claims 2
- 239000013078 crystal Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 12
- 238000000682 scanning probe acoustic microscopy Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0272—Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/30—Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
畫素電路包括:一脈衝寬度調變(PWM)控制電路,用以進行PWM控制,以及進行PWM內補灰階寫入;一掃描耦合電路,耦接至該脈衝寬度調變控制電路,用以將一整體掃描信號以電容耦合至該畫素電路;一脈衝振幅調變(PAM)控制電路,耦接至該脈衝寬度調變控制電路,用以進行PAM控制,以及進行PAM內補灰階寫入;以及一發光二極體,耦接至該脈衝振幅調變控制電路,受控於該脈衝振幅調變控制電路以發光或停止發光,該脈衝振幅調變控制電路對該發光二極體進行PAM控制,以控制流經該發光二極體的一電流。
Description
本發明是有關於一種畫素電路、其顯示面板及其驅動方法。
液晶顯示器(LCD)具有低幅射、低功率等,已成為目前顯示器的主流。LCD面板包括複數個畫素電路。在各畫素電路中,脈衝寬度調變(PWM,pulse width modulation)模式相對於脈衝振幅調變(PAM,pulse amplitude modulation)具有較佳的色彩漂移(color shift),以及相對較佳的功耗。
以目前而言,將具有PWM控制功能的畫素電路實施於主動作(active region)中的難度較高,主要挑戰來自於,容易造成近遠端不均勻,使得低灰階的顯示亮度不均(Mura)更加嚴重。
此外,由於控制信號如果用陣列閘極(Gate on array,GOA)來控制發光的話,正常誤差會造成6H的線顯示亮度不均。
此外,在寫信號內補時或是發光時也會發生嚴重的串擾(crosstalk)。
故而,本案提出一種畫素電路、其顯示面板及其驅動方法,以期解決上述或其他的習知問題。
根據本案一實施例,提出一種畫素電路,包括:一脈衝寬度調變(PWM)控制電路,用以進行PWM控制,以及進行PWM內補灰階寫入;一掃描耦合電路,耦接至該脈衝寬度調變控制電路,用以將一整體掃描信號以電容耦合至該畫素電路;一脈衝振幅調變(PAM)控制電路,耦接至該脈衝寬度調變控制電路,用以進行PAM控制,以及進行PAM內補灰階寫入;以及一發光二極體,耦接至該脈衝振幅調變控制電路,受控於該脈衝振幅調變控制電路以發光或停止發光,該脈衝振幅調變控制電路對該發光二極體進行PAM控制,以控制流經該發光二極體的一電流。
根據本案另一實施例,提出一種畫素電路之驅動方法,包括:在一第一操作階段內,進行一脈衝振幅調變(PAM)控制的初始與PAM內補灰階寫入;在一第二操作階段內,進行脈衝寬度調變(PWM)控制的初始與PWM內補灰階寫入;以及在一第三操作階段內,進行發光重設後再發光。
根據本案又一實施例,提出一種顯示面板,包括:一主動陣列,包括複數個畫素電路;以及一驅動電路,耦接且驅動該主動陣列;其中,各該些畫素電路包括:一脈衝寬度調變(PWM)控制電路,用以進行PWM控制,以及進行PWM內補灰階寫入;一掃描耦合電路,耦接至該脈衝寬度調變控制電路,用以
將一整體掃描信號以電容耦合至該畫素電路;一脈衝振幅調變(PAM)控制電路,耦接至該脈衝寬度調變控制電路,用以進行PAM控制,以及進行PAM內補灰階寫入;以及一發光二極體,耦接至該脈衝振幅調變控制電路,受控於該脈衝振幅調變控制電路以發光或停止發光,該脈衝振幅調變控制電路對該發光二極體進行PAM控制,以控制流經該發光二極體的一電流。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
100、200、300:畫素電路
110、210、310:脈衝寬度調變控制電路
120、220、320:掃描耦合電路
130、230、330:脈衝振幅調變控制電路
D:發光二極體
340:發光重設電路
T11~T15、T21~T26、T31~T46:電晶體
C11~C34:電容
600:顯示面板
610:主動陣列
620:驅動電路
710~730:步驟
第1A圖與第1B圖繪示根據本案第一實施例的畫素電路之電路架構圖。
第2A圖與第2B圖繪示根據本案第二實施例的畫素電路之電路架構圖。
第3圖繪示根據本案第三實施例的畫素電路之電路架構圖。
第4A圖與第4B圖顯示根據本案第三實施例的第一操作階段與第二操作階段之操作示意圖。
第5A圖與第5B圖顯示根據本案第三實施例的第三操作階段操作示意圖。
第6圖顯示根據本案第四實施例的顯示面板之功能方塊圖。
第7圖顯示根據本案第五實施例的畫素電路驅動方法之流程圖。
本說明書的技術用語係參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋係以本說明書之說明或定義為準。本揭露之各個實施例分別具有一或多個技術特徵。在可能實施的前提下,本技術領域具有通常知識者可選擇性地實施任一實施例中部分或全部的技術特徵,或者選擇性地將這些實施例中部分或全部的技術特徵加以組合。
第1A圖與第1B圖繪示根據本案第一實施例的畫素電路之電路架構圖。如第1A圖與第1B圖所示,根據本案第一實施例的畫素電路100包括:脈衝寬度調變(PWM)控制電路110、掃描耦合電路(sweep coupling circuit)120、脈衝振幅調變(PAM)控制電路130與發光二極體D。發光二極體D耦接於脈衝振幅調變控制電路130與接地端VSS之間。發光二極體D受控於脈衝振幅調變控制電路130以發光或停止發光。
脈衝寬度調變控制電路110用以進行PWM控制。脈衝寬度調變控制電路110包括:電晶體T11~T14與第一電容C11。
電晶體T11包括:第一端(例如但不受限於為源極)接收初始控制信號VST(亦可稱為第一初始控制信號);一第二端(例如但不受限於為汲極)耦接至第一內部節點W;以及一控制端(例如但不受限於為閘極)接收初始控制信號VST。
電晶體T12包括:第一端(例如但不受限於為源極)
接收灰階信號Sig(第一灰階信號);一第二端(例如但不受限於為汲極)耦接至電晶體T14;以及一控制端(例如但不受限於為閘極)接收控制信號SPWM[n](亦可稱為第一控制信號)。
電晶體T13包括:第一端(例如但不受限於為源極)耦接至內部節點W;一第二端(例如但不受限於為汲極)耦接至電晶體T14;以及一控制端(例如但不受限於為閘極)接收控制信號SPWM[n]。
電晶體T14包括:第一端(例如但不受限於為源極)接收操作電壓VDD_PWM(亦可稱為第一操作電壓);一第二端(例如但不受限於為汲極)耦接至電晶體T13與脈衝振幅調變控制電路130;以及一控制端(例如但不受限於為閘極)耦接至內部節點W。
第一電容C11耦接於內部節點W與內部節點P(亦可稱為第二內部節點)之間。
掃描耦合電路120耦接至脈衝寬度調變控制電路110,用以將整體掃描(global sweep)信號GS耦合至畫素電路100。掃描耦合電路120包括電晶體T15與第二電容C12。
電晶體T15包括:第一端(例如但不受限於為源極)接收電壓SVGH(亦可稱為第一參考電壓);一第二端(例如但不受限於為汲極)耦接至內部節點P;以及一控制端(例如但不受限於為閘極)接收掃描致能信號SEN[n]。
第二電容C12耦接於內部節點P與整體掃描信號
GS之間。
脈衝振幅調變控制電路130耦接至脈衝寬度調變控制電路110與發光二極體D。脈衝振幅調變控制電路130用以對發光二極體D進行PAM控制,以控制流經發光二極體D的電流大小。
請再次參照第1A圖與第1B圖。於開始操作之前,先進行初始化操作。在初始化操作時,初始控制信號VST為邏輯低,以導通電晶體T11,使得內部節點W的電壓下降至邏輯低,進而導通電晶體T14。
之後,欲將灰階信號Sig寫入時,則控制信號SPWM[n]為邏輯低,以導通電晶體T12與T13。
由於電晶體T12、T13與T14已為導通,則灰階信號Sig可寫入至脈衝振幅調變控制電路130。更甚者,灰階信號Sig可以透過電晶體T12、T13與T14而寫入至內部節點W,以進行內補(內補灰階寫入)。
當灰階信號Sig寫入至內部節點W時,電晶體T14變為關閉。
於寫入灰階信號Sig後,如果要進行發光,則令整體掃描信號GS於時序T1開始下降(同時,掃描致能信號SEN[n]轉為邏輯高,以關閉電晶體T15)。當電晶體T15被關閉時,內部節點P的電位就不再受到電壓SVGH的控制。
隨著整體掃描信號GS下降,內部節點P與內部節點W的電壓亦隨之下降。當內部節點W的電壓下降至低於電晶
體T14的臨界電壓時,電晶體T14轉為導通,讓操作電壓VDD_PWM將脈衝振幅調變控制電路130的發光路徑關閉,進而關閉發光二極體D。
在第1A圖與第1B圖中,利用掃描致能信號SEN[n]做掃描致能控制,而不是如同習知技術的控制方式,如此可以自由擷取所需要輸出的斜率。
故而,在本案第一實施例中,搭配掃描致能信號SEN[n],可以有效產生漸進式的發光掃描波形。
第2A圖與第2B圖繪示根據本案第二實施例的畫素電路之電路架構圖。如第2A圖與第2B圖所示,根據本案第二實施例的畫素電路200包括:脈衝寬度調變控制電路210、掃描耦合電路220、脈衝振幅調變控制電路230與發光二極體D。
基本上,脈衝寬度調變控制電路210與脈衝振幅調變控制電路230相同或相似於第1A圖與第1B圖的脈衝寬度調變控制電路110與脈衝振幅調變控制電路130,故其細節在此省略。
脈衝寬度調變控制電路210包括電晶體T21~T24與電容C21。
掃描耦合電路220包括電晶體T25與T26,與電容C22。電晶體T25相同於第1A圖的電晶體T15,故其細節在此省略。
電晶體T26包括:第一端(例如但不受限於為源極)接收整體掃描信號GS;一第二端(例如但不受限於為汲極)耦接至
電容C22;以及一控制端(例如但不受限於為閘極)接收控制信號PCT[n](可稱為第二控制信號)。
電容C22耦接於內部節點P與電晶體T26之間。
請再次參照第2A圖與第2B圖。當掃描致能信號SEN[n]轉為邏輯高時,控制信號PCT[n]同步轉為邏輯低,以導通電晶體T26,使得整體掃描信號GS可以耦合至畫素電路200內部。
亦即,如第2A圖與第2B圖所示,當有輸出(要讓發光二極體D發光)時,控制信號PCT[n]同步轉為邏輯低,以導通電晶體T26,但整體掃描信號GS亦被電容C21所拉扯;當沒有輸出(讓發光二極體D不發光)時,控制信號PCT[n]轉為邏輯高,以關閉電晶體T26,使得整體掃描信號GS無法耦合至畫素電路200內部,亦即降低電容C21對整體掃描信號GS的負載力道。
於第2A圖與第2B圖中,藉由控制信號PCT[n],可以在沒有輸出時,降低電容C21對整體掃描信號GS的負載力道。
第3圖繪示根據本案第三實施例的畫素電路之電路架構圖。如第3圖所示,根據本案第三實施例的畫素電路300包括:脈衝寬度調變控制電路310、掃描耦合電路320、脈衝振幅調變控制電路330、發光重設電路340、電晶體T46與發光二極體D。
脈衝寬度調變控制電路310包括電晶體T31~T36與電容C31。基本上,脈衝寬度調變控制電路310的電晶體T31~T34與電容C31相同或相似於第1A圖或第2A圖的脈衝寬度
調變控制電路110(或210)的T11~T14(或T21~T24)與電容C11(或C21),故其細節在此省略。
電晶體T35包括:第一端(例如但不受限於為源極)耦接至電晶體T34;一第二端(例如但不受限於為汲極)耦接至發光重設電路340;以及一控制端(例如但不受限於為閘極)接收控制信號EPWM[n](第三控制信號)。
電晶體T36包括:第一端(例如但不受限於為源極)耦接至操作電壓VDD_PWM;一第二端(例如但不受限於為汲極)耦接至電晶體T34;以及一控制端(例如但不受限於為閘極)接收控制信號EPWM[n]。
掃描耦合電路320包括電晶體T37與電容C32。掃描耦合電路320基本上相同或相似於第1A圖或第2A圖的掃描耦合電路120(或220),故其細節在此省略。
脈衝振幅調變控制電路330包括:電晶體T38~T42與電容C33。
電晶體T38包括:第一端(例如但不受限於為源極)接收初始信號VST_PAM(亦可稱為第二初始控制信號);一第二端(例如但不受限於為汲極)耦接至電晶體T40;以及一控制端(例如但不受限於為閘極)接收初始控制信號VST_PAM。
電晶體T39包括:第一端(例如但不受限於為源極)接收灰階信號VPAM_R/G/B(第二灰階信號);一第二端(例如但不受限於為汲極)耦接至電晶體T41;以及一控制端(例如但不受
限於為閘極)接收控制信號SPAM[n](亦可稱為第四控制信號)。
電晶體T40包括:第一端(例如但不受限於為源極)耦接至電晶體T38;一第二端(例如但不受限於為汲極)耦接至電晶體T41;以及一控制端(例如但不受限於為閘極)接收控制信號SPAM[n]。
電晶體T41包括:第一端(例如但不受限於為源極)耦接至電晶體T42;一第二端(例如但不受限於為汲極)耦接至發光重設電路340;以及一控制端(例如但不受限於為閘極)耦接至電晶體T38。
電晶體T42包括:第一端(例如但不受限於為源極)接收操作電壓VDD_PAM(亦可稱為第二操作電壓);一第二端(例如但不受限於為汲極)耦接至電晶體T41;以及一控制端(例如但不受限於為閘極)接收控制信號EPWM[n]。
電容C33耦接於操作電壓VDD_PAM與電晶體T38之間。
發光重設電路340包括:電晶體T43~T45與電容C34。
電晶體T43包括:第一端(例如但不受限於為源極)接收設定電壓Vset;一第二端(例如但不受限於為汲極)耦接至PWM控制電路310;以及一控制端(例如但不受限於為閘極)接收設定信號SET[n]。
電晶體T44包括:第一端(例如但不受限於為源極)耦接至電晶體T45;一第二端(例如但不受限於為汲極)耦接至脈
衝振幅調變控制電路330;以及一控制端(例如但不受限於為閘極)耦接至PWM控制電路310。
電晶體T45包括:第一端(例如但不受限於為源極)耦接至發光二極體D;一第二端(例如但不受限於為汲極)耦接至電晶體T44;以及一控制端(例如但不受限於為閘極)接收信號EPAM[n](亦可稱為第五控制信號)。
電容C34耦接於設定電壓Vset與電晶體T44之控制端之間。
電晶體T46包括:第一端(例如但不受限於為源極)耦接至發光二極體D之陽極;一第二端(例如但不受限於為汲極)耦接至發光二極體D之陰極;以及一控制端(例如但不受限於為閘極)接收測試信號TEST。當要測試發光二極體D,測試信號TEST為邏輯低以導通電晶體T46,使得有電流流經發光二極體D。藉此可以測試發光二極體D是否能正常發光。
在本案第三實施例中,畫素電路300有三個操作階段:S1、S2與S3。在第一操作階段S1內,進行脈衝振幅調變控制電路330的初始與PAM內補灰階寫入。在第二操作階段S2內,進行PWM控制電路310的初始與PWM內補灰階寫入。在第三操作階段S3(發光階段)內,進行發光重設後再發光。
第4A圖與第4B圖顯示根據本案第三實施例的第一操作階段與第二操作階段之操作示意圖。第5A圖與第5B圖顯示根據本案第三實施例的第三操作階段操作示意圖。
如第4A圖與第4B圖所示,第一操作階段S1包括兩個子操作階段S1-1與S1-2;以及,第二操作階段S2包括兩個子操作階段S2-1與S2-2。
於子操作階段S1-1內,進行脈衝振幅調變控制電路330的初始操作。於子操作階段S1-1內,初始信號VST_PAM降低為邏輯低,以使得電晶體T38為導通,進而使得電晶體T41亦為導通。
於子操作階段S1-2內,進行PAM內補灰階寫入。於子操作階段S1-2內,信號SPAM降為邏輯低,使得電晶體T39與T40為導通,故而,將灰階信號VPAM_R/G/B寫入至內部節點W’。
在第二操作階段S2內,進行PWM控制電路310的初始與PWM內補灰階寫入。於子操作階段S2-1內,初始信號VST降低為邏輯低,以使得電晶體T31為導通,進而使得電晶體T34亦為導通。
於子操作階段S2-2內,進行PWM內補灰階寫入。於子操作階段S2-2內,信號SPWM[n]降為邏輯低,使得電晶體T32與T33為導通,故而,將灰階信號Sig寫入至內部節點W。
如第5A圖與第5B圖所示,第三操作階段S3包括四個子操作階段S3-1~S3-4。在第三操作階段S3內,進行發光重設後再發光。
於子操作階段S3-1內,將控制信號SET[n]降為邏
輯低,使得電晶體T43為導通,而將內部節點C的電壓降為設定電壓Vset(例如但不受限於為-3V),且讓電晶體T44為預設開啟(在正常白(normally white)的情況下)。
於子操作階段S3-2內,EPWM[n]降為邏輯低,啟動PWM控制電路310,控制電晶體T34的閘極電壓以控制操作電壓VDD_PWM輸入至電晶體T44的時機。
於子操作階段S3-3內,當EPAM[n]降為邏輯低時,導通電晶體T45,以形成發光二極體D的發光路徑(電晶體T42、T41、T44與T45皆為導通)。
於子操作階段S3-4內,當整體掃描信號GS下降時,將會連帶使得電晶體T34的電壓亦下降(例如線性下降)到相對應的灰階電壓,以使得操作電壓VDD_PWM能關閉電晶體T44,來達到關閉發光二極體D。
在本案第三實施例中,如同第一實施例,透過整合掃描耦合電路320於畫素電路300內,可以讓驅動更加完整。
此外,第三實施例的掃描耦合電路320亦可相同於第二實施例的掃描耦合電路220,此亦在本案精神範圍內。
第6圖顯示根據本案第四實施例的顯示面板之功能方塊圖。如第6圖所示,根據本案第四實施例的顯示面板600包括主動陣列610與驅動電路620。主動陣列610包括複數個畫素電路(如畫素電路100、200或300)。驅動電路620耦接且驅動主動陣列610。驅動電路620之架構與操作在此可不特別限定之。
第7圖顯示根據本案第五實施例的畫素電路驅動方法之流程圖。根據本案第五實施例的畫素電路驅動方法包括:在一第一操作階段內,進行一脈衝振幅調變(PAM)控制的初始與PAM內補灰階寫入(710);在一第二操作階段內,進行脈衝寬度調變(PWM)控制的初始與PWM內補灰階寫入(720);以及在一第三操作階段內,進行發光重設後再發光(730)。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
710-730:步驟
Claims (9)
- 一種畫素電路,包括:一脈衝寬度調變(PWM)控制電路,用以進行PWM控制,以及進行PWM內補灰階寫入;一掃描耦合電路,耦接至該脈衝寬度調變控制電路,用以將一整體掃描信號以電容耦合至該脈衝寬度調變控制電路,該掃描耦合電路至少包括一電容;一脈衝振幅調變(PAM)控制電路,耦接至該脈衝寬度調變控制電路,用以進行PAM控制,以及進行PAM內補灰階寫入;以及一發光二極體,耦接至該脈衝振幅調變控制電路,受控於該脈衝振幅調變控制電路以發光或停止發光,該脈衝振幅調變控制電路對該發光二極體進行PAM控制,以控制流經該發光二極體的一電流。
- 如請求項1所述之畫素電路,其中,該脈衝寬度調變控制電路包括:一第一電晶體至一第四電晶體,與一第一電容;該掃描耦合電路包括一第五電晶體與一第二電容;其中,該第一電晶體包括:一第一端接收一第一初始控制信號;一第二端耦接至一第一內部節點;以及一控制端接收該第一初始控制信號; 該第二電晶體包括:一第一端接收一第一灰階信號;一第二端耦接至該第四電晶體;以及一控制端接收一第一控制信號;該第三電晶體包括:一第一端耦接至該第一內部節點;一第二端耦接至該第四電晶體;以及一控制端接收該第一控制信號;該第四電晶體包括:一第一端接收一第一操作電壓;一第二端耦接至該第三電晶體;以及一控制端耦接至該第一內部節點;該第一電容,耦接於該第一內部節點與一第二內部節點之間;該第五電晶體包括:一第一端接收一第一參考電壓;一第二端耦接至該第二內部節點;以及一控制端接收一掃描致能信號;以及該第二電容耦接於該第二內部節點與該整體掃描信號之間。
- 如請求項2所述之畫素電路,其中,該掃描耦合電路更包括一第六電晶體,該第六電晶體包括:一第一端接收該整體掃描信號;一第二端耦接至該第二電容;以及一控制端接收一第二控制信號,當該掃描致能信號轉態時,該第二控制信號同步轉態以導通該第六電晶體,使得該整體掃描信號耦合至該畫素電路內。
- 如請求項2所述之畫素電路,其中,在初始化操作時,該第一初始控制信號導通該第一電晶體,使得該第一內部節點的電壓下降進而導通該第四電晶體; 將該第一灰階信號寫入時,該第一控制信號導通該第二電晶體與該第三電晶體;回應於該第二、該第三與該第四電晶體為導通,該灰階信號寫入至該脈衝振幅調變控制電路;該第一灰階信號透過該第二、該第三與該第四電晶體而寫入至該第一內部節點,以進行內補;當該第一灰階信號寫入至該第一內部節點時,該第四電晶體變關閉;於寫入該第一灰階信號後,當要進行發光時,該整體掃描信號開始下降且同時,該掃描致能信號關閉該第五電晶體;隨著該整體掃描信號下降,該第一內部節點與該第二內部節點的電壓下降;回應於當該第一內部節點的一電壓下降,該第四電晶體轉為導通,讓該第一操作電壓將該脈衝振幅調變控制電路的一發光路徑關閉,進而關閉該發光二極體。
- 如請求項1所述之畫素電路,其中,該畫素電路更包括一發光重設電路,該脈衝寬度調變控制電路包括:一第一電晶體至一第六電晶體,與一第一電容;該掃描耦合電路包括一第七電晶體與一第二電容;該脈衝振幅調變控制電路包括:一第八電晶體至一第十二電晶體與一第三電容;以及 該發光重設電路包括:一第十三電晶體至一第十五電晶體,與一第四電容,其中,該第一電晶體包括:一第一端接收一第一初始控制信號;一第二端耦接至一第一內部節點;以及一控制端接收該第一初始控制信號;該第二電晶體包括:一第一端接收一第一第一灰階信號;一第二端耦接至該第四電晶體;以及一控制端接收一第一控制信號;該第三電晶體包括:一第一端耦接至該第一內部節點;一第二端耦接至該第四電晶體;以及一控制端接收該第一控制信號;該第四電晶體包括:一第一端耦接至該第六電晶體;一第二端耦接至該第一電晶體;以及一控制端耦接至該第一電晶體;該第五電晶體包括:一第一端耦接至該第四電晶體;一第二端耦接至該發光重設電路;以及一控制端接收一第三控制信號;該第六電晶體包括:一第一端接收一第一操作電壓;一第二端耦接至該第四電晶體;以及一控制端接收該第三控制信號;該第一電容,耦接於該第一內部節點與一第二內部節點之間; 該第七電晶體包括:一第一端接收一第一參考電壓;一第二端耦接至該第二內部節點;以及一控制端接收一掃描致能信號;以及該第二電容耦接於該第二內部節點與該整體掃描信號之間;該第八電晶體包括:一第一端接收一第二初始信號;一第二端耦接至該第十電晶體;以及一控制端接收該第二初始信號;該第九電晶體包括:一第一端接收一第二灰階信號;一第二端耦接至該第十一電晶體;以及一控制端接收一第四控制信號;該第十電晶體包括:一第一端耦接至該第八電晶體;一第二端耦接至該第十一電晶體;以及一控制端接收該第四控制信號;該第十一電晶體包括:一第一端耦接至該第十二電晶體;一第二端耦接至該發光重設電路;以及一控制端耦接至該第八電晶體;該第十二電晶體包括:一第一端接收一第二操作電壓;一第二端耦接至該第十一電晶體;以及一控制端接收該第三控制信號;該第三電容耦接於該第二操作電壓與該第八電晶體之間;該第十三電晶體包括:一第一端接收一設定電壓;一第二端耦接至該PWM控制電路;以及一控制端接收一設定信號; 該第十四電晶體包括:一第一端耦接至該第十五電晶體;一第二端耦接至該脈衝振幅調變控制電路;以及一控制端耦接至該PWM控制電路;該第十五電晶體包括:一第一端耦接至該發光二極體;一第二端耦接至該第十四電晶體;以及一控制端接收一第五控制信號;以及該第四電容耦接於該設定電壓與該第十四電晶體之該控制端之間。
- 如請求項5所述之畫素電路,其中,在一第一操作階段內,進行該脈衝振幅調變控制電路的初始與PAM內補灰階寫入;在一第二操作階段內,進行該PWM控制電路的初始與PWM內補灰階寫入;以及在一第三操作階段內,進行發光重設後再發光。
- 一種畫素電路之驅動方法,包括:在一第一操作階段內,進行一脈衝振幅調變(PAM)控制的初始與PAM內補灰階寫入;在一第二操作階段內,進行脈衝寬度調變(PWM)控制的初始與PWM內補灰階寫入,其中,透過至少包括一電容之一掃描耦合電路將一整體掃描信號以電容耦合至該畫素電路;以及在一第三操作階段內,進行發光重設後再發光。
- 一種顯示面板,包括: 一主動陣列,包括複數個畫素電路;以及一驅動電路,耦接且驅動該主動陣列;其中,各該些畫素電路包括:一脈衝寬度調變(PWM)控制電路,用以進行PWM控制,以及進行PWM內補灰階寫入;一掃描耦合電路,耦接至該脈衝寬度調變控制電路,用以將一整體掃描信號以電容耦合至該脈衝寬度調變控制電路,該掃描耦合電路至少包括一電容;一脈衝振幅調變(PAM)控制電路,耦接至該脈衝寬度調變控制電路,用以進行PAM控制,以及進行PAM內補灰階寫入;以及一發光二極體,耦接至該脈衝振幅調變控制電路,受控於該脈衝振幅調變控制電路以發光或停止發光,該脈衝振幅調變控制電路對該發光二極體進行PAM控制,以控制流經該發光二極體的一電流。
- 如請求項8所述之顯示面板,其中,在一第一操作階段內,進行該脈衝振幅調變控制電路的初始與PAM內補灰階寫入;在一第二操作階段內,進行該PWM控制電路的初始與PWM內補灰階寫入;以及在一第三操作階段內,進行發光重設後再發光。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111100124A TWI799055B (zh) | 2022-01-03 | 2022-01-03 | 畫素電路、其顯示面板及其驅動方法 |
| CN202210486861.XA CN114694570B (zh) | 2022-01-03 | 2022-05-06 | 像素电路、其显示面板及其驱动方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111100124A TWI799055B (zh) | 2022-01-03 | 2022-01-03 | 畫素電路、其顯示面板及其驅動方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI799055B true TWI799055B (zh) | 2023-04-11 |
| TW202329068A TW202329068A (zh) | 2023-07-16 |
Family
ID=82145839
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111100124A TWI799055B (zh) | 2022-01-03 | 2022-01-03 | 畫素電路、其顯示面板及其驅動方法 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN114694570B (zh) |
| TW (1) | TWI799055B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI811120B (zh) * | 2022-07-20 | 2023-08-01 | 友達光電股份有限公司 | 斜波電壓產生器及顯示面板 |
| TWI833303B (zh) * | 2022-07-27 | 2024-02-21 | 友達光電股份有限公司 | 顯示裝置及其畫素單元電路 |
| TWI831354B (zh) | 2022-08-31 | 2024-02-01 | 錼創顯示科技股份有限公司 | 微型發光二極體顯示裝置及其驅動方法 |
| CN115457907B (zh) * | 2022-11-09 | 2023-05-12 | 惠科股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
| TWI836741B (zh) * | 2022-11-21 | 2024-03-21 | 友達光電股份有限公司 | 畫素電路以及顯示面板 |
| TWI854686B (zh) * | 2023-06-06 | 2024-09-01 | 友達光電股份有限公司 | 面板驅動裝置 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20180293929A1 (en) * | 2017-04-11 | 2018-10-11 | Samsung Electronics Co., Ltd. | Pixel circuit of display panel and display device |
| US20190371232A1 (en) * | 2018-06-01 | 2019-12-05 | Samsung Electronics Co., Ltd. | Display panel |
| US20200312229A1 (en) * | 2019-03-29 | 2020-10-01 | Samsung Electronics Co., Ltd. | Display module and driving method of display module |
| CN112017601A (zh) * | 2019-05-28 | 2020-12-01 | 苹果公司 | 显示器背光自适应脉冲宽度调制和模脉冲宽度调制 |
| CN112102772A (zh) * | 2019-06-17 | 2020-12-18 | 三星电子株式会社 | 显示模块及其驱动方法 |
| US20210193026A1 (en) * | 2019-12-24 | 2021-06-24 | Au Optronics Corporation | Display panel and pixel circuit thereof |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105989805A (zh) * | 2016-04-27 | 2016-10-05 | 上海天马有机发光显示技术有限公司 | 一种有机发光像素电路及驱动方法 |
| CN106935198B (zh) * | 2017-04-17 | 2019-04-26 | 京东方科技集团股份有限公司 | 一种像素驱动电路、其驱动方法及有机发光显示面板 |
| KR20200114980A (ko) * | 2019-03-29 | 2020-10-07 | 삼성전자주식회사 | 디스플레이 패널 및 그의 구동 방법 |
| CN109920368A (zh) * | 2019-04-09 | 2019-06-21 | 上海显耀显示科技有限公司 | 一种μLED像素驱动电路系统及驱动方法 |
| TWI712021B (zh) * | 2019-05-08 | 2020-12-01 | 友達光電股份有限公司 | 可調變驅動電流脈波寬度的畫素電路和相關的顯示面板 |
| TWI761037B (zh) * | 2021-01-14 | 2022-04-11 | 友達光電股份有限公司 | 畫素電路 |
-
2022
- 2022-01-03 TW TW111100124A patent/TWI799055B/zh active
- 2022-05-06 CN CN202210486861.XA patent/CN114694570B/zh active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20180293929A1 (en) * | 2017-04-11 | 2018-10-11 | Samsung Electronics Co., Ltd. | Pixel circuit of display panel and display device |
| US20190371232A1 (en) * | 2018-06-01 | 2019-12-05 | Samsung Electronics Co., Ltd. | Display panel |
| US20200312229A1 (en) * | 2019-03-29 | 2020-10-01 | Samsung Electronics Co., Ltd. | Display module and driving method of display module |
| CN112017601A (zh) * | 2019-05-28 | 2020-12-01 | 苹果公司 | 显示器背光自适应脉冲宽度调制和模脉冲宽度调制 |
| CN112102772A (zh) * | 2019-06-17 | 2020-12-18 | 三星电子株式会社 | 显示模块及其驱动方法 |
| US20210193026A1 (en) * | 2019-12-24 | 2021-06-24 | Au Optronics Corporation | Display panel and pixel circuit thereof |
Also Published As
| Publication number | Publication date |
|---|---|
| CN114694570B (zh) | 2023-08-25 |
| CN114694570A (zh) | 2022-07-01 |
| TW202329068A (zh) | 2023-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI799055B (zh) | 畫素電路、其顯示面板及其驅動方法 | |
| CN112802422B (zh) | 移位寄存器、栅极驱动电路和显示面板 | |
| US11308887B2 (en) | Display device having multiple start signals for emission control scanning drivers | |
| US11315480B2 (en) | Pixel driving circuit, driving method thereof, and display panel | |
| US10930360B2 (en) | Shift register, driving method thereof, gate driving circuit, and display device | |
| WO2023005661A1 (zh) | 像素电路、驱动方法和显示装置 | |
| US20220343841A1 (en) | Signal generation circuit, signal generation method, signal generation module and display device | |
| US7633476B2 (en) | Display element drive unit, display device including the same, and display element drive method | |
| CN117012125B (zh) | 移位寄存器、栅极驱动电路、显示面板及电子设备 | |
| US11984058B2 (en) | Scan driver | |
| WO2018129932A1 (zh) | 移位寄存器单元电路及其驱动方法、栅极驱动电路和显示装置 | |
| CN108806591B (zh) | 像素装置、像素装置的驱动方法以及显示设备 | |
| CN112289269A (zh) | 一种像素电路及其控制方法和显示面板 | |
| CN114078430A (zh) | 像素电路及显示面板 | |
| US11205389B2 (en) | Scan driver and display device having same | |
| CN115223504A (zh) | 像素驱动电路和显示面板 | |
| WO2018126687A1 (zh) | 移位寄存器电路及其驱动方法、栅极驱动电路及显示装置 | |
| CN101197566A (zh) | 栅极导通电压发生器、栅极截止电压发生器和液晶显示器 | |
| WO2023115533A1 (zh) | 像素电路以及显示面板 | |
| KR20190058087A (ko) | 게이트 구동부 및 이를 포함한 전계발광 표시장치 | |
| WO2023272589A1 (zh) | 用于驱动显示面板的方法 | |
| CN109887469A (zh) | 移位寄存器及具备该移位寄存器的显示装置 | |
| US11574587B2 (en) | Display device | |
| KR20210061077A (ko) | 발광 제어 신호 발생부 및 이를 포함하는 발광 표시 장치 | |
| US20230197008A1 (en) | Pixel circuit and display panel |