TWI792991B - 具堆疊閘極的非揮發性記憶胞 - Google Patents
具堆疊閘極的非揮發性記憶胞 Download PDFInfo
- Publication number
- TWI792991B TWI792991B TW111115632A TW111115632A TWI792991B TW I792991 B TWI792991 B TW I792991B TW 111115632 A TW111115632 A TW 111115632A TW 111115632 A TW111115632 A TW 111115632A TW I792991 B TWI792991 B TW I792991B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- gate
- memory cell
- spacer
- contact
- Prior art date
Links
- 125000006850 spacer group Chemical group 0.000 claims abstract description 62
- 239000000758 substrate Substances 0.000 claims abstract description 40
- 239000004065 semiconductor Substances 0.000 claims abstract description 39
- 239000010410 layer Substances 0.000 claims description 259
- 229910052751 metal Inorganic materials 0.000 claims description 68
- 239000002184 metal Substances 0.000 claims description 68
- 239000011810 insulating material Substances 0.000 claims description 48
- 239000004020 conductor Substances 0.000 claims description 46
- 229910021332 silicide Inorganic materials 0.000 claims description 35
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 35
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 27
- 229920005591 polysilicon Polymers 0.000 claims description 27
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 19
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 16
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 15
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 13
- 230000000903 blocking effect Effects 0.000 claims description 12
- 230000001681 protective effect Effects 0.000 claims description 9
- 238000005530 etching Methods 0.000 claims description 8
- 239000011229 interlayer Substances 0.000 claims description 7
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical group [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 4
- 239000000969 carrier Substances 0.000 description 18
- 238000000034 method Methods 0.000 description 7
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 150000002739 metals Chemical class 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 239000002784 hot electron Substances 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0425—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a merged floating gate and select transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0411—Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having floating gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/681—Floating-gate IGFETs having only two programming levels
- H10D30/683—Floating-gate IGFETs having only two programming levels programmed by tunnelling of carriers, e.g. Fowler-Nordheim tunnelling
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/681—Floating-gate IGFETs having only two programming levels
- H10D30/684—Floating-gate IGFETs having only two programming levels programmed by hot carrier injection
- H10D30/685—Floating-gate IGFETs having only two programming levels programmed by hot carrier injection from the channel
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/035—Manufacture or treatment of data-storage electrodes comprising conductor-insulator-conductor-insulator-semiconductor structures
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
一種具堆疊閘極的非揮發性記憶胞,包括一半導體基板、一浮動閘極、一第一間隙壁、一控制閘極、一第二間隙壁、一第一摻雜區與一第二摻雜區。浮動閘極形成於半導體基板上方。第一間隙壁接觸於浮動閘極的側壁。控制閘極形成於浮動閘極上部以及側邊,且未接觸於浮動閘極。第二間隙壁接觸於控制閘極的側壁。第一摻雜區與第二摻雜區位於半導體基板的表面下方,且分別位於浮動閘極的二側。
Description
本發明是有關於一種非揮發性記憶胞(Non-volatile memory cell),且特別是有關於一種具堆疊閘極的非揮發性記憶胞。
請參照第1圖,其所繪示為習知雙多晶矽層非揮發性記憶胞(double-poly nonvolatile memory cell)示意圖。此非揮發性記憶胞100為浮動閘電晶體(floating-gate transistor),其中浮動閘電晶體可為P型浮動閘電晶體或者N型浮動閘電晶體。
雙多晶矽層非揮發性記憶胞100包括堆疊且不相接觸的二個閘極,上方為控制閘極(control gate)150連接至控制線(control line)C、下方為浮動閘極(floating gate)140。而在半導體基板(substrate)110中包括一源極摻雜區(source doped region)130連接至源極線(source line)S以及一汲極摻雜區(drain doped region)120連接至汲極線(drain line)D。
基本上,提供適當的偏壓至汲極線D、源極線S與控制線C可以控制非揮發性記憶胞100進行編程動作(program operation)、抹除動作(erase operation)與讀取動作(read operation)。
於編程動作時,控制熱載子(hot carrier)由浮動閘電晶體的通道區域(channel region)注入(inject)浮動閘極140中。此時,浮動閘極140累積許多載子,可視為第一儲存狀態(例如“0”狀態)。當然,於編程動作時,也可以控制熱載子(hot carrier)不注入浮動閘極140中。此時,浮動閘極140中未累積載子,可視為第二儲存狀態(例如“1”狀態)。其中,浮動閘電晶體的源極摻雜區130與汲極摻雜區120之間為通道區域,且前述載子可為電子(electron)。
於抹除動作時,可控制載子由浮動閘電晶體的浮動閘極140退出(eject),使得浮動閘極140中未累積載子。
另外,於讀取動作時,根據源極線S與汲極線D之間產生的讀取電流(read current)大小可以決定非揮發性記憶胞100為第一儲存狀態或者第二儲存狀態。
基本上,習知雙多晶矽層非揮發性記憶胞100的控制閘極150僅形成於浮動閘極140的正上方。此結構會造成控制閘極150的耦合率(coupling ratio)較低。也就是說,由於浮動閘電晶體的耦合率較低,於編程動作與抹除動作時,控制線C需要接收較高的電壓才能夠讓載子注入/退出浮動閘極140。
本發明提出一種具堆疊閘極的非揮發性記憶胞。在非揮發性記憶胞中,控制閘極位於浮動閘極的上部與側邊。亦即,控制閘極未接觸浮動閘極,且控制閘極包覆於浮動閘極,使得控制閘極的耦合率(coupling ratio)較高,更容易進行編程動作與抹除動作。
本發明係有關於一種具堆疊閘極的非揮發性記憶胞,包括:一半導體基板;一閘極結構,形成於該半導體基板的一表面,其中該閘極結構包括一閘極介電層、一閘極層與一第一間隙壁,該閘極介電層形成於該半導體基板的該表面,該閘極層形成於該閘極介電層上,該第一間隙壁接觸於該閘極介電層與該閘極層的側壁;一第一摻雜區與一第二摻雜區,形成於該半導體基板的該表面下方,且位於該閘極結構的二側;一第一金屬矽化物層,接觸於該第一摻雜區;一第二金屬矽化物層,接觸於該第二摻雜區;一阻擋保護氧化層,覆蓋於該閘極結構;一第一絕緣材料層,覆蓋於該阻擋保護氧化層;一導電材料層,覆蓋於該第一絕緣材料層;一第二絕緣材料層,覆蓋於該導電材料層;一第二間隙壁,位於該第一絕緣材料層上且接觸於該導電材料層與該第二絕緣材料層的側壁;一接觸孔蝕刻停止層,覆蓋於該第二絕緣材料層、該第二間隙壁、該第一金屬矽化物層與該第二金屬矽化物層;一層間介電層,覆蓋於該接觸孔蝕刻停止層;一第一接觸洞,位於該第一金屬矽化物層上方,其中一第一導電金屬填入該第一接觸洞中,且該第一導電金屬接觸於該第一金屬矽化物層;一第二接觸洞,位於該第二金屬矽化物層上方,其中一第二導電金屬填入該第二接觸洞中,且該第二導電金屬接觸於該第二金屬矽化物層;以及,一第三接觸洞,位於該導電材料層上方,其中一第三導電金屬填入該第三接觸洞中,且該第三導電金屬接觸於該導電材料層。
本發明係有關於一種具堆疊閘極的非揮發性記憶胞,包括:一半導體基板;一浮動閘極,形成於該半導體基板之上方;一第一間隙壁接觸於該浮動閘極的一側壁;一控制閘極,位於該浮動閘極的上方與側邊,且該控制閘極未直接接觸該浮動閘極;一第二間隙壁,接觸於該控制閘極的側壁;以及,一第一摻雜區與一第二摻雜區,形成於該半導體基板的該表面下方,且位於該浮動閘極的二側。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
請參照第2A圖至第2I圖,其所繪示為本發明具堆疊閘極的非揮發性記憶胞的製作流程圖。
如第2A圖所示,在半導體基板210上形成一閘極介電層(gate dielectric layer)212與一多晶矽閘極層(polysilicon gate layer)220。其中,閘極介電層212接觸於半導體基板210 的表面,且多晶矽閘極層220接觸於閘極介電層212。
接著,如第2B圖所示,形成一間隙壁(spacer)230接觸於半導體基板210的表面,並且間隙壁(spacer)230圍繞於閘極介電層212與多晶矽閘極層220,以形成閘極結構(gate structure)。也就是說,閘極結構包括:閘極介電層212、多晶矽閘極層220以及間隙壁230,且間隙壁230接觸於閘極介電層212與多晶矽閘極層220的側壁(sidewall)。再者,間隙壁230的寬度w1約在30nm~50nm之間。
另外,間隙壁230包括:氧化矽層(silicon oxide layer)232與氮化矽層(silicon nitride layer, SiN)234。氧化矽層232接觸於半導體基板210的表面且氧化矽層232接觸於閘極介電層212與多晶矽閘極層220的側壁(sidewall),而氮化矽層234層覆蓋於氧化矽層232。基本上,閘極結構的製作屬於標準邏輯電路製程(standard logic process)的一部分,此處不再贅述閘極結構的製作流程。
再者,於閘極結構形成之後,繼續進行摻雜製程,於半導體基板210 的表面下方,閘極結構的二側形成二個摻雜區(doped region)242與246。
如第2C圖所示,依序形成阻擋保護氧化層(Resist Protection Oxide,RPO)252、絕緣材料層 254、導電材料層256、絕緣材料層258。接著,於間隙壁230以及多晶矽閘極層220的正上方形成光阻層(photoresist layer)259。其中,光阻層259的垂直投影面積大於閘極結構的垂直投影面積。
如第2C圖所示,阻擋保護氧化層252覆蓋於半導體基板210的表面、間隙壁230以及多晶矽閘極層220。絕緣材料層254覆蓋於阻擋保護氧化層252。導電材料層256覆蓋於絕緣材料層254。絕緣材料層258覆蓋於導電材料層256。光阻層259接觸於絕緣材料層258。根據本發明的實施例,絕緣材料層254、258為氮化矽層(SiN),導電材料層為256為氮化鈦層(TiN)。再者,多晶矽閘極層220作為浮動閘電晶體的浮動閘極,導電材料層為256作為浮動閘電晶體的控制閘極。
接著,以光阻層259為遮罩(mask)進行二次蝕刻動作,並依序移除暴露的絕緣材料層258以及導電材料層256。如第2D圖所示,於進行蝕刻動作後,即暴露出絕緣材料層258的側壁258w以及導電材料層256的側壁256w。
如第2E圖所示,再形成一絕緣材料層260,覆蓋於絕緣材料層254以及絕緣材料層258,且絕緣材料層260接觸於導電材料層256的側壁256w以及絕緣材料層258的側壁258w。
接著,進行蝕刻動作以移除絕緣材料層260與絕緣材料層254。如第2F圖所示,於蝕刻動作後,暴露出阻擋保護氧化層252,且殘留的絕緣材料層260則形成間隙壁262。間隙壁262位於絕緣材料層254的上方,且接觸於導電材料層256的側壁256w以及絕緣材料層258的側壁258w。其中,絕緣材料層260為氮化矽層(SiN),且間隙壁262為氮化矽間隙壁。
接著,再次進行蝕刻動作以移除暴露出阻擋保護氧化層252,並暴露出二個摻雜區242、246的表面。之後,如第2G圖所示,於二個摻雜區242、246的表面形成金屬矽化物層(silicide layer)272、276。另外,間隙壁262的寬度w2約在5nm~20nm之間。也就是說,間隙壁262的寬度w2小於間隙壁230的寬度w1。
如第2H圖所示,形成接觸孔蝕刻停止層(Contact Etch Stop Layer,簡稱CESL層)280,覆蓋於絕緣材料層258、間隙壁262以及金屬矽化物層272、276。之後,形成層間介電層(Interlayer Dielectric Layer,簡稱ILD層)290,覆蓋於接觸孔蝕刻停止層290。
如第2I圖所示,進行蝕刻以形成接觸洞(contact hole)並於接觸洞中填入導電金屬292、296、298。其中,導電金屬292接觸於金屬矽化物層272,導電金屬292作為第一汲/源端(drain/source terminal)。導電金屬296接觸於金屬矽化物層276,導電金屬296作為第二汲/源端(drain/source terminal)。導電金屬298接觸於導電材料層256,導電金屬298作為控制閘極端(control gate terminal)。
基本上,第2I圖即為本發明具堆疊閘極的非揮發性記憶胞200,其為浮動閘電晶體(floating-gate transistor)。在非揮發性記憶胞200中,閘極結構形成於半導體基板210的表面。閘極結構包括:閘極介電層212、多晶矽閘極層220與間隙壁230。閘極介電層212形成於半導體基板210的表面,多晶矽閘極層220形成於閘極介電層212上,間隙壁230接觸於閘極介電層212與多晶矽閘極層220的側壁。
摻雜區242、246則形成於半導體基板210的表面下方,閘極結構的二側。金屬矽化物層272、276分別接觸於摻雜區242、246。
阻擋保護氧化層252覆蓋於閘極結構,絕緣材料層254覆蓋於阻擋保護氧化層252,導電材料層256覆蓋於絕緣材料層254,絕緣材料層258覆蓋於導電材料層256。另外,間隙壁262位於絕緣材料層254上,且間隙壁262接觸於導電材料層256與絕緣材料層258的側壁。
接觸孔蝕刻停止層280覆蓋於絕緣材料層258、間隙壁262、金屬矽化物層272、276。因此,在閘極結構的兩側,間隙壁262接觸於導電材料層256的側壁256w與接觸孔蝕刻停止層280之間,間隙壁262也接觸於絕緣材料層258的側壁258w與接觸孔蝕刻停止層280之間。再者,層間介電層290覆蓋於接觸孔蝕刻停止層280。
三個接觸洞分別位於金屬矽化物層272、276與導電材料層256上方。導電金屬292填入接觸洞且導電金屬292接觸於金屬矽化物層242。導電金屬296填入接觸洞且導電金屬296接觸於金屬矽化物層246。導電金屬298填入接觸洞且導電金屬298接觸於導電材料層256。
根據本發明的實施例,浮動閘電晶體可為P型浮動閘電晶體或者N型浮動閘電晶體。舉例來說,當非揮發性記憶胞200為N型浮動閘電晶體時,摻雜區242、246為N型摻雜區,半導體基板210為P型半導體基板。或者,半導體基板210為具有P型井區(P-well region)的半導體基板,且N型摻雜區242、246形成於P型井區的表面。反之,當非揮發性記憶胞200為P型浮動閘電晶體時,摻雜區242、246為P型摻雜區半導體基板210為N型半導體基板。或者,半導體基板210為具有N型井區(N-well region)的半導體基板,且P型摻雜區242、246形成於N型井區的表面。
而第3圖為本發明具堆疊閘極的非揮發性記憶胞的電路符號(electronic symbol)。以N型浮動閘電晶體為例,非揮發性記憶胞200的多晶矽閘極層220為浮動閘極,導電材料層256為控制閘極。再者,導電金屬298、292、296分別為N型浮動閘電晶體的控制閘極端、第一汲/源端與第二汲/源端。
由以上的說明可知,本發明提出一種具堆疊閘極的非揮發性記憶胞200。在非揮發性記憶胞200中,導電材料層256覆蓋於多晶矽閘極層220與間隙壁230的上方。也就是說,導電材料層256未接觸於多晶矽閘極層220,且導電材料層256位於多晶矽閘極層220的上方與側邊。由於導電材料層256覆蓋住多晶矽閘極層220,將使得控制閘極的耦合率(coupling ratio)較高,更容易進行編程動作與抹除動作。
如上所述,本發明的導電材料層256包覆於多晶矽閘極層220與間隙壁230。在非揮發性記憶胞200製作的過程中,如果導電材料層256接觸到導電金屬292或者金屬矽化物層272(或者,導電材料層256接觸到導電金屬296或者金屬矽化物層276),將造成非揮發性記憶胞200無法正常運作。為了防止導電材料層256接觸到導電金屬292、296或者金屬矽化物層272、276,本發明於非揮發性記憶胞200的閘極結構二側更形成間隙壁262。再者,每一側的間隙壁262皆接觸於導電材料層256的側壁。亦即,間隙壁262接觸於導電材料層256與接觸孔蝕刻停止層之間。因此,確保導電材料層256不會接觸到導電金屬292、296以及金屬矽化物層272、276。也就是說,非揮發性記憶胞200中包括二個間隙壁230、262,多晶矽閘極層220的側壁接觸於間隙壁230,導電材料層256的側壁接觸於間隙壁262。
再者,本發明更可以將多個相同的非揮發性記憶胞200組成記憶胞陣列,並對記憶胞陣列中的特定記憶胞進行編程動作、抹除動作以及讀取動作。
請參照第4圖,其所繪示為本發明的記憶胞陣列。記憶胞陣列400包括16個記憶胞c11~c44,共組成4x4的記憶胞陣列。記憶胞陣列400連接至位元線BL1~BL4、字元線WL1~WL4、源極線SL1~SL4。其中,每個記憶胞c11~c44皆包括一浮動閘電晶體,且每個記憶胞c11~c44的結構皆相同於本發明具堆疊閘極的非揮發性記憶胞。因此,以下僅介紹記憶胞c11~c44之間的連接關係,不再贅述每個記憶胞的結構。
第一列的四個記憶胞c11~c14中,四個浮動閘電晶體的控制閘極端皆連接至字元線WL1, 四個浮動閘電晶體的第一汲/源端皆連接至源極線SL1,四個浮動閘電晶體的第二汲/源端連接至對應的位元線BL1~BL4。
第二列的四個記憶胞c21~c24中,四個浮動閘電晶體的控制閘極端皆連接至字元線WL2, 四個浮動閘電晶體的第一汲/源端皆連接至源極線SL2,四個浮動閘電晶體的第二汲/源端連接至對應的位元線BL1~BL4。
第三列的四個記憶胞c31~c34中,四個浮動閘電晶體的控制閘極端皆連接至字元線WL3, 四個浮動閘電晶體的第一汲/源端皆連接至源極線SL3,四個浮動閘電晶體的第二汲/源端連接至對應的位元線BL1~BL4。
第四列的四個記憶胞c41~c44中,四個浮動閘電晶體的控制閘極端皆連接至字元線WL4, 四個浮動閘電晶體的第一汲/源端皆連接至源極線SL4,四個浮動閘電晶體的第二汲/源端連接至對應的位元線BL1~BL4。
再者,提供適當的偏壓至源極線SL1~SL4、位元線BL1~BL4、字元線WL1~WL4時,可對記憶胞陣列400中的特定記憶胞進編程動作(program operation)、抹除動作(erase operation)與讀取動作(read operation)。
請參照第5A圖,其所繪示為對本發明記憶胞陣列進行編程動作的偏壓方式。於編程動作時,字元線WL1、WL3、WL4接收接地電壓(0V),字元線WL2接收編程電壓Vpp,例如編程電壓Vpp為10V。源極線SL1~SL4接收接地電壓(0V)。位元線BL1、BL3、BL4接收接地電壓(0V),位元線BL2接收電源電壓Vdd1,例如電源電壓Vdd1為7.5V。另外,記憶胞陣列400中所有浮動閘電晶體的體極端(body terminal,未繪示)皆接收接地電壓(0V)。此時,記憶胞陣列400中,非揮發性記憶胞c22為選定記憶胞,而其他非揮發性記憶胞則為非選定記憶胞。
因此,非揮發性記憶胞c22中的浮動閘電晶體開啟(turn on)並產生一編程電流Ip由位元線BL2流向源極線SL2。當編程電流Ip流經浮動閘電晶體的通道區域(channel region)時,通道熱電子注入效應(channel hot electron injection)發生,使得載子注入(inject)浮動閘極。而浮動閘極累積許多載子時,可視為第一儲存狀態(例如“0”狀態)。另外,由於記憶胞陣列400中的非選定記憶胞內部無法產生編程電流,所以無法被編程為第一儲存狀態。
當然,於編程動作時,也可以控制熱載子(hot carrier)不注入浮動閘極中。此時,浮動閘極中未累積載子,可視為第二儲存狀態(例如“1”狀態)。其中,前述載子可為電子。
請參照第5B圖,其所繪示為對本發明記憶胞陣列進行編程動作的另一偏壓方式。於編程動作時,字元線WL1、WL3、WL4接收接地電壓(0V),字元線WL2接收編程電壓Vpp,例如編程電壓Vpp為10V。源極線SL1~SL4接收電源電壓Vdd1,例如電源電壓Vdd1為7.5V。位元線BL2接收接地電壓(0V),位元線BL1、BL3、BL4接收抑制電壓(inhibit voltage)Vinh,例如抑制電壓Vinh為2.5V。另外,記憶胞陣列400中所有浮動閘電晶體的體極端(未繪示)皆接收接地電壓(0V)。此時,記憶胞陣列400中,非揮發性記憶胞c22為選定記憶胞,而其他非揮發性記憶胞則為非選定記憶胞。
因此,非揮發性記憶胞c22中的浮動閘電晶體開啟(turn on)並產生一編程電流Ip由源極線SL2流向位元線BL2。當編程電流Ip流經浮動閘電晶體的通道區域(channel region)時,通道熱電子注入效應(channel hot electron injection)發生,使得載子注入(inject)浮動閘極。而浮動閘極累積許多載子時,可視為第一儲存狀態(例如“0”狀態)。另外,由於記憶胞陣列400中的非選定記憶胞內部無法產生編程電流,所以無法被編程為第一儲存狀態。
當然,於編程動作時,也可以控制熱載子(hot carrier)不注入浮動閘極中。此時,浮動閘極中未累積載子,可視為第二儲存狀態(例如“1”狀態)。其中,前述載子可為電子。
請參照第5C圖,其所繪示為對本發明記憶胞陣列進行抹除動作的偏壓方式。於抹除動作時,字元線WL1~WL4接收抹除電壓Vee,例如抹除電壓Vee為-10V。源極線SL1~SL4以及位元線BL1~BL4接收電源電壓Vdd2,例如電源電壓Vdd2為8V。另外,記憶胞陣列400中所有浮動閘電晶體的體極端(未繪示)皆接收電源電壓Vdd2。此時,記憶胞陣列400中非揮發性記憶胞c11~c44產生FN穿隧(Fowler-Nordheim (FN) tunneling)效應,使得載子退出(eject)浮動閘極。
綜上所述,本發明提出一種具堆疊閘極的非揮發性記憶胞200。在非揮發性記憶胞200中,導電材料層256覆蓋於多晶矽閘極層220與間隙壁230的上方,因此將使得控制閘極的耦合率(coupling ratio)較高,更容易進行編程動作與抹除動作。
另外,在非揮發性記憶胞200中,絕緣材料層254、258係以氮化矽層為例來說明。實際上,在此領域的技術人員也可以使用其他的絕緣材料來取代,例如二氧化矽。同理,間隙壁230、262的材料也可以由二氧化矽來取代。再者,導電材料層256也不限定於氮化鈦層,也可以由鈦金屬來取代。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100, 200: 非揮發性記憶胞
110, 210: 半導體基板
120, 130, 242, 246: 摻雜區
140: 浮動閘極
150: 控制閘極
212: 閘極介電層
220: 多晶矽閘極層
230, 262: 間隙壁
232: 氧化矽層
234: 氮化矽層
252: 阻擋保護氧化層
254, 258, 260: 絕緣材料層
256: 導電材料層
259: 光組層
272, 276: 金屬矽化物層
280: 接觸孔蝕刻停止層
290: 層間介電層
292, 296, 298: 導電金屬
400: 記憶胞陣列
第1圖為習知雙多晶矽層非揮發性記憶胞示意圖;
第2A圖至第2I圖為本發明具堆疊閘極的非揮發性記憶胞的製作流程圖;
第3圖為本發明具堆疊閘極的非揮發性記憶胞的電路符號;
第4圖為本發明的記憶胞陣列;以及
第5A圖為對本發明記憶胞陣列進行編程動作的偏壓方式;
第5B圖為對本發明記憶胞陣列進行編程動作的另一偏壓方式;以及
第5C圖為對本發明記憶胞陣列進行抹除動作的偏壓方式。
200: 非揮發性記憶胞
210: 半導體基板
212: 閘極介電層
220: 多晶矽閘極層
230, 262: 間隙壁
232: 氧化矽層
234: 氮化矽層
242, 246: 摻雜區
252: 阻擋保護氧化層
254, 258: 絕緣材料層
256: 導電材料層
272, 276: 金屬矽化物層
280: 接觸孔蝕刻停止層
290: 層間介電層
292, 296, 298: 導電金屬
Claims (15)
- 一種具堆疊閘極的非揮發性記憶胞,包括: 一半導體基板; 一閘極結構,形成於該半導體基板的一表面,其中該閘極結構包括一閘極介電層、一閘極層與一第一間隙壁,該閘極介電層形成於該半導體基板的該表面,該閘極層形成於該閘極介電層上,該第一間隙壁接觸於該閘極介電層的側壁與該閘極層的側壁; 一第一摻雜區與一第二摻雜區,形成於該半導體基板的該表面下方,且位於該閘極結構的二側; 一第一金屬矽化物層,接觸於該第一摻雜區; 一第二金屬矽化物層,接觸於該第二摻雜區; 一阻擋保護氧化層,覆蓋於該閘極結構; 一第一絕緣材料層,覆蓋於該阻擋保護氧化層; 一導電材料層,覆蓋於該第一絕緣材料層; 一第二絕緣材料層,覆蓋於該導電材料層; 一第二間隙壁,位於該第一絕緣材料層上且接觸於該導電材料層的側壁與該第二絕緣材料層的側壁; 一接觸孔蝕刻停止層,覆蓋於該第二絕緣材料層、該第二間隙壁、該第一金屬矽化物層與該第二金屬矽化物層; 一層間介電層,覆蓋於該接觸孔蝕刻停止層; 一第一接觸洞,位於該第一金屬矽化物層上方,其中一第一導電金屬填入該第一接觸洞中,且該第一導電金屬接觸於該第一金屬矽化物層; 一第二接觸洞,位於該第二金屬矽化物層上方,其中一第二導電金屬填入該第二接觸洞中,且該第二導電金屬接觸於該第二金屬矽化物層;以及 一第三接觸洞,位於該導電材料層上方,其中一第三導電金屬填入該第三接觸洞中,且該第三導電金屬接觸於該導電材料層。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該第一間隙壁包括:一氧化矽層與一氮化矽層;該氧化矽層接觸於該半導體基板的該表面,且該氧化矽層接觸於該閘極介電層的側壁與該閘極層的側壁;以及,該氮化矽層覆蓋於該氧化矽層。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該閘極層為一多晶矽閘極層。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該導電材料層未直接接觸於該閘極層,且該導電材料層位於該閘極層的上方與側邊。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該導電材料層為一氮化鈦層。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該第一絕緣材料層與該第二絕緣材料層為氮化矽層。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該第二間隙壁為一氮化矽間隙壁。
- 如請求項1所述之具堆疊閘極的非揮發性記憶胞,其中該第一間隙壁的寬度在30nm至50nm之間,且該第二間隙壁的寬度在5nm至20nm之間。
- 一種具堆疊閘極的非揮發性記憶胞,包括: 一半導體基板; 一浮動閘極,形成於該半導體基板之上方; 一第一間隙壁接觸於該浮動閘極的一側壁; 一控制閘極,位於該浮動閘極的上方與側邊,且該控制閘極未直接接觸該浮動閘極; 一第二間隙壁,接觸於該控制閘極的側壁;以及 一第一摻雜區與一第二摻雜區,形成於該半導體基板的該表面下方,且位於該浮動閘極的二側。
- 如請求項9所述之具堆疊閘極的非揮發性記憶胞,該第一間隙壁包括:一氧化矽層與一氮化矽層;該氧化矽層接觸於該半導體基板的該表面,且該氧化矽層接觸於該浮動閘極的該側壁;以及,該氮化矽層覆蓋於該氧化矽層。
- 如請求項9所述之具堆疊閘極的非揮發性記憶胞,其中該浮動閘極具有一多晶矽閘極層。
- 如請求項9所述之具堆疊閘極的非揮發性記憶胞,其中該控制閘極具有一氮化鈦層。
- 如請求項9所述之具堆疊閘極的非揮發性記憶胞,其中該第二間隙壁為一氮化矽間隙壁。
- 如請求項9所述之具堆疊閘極的非揮發性記憶胞,其中該第一間隙壁的寬度在30nm至50nm之間,且該第二間隙壁的寬度在5nm至20nm之間。
- 如請求項9所述之具堆疊閘極的非揮發性記憶胞,更包括: 一第一金屬矽化物層,接觸於該第一摻雜區; 一第二金屬矽化物層,接觸於該第二摻雜區; 一絕緣材料層,覆蓋於該控制閘極,並接觸於該第二間隙壁;以及 一接觸孔蝕刻停止層,覆蓋且接觸於該絕緣材料層、該第二間隙壁、該第一金屬矽化物層與該第二金屬矽化物層。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202163187422P | 2021-05-12 | 2021-05-12 | |
| US63/187,422 | 2021-05-12 | ||
| US17/673,831 US20220367651A1 (en) | 2021-05-12 | 2022-02-17 | Stacked-gate non-volatile memory cell |
| US17/673,831 | 2022-02-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202245226A TW202245226A (zh) | 2022-11-16 |
| TWI792991B true TWI792991B (zh) | 2023-02-11 |
Family
ID=83998845
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111115632A TWI792991B (zh) | 2021-05-12 | 2022-04-25 | 具堆疊閘極的非揮發性記憶胞 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20220367651A1 (zh) |
| TW (1) | TWI792991B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN120129244B (zh) * | 2023-12-08 | 2025-11-18 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| TWI893623B (zh) * | 2024-01-24 | 2025-08-11 | 力晶積成電子製造股份有限公司 | 半導體元件及其製造方法 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201906140A (zh) * | 2016-07-14 | 2019-02-01 | 力旺電子股份有限公司 | 具有uv透射窗的uv可抹除記憶體元件及其製作方法 |
| US20200161317A1 (en) * | 2017-04-27 | 2020-05-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| TW202042348A (zh) * | 2019-05-13 | 2020-11-16 | 力旺電子股份有限公司 | 記憶體裝置及其半導體製程方法 |
| US20200403073A1 (en) * | 2019-06-24 | 2020-12-24 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009038103A (ja) * | 2007-07-31 | 2009-02-19 | Fujitsu Microelectronics Ltd | 半導体装置の製造方法と半導体装置 |
| US9059302B2 (en) * | 2009-04-06 | 2015-06-16 | Infineon Technologies Ag | Floating gate memory device with at least partially surrounding control gate |
| US11653498B2 (en) * | 2017-11-30 | 2023-05-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Memory device with improved data retention |
-
2022
- 2022-02-17 US US17/673,831 patent/US20220367651A1/en not_active Abandoned
- 2022-04-25 TW TW111115632A patent/TWI792991B/zh active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201906140A (zh) * | 2016-07-14 | 2019-02-01 | 力旺電子股份有限公司 | 具有uv透射窗的uv可抹除記憶體元件及其製作方法 |
| US20200161317A1 (en) * | 2017-04-27 | 2020-05-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| TW202042348A (zh) * | 2019-05-13 | 2020-11-16 | 力旺電子股份有限公司 | 記憶體裝置及其半導體製程方法 |
| US20200403073A1 (en) * | 2019-06-24 | 2020-12-24 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202245226A (zh) | 2022-11-16 |
| US20220367651A1 (en) | 2022-11-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4282248B2 (ja) | 半導体記憶装置 | |
| JP4571544B2 (ja) | 集積メモリデバイスおよびその製造方法 | |
| US8143667B2 (en) | Semiconductor device having non-volatile memory and method of fabricating the same | |
| US7518915B2 (en) | Nonvolatile semiconductor storage device | |
| CN113809091B (zh) | 可编程的非挥发性存储器的存储单元阵列 | |
| KR20020082668A (ko) | 2비트 동작의 2트랜지스터를 구비한 불휘발성 메모리소자 | |
| US9960172B2 (en) | Reliable non-volatile memory device | |
| TWI747608B (zh) | 可編程可抹除的非揮發性記憶體 | |
| CN113421883B (zh) | 集成芯片、集成电路、存储单元及形成存储器装置的方法 | |
| TWI792991B (zh) | 具堆疊閘極的非揮發性記憶胞 | |
| KR20150121399A (ko) | 전하 트랩층을 갖는 불휘발성 메모리소자 및 그 제조방법 | |
| TW202221903A (zh) | 非揮發性記憶體之記憶胞 | |
| US7608882B2 (en) | Split-gate non-volatile memory | |
| JP4965948B2 (ja) | 半導体装置 | |
| JP4670187B2 (ja) | 不揮発性半導体メモリ装置 | |
| US20250089250A1 (en) | Nonvolatile memory cell and manufacturing method thereof | |
| TWI832738B (zh) | 可編程可抹除的非揮發性記憶胞 | |
| CN112951833B (zh) | 具隔离阱区的存储单元及其相关非挥发性存储器 | |
| JP2004158614A (ja) | 不揮発性半導体メモリ装置およびそのデータ書き込み方法 | |
| CN108257970A (zh) | 半导体器件及其制造方法 | |
| JP4521253B2 (ja) | 半導体記憶装置の製造方法 | |
| JP4810330B2 (ja) | 半導体記憶装置 | |
| JP2010212506A (ja) | 半導体記憶装置及びその製造方法 | |
| JPH06125094A (ja) | 不揮発性記憶素子およびこの素子の製造方法ならびにこの素子を利用した不揮発性記憶装置およびその駆動方法 | |
| JP2005116582A (ja) | 半導体装置およびその製造方法 |