[go: up one dir, main page]

TWI774009B - 源極驅動器的通道電路及其操作方法 - Google Patents

源極驅動器的通道電路及其操作方法 Download PDF

Info

Publication number
TWI774009B
TWI774009B TW109121055A TW109121055A TWI774009B TW I774009 B TWI774009 B TW I774009B TW 109121055 A TW109121055 A TW 109121055A TW 109121055 A TW109121055 A TW 109121055A TW I774009 B TWI774009 B TW I774009B
Authority
TW
Taiwan
Prior art keywords
circuit
precharge
terminal
output buffer
coupled
Prior art date
Application number
TW109121055A
Other languages
English (en)
Other versions
TW202046273A (zh
Inventor
鄭彥誠
宋光峯
Original Assignee
聯詠科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯詠科技股份有限公司 filed Critical 聯詠科技股份有限公司
Publication of TW202046273A publication Critical patent/TW202046273A/zh
Application granted granted Critical
Publication of TWI774009B publication Critical patent/TWI774009B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • H03K17/6872Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Cookers (AREA)

Abstract

一種源極驅動器的通道電路及其操作方法。通道電路包括數位類比轉換器、輸出緩衝電路、預充電電路以及偵測電路。輸出緩衝電路的第一輸入端耦接至數位類比轉換器的第一輸出端。輸出緩衝電路的輸出端用以驅動顯示面板的資料線。在預充電期間,預充電電路用以對輸出緩衝電路的第一輸入端進行預充電。在正常操作期間,預充電電路對輸出緩衝電路的第一輸入端不進行預充電。偵測電路耦接至預充電電路,用以提供偵測結果給預充電電路。預充電電路用以在預充電期間依照偵測結果對輸出緩衝電路的第一輸入端進行預充電。

Description

源極驅動器的通道電路及其操作方法
本發明是有關於一種電子電路,且特別是有關於一種源極驅動器的通道電路及其操作方法。
圖1是習知的一種源極驅動器的通道電路10的電路方塊(circuit block)示意圖。所述通道電路10包括數位類比轉換器(digital-to-analog converter, DAC)11與輸出緩衝電路12。輸出緩衝電路12的輸出端耦接至顯示面板20的資料線21。數位類比轉換器11的輸出端經由金屬線13直接耦接至輸出緩衝電路12的輸入端。數位類比轉換器11可以將數位的像素資料D11轉換為類比訊號,並將所述類比訊號經由金屬線13輸出給輸出緩衝電路12。輸出緩衝電路12可以將對應於所述類比訊號的驅動訊號輸出至顯示面板20的資料線21。
在數位類比轉換器11所輸出的所述類比訊號發生轉態後,金屬線13的訊號準位需要一段時間來恢復穩定(轉態至新的準位)。一般而言,金屬線13具有寄生電容(走線電容)C13,而輸出緩衝電路12的輸入端具有寄生電容(輸入電容)C12。寄生電容C12與C13是決定輸出緩衝電路12的輸入端訊號的迴轉率(Slew Rate)的因素之一。無論如何,顯示面板20的操作頻率越來越高,亦即資料線21的一個線驅動週期越來越短。輸出緩衝電路12的輸入端訊號的迴轉率往往限制了顯示面板20的操作頻率的提升。
無論如何,數位類比轉換器11的推力(驅動能力)是有限的。在顯示面板20的操作頻率越來越高的趨勢下,數位類比轉換器11的推力往往無法滿足恢復時間(recovery time)的設計需求。
須注意的是,「先前技術」段落的內容是用來幫助了解本發明。在「先前技術」段落所揭露的部份內容(或全部內容)可能不是所屬技術領域中具有通常知識者所知道的習知技術。在「先前技術」段落所揭露的內容,不代表該內容在本發明申請前已被所屬技術領域中具有通常知識者所知悉。
本發明提供一種源極驅動器的通道電路及其操作方法,以利於顯示面板的操作頻率的提升。
本發明的一實施例提供一種源極驅動器的通道電路。所述通道電路包括數位類比轉換器、輸出緩衝電路、預充電電路以及偵測電路。輸出緩衝電路的第一輸入端耦接至數位類比轉換器的第一輸出端,輸出緩衝電路的輸出端用以驅動顯示面板的資料線。預充電電路耦接至輸出緩衝電路的第一輸入端。在預充電期間,預充電電路用以對輸出緩衝電路的第一輸入端進行預充電。在正常操作期間,預充電電路對輸出緩衝電路的第一輸入端不進行預充電。偵測電路耦接至預充電電路,用以提供偵測結果給預充電電路。預充電電路用以在預充電期間依照偵測結果對輸出緩衝電路的第一輸入端進行預充電。
本發明的一實施例提供一種源極驅動器的通道電路的操作方法。所述操作方法包括:由數位類比轉換器的第一輸出端在正常操作期間提供類比訊號至輸出緩衝電路的第一輸入端,其中輸出緩衝電路的輸出端用以驅動顯示面板的資料線;在預充電期間,由預充電電路對輸出緩衝電路的第一輸入端進行預充電;在正常操作期間,由預充電電路對輸出緩衝電路的第一輸入端不進行預充電;以及由偵測電路提供偵測結果給預充電電路,其中預充電電路用以在預充電期間依照偵測結果對輸出緩衝電路的第一輸入端進行預充電。
基於上述,本發明諸實施例所述源極驅動器的通道電路及其操作方法可以在正常操作期間前的預充電期間利用具有足夠推力的預充電電路對輸出緩衝電路的輸入端進行預充電。在預充電期間結束後的正常操作期間中,數位類比轉換器的輸出端得以通過開關而提供類比訊號至輸出緩衝電路的輸入端。因此,數位類比轉換器的輸出的恢復時間(recovery time)可以被有效縮短。數位類比轉換器的輸出的恢復時間的縮短,有利於顯示面板的操作頻率的提升。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接(或連接)」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接(或連接)於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件(element)的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
圖2是依照本發明的一實施例所繪示的一種源極驅動器30的通道電路200的電路方塊(circuit block)示意圖。源極驅動器30包括多個通道電路,例如圖2所示通道電路200。在源極驅動器30的通道電路的數量可以依照設計需求來決定。這些通道電路的任何一個可以耦接至顯示面板40的多個資料線中的至少一條對應資料線。例如,通道電路200的輸出端耦接至顯示面板40的資料線41。基於這些通道電路對資料線的驅動操作,顯示面板40可以顯示影像。圖2所示顯示面板40可以參照圖1所示顯示面板20,而圖2所示資料線41可以參照圖1所示資料線21,故不再贅述。
以下將說明圖2所示通道電路200的實施細節。在源極驅動器30中的其他通道電路可以參照通道電路200的相關說明來類推,故不與贅述。在圖2所示實施例中,通道電路200包括數位類比轉換器(digital-to-analog converter, DAC)210、開關220、輸出緩衝電路230以及預充電電路240。本實施例並不限制數位類比轉換器210以及輸出緩衝電路230的實施方式。舉例來說,依照設計需求,數位類比轉換器210可以是在源極驅動器中的習知數位類比轉換器或是其他數位類比轉換電路,而輸出緩衝電路230可以是在源極驅動器中的習知輸出緩衝電路或是其他輸出緩衝器。
如圖2所示,預充電電路240可以耦接到輸出緩衝電路230的輸入端OP_IN。此外,預充電電路240可被配置為,當在預充電期間開關220被截止時,預充電電路240對輸出緩衝電路230的輸入端OP_IN進行預充電,以及當在比預充電期間晚的正常操作期間第一開關被導通時,預充電電路240不對輸出緩衝電路230的輸入端OP_IN進行預充電。在預充電期間之後的正常操作期間,數位類比轉換器210的輸出端DAC_OUT可以通過開關提供類比信號給輸出緩衝電路的輸入端。因此,輸出緩衝電路230的輸入端子OP_IN可以在正常操作期間之前的預充電期間通過預充電電路240以足夠的推力進行預充電。有利地,數位類比轉換器210的輸出DAC_OUT的恢復時間(recovery time)可以被有效地縮短。數位類比轉換器210的輸出端DAC_OUT的經縮短恢復時間可以有助於增加顯示面板40的操作頻率。在下面的實施例中將更詳細地說明。
圖3是依照本發明的一實施例說明通道電路的訊號波形示意圖。以下,圖3將與圖2一起說明。無論如何,圖3的波形圖不限於應用在圖2的通道電路,也可以應用於其他通道電路。而且,圖2的通道電路不限於以圖3所示的信號波形進行操作,也可以使用具有不同波形的信號進行操作。圖3所示橫軸表示時間,而縱軸表示訊號準位(例如電壓準位)。於圖3所示實施例中,一個掃描線期間PSL被至少分為預充電期間P1與正常操作期間P2。
請參照圖2與圖3。開關220的第一端耦接至數位類比轉換器210的輸出端。開關220的第二端耦接至輸出緩衝電路230的輸入端。輸出緩衝電路230的輸出端用以驅動顯示面板40的資料線41。開關220的控制端受控於控制訊號EN_SW。可設計開關220在預充電期間P1為截止(OFF,亦即turn off)。開關220在正常操作期間P2為導通(ON,亦即turn on)。
圖4是依照本發明的一實施例說明一種源極驅動器的通道電路的操作方法的流程示意圖。請參照圖2至圖4。在步驟S310中,亦即在預充電期間P1中,開關220為截止,以及預充電電路240可以對輸出緩衝電路230的輸入端進行預充電。因為開關220為截止,致使在預充電期間P1中數位類比轉換器210的輸出端的類比訊號DAC_OUT的轉態可以加速(因為寄生電容的減少)。當開關220為截止時,預充電電路240可以將輸出緩衝電路230的輸入端的輸入電壓OP_IN預充電至預設準位,進而使輸出緩衝電路230的輸出端的電壓OP_OUT亦被預先拉高。
在步驟S320中,亦即在正常操作期間P2中,開關220為導通,以及預充電電路240對輸出緩衝電路230的輸入端不進行預充電。舉例來說,在正常操作期間P2中,預充電電路240的輸出端為高阻抗(Hi Impedance, Hi-z)狀態。當開關220為導通時,數位類比轉換器210的輸出端得以通過開關220而提供類比訊號至輸出緩衝電路230的輸入端。
綜上所述,在正常操作期間P2前的預充電期間P1中,利用具有足夠推力的預充電電路240對輸出緩衝電路230的輸入端進行預充電。在預充電期間P1結束後的正常操作期間P2中,數位類比轉換器210的輸出端得以通過開關220而提供類比訊號至輸出緩衝電路230的輸入端。因此,數位類比轉換器210的輸出的恢復時間(recovery time)可以被有效縮短。數位類比轉換器210的輸出的恢復時間的縮短,有利於顯示面板40的操作頻率的提升。
圖5是依照本發明的另一實施例所繪示的一種源極驅動器的通道電路500的電路方塊示意圖。圖5所示通道電路500可以參照圖2所示通道電路200的相關說明來類推,故不再贅述。在圖5所示實施例中,通道電路500包括數位類比轉換器210、開關220、輸出緩衝電路230、預充電電路240以及偵測電路550。圖5所示數位類比轉換器210、開關220、輸出緩衝電路230與預充電電路240可以參照圖2至圖4的相關說明來類推,故不再贅述。
請參照圖3與圖5。圖5所示偵測電路550耦接至預充電電路240的控制端。偵測電路550可以提供偵測結果給預充電電路240。預充電電路240可以在預充電期間P1依照偵測結果對輸出緩衝電路230的輸入端進行預充電。舉例來說,偵測電路550可以耦接至數位類比轉換器210的輸出端,以偵測數位類比轉換器210的輸出端的類比訊號DAC_OUT而獲得所述偵測結果。偵測電路550可以被配置為,當類比信號滿足預定條件時,致能(enable)預充電電路240。在一些實施例中,當數位類比轉換器210的輸出端的類比訊號DAC_OUT發生轉態時,偵測電路550可以通知預充電電路240,使預充電電路240可以在預充電期間P1依照偵測結果對輸出緩衝電路230的輸入端進行預充電。
在一些實施例中,預充電電路240可以被配置為,依照偵測電路550的偵測結果來決定預充電電壓準位。預充電電路240可以依照所述預充電電壓準位而對輸出緩衝電路230的輸入端進行預充電。
在一些實施例中,偵測電路550更耦接至輸出緩衝電路230的輸入端,以偵測輸出緩衝電路230的輸入(輸入電壓OP_IN)。偵測電路550用以依照數位類比轉換器210的輸出端的電壓(類比訊號DAC_OUT)與輸出緩衝電路230的輸入端的電壓(輸入電壓OP_IN)二者的差異而獲得所述偵測結果。在一些實施例中,偵測電路550可以被配置為,偵測數位類比轉換器210的類比信號DAC_OUT的準位與輸出緩衝電路230的輸入端OP_IN的準位之間的準位差是否超過預定差值。如果此準位差超過所述預定差值,則偵測電路550可以致能預充電電路以對輸出緩衝電路230的輸入端OP_IN進行預充電。
圖6是依照本發明的又一實施例所繪示的一種源極驅動器的通道電路600的電路方塊示意圖。在圖6所示實施例中,通道電路600包括數位類比轉換器610、開關SWA、開關SWB、開關SWC、輸出緩衝電路630、至少一預充電電路640以及至少一偵測電路650。圖6所示通道電路600、數位類比轉換器610、輸出緩衝電路630、預充電電路640以及偵測電路650可以參照圖5所示通道電路500、數位類比轉換器210、輸出緩衝電路230、預充電電路240以及偵測電路550的相關說明來類推,而圖6所示開關SWA、開關SWB與開關SWC可以參照圖5所示開關220的相關說明來類推,故不再贅述。
在圖6所示實施例中,開關SWA的第一端與第二端分別耦接至數位類比轉換器610的第一輸出端以及輸出緩衝電路630的第一輸入端,開關SWB的第一端與第二端分別耦接至數位類比轉換器610的第二輸出端以及輸出緩衝電路630的第二輸入端,而開關SWC的第一端與第二端分別耦接至數位類比轉換器610的第三輸出端以及輸出緩衝電路630的第三輸入端。
在一些實施例中,在預充電期間P1,預充電電路640可以對輸出緩衝電路630的第一輸入端OP_INA、第二輸入端OP_INB與第三輸入端OP_INC進行預充電。另外,預充電電路640可以將輸出緩衝電路630的第一輸入端的輸入電壓OP_INA、第二輸入端的輸入電壓OP_INB和第三輸入端子的輸入電壓OP_INC預充電至不同的預設準位(或相同的預設準位)。
在預充電期間中,開關SWA、開關SWB和開關SWC優選地斷開。藉由在預充電期間中截止開關SWA、開關SWB與開關SWC,因為寄生電容的減少,數位類比轉換器610的第一輸出端的類比訊號DAC_OUTA、第二輸出端的類比訊號DAC_OUTB與第三輸出端的類比訊號DAC_OUTC的轉態可以被加速。
在晚於預充電期間的正常操作期間中,開關SWA、開關SWB與開關SWC為導通,以及預充電電路640對輸出緩衝電路630的第一輸入端、第二輸入端與第三輸入端不進行預充電。舉例來說,在正常操作期間P2中,預充電電路640的輸出端為高阻抗狀態。當開關SWA、開關SWB與開關SWC為導通時,數位類比轉換器610的輸出端得以通過開關SWA、開關SWB與開關SWC而提供類比訊號至輸出緩衝電路630的輸入端。
在圖6所示實施例中,偵測電路650所輸出的偵測結果包括偏壓VBa以及偏壓VBb。
在圖6所示實施例中,圖6所示偵測電路650包括電晶體MN以及電晶體MP。電晶體MN和電晶體MP被配置為,根據類比信號DAC_OUTA和輸入電壓OP_INA之間的差來控制偏壓VBa的準位以及偏壓VBb的準位。電晶體MN的控制端(例如閘極)耦接至數位類比轉換器610的第一輸出端,以接收類比訊號DAC_OUTA。電晶體MN的第一端(例如汲極)耦接至電流源Ip的電流供應端。電晶體MN的第一端的電壓作為所述偏壓VBa。電晶體MN的第二端(例如源極)耦接至輸出緩衝電路630的第一輸入端,以接收輸入電壓OP_INA。電晶體MP的控制端(例如閘極)耦接至數位類比轉換器610的第一輸出端,以接收類比訊號DAC_OUTA。電晶體MP的第一端(例如汲極)耦接至電流源In的電流汲取端。電晶體MP的第一端的電壓作為所述偏壓VBb。電晶體MP的第二端(例如源極)耦接至輸出緩衝電路630的第一輸入端,以接收輸入電壓OP_INA。在一實施例中,依照類比訊號DAC_OUTA與輸入電壓OP_INA二者的差異,電晶體MN與電晶體MP可以對應地決定偏壓VBa的準位以及偏壓VBb的準位。
在圖6所示實施例中,預充電電路640包括電晶體MPA、電晶體MPB、電晶體MPC、電晶體MNA、電晶體MNB與電晶體MNC。電晶體MPA、電晶體MPB與電晶體MPC的控制端(例如閘極)耦接至偵測電路650,以接收偏壓VBa。電晶體MPA、電晶體MPB與電晶體MPC的第一端(例如源極)耦接至電壓VDDA。電晶體MNA、電晶體MNB與電晶體MNC的控制端(例如閘極)耦接至偵測電路650,以接收偏壓VBb。電晶體MNA、電晶體MNB與電晶體MNC的第一端(例如源極)耦接至電壓VSSA。電晶體MPA與電晶體MNA的第二端(例如汲極)耦接至輸出緩衝電路630的第一輸入端。電晶體MPB與電晶體MNB的第二端(例如汲極)耦接至輸出緩衝電路630的第二輸入端。電晶體MPC與電晶體MNC的第二端(例如汲極)耦接至輸出緩衝電路630的第三輸入端。在一實施例中,預充電電路640可以依照偵測電路650的偵測結果來決定預充電電壓準位。預充電電路640可以依照所述預充電電壓準位而對輸出緩衝電路630的多個輸入端進行預充電。
圖7是依照本發明的一實施例說明通道電路的訊號波形示意圖。以下,圖7將與圖6一起說明。無論如何,圖7的波形圖不限於應用於圖6的通道電路,可以應用於其他通道電路。 圖6的通道電路。而且,圖6的通道電路不限於圖7所示的信號波形,可以使用具有不同波形的信號進行操作。
參照圖6和圖7,在預充電期間P1,開關SWA、開關SWB和開關SWC為截止(OFF),並且預充電電路640可以對第一輸入端、第二輸入端和第三輸入端進行預充電。由於開關SWA、開關SWB和開關SWC是截止的,導致在預充電時段P1期間數位類比轉換器610的第一輸出端的類比信號DAC_OUTA、第二輸出端的類比信號DAC_OUTB和第三輸出端的類比信號DAC_OUTC的轉換被加速(由於寄生電容的減小)。當開關SWA、開關SWB和開關SWC為截止(OFF)時,預充電電路640可以對輸出緩衝電路630的第一輸入端的輸入電壓OP_INA、第二輸入端的輸入電壓OP_INB和第三輸入端的輸入電壓OP_INC進行預充電到不同的預設準位(或相同的預設準位)。
在正常操作期間P2,開關SWA、開關SWB和開關SWC為導通(ON),並且預充電電路640不對輸出緩衝電路630的第一輸入端、第二輸入端和第三輸入端進行預充電。例如,在正常操作期間P2,預充電電路640的輸出端處於Hi-z狀態。當開關SWA、開關SWB和開關SWC為導通(ON)時,數位類比轉換器610的輸出端可以通過開關SWA、開關SWB和開關SWC提供類比信號給輸出緩衝電路630的輸入端。
圖8是依照本發明的又一實施例所繪示的一種源極驅動器的通道電路800的電路方塊示意圖。在圖8所示實施例中,通道電路800包括數位類比轉換器810、開關820、輸出緩衝電路830、預充電電路840、偵測電路850、致能開關電路860以及致能開關電路870。圖8所示通道電路800、數位類比轉換器810、輸出緩衝電路830、預充電電路840與偵測電路850可以參照圖5所示通道電路500、數位類比轉換器210、輸出緩衝電路230、預充電電路240以及偵測電路550的相關說明來類推,或是參照圖6所示通道電路600、數位類比轉換器610、輸出緩衝電路630、預充電電路640以及偵測電路650的相關說明來類推,故不再贅述。圖8所示開關820可以參照圖5所示開關220或是圖6所示開關SWA、開關SWB與開關SWC的相關說明來類推,故不再贅述。
在預充電期間,開關優選為截止(OFF),預充電電路840可以對輸出緩衝電路830的輸入端進行預充電。在比預充電期間晚的正常操作期間,開關820為導通(ON),並且預充電電路840不對輸出緩衝電路830的輸入端進行預充電。
在圖8所示的實施例中,致能開關電路860耦接到偵測電路850。致能開關電路860受控於致能信號EN_SW_B,以決定是否將電壓VDDA和電壓VSSA傳輸到偵測電路850,即,決定是否致能(enable)偵測電路850。致能開關電路870耦接到預充電電路840。致能開關電路870受控於致能信號EN_SW_C,以決定是否將電壓VDDA和電壓VSSA傳輸到預充電電路840,即,決定是否致能預充電電路840。當開關820為導通(ON)時,致能信號EN_SW_B和致能信號EN_SW_C分別禁能(disable)偵測電路850和預充電電路840。當開關820為截止(OFF)時,致能信號EN_SW_B和致能信號EN_SW_C分別致能偵測電路850和預充電電路840。
圖9是依照本發明的一實施例說明通道電路的訊號波形示意圖。以下,圖9將與圖8一起說明。無論如何,圖9的波形圖不限於應用於圖8的通道電路,可以應用於其他通道電路。而且,圖8的通道電路不限於圖9所示的信號波形,可以使用具有不同波形的信號進行操作。
請參照圖8與圖9。在預充電期間P1中,開關820為截止,以及預充電電路840可以對輸出緩衝電路830的輸入端進行預充電。在正常操作期間P2中,開關820為導通,以及預充電電路840對輸出緩衝電路830的輸入端不進行預充電。
在圖8所示實施例中,致能開關電路860耦接至偵測電路850。致能開關電路860受控於致能信號EN_SW_B,以決定是否將電壓VDDA與電壓VSSA傳輸給偵測電路850,亦即決定是否致能(enable)偵測電路850。致能開關電路870耦接至預充電電路840。致能開關電路870受控於致能信號EN_SW_C,以決定是否將電壓VDDA與電壓VSSA傳輸給預充電電路840,亦即決定是否致能預充電電路840。當開關820為導通時,致能信號EN_SW_B與致能信號EN_SW_C分別禁能(disable)偵測電路850與預充電電路840。當開關820為截止時,致能信號EN_SW_B與致能信號EN_SW_C分別致能偵測電路850與預充電電路840。
圖10是依照本發明的更一實施例所繪示的一種源極驅動器的通道電路1000的電路方塊示意圖。在圖10所示實施例中,通道電路1000包括數位類比轉換器810、開關820、輸出緩衝電路830、預充電電路840、偵測電路850、致能開關電路860以及致能開關電路870。圖10所示數位類比轉換器810、開關820、輸出緩衝電路830、預充電電路840、偵測電路850、致能開關電路860以及致能開關電路870可以參照圖8的相關說明來類推,故不再贅述。
在圖10所示實施例中,偵測電路850所輸出的偵測結果包括偏壓VBc以及偏壓VBd,致能開關電路860包括致能開關SWB1與致能開關SWB2,而偵測電路850包括電流源Ip、電晶體MN1、電流源In與電晶體MP1。致能開關SWB1的控制端可以接收致能信號EN_SW_B。致能開關SWB1的第一端耦接至電壓VDDA。電流源Ip的電流汲取端耦接至致能開關SWB1的第二端。電晶體MN1的第一端(例如汲極)耦接至電流源Ip的電流供應端。電晶體MN1的控制端(例如閘極)耦接至電晶體MN1的第一端。電晶體MN1的第二端(例如源極)耦接至數位類比轉換器810的輸出端。電晶體MN1的控制端的電壓作為所述偏壓VBc。
致能開關SWB2的控制端可以接收致能信號EN_SW_B。致能開關SWB2的第一端耦接至電壓VSSA。電流源In的電流供應端耦接至致能開關SWB2的第二端。電晶體MP1的第一端(例如汲極)耦接至電流源In的電流汲取端。電晶體MP1的控制端(例如閘極)耦接至電晶體MP1的第一端。電晶體MP1的第二端(例如源極)耦接至數位類比轉換器810的輸出端。電晶體MP1的該控制端的電壓作為所述偏壓VBd。
在圖10所示實施例中,致能開關電路870包括致能開關SWC1與致能開關SWC2,而預充電電路840包括電晶體MN2與電晶體MP2。致能開關SWC1的控制端用以接收致能信號EN_SW_C。致能開關SWC1的第一端耦接至電壓VDDA。電晶體MN2的控制端(例如閘極)耦接至偵測電路850,以接收偏壓VBc。電晶體MN2的第一端(例如汲極)耦接至致能開關SWC1的第二端,電晶體MN2的第二端(例如源極)耦接至輸出緩衝電路830的輸入端。致能開關SWC2的控制端用以接收致能信號EN_SW_C。致能開關SWC2的第一端耦接至電壓VSSA。電晶體MP2的控制端(例如閘極)耦接至偵測電路850,以接收偏壓VBd。電晶體MP2的第一端(例如汲極)耦接至致能開關SWC2的第二端。電晶體MP2的第二端(例如源極)耦接至輸出緩衝電路830的輸入端。
圖11是依照本發明的另一實施例所繪示的一種源極驅動器的通道電路1100的電路方塊示意圖。在圖11所示實施例中,通道電路1100包括數位類比轉換器1110、開關1120、輸出緩衝電路1130、至少一預充電電路1140、至少一偵測電路1150、致能開關SWB3、電流源Ip、電流源In以及致能開關SWB4。圖11所示通道電路1100、數位類比轉換器1110、開關1120、輸出緩衝電路1130、預充電電路1140與偵測電路1150可以參照圖5所示通道電路500、數位類比轉換器210、開關220、輸出緩衝電路230、預充電電路240與偵測電路250的相關說明來類推,故不再贅述。
在圖11所示實施例中,致能開關SWB3的控制端用以接收致能信號EN_SW_D。致能開關SWB3的第一端耦接至電壓VDDA。電流源Ip的電流汲取端耦接至致能開關SWB3的第二端。電流源Ip的電流供應端耦接至偵測電路1150以及預充電電路1140。致能開關SWB4的控制端接收致能信號EN_SW_D。致能開關SWB4的第一端耦接至電壓VSSA。電流源In的電流供應端耦接至致能開關SWB4的第二端。電流源In的電流汲取端耦接至偵測電路1150以及預充電電路1140。
在圖11所示實施例中,偵測電路1150所輸出的偵測結果包括偏壓VBe以及偏壓VBf,偵測電路1150包括電晶體MP3、電晶體MN3、致能開關SWB5、電晶體MP4、電晶體MN4與致能開關SWB6。電晶體MP3的第一端(例如源極)耦接至電流源Ip的電流供應端。電晶體MP3的控制端(例如閘極)耦接至數位類比轉換器1110的輸出端,以接收類比訊號DACO。電晶體MN3的第一端(例如汲極)耦接至電晶體MP3的第二端(例如汲極)。電晶體MN3的控制端(例如閘極)耦接至電晶體MN3的第一端。電晶體MN3的控制端的電壓作為偏壓VBe。致能開關SWB5的控制端用以接收致能信號EN_SW_E。致能開關SWB5的第一端耦接至電晶體MN3的第二端(例如源極)。致能開關SWB5的第二端耦接至電壓VSSA。
電晶體MN4的第一端(例如源極)耦接至電流源In的電流汲取端。電晶體MN4的控制端(例如閘極)耦接至數位類比轉換器1110的輸出端,以接收類比訊號DACO。電晶體MP4的第一端(例如汲極)耦接至電晶體MN4的第二端(例如汲極)。電晶體MP4的控制端耦接至電晶體MP4的第一端。電晶體MP4的控制端的電壓作為偏壓VBf。致能開關SWB6的控制端用以接收致能信號EN_SW_E。致能開關SWB6的第一端耦接至電晶體MP4的第二端(例如源極)。致能開關SWB6的第二端耦接至電壓VDDA。
在圖11所示實施例中,預充電電路1140包括電晶體MP5、電晶體MN5、致能開關SWC5、電晶體MN6、電晶體MP6與致能開關SWC6。電晶體MP5的第一端(例如源極)耦接至電流源Ip的電流供應端。電晶體MP5的第二端(例如汲極)耦接至輸出緩衝電路1130的輸入端。電晶體MP5的控制端(例如閘極)耦接至電晶體MP5的第二端,以及耦接至輸出緩衝電路1130的輸入端,以接收輸入電壓OPI。電晶體MN5的控制端(例如閘極)耦接至偵測電路1150,以接收偏壓VBe。電晶體MN5的第一端(例如汲極)耦接至電晶體MP5的第二端。致能開關SWC5的控制端用以接收致能信號EN_SW_F。致能開關SWC5的第一端耦接至電晶體MN5的第二端(例如源極)。致能開關SWC5的第二端耦接至電壓VSSA。
電晶體MN6的第一端(例如源極)耦接至電流源In的電流汲取端。電晶體MN6的第二端(例如汲極)耦接至輸出緩衝電路1130的輸入端。電晶體MN6的控制端(例如閘極)耦接至電晶體MN6的第二端,以及耦接至輸出緩衝電路1130的輸入端,以接收輸入電壓OPI。電晶體MP6的控制端(例如閘極)耦接至偵測電路1150,以接收偏壓VBf。電晶體MP6的第一端(例如汲極)耦接至電晶體MN6的第二端。致能開關SWC6的控制端用以接收致能信號EN_SW_F。致能開關SWC6的第一端耦接至電晶體MP6的第二端(例如源極)。致能開關SWC6的第二端耦接至電壓VDDA。
圖12是依照本發明的又一實施例所繪示的一種源極驅動器的通道電路1200的電路方塊示意圖。在圖12所示實施例中,通道電路1200包括數位類比轉換器1210、開關1220A、開關1220B、開關1220C、輸出緩衝電路1230、至少一預充電電路1240、至少一偵測電路1150、致能開關SWB3、電流源Ip、電流源In以及致能開關SWB4。圖12所示數位類比轉換器1210、開關1220A、開關1220B、開關1220C與輸出緩衝電路1230可以參照圖6所示數位類比轉換器610、開關SWA、開關SWB、開關SWC與輸出緩衝電路630的相關說明來類推,圖12所示預充電電路1240、偵測電路1150、致能開關SWB3、電流源Ip、電流源In以及致能開關SWB4可以參照圖11所示預充電電路1140、偵測電路1150、致能開關SWB3、電流源Ip、電流源In以及致能開關SWB4的相關說明來類推,故不再贅述。
綜上所述,本發明一些實施例所述源極驅動器的通道電路及其操作方法可以在正常操作期間P2前的預充電期間P1利用具有足夠推力的預充電電路對輸出緩衝電路的輸入端進行預充電。在預充電期間P1結束後的正常操作期間P2中,數位類比轉換器的輸出端得以通過開關而提供類比訊號至輸出緩衝電路的輸入端。因此,數位類比轉換器的輸出的恢復時間可以被有效縮短。數位類比轉換器的輸出的恢復時間的縮短,有利於顯示面板40的操作頻率的提升。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:通道電路 11:數位類比轉換器 12:輸出緩衝電路 13:金屬線 20、40:顯示面板 21、41:資料線 30:源極驅動器 200、500、600、800、1000、1100、1200:通道電路 210、610、810、1110、1210:數位類比轉換器 220、820、1120、1220A、1220B、1220C、SWA、SWB、SWC:開關 230、630、830、1130、1230:輸出緩衝電路 240、640、840、1140、1240:預充電電路 550、650、850、1150:偵測電路 C12、C13:寄生電容 D11:像素資料 DAC_OUT、DAC_OUTA、DAC_OUTB、DAC_OUTC、DACO:類比訊號 EN_SW:控制訊號 EN_SW_B、EN_SW_C、EN_SW_D、EN_SW_E、EN_SW_F:致能信號 In、Ip:電流源 MN、MN1、MN2、MN3、MN4、MN5、MN6、MNA、MNB、MNC、MP、MP1、MP2、MP3、MP4、MP5、MP6、MPA、MPB、MPC:電晶體 OP_IN、OP_INA、OP_INB、OP_INC、OPI:輸入電壓 OP_OUT:電壓 P1:預充電期間 P2:正常操作期間 PSL:掃描線期間 S310、S320:步驟 SWB1、SWB2、SWB3、SWB4、SWB5、SWB6、SWC1、SWC2、SWC5、SWC6:致能開關 VDDA、VSSA:電壓 VBa、VBb、VBc、VBd、VBe、VBf:偏壓
圖1是習知的一種源極驅動器的通道電路的電路方塊(circuit block)示意圖。 圖2是依照本發明的一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。 圖3是依照本發明的一實施例說明通道電路的訊號波形示意圖。 圖4是依照本發明的一實施例說明一種源極驅動器的通道電路的操作方法的流程示意圖。 圖5是依照本發明的另一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。 圖6是依照本發明的又一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。 圖7是依照本發明的一實施例說明通道電路的訊號波形示意圖。 圖8是依照本發明的又一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。 圖9是依照本發明的一實施例說明通道電路的訊號波形示意圖。 圖10是依照本發明的更一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。 圖11是依照本發明的另一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。 圖12是依照本發明的又一實施例所繪示的一種源極驅動器的通道電路的電路方塊示意圖。
40:顯示面板
41:資料線
500:通道電路
210:數位類比轉換器
220:開關
230:輸出緩衝電路
240:預充電電路
550:偵測電路
DAC_OUT:類比訊號
EN_SW:控制訊號
OP_IN:輸入電壓
OP_OUT:電壓

Claims (18)

  1. 一種源極驅動器的通道電路,包括:一數位類比轉換器,其具有一第一輸出端;一輸出緩衝電路,具有一第一輸入端耦接至該數位類比轉換器之該第一輸出端,其中該輸出緩衝電路的一輸出端用以驅動一顯示面板的一資料線;一預充電電路,耦接至該輸出緩衝電路的該第一輸入端,其中在一預充電期間,該預充電電路用以對該輸出緩衝電路的該第一輸入端進行預充電,以及在一正常操作期間,該預充電電路對該輸出緩衝電路的該第一輸入端不進行預充電;以及一偵測電路,耦接至該預充電電路的一控制端以及耦接至該數位類比轉換器的該第一輸出端,其中該偵測電路用以偵測該數位類比轉換器輸出的一類比訊號,並使用該數位類比轉換器輸出的該類比訊號來控制該預充電電路對該輸出緩衝電路的該第一輸入端進行預充電。
  2. 如申請專利範圍第1項所述的通道電路,更包括一第一開關,具有一第一端耦接至該數位類比轉換器的該第一輸出端以及具有一第二端偶接至該輸出緩衝電路的該第一輸入端。
  3. 如申請專利範圍第2項所述的通道電路,其中該第一開關於該預充電期間為截止,以及在該正常操作期間為導通。
  4. 如申請專利範圍第1項所述的通道電路,其中該預充電電路用於依照該偵測結果決定一預充電電壓準位,以依照該預充電電壓準位對該輸出緩衝電路的該第一輸入端進行預充電。
  5. 如申請專利範圍第1項所述的通道電路,其中該偵測電路更耦接至該輸出緩衝電路的該第一輸入端以偵測該輸出緩衝電路的輸入,該偵測電路用以依照該數位類比轉換器的該第一輸出端的電壓與該輸出緩衝電路的該第一輸入端的電壓二者的差異而獲得該偵測結果。
  6. 如申請專利範圍第5項所述的通道電路,其中該偵測結果包括一第一偏壓以及一第二偏壓。
  7. 如申請專利範圍第1項所述的通道電路,其中該偵測電路包括:一第一電晶體,具有一控制端耦接至該數位類比轉換器的該第一輸出端,其中該第一電晶體的一第一端耦接至一第一電流源的一電流供應端,該第一電晶體的一第二端耦接至該輸出緩衝電路的該第一輸入端,以及該第一電晶體的該第一端的電壓作為一第一偏壓;以及一第二電晶體,具有一控制端耦接至該數位類比轉換器的該第一輸出端,其中該第二電晶體的一第一端耦接至一第二電流源的一電流汲取端,該第二電晶體的一第二端耦接至該輸出緩衝電路的該第一輸入端,以及該第二電晶體的該第一端的電壓作為一第二偏壓,其中該偵測結果係包括該第一偏壓與該第二偏壓。
  8. 如申請專利範圍第7項所述的通道電路,其中該預充電電路包括:一第三電晶體,具有一控制端耦接至該偵測電路以接收該第一偏壓,其中該第三電晶體的一第一端耦接至一第一電壓,該第三電晶體的一第二端耦接至該輸出緩衝電路的該第一輸入端;以及一第四電晶體,具有一控制端耦接至該偵測電路以接收該第二偏壓,其中該第四電晶體的一第一端耦接至一第二電壓,該第四電晶體的一第二端耦接至該輸出緩衝電路的該第一輸入端。
  9. 如申請專利範圍第2項所述的通道電路,其中該通道電路更包括一第二開關,該第二開關的一第一端與一第二端分別耦接至該數位類比轉換器的一第二輸出端以及該輸出緩衝電路的一第二輸入端。
  10. 如申請專利範圍第1項所述的通道電路,其中該預充電電路包括:一第一電晶體,具有一控制端耦接至該偵測電路以接收一第一偏壓,其中該第一電晶體的一第一端耦接至一第一電壓,該第一電晶體的一第二端耦接至該輸出緩衝電路的一第二輸入端;以及一第二電晶體,具有一控制端耦接至該偵測電路以接收一第二偏壓,其中該第二電晶體的一第一端耦接至一第二電壓,該第二電晶體的一第二端耦接至該輸出緩衝電路的該第二輸入端。
  11. 如申請專利範圍第1項所述的通道電路,更包括:一第一致能開關電路,耦接至該偵測電路,用以受控於一第 一致能信號;以及一第二致能開關電路,耦接至該預充電電路,用以受控於一第二致能信號。
  12. 如申請專利範圍第11項所述的通道電路,其中當該第一開關為導通時該第一致能信號與該第二致能信號分別禁能該偵測電路與該預充電電路,以及當該第一開關為截止時該第一致能信號與該第二致能信號分別致能該偵測電路與該預充電電路。
  13. 一種源極驅動器的通道電路的操作方法,包括:由一數位類比轉換器的一第一輸出端在一正常操作期間提供一類比訊號至一輸出緩衝電路的一第一輸入端,其中該輸出緩衝電路的一輸出端用以驅動一顯示面板的一資料線;於一預充電期間,由一預充電電路對該輸出緩衝電路的該第一輸入端進行預充電;於該正常操作期間,由該預充電電路對該輸出緩衝電路的該第一輸入端不進行預充電;以及由一偵測電路偵測該數位類比轉換器輸出的一類比訊號,並使用該數位類比轉換器輸出的該類比訊號來控制該預充電電路對該輸出緩衝電路的該第一輸入端進行預充電。
  14. 如申請專利範圍第13項所述的操作方法,更包括:藉由一第一開關由該數位類比轉換器的該第一輸出端在該正常操作期間提供該類比訊號至該輸出緩衝電路的該第一輸入端。
  15. 如申請專利範圍第14項所述的操作方法,設定該第一開關於該正常操作期間為導通,以及設定該第一開關於該預充電期間為關閉。
  16. 如申請專利範圍第13項所述的操作方法,其中所述進行預充電的步驟包括:由該預充電電路依照該偵測結果來決定一預充電電壓準位,以依照該預充電電壓準位對該輸出緩衝電路的該第一輸入端進行預充電。
  17. 如申請專利範圍第13項所述的操作方法,更包括:由該偵測電路偵測該輸出緩衝電路的輸入;以及由該偵測電路依照該數位類比轉換器的該第一輸出端的電壓與該輸出緩衝電路的該第一輸入端的電壓二者的差異而獲得該偵測結果。
  18. 如申請專利範圍第13項所述的操作方法,其中該偵測電路受控於一第一致能信號,該預充電電路受控於一第二致能信號,所述操作方法更包括:於該正常操作期間,藉由該第一致能信號與該第二致能信號分別禁能該偵測電路與該預充電電路;以及於該預充電期間,藉由該第一致能信號與該第二致能信號分別致能該偵測電路與該預充電電路。
TW109121055A 2018-07-22 2019-04-30 源極驅動器的通道電路及其操作方法 TWI774009B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862701833P 2018-07-22 2018-07-22
US62/701,833 2018-07-22
US16/293,613 2019-03-05
US16/293,613 US10848149B2 (en) 2018-07-22 2019-03-05 Channel circuit of source driver and operation method thereof

Publications (2)

Publication Number Publication Date
TW202046273A TW202046273A (zh) 2020-12-16
TWI774009B true TWI774009B (zh) 2022-08-11

Family

ID=69163206

Family Applications (3)

Application Number Title Priority Date Filing Date
TW109121055A TWI774009B (zh) 2018-07-22 2019-04-30 源極驅動器的通道電路及其操作方法
TW108115001A TWI697879B (zh) 2018-07-22 2019-04-30 源極驅動器的通道電路及其操作方法
TW108125871A TWI735009B (zh) 2018-07-22 2019-07-22 源極驅動器的通道電路

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW108115001A TWI697879B (zh) 2018-07-22 2019-04-30 源極驅動器的通道電路及其操作方法
TW108125871A TWI735009B (zh) 2018-07-22 2019-07-22 源極驅動器的通道電路

Country Status (3)

Country Link
US (1) US10848149B2 (zh)
CN (3) CN110751920B (zh)
TW (3) TWI774009B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10848149B2 (en) * 2018-07-22 2020-11-24 Novatek Microelectronics Corp. Channel circuit of source driver and operation method thereof
CN111968567B (zh) * 2020-08-31 2022-02-25 上海天马微电子有限公司 一种显示面板及电子设备
TWI796006B (zh) * 2021-11-19 2023-03-11 天鈺科技股份有限公司 源極驅動電路及顯示裝置
US11735085B1 (en) 2022-04-15 2023-08-22 Ying-Neng Huang Output buffer capable of reducing power consumption of a display driver
TWI875336B (zh) * 2023-11-24 2025-03-01 大陸商北京集創北方科技股份有限公司 源極驅動電路、顯示驅動晶片、顯示裝置及資訊處理裝置
JP2025103812A (ja) * 2023-12-27 2025-07-09 キヤノン株式会社 発光装置、撮像装置、電子機器及び移動体
TWI886986B (zh) * 2024-05-31 2025-06-11 大陸商集創北方(珠海)科技有限公司 電位轉換電路、源極驅動電路、顯示器及資訊處理裝置
CN119207276A (zh) * 2024-09-30 2024-12-27 华为技术有限公司 显示驱动电路、显示驱动芯片、显示模组及电子设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW397966B (en) * 1997-04-28 2000-07-11 Nippon Electric Co Driver circuits of LCD with low power consumption and accurate voltage output
TW518553B (en) * 2000-08-10 2003-01-21 Nec Corp Driving circuit, charge/discharge circuit and the like
CN1407524A (zh) * 2001-08-25 2003-04-02 Lg.菲利浦Lcd株式会社 驱动电发光面板的设备和方法
CN101887698A (zh) * 2009-05-14 2010-11-17 奇景光电股份有限公司 低耗电的源极驱动器以及驱动方法
TW201342353A (zh) * 2012-04-11 2013-10-16 Sitronix Technology Corp 顯示面板之驅動電路
TW202008333A (zh) * 2018-07-22 2020-02-16 聯詠科技股份有限公司 源極驅動器的通道電路及其操作方法

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10197848A (ja) * 1996-12-28 1998-07-31 Casio Comput Co Ltd 液晶表示素子駆動装置
US6362768B1 (en) * 1999-08-09 2002-03-26 Honeywell International Inc. Architecture for an input and output device capable of handling various signal characteristics
US6344814B1 (en) * 1999-12-10 2002-02-05 Winbond Electronics Corporation Driving circuit
US6326913B1 (en) * 2000-04-27 2001-12-04 Century Semiconductor, Inc. Interpolating digital to analog converter and TFT-LCD source driver using the same
US8169517B2 (en) * 2001-03-26 2012-05-01 Panavision Imaging Llc Image sensor ADC and CDS per column with oversampling
JP5259904B2 (ja) * 2001-10-03 2013-08-07 ゴールドチャームリミテッド 表示装置
US20070132674A1 (en) * 2003-12-02 2007-06-14 Toshiba Matsushita Display Technology Co., Ltd. Driving method of self-luminous type display unit, display control device of self-luminous type display unit, current output type drive circuit of self-luminous type display unit
US8681084B2 (en) * 2004-09-17 2014-03-25 Gold Charm Limited Semiconductor device, method for driving same, display device using same and personal digital assistant
JP4721763B2 (ja) * 2005-04-26 2011-07-13 ルネサスエレクトロニクス株式会社 D/a変換回路、ディスプレイドライバ、及び表示装置
KR100662985B1 (ko) * 2005-10-25 2006-12-28 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
CN101197112A (zh) * 2006-12-04 2008-06-11 联詠科技股份有限公司 源极驱动装置
JP4505481B2 (ja) * 2007-05-31 2010-07-21 ティーピーオー ディスプレイズ コーポレイション 液晶表示装置の駆動装置
TWI373756B (en) 2007-12-14 2012-10-01 Novatek Microelectronics Corp Electronic device for a source driver in an lcd device for enhancing output voltage accuracy
US8368673B2 (en) * 2008-09-30 2013-02-05 Himax Technologies Limited Output buffer and source driver using the same
US7973572B2 (en) * 2009-01-16 2011-07-05 Himax Technologies Limited Output buffer and source driver utilizing the same
JP2010164919A (ja) * 2009-01-19 2010-07-29 Renesas Electronics Corp 表示装置及びドライバ
CN101887677B (zh) * 2009-05-14 2012-02-22 奇景光电股份有限公司 具有低功率消耗的源极驱动器及其驱动方法
US8154503B2 (en) * 2009-09-01 2012-04-10 Au Optronics Corporation Method and apparatus for driving a liquid crystal display device
US8648779B2 (en) * 2009-10-20 2014-02-11 Taiwan Semiconductor Manufacturing Co., Ltd. LCD driver
CN102768824A (zh) * 2011-05-05 2012-11-07 天钰科技股份有限公司 液晶显示器面板的源极驱动器
US9236011B2 (en) 2011-08-30 2016-01-12 Lg Display Co., Ltd. Organic light emitting diode display device for pixel current sensing in the sensing mode and pixel current sensing method thereof
KR101368244B1 (ko) * 2011-12-30 2014-02-28 주식회사 실리콘웍스 유기발광다이오드 표시장치의 문턱전압 센싱 회로
CN106027014B (zh) * 2012-05-11 2019-10-01 意法半导体研发(深圳)有限公司 用于功率驱动器电路应用的电流斜率控制方法和装置
KR101451589B1 (ko) * 2012-12-11 2014-10-16 엘지디스플레이 주식회사 영상 표시장치와 그 구동방법
US9214203B2 (en) * 2014-02-12 2015-12-15 Ememory Technology Inc. Sensing apparatus and data sensing method thereof
JP2016070998A (ja) * 2014-09-27 2016-05-09 株式会社Jvcケンウッド 表示装置、表示方法及び表示プログラム
CN104715729B (zh) * 2015-02-04 2017-02-22 深圳市华星光电技术有限公司 源极驱动电路
KR102576541B1 (ko) * 2016-10-13 2023-09-11 엘지디스플레이 주식회사 터치 디스플레이 장치 및 그 구동 방법과, 구동 회로, 데이터 구동 회로 및 게이트 구동 회로
KR102529516B1 (ko) * 2016-10-27 2023-05-04 주식회사 엘엑스세미콘 디스플레이 구동 장치
TWI619110B (zh) 2017-09-08 2018-03-21 瑞鼎科技股份有限公司 應用於源極驅動器之預充電電路及預充電方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW397966B (en) * 1997-04-28 2000-07-11 Nippon Electric Co Driver circuits of LCD with low power consumption and accurate voltage output
TW518553B (en) * 2000-08-10 2003-01-21 Nec Corp Driving circuit, charge/discharge circuit and the like
CN1407524A (zh) * 2001-08-25 2003-04-02 Lg.菲利浦Lcd株式会社 驱动电发光面板的设备和方法
CN101887698A (zh) * 2009-05-14 2010-11-17 奇景光电股份有限公司 低耗电的源极驱动器以及驱动方法
TW201342353A (zh) * 2012-04-11 2013-10-16 Sitronix Technology Corp 顯示面板之驅動電路
TWI488170B (zh) * 2012-04-11 2015-06-11 Sitronix Technology Corp Display the drive circuit of the panel
TW202008333A (zh) * 2018-07-22 2020-02-16 聯詠科技股份有限公司 源極驅動器的通道電路及其操作方法

Also Published As

Publication number Publication date
CN110751920A (zh) 2020-02-04
CN115424564A (zh) 2022-12-02
US10848149B2 (en) 2020-11-24
TWI735009B (zh) 2021-08-01
TW202008335A (zh) 2020-02-16
TW202008333A (zh) 2020-02-16
CN110751921B (zh) 2023-04-07
CN110751920B (zh) 2023-06-02
CN110751921A (zh) 2020-02-04
TW202046273A (zh) 2020-12-16
US20200028508A1 (en) 2020-01-23
TWI697879B (zh) 2020-07-01

Similar Documents

Publication Publication Date Title
TWI774009B (zh) 源極驅動器的通道電路及其操作方法
US10650770B2 (en) Output circuit and data driver of liquid crystal display device
CN100468961C (zh) 差分放大器、输出电路、显示装置及其数据驱动器
US6567327B2 (en) Driving circuit, charge/discharge circuit and the like
KR100717278B1 (ko) 슬루 레이트 조절이 가능한 소스 드라이버
US11081036B1 (en) Slew rate enhancement circuit
US7405732B2 (en) Semiconductor integrated circuit, liquid crystal drive device, and liquid crystal display system
US20110175942A1 (en) Gamma Reference Voltage Output Circuit of Source Driver
JP3666423B2 (ja) 駆動回路
KR102193688B1 (ko) 증폭기 오프셋 보상 기능을 갖는 버퍼 회로 및 이를 포함하는 소스 구동 회로
JP4964877B2 (ja) アナログ出力回路およびデータ信号線駆動回路ならびに表示装置、電位書き込み方法
JPH10301539A (ja) 液晶表示装置の駆動回路
CN105590596B (zh) 驱动器以及电子设备
US20080062021A1 (en) Decoder circuit, driving circuit for display apparatus and display apparatus
US7397278B2 (en) Level shifting circuit and display element driving circuit using same
JP2007208316A (ja) 出力回路及びこれを用いた表示装置
US7078941B2 (en) Driving circuit for display device
JP7310477B2 (ja) 回路装置、電気光学装置及び電子機器
JP2008032812A (ja) 出力駆動装置および表示装置
KR19990081272A (ko) 액정표시장치 소스 드라이버의 출력 구동회로
JP4757915B2 (ja) 表示装置
US12198654B2 (en) Output amplifier, source driver, and display apparatus
JP2000267064A (ja) 半導体集積回路装置
JP2007148428A (ja) 液晶駆動装置および液晶表示システム
JPH10294660A (ja) 差動増幅装置