TWI769359B - 封裝、疊層封裝結構及製造疊層封裝結構的方法 - Google Patents
封裝、疊層封裝結構及製造疊層封裝結構的方法 Download PDFInfo
- Publication number
- TWI769359B TWI769359B TW107147317A TW107147317A TWI769359B TW I769359 B TWI769359 B TW I769359B TW 107147317 A TW107147317 A TW 107147317A TW 107147317 A TW107147317 A TW 107147317A TW I769359 B TWI769359 B TW I769359B
- Authority
- TW
- Taiwan
- Prior art keywords
- die
- package
- conductive structures
- connection terminal
- conductive
- Prior art date
Links
Images
Classifications
-
- H10W74/114—
-
- H10W70/09—
-
- H10W74/129—
-
- H10W20/20—
-
- H10W72/019—
-
- H10W72/90—
-
- H10W74/016—
-
- H10W74/137—
-
- H10W70/099—
-
- H10W70/60—
-
- H10W70/655—
-
- H10W72/073—
-
- H10W72/241—
-
- H10W72/874—
-
- H10W72/884—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/117—
-
- H10W90/00—
-
- H10W90/20—
-
- H10W90/28—
-
- H10W90/701—
-
- H10W90/722—
-
- H10W90/732—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
一種封裝包括晶粒、多個第一導電結構、多個第二導電
結構、包封體及重佈線結構。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述第一導電結構及所述第二導電結構環繞所述晶粒。所述第一導電結構包括圓形柱且所述第二導電結構包括橢圓形柱或圓錐臺。所述包封體包封所述晶粒、所述第一導電結構及所述第二導電結構。所述重佈線結構位於所述晶粒的所述主動表面及所述包封體上。所述重佈線結構電性連接到所述晶粒、所述第一導電結構及所述第二導電結構。
Description
本發明實施例是有關於一種封裝、疊層封裝結構及製造疊層封裝結構的方法,且特別是有關於一種具有特殊形狀的導電結構以及連接端子的封裝、疊層封裝結構及製造疊層封裝結構的方法。
由於各種電子元件(例如,電晶體、二極體、電阻器、電容器等)的積體密度的持續提高,半導體行業已經歷快速增長。在很大程度上,積體密度的此種提高來自於最小特徵大小(minimum feature size)的重複減小,此使得更多較小的元件能夠積體到給定區域中。這些較小的電子元件也需要與先前的封裝相比利用較小區域的較小的封裝。當前,積體扇出型封裝因其緊湊性而正變得日漸流行。如何確保積體扇出型封裝的可靠性已成為此領域中的挑戰。
一種封裝包括晶粒、多個第一導電結構、多個第二導電結構、包封體及重佈線結構。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述第一導電結構及所述第二導電結構環繞所述晶粒。所述第一導電結構包括圓形柱且所述第二導電結構包括橢圓形柱或圓錐臺(conical frustum)。所述包封體包封所述晶粒、所述第一導電結構及所述第二導電結構。所述重佈線結構位於所述晶粒的主動表面及所述包封體上。所述重佈線結構與所述晶粒、所述第一導電結構及所述第二導電結構電性連接。
一種疊層封裝(package-on-package,PoP)結構包括第一封裝及第二封裝。所述第一封裝包括晶粒、多個導電結構、包封體、重佈線結構、介電層及多個連接端子。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述導電結構環繞所述晶粒且包括橢圓形柱。所述包封體包封所述晶粒及所述導電結構。所述重佈線結構位於所述晶粒的主動表面、所述導電結構及所述包封體上。所述介電層位於所述包封體及所述晶粒的後表面上。所述介電層暴露出所述導電結構。所述連接端子設置在所述導電結構上且包括橢球。所述第二封裝位於所述第一封裝上。所述第二封裝通過所述連接端子與所述第一封裝電性連接。
一種製造疊層封裝(package-on-package,PoP)結構的方法包括至少以下步驟。形成第一封裝。形成第一封裝的方法包
括至少以下步驟。提供載板,其中所述載板上形成有介電層。在所述介電層上形成晶粒及多個導電結構。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述導電結構環繞所述晶粒。所述導電結構包括橢圓形柱。使用包封體包封所述晶粒及所述導電結構。在所述晶粒的主動表面、所述導電結構及所述包封體上形成重佈線結構。將所述載板從所述介電層分離。在所述介電層中形成多個橢圓形開口以暴露出所述導電結構。在所述介電層的橢圓形開口中形成多個連接端子。所述連接端子包括橢球。然後,在所述第一封裝上堆疊第二封裝。所述第二封裝通過所述連接端子與所述第一封裝電性連接。
10:封裝
20:子封裝
100、102:介電層
200、200’:導電結構
200a:第一導電結構
200b:第二導電結構
200b1、802a1:長軸
200b2、802a2:短軸
300:晶粒
300a:後表面
300b:前表面
300c:主動表面
310:半導體基板
320:導電接墊
330:鈍化層
340:後鈍化層
350:導電通孔
360:保護層
400:包封材料
400a:包封體
500:重佈線結構
500a:層間介電層
500b:重佈線導電層
500b1:球下金屬圖案
500b2:連接接墊
600:導電端子
700:被動元件
800:導電膏
802:連接端子
1000:疊層封裝結構
A1:第一連接端子陣列
A2:第二連接端子陣列
A3:第三連接端子陣列
A200a:第一導電結構陣列
A200b:第二導電結構陣列
AP:橢圓形開孔
B200’:底表面
C:載板
D1:第一方向
d1、d2:直徑
D2:第二方向
DB:剝離層
OP:橢圓形開口
S1、S2、S3、S4:邊
ST:模版
T200’:頂表面
TP:膠帶
θ 1:第一夾角
θ 2:第二夾角
θ 3:第三夾角
θ 4:第四夾角
θ a、θ b:夾角
圖1A到圖1L是根據本公開的一些實施例的封裝及疊層封裝(package-on-package;PoP)結構的製造流程的示意性剖面圖。
圖2A到圖2D是圖1B的導電結構的各種排列的示意性俯視圖。
圖3是圖1B的製造步驟的替代實施例的示意性剖面圖。
圖4是圖1I的模版及介電層的橢圓形開口的示意性俯視圖。
圖5A及圖5B是圖1K的連接端子的各種排列的示意性俯視圖。
以下公開內容提供用於實施所提供主題的不同特徵的許多不同的實施例或實例。以下闡述元件及排列的具體實例以簡化本公開。當然,這些僅為實例而非旨在進行限制。舉例來說,在以下說明中,在第二特徵之上或第二特徵上形成第一特徵可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且也可包括其中第一特徵與第二特徵之間可形成附加特徵從而使得第一特徵與第二特徵可不直接接觸的實施例。另外,本公開在各種實例中可重複使用標號及/或字母。此種重複使用是為了簡明及清晰起見,且自身並不表示所討論的各個實施例及/或配置之間的關係。
此外,為易於說明,本文中可能使用例如“在...之下”、“在...下方”、“下部”、“在...上方”、“上部”等空間相對性用語來闡述圖中所示一個元件或特徵與另一(其他)元件或特徵的關係。除附圖中所繪示的排列方向以外,所述空間相對性用語旨在涵蓋裝置在使用或操作中的不同排列方向。設備可被另外排列方向(旋轉90度或處於其他排列方向),且本文所使用的空間相對性用語可同樣相應地作出解釋。
本公開也可包括其他特徵及製程。舉例來說,可包括測試結構,以說明對三維(three-dimensional;3D)封裝或三維積體電路(three-dimensional integrated circuit;3DIC)裝置進行驗證測試。所述測試結構可例如包括在重佈線層中或在基板上形成的測試接墊,以使得能夠對三維封裝或三維積體電路進行測試、對
探針及/或探針卡(probe card)進行使用等。可對中間結構以及最終結構執行驗證測試。另外,本文中所公開的結構及方法可結合包括對已知良好晶粒(known good die)進行中間驗證的測試方法來使用,以提高良率並降低成本。
圖1A到圖1L是根據本公開的一些實施例的封裝10及疊層封裝(package-on-package;PoP)結構1000的製造流程的示意性剖面圖。參照圖1A,提供載板C,在載板C上堆疊有剝離層DB及介電層100。在一些實施例中,剝離層DB形成在載板C的上表面上,且剝離層DB位於載板C與介電層100之間。舉例來說,載板C可為玻璃基板,且剝離層DB可為形成在所述玻璃基板上的光熱轉換(light-to-heat conversion;LTHC)釋放層。然而,本公開並非僅限於此,且其他合適的材料也可適用於載板C及剝離層DB。在一些實施例中,介電層100的材料包括聚醯亞胺(polyimide;PI)、環氧樹脂、丙烯酸樹脂、酚醛樹脂、苯並環丁烯(benzocyclobutene,BCB)、聚苯並噁唑(polybenzooxazole,PBO)或任何其他合適的聚合物系介電材料。可例如通過例如旋塗(spin-on coating)、化學氣相沉積(chemical vapor deposition;CVD)、等離子體增強型化學氣相沉積(plasma-enhanced chemical vapor deposition;PECVD)等合適的製作技術來形成介電層100。在一些實施例中,介電層100可具有黏附性質以黏附於隨後形成的元件。
參照圖1B,在介電層100上形成多個導電結構200及晶
粒300。在一些實施例中,拾取晶粒300且將晶粒300放置到介電層100上。晶粒300例如包括半導體基板310、多個導電接墊320、鈍化層330、後鈍化層340、多個導電通孔350及保護層360。在一些實施例中,導電接墊320設置在半導體基板310上。鈍化層330形成在半導體基板310上且具有局部地暴露出導電接墊320的接觸開口。半導體基板310可為矽基板,所述矽基板包括形成在所述矽基板中的主動元件(例如,電晶體等)及被動元件(例如,電阻器、電容器、電感器等)。導電接墊320可為鋁接墊、銅接墊或其他合適的金屬接墊。鈍化層330可為氧化矽層、氮化矽層、氮氧化矽層、或由其他合適的介電材料形成的介電層。此外,後鈍化層340形成在鈍化層330上。後鈍化層340覆蓋鈍化層330且具有多個接觸開口。導電接墊320被後鈍化層340的接觸開口局部地暴露出。後鈍化層340可為聚醯亞胺層、聚苯並噁唑層或由其他合適的聚合物形成的介電層。另外,導電通孔350形成在導電接墊320上。在一些實施例中,導電通孔350鍍覆在導電接墊320上。保護層360形成在後鈍化層340上以覆蓋導電通孔350。
如圖1B所示,晶粒300具有後表面300a及與後表面300a相對的前表面300b。在一些實施例中,晶粒300的後表面300a通過晶粒貼合膜(die attach film;DAF;未示出)貼合(或黏附)到介電層100。另一方面,晶粒300的前表面300b面向上且被暴露出。儘管在圖1B中示出一個晶粒300,然而在本公開中並不限制於此。在一些替代實施例中,可拾取多於一個晶粒300且將晶
粒300放置到介電層100上。
導電結構200被形成為環繞晶粒300。在一些實施例中,形成導電結構200的方法包括以下步驟。首先,在介電層100上形成晶種材料層(未示出)。在一些實施例中,晶種材料層包括通過濺鍍製程形成的鈦/銅複合物層。隨後,在晶種材料層上形成具有開口的光阻(未示出)。光阻的開口暴露出隨後形成的導電結構200的預期位置。然後,執行鍍覆製程以在被光阻的開口暴露出的晶種材料層上形成金屬材料層(例如,銅層)。然後移除光阻及下伏晶種材料層以形成導電結構200。然而,本公開並非僅限於此。在一些替代實施例中,可通過拾取及放置(pick and place)預先製作的導電結構到介電層100上來形成導電結構200。在一些實施例中,導電結構200的高度可為100μm到200μm。
在一些實施例中,導電結構200的幾何形狀及排列在確保隨後形成的封裝10的可靠性方面發揮重要作用。以下將結合圖2A到圖2D詳細闡述導電結構200的配置。
圖2A到圖2D是圖1B的導電結構200的各種排列的示意性俯視圖。參照圖1B及圖2A,在一些實施例中,導電結構200可由多個第一導電結構200a及多個第二導電結構200b構成。在一些實施例中,第一導電結構200a包括圓形柱且第二導電結構200b包括橢圓形柱。如圖2A所示,第一導電結構200a的俯視圖表現為圓形形狀而第二導電結構200b的俯視圖表現為橢圓形形狀。換句話說,第一導電結構200a的與晶粒300的後表面300a
平行的剖面為圓形,而第二導電結構200b的與晶粒300的後表面300a平行的剖面為橢圓形。如圖2A所示,橢圓形(第二導電結構200b的剖面)具有長軸200b1及短軸200b2。在一些實施例中,長軸200b1對短軸200b2的比率大於1且小於8。
參照圖2A,第二導電結構200b設置成比第一導電結構200a更靠近晶粒300。舉例來說,第二導電結構200b可被設置成以放射狀(radial)方式包圍晶粒300,且第一導電結構200a可被設置成環繞第二導電結構200b。在一些實施例中,第二導電結構200b中的一些被排列成相對於晶粒300的側壁的延伸方向傾斜。舉例來說,晶粒300可為具有彼此連接的四條邊S1到S4的平行四邊形。邊S1及邊S3沿第一方向D1延伸,而邊S2及邊S4沿第二方向D2延伸。第一方向D1垂直於第二方向D2。在一些實施例中,橢圓形(第二導電結構200b的剖面)的長軸200b1與第一方向D1形成0°到90°的夾角θa。在一些實施例中,橢圓形(第二導電結構200b的剖面)的長軸200b1與第二方向D2形成0°到90°的夾角θb。換句話說,第二導電結構200b的剖面的長軸200b1與從晶粒300的中心沿放射狀向外朝隨後形成的封裝10的邊緣延伸的虛擬線對齊。
參照圖2B,提供導電結構200的替代配置。如圖2B所示,第一導電結構200a(圓形柱)排列成多個第一導電結構陣列A200a,且第二導電結構200b(橢圓形柱)排列成多個第二導電結構陣列A200b。在一些實施例中,第二導電結構陣列A200b比鄰晶粒
300的邊S1到S4設置,而第一導電結構陣列A200a比鄰晶粒300的四個角落設置。舉例來說,如圖2B所示,每一第二導電結構陣列A200b夾置在兩個相鄰的第一導電結構陣列A200a之間。在一些實施例中,比鄰邊S1及邊S3(沿第一方向D1延伸)排列的第二導電結構200b(橢圓形柱)的剖面的長軸200b1與第二方向D2平行。相似地,比鄰邊S2及邊S4(沿第二方向D2延伸)排列的第二導電結構200b(橢圓形柱)的剖面的長軸200b1與第一方向D1平行。換句話說,在一些實施例中,第二導電結構200b不是以放射狀方式排列在晶粒300周圍。然而,本公開中並不限制於前述排列。在一些替代實施例中,除了第二導電結構陣列A200b中的第二導電結構200b相對於晶粒300的側壁的延伸方向傾斜以外,可利用與圖2B所示配置相似的方式來排列第一導電結構200a及第二導電結構200b。換句話說,第二導電結構陣列A200b中的第二導電結構200b可利用放射狀方式排列在晶粒300周圍。
參照圖2C,提供導電結構200的替代配置。如圖2C所示,除了所有導電結構200均為橢圓形柱以外,導電結構200的配置相似於圖2A所示的配置。舉例來說,導電結構200中的一些被排列成相對於晶粒300的側壁的延伸方向傾斜。在一些實施例中,橢圓形(導電結構200的剖面)的長軸200b1與第一方向D1形成0°到90°的夾角θa。在一些實施例中,橢圓形(導電結構200的剖面)的長軸200b1與第二方向D2形成0°到90°的夾角θb。換句話說,導電結構200的剖面的長軸200b1與從晶粒300的中心
沿放射狀向外朝隨後形成的封裝10的邊緣延伸的虛擬線對齊。
參照圖2D,提供導電結構200的替代配置。如圖2D所示,設置在晶粒300的兩個相對的邊(即,邊S1及邊S3)上的導電結構200沿同一方向排列。另一方面,設置在晶粒300的另外兩個相對的邊(即,邊S2及邊S4)上的導電結構200沿另一方向排列。舉例來說,在邊S1及邊S3旁邊排列的導電結構200的剖面的長軸200b1與第二方向D2平行。相似地,在邊S2及邊S4旁邊排列的導電結構200的剖面的長軸200b1與第一方向D1平行。換句話說,導電結構200不是以放射狀方式排列在晶粒300周圍。導電結構200被排列成具有與第一方向D1平行或垂直的長軸200b1。
在一些實施例中,導電結構200並非僅限於具有筆直側壁的導電柱。舉例來說,在一些替代實施例中,導電結構200可包括具有錐形(tapered)側壁的導電支柱。以下將結合圖3論述具有錐形側壁的導電結構200。
圖3是圖1B的製造步驟的替代實施例的示意性剖面圖。參照圖3,在一些實施例中,導電結構200’包括圓錐臺(conical frustum)。在一些實施例中,每一導電結構200’(圓錐臺)具有頂表面T200’及底表面B200’。底表面B200’貼合到介電層100。另一方面,頂表面T200’面向上且被暴露出。在一些實施例中,頂表面T200’及底表面B200’為圓形,且頂表面T200’的直徑d1小於底表面B200’的直徑d2。舉例來說,頂表面T200’的直徑d1對底表面B200’的直
徑d2的比率可大於0.5且小於1。換句話說,底表面B200’的面積大於頂表面T200’的面積。在一些實施例中,導電結構200’可由圓形柱及圓錐臺構成。舉例來說,導電結構200’可利用與圖2A或圖2B所示配置相似的方式來排列。換句話說,圓錐臺可被排列成比圓形柱更靠近晶粒300。作為另一選擇,圓錐臺可比鄰晶粒300的邊S1到S4排列,而圓形柱可比鄰晶粒300的四個角落排列。在一些實施例中,導電結構200’可由橢圓形柱、圓形柱及圓錐臺構成。在一些替代實施例中,導電結構200’可為橢圓形柱與圓錐臺的組合。在一些替代實施例中,所有導電結構200’可均為圓錐臺。
再次參照圖1B,在一些實施例中,可在放置晶粒300之前形成導電結構200。然而,本公開並非僅限於此。在一些替代實施例中,可在介電層100上形成導電結構200之前放置晶粒300。如圖1B所示,晶粒300的頂表面低於導電結構200的頂表面。然而,本公開並非僅限於此。在一些替代實施例中,晶粒300的頂表面可與導電結構200的頂表面實質上共面。
參照圖1C,在介電層100上形成包封材料400以包封導電結構200及晶粒300。導電結構200及晶粒300的保護層360被包封材料400包封。換句話說,導電結構200及晶粒300的保護層360不會被顯露出而是被包封材料400很好地保護住。在一些實施例中,包封材料400是模製化合物、模製底部填充膠(molding underfill)、樹脂(例如環氧樹脂)等。可通過模製製程
(例如壓縮模製製程(compression molding process))來形成包封材料400。在一些實施例中,將包封材料400從圖1B所示結構上方施加到靠近晶粒300的位置。然後,在包封材料400上放置頂部模具(top mold;未示出)。隨後,對頂部模具施力以使包封材料400從靠近晶粒300的位置朝導電結構200所在之處流動,以包封晶粒300及導電結構200。在一些實施例中,由於包封材料400從晶粒300所在之處沿放射狀向外朝導電結構200流動,因此導電結構200會經受從包封材料400的流動所產生的扭力(torque force)。如果導電結構的幾何形狀或排列無法抵抗扭力,則導電結構可能受到包封材料推擠而塌陷倒下。塌陷的導電結構無法發揮將封裝結構的前側及背側上的元件電性連接的功能,從而在裝置中造成連接失敗。然而,如以上結合圖2A到圖2D及圖3所論述,導電結構200的至少一部分包括橢圓形柱或圓錐臺。在一些實施例中,橢圓形柱的幾何形狀及圓錐臺的幾何形狀使這些結構能夠具有更強的對抗扭力的抗力。在一些實施例中,通過將橢圓形柱的剖面的長軸與扭力的行進方向對齊,對抗扭力的抗力可被進一步增強。因此,通過將橢圓形柱及/或圓錐臺用作導電結構200以及通過將導電結構200設置成具有特定排列方向,可確保隨後形成的封裝10的可靠性。
參照圖1C及圖1D,研磨包封材料400及晶粒300的保護層360直到暴露出導電通孔350的頂表面為止。在對包封材料400進行研磨之後,在介電層100上形成包封體400a,以包封晶
粒300及導電結構200。在一些實施例中,通過機械研磨製程及/或化學機械拋光(chemical mechanical polishing;CMP)製程來研磨包封材料400。在一些實施例中,在包封材料400的研磨製程期間,對保護層360進行研磨以顯露出導電通孔350。在一些實施例中,導電通孔350的一些部分及導電結構200的一些部分也會受到輕微的研磨。在研磨之後,晶粒300具有主動表面300c及與主動表面300c相對的後表面300a。導電通孔350被暴露的部分位於晶粒300的主動表面300c上。
包封體400a包封晶粒300的側壁,且包封體400a被導電結構200穿透。換句話說,晶粒300及導電結構200嵌置在包封體400a中。應注意的是,導電結構200的頂表面、保護層360的頂表面及導電通孔350的頂表面與包封體400a的頂表面實質上共面。
參照圖1E,在導電結構200的頂表面、包封體400a的頂表面、導電通孔350的頂表面及保護層360的頂表面上形成重佈線結構500。重佈線結構500與晶粒300的導電通孔350及導電結構200電性連接。換句話說,重佈線結構500形成在晶粒300的主動表面300c上。在一些實施例中,重佈線結構500包括交替堆疊的多個層間介電層500A與多個重佈線導電層500b。重佈線導電層500b與晶粒300的導電通孔350及嵌置在包封體400a中的導電結構200電性連接。在一些實施例中,導電通孔350的頂表面及導電結構200的頂表面接觸重佈線結構500的最底部的重佈
線導電層500b。在一些實施例中,導電通孔350的頂表面及導電結構200的頂表面被最底部層間介電層500a局部地覆蓋。如圖1E所示,最頂部的重佈線導電層500b包括多個接墊。在一些實施例中,上述接墊包括用於球安裝(ball mount)的多個球下金屬(under-ball metallurgy;UBM)圖案500b1及/或用於安裝被動元件的至少一個連接接墊500b2。層間介電層500a及重佈線導電層500b的數目在本公開中不受限制。在一些實施例中,球下金屬圖案500b1及連接接墊500b2的配置可基於電路設計來決定。
參照圖1F,在形成重佈線結構500之後,在球下金屬圖案500b1上放置多個導電端子600,且在連接接墊500b2上安裝多個被動元件700。在一些實施例中,導電端子600包括焊料球。另一方面,被動元件700例如是電容器、電阻器、電感器、天線、類似元件、或其組合。在一些實施例中,可通過植球(ball placement)製程在球下金屬圖案500b1上放置導電端子600,且可通過焊接製程及/或回焊製程在連接接墊500b2上安裝被動元件700。
參照圖1F及圖1G,在重佈線結構500上安裝導電端子600及被動元件700之後,將形成在包封體400a的底表面上的介電層100從剝離層DB剝離,以使介電層100從載板C分離。在一些實施例中,可通過紫外(ultraviolet;UV)雷射照射剝離層DB(例如光熱轉換釋放層),以使黏附在包封體400a的底表面上的介電層100可從載板C脫落。
參照圖1G及圖1H,將圖1G所示結構顛倒,且將所述結構放置到膠帶TP上。然後,對包封體400a及晶粒300的後表面300a上的介電層100進行圖案化,以形成具有多個橢圓形開口OP的介電層102。橢圓形開口OP至少局部地暴露出導電結構200。在一些實施例中,橢圓形開口OP的數目對應於導電結構200的數目。然而,本公開並非僅限於此。在一些替代實施例中,橢圓形開口OP的數目可多於導電結構200的數目。舉例來說,可形成額外的橢圓形開口OP以暴露出晶粒300的後表面300a以便用於將來形成擬連接端子(dummy joint terminal)。在一些實施例中,通過雷射鑽孔(laser drilling)製程形成介電層102的橢圓形開口OP。
參照圖1I,在介電層102上放置模版ST。圖4是圖1I的模版ST及介電層102的橢圓形開口OP的示意性俯視圖。以下將結合圖1I及圖4闡述模版ST與介電層102的相對配置。參照圖1I及圖4,模版ST具有多個橢圓形開孔AP。在一些實施例中,模版ST的橢圓形開孔AP的形狀對應於介電層102的橢圓形開口OP的形狀。舉例來說,從俯視圖看,橢圓形開孔AP及橢圓形開口OP二者均可具有橢圓形形狀。在一些實施例中,橢圓形開孔AP的輪廓與橢圓形開口OP的輪廓共形。在一些實施例中,模版ST的橢圓形開孔AP小於或等於介電層102的橢圓形開口OP的大小。舉例來說,橢圓形開口OP可具有100μm到200μm的直徑(長軸),而橢圓形開孔AP可具有70μm到200μm的直徑(長軸)。在一些實施例中,將模版ST放置在介電層102上,以使橢
圓形開孔AP與橢圓形開口OP同軸(coaxial)。如圖4所示,橢圓形開口OP及橢圓形開孔AP暴露出每一導電結構200的至少一部分。在一些實施例中,模版ST的厚度介於50μm到150μm的範圍內。
參照圖1J,在導電結構200被暴露的部分上塗布導電膏800。舉例來說,通過分配器(dispenser;未示出)在模版ST上塗布導電膏800。隨後,可採用刮刀(squeegee;未示出)將導電膏800刮抹到模版的橢圓形開孔AP及介電層102的橢圓形開口OP中。換句話說,將導電膏800填充到介電層102的橢圓形開口OP及模版ST的橢圓形開孔AP中。在一些實施例中,橢圓形開口OP及橢圓形開孔AP的橢圓性將填充在其中的導電膏800塑形成橢圓形柱/橢圓形塊(tablet)的形狀。在一些實施例中,導電膏800可包括銅膏或其他合適的膏。
參照圖1J及圖1K,接著移除模版ST,且將導電膏800固化以在橢圓形開口OP中形成多個連接端子802。在一些實施例中,導電膏800的固化製程可包括回焊製程。如圖1K所示,連接端子802包括橢球(ellipsoid)。在一些實施例中,連接端子802從介電層102的表面突出以用於將來的電性連接。在此階段,實質上完成了封裝10。
在一些實施例中,連接端子802的幾何形狀及排列在確保隨後形成的疊層封裝結構1000的可靠性方面發揮重要作用。以下將結合圖5A及圖5B詳細闡述連接端子802的配置。
圖5A及圖5B是圖1K的連接端子802的各種排列的示意性俯視圖。參照圖1K及圖5A,每一連接端子802的俯視圖表現為橢圓形形狀。換句話說,連接端子802的與晶粒300的後表面300a平行的剖面是橢圓形。如圖5A所示,橢圓形(連接端子802的剖面)具有長軸802a1及短軸802a2。在一些實施例中,剖面的短軸802a2對剖面的長軸802a1的比率介於0.2與0.9之間或1.1與3之間。
參照圖5A,設置在晶粒300的兩個相對的邊(即,邊S1及邊S3)上的連接端子802沿同一方向排列。另一方面,設置在晶粒300的另外兩個相對的邊(即,邊S2及邊S4)上的連接端子802沿另一方向排列。舉例來說,在邊S1及邊S3旁邊排列的連接端子802的剖面的長軸802a1與第二方向D2平行。相似地,在邊S2及邊S4旁邊排列的連接端子802的剖面的長軸802a1與第一方向D1平行。換句話說,連接端子802被排列成具有與第一方向D1平行或垂直的長軸802a1。
參照圖5B,提供連接端子802的替代配置。如圖5B所示,連接端子802中的一些被排列成相對於晶粒300的側壁的延伸方向傾斜。在一些實施例中,橢圓形(連接端子802的剖面)的長軸802a1與第一方向D1形成0°到90°的夾角。在一些實施例中,橢圓形(連接端子802的剖面)的長軸802a1與第二方向D2形成0°到90°的夾角。如圖5B所示,連接端子802排列成多個第一連接端子陣列A1、多個第二連接端子陣列A2及多個第三連接
端子陣列A3。在一些實施例中,第三連接端子陣列A3設置在比鄰晶粒300的邊S1及邊S3的區的上方,且第二連接端子陣列A2設置在比鄰晶粒300的邊S2及邊S4的區的上方。另一方面,第一連接端子陣列A1可設置在比鄰晶粒300的四個角落的區的上方。舉例來說,如圖5B所示,每一第二連接端子陣列A2夾置在兩個相鄰的第一連接端子陣列A1之間。相似地,每一第三連接端子陣列A3夾置在兩個相鄰的第一連接端子陣列A1之間。
在一些實施例中,第一方向D1與第一連接端子陣列A1中的每一連接端子802的剖面的長軸802a1形成第一夾角θ1。另一方面,第一方向D1與第二連接端子陣列A2中的每一連接端子802的剖面的長軸802a1形成第二夾角θ2。如圖5B所示,在一些實施例中,由於第一連接端子陣列A1中的連接端子802被排列成相對於第一方向D1比第二連接端子陣列A2中的連接端子802更傾斜,因此第一夾角θ1大於第二夾角θ2。舉例來說,第一夾角θ1可介於0°與80°之間且第二夾角θ2可介於0°與45°之間。在一些實施例中,第二方向D2與第一連接端子陣列A1中的每一連接端子802的剖面的長軸802a1形成第三夾角θ3。另一方面,第二方向D2與第三連接端子陣列A3中的每一連接端子802的剖面的長軸802a1形成第四夾角θ4。如圖5B所示,在一些實施例中,由於第一連接端子陣列A1中的連接端子802被排列成相對於第二方向D2比第三連接端子陣列A3中的連接端子802更傾斜,因此第三夾角θ3大於第四夾角θ4。舉例來說,第三夾角θ3可介於0°與80°
之間且第四夾角θ4可介於0°與45°之間。在一些實施例中,連接端子802的剖面的長軸802a1與從晶粒300的中心沿放射狀向外朝封裝10的邊緣延伸的虛擬線對齊。
在一些實施例中,連接端子802的排列方向可對應於導電結構200的排列方向。在一些實施例中,在連接端子802為橢球且導電結構200為橢圓形柱的情況下,連接端子802的剖面的長軸802a1可與對應的導電結構200的剖面的長軸200b1平行或對齊。舉例來說,圖5A所示的連接端子802的配置相似於圖2D所示的導電結構200的配置,且圖5B所示的連接端子802的配置相似於圖2C所示的導電結構200的配置。
儘管圖5A及圖5B示出了連接端子802不形成在晶粒300的正上方,然而本公開並非僅限於此。如上所述,在圖1H的步驟期間,可形成額外的橢圓形開口OP以暴露出晶粒300的後表面300a。在一些替代實施例中,可在晶粒300上的這些額外的橢圓形開口OP中形成多個擬連接端子(未示出)。擬連接端子可進一步增強封裝10及隨後形成在連接端子802及擬連接端子上的其他元件之間的結合,從而增強這兩者之間的機械強度。
此外,儘管圖1A到圖1K所示步驟涉及使用積體扇出型(Integrated Fan-out;InFO)封裝作為示例性說明,然而本公開並非僅限於此。在一些替代實施例中,圖1H到圖1K、圖4、圖5A到圖5B所示的連接端子802的形成方法及配置可被用於其他類型的封裝結構。舉例來說,基板上晶圓上晶片(Chip on Wafer on
Substrate,CoWoS)封裝也可利用圖1H到圖1K、圖4、圖5A到圖5B所示步驟來形成連接端子。
參照圖1L,在封裝10上堆疊子封裝20,以得到疊層封裝(package-on-package;PoP)結構1000。在一些實施例中,封裝10可被稱為第一封裝,且子封裝20可被稱為第二封裝。如上所述,封裝10可包括積體扇出型封裝、基板上晶圓上晶片封裝或其他類型的封裝。在一些實施例中,子封裝20為例如記憶體裝置或其他積體電路封裝。在一些實施例中,子封裝20通過連接端子802與封裝10電性連接。在一些實施例中,在封裝10上堆疊子封裝20之後,還執行回焊製程。在堆疊製程及/或回焊製程期間,可能產生應力從而造成冷接合(cold joint)缺陷,因而有損於疊層封裝結構的可靠性。在一些實施例中,應力從疊層封裝結構的中心沿放射狀向外朝疊層封裝結構的邊緣發射。如圖1H到圖1K、圖4、圖5A到圖5B所示,連接端子802被形成為具有各種排列方向的橢球。在一些實施例中,橢球的幾何形狀及排列方向使連接端子802能夠釋放在堆疊製程及/或回焊製程期間產生的應力。因此,通過將具有特定排列方向的橢球用作連接端子802,會確保疊層封裝結構1000的可靠性。應注意的是,儘管在圖1L中示出一個子封裝20,然而子封裝20的數目並非僅限於此。在一些替代實施例中,可同時在封裝上堆疊多於一個子封裝以形成疊層封裝結構。
根據本公開的一些實施例,一種封裝包括晶粒、多個第
一導電結構、多個第二導電結構、包封體及重佈線結構。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述第一導電結構及所述第二導電結構環繞所述晶粒。所述第一導電結構包括圓形柱且所述第二導電結構包括橢圓形柱或圓錐臺(conical frustum)。所述包封體包封所述晶粒、所述第一導電結構及所述第二導電結構。所述重佈線結構位於所述晶粒的主動表面及所述包封體上。所述重佈線結構與所述晶粒、所述第一導電結構及所述第二導電結構電性連接。
根據本公開的一些實施例,每一所述橢圓形柱具有與所述晶粒的所述後表面平行的剖面,且所述剖面的長軸對所述剖面的短軸的比率大於1且小於8。根據本公開的一些實施例,所述圓錐臺的頂表面的直徑對所述圓錐臺的底表面的直徑的比率大於0.5且小於1。根據本公開的一些實施例,所述多個第二導電結構設置成比所述多個第一導電結構更靠近所述晶粒。根據本公開的一些實施例,所述晶粒的兩個相對的邊沿第一方向排列,且所述晶粒的另外兩個相對的邊沿與所述第一方向垂直的第二方向排列,每一所述橢圓形柱具有與所述晶粒的所述後表面平行的剖面,且所述剖面的長軸與所述第一方向形成0°到90°的夾角。根據本公開的一些實施例,所述圓形柱排列成多個第一導電結構陣列,所述橢圓形柱排列成多個第二導電結構陣列,所述多個第二導電結構陣列與所述晶粒的四個邊比鄰設置且設置在所述多個第一導電結構陣列之間。根據本公開的一些實施例,所述晶粒的兩
個相對的第一邊沿第一方向排列,且所述晶粒的兩個相對的第二邊沿與所述第一方向垂直的第二方向排列,每一所述橢圓形柱的剖面平行於所述晶粒的所述後表面且具有長軸,在所述第一邊旁邊排列的所述橢圓形柱的所述剖面的所述長軸平行於所述第二方向,且在所述第二邊旁邊排列的所述橢圓形柱的所述剖面的所述長軸平行於所述第一方向。
根據本公開的一些實施例,一種疊層封裝(package-on-package,PoP)結構包括第一封裝及第二封裝。所述第一封裝包括晶粒、多個導電結構、包封體、重佈線結構、介電層及多個連接端子。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述導電結構環繞所述晶粒且包括橢圓形柱。所述包封體包封所述晶粒及所述導電結構。所述重佈線結構位於所述晶粒的主動表面、所述導電結構及所述包封體上。所述介電層位於所述包封體及所述晶粒的後表面上。所述介電層暴露出所述導電結構。所述連接端子設置在所述導電結構上且包括橢球。所述第二封裝位於所述第一封裝上。所述第二封裝通過所述連接端子與所述第一封裝電性連接。
根據本公開的一些實施例,所述晶粒的兩個相對的邊沿第一方向排列,且所述晶粒的另外兩個相對的邊沿與所述第一方向垂直的第二方向排列,每一所述橢圓形柱具有與所述晶粒的所述後表面平行的剖面,且所述剖面的長軸與所述第一方向形成0°到90°的夾角。根據本公開的一些實施例,每一所述橢圓形柱具有
與所述晶粒的所述後表面平行的剖面,且所述剖面的長軸對所述剖面的短軸的比率大於1且小於8。根據本公開的一些實施例,每一所述多個連接端子具有與所述晶粒的所述後表面平行的剖面,且所述剖面的短軸對所述剖面的長軸的比率介於0.3與0.9之間或1.1與3之間。根據本公開的一些實施例,所述晶粒的兩個相對的第一邊沿第一方向排列且所述晶粒的兩個相對的第二邊沿與所述第一方向垂直的第二方向排列,每一所述多個連接端子具有與所述晶粒的所述後表面平行的剖面,所述剖面具有長軸,且所述長軸與所述第一方向形成0°到90°的夾角。根據本公開的一些實施例,所述多個連接端子排列成多個第一連接端子陣列、多個第二連接端子陣列及多個第三連接端子陣列,所述多個第三連接端子陣列設置在所述晶粒的所述第一邊旁邊,所述多個第二連接端子陣列設置在所述晶粒的所述第二邊旁邊,且所述多個第二連接端子陣列及所述多個第三連接端子陣列位於所述多個第一連接端子陣列之間。根據本公開的一些實施例,所述第一方向與所述多個第一連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第一夾角大於所述第一方向與所述多個第二連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第二夾角,所述第二方向與所述多個第一連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第三夾角大於所述第二方向與所述多個第三連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第四夾角。根據本公開的一些實施例,所述第一夾角介於0°與80°之
間,且所述第二夾角介於0°與45°之間。根據本公開的一些實施例,所述第三夾角介於0°與80°之間,且所述第四夾角介於0°與45°之間。根據本公開的一些實施例,所述多個連接端子的排列方向對應於所述多個導電結構的排列方向。
根據本公開的一些實施例,一種製造疊層封裝(package-on-package,PoP)結構的方法包括至少以下步驟。形成第一封裝。形成第一封裝的方法包括至少以下步驟。提供載板,其中所述載板上形成有介電層。在所述介電層上形成晶粒及多個導電結構。所述晶粒具有主動表面及與所述主動表面相對的後表面。所述導電結構環繞所述晶粒。所述導電結構包括橢圓形柱。使用包封體包封所述晶粒及所述導電結構。在所述晶粒的主動表面、所述導電結構及所述包封體上形成重佈線結構。將所述載板從所述介電層分離。在所述介電層中形成多個橢圓形開口以暴露出所述導電結構。在所述介電層的橢圓形開口中形成多個連接端子。所述連接端子包括橢球。然後,在所述第一封裝上堆疊第二封裝。所述第二封裝通過所述連接端子與所述第一封裝電性連接。
根據本公開的一些實施例,所述形成所述第一封裝的步驟還包括在所述重佈線結構上形成多個導電端子。根據本公開的一些實施例,所述形成所述多個連接端子的步驟包括至少以下步驟。在所述介電層上提供具有多個橢圓形開孔的模版。所述多個橢圓形開孔的形狀對應於所述介電層的所述多個橢圓形開口的形狀,且所述多個橢圓形開孔小於所述多個橢圓形開口。將導電膏
填充到所述多個橢圓形開孔及所述多個橢圓形開口中。從所述介電層移除所述模版。將所述導電膏固化以在所述多個橢圓形開口中形成所述多個連接端子。
以上概述了若干實施例的特徵,以使所屬領域中的技術人員可更好地理解本公開的各個方面。所屬領域中的技術人員應理解,其可容易地使用本公開作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或實現與本文中所介紹的實施例相同的優點。所屬領域中的技術人員還應認識到,這些等效構造並不背離本公開的精神及範圍,而且他們可在不背離本公開的精神及範圍的條件下對其作出各種改變、代替及變更。
200:導電結構
200a:第一導電結構
200b:第二導電結構
200b1:長軸
200b2:短軸
300:晶粒
D1:第一方向
D2:第二方向
S1、S2、S3、S4:邊
θa、θb:夾角
Claims (10)
- 一種封裝,包括:晶粒,具有主動表面及與所述主動表面相對的後表面;環繞所述晶粒的多個第一導電結構及多個第二導電結構,其中所述多個第一導電結構包括圓形柱且所述多個第二導電結構包括圓錐臺,且所述晶粒、所述多個第一導電結構以及所述多個第二導電結構具有相同高度;包封體,包封所述晶粒、所述多個第一導電結構及所述多個第二導電結構;以及重佈線結構,位於所述晶粒的所述主動表面及所述包封體上,其中所述重佈線結構與所述晶粒、所述多個第一導電結構及所述多個第二導電結構電性連接。
- 如申請專利範圍第1項所述的封裝,其中所述多個第二導電結構設置成比所述多個第一導電結構更靠近所述晶粒。
- 如申請專利範圍第1項所述的封裝,其中所述圓形柱排列成多個第一導電結構陣列,所述圓錐臺排列成多個第二導電結構陣列,所述多個第二導電結構陣列與所述晶粒的四個邊比鄰設置且設置在所述多個第一導電結構陣列之間。
- 一種疊層封裝結構,包括:第一封裝,包括:晶粒,具有主動表面及與所述主動表面相對的後表面;環繞所述晶粒的多個導電結構,其中所述多個導電結構 包括橢圓形柱;包封體,包封所述晶粒及所述多個導電結構;重佈線結構,位於所述晶粒的所述主動表面、所述多個導電結構及所述包封體上;介電層,位於所述包封體及所述晶粒的所述後表面上,其中所述介電層暴露出所述多個導電結構;以及多個連接端子,設置在所述多個導電結構上,其中所述多個連接端子包括橢球;以及第二封裝,位於所述第一封裝上,其中所述第二封裝通過所述多個連接端子與所述第一封裝電性連接。
- 如申請專利範圍第4項所述的疊層封裝結構,其中所述晶粒的兩個相對的第一邊沿第一方向排列且所述晶粒的兩個相對的第二邊沿與所述第一方向垂直的第二方向排列,每一所述多個連接端子具有與所述晶粒的所述後表面平行的剖面,所述剖面具有長軸,且所述長軸與所述第一方向形成0°到90°的夾角。
- 如申請專利範圍第5項所述的疊層封裝結構,其中所述多個連接端子排列成多個第一連接端子陣列、多個第二連接端子陣列及多個第三連接端子陣列,所述多個第三連接端子陣列設置在所述晶粒的所述第一邊旁邊,所述多個第二連接端子陣列設置在所述晶粒的所述第二邊旁邊,且所述多個第二連接端子陣列及所述多個第三連接端子陣列位於所述多個第一連接端子陣列之間。
- 如申請專利範圍第6項所述的疊層封裝結構,其中所述第一方向與所述多個第一連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第一夾角大於所述第一方向與所述多個第二連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第二夾角,所述第二方向與所述多個第一連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第三夾角大於所述第二方向與所述多個第三連接端子陣列中的每一連接端子的所述剖面的所述長軸之間的第四夾角。
- 如申請專利範圍第4項所述的疊層封裝結構,其中所述多個連接端子的排列方向對應於所述多個導電結構的排列方向。
- 一種製造疊層封裝結構的方法,包括:形成第一封裝,包括:提供載板,其中所述載板上形成有介電層;在所述介電層上形成晶粒及多個導電結構,其中所述晶粒具有主動表面及與所述主動表面相對的後表面,所述多個導電結構環繞所述晶粒,且所述多個導電結構包括橢圓形柱;使用包封體包封所述晶粒及所述多個導電結構;在所述晶粒的所述主動表面、所述多個導電結構及所述包封體上形成重佈線結構;將所述載板從所述介電層分離;在所述介電層中形成多個橢圓形開口以暴露出所述多個導電結構;以及 在所述介電層的所述多個橢圓形開口中形成多個連接端子,其中所述多個連接端子包括橢球;以及在所述第一封裝上堆疊第二封裝,其中所述第二封裝通過所述多個連接端子與所述第一封裝電性連接。
- 如申請專利範圍第9項所述的方法,其中所述形成所述多個連接端子的步驟包括:在所述介電層上提供具有多個橢圓形開孔的模版,其中所述多個橢圓形開孔的形狀對應於所述介電層的所述多個橢圓形開口的形狀,且所述多個橢圓形開孔小於所述多個橢圓形開口;將導電膏填充到所述多個橢圓形開孔及所述多個橢圓形開口中;從所述介電層移除所述模版;以及將所述導電膏固化以在所述多個橢圓形開口中形成所述多個連接端子。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/925,790 | 2018-03-20 | ||
| US15/925,790 US10573573B2 (en) | 2018-03-20 | 2018-03-20 | Package and package-on-package structure having elliptical conductive columns |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201941375A TW201941375A (zh) | 2019-10-16 |
| TWI769359B true TWI769359B (zh) | 2022-07-01 |
Family
ID=67985424
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107147317A TWI769359B (zh) | 2018-03-20 | 2018-12-27 | 封裝、疊層封裝結構及製造疊層封裝結構的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (4) | US10573573B2 (zh) |
| CN (2) | CN110310929B (zh) |
| TW (1) | TWI769359B (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20230050400A1 (en) * | 2021-08-13 | 2023-02-16 | Mediatek Inc. | Semiconductor package with reduced connection length |
| US11862549B2 (en) * | 2021-08-27 | 2024-01-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages having conductive patterns of redistribution structure having ellipse-like shape |
| WO2023100894A1 (ja) * | 2021-11-30 | 2023-06-08 | 京セラ株式会社 | 配線基板 |
| CN118693025A (zh) * | 2023-03-22 | 2024-09-24 | 北京有竹居网络技术有限公司 | 芯片及其形成方法以及封装结构 |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150011052A1 (en) * | 2010-12-13 | 2015-01-08 | Tessera, Inc. | Pin attachment |
| US20160225748A1 (en) * | 2015-01-29 | 2016-08-04 | Qualcomm Incorporated | Package-on-package (pop) structure |
| US20160284642A1 (en) * | 2013-12-23 | 2016-09-29 | Sanka Ganesan | Package on package architecture and method for making |
| TW201701404A (zh) * | 2015-06-16 | 2017-01-01 | 矽力杰半導體技術(杭州)有限公司 | 封裝結構及封裝方法 |
| TW201714259A (zh) * | 2015-10-05 | 2017-04-16 | 聯發科技股份有限公司 | 半導體封裝結構及其形成方法 |
| US20170338175A1 (en) * | 2016-05-19 | 2017-11-23 | Mediatek Inc. | Semiconductor package assembly |
| US20180005955A1 (en) * | 2016-07-01 | 2018-01-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and method for forming the same |
| TW201804575A (zh) * | 2016-07-21 | 2018-02-01 | 台灣積體電路製造股份有限公司 | 整合扇出型封裝 |
| TW201807753A (zh) * | 2016-08-19 | 2018-03-01 | 台灣積體電路製造股份有限公司 | 半導體封裝及其形成方法 |
Family Cites Families (93)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6930256B1 (en) * | 2002-05-01 | 2005-08-16 | Amkor Technology, Inc. | Integrated circuit substrate having laser-embedded conductive patterns and method therefor |
| US9691635B1 (en) * | 2002-05-01 | 2017-06-27 | Amkor Technology, Inc. | Buildup dielectric layer having metallization pattern semiconductor package fabrication method |
| US7633765B1 (en) * | 2004-03-23 | 2009-12-15 | Amkor Technology, Inc. | Semiconductor package including a top-surface metal layer for implementing circuit features |
| KR20070019475A (ko) * | 2005-08-12 | 2007-02-15 | 삼성전자주식회사 | 인쇄회로보드, 및 이를 이용한 반도체 패키지 및 멀티스택반도체 패키지 |
| US7772104B2 (en) * | 2007-02-02 | 2010-08-10 | Freescale Semiconductor, Inc. | Dynamic pad size to reduce solder fatigue |
| US7841508B2 (en) * | 2007-03-05 | 2010-11-30 | International Business Machines Corporation | Elliptic C4 with optimal orientation for enhanced reliability in electronic packages |
| JP5215587B2 (ja) * | 2007-04-27 | 2013-06-19 | ラピスセミコンダクタ株式会社 | 半導体装置 |
| US7888184B2 (en) * | 2008-06-20 | 2011-02-15 | Stats Chippac Ltd. | Integrated circuit packaging system with embedded circuitry and post, and method of manufacture thereof |
| US8012797B2 (en) * | 2009-01-07 | 2011-09-06 | Advanced Semiconductor Engineering, Inc. | Method for forming stackable semiconductor device packages including openings with conductive bumps of specified geometries |
| TWI499024B (zh) * | 2009-01-07 | 2015-09-01 | 日月光半導體製造股份有限公司 | 堆疊式多封裝構造裝置、半導體封裝構造及其製造方法 |
| US7863735B1 (en) * | 2009-08-07 | 2011-01-04 | Stats Chippac Ltd. | Integrated circuit packaging system with a tiered substrate package and method of manufacture thereof |
| JP5551920B2 (ja) * | 2009-11-24 | 2014-07-16 | イビデン株式会社 | 半導体装置及びその製造方法 |
| US8624374B2 (en) * | 2010-04-02 | 2014-01-07 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with fan-out and with connecting elements for stacking and manufacturing methods thereof |
| US9048233B2 (en) | 2010-05-26 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package systems having interposers |
| US8847376B2 (en) * | 2010-07-23 | 2014-09-30 | Tessera, Inc. | Microelectronic elements with post-assembly planarization |
| US8580607B2 (en) * | 2010-07-27 | 2013-11-12 | Tessera, Inc. | Microelectronic packages with nanoparticle joining |
| US8378477B2 (en) * | 2010-09-14 | 2013-02-19 | Stats Chippac Ltd. | Integrated circuit packaging system with film encapsulation and method of manufacture thereof |
| US9064879B2 (en) | 2010-10-14 | 2015-06-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods and structures using a die attach film |
| KR101719630B1 (ko) * | 2010-12-21 | 2017-04-04 | 삼성전자 주식회사 | 반도체 패키지 및 그를 포함하는 패키지 온 패키지 |
| US8797057B2 (en) | 2011-02-11 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Testing of semiconductor chips with microbumps |
| US9171792B2 (en) * | 2011-02-28 | 2015-10-27 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages having a side-by-side device arrangement and stacking functionality |
| US8709933B2 (en) * | 2011-04-21 | 2014-04-29 | Tessera, Inc. | Interposer having molded low CTE dielectric |
| KR101811301B1 (ko) * | 2011-05-24 | 2017-12-26 | 삼성전자주식회사 | 반도체 패키지 |
| US8598691B2 (en) * | 2011-09-09 | 2013-12-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacturing and packaging thereof |
| US8698297B2 (en) * | 2011-09-23 | 2014-04-15 | Stats Chippac Ltd. | Integrated circuit packaging system with stack device |
| US9000584B2 (en) | 2011-12-28 | 2015-04-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged semiconductor device with a molding compound and a method of forming the same |
| US10049964B2 (en) * | 2012-03-23 | 2018-08-14 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming a fan-out PoP device with PWB vertical interconnect units |
| US9837303B2 (en) * | 2012-03-23 | 2017-12-05 | STATS ChipPAC Pte. Ltd. | Semiconductor method and device of forming a fan-out device with PWB vertical interconnect units |
| US9842798B2 (en) * | 2012-03-23 | 2017-12-12 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming a PoP device with embedded vertical interconnect units |
| US9082780B2 (en) * | 2012-03-23 | 2015-07-14 | Stats Chippac, Ltd. | Semiconductor device and method of forming a robust fan-out package including vertical interconnects and mechanical support layer |
| US9111949B2 (en) | 2012-04-09 | 2015-08-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus of wafer level package for heterogeneous integration technology |
| US9443783B2 (en) | 2012-06-27 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC stacking device and method of manufacture |
| US9818734B2 (en) * | 2012-09-14 | 2017-11-14 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming build-up interconnect structures over a temporary substrate |
| US9111817B2 (en) * | 2012-09-18 | 2015-08-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bump structure and method of forming same |
| US9799592B2 (en) * | 2013-11-19 | 2017-10-24 | Amkor Technology, Inc. | Semicondutor device with through-silicon via-less deep wells |
| US9497861B2 (en) * | 2012-12-06 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for package with interposers |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US9263511B2 (en) | 2013-02-11 | 2016-02-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package with metal-insulator-metal capacitor and method of manufacturing the same |
| US9048222B2 (en) | 2013-03-06 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating interconnect structure for package-on-package devices |
| US8993380B2 (en) | 2013-03-08 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for 3D IC package |
| US9368460B2 (en) | 2013-03-15 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out interconnect structure and method for forming same |
| JP2014236187A (ja) * | 2013-06-05 | 2014-12-15 | イビデン株式会社 | 配線板及びその製造方法 |
| KR102063794B1 (ko) * | 2013-06-19 | 2020-01-08 | 삼성전자 주식회사 | 적층형 반도체 패키지 |
| US8980691B2 (en) * | 2013-06-28 | 2015-03-17 | Stats Chippac, Ltd. | Semiconductor device and method of forming low profile 3D fan-out package |
| KR102065008B1 (ko) * | 2013-09-27 | 2020-01-10 | 삼성전자주식회사 | 적층형 반도체 패키지 |
| US9905491B1 (en) * | 2013-09-27 | 2018-02-27 | STATS ChipPAC Pte. Ltd. | Interposer substrate designs for semiconductor packages |
| US9721922B2 (en) * | 2013-12-23 | 2017-08-01 | STATS ChipPAC, Pte. Ltd. | Semiconductor device and method of forming fine pitch RDL over semiconductor die in fan-out package |
| US9576926B2 (en) * | 2014-01-16 | 2017-02-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pad structure design in fan-out package |
| JP6352644B2 (ja) * | 2014-02-12 | 2018-07-04 | 新光電気工業株式会社 | 配線基板及び半導体パッケージの製造方法 |
| US9281254B2 (en) | 2014-02-13 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuit package |
| US9735134B2 (en) * | 2014-03-12 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages with through-vias having tapered ends |
| US20150279815A1 (en) * | 2014-03-28 | 2015-10-01 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming Substrate Having Conductive Columns |
| US9425126B2 (en) | 2014-05-29 | 2016-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy structure for chip-on-wafer-on-substrate |
| US9881857B2 (en) * | 2014-06-12 | 2018-01-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pad design for reliability enhancement in packages |
| US9824990B2 (en) * | 2014-06-12 | 2017-11-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pad design for reliability enhancement in packages |
| US9496189B2 (en) | 2014-06-13 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked semiconductor devices and methods of forming same |
| TWI546932B (zh) * | 2014-07-17 | 2016-08-21 | 矽品精密工業股份有限公司 | 半導體封裝件及其製法 |
| US9633965B2 (en) * | 2014-08-08 | 2017-04-25 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method of the same |
| US9812337B2 (en) * | 2014-12-03 | 2017-11-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit package pad and methods of forming |
| US10032704B2 (en) * | 2015-02-13 | 2018-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing cracking by adjusting opening size in pop packages |
| US9461018B1 (en) | 2015-04-17 | 2016-10-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out PoP structure with inconsecutive polymer layer |
| US9666502B2 (en) | 2015-04-17 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Discrete polymer in fan-out packages |
| US9685411B2 (en) * | 2015-09-18 | 2017-06-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit dies having alignment marks and methods of forming same |
| KR20170034957A (ko) * | 2015-09-21 | 2017-03-30 | 에스케이하이닉스 주식회사 | 플렉서블윙 배선기판을 포함하는 반도체 패키지 |
| US9595510B1 (en) * | 2015-10-13 | 2017-03-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and formation method for chip package |
| TWI597811B (zh) * | 2015-10-19 | 2017-09-01 | 碁鼎科技秦皇島有限公司 | 晶片封裝方法及晶片封裝結構 |
| US10332854B2 (en) * | 2015-10-23 | 2019-06-25 | Invensas Corporation | Anchoring structure of fine pitch bva |
| KR102192569B1 (ko) * | 2015-11-06 | 2020-12-17 | 삼성전자주식회사 | 전자 부품 패키지 및 그 제조방법 |
| US9735131B2 (en) | 2015-11-10 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-stack package-on-package structures |
| US9786618B2 (en) * | 2015-11-16 | 2017-10-10 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| US9490192B1 (en) * | 2015-12-30 | 2016-11-08 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| CN106971945B (zh) * | 2016-01-14 | 2021-01-22 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件及其制造方法和电子装置 |
| US9881908B2 (en) * | 2016-01-15 | 2018-01-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated fan-out package on package structure and methods of forming same |
| KR102450576B1 (ko) * | 2016-01-22 | 2022-10-07 | 삼성전자주식회사 | 전자 부품 패키지 및 그 제조방법 |
| KR102522322B1 (ko) * | 2016-03-24 | 2023-04-19 | 삼성전자주식회사 | 반도체 패키지 |
| CN205428905U (zh) * | 2016-03-25 | 2016-08-03 | 中芯国际集成电路制造(天津)有限公司 | 芯片 |
| US9870997B2 (en) * | 2016-05-24 | 2018-01-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and method of fabricating the same |
| US9748156B1 (en) * | 2016-06-13 | 2017-08-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package assembly, semiconductor package and forming method thereof |
| US9935075B2 (en) * | 2016-07-29 | 2018-04-03 | Invensas Corporation | Wire bonding method and apparatus for electromagnetic interference shielding |
| US9831215B1 (en) * | 2016-08-03 | 2017-11-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package and forming method thereof |
| US20180047692A1 (en) * | 2016-08-10 | 2018-02-15 | Amkor Technology, Inc. | Method and System for Packing Optimization of Semiconductor Devices |
| US10672741B2 (en) * | 2016-08-18 | 2020-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages with thermal-electrical-mechanical chips and methods of forming the same |
| US9865557B1 (en) * | 2016-08-30 | 2018-01-09 | International Business Machines Corporation | Reduction of solder interconnect stress |
| US9837359B1 (en) * | 2016-09-30 | 2017-12-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and method of fabricating the same |
| US10522505B2 (en) * | 2017-04-06 | 2019-12-31 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method for manufacturing the same |
| US10522476B2 (en) * | 2017-07-18 | 2019-12-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure, integrated fan-out package and method of fabricating the same |
| US10290610B2 (en) * | 2017-08-29 | 2019-05-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | PoP device and method of forming the same |
| US10861773B2 (en) * | 2017-08-30 | 2020-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package and manufacturing method thereof |
| US10468384B2 (en) * | 2017-09-15 | 2019-11-05 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming embedded die substrate, and system-in-package modules with the same |
| US10510631B2 (en) * | 2017-09-18 | 2019-12-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fan out package structure and method of manufacturing the same |
| US10504865B2 (en) * | 2017-09-28 | 2019-12-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and method of manufacturing the same |
| US10636775B2 (en) * | 2017-10-27 | 2020-04-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and manufacturing method thereof |
| US10515936B1 (en) * | 2018-06-25 | 2019-12-24 | Powertech Technology Inc. | Package structure and manufacturing method thereof |
-
2018
- 2018-03-20 US US15/925,790 patent/US10573573B2/en active Active
- 2018-12-27 CN CN201811608334.1A patent/CN110310929B/zh active Active
- 2018-12-27 CN CN202310026404.7A patent/CN115799087A/zh active Pending
- 2018-12-27 TW TW107147317A patent/TWI769359B/zh active
-
2020
- 2020-02-24 US US16/799,780 patent/US11404341B2/en active Active
-
2022
- 2022-06-08 US US17/834,938 patent/US11756849B2/en active Active
-
2023
- 2023-07-21 US US18/356,243 patent/US12051634B2/en active Active
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20150011052A1 (en) * | 2010-12-13 | 2015-01-08 | Tessera, Inc. | Pin attachment |
| US20160284642A1 (en) * | 2013-12-23 | 2016-09-29 | Sanka Ganesan | Package on package architecture and method for making |
| US20160225748A1 (en) * | 2015-01-29 | 2016-08-04 | Qualcomm Incorporated | Package-on-package (pop) structure |
| TW201701404A (zh) * | 2015-06-16 | 2017-01-01 | 矽力杰半導體技術(杭州)有限公司 | 封裝結構及封裝方法 |
| TW201714259A (zh) * | 2015-10-05 | 2017-04-16 | 聯發科技股份有限公司 | 半導體封裝結構及其形成方法 |
| US20170338175A1 (en) * | 2016-05-19 | 2017-11-23 | Mediatek Inc. | Semiconductor package assembly |
| TW201807784A (zh) * | 2016-05-19 | 2018-03-01 | 聯發科技股份有限公司 | 半導體封裝結構 |
| US20180005955A1 (en) * | 2016-07-01 | 2018-01-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and method for forming the same |
| TW201804575A (zh) * | 2016-07-21 | 2018-02-01 | 台灣積體電路製造股份有限公司 | 整合扇出型封裝 |
| TW201807753A (zh) * | 2016-08-19 | 2018-03-01 | 台灣積體電路製造股份有限公司 | 半導體封裝及其形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW201941375A (zh) | 2019-10-16 |
| US20220301964A1 (en) | 2022-09-22 |
| CN110310929B (zh) | 2023-01-31 |
| CN110310929A (zh) | 2019-10-08 |
| US11404341B2 (en) | 2022-08-02 |
| CN115799087A (zh) | 2023-03-14 |
| US12051634B2 (en) | 2024-07-30 |
| US10573573B2 (en) | 2020-02-25 |
| US11756849B2 (en) | 2023-09-12 |
| US20190295913A1 (en) | 2019-09-26 |
| US20200194326A1 (en) | 2020-06-18 |
| US20230369152A1 (en) | 2023-11-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12444719B2 (en) | Package and manufacturing method thereof | |
| US20230378133A1 (en) | Package component, electronic device and manufacturing method thereof | |
| US12015017B2 (en) | Package structure, package-on-package structure and method of fabricating the same | |
| US11990454B2 (en) | Package structure and method of forming the same | |
| US10867976B2 (en) | Semiconductor packages having dummy connectors and methods of forming same | |
| US10629537B2 (en) | Conductive vias in semiconductor packages and methods of forming same | |
| US10541226B2 (en) | Package structure and method of forming the same | |
| US20190148276A1 (en) | Semiconductor packages and methods of forming same | |
| KR101816860B1 (ko) | 집적 회로 패키지 및 그 형성 방법 | |
| US12051634B2 (en) | Package and package-on-package structure having elliptical columns and ellipsoid joint terminals | |
| US11171098B2 (en) | Package and manufacturing method thereof | |
| TWI853442B (zh) | 半導體封裝及製造半導體封裝的方法 | |
| US11837586B2 (en) | Package structure and method of forming thereof | |
| US20240063130A1 (en) | Package structure and fabricating method thereof | |
| US20240266336A1 (en) | Package structure and method of forming the same | |
| US20240178086A1 (en) | Package, package structure and method of manufacturing package structure |