KR101811301B1 - 반도체 패키지 - Google Patents
반도체 패키지 Download PDFInfo
- Publication number
- KR101811301B1 KR101811301B1 KR1020110048964A KR20110048964A KR101811301B1 KR 101811301 B1 KR101811301 B1 KR 101811301B1 KR 1020110048964 A KR1020110048964 A KR 1020110048964A KR 20110048964 A KR20110048964 A KR 20110048964A KR 101811301 B1 KR101811301 B1 KR 101811301B1
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- semiconductor chip
- central
- connecting members
- support
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H10W90/701—
-
- H10W72/00—
-
- H10W20/20—
-
- H10W70/65—
-
- H10W72/20—
-
- H10W74/131—
-
- H10W76/40—
-
- H10W76/42—
-
- H10W90/00—
-
- H10W70/60—
-
- H10W70/68—
-
- H10W70/682—
-
- H10W72/07252—
-
- H10W72/07254—
-
- H10W72/07255—
-
- H10W72/223—
-
- H10W72/227—
-
- H10W72/228—
-
- H10W72/244—
-
- H10W72/245—
-
- H10W72/247—
-
- H10W72/248—
-
- H10W72/252—
-
- H10W72/253—
-
- H10W72/255—
-
- H10W72/257—
-
- H10W72/261—
-
- H10W72/29—
-
- H10W72/354—
-
- H10W72/884—
-
- H10W72/942—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W90/20—
-
- H10W90/26—
-
- H10W90/291—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Geometry (AREA)
Abstract
Description
도 2는 도 1을 I-I'선으로 자른 반도체 패키지의 단면도이다.
도 3은 본 발명의 일 예에 따른 반도체 패키지에 포함되는 중앙 연결부재의 확대 단면도이다.
도 4는 본 발명의 다른 예에 따른 반도체 패키지에 포함되는 중앙 연결부재의 확대 단면도이다.
도 5는 본 발명의 실시예 1에 따른 반도체 패키지가 모기판에 실장된 모습을 나타낸다.
도 6은 본 발명의 실시예 2에 따른 반도체 패키지에 있어서 기판의 하부 평면도이다.
도 7은 본 발명의 실시예 3에 따른 반도체 패키지에 포함되는 기판의 하부 평면도이다.
도 8a와 도 8b는 각각 실시예 3에 따라 도 7을 II-II' 선 및 III-III'선으로 자른 단면도들이다.
도 9a와 도 9b는 각각 실시예 4에 따라 도 7을 II-II' 선 및 III-III'선으로 자른 단면도들이다.
도 10은 도 9a의 단면을 가지는 반도체 패키지의 제조 과정을 설명하는 공정 단면도이다.
도 11은 실시예 4의 변형예에 따라 도 7을 II-II' 선으로 자른 단면도이다.
도 12는 본 발명의 실시예 5에 따른 반도체 패키지의 단면도이다.
도 13은 본 발명의 실시예 6에 따른 반도체 패키지의 단면도이다.
도 14는 본 발명의 실시예들에 따른 반도체 패키지를 구비한 전자 장치를 도시한 사시도이다.
도 15는 본 발명의 일 예에 따른 반도체 패키지를 적용한 전자 장치의 시스템 블록도이다.
도 16은 본 발명의 기술이 적용된 반도체 패키지를 포함하는 전자 장치의 예를 보여주는 블럭도이다.
Claims (20)
- 제1 기판;
상기 제1 기판에 실장되는 제1 반도체 칩;
상기 제1 기판 상의 제2 기판, 상기 제2 기판은 중심부 및 상기 중심부를 둘러싸는 주변부를 포함하고;
상기 제2 기판의 상기 주변부에 부착되며, 상기 제1 및 제2 기판들 사이에 개재되는 복수개의 제1 연결부재들; 및
상기 제2 기판의 상기 주변부에 부착되며, 상기 제1 및 제2 기판들 사이에 개재되는 복수개의 제2 연결부재들을 포함하되,
상기 제1 반도체 칩은 상기 제2 기판의 상기 중심부 아래에 있고,
상기 제1 연결부재들만 상기 중심부의 일 변에 인접하고,
상기 제2 연결부재들만 상기 중심부의 일 꼭지점에 인접하며,
각각의 상기 제1 연결부재들은 지지체 및 상기 지지체를 둘러싸는 융착도전층을 포함하고,
각각의 상기 제2 연결부재들은 균일한 도전 물질로 구성되는 반도체 패키지. - 제1 항에 있어서,
상기 중심부는 상기 제2 기판의 표면의 중앙 영역 내에 배치되고,
상기 주변부는 상기 제2 기판의 표면의 상기 중앙 영역을 둘러싸는 주변 영역 내에 배치되는 반도체 패키지. - 제1 항에 있어서,
상기 주변부는 중심 영역을 포함하고,
상기 중심 영역은 상기 제2 기판의 일 변의 중심 지점과 인접하며,
상기 제1 연결부재들은 상기 주변부의 상기 중심 영역에 부착되는 반도체 패키지. - 삭제
- 제1 항에 있어서,
각각의 제1 연결부재들은, 상기 지지체와 상기 융착도전층 사이에 개재된 접착층을 더 포함하고,
상기 접착층은 상기 융착도전층에서 상기 지지체로의 확산을 방지하는 확산 방지층인 반도체 패키지. - 제1 항에 있어서,
각각의 상기 제1 연결부재들은 추가적인 지지체를 더 포함하는 반도체 패키지. - 제1 항에 있어서,
상기 제1 반도체 칩의 중심부에 부착되며, 상기 제1 기판과 상기 제1 반도체 칩 사이에 개재되는 복수개의 중심 연결부재들; 및
상기 제1 반도체 칩의 주변부에 부착되며, 상기 제1 기판과 상기 제1 반도체 칩 사이에 개재되는 복수개의 주변 연결부재들을 더 포함하되,
각각의 상기 중심 연결부재들은 지지체 및 상기 지지체를 둘러싸는 융착도전층을 포함하는 반도체 패키지. - 제7 항에 있어서,
상기 제1 연결부재의 높이는 상기 중심 연결부재의 높이와 다른 반도체 패키지. - 제1 항에 있어서,
상기 제1 기판의 제1 면의 중심부에 부착되는 복수개의 중심 연결부재들; 및
상기 제1 기판의 제1 면의 주변부에 부착되는 복수개의 주변 연결부재들을 더 포함하되,
상기 제1 반도체 칩은 상기 제1 면에 반대편인 제2 면에 실장되고,
각각의 상기 중심 연결부재들은 지지체 및 상기 지지체를 둘러싸는 융착도전층을 포함하는 반도체 패키지. - [청구항 10은(는) 설정등록료 납부시 포기되었습니다.]제1 항에 있어서,
상기 제2 기판에 실장되는 제2 반도체 칩을 더 포함하되,
상기 제2 반도체 칩은, 본딩 와이어들을 통해 상기 제2 기판과 전기적으로 연결되는 반도체 패키지. - [청구항 11은(는) 설정등록료 납부시 포기되었습니다.]제1 항에 있어서,
상기 지지체는 고분자를 포함하는 반도체 패키지. - [청구항 12은(는) 설정등록료 납부시 포기되었습니다.]제1 항에 있어서,
상기 제1 연결부재의 높이는 상기 제2 연결부재의 높이와 동일한 반도체 패키지. - [청구항 13은(는) 설정등록료 납부시 포기되었습니다.]제1 항에 있어서,
상기 제1 기판을 밀봉하고, 상기 제1 기판과 상기 제1 반도체 칩 사이의 공간을 채우는 몰드막을 더 포함하되,
상기 제1 연결부재의 높이는 상기 몰드막의 두께보다 더 큰 반도체 패키지. - [청구항 14은(는) 설정등록료 납부시 포기되었습니다.]제13 항에 있어서,
복수개의 홀들이 상기 몰드막을 관통하고,
상기 제1 및 제2 연결부재들은 상기 홀들 안에 삽입된 반도체 패키지. - 제1 기판;
상기 제1 기판에 실장되는 제1 반도체 칩;
상기 제1 기판 상의 제2 기판, 상기 제2 기판은 십자 형태를 갖는 중심부 및 상기 중심부를 둘러싸는 주변부들을 포함하고;
상기 제2 기판의 상기 중심부의 제1 영역에만 부착되며, 상기 제1 및 제2 기판들 사이에 개재되는 복수개의 제1 연결부재들; 및
상기 제2 기판의 상기 주변부에만 부착되며, 상기 제1 및 제2 기판들 사이에 개재되는 복수개의 제2 연결부재들을 포함하되,
상기 제1 반도체 칩은 상기 제2 기판의 상기 중심부의 제2 영역 아래에 있고,
각각의 상기 제1 연결부재들은 지지체 및 상기 지지체를 둘러싸는 융착도전층을 포함하고,
각각의 상기 제2 연결부재들은 균일한 도전 물질로 구성되는 반도체 패키지. - [청구항 16은(는) 설정등록료 납부시 포기되었습니다.]제15 항에 있어서,
상기 제1 및 제2 연결부재들은 상기 제2 기판의 상기 중심부의 상기 제2 영역과 이격된 반도체 패키지. - 제1 기판 및 상기 제1 기판의 상면에 실장되는 제1 반도체 칩을 포함하는 제1 서브 반도체 패키지;
상기 제1 서브 반도체 패키지 상의 제2 서브 반도체 패키지, 상기 제2 서브 반도체 패키지는 제2 기판 및 상기 제2 기판의 상면에 실장되는 제2 반도체 칩을 포함하고;
상기 제1 반도체 칩의 중심부에 부착되며, 상기 제1 기판과 상기 제1 반도체 칩 사이에 개재되는 복수개의 중심 연결부재들;
상기 제1 반도체 칩의 주변부에 부착되며, 상기 제1 기판과 상기 제1 반도체 칩 사이에 개재되는 복수개의 주변 연결부재들;
상기 제2 기판의 주변부에 부착되며, 상기 제1 및 제2 기판들 사이에 개재되는 복수개의 제1 연결부재들; 및
상기 제2 기판의 주변부에 부착되며, 상기 제1 및 제2 기판들 사이에 개재되는 복수개의 제2 연결부재들을 포함하되,
상기 제1 반도체 칩은 상기 제2 기판의 중심부 아래에 있고,
각각의 상기 중심 연결부재들은 지지체 및 상기 지지체를 둘러싸는 융착도전층을 포함하고,
각각의 상기 주변 연결부재들은 균일한 도전 물질로 구성되고,
각각의 상기 제1 연결부재들은 지지체 및 상기 지지체를 둘러싸는 융착도전층을 포함하며,
각각의 상기 제2 연결부재들은 균일한 도전 물질로 구성되고,
상기 제1 연결부재들만 상기 제2 기판의 상기 중심부의 일 변에 인접하고,
상기 제2 연결부재들만 상기 제2 기판의 상기 중심부의 일 꼭지점에 인접하며,
상기 제1 연결부재의 높이는 상기 중심 연결부재의 높이보다 큰 반도체 패키지. - [청구항 18은(는) 설정등록료 납부시 포기되었습니다.]제17 항에 있어서,
상기 제2 기판의 상기 중심부는 상기 제2 기판의 바닥면의 중앙 영역 내에 배치되고,
상기 제2 기판의 상기 주변부는 상기 제2 기판의 바닥면의 상기 중앙 영역을 둘러싸는 주변 영역 내에 배치되는 반도체 패키지. - 삭제
- [청구항 20은(는) 설정등록료 납부시 포기되었습니다.]제17 항에 있어서,
상기 제1 연결부재들은 상기 제2 기판의 상기 중심부와 이격된 반도체 패키지.
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020110048964A KR101811301B1 (ko) | 2011-05-24 | 2011-05-24 | 반도체 패키지 |
| US13/478,613 US20120299197A1 (en) | 2011-05-24 | 2012-05-23 | Semiconductor packages |
| US15/135,364 US9698088B2 (en) | 2011-05-24 | 2016-04-21 | Semiconductor packages |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020110048964A KR101811301B1 (ko) | 2011-05-24 | 2011-05-24 | 반도체 패키지 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR20120130904A KR20120130904A (ko) | 2012-12-04 |
| KR101811301B1 true KR101811301B1 (ko) | 2017-12-26 |
Family
ID=47218705
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020110048964A Active KR101811301B1 (ko) | 2011-05-24 | 2011-05-24 | 반도체 패키지 |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US20120299197A1 (ko) |
| KR (1) | KR101811301B1 (ko) |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9768137B2 (en) * | 2012-04-30 | 2017-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stud bump structure for semiconductor package assemblies |
| US9349663B2 (en) | 2012-06-29 | 2016-05-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package-on-package structure having polymer-based material for warpage control |
| KR102032887B1 (ko) | 2012-12-10 | 2019-10-16 | 삼성전자 주식회사 | 반도체 패키지 및 반도체 패키지의 라우팅 방법 |
| KR20150096949A (ko) * | 2014-02-17 | 2015-08-26 | 삼성전자주식회사 | 반도체 패키지 및 그의 형성방법 |
| CN107004671B (zh) * | 2014-12-05 | 2019-11-19 | 三星电子株式会社 | 制造半导体装置的设备和利用其制造半导体封装件的方法 |
| KR102243669B1 (ko) * | 2015-01-26 | 2021-04-23 | 삼성전자주식회사 | 칩 온 필름 패키지 및 이를 포함하는 디스플레이 장치 |
| KR102372349B1 (ko) | 2015-08-26 | 2022-03-11 | 삼성전자주식회사 | 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지 |
| KR102357937B1 (ko) * | 2015-08-26 | 2022-02-04 | 삼성전자주식회사 | 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지 |
| WO2017095094A2 (ko) * | 2015-11-30 | 2017-06-08 | 하나마이크론(주) | 메탈 코어 솔더 볼 인터커넥터 팬-아웃 웨이퍼 레벨 패키지 및 그 제조 방법 |
| US9721919B2 (en) * | 2015-12-14 | 2017-08-01 | International Business Machines Corporation | Solder bumps formed on wafers using preformed solder balls with different compositions and sizes |
| EP3226291B1 (en) * | 2016-04-01 | 2024-04-03 | Nichia Corporation | Method of manufacturing a light emitting element mounting base member, and light emitting element mounting base member |
| US10319694B2 (en) * | 2016-08-10 | 2019-06-11 | Qualcomm Incorporated | Semiconductor assembly and method of making same |
| KR102152041B1 (ko) * | 2017-01-05 | 2020-09-04 | 후아웨이 테크놀러지 컴퍼니 리미티드 | 높은 신뢰성을 갖는 전자 패키지 구조체, 회로 보드 및 디바이스 |
| US10573573B2 (en) * | 2018-03-20 | 2020-02-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package and package-on-package structure having elliptical conductive columns |
| US10453817B1 (en) * | 2018-06-18 | 2019-10-22 | Texas Instruments Incorporated | Zinc-cobalt barrier for interface in solder bond applications |
| US20210183410A1 (en) * | 2020-12-23 | 2021-06-17 | Intel Corporation | Improved memory module that conserves motherboard wiring space |
| KR102899782B1 (ko) * | 2021-05-03 | 2025-12-15 | 삼성전자주식회사 | 지지 솔더볼을 포함하는 반도체 패키지 |
| KR20230001776A (ko) | 2021-06-29 | 2023-01-05 | 삼성전자주식회사 | 인터포저 기판을 갖는 반도체 패키지 |
| KR20240042327A (ko) * | 2022-09-23 | 2024-04-02 | 삼성전자주식회사 | 반도체 패키지 |
| US20240258258A1 (en) * | 2023-01-31 | 2024-08-01 | Taiwan Semiconductor Manufacturing Company | Semiconductor package including ball grid array connections with improved reliability |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20030202332A1 (en) * | 2002-04-29 | 2003-10-30 | Tommi Reinikainen | Second level packaging interconnection method with improved thermal and reliability performance |
| US20100171205A1 (en) * | 2009-01-07 | 2010-07-08 | Kuang-Hsiung Chen | Stackable Semiconductor Device Packages |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6337445B1 (en) * | 1998-03-16 | 2002-01-08 | Texas Instruments Incorporated | Composite connection structure and method of manufacturing |
| US6365978B1 (en) * | 1999-04-02 | 2002-04-02 | Texas Instruments Incorporated | Electrical redundancy for improved mechanical reliability in ball grid array packages |
| JP2001176928A (ja) * | 1999-12-20 | 2001-06-29 | Nec Corp | 半導体装置 |
| US6333563B1 (en) * | 2000-06-06 | 2001-12-25 | International Business Machines Corporation | Electrical interconnection package and method thereof |
| KR100398716B1 (ko) * | 2000-06-12 | 2003-09-19 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체 모듈 및 반도체 장치를 접속한 회로 기판 |
| JP2002151532A (ja) | 2000-11-08 | 2002-05-24 | Sharp Corp | 電子部品、半導体装置の実装方法および半導体装置の実装構造 |
| FR2842735B1 (fr) | 2002-07-26 | 2006-01-06 | Flamel Tech Sa | Microcapsules a liberation modifiee de principes actifs peu solubles pour l'administration per os |
| CN100405883C (zh) * | 2002-09-27 | 2008-07-23 | 株式会社新王材料 | 焊料包覆球及其制造方法和半导体连接构造的形成方法 |
| US7265045B2 (en) | 2002-10-24 | 2007-09-04 | Megica Corporation | Method for fabricating thermal compliant semiconductor chip wiring structure for chip scale packaging |
| KR20070052043A (ko) | 2005-11-16 | 2007-05-21 | 삼성전자주식회사 | 플라스틱 코어 내장 솔더 볼을 부분적으로 갖는 bga형반도체 칩 패키지 |
| JP5481724B2 (ja) * | 2009-12-24 | 2014-04-23 | 新光電気工業株式会社 | 半導体素子内蔵基板 |
-
2011
- 2011-05-24 KR KR1020110048964A patent/KR101811301B1/ko active Active
-
2012
- 2012-05-23 US US13/478,613 patent/US20120299197A1/en not_active Abandoned
-
2016
- 2016-04-21 US US15/135,364 patent/US9698088B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20030202332A1 (en) * | 2002-04-29 | 2003-10-30 | Tommi Reinikainen | Second level packaging interconnection method with improved thermal and reliability performance |
| US20100171205A1 (en) * | 2009-01-07 | 2010-07-08 | Kuang-Hsiung Chen | Stackable Semiconductor Device Packages |
Also Published As
| Publication number | Publication date |
|---|---|
| US20160240509A1 (en) | 2016-08-18 |
| US9698088B2 (en) | 2017-07-04 |
| US20120299197A1 (en) | 2012-11-29 |
| KR20120130904A (ko) | 2012-12-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101811301B1 (ko) | 반도체 패키지 | |
| TWI505420B (zh) | 覆晶、面向上型及面向下型中心接合記憶體導線接合總成 | |
| US9349713B2 (en) | Semiconductor package stack structure having interposer substrate | |
| US7851259B2 (en) | Stack-type semiconductor package, method of forming the same and electronic system including the same | |
| US20110175222A1 (en) | Semiconductor package | |
| CN205231038U (zh) | 包括阶梯型基板的半导体封装 | |
| US8772084B2 (en) | Multi-chip semiconductor package and method of fabricating the same | |
| US9252095B2 (en) | Semiconductor package and method of fabricating the same | |
| US8546927B2 (en) | RFIC chip mounting structure | |
| US20120080222A1 (en) | Circuit board including embedded decoupling capacitor and semiconductor package thereof | |
| KR20120006352A (ko) | 고밀도 반도체 패키지, 패키지 온 패키지 및 그의 제조방법 | |
| KR20120089150A (ko) | 패키지 온 패키지 | |
| KR101963883B1 (ko) | 반도체 패키지 및 이의 제조 방법 | |
| US9666517B2 (en) | Semiconductor packages with a substrate between a pair of substrates | |
| US10050020B2 (en) | Stack-type semiconductor package | |
| KR101840447B1 (ko) | 반도체 패키지 및 이를 갖는 적층 반도체 패키지 | |
| US20210375811A1 (en) | Pin-grid-array-type semiconductor package | |
| KR101486423B1 (ko) | 반도체 패키지 | |
| US20140319681A1 (en) | Semiconductor package including solder ball | |
| US9786644B2 (en) | Methods of fabricating a semiconductor package | |
| US20140103517A1 (en) | Package substrate structure and semiconductor package including the same | |
| CN205248255U (zh) | 封装叠加型堆叠封装 | |
| US20150035148A1 (en) | Semiconductor packages and methods of fabricating the same | |
| US10083136B2 (en) | Electronic component, semiconductor package, and electronic device using the same | |
| KR20140127143A (ko) | 솔더볼을 포함하는 반도체 패키지 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
| PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
| R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
| A201 | Request for examination | ||
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
| D13-X000 | Search requested |
St.27 status event code: A-1-2-D10-D13-srh-X000 |
|
| D14-X000 | Search report completed |
St.27 status event code: A-1-2-D10-D14-srh-X000 |
|
| E902 | Notification of reason for refusal | ||
| PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
| E13-X000 | Pre-grant limitation requested |
St.27 status event code: A-2-3-E10-E13-lim-X000 |
|
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
| PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
| PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
| PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
| P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |