[go: up one dir, main page]

TWI768931B - 類比電路與用於類比電路的比較器共用方法 - Google Patents

類比電路與用於類比電路的比較器共用方法 Download PDF

Info

Publication number
TWI768931B
TWI768931B TW110119120A TW110119120A TWI768931B TW I768931 B TWI768931 B TW I768931B TW 110119120 A TW110119120 A TW 110119120A TW 110119120 A TW110119120 A TW 110119120A TW I768931 B TWI768931 B TW I768931B
Authority
TW
Taiwan
Prior art keywords
analog
digital converter
comparator
multiplexer
comparators
Prior art date
Application number
TW110119120A
Other languages
English (en)
Other versions
TW202247612A (zh
Inventor
賴彥伯
陳志龍
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110119120A priority Critical patent/TWI768931B/zh
Priority to US17/456,596 priority patent/US11728824B2/en
Application granted granted Critical
Publication of TWI768931B publication Critical patent/TWI768931B/zh
Publication of TW202247612A publication Critical patent/TW202247612A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/466Multiplexed conversion systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

一種類比電路,其包含穩壓器、類比至數位轉換器、比較器和多工器。穩壓器用於產生輸出電壓。類比至數位轉換器用於產生數位訊號。多工器耦接於穩壓器、類比至數位轉換器與比較器,用於將比較器導通至穩壓器和類比至數位轉換器的其中之一。當穩壓器被觸發時,多工器將比較器導通至穩壓器,且穩壓器依據比較器的輸出產生輸出電壓。當類比至數位轉換器被觸發時,多工器將比較器導通至類比至數位轉換器,且類比至數位轉換器依據比較器的輸出產生數位訊號。

Description

類比電路與用於類比電路的比較器共用方法
本揭示文件有關一種類比電路與其操作方法,尤指一種共用比較器的類比電路與其比較器共用方法。
線性穩壓器廣泛用於處理器的周邊電路。線性穩壓器會依據負載變化而適應性地調整其功率,以得到穩定的輸出電壓。由於溫度變化會直接影響處理器的效能與穩定性,處理器的周邊電路通常還包含許多溫度感測器以依據溫度校正處理器,而這些溫度感測器可以由多種類比至數位轉換器來實現。
本揭示文件提供一種類比電路,其包含穩壓器、至少一類比至數位轉換器、至少一比較器和多工器。穩壓器用於產生輸出電壓。至少一類比至數位轉換器用於產生至少一數位訊號。多工器耦接於穩壓器、至少一類比至數位轉換器與至少一比較器,用於將至少一比較器導通至穩壓器和至少一類比至數位轉換器的其中之一。當穩壓器被觸發時,多工器將至少一比較器導通至穩壓器,且穩壓器依據至少一比較器的輸出產生輸出電壓。當至少一類比至數位轉換器被觸發時,多工器將至少一比較器導通至至少一類比至數位轉換器,且至少一類比至數位轉換器依據至少一比較器的輸出產生至少一數位訊號。
本揭示文件提供一種用於類比電路的比較器共用方法,其包含以下流程:當穩壓器被觸發時,利用多工器將至少一比較器導通至穩壓器,其中穩壓器依據至少一比較器的輸出產生穩壓器的輸出電壓;以及當至少一類比至數位轉換器被觸發時,利用多工器將至少一比較器導通至至少一類比至數位轉換器,其中至少一類比至數位轉換器依據至少一比較器的輸出產生至少一類比至數位轉換器的至少一數位訊號。多工器耦接於穩壓器、至少一類比至數位轉換器與至少一比較器。
上述類比電路與比較器共用方法的優點之一,在於能縮小電路面積。
以下將配合相關圖式來說明本揭示文件的實施例。在圖式中,相同的標號表示相同或類似的元件或方法流程。
第1圖為依據本揭示文件一實施例的類比電路100簡化後的功能方塊圖。在一些實施例中,類比電路100屬於處理器(圖中未繪示)的周邊電路,可用於提供工作電壓至處理器,也可用於偵測環境溫度以使處理器針對溫度自我校正。類比電路100包含穩壓器110、類比至數位轉換器(ADC)120、多工器130和比較器140。穩壓器110透過多工器130耦接於比較器140。穩壓器110用於產生輸出電壓Vout,且用於接收控制訊號Pload與負載電壓Vload。當穩壓器110被控制訊號Pload觸發時,穩壓器110會解析負載電壓Vload以獲取當前負載的大小,進而適應性地調整其功率,以得到穩定的輸出電壓Vout。在一些實施例中,輸出電壓Vout用於作為處理器的工作電壓。在另一些實施例中,穩壓器110為數位低壓降線性穩壓器(Digital Low Dropout Linear Regulator,簡稱DLDO),但本揭示文件不以此為限。
類比至數位轉換器120透過多工器130耦接於比較器140。類比至數位轉換器120用於產生數位訊號Dout,且用於接收控制訊號Vsta與輸入電壓Vin。當類比至數位轉換器120被控制訊號Vsta觸發時,類比至數位轉換器120會轉換輸入電壓Vin以產生數位訊號Dout。在一些實施例中,輸入電壓Vin與環境溫度呈現正相關或負相關,因而數位訊號Dout可用於通知處理器目前的環境溫度,以使處理器針對環境溫度執行自我校正。類比至數位轉換器120可以由增量型三角積分類比至數位轉換器(Incremental Delta-sigma ADC)、三角積分調變器(Delta-sigma Modulator)或連續逼近式類比至數位轉換器(Successive Approximation Register ADC)來實現,但本揭示文件不以此為限。
多工器130耦接於穩壓器110、類比至數位轉換器120與比較器140,且用於將比較器140導通至穩壓器110和類比至數位轉換器120的其中之一。多工器130包含開關電路132與開關電路134。開關電路132耦接於穩壓器110與比較器140之間,而開關電路134耦接於類比至數位轉換器120與比較器140之間。由第1圖可知,開關電路132與開關電路134的切換運作分別由多工訊號Swb和Sw控制,其中多工訊號Swb和Sw互為反相。
當穩壓器110被控制訊號Pload觸發時,多工器130會導通開關電路132並關斷開關電路134,以將比較器140導通至穩壓器110。此時穩壓器110會依據比較器140的輸出產生輸出電壓Vout。另一方面,當類比至數位轉換器120被控制訊號Vsta觸發時,多工器130會關斷開關電路132並導通開關電路134,以將比較器140導通至類比至數位轉換器120。此時類比至數位轉換器120會依據比較器140的輸出產生數位訊號Dout。
在一些實施例中,控制訊號Pload用於在穩壓器110的負載產生變化時觸發穩壓器110,例如控制訊號Pload與負載電壓Vload可以由前述處理器產生。此時,穩壓器110會透過比較器140解析負載電壓Vload以獲取當前負載的大小,進而調整穩壓器110的輸出功率。另一方面,當穩壓器110的負載維持穩定時,控制訊號Pload不會觸發穩壓器110,而穩壓器110可以維持輸出功率不變,此時穩壓器110無需持續使用比較器140。當穩壓器110無需使用比較器140時,類比至數位轉換器120可利用比較器140進行類比至數位轉換。由上述可知,類比電路100能透過共用比較器140而縮小整體電路面積。
第2圖為依據本揭示文件一實施例的數位低壓降線性穩壓器200(以下簡稱穩壓器200)簡化後的功能方塊圖。在一些實施例中,穩壓器200可用於實現第1圖的穩壓器110,亦即第1圖的負載電壓Vload包含了第2圖的負載電壓Vload[0]~Vload[n]。穩壓器200包含類比至數位轉換器210、控制電路220、多個功率電晶體230與觸發電路240。
類比至數位轉換器210包含多個比較器212[0]~212[n]。比較器212[0]~212[n]的正向輸入端分別用於接收負載電壓Vload[0]~Vload[n],而比較器212[0]~212[n]的反向輸入端用於透過一回授路徑接收輸出電壓Vout。比較器212[0]~212[n]的輸出端耦接於控制電路220,比較器212[0]~212[n]用於提供解析負載電壓Vload[0]~Vload[n]而得到的數位碼(Digital Code)Dcod[0]~Dcod[n]至控制電路220。
控制電路220依據時脈訊號Clk暫存數位碼Dcod[0]~Dcod[n],並依據數位碼Dcod[0]~Dcod[n]決定功率電晶體230的導通數量以調整輸出電壓Vout。在一些實施例中,控制電路220包含用於暫存數位碼Dcod[0]~Dcod[n]的多級移位暫存器。觸發電路240耦接於功率電晶體230與類比至數位轉換器210之間的回授路徑,且包含多個電晶體。控制訊號Pload藉由導通觸發電路240中的電晶體而將回授路徑上的電壓設為接地電位,進而觸發穩壓器200開始解析負載電壓Vload[0]~Vload[n]以調整輸出電壓Vout。
由第2圖可知,當穩壓器200被觸發時,開關電路132將比較器140導通至穩壓器200,使得比較器140被操作為類比至數位轉換器210當中的比較器212[0](圖中以虛線框標記,該部分線路實質上透過開關電路132耦接於比較器140)。此時,比較器140的正向輸入端用於接收負載電壓Vload[0];比較器140的反向輸入端用於接收輸出電壓Vout;比較器140的輸出端用於輸出數位碼Dcod[0]至控制電路220,但本揭示文件不以此為限。在一些實施例中,比較器140可被操作為類比至數位轉換器210的比較器212[0]~212[n]中的任一者。亦即,穩壓器200及類比至數位轉換器300共用比較器140,當穩壓器200被觸發時,比較器140被操作為穩壓器200的一部分。
第3圖為依據本揭示文件一實施例的增量型三角積分類比至數位轉換器300(以下簡稱為類比至數位轉換器300)簡化後的功能方塊圖。在一些實施例中,類比至數位轉換器300可用於實現第1圖的類比至數位轉換器120,亦即第1圖的輸入電壓Vin包含第3圖的差動輸入電壓Vinn和Vinp,且第1圖的數位訊號Dout包含第3圖的差動數位訊號Doutn和Doutp。類比至數位轉換器300包含取樣電路310、積分器320、取樣電路330、積分器340、邏輯電路350與量化器360,以將輸入電壓Vinn和Vinp經過兩級積分處理而產生數位訊號Doutn和Doutp,但本揭示文件不以此為限。在一些實施例中,類比至數位轉換器300可包含兩組以上的取樣電路與積分器的組合。
類比至數位轉換器300的開關訊號φ1和φ2互為反相,以實現交錯積分與交錯取樣的運作。例如,當取樣電路310進行取樣運作時,積分器340會進行積分運作;當取樣電路330進行取樣運作時,積分器320會進行積分運作。量化器360用於將積分器340的輸出量化為數位訊號Doutn和Doutp。
邏輯電路350依據開關訊號φ1和φ2與數位訊號Doutn和Doutp產生互為反相的開關訊號A1和B1以及互為反相的開關訊號A2和B2。由開關訊號A1、B1、A2和B2所控制的開關用於實現負回授。另外,由開關訊號P1所控制的開關用於將積分器320的正向輸出端(上端)和反向輸出端(下端)分別預置(preset)為正參考電壓Vrefp和負參考電壓Vrefn。因此,在積分過程中,積分器320的正向輸出端之電壓在電流源的作用下會逐漸降低,而積分器320的反向輸出端之電壓在電流源的作用下會逐漸升高。相似地,由開關訊號P2所控制的開關用於將積分器340的正向輸出端(上端)和反向輸出端(下端)分別預置為正參考電壓Vrefp和負參考電壓Vrefn。
控制訊號Vsta用於重置類比至數位轉換器300,並用於觸發類比至數位轉換器300對輸入電壓Vinn和Vinp進行轉換以產生數位訊號Doutn和Doutp。由第3圖可知,當類比至數位轉換器300被觸發時,開關電路134將比較器140導通至類比至數位轉換器300。此時,比較器140可被操作為類比至數位轉換器300的積分器320,但本揭示文件不以此為限。在一些實施例中,比較器140可用於形成類比至數位轉換器300的多個積分器中的任一者。亦即,穩壓器200及類比至數位轉換器300共用比較器140,當類比至數位轉換器300被觸發時,比較器140被操作為類比至數位轉換器300的一部分。
第4圖為依據本揭示文件一實施例的類比電路400簡化後的功能方塊圖。類比電路400包含穩壓器410、類比至數位轉換器420、多工器430和多個比較器440[0]~440[n]。穩壓器410用於產生輸出電壓Vout,且用於接收控制訊號Pload與負載電壓Vload。類比至數位轉換器420用於產生數位訊號Dout,且用於接收控制訊號Vsta與輸入電壓Vin。多工器430用於將比較器440[0]~440[n]導通至穩壓器410和類比至數位轉換器420的其中之一。在一些實施例中,穩壓器410為數位低壓降線性穩壓器,但本揭示文件不以此為限。類比至數位轉換器420可以由增量型三角積分類比至數位轉換器、三角積分調變器或連續逼近式類比至數位轉換器來實現,但本揭示文件不以此為限。
多工器430包含多個開關電路432[0]~432[n]以及多個開關電路434[0]~434[n]。開關電路432[0]~432[n]與開關電路434[0]~434[n]的切換運作分別由多工訊號Swb和Sw控制,其中多工訊號Swb和Sw互為反相。開關電路432[0]~432[n]的第一端耦接於穩壓器410,而開關電路432[0]~432[n]的第二端則分別耦接於比較器440[0]~440[n]。開關電路434[0]~434[n]的第一端分別耦接於比較器440[0]~440[n],而開關電路434[0]~434[n]的第二端則耦接於類比至數位轉換器420。
當穩壓器410被控制訊號Pload觸發時,多工器430導通開關電路432[0]~432[n],並關斷開關電路434[0]~434[n],以將比較器440[0]~440[n]皆導通至穩壓器410。此時,穩壓器410依據比較器440[0]~440[n]的輸出產生輸出電壓Vout。例如,請同時參考第2圖與第4圖,第2圖的穩壓器200可用於實現第4圖的穩壓器410。當穩壓器410被控制訊號Pload觸發時,第4圖的比較器440[0]~440[n]分別被操作為(或理解為取代)第2圖的類比至數位轉換器210中的比較器212[0]~212[n]。亦即,比較器440[0]的正向輸入端和反向輸入端透過開關電路432[0]分別接收負載電壓Vload[0]和輸出電壓Vout,比較器440[0]的輸出端透過開關電路432[0]耦接於控制電路220;比較器440[1]的正向輸入端和反向輸入端透過開關電路432[1]分別接收負載電壓Vload[1]和輸出電壓Vout,比較器440[1]的輸出端透過開關電路432[1]耦接於控制電路220,依此類推。
另一方面,當類比至數位轉換器420被觸發時,多工器430導通開關電路434[0]~434[n],並關斷開關電路432[0]~432[n],以將比較器440[0]~440[n]皆導通至類比至數位轉換器420。此時,類比至數位轉換器420依據比較器440[0]~440[n]的輸出產生數位訊號Dout。在n等於1的一實施例中,請同時參考第3圖和第4圖,第3圖的類比至數位轉換器300可用於實現第4圖的類比至數位轉換器420。當類比至數位轉換器420被控制訊號Vsta觸發時,比較器440[0]~440[1]分別操作為積分器320和340的一部分。亦即,比較器440[0]的正向輸入端和反向輸入端透過開關電路434[0]分別耦接於取樣電路310的正向輸出端(上端)和反向輸出端(下端),比較器440[0]的輸出端透過開關電路434[0]耦接於積分器320中的電流源;比較器440[1]的正向輸入端和反向輸入端透過開關電路434[1]分別耦接於取樣電路330的正向輸出端(上端)和反向輸出端(下端),比較器440[1]的輸出端透過開關電路434[1]耦接於積分器340中的電流源(亦即,第3圖的積分器340當中所繪示的比較器可被第4圖中的比較器440[1]所取代),依此類推。
總而言之,當類比至數位轉換器420被觸發時,比較器440[0]~440[n]分別被操作為類比至數位轉換器420中的多個積分器的一部分。前述類比電路100的其餘實施方式以及優點,皆適用於類比電路400,為簡潔起見,在此不重複贅述。
第5圖為依據本揭示文件一實施例的控制電路500簡化後的功能方塊圖。第6圖為控制電路500的多個訊號的波形示意圖。在一些實施例中,第1圖的類比電路100和第4圖的類比電路400更包含控制電路500,其中控制電路500用於產生多工訊號Sw。控制電路500包含暫存器510、暫存器520、邏輯電路530和邏輯電路540。
暫存器510以時脈輸入端CK和重置端RST分別接收控制訊號Pload和控制訊號Vsta,暫存器510的正向資料輸出端Q則用於輸出時脈訊號Clk。暫存器520以時脈輸入端CK接收延遲的時脈訊號Clk’,並以重置端RST耦接於邏輯電路530,其中邏輯電路530用於響應於控制訊號Vcnt的下降邊緣而輸出一脈波。暫存器520的正向資料輸出端Q則用於輸出多工訊號Sw。另外,暫存器510和暫存器520的資料輸入端D皆用於接收工作電壓Vdd。多工訊號Sw可用於控制第1圖的多工器130或第4圖的多工器430。在一些實施例中,多工訊號Swb可以藉由將多工訊號Sw輸入反向器(圖中未繪示)而產生,或是直接由暫存器520的反向資料輸出端QB產生。此外,邏輯電路540用於依據延遲的時脈訊號Clk’產生控制訊號Vsta,亦即邏輯電路540用於響應於延遲的時脈訊號Clk’的上升邊緣而使控制訊號Vsta具有一脈波。
如第6圖所示,當暫存器510被控制訊號Pload觸發時,暫存器510會輸出具有第一邏輯值(例如邏輯1)的時脈訊號Clk。當暫存器510被控制訊號Vsta觸發時,暫存器510會輸出具有第二邏輯值(例如邏輯0)的時脈訊號Clk。另外,當暫存器520被延遲的時脈訊號Clk’觸發時,暫存器520會輸出具有第一邏輯值(例如邏輯1)的多工訊號Sw。當暫存器520被控制訊號Vcnt觸發時(亦即被邏輯電路530輸出的脈波觸發),暫存器520會輸出具有第二邏輯值(例如邏輯0)的多工訊號Sw。
在本實施例中,控制訊號Vcnt可以由類比至數位轉換器120、類比至數位轉換器300或類比至數位轉換器420產生。控制訊號Vcnt用於指示類比至數位轉換器已完成類比至數位轉換。以第3圖的類比至數位轉換器300為例,類比至數位轉換器300可以包含計數電路(圖中未繪示)。計數電路用於計數開關訊號φ2的脈波數量以產生控制訊號Vcnt。在類比至數位轉換器300的一次類比至數位轉換運作中,開關訊號φ2會具有預定數量的脈波,例如100次(如第6圖所標記),但不以此為限。
在一些實施例中,如第6圖所示,當類比至數位轉換器300被控制訊號Vsta觸發時,開關訊號φ2會開始產生脈波,且控制訊號Vcnt被設為第一邏輯準位(例如邏輯1)。若開關訊號φ2的脈波尚未達到預定數量,代表類比至數位轉換尚未完成,計數電路會維持控制訊號Vcnt於第一邏輯準位。若開關訊號φ2的脈波已達到預定數量(例如100次),代表類比至數位轉換已完成,計數電路會將控制訊號Vcnt切換至第二邏輯準位(例如邏輯0),以指示類比至數位轉換已完成。
第7圖為依據本揭示文件一實施例的三角積分調變器700簡化後的功能方塊圖。在一些實施例中,三角積分調變器700可用於實現第1圖的類比至數位轉換器120。三角積分調變器700可以是一無線通訊系統的接收端電路(圖中未繪示)的一部分,用於對接收到的無線訊號(例如輸入電壓Vin)進行解調(demodulation)。三角積分調變器700包含積分器710、積分器720、由比較器構成的量化器730以及數位至類比轉換器740。
當三角積分調變器700被觸發而開始進行解調運作時,開關電路134會將比較器140導通至三角積分調變器700。因此,比較器140可操作為三角積分調變器700的量化器,且三角積分調變器700依據比較器140的輸出產生數位訊號Dout。
第8圖為依據本揭示文件一實施例的連續逼近式類比至數位轉換器800(以下簡稱類比至數位轉換器800)簡化後的功能方塊圖。在一些實施例中,類比至數位轉換器800可用於實現第1圖的類比至數位轉換器120。類比至數位轉換器800包含取樣電容陣列810、比較器820與連續逼近邏輯電路830。取樣電容陣列810用於接收輸入電壓Vinp和Vinn以及參考電壓Vref。
當類比至數位轉換器800被觸發而對輸入電壓Vinp和Vinn進行轉換時,開關電路134會將比較器140導通至類比至數位轉換器800。因此,比較器140被操作為類比至數位轉換器800的比較器820,亦即比較器140會耦接於取樣電容陣列810與連續逼近邏輯電路830之間。此時,連續逼近邏輯電路830會依據比較器140的輸出產生數位訊號Dout。
第9圖為依據本揭示文件一實施例的類比電路900簡化後的功能方塊圖。類比電路900包含穩壓器910、多個類比至數位轉換器920[0]~920[n]、多工器930與多個比較器940[0]~940[n]。多工器930耦接於穩壓器910、類比至數位轉換器920[0]~920[n]與比較器940[0]~940[n]。類比至數位轉換器920[0]~920[n]用於轉換輸入電壓Vin[0]~Vin[n],以分別產生多個數位訊號Dout[0]~Dout[n]。多工器930用於將比較器940[0]~940[n]導通至穩壓器910和類比至數位轉換器920[0]~920[n]的其中之一。在一些實施例中,穩壓器910為數位低壓降線性穩壓器,但本揭示文件不以此為限。
多工器930包含多個開關電路932[0]~932[n]以及多個開關電路934[0]~934[n]。開關電路932[0]~932[n]分別由多工訊號Swb[0]~Swb[n]控制,而開關電路934[0]~934[n]分別由多工訊號Sw[0]~Sw[n]控制,其中多工訊號Swb[0]~Swb[n]分別反相於多工訊號Sw[0]~Sw[n]。開關電路932[0]~932[n]的第一端耦接於穩壓器910,而開關電路932[0]~932[n]的第二端則分別耦接於比較器940[0]~940[n]。開關電路934[0]~934[n]的第一端分別耦接於比較器940[0]~940[n],而開關電路934[0]~934[n]的第二端則分別耦接於類比至數位轉換器920[0]~920[n]。
當穩壓器910被控制訊號Pload觸發時,多工器930會導通開關電路932[0]~932[n],以將比較器940[0]~940[n]皆耦接至穩壓器910。例如,請同時參考第2圖與第9圖,第2圖的穩壓器200可用於實現第9圖的穩壓器910。當穩壓器910被控制訊號Pload觸發時,第9圖的比較器940[0]~940[n]分別被操作為(或理解為取代)第2圖的比較器212[0]~212[n]。
另一方面,當類比至數位轉換器920[0]~920[n]中一或多個類比至數位轉換器被觸發時,多工器930會導通開關電路934[0]~934[n]中對應的一或多者。如此一來,比較器940[0]~940[n]中對應的一或多個比較器會分別被導通至被觸發的一或多個類比至數位轉換器。例如,若類比至數位轉換器920[0]~920[2]被觸發,則開關電路934[0]~934[2]會導通,開關電路934[3]~934[n]則維持關斷,以將比較器940[0]~940[2]分別導通至類比至數位轉換器920[0]~920[2]。
類比至數位轉換器920[0]~920[n]各自可以由增量型三角積分類比至數位轉換器、三角積分調變器或連續逼近式類比至數位轉換器來實現,但本揭示文件不以此為限。舉例來說,若類比至數位轉換器920[0]是以增量型 三角積分類比至數位轉換器來實現,則比較器940[0]用於操作為類比至數位轉換器920[0]的積分器;若類比至數位轉換器920[0]是以三角積分調變器來實現,則比較器940[0]用於操作為類比至數位轉換器920[0]的量化器;若類比至數位轉換器920[0]是以連續逼近式類比至數位轉換器來實現,則比較器940[0]會耦接於類比至數位轉換器920[0]的連續逼近邏輯電路與取樣電容陣列之間,其餘依此類推。前述類比電路100的其餘實施方式以及優點,皆適用於類比電路900,為簡潔起見,在此不重複贅述。
綜上所述,本揭示文件中的類比電路能在穩壓器無需調整其功率時將比較器切換給類比至數位轉換器使用,也能在類比至數位轉換器無需進行類比至數位轉換時將比較器切換給穩壓器使用。藉由使不同的電路區塊共用比較器,本揭示文件中的類比電路具有縮小整體電路面積與提高電路佈局彈性的優點。
在說明書及申請專利範圍中使用了某些詞彙來指稱特定的元件。然而,所屬技術領域中具有通常知識者應可理解,同樣的元件可能會用不同的名詞來稱呼。說明書及申請專利範圍並不以名稱的差異做為區分元件的方式,而是以元件在功能上的差異來做為區分的基準。在說明書及申請專利範圍所提及的「包含」為開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」在此包含任何直接及間接的連接手段。因此,若文中描述第一元件耦接於第二元件,則代表第一元件可通過電性連接或無線傳輸、光學傳輸等信號連接方式而直接地連接於第二元件,或者通過其他元件或連接手段間接地電性或信號連接至該第二元件。
另外,除非說明書中特別指明,否則任何單數格的用語都同時包含複數格的涵義。
以上僅為本揭示文件的較佳實施例,凡依本揭示文件請求項所做的均等變化與修飾,皆應屬本揭示文件的涵蓋範圍。
100,400,900:類比電路 110,410,910:穩壓器 120,420,920[0]~920[n]:類比至數位轉換器 130,430,930:多工器 132,432[0]~432[n],932[0]~932[n]:開關電路 134,434[0]~434[n],934[0]~934[n]:開關電路 140,440[0]~440[n],940[0]~940[n]:比較器 200:數位低壓降線性穩壓器 210:類比至數位轉換器 220:控制電路 212[0]~212[n]:比較器 230:功率電晶體 240:觸發電路 300:增量型三角積分類比至數位轉換器 310:取樣電路 320:積分器 330:取樣電路 340:積分器 350:邏輯電路 360:量化器 500:控制電路 510,520:暫存器 530,540:邏輯電路 700:三角積分調變器 710,720:積分器 730:量化器 800:連續逼近式類比至數位轉換器 810:取樣電容陣列 820:比較器 830:連續逼近邏輯電路 Pload,Vsta,Vsta[0]~Vsta[n],Vcnt:控制訊號 Vload,Vload[0]~Vload[n]:負載電壓 Dcod[0]~Dcod[n]:數位碼 Vout:輸出電壓 Vin,Vin[0]~Vin[n],Vinn,Vinp:輸入電壓 Dout,Doutn,Doutp,Dout[0]~Dout[n]:數位訊號 Sw,Sw[0]~Sw[n]:多工訊號 Sw,Swb[0]~Swb[n]:多工訊號 Clk:時脈訊號 Clk’:延遲的時脈訊號 Vrefn:負參考電壓 Vrefp:正參考電壓 φ1,φ2,A1,A2,B1,B2,P1,P2:開關訊號 Vdd:工作電壓 D:資料輸入端 CK:時脈輸入端 Q:正向資料輸出端 QB:反向資料輸出端
第1圖為依據本揭示文件一實施例的類比電路簡化後的功能方塊圖。 第2圖為依據本揭示文件一實施例的數位低壓降線性穩壓器簡化後的功能方塊圖。 第3圖為依據本揭示文件一實施例的增量型三角積分類比至數位轉換器簡化後的功能方塊圖。 第4圖為依據本揭示文件一實施例的類比電路簡化後的功能方塊圖。 第5圖為依據本揭示文件一實施例的控制電路簡化後的功能方塊圖。 第6圖為第5圖的控制電路的多個訊號的波形示意圖。 第7圖為依據本揭示文件一實施例的三角積分調變器簡化後的功能方塊圖。 第8圖為依據本揭示文件一實施例的連續逼近式類比至數位轉換器簡化後的功能方塊圖。 第9圖為依據本揭示文件一實施例的類比電路簡化後的功能方塊圖。
100:類比電路
110:穩壓器
120:類比至數位轉換器
130:多工器
132,134:開關電路
140:比較器
Pload,Vsta:控制訊號
Vload:負載電壓
Vout:輸出電壓
Vin:輸入電壓
Dout:數位訊號
Sw,Swb:多工訊號

Claims (10)

  1. 一種類比電路,包含:一穩壓器,用於產生一輸出電壓;至少一類比至數位轉換器,用於產生至少一數位訊號;至少一比較器;以及一多工器,耦接於該穩壓器、該至少一類比至數位轉換器與該至少一比較器;其中當該穩壓器被觸發時,該多工器將該至少一比較器導通至該穩壓器,並斷開該至少一類比至數位轉換器與該至少一比較器,且該穩壓器依據該至少一比較器的輸出產生該輸出電壓;其中當該至少一類比至數位轉換器被觸發時,該多工器將該至少一比較器導通至該至少一類比至數位轉換器,並斷開該穩壓器與該至少一比較器,且該至少一類比至數位轉換器依據該至少一比較器的輸出產生該至少一數位訊號。
  2. 如請求項1所述之類比電路,其中,當該至少一類比至數位轉換器被觸發時,該至少一比較器操作為該至少一類比至數位轉換器的一積分器的部分電路。
  3. 如請求項1所述之類比電路,其中,該至少一比較器包含多個比較器,該多工器耦接於該穩壓器、該至少一類比至數位轉換器與該多個比較器,且該多工器用 於將該多個比較器導通至該穩壓器和該至少一類比至數位轉換器的其中之一;其中當該穩壓器被觸發時,該多工器將該多個比較器皆導通至該穩壓器,且該穩壓器依據該多個比較器的輸出產生該輸出電壓;其中當該至少一類比至數位轉換器被觸發時,該多工器將該多個比較器皆導通至該至少一類比至數位轉換器,且該至少一類比至數位轉換器依據該多個比較器的輸出產生該至少一數位訊號。
  4. 如請求項3所述之類比電路,其中,當該至少一類比至數位轉換器被觸發時,該多個比較器分別操作為該至少一類比至數位轉換器的多個積分器的部分電路。
  5. 如請求項1所述之類比電路,其中,該至少一類比至數位轉換器包含一三角積分調變器,且當該多工器將該至少一比較器導通至該至少一類比至數位轉換器時,該至少一比較器操作為該三角積分調變器的一量化器。
  6. 如請求項1所述之類比電路,其中,該至少一類比至數位轉換器包含一連續逼近式類比至數位轉換器,且該連續逼近式類比至數位轉換器包含一連續逼近邏輯電路與一取樣電容陣列;其中當該多工器將該至少一比較器導通至該至少一類比 至數位轉換器時,該至少一比較器耦接於該連續逼近邏輯電路與該取樣電容陣列之間。
  7. 如請求項1所述之類比電路,其中,該至少一類比至數位轉換器包含多個類比至數位轉換器,該至少一比較器包含多個比較器,該多工器耦接於該穩壓器、該多個類比至數位轉換器與該多個比較器,且該多工器用於將該多個比較器導通至該穩壓器和該多個類比至數位轉換器的其中之一;其中當該穩壓器被觸發時,該多工器將該多個比較器皆導通至該穩壓器,且該穩壓器依據該多個比較器的輸出產生該輸出電壓;其中當該多個類比至數位轉換器的一或多個類比至數位轉換器被觸發時,該多工器將該多個比較器的對應一或多個比較器分別導通至該一或多個類比至數位轉換器,且該一或多個類比至數位轉換器依據該一或多個比較器的輸出產生該至少一數位訊號中的一或多個數位訊號。
  8. 一種用於類比電路的比較器共用方法,包含:當一穩壓器被觸發時,利用一多工器將至少一比較器導通至該穩壓器,並斷開該至少一類比至數位轉換器與該至少一比較器,其中該穩壓器依據該至少一比較器的輸出產生該穩壓器的一輸出電壓;以及當至少一類比至數位轉換器被觸發時,利用該多工器將 該至少一比較器導通至該至少一類比至數位轉換器,並斷開該穩壓器與該至少一比較器,其中該至少一類比至數位轉換器依據該至少一比較器的輸出產生該至少一類比至數位轉換器的至少一數位訊號;其中該多工器耦接於該穩壓器、該至少一類比至數位轉換器與該至少一比較器。
  9. 如請求項8所述之方法,其中,當該至少一類比至數位轉換器被觸發時,該至少一比較器操作為該至少一類比至數位轉換器的一積分器的部分電路。
  10. 如請求項8所述之方法,其中,該至少一比較器包含多個比較器,該多工器耦接於該穩壓器、該至少一類比至數位轉換器與該多個比較器;其中,當該穩壓器被觸發時,利用該多工器將該至少一比較器導通至該穩壓器包含:當該穩壓器被觸發時,利用該多工器將該多個比較器皆導通至該穩壓器,且該穩壓器依據該多個比較器的輸出產生該輸出電壓;其中,當該至少一類比至數位轉換器被觸發時,利用該多工器將該至少一比較器導通至該至少一類比至數位轉換器包含:當該至少一類比至數位轉換器被觸發時,利用該多工器將該多個比較器皆導通至該至少一類比至數位轉換器,且該至少一類比至數位轉換器依據該多個比較器的輸出產生該至少一數位訊號。
TW110119120A 2021-05-26 2021-05-26 類比電路與用於類比電路的比較器共用方法 TWI768931B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110119120A TWI768931B (zh) 2021-05-26 2021-05-26 類比電路與用於類比電路的比較器共用方法
US17/456,596 US11728824B2 (en) 2021-05-26 2021-11-26 Analog circuit and comparator sharing method of analog circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110119120A TWI768931B (zh) 2021-05-26 2021-05-26 類比電路與用於類比電路的比較器共用方法

Publications (2)

Publication Number Publication Date
TWI768931B true TWI768931B (zh) 2022-06-21
TW202247612A TW202247612A (zh) 2022-12-01

Family

ID=83104094

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110119120A TWI768931B (zh) 2021-05-26 2021-05-26 類比電路與用於類比電路的比較器共用方法

Country Status (2)

Country Link
US (1) US11728824B2 (zh)
TW (1) TWI768931B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101686057A (zh) * 2008-09-28 2010-03-31 扬智科技股份有限公司 数字模拟转换器
US20140354353A1 (en) * 2011-12-15 2014-12-04 IAD Gesellschaft für Informatik, Automatisierung und Datenverarbeitung mbH Device having a delta-sigma modulator and a switching amplifier connected thereto
US20190044529A1 (en) * 2017-12-01 2019-02-07 Intel Corporation Method and apparatus for preventing inherent error propagation of successive approximation register analog-to-digital converter through digital correction
US20200186160A1 (en) * 2018-12-11 2020-06-11 Texas Instruments Incorporated Integrated self-test mechanism for an analog-to-digital converter, a reference voltage source, a low dropout regulator, or a power supply
US20210011081A1 (en) * 2017-10-13 2021-01-14 Vitesco Technologies GmbH Circuit arrangement comprising a microprocessor and a voltage generating circuit

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19814696C1 (de) * 1998-04-01 1999-07-08 Siemens Ag Spannungs-Überwachungseinrichtung für zwei unterschiedliche Versorgungsspannungen eines elektronischen Geräts
US9369147B2 (en) * 2014-07-03 2016-06-14 Texas Instruments Incorporated Adjustable and buffered reference for ADC resolution and accuracy enhancements
US9930284B2 (en) * 2014-12-29 2018-03-27 Institute Of Semiconductors, Chinese Academy Of Sciences Analog readout preprocessing circuit for CMOS image sensor and control method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101686057A (zh) * 2008-09-28 2010-03-31 扬智科技股份有限公司 数字模拟转换器
US20140354353A1 (en) * 2011-12-15 2014-12-04 IAD Gesellschaft für Informatik, Automatisierung und Datenverarbeitung mbH Device having a delta-sigma modulator and a switching amplifier connected thereto
US20210011081A1 (en) * 2017-10-13 2021-01-14 Vitesco Technologies GmbH Circuit arrangement comprising a microprocessor and a voltage generating circuit
US20190044529A1 (en) * 2017-12-01 2019-02-07 Intel Corporation Method and apparatus for preventing inherent error propagation of successive approximation register analog-to-digital converter through digital correction
US20200186160A1 (en) * 2018-12-11 2020-06-11 Texas Instruments Incorporated Integrated self-test mechanism for an analog-to-digital converter, a reference voltage source, a low dropout regulator, or a power supply

Also Published As

Publication number Publication date
US20220385302A1 (en) 2022-12-01
US11728824B2 (en) 2023-08-15
TW202247612A (zh) 2022-12-01

Similar Documents

Publication Publication Date Title
KR100824793B1 (ko) 기준 전압을 스스로 공급하는 파이프라인 구조의 아날로그디지털 컨버터
US10158369B2 (en) A/D converter
US8232905B2 (en) Sequentially configured analog to digital converter
US10944418B2 (en) Analog-to-digital converter capable of generate digital output signal having different bits
TW201943211A (zh) 類比數位轉換器與方法
US10804920B2 (en) A/D converter
US8952836B2 (en) Pipeline analog-to-digital converter
EP1391994B1 (en) Comparator array having means for fast metastability resolution
US20090296858A1 (en) Dem system, delta-sigma a/d converter, and receiver
TWI768931B (zh) 類比電路與用於類比電路的比較器共用方法
CN112968703B (zh) 模数转换器的控制电路及电子设备
US20250365005A1 (en) Integrator circuit
CN104811204A (zh) 乘法数模转换器以及管线模数转换器
CN115483930B (zh) 模拟电路与用于模拟电路的比较器共用方法
CN115001424B (zh) 一种自适应压摆率控制电路、方法和装置及芯片
US7817071B2 (en) Low power consumption analog-to-digital converter
US10897232B2 (en) Multi-level capacitive digital-to-analog converter for use in a sigma-delta modulator
CN117176172A (zh) 电流型数模转换器及模数转换器
TW202320491A (zh) 時間交錯式類比數位轉換器
CN116137530A (zh) 时间交错式模拟数字转换器
US20200153446A1 (en) Delta-sigma modulator, delta-sigma modulation type a/d converter and incremental delta-sigma modulation type a/d converter
CN102694549B (zh) 交换电容式放大电路与应用此放大电路的模拟至数字转换器
CN115499012B (zh) 模拟数字转换器及其操作方法
KR100756426B1 (ko) 잔류전압의 오차교정이 가능한 다중 디지털 아날로그변환회로 및 샘플/홀드 회로
US20220300252A1 (en) Sum-of-products calculation apparatus