[go: up one dir, main page]

TWI763461B - 具有石墨烯層的半導體元件及其製備方法 - Google Patents

具有石墨烯層的半導體元件及其製備方法 Download PDF

Info

Publication number
TWI763461B
TWI763461B TW110115093A TW110115093A TWI763461B TW I763461 B TWI763461 B TW I763461B TW 110115093 A TW110115093 A TW 110115093A TW 110115093 A TW110115093 A TW 110115093A TW I763461 B TWI763461 B TW I763461B
Authority
TW
Taiwan
Prior art keywords
layer
bit line
disposed
line structure
dielectric
Prior art date
Application number
TW110115093A
Other languages
English (en)
Other versions
TW202205444A (zh
Inventor
楊宬苓
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW202205444A publication Critical patent/TW202205444A/zh
Application granted granted Critical
Publication of TWI763461B publication Critical patent/TWI763461B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/053Making the transistor the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/488Word lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/512Disposition of the gate electrodes, e.g. buried gates
    • H10D64/513Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/312DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with a bit line higher than the capacitor

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

本揭露提供一種具有一石墨烯層之半導體元件及其製備方法。該半導體元件具有一第一源極/汲極區以及一第二源極/汲極區,設置在一半導體基底中。該半導體元件亦具有一字元線結構,設置在該半導體基底中,且設置在該第一源極/汲極區與該第二源極/汲極區之間。該字元線結構具有一閘極介電層以及一下電極層,該下電極層設置在該閘極介電層上。該字元線結構亦具有一上電極層以及一第一石墨烯層,該上電極層設置在該下電極層上,該第一石墨烯層設置在該下電極層與該上電極層之間。

Description

具有石墨烯層的半導體元件及其製備方法
本申請案主張2020年7月21日申請之美國正式申請案第16/934,845號的優先權及益處,該美國正式申請案之內容以全文引用之方式併入本文中。
本揭露係關於一種半導體元件及其製備方法。特別是有關於一種具有一石墨烯層之半導體元件及其製備方法。
對於許多現代應用,半導體元件是不可或缺的。隨著電子科技的進步,半導體元件的尺寸變得越來越小,於此同時提供較佳的功能以及包含較大的積體電路數量。由於半導體元件的規格小型化,實現不同功能的半導體元件之不同型態與尺寸規模,係整合(integrated)並封裝(packaged)在一單一模組中。再者,許多製造步驟執行於各式不同型態之半導體裝置的整合(integration)。
在一半導體元件中,一內連接結構係用於電性連接多個導電元件,而該等導電元件係在一積體電路的不同層中,或是在一積體電路的相同層中。然而,當半導體元件的尺寸規格持續縮小時,相鄰導電元件之間的間距越來越小,其係可縮減內連接結構的製程容許範圍(process window)。因此,在半導體元件中製造內連接結構則越來越困難。
上文之「先前技術」說明僅係提供背景技術,並未承認上文之「先前技術」說明揭示本揭露之標的,不構成本揭露之先前技術,且上文之「先前技術」之任何說明均不應作為本案之任一部分。
本揭露之一實施例提供一種半導體元件。該半導體元件包括一第一源極/汲極區以及一第二源極/汲極區,設置在一半導體基底中。該半導體元件亦具有一字元線結構,設置在該半導體基底中,且設置在該第一源極/汲極區與該第二源極/汲極區之間。該字元線結構包括一閘極介電層以及一下電極層,該下電極層設置在該閘極介電層上。該字元線結構亦具有一上電極層,設置在該下電極層上;以及一第一石墨烯層,設置在該下電極層與該上電極層之間。
在一實施例中,該閘極介電層延伸在該下電極層的各側壁上以及在該上電極層的各側壁上。在一實施例中,該上電極層的該等側壁係藉由該第一石墨烯層而與該閘極介電層分開設置。在一實施例中,該下電極層係由鎢、氮化鎢或其組合所製,而該上電極層係由多晶矽所製。在一實施例中,該半導體元件還包括一介電罩蓋層(dielectric cap layer),設置在該字元線結構上,其中該介電罩蓋層直接接觸該字元線結構的該第一石墨烯層。
在一實施例中,該半導體元件還包括一介電層以及一位元線結構,該介電層設置在該半導體基底與該字元線結構上,該位元線結構設置在該介電層與該第一源極/汲極區上。在一實施例中,該位元線結構包括一下位元線層以及一第二石墨烯層,該下位元線層設置在該介電層 上,該第二石墨烯層設置在該下位元線層上。在一實施例中,該位元線結構還包括一上位元線層以及一第三石墨烯層,該上位元線層設置在該第二石墨烯層上,該第三石墨烯層設置在該上位元線層上。
本揭露之另一實施例提供一種半導體元件。該半導體元件包括一介電層,設置在一半導體基底上;以及一位元線結構,設置在該介電層上。該位元線結構包括一下位元線層;以及一上位元線層,設置在該下位元線層上。該下位元線層與該上位元線層由不同材料所製。該位元線結構亦具有一第一石墨烯層,設置在該下位元線層與該上位元線層之間。
在一實施例中,該下位元線層係由多晶矽所製,而上位元線層係由鎢、氮化鎢或其組合所製。在一實施例中,該半導體元件還包括一介電罩蓋層,設置在該位元線結構上。在一實施例中,該位元線結構還包括一第二石墨烯層,設置在該上位元線層與該介電罩蓋層之間。在一實施例中,該半導體元件還包括一介電間隙子,設置在該位元線結構的一側壁上,其中該介電間隙子直接接觸該第一石墨烯層。
在一實施例中,該半導體元件還包括一第一源極/汲極區以及一第二源極/汲極區,設置在該半導體基底中,其中該位元線結構與該第一源極/汲極區重疊。此外,該半導體元件具有一字元線結構,設置在該半導體基底中,且設置在該第一源極/汲極區與該第二源極/汲極區之間,其中該字元線結構包括一第三石墨烯層。在一實施例中,該字元線結構還包括:一下電極層;以及一上電極層,設置在該下電極層上,其中該下電極層與該上電極層係由不同材料所製,而該第三石墨烯層設置在該下電極層與該上電極層之間。
本揭露之再另一實施例提供一種半導體元件。該半導體元 件包括一字元線結構,設置在一半導體基底中;一第一源極/汲極區以及一第二源極/汲極區,設置在該半導體基底中,且設置在該字元線結構的相對兩側處;以及一位元線結構,設置在該第一源極/汲極區上。該字元線結構包括一閘極介電層以及一下電極層,該下電極層設置在該閘極介電層上。該字元線結構亦具有一上電極層,設置在該下電極層上。該下電極層與該上電極層係由不同材料所製。該字元線結構還具有一第一石墨烯層,設置在該下電極層與該上電極層之間,並圍繞該上電極層設置。該位元線結構包括一下位元線層;以及一第二石墨烯層,設置在該下位元線層上。該位元線結構亦具有一上位元線層,設置在該第二石墨烯層上。該下位元線層與該上位元線層係由不同材料所製。該位元線結構還具有一第三石墨烯層,設置在該上位元線層上。
在一實施例中,該半導體元件還包括一第一介電罩蓋層,設置在該半導體基底中,並覆蓋該字元線結構,其中該字元線結構的該上電極層係被該第一介電罩蓋層與該第一石墨烯層所包圍。在一實施例中,該半導體元件還包括一介電層,設置在該位元線結構與該半導體基底之間,其中該第一源極/汲極區、該第二源極/汲極區以及該第一介電罩蓋層係被該介電層所覆蓋。
在一實施例中,該半導體元件還包括:一第二介電罩蓋層,設置在該位元線結構上,其中該第二介電罩蓋層直接接觸該第三石墨烯層。此外,該半導體元件具有一介電間隙子,鄰接該下位元線層、該第二石墨烯層、該上位元線層、該第三石墨烯層以及該第二介電罩蓋層。在一實施例中,該字元線結構之該下電極層的一材料係相同於該位元線結構之該上位元線層的一材料,而該字元線結構之該上電極層的一材料係相同 於該位元線結構之該下位元線層的一材料。
在本揭露中係已提供一半導體元件的多個實施例。在一些實施例中,該半導體元件具有一石墨烯層,該石墨稀層設置在一字元線結構中的一下電極層與一上電極層之間。在一些實施例中,該半導體元件具有一石墨烯層,該石墨烯層設置在一位元線結構中的一下位元線層與一上位元線層之間。該石墨烯層經配置以降低該字元線結構及/或該位元線結構的電阻(resistance)。因此,可提升該半導體元件的操作速度,其係大大地改善整體元件效能。
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。
10:方法
100:半導體元件
101:半導體基底
101T:上表面
103:源極/汲極區
105:源極/汲極區
110:溝槽
113:閘極介電層
115:下電極層
117:石墨烯層
119:上電極層
120:凹陷
123:介電罩蓋層
123T:上表面
125:介電層
127:第一層間介電層
127T:上表面
129:圖案化遮罩
130:開口
133:下位元線層
135:石墨烯層
137:上位元線層
139:石墨烯層
141:介電罩蓋層
150:氣隙
153:介電間隙子材料
155:介電間隙子
157:第二層間介電層
30:方法
BL:位元線結構
S11:步驟
S13:步驟
S15:步驟
S17:步驟
S19:步驟
S21:步驟
S23:步驟
S31:步驟
S33:步驟
S35:步驟
S37:步驟
S39:步驟
S41:步驟
S43:步驟
S45:步驟
WL:字元線結構
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容,圖式中相同的元件符號係指相同的元件。
圖1為依據本揭露一些實施例一種半導體元件的剖視示意圖。
圖2為依據本揭露一些實施例形成一字元線結構在一半導體元件中之一方法的流程示意圖。
圖3為依據本揭露一些實施例在該半導體元件中形成一位元線結構之一方法的流程示意圖。
圖4為依據本揭露一些實施例在形成該半導體元件期間,形成一溝槽在一半導體基底中之一中間階段的剖視示意圖。
圖5為依據本揭露一些實施例在形成該半導體元件期間,形成一閘極介電層之一中間階段的剖視示意圖。
圖6為依據本揭露一些實施例在形成該半導體元件期間,形成一下電極層在該溝槽中之一中間階段的剖視示意圖。
圖7為依據本揭露一些實施例在形成該半導體元件期間,形成一石墨烯層在該下電極層上之一中間階段的剖視示意圖。
圖8為依據本揭露一些實施例在形成該半導體元件期間,形成一上電極層在該石墨烯層上之一中間階段的剖視示意圖。
圖9為依據本揭露一些實施例在形成該半導體元件期間,蝕刻該上電極層、該石墨烯層以及該閘極介電層以形成一字元線結構之一中間階段的剖視示意圖。
圖10為依據本揭露一些實施例在形成該半導體元件期間,形成一介電罩蓋層(dielectric cap layer)在該字元線結構上之一中間階段的剖視示意圖。
圖11為依據本揭露一些實施例在形成該半導體元件期間,形成一介電層在該半導體基底上以及形成一第一層間介電層(first interlayer dielectric layer)在該介電層上之一中間階段的剖視示意圖。
圖12為依據本揭露一些實施例在形成該半導體元件期間,蝕刻該介電層以及該第一層間介電層以形成一開口之一中間階段的剖視示意圖。
圖13為依據本揭露一些實施例在形成該半導體元件期間,形成一下位元線層在該開口中之一中間階段的剖視示意圖。
圖14為依據本揭露一些實施例在形成該半導體元件期間,形成一石墨烯層在該下位元線層上之一中間階段的剖視示意圖。
圖15為依據本揭露一些實施例在形成該半導體元件期間,形成一上位元線層在該石墨烯層上之一中間階段的剖視示意圖。
圖16為依據本揭露一些實施例在形成該半導體元件期間,形成一石墨烯層在該上位元線層上之一中間階段的剖視示意圖。
圖17為依據本揭露一些實施例在形成該半導體元件期間,形成一介電罩蓋層在該石墨烯層上之一中間階段的剖視示意圖。
圖18為依據本揭露一些實施例在形成該半導體元件期間,蝕刻該石墨烯層、該上位元線層以及該下位元線層以形成一位元線結構之一中間階段的剖視示意圖。
圖19為依據本揭露一些實施例在形成該半導體元件期間,形成一介電間隙子材料之一中間階段的剖視示意圖。
圖20為依據本揭露一些實施例在形成該半導體元件期間,蝕刻該介電間隙子材料以形成多個介電間隙子在該位元線結構的各側壁上之一中間階段的剖視示意圖。
本揭露之以下說明伴隨併入且組成說明書之一部分的圖式,說明本揭露之實施例,然而本揭露並不受限於該實施例。此外,以下的實施例可適當整合以下實施例以完成另一實施例。
「一實施例」、「實施例」、「例示實施例」、「其他實施 例」、「另一實施例」等係指本揭露所描述之實施例可包含特定特徵、結構或是特性,然而並非每一實施例必須包含該特定特徵、結構或是特性。再者,重複使用「在實施例中」一語並非必須指相同實施例,然而可為相同實施例。
為了使得本揭露可被完全理解,以下說明提供詳細的步驟與結構。顯然,本揭露的實施不會限制該技藝中的技術人士已知的特定細節。此外,已知的結構與步驟不再詳述,以免不必要地限制本揭露。本揭露的較佳實施例詳述如下。然而,除了詳細說明之外,本揭露亦可廣泛實施於其他實施例中。本揭露的範圍不限於詳細說明的內容,而是由申請專利範圍定義。
應當理解,以下揭露內容提供用於實作本發明的不同特徵的諸多不同的實施例或實例。以下闡述組件及排列形式的具體實施例或實例以簡化本揭露內容。當然,該些僅為實例且不旨在進行限制。舉例而言,元件的尺寸並非僅限於所揭露範圍或值,而是可相依於製程條件及/或裝置的所期望性質。此外,以下說明中將第一特徵形成於第二特徵「之上」或第二特徵「上」可包括其中第一特徵及第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵、進而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。為簡潔及清晰起見,可按不同比例任意繪製各種特徵。在附圖中,為簡化起見,可省略一些層/特徵。
此外,為易於說明,本文中可能使用例如「之下(beneath)」、「下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對關係用語來闡述圖中所示的一個元件或特徵與另一 (其他)元件或特徵的關係。所述空間相對關係用語旨在除圖中所繪示的取向外亦囊括元件在使用或操作中的不同取向。所述裝置可具有其他取向(旋轉90度或處於其他取向)且本文中所用的空間相對關係描述語可同樣相應地進行解釋。
圖1為依據本揭露一些實施例一種半導體元件100的剖視示意圖。如圖1所示,半導體元件100包括源極/汲極區103、105以及一字元線結構WL;源極/汲極區103、105設置在一半導體基底101中;而字元線結構WL設置在半導體基底中101,且設置在源極/汲極區103與105之間。半導體元件100亦包括一介電層125以及一位元線結構BL;介電層125設置在半導體基底101上;而位元線結構BL設置在介電層125上,並與源極/汲極區103重疊。
字元線結構WL包括一閘極介電層113、一下電極層115、一石墨烯層117以及一上電極層119。在一些實施例中,閘極介電層113覆蓋下電極層115的一下表面,並延伸在下電極層115的各側壁上以及在上電極層119的各側壁上。此外,石墨烯層117設置在下電極層115與上電極層119之間,並延伸在上電極層119的各側壁上。應當理解,上電極層119係藉由石墨烯層117而與閘極介電層113分開設置。
再者,一介電罩蓋層123設置在字元線結構WL上。在一些實施例中,介電罩蓋層123直接接觸閘極介電層113、石墨烯層117以及上電極層119。在一些實施例中,上電極層119係被介電罩蓋層123與石墨烯層117所包圍。如上所述,依據一些實施例,介電層125設置在半導體基底101上,且介電罩蓋層123係被介電層125所覆蓋。
仍請參考圖1,設置在介電層125上的位元線結構BL係具 有一下位元線層133、一石墨烯層135、一上位元線層137以及其他石墨烯層139。在一些實施例中,石墨烯層135設置在下位元線層133與上位元線層137之間,且上位元線層137設置在石墨烯層135與139之間。再者,一介電罩蓋層141設置在位元線結構BL上。在一些實施例中,石墨烯層139設置在上位元線層137與介電罩蓋層141之間。
此外,多個介電間隙子155設置在位元線結構BL的各側壁上以及在介電罩蓋層141的各側壁上。在一些實施例中,下位元線層133、石墨烯層135與139、上位元線層137以及介電罩蓋層141的各側壁為對準,且該等介電間隙子155鄰接對準之下位元線層133、石墨烯層135與139、上位元線層137以及介電罩蓋層141的各側壁。再者,一第一層間介電(ILD)層127設置在介電層上,且一第二層間介電層157設置在第一層間介電層127上。在一些實施例中,位元線結構BL與該等介電間隙子155的各下部係被第一層間介電層127所圍繞,而位元線結構BL與該等介電間隙子155的各上部係被第二層間介電層157所圍繞。
在本實施例中,半導體元件100係為一動態隨機存取記憶體(DRAM),而字元線結構WL係當作對於DRAM的一埋入字元線(意即閘極結構)。雖然僅圖例一個字元線結構WL,但是應當理解,一個以上的字元線結構WL係可實現在半導體元件100中。再者,位元線結構BL可當作在一周圍金屬氧化物半導體(MOS)電晶體中的一閘極結構。雖然僅圖例一個位元線結構BL,但是應當理解,一個以上的位元線結構BL可實現在半導體元件100中。
圖2為依據本揭露一些實施例形成字元線結構WL在半導體元件100中之一方法10的流程示意圖;而依據一些實施例,方法10包括步 驟S11、S13、S15、S17、S19、S21以及S23。圖3為依據本揭露一些實施例在該半導體元件100中形成一位元線結構BL之一方法30的流程示意圖;而依據一些實施例,方法30包括步驟S31、S33、S35、S37、S39、S41、S43以及S45。圖2的步驟S11到S23以及步驟S31到S45係結合以下圖式進行詳細描述。
圖4到圖20為依據一些實施例形成半導體元件100之各中間階段的剖視示意圖。如圖4所示,係提供半導體基底101。半導體基底101可為一半導體晶圓,例如矽晶圓。另外或是此外,半導體基底101可包含元素(elementary)半導體材料、化合物(compound)半導體材料及/或合金半導體材料。元素半導體材料的例子可包括結晶矽(crystal silicon)、多晶矽(polycrystalline silicon)、非晶矽(amorphous silicon)、鍺及/或鑽石,但並不以此為限。化合物半導體材料的例子可包括碳化矽(silicon carbide)、砷化鎵(gallium arsenic)、磷化鎵(gallium phosphide)、磷化銦(indium phosphide)、砷化銦(indium arsenide)以及銻化銦(indium antimonide),但並不以此為限。合金半導體材料的例子可包括矽鍺(SiGe)、磷砷化鎵(GaAsP)、砷化鋁銦(AlInAs)、砷化鋁鎵(AlGaAs)、砷化鎵銦(GaInAs)、磷化鎵銦(GaInP)以及磷砷化鎵銦(GaInAsP),但並不以此為限。
在一些實施例中,半導體基底101包括一磊晶層(epitaxial layer)。舉例來說,半導體基底101具有一磊晶層,係覆蓋一塊狀(bulk)半導體。在一些實施例中,半導體基底101為一絕緣體上覆半導體(semiconductor-on-insulator)基底,其係可包括一基底、一埋入氧化物層(buried oxide layer)以及一半導體層,而埋入氧化物層位在基底上,半導 體層位在埋入氧化物層上,而絕緣體上覆半導體基底係例如一絕緣體上覆矽(silicon-on-insulator,SOI)基底、一絕緣體上覆矽鍺(silicon germanium-on-insulator,SGOI)基底或一絕緣體上覆鍺(germanium-on-insulator,GOI)基底。絕緣體上覆半導體基底可使用氧離子佈植分離(separation by implanted oxygen,SIMOX)、晶圓接合(wafer bonding)及/或其他適合的方法製造。
仍請參考圖4,源極/汲極區103與105形成在半導體基底101中,而一溝槽110形成在半導體基底101中,並形成在源極/汲極區103與105之間。其個別步驟係繪示在如圖2所示之方法10中的步驟S11。在一些實施例中,源極/汲極區103與105係藉由一或多個離子植入製程所形成,且P型摻雜物或N型摻雜物係可植入半導體基底101中,以形成源極/汲極區103與105,其係取決於半導體元件100的導電類型,而P型摻雜物係例如硼(B)、鎵(Ga)或銦(In),N型摻雜物係例如磷(P)或砷(As)。
溝槽110的形成可包括形成一圖案化遮罩(圖未示)在半導體基底101上,以及蝕刻半導體基底101,其係藉由使用圖案化遮罩當作遮罩以進行蝕刻。蝕刻製程可包括一溼蝕刻製程、一乾蝕刻製程或其組合。在溝槽110形成之後,係可移除圖案化遮罩。
接著,依據一些實施例,如圖5所示,形成閘極介電層113,以成為溝槽110之各內表面的襯裡,並延伸在半導體基底101的上表面101T上。其個別步驟係繪示在如圖2所示之方法10中的步驟S13。在一些實施例中,閘極介電層113係由下列材料所製:氧化矽、氮化矽、氮氧化矽、具有高介電常數(high-k)的一介電材料或其組合。閘極介電層113的該等沉積製程可包括下列方法:化學氣相沉積(CVD)製程、物理氣相沉 積(PVD)製程、原子層沉積(ALD)製程、旋轉塗佈製程或其他可應用的製程。
依據一些實施例,如圖6所示,在閘極介電層113形成之後,下電極層115係形成在溝槽110的下部中。其個別步驟係繪示在如圖2所示之方法10中的步驟S15。在一些實施例中,下電極層115係由一導電材料所製,例如鎢(W)、鋁(Al)、銅(Cu)、鈦(Ti)、鉭(Ta)或其他可應用的導電材料。在一些實施例中,下電極層115還可包括一阻障層(圖未示),係形成在閘極介電層113上。在一些實施例中,阻障層可包含下列材料:鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)或其他可應用的阻障層材料。
再者,下電極層115可藉由一或多個沉積製程所形成。該等沉積製程可包括CVD製程、PVD製程、ALD製程、電漿加強化學氣相沉積(PECVD)製程、金屬有機化學氣相沉積(MOCVD)製程、鍍覆製程(plating process)、噴濺製程或其他可應用的製程。在該等沉積製程之後,可執行一回蝕(etch-back)製程,以使下電極層115的上表面係較低於半導體基底101的上表面101T。在一些實施例中,回蝕製程包括一溼蝕刻製程、一乾蝕刻製程或其組合。
接下來,依據一些實施例,如圖7所示,石墨烯層117形成在下電極層115與閘極介電層113上。其個別步驟係繪示在如圖2所示之方法10中的步驟S17。在一些實施例中,溝槽110並未完全被石墨烯層117所填滿。
在一些實施例中,石墨烯層117係藉由CVD製程所形成。更特別是,使用在用於形成石墨烯層117之CVD製程中的氣體,係包括一 主氣體以及一載體氣體(carrier gas)。在一些實施例中,主氣體包含CxHy,例如甲烷(methane)CH4;而載體氣體包含氦(He)、氬(Ar)或其組合。在一些實施例中,用於形成石墨烯層117的CVD製程係在一溫度執行,該溫度係介於大約25℃到大約425℃之間。在CVD製程之後,一退火(annealing)製程可執行在石墨烯層117上,以穩定該結構。由於石墨烯為低電阻導電材料,所以可降低經由該等導電層所傳送之多個訊號之電阻-電容延遲(RC delay)。
然後,依據一些實施例,如圖8所示,上電極層119形成在石墨烯層117上。其個別步驟係繪示在如圖2所示之方法10中的步驟S19。在一些實施例中,溝槽110的餘留部分(意即上部)係被上電極層119所填滿。在一些實施例中,上電極層119係由多晶矽所製。再者,上電極層119可由以下方法所形成:CVD製程、PVD製程、ALD製程、旋轉塗佈製程或其他可應用的製程。
接著,依據一些實施例,如圖9所示,係蝕刻閘極介電層113、石墨烯層117以及上電極層119,以暴露半導體基底101的上表面101T。其個別步驟係繪示在如圖2所示之方法10中的步驟S21。在一些實施例中,一回蝕製程係執行在閘極介電層113、石墨烯層117以及上電極層119上,以使閘極介電層113、石墨烯層117以及上電極層119的各上表面係較低於半導體基底101的上表面101T。在一些實施例中,回蝕製程包括一溼蝕刻製程、一乾蝕刻製程或其組合。在回蝕製程執行之後,係獲得字元線結構WL,且一凹陷120係形成在字元線結構WL上。
依據一些實施例,如圖10所示,在字元線結構WL形成之後,介電罩蓋層123係形成在凹陷120中,以覆蓋字元線結構WL。其個別 步驟係繪示在如圖2所示之方法10中的步驟S23。在一些實施例中,雖然任何其他介電材料可替代使用,但介電罩蓋層123係由例如氮化矽的一介電材料所製。
再者,介電罩蓋層123可藉由一沉積製程所形成,例如CVD製程、PVD製程、ALD製程、旋轉塗佈製程或其他可應用的製程。在沉積製程之後,可執行一平坦化製程,以移除介電材料在凹陷120外側的多餘部分,以使介電罩蓋層123的上表面123T係與半導體基底101的上表面101T為共面。在一些實施例中,平坦化製程係為一化學機械研磨(CMP)製程。
依據一些實施例,如圖11所示,在介電罩蓋層123形成之後,介電層125係形成在半導體基底101的上表面101T上。其個別步驟係繪示在如圖3所示之方法30中的步驟S31。再者,第一層間介電層127係形成在介電層125上。在一些實施例中,介電層125係由下列材料所製:氧化矽、氮化矽、氮氧化矽、具有高介電常數(high-k)的介電材料或其組合。介電層125可藉由下列方法所形成:CVD製程、PVD製程、ALD製程、旋轉塗佈製程或其他可應用的製程。
再者,第一層間介電層127可包括由多個介電材料所形成的多層,例如氧化矽、氮化矽、氮氧化矽、四乙氧基矽烷(tetraethoxysilane,TEOS)氧化物、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼磷矽酸鹽玻璃(borophosphosilicate glass,BPSG)、低介電常數(low-k)介電材料及/或其他可應用的介電材料。第一層間介電層127可由下列方法所形成:CVD製程、PVD製程、ALD製程、旋轉塗佈製程或其他可應用的製程。在一些實施例中,介電層125的一材料係不同於 第一層間介電層127的材料。
然後,依據一些實施例,如圖12所示,一圖案化遮罩129係形成在第一層間介電層127上,且係藉由使用圖案化遮罩129當作一遮罩以蝕刻第一層間介電層127。如上所述,介電層125的材料係不同於第一層間介電層127的材料,並選擇該等材料,以使第一層間介電層127相對於介電層125的蝕刻選擇性是高的。因此,當介電層125可大致被留下時,係蝕刻第一層間介電層127;且獲得在第一層間介電層127中的一開口130。應當理解,依據一些實施例,開口130係直接在源極/汲極區103上。
接著,依據一些實施例,如圖13所示,下位元線層133係形成在開口130中,且形成在介電層125上。其個別步驟係繪示在如圖3所示之方法30中的步驟S33。在一些實施例中,下位元線層133係由多晶矽所製,而下位元線層133係與源極/汲極區103重疊。
下位元線層133可藉由一沉積製程所形成,例如CVD製程、PVD製程、ALD製程、旋轉塗佈製程或其他可應用的製程。在沉積製程之後,可執行一平坦化製程,以移除下位元線133之材料在開口130外側的多餘部分。此外,在平坦化製程期間,可移除圖案化遮罩129。在一些實施例中,平坦化製程係為CMP製程。
接下來,依據一些實施例,如圖14所示,石墨烯層135係形成在下位元線層133上。其個別步驟係繪示在如圖3所示之方法30中的步驟S35。在一些實施例中,第一層間介電層127係被石墨烯層125所覆蓋。使用於形成石墨烯層135的一些材料與一些製程係類似於或相同於使用於形成石墨烯層117的材料與製程,且在文中不再重複其詳細敘述。
接著,依據一些實施例,如圖15所示,上位元線層137係形成在石墨烯層135上。其個別步驟係繪示在如圖3所示之方法30中的步驟S37。在一些實施例中,上位元線層137係由一導電材料所製,例如鎢(W)、鋁(Al)、銅(Cu)、鈦(Ti)、鉭(Ta)或其他可應用的導電材料。
在一些實施例中,上電極層137還可包括一阻障層(圖未示),係形成在石墨烯層135上。在一些實施例中,阻障層可包含下列材料:鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)或其他可應用的阻障層材料。再者,上位元線層137可由一或多個沉積製程所形成。該等沉積製程可包括CVD製程、PVD製程、ALD製程、電漿加強化學氣相沉積(PECVD)製程、金屬有機化學氣相沉積(MOCVD)製程、鍍覆製程(plating process)、噴濺製程或其他可應用的製程。
然後,依據一些實施例,如圖16所示,石墨烯層139係形成在上位元線層137上。其個別步驟係繪示在如圖3所示之方法30中的步驟S39。使用於形成石墨烯層139的一些材料與一些製程係類似於或相同於使用於形成石墨烯層117的材料與製程,且在文中不再重複其詳細敘述。
依據一些實施例,如圖17所示,在石墨烯層139形成之後,一介電罩蓋層141形成在石墨烯層139上。其個別步驟係繪示在如圖3所示之方法30中的步驟S41。應當理解,介電罩蓋層141係與下位元線層133重疊。在一些實施例中,雖然任何其他介電材料可替代使用,但介電罩蓋層141係由例如氮化矽的一介電材料所製。
再者,介電罩蓋層141的形成可包括形成一介電罩蓋材料(圖未示)在石墨烯層139上,以及形成一圖案化遮罩(圖未示)在介電罩蓋材 料上。然後,藉由使用圖案化遮罩當作一遮罩蝕刻介電罩蓋材料,以形成介電罩蓋層141。在介電罩蓋層141形成之後,即可移除圖案化遮罩。
接著,依據一些實施例,如圖18所示,藉由使用介電罩蓋層141當作一遮罩以蝕刻石墨烯層139、135、上位元線層137以及下位元線層133。其個別步驟係繪示在如圖3所示之方法30中的步驟S43。在一些實施例中,蝕刻製程包括一濕蝕刻製程、一乾蝕刻製程或其組合。
在一些實施例中,在蝕刻製程執行之後,係暴露第一層間介電層127的上表面127T;並獲得位元線結構BL。在一些實施例中,多個氣隙150係形成在位元線結構BL的下位元線層133與第一層間介電層127之間。如上所述,由於選擇介電層125與第一層間介電層127的材料以使第一層間介電層127相對於介電層125的蝕刻選擇性是高的,所以當介電層125可大致留下時,即蝕刻第一層間介電層127。因此,介電層125係藉由該等氣隙150而部分暴露。再者,由於藉由使用介電罩蓋層141當作一遮罩以蝕刻石墨烯層139、135、上位元線層137與下位元線層133,所以石墨烯層139、135、上位元線層137與下位元線層133具有對準的側壁。
依據一些實施例,如圖19所示,在獲得位元線結構BL之後,一介電間隙子材料153係形成在介電罩蓋層141之各側壁的上表面141T上,以及在位元線結構BL的各側壁上。在一些實施例中,該等氣隙150係以介電間隙子材料153所填滿,且第一層間介電層127的上表面係被介電間隙子材料153所覆蓋。在一些實施例中,雖然任何其他介電材料可替代使用,但介電間隙子材料153係由例如氮化矽的一介電材料所製。再者,介電間隙子材料153可由一沉積製程所形成,例如CVD製程、PVD製程、ALD製程、旋轉塗佈製程或其他可應用的製程。
然後,依據一些實施例,如圖20所示,一回蝕製程執行在介電間隙子材料153上,直到介電罩蓋層141的上表面141T與第一層間介電層127的上表面127T暴露為止,以使該等介電間隙子155形成在位元線結構BL與介電罩蓋層141的各側壁上。其個別步驟係繪示在如圖3所示之方法30中的步驟S45。在一些實施例中,回蝕製程包括一濕蝕刻製程、一乾蝕刻製程或其組合。
依據一些實施例,如圖1所示,在該等介電間隙子155形成之後,係形成第二層間介電層157,以圍繞該等介電間隙子155、位元線結構BL以及介電罩蓋層141的各上部。使用於形成第二層間介電層157的一些材料與一些製程係類似於或相同於使用於形成第一層間介電層127的材料與製程,且在文中不再重複其詳細敘述。在第二層間介電層157形成之後,係獲得半導體元件100。
在本揭露中係已提供半導體元件100的多個實施例。在半導體元件100的字元線結構WL中,石墨稀層117係設置在下電極層115與上電極層119之間,以降低字元線結構WL的電阻。在半導體元件100的位元線結構BL中,石墨烯層135係設置在下位元線層133與上位元線層137之間,且石墨烯層139設置在下位元線層137上,以降低位元線結構的電阻。由於石墨烯為一低電阻導電材料,所以可降低經由多個導電層(意即下電極層115與上電極層119,以及下位元線層133與上位元線層137)傳送之多個訊號的電阻-電容延遲。因此,可提升該半導體元件100的操作速度,其係大大地改善整體元件效能。
本揭露之一實施例提供一種半導體元件。該半導體元件包括一第一源極/汲極區以及一第二源極/汲極區,設置在一半導體基底中。 該半導體元件亦具有一字元線結構,設置在該半導體基底中,且設置在該第一源極/汲極區與該第二源極/汲極區之間。該字元線結構包括一閘極介電層以及一下電極層,該下電極層設置在該閘極介電層上。該字元線結構亦具有一上電極層,設置在該下電極層上;以及一第一石墨烯層,設置在該下電極層與該上電極層之間。
本揭露之另一實施例提供一種半導體元件。該半導體元件包括一介電層,設置在一半導體基底上;以及一位元線結構,設置在該介電層上。該位元線結構包括一下位元線層;以及一上位元線層,設置在該下位元線層上。該下位元線層與該上位元線層由不同材料所製。該位元線結構亦具有一第一石墨烯層,設置在該下位元線層與該上位元線層之間。
本揭露之再另一實施例提供一種半導體元件。該半導體元件包括一字元線結構,設置在一半導體基底中;一第一源極/汲極區以及一第二源極/汲極區,設置在該半導體基底中,且設置在該字元線結構的相對兩側處;以及一位元線結構,設置在該第一源極/汲極區上。該字元線結構包括一閘極介電層以及一下電極層,該下電極層設置在該閘極介電層上。該字元線結構亦具有一上電極層,設置在該下電極層上。該下電極層與該上電極層係由不同材料所製。該字元線結構還具有一第一石墨烯層,設置在該下電極層與該上電極層之間,並圍繞該上電極層設置。該位元線結構包括一下位元線層;以及一第二石墨烯層,設置在該下位元線層上。該位元線結構亦具有一上位元線層,設置在該第二石墨烯層上。該下位元線層與該上位元線層係由不同材料所製。該位元線結構還具有一第三石墨烯層,設置在該上位元線層上。
在本揭露中係已提供一半導體元件的多個實施例。在一些 實施例中,該半導體元件具有一石墨烯層,該石墨稀層設置在一字元線結構中的一下電極層與一上電極層之間。在一些實施例中,該半導體元件具有一石墨烯層,該石墨烯層設置在一位元線結構中的一下位元線層與一上位元線層之間。該石墨烯層經配置以降低該字元線結構及/或該位元線結構的電阻(resistance)。因此,可提升該半導體元件的操作速度,其係大大地改善整體元件效能。
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟係包含於本申請案之申請專利範圍內。
100:半導體元件 101:半導體基底 103:源極/汲極區 105:源極/汲極區 113:閘極介電層 115:下電極層 117:石墨烯層 119:上電極層 123:介電罩蓋層 125:介電層 127:第一層間介電層 133:下位元線層 135:石墨烯層 137:上位元線層 139:石墨烯層 141:介電罩蓋層 155:介電間隙子 157:第二層間介電層 BL:位元線結構 WL:字元線結構

Claims (20)

  1. 一種半導體元件,包括: 一第一源極/汲極區以及一第二源極/汲極區,設置在一半導體基底中;以及 一字元線結構,設置在該半導體基底中,且設置在該第一源極/汲極區與該第二源極/汲極區之間,其中該字元線結構包括: 一閘極介電層; 一下電極層,設置在該閘極介電層上; 一上電極層,設置在該下電極層上;以及 一第一石墨烯層,設置在該下電極層與該上電極層之間。
  2. 如請求項1所述之半導體元件,其中該閘極介電層延伸在該下電極層的各側壁上以及在該上電極層的各側壁上。
  3. 如請求項2所述之半導體元件,其中該上電極層的該等側壁係藉由該第一石墨烯層而與該閘極介電層分開設置。
  4. 如請求項1所述之半導體元件,其中該下電極層係由鎢、氮化鎢或其組合所製,而該上電極層係由多晶矽所製。
  5. 如請求項1所述之半導體元件,還包括一介電罩蓋層,設置在該字元線結構上,其中該介電罩蓋層直接接觸該字元線結構的該第一石墨烯層。
  6. 如請求項1所述之半導體元件,還包括一介電層以及一位元線結構,該介電層設置在該半導體基底與該字元線結構上,該位元線結構設置在該介電層與該第一源極/汲極區上。
  7. 如請求項6所述之半導體元件,其中該位元線結構包括一下位元線層以及一第二石墨烯層,該下位元線層設置在該介電層上,該第二石墨烯層設置在該下位元線層上。
  8. 如請求項7所述之半導體元件,其中該位元線結構還包括一上位元線層以及一第三石墨烯層,該上位元線層設置在該第二石墨烯層上,該第三石墨烯層設置在該上位元線層上。
  9. 一種半導體元件,包括: 一介電層,設置在一半導體基底上;以及 一位元線結構,設置在該介電層上,其中該位元線結構包括: 一下位元線層; 一上位元線層,設置在該下位元線層上,其中該下位元線層與該上位元線層由不同材料所製;以及 一第一石墨烯層,設置在該下位元線層與該上位元線層之間。
  10. 如請求項9所述之半導體元件,其中該下位元線層係由多晶矽所製,而上位元線層係由鎢、氮化鎢或其組合所製。
  11. 如請求項9所述之半導體元件,還包括一介電罩蓋層,設置在該位元線結構上。
  12. 如請求項11所述之半導體元件,其中該位元線結構還包括一第二石墨烯層,設置在該上位元線層與該介電罩蓋層之間。
  13. 如請求項9所述之半導體元件,還包括一介電間隙子,設置在該位元線結構的一側壁上,其中該介電間隙子直接接觸該第一石墨烯層。
  14. 如請求項9所述之半導體元件,還包括: 一第一源極/汲極區以及一第二源極/汲極區,設置在該半導體基底中,其中該位元線結構與該第一源極/汲極區重疊;以及 一字元線結構,設置在該半導體基底中,且設置在該第一源極/汲極區與該第二源極/汲極區之間,其中該字元線結構包括一第三石墨烯層。
  15. 如請求項14所述之半導體元件,其中該字元線結構還包括: 一下電極層;以及 一上電極層,設置在該下電極層上,其中該下電極層與該上電極層係由不同材料所製,而該第三石墨烯層設置在該下電極層與該上電極層之間。
  16. 一種半導體元件,包括: 一字元線結構,設置在一半導體基底中,其中該字元線結構包括: 一閘極介電層; 一下電極層,設置在該閘極介電層上; 一上電極層,設置在該下電極層上,其中該下電極層與該上電極層係由不同材料所製;以及 一第一石墨烯層,設置在該下電極層與該上電極層之間,並圍繞該上電極層設置; 一第一源極/汲極區以及一第二源極/汲極區,設置在該半導體基底中,且設置在該字元線結構的相對兩側處;以及 一位元線結構,設置在該第一源極/汲極區上,其中該位元線結構包括: 一下位元線層; 一第二石墨烯層,設置在該下位元線層上; 一上位元線層,設置在該第二石墨烯層上,其中該下位元線層與該上位元線層係由不同材料所製;以及 一第三石墨烯層,設置在該上位元線層上。
  17. 如請求項16所述之半導體元件,還包括一第一介電罩蓋層,設置在該半導體基底中,並覆蓋該字元線結構,其中該字元線結構的該上電極層係被該第一介電罩蓋層與該第一石墨烯層所包圍。
  18. 如請求項17所述之半導體元件,還包括一介電層,設置在該位元線結構與該半導體基底之間,其中該第一源極/汲極區、該第二源極/汲極區以及該第一介電罩蓋層係被該介電層所覆蓋。
  19. 如請求項16所述之半導體元件,還包括: 一第二介電罩蓋層,設置在該位元線結構上,其中該第二介電罩蓋層直接接觸該第三石墨烯層;以及 一介電間隙子,鄰接該下位元線層、該第二石墨烯層、該上位元線層、該第三石墨烯層以及該第二介電罩蓋層。
  20. 如請求項16所述之半導體元件,其中該字元線結構之該下電極層的一材料係相同於該位元線結構之該上位元線層的一材料,而該字元線結構之該上電極層的一材料係相同於該位元線結構之該下位元線層的一材料。
TW110115093A 2020-07-21 2021-04-27 具有石墨烯層的半導體元件及其製備方法 TWI763461B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/934,845 US11189622B1 (en) 2020-07-21 2020-07-21 Semiconductor device with graphene layer and method for forming the same
US16/934,845 2020-07-21

Publications (2)

Publication Number Publication Date
TW202205444A TW202205444A (zh) 2022-02-01
TWI763461B true TWI763461B (zh) 2022-05-01

Family

ID=78767914

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110115093A TWI763461B (zh) 2020-07-21 2021-04-27 具有石墨烯層的半導體元件及其製備方法

Country Status (3)

Country Link
US (1) US11189622B1 (zh)
CN (1) CN113964125A (zh)
TW (1) TWI763461B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102780361B1 (ko) * 2020-09-08 2025-03-13 삼성전자주식회사 반도체 소자
KR20230086169A (ko) * 2021-12-08 2023-06-15 삼성전자주식회사 금속과 열 분산층을 포함하는 전극 구조 및 이를 포함하는 반도체 장치
US12150290B2 (en) * 2022-02-14 2024-11-19 Nanya Technology Corporation Semiconductor device with composite gate dielectric and method for preparing the same
KR20230143478A (ko) 2022-04-05 2023-10-12 삼성전자주식회사 반도체 메모리 소자
US12160988B2 (en) 2022-04-11 2024-12-03 Nanya Technology Corporation Semiconductor device with composite word line structure and method for fabricating the same
US12408421B2 (en) 2022-12-29 2025-09-02 Nanya Technology Corporation Semiconductor device with work function layer

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090008691A1 (en) * 2007-07-02 2009-01-08 Tzung-Han Lee Dram structure and method of making the same
US20150349073A1 (en) * 2014-05-29 2015-12-03 SK Hynix Inc. Dual work function buried gate-type transistor, method for forming the same, and electronic device including the same
US20170200725A1 (en) * 2016-01-08 2017-07-13 Samsung Electronics Co., Ltd. Semiconductor device and method for fabricating the same

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100317241B1 (ko) * 1999-11-16 2001-12-24 윤종용 강유전체 커패시터 및 그 제조 방법
DE10028424C2 (de) * 2000-06-06 2002-09-19 Infineon Technologies Ag Herstellungsverfahren für DRAM-Speicherzellen
WO2004045267A2 (en) * 2002-08-23 2004-06-03 The Regents Of The University Of California Improved microscale vacuum tube device and method for making same
DE10250830B4 (de) * 2002-10-31 2015-02-26 Qimonda Ag Verfahren zum Herstellung eines Schaltkreis-Arrays
JP5548351B2 (ja) * 2007-11-01 2014-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2009088882A2 (en) * 2007-12-31 2009-07-16 Atomate Corporation Edge-contacted vertical carbon nanotube transistor
US9337149B2 (en) * 2014-07-29 2016-05-10 Samsung Electronics Co, Ltd. Semiconductor devices and methods of fabricating the same
KR102396085B1 (ko) * 2015-10-28 2022-05-12 에스케이하이닉스 주식회사 매립금속게이트구조를 구비한 반도체장치 및 그 제조 방법, 그를 구비한 메모리셀, 그를 구비한 전자장치
US11476272B2 (en) * 2018-12-20 2022-10-18 Sandisk Technologies Llc Three-dimensional memory device with a graphene channel and methods of making the same

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090008691A1 (en) * 2007-07-02 2009-01-08 Tzung-Han Lee Dram structure and method of making the same
US20150349073A1 (en) * 2014-05-29 2015-12-03 SK Hynix Inc. Dual work function buried gate-type transistor, method for forming the same, and electronic device including the same
US20170200725A1 (en) * 2016-01-08 2017-07-13 Samsung Electronics Co., Ltd. Semiconductor device and method for fabricating the same

Also Published As

Publication number Publication date
CN113964125A (zh) 2022-01-21
US11189622B1 (en) 2021-11-30
TW202205444A (zh) 2022-02-01

Similar Documents

Publication Publication Date Title
TWI762159B (zh) 形成半導體電晶體元件之方法與半導體元件
TWI763461B (zh) 具有石墨烯層的半導體元件及其製備方法
CN111801797B (zh) 用于形成三维存储器件的方法
CN111801798B (zh) 三维存储器件
CN111801799B (zh) 用于形成三维存储器件的方法
CN111801800B (zh) 三维存储器件
TWI888623B (zh) 半導體裝置及製造半導體裝置的方法
CN106531719B (zh) 包括接触塞的半导体装置
TW202147615A (zh) 半導體裝置
KR20210132587A (ko) 후면 전력 레일 디바이스를 위한 드레인 측부 리세스
CN118804595A (zh) 用于形成具有用于阶梯区域的支持结构的三维存储器件的方法
US20170317213A1 (en) Semiconductor devices
TW202209449A (zh) 半導體電晶體裝置及形成半導體電晶體裝置的方法
KR20210145711A (ko) 반도체 장치 및 그 제조 방법
US11621332B2 (en) Wraparound contact to a buried power rail
TWI885259B (zh) 具有複合閘極介電質的半導體元件及其製備方法
US12328870B2 (en) Semiconductor device
US12477721B2 (en) Semiconductor device with low k spacer and method for fabricating the same
TWI779615B (zh) 具有石墨烯導電結構的半導體元件及其製備方法
CN113517227B (zh) 半导体器件和形成半导体晶体管器件的方法
CN115223934A (zh) 半导体器件
CN108447826A (zh) 一种半导体器件及其制造方法和电子装置
CN116779530A (zh) 半导体结构及其制作方法
US20230335606A1 (en) Semiconductor devices
US20250344503A1 (en) NFET AND PFET WITH DIFFERENT FIN NUMBERS IN FinFET BASED CFET