TWI761756B - 電子封裝件及其基板結構 - Google Patents
電子封裝件及其基板結構 Download PDFInfo
- Publication number
- TWI761756B TWI761756B TW109103375A TW109103375A TWI761756B TW I761756 B TWI761756 B TW I761756B TW 109103375 A TW109103375 A TW 109103375A TW 109103375 A TW109103375 A TW 109103375A TW I761756 B TWI761756 B TW I761756B
- Authority
- TW
- Taiwan
- Prior art keywords
- electrical contact
- substrate structure
- contact pads
- contact pad
- pads
- Prior art date
Links
Images
Classifications
-
- H10W72/20—
-
- H10W72/221—
Landscapes
- Structure Of Printed Boards (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Abstract
一種電子封裝件,係將一電子元件設於一基板結構上,且該基板結構之複數第二電性接觸墊沿第一電性接觸墊之輪廓排設,以令該電子元件之其中一側可依需求電性連接適合電壓值之其中一個第二電性接觸墊,而另一側電性連接該第一電性接觸墊,故無需額外開發多種不同規格之基板,以減少製程時間及成本。
Description
本發明係有關一種封裝基板,尤指一種特殊佈線設計之電子封裝件及其基板結構。
隨著電子產業的蓬勃發展,大部份的電子產品均朝向小型化及高速化的目標發展,尤其是通訊產業的發展已普遍整合運用於各類電子產品,例如行動電話(Cell phone)、膝上型電腦(laptop)等。
目前行動通訊裝置中,其封裝基板上均配置有被動元件,如電容,供作為直流阻流器(DC block),以抵抗靜電放電(Electrostatic Discharge,簡稱ESD),避免瞬間的大電壓之靜電破壞電路。具體地,習知封裝基板上係配置有一接點組,其包含一電源墊及一接地墊,以電性連接被動元件之正、負電極。
然而,同一類型之行動通訊裝置中,依不同功能需求配置不同之被動元件,此時,該封裝基板之接點組無法滿足各種被動元件所需之電壓需求,故對於同一類型之行動通訊裝置,需開發不同電壓規格之封裝基板,因而增加製作封裝基板的時間及成本。
再者,如第1圖所示,雖有業者於該封裝基板1上形成多組電壓不同之接點組10(其包含一電源墊10b及一接地墊10a),以依需求將被動元件電性連接至於符合電壓需求之接點組10上,但習知封裝基板1上需增設佈設空間以配置多組接點組10,導致該封裝基板1之版面面積大幅增加,因而難以符合微小化之需求。
因此,如何克服上述習知技術之問題,實已成為目前業界亟待克服之難題。
鑑於上述習知技術之種種缺失,本發明提供一種基板結構,係包括:板體;至少一第一電性接觸墊,係設於該板體上;以及複數第二電性接觸墊,係設於該板體上且沿該第一電性接觸墊之輪廓排設,以由該至少一第一電性接觸墊之其中一者配合該複數第二電性接觸墊之其中一者形成為接點組。
前述之基板結構中,該板體係具有用以電性連接該至少一第一電性接觸墊及/或該複數第二電性接觸墊之線路層。
前述之基板結構中,該複數第二電性接觸墊係對稱位於該至少一第一電性接觸墊之相對兩側。
前述之基板結構中,該複數第二電性接觸墊係對稱位於該至少一第一電性接觸墊之任意四個方位上。
前述之基板結構中,該複數第二電性接觸墊係為電源接點。例如,該複數第二電性接觸墊之至少兩者之電壓值係不相同。
前述之基板結構中,該至少一第一電性接觸墊係為接地接點。
本發明亦提供一種電子封裝件,係包括:如前述之基板結構;以及電子元件,係設於該板體上並電性連接該至少一第一電性接觸墊之其中一者及電性連接該複數第二電性接觸墊之其中一者。
前述之電子封裝件中,復包括設於該基板結構上之半導體晶片。
前述之電子封裝件中,該電子元件係為被動元件。
由上可知,本發明之電子封裝件及其基板結構,主要藉由將複數第二電性接觸墊沿該至少一第一電性接觸墊之外圍(輪廓)排設,以由該至少一第一電性接觸墊之其中一者可配合該複數第二電性接觸墊形成為接點組,使該電子元件之其中一側(如電源端)可依需求電性連接適合電壓值之其中一個第二電性接觸墊,而另一側電性連接該至少一第一電性接觸墊,故相較於習知技術,採用本發明之基板結構製作該電子封裝件時,無需額外製作多種不同規格之封裝基板,因而可減少製作封裝基板的時間及成本。
此外,當該第一電性接觸墊係為複數時,則能與對應之第二電性接觸墊形成複數個接點組。
再者,藉由複數第二電性接觸墊沿該第一電性接觸墊之輪廓排設之設計,因而對應不同之電子元件僅需於該板體上佈設至少一第一電性接觸墊,故相較於習知封裝基板之多個接點組,本發明之基板結構能有效縮減該板體之版面面積,以符合微小化之需求。
1:封裝基板
10:接點組
10a:接地墊
10b:電源墊
2:基板結構
20:板體
200:線路層
21:第一電性接觸墊
22a,22b,22c,22d:第二電性接觸墊
3:電子封裝件
30:電子元件
301:接地電極
302:電源電極
第1圖係為習知封裝基板之上視平面示意圖。
第2圖係為本發明之基板結構之上視平面示意圖。
第3圖係為本發明之電子封裝件之剖面示意圖。
以下藉由特定的具體實施例說明本發明之實施方式,熟悉此技藝之人士可由本說明書所揭示之內容輕易地瞭解本發明之其他優點及功效。
須知,本說明書所附圖式所繪示之結構、比例、大小等,均僅用以配合說明書所揭示之內容,以供熟悉此技藝之人士之瞭解與閱讀,並非用以限定本發明可實施之限定條件,故不具技術上之實質意義,任何結構之修飾、比例關係之改變或大小之調整,在不影響本發明所能產生之功效及所能達成之目的下,均應仍落在本發明所揭示之技術內容得能涵蓋之範圍內。同時,本說明書中所引用之如“第一”、“第二”、“上”、及“一”等之用語,亦僅為便於敘述之明瞭,而非用以限定本發明可實施之範圍,其相對關係之改變或調整,在無實質變更技術內容下,當亦視為本發明可實施之範疇。
第2圖係為本發明之基板結構2之上視平面示意圖。如第2圖所示,所述之基板結構2係包括:一板體20、一設於該板體20上之至少一第一電性接觸墊21以及複數設於該板體20上之第二電性接觸墊22a,22b,22c,22d。
所述之板體20係具有用以電性連接該至少一第一電性接觸墊21及/或該複數第二電性接觸墊22a,22b,22c,22d之至少一線路層200(如第3圖所示)。
於本實施例中,該板體20係為具有核心層與線路結構之封裝基板(substrate)或無核心層(coreless)之封裝基板,其係於介電材上形成線路層200,如扇出(fan out)型重佈線路層(redistribution layer,簡稱RDL),且介電材係為如聚對二唑苯(Polybenzoxazole,簡稱PBO)、聚醯亞胺(Polyimide,簡稱PI)、預浸材(Prepreg,簡稱PP)等。
所述之至少一第一電性接觸墊21係為接地接點,其呈矩形。應可理解地,有關該至少一第一電性接觸墊21之形狀可依需求設計,並無特別限制。
所述之複數第二電性接觸墊22a,22b,22c,22d係為電源接點,其沿該至少一第一電性接觸墊21之外圍設置,以由該至少一第一電性接觸墊21(接地接點)配合該複數第二電性接觸墊22a,22b,22c,22d(電源接點)之其中一者形成為接點組。
於本實施例中,該複數第二電性接觸墊22a,22b,22c,22d係對稱位於該至少一第一電性接觸墊21之相對兩側。例如,該複數第二電性接觸墊22a,22b,22c,22d係對稱位於該至少一第一電性接觸墊21之上下左右四個方位上。具體地,該複數第二電性接觸墊22a,22b,22c,22d之數量為四個,其以該至少一第一電性接觸墊21為中心對稱圍繞該至少一第一電性接觸墊21,使該複數第二電性接觸墊22a,22b,22c,22d與該至少一第一電性接觸墊21排設呈十字形。
再者,該複數第二電性接觸墊22a,22b,22c,22d之至少兩者之電壓值係不相同。例如,四個第二電性接觸墊22a,22b,22c,22d之每一者之電壓值均不相同。
第3圖係為本發明之電子封裝件3之剖面示意圖。如第3圖所示,所述之電子封裝件3係包括:一基板結構2以及一設於該板體20上之電子元件30。
所述之電子元件30係為被動元件,如電容、電阻、電感或其它種類,其電性連接該複數第二電性接觸墊22a,22b,22c,22d之其中一者與該至少一第一電性接觸墊21。
另外,該電子封裝件3中亦可於該基板結構2上配置如控制晶片、邏輯晶片、功能晶片或其它晶片之半導體晶片(圖略),且可於該基板結構2上形成封裝層(圖略),以包覆該電子元件30及半導體晶片。
綜上所述,本發明之電子封裝件3藉由該基板結構2之設計,使複數第二電性接觸墊22a,22b,22c,22d沿該至少一第一電性接觸墊21之外圍(輪廓)排設,以由至少一接地墊可配合複數個電源墊形成為接點組,故該電子元件30之其中一側(如電源電極302)可依需求電性連接適合電壓值之複數第二電性接觸墊22a,22b,22c,22d之其中一者,而該電子元件30之另一側(如接地電極301)則電性連接該至少一第一電性接觸墊21。因此,採用本發明之基板結構2製作該電子封裝件3時,無需額外開發多種不同規格之封裝基板,即可滿足各種電壓需求之電子元件30,故相較於習知技術,本發明能有效減少製作基板結構2的時間及成本。
再者,本發明藉由複數第二電性接觸墊22a,22b,22c,22d沿該至少一第一電性接觸墊21之外圍(輪廓)排設之設計,因而對應不同之電子元件30僅需於該板體20上佈設至少一第一電性接觸墊21,故相較於習知封裝基板之多個接點組,本發明之基板結構2能有效縮減該板體20之版面面積,以符合微小化之需求。
此外,當該第一電性接觸墊21係為複數時,則能與對應之第二電性接觸墊22a,22b,22c,22d形成複數個接點組。
上述實施例係用以例示性說明本發明之原理及其功效,而非用於限制本發明。任何熟習此項技藝之人士均可在不違背本發明之精神及範疇下,對上述實施例進行修改。因此本發明之權利保護範圍,應如後述之申請專利範圍所列。
2:基板結構
20:板體
21:第一電性接觸墊
22a,22b,22c,22d:第二電性接觸墊
Claims (9)
- 一種基板結構,係包括:板體;至少一第一電性接觸墊,係設於該板體上;以及複數同一類型且呈對稱設置之第二電性接觸墊,係設於該板體上且沿該第一電性接觸墊之外圍呈對稱設置,以由該至少一第一電性接觸墊之其中一者配合該複數同一類型且呈對稱設置之第二電性接觸墊之其中一者形成為接點組,其中,該複數同一類型且呈對稱設置之第二電性接觸墊之至少兩者之電壓值係不相同。
- 如申請專利範圍第1項所述之基板結構,其中,該板體係具有用以電性連接該第一電性接觸墊及/或該複數第二電性接觸墊之線路層。
- 如申請專利範圍第1項所述之基板結構,其中,該複數第二電性接觸墊係對稱位於該至少一第一電性接觸墊之相對兩側。
- 如申請專利範圍第1項所述之基板結構,其中,該複數第二電性接觸墊係對稱位於該至少一第一電性接觸墊之四個方位上。
- 如申請專利範圍第1項所述之基板結構,其中,該複數第二電性接觸墊係為電源接點。
- 如申請專利範圍第1項所述之基板結構,其中,該至少一第一電性接觸墊係為接地接點。
- 一種電子封裝件,係包括:如申請專利範圍第1至6項之其中一者所述之基板結構;以及電子元件,係設於該板體上並電性連接該至少一第一電性接觸墊之其中一者及電性連接該複數第二電性接觸墊之其中一者。
- 如申請專利範圍第7項所述之電子封裝件,復包括設於該基板結構上之半導體晶片。
- 如申請專利範圍第7項所述之電子封裝件,其中,該電子元件係為被動元件。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109103375A TWI761756B (zh) | 2020-02-04 | 2020-02-04 | 電子封裝件及其基板結構 |
| CN202010104252.4A CN113224020B (zh) | 2020-02-04 | 2020-02-20 | 电子封装件 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109103375A TWI761756B (zh) | 2020-02-04 | 2020-02-04 | 電子封裝件及其基板結構 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202131459A TW202131459A (zh) | 2021-08-16 |
| TWI761756B true TWI761756B (zh) | 2022-04-21 |
Family
ID=77085611
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109103375A TWI761756B (zh) | 2020-02-04 | 2020-02-04 | 電子封裝件及其基板結構 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN113224020B (zh) |
| TW (1) | TWI761756B (zh) |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040188856A1 (en) * | 2002-04-29 | 2004-09-30 | Chi-Hsing Hsu | [flip-chip die and flip-chip package substrate] |
| TWM403181U (en) * | 2010-09-13 | 2011-05-01 | Cybertan Technology Inc | Printed circuit board for filtering the pad |
| TW201613054A (en) * | 2014-07-31 | 2016-04-01 | Kyocera Circuit Solutions Inc | Wiring board |
| TW201724390A (zh) * | 2015-08-17 | 2017-07-01 | 聯發科技股份有限公司 | 球柵陣列及半導體封裝 |
| TW201818529A (zh) * | 2016-11-14 | 2018-05-16 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101221944A (zh) * | 2007-01-09 | 2008-07-16 | 矽品精密工业股份有限公司 | 散热型半导体封装件 |
| GB2451439A (en) * | 2007-07-30 | 2009-02-04 | Toumaz Technology Ltd | Electrostatic discharge prevention circuit |
| US9788425B2 (en) * | 2015-04-09 | 2017-10-10 | Via Alliance Semiconductor Co., Ltd. | Electronic package assembly |
| RU170735U1 (ru) * | 2016-12-08 | 2017-05-04 | Государственное автономное образовательное учреждение высшего образования "Дагестанский государственный университет народного хозяйства" | Свч конденсатор для цепей согласования радиофотонных элементов |
-
2020
- 2020-02-04 TW TW109103375A patent/TWI761756B/zh active
- 2020-02-20 CN CN202010104252.4A patent/CN113224020B/zh active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040188856A1 (en) * | 2002-04-29 | 2004-09-30 | Chi-Hsing Hsu | [flip-chip die and flip-chip package substrate] |
| TWM403181U (en) * | 2010-09-13 | 2011-05-01 | Cybertan Technology Inc | Printed circuit board for filtering the pad |
| TW201613054A (en) * | 2014-07-31 | 2016-04-01 | Kyocera Circuit Solutions Inc | Wiring board |
| TW201724390A (zh) * | 2015-08-17 | 2017-07-01 | 聯發科技股份有限公司 | 球柵陣列及半導體封裝 |
| TW201818529A (zh) * | 2016-11-14 | 2018-05-16 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113224020B (zh) | 2025-08-26 |
| TW202131459A (zh) | 2021-08-16 |
| CN113224020A (zh) | 2021-08-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10381334B2 (en) | Semiconductor package and method of manufacturing the semiconductor package | |
| US8791554B2 (en) | Substrates for semiconductor devices including internal shielding structures and semiconductor devices including the substrates | |
| US9824955B2 (en) | Semiconductor device | |
| US10892316B2 (en) | High density ball grid array (BGA) package capacitor design | |
| CN112908994B (zh) | 半导体结构 | |
| WO2005067045A1 (en) | Array capacitors with voids to enable a full-grid socket | |
| US8283765B2 (en) | Semiconductor chip and stacked semiconductor package having the same | |
| TWI492335B (zh) | 電子裝置及其封裝結構 | |
| TWI761756B (zh) | 電子封裝件及其基板結構 | |
| KR20070088050A (ko) | 반도체 소자의 패드부 | |
| TWI845316B (zh) | 半導體裝置及其製造方法 | |
| CN1319166C (zh) | 半导体装置 | |
| CN104064530B (zh) | 半导体封装件及其制法 | |
| CN111312684A (zh) | 芯片封装结构 | |
| TWI824312B (zh) | 矽電容器及半導體封裝 | |
| TWI741787B (zh) | 半導體封裝及製造半導體封裝的方法 | |
| CN102856280B (zh) | 焊盘和芯片 | |
| TW202407900A (zh) | 承載結構 | |
| TW201839936A (zh) | 封裝基板及其製法 | |
| CN103137586B (zh) | 电路连接器装置及其方法 | |
| CN223844296U (zh) | 电子封装件及其基板结构 | |
| TWI815639B (zh) | 電子封裝件及其製法 | |
| TWI905725B (zh) | 半導體封裝結構 | |
| TWI912926B (zh) | 電子封裝件及其製法 | |
| TW202137559A (zh) | 電容器 |