TWI757864B - 封裝結構及其形成方法 - Google Patents
封裝結構及其形成方法 Download PDFInfo
- Publication number
- TWI757864B TWI757864B TW109130847D TW109130847D TWI757864B TW I757864 B TWI757864 B TW I757864B TW 109130847 D TW109130847 D TW 109130847D TW 109130847 D TW109130847 D TW 109130847D TW I757864 B TWI757864 B TW I757864B
- Authority
- TW
- Taiwan
- Prior art keywords
- integrated device
- semiconductor chip
- package substrate
- conductive
- package
- Prior art date
Links
Images
Classifications
-
- H10W90/00—
-
- H10W72/072—
-
- H10W72/20—
-
- H10W90/28—
-
- H10W95/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/62—Capacitors having potential barriers
- H10D1/66—Conductor-insulator-semiconductor capacitors, e.g. MOS capacitors
- H10D1/665—Trench conductor-insulator-semiconductor capacitors, e.g. trench MOS capacitors
-
- H10W70/68—
-
- H10W72/07207—
-
- H10W72/07232—
-
- H10W72/07236—
-
- H10W72/222—
-
- H10W72/29—
-
- H10W74/15—
-
- H10W90/20—
-
- H10W90/701—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/728—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Wire Bonding (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本揭露之一些實施例提供了一種封裝結構及其形成方法。封裝結構包括一封裝基板、在封裝基板的上方的一半導體晶片、與半導體晶片整合在一起的至少一積體裝置。積體裝置被整合在半導體晶片的正下方,以利於訊號傳輸。因此,改善了封裝結構之訊號整合以及電源整合。除此之外,積體裝置並不需要佔據在封裝基板上方的裝設空間,故可降低封裝基板之尺寸以及封裝結構之整體之尺寸。
Description
本揭露之一些實施例係有關於半導體封裝。
藉由半導體裝置製造中的科技進展,積體電路(integrated circuits, ICs)變得實用。藉由在相同尺寸的晶片上配合愈來愈多的元件的科技進展所驅動,晶片之尺寸、速度以及容量已經大幅進步。在半導體製造製程中不斷的進步使得半導體裝置具有更精細的特徵及/或更高的積體程度。功能密度(亦即,每單位晶片面積的內連線裝置之數量)通常增加,而特徵尺寸(亦即,使用製造製程所能產生的最小部件)則縮小。這樣的尺寸微縮化(scaling-down)製程通常藉由增加製造效率以及降低相關成本提供益處。
晶片封裝不僅為半導體裝置提供保護,以免半導體裝置受到環境汙染,而且,亦為封裝在其中的半導體裝置提供連接界面(connection interface)。已經發展出利用更少的面積或更低的高度的更小的封裝結構來封裝半導體裝置。
儘管現有的封裝技術已經通常適於其所欲達成的目的,不過,現有的封裝技術並非在所有方面皆全然地令人滿意。
根據一些實施例,提供了一種封裝結構。封裝結構包括一封裝基板、一半導體晶片、一積體裝置。半導體晶片設置於封裝基板的上方並具有面對封裝基板的一下表面。積體裝置設置於封裝基板與半導體晶片之間,並接合至半導體晶片之下表面。
根據一些實施例,提供了一種形成封裝結構之方法。方法包括將一積體裝置接合至一半導體晶片。方法更包括將具有積體裝置的半導體晶片設置於一封裝基板的上方,使得積體裝置在半導體晶片之一下表面與封裝基板之一上表面之間。
根據一些實施例,提供了一種封裝結構。封裝結構包括一封裝基板、一半導體晶片、一積體裝置。半導體晶片經由在封裝基板之一上表面與半導體晶片之一下表面之間的複數個第一導電結構接合至封裝基板之上表面上。積體裝置接合至半導體晶片之下表面。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下描述具體的構件及其排列方式的實施例以闡述本揭露。當然,這些實施例僅作為範例,而不該以此限定本揭露的範圍。例如,在說明書中敘述了一第一特徵形成於一第二特徵之上或上方,其可能包含第一特徵與第二特徵是直接接觸的實施例,亦可能包含了有附加特徵形成於第一特徵與第二特徵之間,而使得第一特徵與第二特徵可能未直接接觸的實施例。另外,在本揭露的各種範例中可能使用重複的參考符號及/或標記,此重複係為了簡化與清晰的目的,並非用以限定所討論的各個實施例及/或配置之間有特定的關係。
除此之外,所使用的空間相關用語,例如「下方」、「之下」、「下」、「之上」、「上」及類似的用語,係為了便於描述圖示中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用語意欲包含使用中或操作中的裝置之不同方位。設備/裝置可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。
說明書中的用語「實質上(substantially)」,例如「實質上平坦」或「實質上共平面」等可為本領域技術人員所能理解。在一些實施例中,形容詞實質上可被移除。在適用的情況下,用語「實質上」還可包括「全部(entirely)」、「完全(completely)」、「所有(all)」等的實施例。在適用的情況下,用語「實質上」還可涉及90%或更高,例如95%或更高,特別是99%或更高,包括100%。此外,例如「實質上平行」或「實質上垂直」之類的用語應解釋為不排除相較於特定佈置的微小偏差,並且例如可包括高達10°的偏差。用語「實質上」不排除「完全」,例如,「實質上不含(substantially free)」Y的組合物可能是完全不含Y。
與特定距離或尺寸結合使用的例如「約」的用語應解釋為不排除相較於特定距離或尺寸的微小偏差,並且例如可包括高達10%的偏差。相對於數值X的用語「約」可能表示X ±5或10%。
以下描述本揭露的一些實施例。可在這些實施例中描述的階段之前、之中及/或之後提供額外的操作。在不同的實施例中,可替換或消除所述的某些階段。可將附加特徵添加到半導體裝置結構中。在不同的實施例中,可替換或消除所述的某些特徵。儘管下文中以特定順序執行的操作來討論一些實施例,但是也可其他的邏輯順序來執行這些操作。
本揭露之一些實施例可能係有關於3D封裝或3D-IC裝置。亦可包括其他特徵以及製程。例如,可包括測試結構,以幫助對3D封裝或3D-IC裝置進行驗證測試。測試結構可包括例如形成在重分佈層(redistribution layer)中或在基板上的測試墊(pads),其允許測試3D封裝或3D-IC、使用探針及/或探針卡等。可對中間結構以及最終結構執行驗證測試。額外地,在此所揭露的結構以及方法可與結合已知良好的晶粒之中間驗證的測試方法一起使用,以增加良率並降低成本。
第1A圖至第1E圖係根據一些實施例來形成封裝結構的製程之各種階段之剖面圖。如第1A圖所示,根據一些實施例,在一承載基板100上方形成一封裝基板102。承載基板100可為玻璃基板、半導體基板或其他合適的基板。在後續階段(如第1E圖所繪示的)移除承載基板100之後,可使用封裝基板102來提供在封裝結構中所封裝的半導體裝置(將在以下內容中描述)與外部電子裝置之間的電性連接。
封裝基板102可用於佈線(routing)。在一些實施例中,封裝基板102為重分佈基板。在一些替代性實施例中,封裝基板102為包括核(core)以及在核之兩側上的增層(build-up)層的一增層基板。在本揭露之實施例之後續討論中,繪示重分佈基板來作為封裝基板102之範例,不過,根據一些範例實施例顯示出的教示無難度地適用於增層基板。如第1A圖所示,封裝基板102包括多個層壓絕緣層104以及由絕緣層104包圍的多個導電特徵106。導電特徵106可包括導電線路、導電導孔及/或導電墊。在一些實施例中,一些導電導孔彼此堆疊(stacked)。上導電導孔實質上與下導電導孔對齊,以具有更短的佈線長度。然而,在一些例子中,一些導孔為交錯排列的(staggered)導孔,其具有受限的佈線方式。上導電導孔與下導電導孔不對齊。
絕緣層104可包括或由一種或多種聚合物材料製成。聚合物材料可包括聚苯噁唑(polybenzoxazole, PBO)、聚醯亞胺(polyimide, PI)、環氧基樹脂、一種或多種其他合適的高分子材料或前述材料之組合。在一些實施例中,聚合物材料為光敏性的(photosensitive)。因此,可使用光微影製程,以在絕緣層104中形成具有期望圖案的開口。
在一些其他實施例中,絕緣層104之一部分或全部包括或由聚合物材料以外的介電質材料製成。介電質材料可包括氧化矽、碳化矽、氮化矽、氮氧化矽、一種或多種其他合適的材料或前述材料之組合。
導電特徵106可包括在水平方向上提供電性連接的導線以及在鉛直方向上提供電性連接的導電導孔。導電特徵106可包括或由銅、鋁、金、鈷、鈦、鎳、銀、石墨烯、一種或多種其他合適的導電材料或前述材料之組合製成。在一些實施例中,導電特徵106包括多個子層。例如,每個導電特徵106包含多個子層,包括鈦/銅、鈦/鎳/銅、鈦/銅/鈦、鋁/鈦/鎳/銀、其他合適的多個子層或前述子層之組合。
封裝基板102之形成可涉及多個沉積或塗佈製程、多個圖案化製程及/或多個平坦化製程。
沉積或塗佈製程可用於形成絕緣層及/或導電層。沉積或塗佈製程可包括旋轉塗佈製程、電鍍製程、化學鍍製程(electroless process)、化學氣相沉積(chemical vapor deposition, CVD)製程、物理氣相沉積(physical vapor deposition, PVD)製程、原子層沉積(atomic layer deposition, ALD)製程、一種或多種其他適用的製程或前述製程之組合。
圖案化製程可用於圖案化形成的絕緣層及/或形成的導電層。圖案化製程可包括光微影製程、能量束鑽孔製程(例如,雷射束鑽孔製程、離子束鑽孔製程或電子束鑽孔製程)、蝕刻製程、機械鑽孔製程、一種或多種其他適用的製程或前述製程之組合。
平坦化製程可用於為形成的絕緣層及/或形成的導電層提供平坦的頂表面,以利於後續的製程。平坦化製程可包括機械研磨(mechanical grinding)製程、化學機械研磨(chemical mechanical polishing , CMP)製程、一種或多種其他適用的製程或前述製程之組合。
如第1A圖所示,根據一些實施例,封裝基板102亦包括形成在其上的複數個導電元件108。每個導電元件108可能自絕緣層104之最頂部的表面暴露或突出,且可電性連接至導電特徵106之其中之一者。導電元件108可用於電性導電、保持或接收半導體晶片,將在以下內容中描述。
導電元件108可包括或由銅、鋁、金、鈷、鈦、錫、一種或多種其他合適的材料或前述材料之組合製成。可使用電鍍製程、化學鍍製程、放置製程(placement process)、印刷製程、物理氣相沉積製程、化學氣相沉積製程、一種或多種其他適用的製程或前述製程之組合來形成導電元件108。
如第1B圖所示,根據一些實施例,在(第1圖中的)封裝基板102的上方提供一個或多個半導體晶片110(為了簡化,僅示出一個半導體晶片110)。在本實施例中,如第1B圖所示,每一個半導體晶片110為表面安裝裝置(surface-mount device, SMD),並具有暴露在其表面上的複數個導電墊112。在一些實施例中,半導體晶片110進一步具有覆蓋導電墊112的一護層(passivation layer)(未圖示),且經由形成在護層中的用於電性連接的對應開口暴露出每一個導電墊112之一部分。導電墊112可包括或由銅、鋁、金、鈷、鈦、錫、一種或多種其他合適的導電材料或前述材料之組合製成。可使用翻轉晶片(flip-chip)接合方法來將半導體晶片110安裝在封裝基板102上或接合至封裝基板102,將在以下內容中描述。
每一個半導體晶片110為功能性積體電路晶片,取決於實際需要,半導體晶片110可包括一個或多個應用處理器、邏輯電路、記憶體裝置、電源管理積體電路、類比電路、數位電路、混合訊號電路、一個或多個其他合適的功能性積體電路或前述積體電路之組合。
在一些實施例中,一個或多個積體裝置114與每一個半導體晶片110整合在一起。為了說明以及為了簡化,在第1B圖之後僅描述了一個積體裝置114與一個半導體晶片110整合在一起,不過,根據一些範例實施例顯示出的教示亦適用於多個積體裝置114與每一個半導體晶片110整合在一起的例子中。在一些實施例中,積體裝置114與相應的半導體晶片110係不同類型的半導體裝置。例如,積體裝置114可為包括一個或多個被動元件的被動裝置,且被動元件例如為電阻、電容、電感等或前述被動元件之組合。在一些實施例中,積體裝置114包括至少一個深溝槽電容1140,其結構在第7圖中示出。深溝槽電容1140可包括一基板1140A以及從基板1140A之頂表面延伸至基板1140A之內部的數個深溝槽1140B。深溝槽電容1140亦包括形成在基板1140A中並包圍深溝槽1140B的一摻雜層(doped layer)1140C。一介電層1140D順應性地覆蓋每一個深溝槽1140B之側壁以及底壁,且介電層1140D之一部分延伸至深溝槽電容1140之頂表面。一導電層1140E設置在介電層1140D的上方,且導電層1140E之一部分延伸至由介電層1140D所覆蓋的深溝槽1140B。一第一導電接點1140F設置在導電層1140E的上方並電性連接至導電層1140E,且一第二導電接點1140G設置在深溝槽電容1140之頂表面上並電性連接至摻雜層1140C。然而,本揭露之實施例並不限於前述結構,且其他結構的積體裝置114亦可適用。
在一些實施例中,積體裝置114可為包括一個或多個主動元件的主動裝置,且主動元件例如為二極體、電晶體等或前述主動元件之組合。在一些實施例中,積體裝置114可包括僅具有金屬佈線的半導體晶粒(亦即,不具有功能性半導體晶片、主動或被動裝置或模組)。
作為另一些實施例,積體裝置114與相應的半導體晶片110可為不同類型的功能性晶片。例如,在一些例子中,半導體晶片110為應用處理器,而積體裝置114為記憶體裝置。在一些實施例中,俯視時,積體裝置114之尺寸(亦即,面積)小於相應的半導體晶片110之尺寸(亦即,面積),將在以下內容中描述。
在一些實施例中,如第1B圖所示,積體裝置114經由導電結構116接合至半導體晶片110之導電墊112。導電結構116可被形成在積體裝置114之其中之一個表面上並電性連接至積體裝置114之暴露出的墊區域或電極(例如,如第5A圖、第5B圖、第6圖所示)。可使用導電結構116來將積體裝置114電性內連接至半導體晶片110。導電結構116可包括導電柱、焊料球、覆晶互連技術(Controlled Collapse Chip Connection, C4)凸塊(bumps)、微凸塊、一種或多種其他合適的接合結構或前述接合結構之組合。
導電結構116可包括或由金屬材料製成,例如,銅、鋁、金、鎳、銀、鈀等或前述金屬材料之組合。可使用電鍍製程、化學鍍製程、放置製程、印刷製程、物理氣相沉積製程、化學氣相沉積製程、光微影製程、一種或多種其他適用的製程或前述製程之組合來形成導電結構116。
在一些其他實施例中,導電結構116可由含錫材料製成。含錫材料可進一步包括銅、銀、金、鋁、鉛、一種或多種其他合適的材料或前述材料之組合。在一些其他實施例中,導電結構116係無鉛的。除此之外,為了將含錫材料成形為想要的凸塊或球形,可執行回焊(reflow)製程。
在一些實施例中,如第1B圖所示,進一步形成一底部填充(underfill)元件118,以包圍並保護導電結構116,並提升積體裝置114與半導體晶片110之間的連接。底部填充元件118可包括或由絕緣材料製成,例如底部填充材料。底部填充材料可包括環氧樹脂、樹脂、填料材料、應力消除劑(stress release agent, SRA)、黏著促進劑、其他合適的材料或前述材料之組合。在一些實施例中,在積體裝置114與半導體晶片110之間的間距分散液態底部填充材料,以強化導電結構116以及封裝結構之整體之強度。在前述分散之操作之後,固化底部填充材料,以形成底部填充元件118。底部填充元件118亦可為封裝結構提供熱傳導路徑。在本實施例中,底部填充元件118填充積體裝置114與半導體晶片110之間的整個間距,並覆蓋積體裝置114之整個下表面。在一些其他實施例中,並未形成底部填充元件118,或者,底部填充元件118僅覆蓋積體裝置114之下表面之一部分。
如第1C圖所示,根據一些實施例,第1B圖中示出的結構被上下顛倒並被設置在封裝基板102的上方。在一些實施例中,在將半導體晶片110與積體裝置114內連接之後,將半導體晶片110放置在封裝基板102之上,使得半導體晶片110的下表面110A(有積體裝置114安裝在其上)面對且實質上平行於封裝基板102之上表面102A。之後,半導體晶片110經由在導電元件108與半導體晶片110之一些尚未耦接至積體裝置114的接觸墊112之間的導電結構120接合至在封裝基板102上方的導電元件108。在一些其他實施例中,並未形成導電元件108,且半導體晶片110經由導電結構120接合至封裝基板102之暴露的墊區域(藉由一些導電特徵106所構成)。
導電結構120可包括導電柱、焊料球、C4凸塊、微凸塊、一種或多種其他合適的接合結構或前述接合結構之組合。在一些實施例中,導電結構120之材料以及形成方法可等同於或類似於第1B圖中繪示的導電結構116。在一些實施例中,導電結構120與導電結構116的樣式(scheme)、尺寸、高度、材料或前述性質之組合不同,將在關於第5A圖的內容中描述。
在一些實施例中,半導體晶片110以及封裝基板102在高溫下彼此擠壓。因此,半導體晶片110經由導電結構120接合至封裝基板102。在一些實施例中,使用熱壓合(thermal compression)製程來達成前述接合製程。
如第1C圖所示,根據一些實施例,在使用前述翻轉晶片接合方法將半導體晶片110安裝在封裝基板102上並內連線至封裝基板102之後,導電結構120位於積體裝置114的旁邊。在一些實施例中,積體裝置114與封裝基板102之上表面102A藉由間距(例如,請見第1C圖)所分隔。第1C圖中所示在方向D1上的間隔(例如,高度)可大於約20微米,但本揭露不限於此。在一些實施例中,積體裝置114可直接接觸上表面102A。在一些實施例中,導電結構120包圍或環繞積體裝置114。
在一些實施例中,如第1C圖所示,(亦可見第2圖,其中以虛線繪示在半導體晶片110的下方的積體裝置114),每一個積體裝置114位於相應的半導體晶片110之下。例如,每一個積體裝置114位於相應的半導體晶片110之下,且俯視時(例如,當從實質上垂直於半導體晶片110之下表面110A的一方向D1觀察時),每一個積體裝置114不超過相應的半導體晶片110的邊界或投影(亦即,半導體晶片110延伸橫越積體裝置114之邊緣)。
如第1D圖所示,根據一些實施例,形成一保護層122,以包圍並保護半導體晶片110。在一些實施例中,保護層122亦包圍並保護導電結構120。在一些實施例中,如第1D圖所示,保護層122之一部分在半導體晶片110之下表面110A與封裝基板120之上表面102A之間,且保護層122之另一部分在積體裝置114與封裝基板102之上表面102A之間(亦即,填充積體裝置114與封裝基板102之間的間距)。形成在積體裝置114與封裝基板102之間的保護層122之部分有助於提供積體裝置114的熱路徑(亦即,藉由操作積體裝置114所產生的熱可經由保護層122消散)。在一些實施例中,保護層122藉由底部填充元件118與相應的半導體晶片110之下的導電結構116分隔。然而,本揭露之實施例不限於此。可對本揭露之實施例進行許多變化及/或修改。在一些其他實施例中,並未形成底部填充元件118。在這些情況下,保護層122可直接接觸相應的半導體晶片110之下的導電結構116。
在一些實施例中,保護層122包括或由絕緣材料製成,例如,模製材料(molding material)。模製材料可包括聚合物材料,例如其中分散有填料的環氧基樹脂。在一些實施例中,將模製材料(例如,液態模製材料)分配至封裝基板102之頂表面102A上及/或半導體晶片110的上方。之後,在一些實施例中,使用熱製程來固化液態模製材料並將其轉變成保護層122。
在一些實施例中,在保護層122上進行平坦化製程,以部分地移除保護層122。因此,如第1D圖所示,暴露出每一個半導體晶片110之上表面110B(亦即,每一個半導體晶片110之上表面110B實質上與保護層122之頂表面122A齊平)。平坦化製程可包括研磨製程、化學機械研磨製程、蝕刻製程、乾式研磨製程、一種或多種其他適用的製程或前述製程之組合。
之後,如第1E圖所示,根據一些實施例,移除承載基板100,以暴露出封裝基板102之表面。在一些實施例中,在形成封裝基板102之前,先在承載基板100的上方形成一離型膜(release film)(未圖示)。離型膜係暫時性接合材料,其有助於承載基板100與封裝基板102之間的分隔操作。
之後,在一些實施例中,如第1E圖所示,在封裝基板102的原來由承載基板100覆蓋之表面的上方形成複數個導電凸塊124。每一個導電凸塊124可電性連接至封裝基板102之導電特徵106之其中一者。導電凸塊124使得封裝結構能夠電性連接至一外部裝置(未圖示)。導電凸塊124可包括或為焊料凸塊,例如,含錫焊料凸塊。含錫焊料凸塊可進一步包括銅、銀、金、鋁、鉛、一種或多種其他合適的材料或前述材料之組合。在一些實施例中,含錫焊料凸塊係無鉛的。
在一些實施例中,在移除承載基板100之後,將焊料球(或焊料元件)設置在暴露的導電特徵106上。之後,執行回焊製程,以將焊球熔化成導電凸塊124。在一些其他實施例中,在設置焊料球之前,在暴露的導電特徵106的上方形成凸塊下金屬化(under bump metallization, UBM)元件。在一些其他實施例中,將焊料元件電鍍至暴露的導電特徵106上。之後,使用回焊製程將焊料元件熔化,以形成導電凸塊124。
之後,在一些實施例中,執行分割(singulation)製程。因此,形成了多個分隔的封裝結構。在第1E圖中,示出了封裝結構之其中一者。如第1E圖所示,積體裝置114與半導體晶片110整合在一起並接合至半導體晶片110。因此,半導體晶片110與積體裝置114可直接互相通訊,而不需要其他元件(例如,封裝基板102)。因此,由於降低了佈線長度,改善了封裝結構之訊號整合以及電源整合。
除此之外,如第2圖所示,因為較小的積體裝置114可被整合在相應的半導體晶片110的下方而不需要在封裝基板102的上方佔據裝設空間,可進一步降低封裝基板102之尺寸以及封裝結構之整體之尺寸。
可對本揭露之實施例進行許多變化及/或修改。第3圖係根據一些實施例的封裝結構之剖面圖。應理解的是,第3圖中的大多數結構等同於第2圖中的大多數結構,故在此僅描述不同處。如第3圖所示,根據一些實施例,在封裝基板102之上表面102A上進一步形成一凹槽130。凹槽130在實質上垂直於封裝基板102之上表面102A的一方向D1上可具有適當的深度(例如,在一些例子中為約10微米至30微米,不過,本揭露之實施例不限於此),以容納整合在半導體晶片110的下方的積體裝置114。而且,凹槽130在垂直於方向D1的部分上可能具有與被接收的積體裝置114對應之形狀以及尺寸(例如,面積),以允許積體裝置114之進入。
在一些實施例中,如第3圖所示,積體裝置114之一部份延伸至凹槽130中,且積體裝置114之底部與凹槽130之底部130A藉由間距所分隔。方向D1上的間距(例如,高度)可大於約20微米,不過本揭露不限於此。在一些實施例中,保護層122之一部分在積體裝置114與凹槽130之底表面130A之間(亦即,填充積體裝置114與底表面130A之間的間距),以提供積體裝置114額外的熱路徑。
在一些其他實施例中,取決於積體裝置114之數量,封裝基板102可具有二個或更多的凹槽130。例如,一個凹槽130可接收一個積體裝置114。然而,在一些例子中,多於一個的積體裝置114可被接收在一個凹槽130中。
在一些實施例中,在將整合在一起的半導體晶片110與積體裝置114設置在封裝基板102的上方之前便形成凹槽130。可使用濕蝕刻製程、乾蝕刻製程、能量束鑽孔製程(例如,雷射束鑽孔製程、離子束鑽孔製程或電子束鑽孔製程)、機械鑽孔製程、一種或多種其他適用的製程或前述製程之組合來形成凹槽130。形成的凹槽130之側壁可垂直於封裝基板102之上表面102A或相對於封裝基板102之上表面102A傾斜。
在第3圖中,在封裝基板102上形成凹槽130,以容納積體裝置114,且因此導電結構120在方向D1上之高度H小於使用沒有凹槽的封裝基板102時導電結構120在方向D1上可能具有的高度。這是因為導電結構120在方向D1上之高度H不再需要大於積體裝置114在方向D1上之厚度。因此,可獲得較薄的封裝結構之整體。
可對本揭露之實施例進行許多變化及/或修改。第4圖係根據一些實施例的封裝結構之剖面圖。應理解的是,第4圖中的大多數結構等同於第3圖中的大多數結構,故在此僅描述不同處。如第4圖所示,積體裝置114之一部分延伸至封裝基板102之凹槽130中,且積體裝置114進一步經由在積體裝置114與在凹槽130之底表面130A處暴露的墊區域(藉由一些導電特徵106所構成)之間的導電結構140電性連接至封裝基板102。在將整合在一起的半導體晶片110與積體裝置114堆疊在封裝基板102的上方之後,導電結構140使得積體裝置114及/或半導體晶片110能夠電性連接至封裝基板102。
在一些實施例中,在將半導體晶片110堆疊在封裝基板102的上方之前,導電結構140被形成在積體裝置114的相對於導電結構116之表面上,且導電結構140電性連接至積體裝置114之暴露的墊區域或電極。導電結構140亦電性連接至積體裝置114之內部電路。例如,數個導電通孔可被形成在積體裝置114中並穿過積體裝置114,以將在積體裝置114之相對表面上的導電結構116與導電結構140內連接。導電結構140可包括導電柱、焊料球、C4凸塊、微凸塊、一種或多種其他合適的接合結構或前述接合結構之組合。在一些實施例中,導電結構140之材料以及形成方法可等同於或類似於第1B圖中繪示的導電結構116。在一些實施例中,導電結構140與導電結構120的樣式、尺寸、高度、材料或前述性質之組合不同,但類似於導電結構116,將在以下內容中描述。
在一些實施例中,形成的保護層122亦包圍並保護在積體裝置114之下的導電結構140。例如,如第4圖所示,保護層122之一部分在積體裝置114與凹槽130之底表面130A之間。在積體裝置114與凹槽130之底表面130A之間的保護層122之部分亦可有助於提供積體裝置114的熱路徑。
在第4圖中,與半導體晶片110整合在一起的積體裝置114亦電性連接至在下方的封裝基板102,藉此提供半導體晶片110的額外佈線(除了導電結構120之外),以將半導體晶片110內連線至封裝基板102。因此,進一步提升了封裝結構之整體之電性性能。
第5A圖係根據一些實施例的封裝結構之剖面圖。在一些實施例中,第5A圖係示出靠近積體裝置114的封裝結構的放大圖。如第5A圖所示,在一些實施例中,封裝結構包括整合在半導體晶片110的下方(亦即,在半導體晶片110之面對封裝基板102的下表面110A處)的二個不同厚度(在方向D1上)的積體裝置114。其中一個積體裝置114與封裝基板102之上表面102A藉由間距(例如,大於約20微米)所分隔,而另一個積體裝置114延伸至封裝基板102之凹槽130並與凹槽130之底表面130A藉由間距(例如,大於約20微米)所分隔。然而,本揭露之實施例不限於此,在一些其他實施例中,積體裝置114之至少其中一者可直接接觸半導體基板102。
如第5A圖所示,在一些實施例中,封裝結構亦包括導電結構120以及導電結構116,導電結構120用於將半導體晶片110內連線至封裝基板102,而導電結構116用於將半導體晶片110內連線至積體裝置114。導電結構120之材料以及形成方法可等同於或類似於第1C圖中繪示的導電結構120。導電結構116之材料以及形成方法可等同於或類似於第1B圖中繪示的導電結構116。
根據一些實施例,導電結構120與導電結構116的樣式及/或材料不同。例如,如第5A圖所示,在一些實施例中,每一個導電結構120包括由金屬材料(例如,銅、金等或銅與金的合金)製成的一金屬柱120A(亦稱為C4凸塊)以及一焊料球120B,且每一個導電結構116包括由與金屬柱120A不同或等同的金屬材料(例如,銅、金等或銅與金的合金)製成的一導電連接器116A以及一焊料球116B。在一些實施例中,金屬柱120A被接合至半導體晶片110之其中一個接觸墊112A,而焊料球120B被形成在金屬柱112A與在封裝基板102的上方的其中一個導電元件108之間。導電連接器116A被形成在半導體晶片110之其中一個接觸墊112B上,而焊料球116B被形成在導電連接器116A與積體裝置114之其中一個接觸墊或電極114A之間。在一些其他實施例中,在設置導電結構120之前,在半導體晶片110之接觸墊112A的上方形成凸塊下金屬化元件。在一些其他實施例中,導電連接器116A被省略,而焊料球116B被形成在半導體晶片110之一些接觸墊112B與積體裝置114之對應的接觸墊或電極114A之間。
除此之外,根據一些實施例,導電結構120與導電結構116的尺寸及/或高度不同。例如,在如第5A圖所示的一些實施例中,每一個導電結構120在方向D1上之高度H1
(例如,約70至120微米)大於每一個導電結構116在方向D1上之高度H2
(例如,約10至30微米)。附加地或可選地,每一個導電結構120在垂直於方向D1的部分之尺寸W1
(例如,面積)大於每一個導電結構116在垂直於方向D1的部分之尺寸W2
(例如,面積)。在一些實施例中,如第5A圖所示,用於導電結構120的半導體晶片110之每一個接觸墊112A之尺寸亦大於用於導電結構116的每一個接觸墊112B。
應理解的是,前述導電結構120以及導電結構116之材料、結構以及幾何性質僅為示意性的,並非意欲限制本揭露,且並不應解讀為限制本揭露。對本技術領域中具有通常知識者而言,一旦了解了本揭露,許多變化以及修改係顯而易見的。
在一些實施例中,如第5B圖所示,如前所述,可形成保護層122,以包圍並保護半導體晶片110,而且,可選擇性地形成底部填充元件118,以包圍並保護導電結構116。保護層122之一部分可被形成在積體裝置114與凹槽130之底表面130A之間。
第6圖係根據一些實施例的封裝結構之剖面圖。在一些實施例中,第6圖係示出關於積體裝置114的封裝結構的放大圖,其可適用於第1圖至第4圖、第5A圖、第5B圖之實施例。如第6圖所示,在一些實施例中,積體裝置114包括電極1141以及電極1142。在一些實施例中,如第6圖所示,電極1141以及電極1142之剖面圖具有C型輪廓。電極1141以及電極1142可接合至(例如,焊料連結或直接接觸)半導體晶片110之接觸墊112。在一些實施例中,形成底部填充元件118,以包圍並保護電極1141以及電極1142與接觸墊112之間的連結。在一些實施例中,電極1141以及電極1142可具有其他輪廓,例如,長方形形狀。
本揭露之實施例形成一種封裝結構,封裝結構包括一封裝基板、在封裝基板的上方的一半導體晶片、與半導體晶片整合在一起的至少一積體裝置。積體裝置被整合在半導體晶片之正下方,以利於訊號傳輸。因此,改善了封裝結構之訊號整合以及電源整合。除此之外,積體裝置並不需要佔據在封裝基板上方的裝設空間,代表可降低封裝基板之尺寸以及封裝結構之整體之尺寸。
根據一些實施例,提供了一種封裝結構。封裝結構包括一封裝基板、一半導體晶片、一積體裝置。半導體晶片設置於封裝基板的上方並具有面對封裝基板的一下表面。積體裝置設置於封裝基板與半導體晶片之間,並接合至半導體晶片之下表面。
在一些實施例中,積體裝置位於半導體晶片之下,且當從垂直於半導體晶片之下表面的一方向觀察時,積體裝置位於半導體晶片之邊界內。在一些實施例中,積體裝置經由在半導體晶片之下表面與積體裝置之間的複數個導電結構電性連接至半導體晶片。在一些實施例中,封裝結構更包括一底部填充元件,底部填充元件配置以包圍導電結構,其中底部填充元件之一部分在半導體晶片之下表面與積體裝置之間。在一些實施例中,半導體晶片經由在半導體晶片之下表面與封裝基板之間的複數個導電結構電性連接至封裝基板,其中導電結構包圍積體裝置。在一些實施例中,積體裝置與封裝基板之一上表面藉由一間距所分隔。在一些實施例中,封裝基板具有面對半導體晶片之下表面的一上表面以及形成在上表面上的一凹槽,其中凹槽配置以容納積體裝置。在一些實施例中,積體裝置係一積體被動裝置。在一些實施例中,積體裝置延伸至凹槽內,且積體裝置在凹槽之一底表面處電性連接至封裝基板。在一些實施例中,積體裝置與半導體晶片係不同類型的半導體裝置。
根據一些實施例,提供了一種形成封裝結構之方法。方法包括將一積體裝置接合至一半導體晶片。方法更包括將具有積體裝置的半導體晶片設置於一封裝基板的上方,使得積體裝置在半導體晶片之一下表面與封裝基板之一上表面之間。
在一些實施例中,積體裝置經由複數個導電結構接合至半導體晶片之下表面上,其中在將具有積體裝置的半導體晶片設置於封裝基板的上方之前,形成封裝結構之方法更包括形成一底部填充元件,以包圍導電結構。在一些實施例中,在將具有積體裝置的半導體晶片設置於封裝基板的上方之後,積體裝置與封裝基板之上表面藉由一間距所分隔。在一些實施例中,在將具有積體裝置的半導體晶片設置於封裝基板的上方之前,形成封裝結構之方法更包括在封裝基板之上表面上形成一凹槽,以容納積體裝置。在一些實施例中,在將具有積體裝置的半導體晶片設置於封裝基板的上方之後,形成封裝結構之方法更包括在凹槽之一底表面處將積體裝置經由在積體裝置與凹槽之底表面之間的複數個導電結構電性連接至封裝基板。
根據一些實施例,提供了一種封裝結構。封裝結構包括一封裝基板、一半導體晶片、一積體裝置。半導體晶片經由在封裝基板之一上表面與半導體晶片之一下表面之間的複數個第一導電結構接合至封裝基板之上表面上。積體裝置接合至半導體晶片之下表面。
在一些實施例中,積體裝置經由在半導體晶片之下表面與積體裝置之間的複數個第二導電結構接合至半導體晶片之下表面。在一些實施例中,第二導電結構的樣式、尺寸、高度、材料或前述性質之組合與第一導電結構的樣式、尺寸、高度、材料或前述性質之組合不同。在一些實施例中,封裝結構更包括一保護層,保護層配置以包圍第一導電結構以及積體裝置,其中保護層之一部分在半導體晶片之下表面與封裝基板之上表面之間,且保護層之另一部分在積體裝置與封裝基板之上表面之間。在一些實施例中,積體裝置位於半導體晶片之正下方,且當從垂直於半導體晶片之下表面的一方向觀察時,積體裝置位於半導體晶片之邊界內。
前面概述數個實施例之特徵,使得本技術領域中具有通常知識者可更好地理解本揭露之各方面。本技術領域中具有通常知識者應理解的是,可輕易地使用本揭露作為設計或修改其他製程以及結構的基礎,以實現在此介紹的實施例之相同目的及/或達到相同優點。本技術領域中具有通常知識者亦應理解的是,這樣的等效配置並不背離本揭露之精神以及範疇,且在不背離本揭露之精神以及範疇的情形下,可對本揭露進行各種改變、替換以及更改。
100:承載基板
102:封裝基板
102A:封裝基板之上表面
104:絕緣層
106:導電特徵
108:導電元件
110:半導體晶片
110A:半導體晶片之下表面
110B:半導體晶片之上表面
112:導電墊
112A,112B:接觸墊
114:積體裝置
114A:積體裝置之接觸墊或電極
116,120:導電結構
116A:導電連接器
116B,120B:焊料球
118:底部填充元件
120A:金屬柱
122:保護層
122A:保護層之頂表面
124:導電凸塊
130:凹槽
130A:凹槽之底部
1140:深溝槽電容
1141,1142:電極
1140A:深溝槽電容之基板
1140B:深溝槽
1140C:摻雜層
1140D:介電層
1140E:導電層
1140F:第一導電接點
1140G:第二導電接點
D1:方向
H,H1
,H2
:高度
W1
,W2
:尺寸
當閱讀所附圖式時,從以下的詳細描述能最佳理解本揭露之各方面。應注意的是,各種特徵並不一定按照比例繪製。事實上,可能任意地放大或縮小各種特徵之尺寸,以做清楚的說明。
第1A圖至第1E圖係根據一些實施例來形成封裝結構的製程之各種階段之剖面圖。
第2圖係根據一些實施例的封裝結構之示意頂視圖。
第3圖係根據一些實施例的封裝結構之剖面圖。
第4圖係根據一些實施例的封裝結構之剖面圖。
第5A圖係根據一些實施例的封裝結構之剖面圖。
第5B圖係根據一些實施例的封裝結構之剖面圖。
第6圖係根據一些實施例的封裝結構之剖面圖。
第7圖係根據一些實施例的在第1B圖中的積體裝置之示意剖面圖。
無
102:封裝基板
102A:封裝基板之上表面
104:絕緣層
108:導電元件
110:半導體晶片
110A:半導體晶片之下表面
112A,112B:接觸墊
114:積體裝置
114A:積體裝置之接觸墊或電極
116,120:導電結構
116A:導電連接器
116B,120B:焊料球
120A:金屬柱
130:凹槽
130A:凹槽之底部
D1:方向
H1
,H2
:高度
W1
,W2
:尺寸
Claims (10)
- 一種封裝結構,包括:一封裝基板;一半導體晶片,設置於該封裝基板的上方,其中該半導體晶片具有面對該封裝基板的一下表面;一積體裝置,設置於該封裝基板與該半導體晶片之間,並接合至該半導體晶片之該下表面;以及一保護層,配置以包圍該半導體晶片,其中該保護層之一上表面與該半導體晶片之一上表面齊平。
- 如請求項1之封裝結構,其中該積體裝置位於該半導體晶片之下,且當從垂直於該半導體晶片之該下表面的一方向觀察時,該積體裝置位於該半導體晶片之邊界內。
- 如請求項1之封裝結構,其中該積體裝置經由在該半導體晶片之該下表面與該積體裝置之間的複數個導電結構電性連接至該半導體晶片。
- 如請求項1之封裝結構,其中該半導體晶片經由在該半導體晶片之該下表面與該封裝基板之間的複數個導電結構電性連接至該封裝基板,其中該等導電結構包圍該積體裝置。
- 如請求項1之封裝結構,其中該積體裝置與該封裝基板之一上表面藉由一間距所分隔。
- 如請求項1之封裝結構,其中該封裝基板具有面對該半導體晶片之該下表面的一上表面以及形成在該上表面上的一凹槽,其中該凹槽配置以容納該積體裝置,其中該積體裝置延伸至該凹槽內,且該積體裝置在該凹槽之一 底表面處電性連接至該封裝基板。
- 如請求項1之封裝結構,其中該積體裝置與該半導體晶片係不同類型的半導體裝置。
- 一種形成封裝結構之方法,包括:將一積體裝置接合至一半導體晶片;將具有該積體裝置的該半導體晶片設置於一封裝基板的上方,使得該積體裝置在該半導體晶片之一下表面與該封裝基板之一上表面之間;以及形成包圍該半導體晶片的一保護層,其中該保護層之一上表面與該半導體晶片之一上表面齊平。
- 一種封裝結構,包括:一封裝基板;一半導體晶片,經由在該封裝基板之一上表面與該半導體晶片之一下表面之間的複數個第一導電結構接合至該封裝基板之該上表面上;一積體裝置,接合至該半導體晶片之該下表面;以及一保護層,配置以包圍該半導體晶片,其中該保護層之一上表面與該半導體晶片之一上表面齊平。
- 如請求項9之封裝結構,更包括一底部填充元件,其中該保護層以及該底部填充元件配置以包圍該等第一導電結構,其中該保護層藉由該底部填充元件而與該等第一導電結構分隔。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201962897458P | 2019-09-09 | 2019-09-09 | |
| US62/897,458 | 2019-09-09 | ||
| US16/922,132 | 2020-07-07 | ||
| US16/922,132 US11404394B2 (en) | 2019-09-09 | 2020-07-07 | Chip package structure with integrated device integrated beneath the semiconductor chip |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TWI757864B true TWI757864B (zh) | 2022-03-11 |
Family
ID=74832887
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109130847D TWI757864B (zh) | 2019-09-09 | 2020-09-09 | 封裝結構及其形成方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11948914B2 (zh) |
| CN (1) | CN112466863B (zh) |
| TW (1) | TWI757864B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20230207490A1 (en) * | 2021-12-23 | 2023-06-29 | Micron Technology, Inc. | Surface-mount device wire bonding in semiconductor device assemblies |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20170317058A1 (en) | 2016-04-29 | 2017-11-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure and method for forming the same |
Family Cites Families (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8269329B2 (en) * | 2003-07-24 | 2012-09-18 | Via Technologies, Inc. | Multi-chip package |
| US20080164605A1 (en) * | 2007-01-08 | 2008-07-10 | United Microelectronics Corp. | Multi-chip package |
| JP4332567B2 (ja) | 2007-03-27 | 2009-09-16 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法及び実装方法 |
| US7834464B2 (en) | 2007-10-09 | 2010-11-16 | Infineon Technologies Ag | Semiconductor chip package, semiconductor chip assembly, and method for fabricating a device |
| US10026720B2 (en) | 2015-05-20 | 2018-07-17 | Broadpak Corporation | Semiconductor structure and a method of making thereof |
| US8390047B2 (en) | 2008-11-14 | 2013-03-05 | Faquir Chand Jain | Miniaturized implantable sensor platform having multiple devices and sub-chips |
| JP2010219489A (ja) | 2009-02-20 | 2010-09-30 | Toshiba Corp | 半導体装置およびその製造方法 |
| US8531042B2 (en) | 2009-06-30 | 2013-09-10 | Oracle America, Inc. | Technique for fabricating microsprings on non-planar surfaces |
| CN102054714B (zh) * | 2009-11-06 | 2012-10-03 | 欣兴电子股份有限公司 | 封装结构的制法 |
| JP2011216818A (ja) | 2010-04-02 | 2011-10-27 | Elpida Memory Inc | 半導体装置の製造方法 |
| KR101394205B1 (ko) | 2010-06-09 | 2014-05-14 | 에스케이하이닉스 주식회사 | 반도체 패키지 |
| KR20120033006A (ko) | 2010-09-29 | 2012-04-06 | 하나 마이크론(주) | 적층형 반도체 패키지 및 그의 제조방법 |
| US9881898B2 (en) | 2011-11-07 | 2018-01-30 | Taiwan Semiconductor Manufacturing Co.,Ltd. | System in package process flow |
| TWI480988B (zh) * | 2012-06-12 | 2015-04-11 | 矽品精密工業股份有限公司 | 封裝基板板片結構、封裝基板、半導體封裝件及其製法 |
| KR101634067B1 (ko) * | 2014-10-01 | 2016-06-30 | 주식회사 네패스 | 반도체 패키지 및 그 제조방법 |
| TWI549236B (zh) | 2014-12-26 | 2016-09-11 | 恆勁科技股份有限公司 | 封裝堆疊結構 |
| US9418966B1 (en) | 2015-03-23 | 2016-08-16 | Xilinx, Inc. | Semiconductor assembly having bridge module for die-to-die interconnection |
| US9806058B2 (en) * | 2015-07-02 | 2017-10-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip package having die structures of different heights and method of forming same |
| US10622333B2 (en) * | 2015-08-28 | 2020-04-14 | Intel IP Corporation | Microelectronic packages with high integration microelectronic dice stack |
| US9859245B1 (en) | 2016-09-19 | 2018-01-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure with bump and method for forming the same |
| US10727198B2 (en) * | 2017-06-30 | 2020-07-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package and method manufacturing the same |
| US11322449B2 (en) * | 2017-10-31 | 2022-05-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package with fan-out structures |
| TWI736780B (zh) * | 2017-10-31 | 2021-08-21 | 台灣積體電路製造股份有限公司 | 晶片封裝及其形成方法 |
| US11145624B2 (en) * | 2019-07-26 | 2021-10-12 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method for manufacturing the same |
-
2020
- 2020-09-09 CN CN202010939843.3A patent/CN112466863B/zh active Active
- 2020-09-09 TW TW109130847D patent/TWI757864B/zh active
-
2022
- 2022-07-20 US US17/813,648 patent/US11948914B2/en active Active
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20170317058A1 (en) | 2016-04-29 | 2017-11-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure and method for forming the same |
Also Published As
| Publication number | Publication date |
|---|---|
| CN112466863B (zh) | 2025-02-07 |
| US20220367411A1 (en) | 2022-11-17 |
| US11948914B2 (en) | 2024-04-02 |
| CN112466863A (zh) | 2021-03-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI739579B (zh) | 封裝結構及其形成方法 | |
| CN108122860B (zh) | 形成封装结构的方法 | |
| KR102415484B1 (ko) | 패키지 구조체 및 그 제조 방법 | |
| CN111403368B (zh) | 半导体封装体 | |
| CN113808960A (zh) | 集成电路封装件和方法 | |
| US11610864B2 (en) | Chip package structure and method of forming the same | |
| US12125755B2 (en) | Chip package structure with cavity in interposer | |
| US20240203893A1 (en) | Chip package with fan-out feature and method for forming the same | |
| CN115579341A (zh) | 半导体器件和形成半导体器件方法 | |
| TWI742749B (zh) | 封裝結構及其形成方法 | |
| US11404394B2 (en) | Chip package structure with integrated device integrated beneath the semiconductor chip | |
| TWI757864B (zh) | 封裝結構及其形成方法 | |
| TW202245197A (zh) | 半導體晶粒封裝及其形成方法 | |
| CN112466862B (zh) | 封装结构及其形成方法 | |
| US20240258222A1 (en) | 3d integrated circuit (3dic) structures and methods for manufacturing the same | |
| US20250300131A1 (en) | Package structure and method of fabricating the same | |
| CN219716864U (zh) | 包括铜柱数组的半导体结构 | |
| KR102411802B1 (ko) | 휨 제어를 갖는 칩 패키지 구조물 및 그 형성 방법 | |
| TW202507982A (zh) | 半導體裝置 |